--- /srv/rebuilderd/tmp/rebuilderdOeWOwz/inputs/qemu-system-ppc_10.1.2+ds-3+b1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdOeWOwz/out/qemu-system-ppc_10.1.2+ds-3+b1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-12-01 00:38:44.000000 debian-binary │ -rw-r--r-- 0 0 0 1452 2025-12-01 00:38:44.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3360120 2025-12-01 00:38:44.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3360208 2025-12-01 00:38:44.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-ppc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x25bd79 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8d9054 0x008d9054 0x008d9054 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8d908c 0x008d908c 0x008d908c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8d9080 0x8d9080 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8d90b8 0x8d90b8 R E 0x10000 │ │ │ │ LOAD 0x8dae48 0x008eae48 0x008eae48 0x1c7fa4 0x1feba8 RW 0x10000 │ │ │ │ DYNAMIC 0x9ca6fc 0x009da6fc 0x009da6fc 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8d9060 0x008d9060 0x008d9060 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8d9098 0x008d9098 0x008d9098 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x8dae48 0x008eae48 0x008eae48 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x8dae48 0x008eae48 0x008eae48 0xf51b8 0xf51b8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008af18 08af18 0aa3cf 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 001352e8 1352e8 00bfbe 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 001412a8 1412a8 000410 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 001416b8 1416b8 10f278 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00250930 250930 001f88 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 002528b8 2528b8 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 002528c4 2528c4 00317c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00255a40 255a40 4e21c0 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00737c00 737c00 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00737c08 737c08 1a144c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008d9054 8d9054 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008d905c 8d905c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008d9060 8d9060 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00255a40 255a40 4e21f8 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00737c38 737c38 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00737c40 737c40 1a144c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008d908c 8d908c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008d9094 8d9094 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008d9098 8d9098 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 008eae48 8dae48 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 008eae48 8dae48 000d14 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 008ebb5c 8dbb5c 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 008ebb60 8dbb60 0eeb9c 00 WA 0 0 32 │ │ │ │ [22] .dynamic DYNAMIC 009da6fc 9ca6fc 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 009da8dc 9ca8dc 005708 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 009e0000 9d0000 0d2dec 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1065,136 +1065,136 @@ │ │ │ │ 1061: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1062: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1063: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1064: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1065: 00ae853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1066: 00464381 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1067: 00aa4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1068: 00616e61 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1068: 00616e81 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1069: 00527dd5 64 FUNC GLOBAL DEFAULT 12 helper_fcfid │ │ │ │ 1070: 009e5b94 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1071: 005f91f1 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1071: 005f9211 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1072: 00ae88de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1073: 004f0f35 1584 FUNC GLOBAL DEFAULT 12 ppc_hash32_xlate │ │ │ │ 1074: 00aad798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1075: 00ab2ed8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1076: 009ed054 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1077: 00ae6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1078: 0069fba5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1079: 005f2d1d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1080: 006ef60d 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1078: 0069fbdd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1079: 005f2d3d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1080: 006ef645 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1081: 004f75b9 116 FUNC GLOBAL DEFAULT 12 ppce500_set_mpic_proxy │ │ │ │ 1082: 00ae7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1083: 00ae8e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1084: 00aa1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1085: 009ad27c 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1086: 00ae83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1087: 006a21b1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1087: 006a21e9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1088: 00280061 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1089: 00ae9042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1090: 00ae7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1091: 00aad7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1092: 006dec41 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1093: 006ba7f5 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1092: 006dec79 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1093: 006ba82d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1094: 0053fffd 160 FUNC GLOBAL DEFAULT 12 helper_brinc │ │ │ │ 1095: 00a9e664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1096: 006d8921 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1096: 006d8959 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1097: 00ae7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1098: 00393d95 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1099: 006a87e1 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1099: 006a8819 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1100: 0028e1e9 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1101: 00aa4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1102: 0070db6d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1102: 0070dba5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1103: 00ae760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1104: 00ae8bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1105: 00aaeb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1106: 00ae705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1107: 006fa245 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1107: 006fa27d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1108: 00aaaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1109: 00ab19bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1110: 0069c029 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1110: 0069c061 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1111: 009aa4b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1112: 00ab04b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1113: 00ae7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1114: 00ae82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1115: 00a9dc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1116: 003d0fe1 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1117: 00ae71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1118: 0061d579 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1119: 005a37e1 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1118: 0061d599 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1119: 005a3801 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1120: 00aa9378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1121: 00ae7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1122: 00a9e934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1123: 00ae75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1124: 00aa9d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1125: 00a0308c 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbre │ │ │ │ 1126: 00433221 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1127: 00aa47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1128: 00ae84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1129: 00691f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1130: 006d6b95 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1129: 00691f85 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1130: 006d6bcd 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1131: 00ae8812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1132: 00aa1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1133: 0046fe21 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1134: 00ae7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1135: 00aa49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1136: 00437d61 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1137: 0069ea2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1137: 0069ea65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1138: 00ae7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1139: 00ae8df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1140: 002c3ddd 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1141: 006e91ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1141: 006e9225 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1142: 00ae8dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1143: 00ae7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1144: 004f5641 20 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbflush │ │ │ │ 1145: 00a9d5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1146: 004d4c09 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1147: 0039b295 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1148: 004d378d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1149: 006c3e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1150: 005aa835 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1149: 006c3e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1150: 005aa855 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1151: 009faa7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxdsp │ │ │ │ - 1152: 006852b9 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1152: 006852f1 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1153: 00aa5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1154: 0062efe1 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1154: 0062f001 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1155: 00a9fb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1156: 004b4381 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1157: 00291d21 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1158: 00ae8b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1159: 00540ec9 38 FUNC GLOBAL DEFAULT 12 helper_store_40x_dbcr0 │ │ │ │ 1160: 00ac5ea8 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1161: 00444b95 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1162: 006e2b29 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1162: 006e2b61 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1163: 00a9a5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1164: 00ae799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1165: 006db999 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1165: 006db9d1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1166: 00aa92a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1167: 004e6eb5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1168: 00ae876e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1169: 00ae937c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1170: 00ae8d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1171: 006bc125 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1172: 006ea021 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1171: 006bc15d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1172: 006ea059 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1173: 009f67f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dlmzb │ │ │ │ 1174: 00ae7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1175: 00683fe5 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1175: 0068401d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1176: 00ae8c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1177: 00479d3d 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1178: 0033d819 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1179: 00ae7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1180: 00aaf278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1181: 00437b39 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1182: 0034fb69 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1183: 00aa0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1184: 00a9e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1185: 00730131 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1185: 00730169 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1186: 002e8b55 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1187: 00618e99 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1187: 00618eb9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1188: 00472021 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1189: 0070ba0d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1189: 0070ba45 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1190: 00a9c4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1191: 00ae82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1192: 00ae882c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1193: 00aab6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1194: 0044b201 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1195: 00ae7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1196: 008f4fd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ @@ -1202,137 +1202,137 @@ │ │ │ │ 1198: 002ab355 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1199: 00ae9288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1200: 00aa28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1201: 00aad368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1202: 0025d5b9 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1203: 00a03530 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbsx │ │ │ │ 1204: 0053fd71 56 FUNC GLOBAL DEFAULT 12 helper_vsbox │ │ │ │ - 1205: 006d2331 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1205: 006d2369 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1206: 009fc33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsredp │ │ │ │ 1207: 00ae8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1208: 00aa04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1209: 00aa4ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1210: 00ae8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1211: 00ae8ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1212: 00ab1628 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1213: 009eed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1214: 00ae7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1215: 00424a95 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1216: 00ae6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1217: 006d5ddd 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1217: 006d5e15 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1218: 00a9fecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1219: 004a6199 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1220: 006feb11 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1221: 006c939d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1220: 006feb49 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1221: 006c93d5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1222: 00a9e964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1223: 00531bc1 148 FUNC GLOBAL DEFAULT 12 helper_XSCVUQQP │ │ │ │ 1224: 00337551 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1225: 00703355 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1226: 008b3ba8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1225: 0070338d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1226: 008b3be0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1227: 00aafb74 136 OBJECT GLOBAL DEFAULT 24 target_ppc_trace_events │ │ │ │ 1228: 00ae7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1229: 00ae881a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1230: 0053cc89 64 FUNC GLOBAL DEFAULT 12 helper_vexptefp │ │ │ │ - 1231: 005ff6bd 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1231: 005ff6dd 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1232: 00ae8caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1233: 00ab1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1234: 0069d6d5 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1234: 0069d70d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1235: 002e44f5 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1236: 006d75f5 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1237: 00695a79 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1236: 006d762d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1237: 00695ab1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1238: 00aac018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1239: 00ab0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1240: 0044cddd 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1241: 00ae744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1242: 00ae8e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1243: 0052f3b1 352 FUNC GLOBAL DEFAULT 12 helper_XVCMPNEDP │ │ │ │ 1244: 004cf715 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1245: 00aa70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_EVENT │ │ │ │ 1246: 00ae6d7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1247: 00ae908c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_SET_DSTATE │ │ │ │ - 1248: 006e0b79 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1248: 006e0bb1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1249: 004a65e1 2 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1250: 00423dd5 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1251: 00283ded 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1252: 002830e9 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1253: 0053bc6d 164 FUNC GLOBAL DEFAULT 12 helper_VPMSUMD │ │ │ │ 1254: 004e3d25 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1255: 006c8c15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1255: 006c8c4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1256: 009ebb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1257: 005d9e25 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1257: 005d9e45 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1258: 00ae6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1259: 0064e789 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1259: 0064e7a9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1260: 00ae8d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1261: 002e2b0d 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1262: 003e72dd 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1263: 00ae7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1264: 00aaf2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1265: 00317e89 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1266: 00a9f4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1267: 00aa063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1268: 004e9cb9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1269: 00ae6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1270: 0068f361 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1271: 005bd39d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1272: 006e53a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1270: 0068f399 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1271: 005bd3bd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1272: 006e53e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1273: 002f1159 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1274: 0068dd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1274: 0068ddcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1275: 0049f915 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1276: 00aa46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1277: 00ab2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1278: 005d5dd9 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1278: 005d5df9 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1279: 00458e3d 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1280: 00ae7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1281: 0071a9d5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1281: 0071aa0d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1282: 00ae8f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1283: 00aa2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1284: 0038edf9 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1285: 006f62d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1285: 006f6309 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1286: 00aa2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_EVENT │ │ │ │ 1287: 00aabc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1288: 004bf041 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1289: 006c2d89 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1289: 006c2dc1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1290: 00a9aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1291: 006c8a45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1291: 006c8a7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1292: 00aadab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1293: 009f3d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_comp │ │ │ │ 1294: 00ae7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1295: 00aa9248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1296: 0061d955 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1297: 005a1e75 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1296: 0061d975 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1297: 005a1e95 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1298: 00aa4888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1299: 002bccd5 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1300: 00ae7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1301: 00ab2324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1302: 00663b0d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1302: 00663b45 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1303: 00a9fefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1304: 00aa84a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1305: 00ae7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_SEND_DSTATE │ │ │ │ 1306: 00ae8ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1307: 006b6c11 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1307: 006b6c49 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1308: 004f841d 180 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_init │ │ │ │ 1309: 00393ced 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1310: 00a9d088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1311: 0029ac29 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1312: 00ae7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1313: 00aafe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1314: 00ae84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1315: 00601965 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1315: 00601985 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1316: 00aae018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1317: 00aa0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1318: 006cbcb9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1318: 006cbcf1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1319: 00ae76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1320: 00a05630 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTN │ │ │ │ 1321: 003abfd9 128 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1322: 009ac348 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1323: 00ae7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1324: 006da69d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1324: 006da6d5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1325: 00a9d098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1326: 00aa057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1327: 005a9c61 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1327: 005a9c81 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1328: 003346cd 46 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1329: 00ae7a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1330: 0028a1e9 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1331: 00a9b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1332: 00ae87a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1333: 00aa1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1334: 00a05210 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTX │ │ │ │ @@ -1350,249 +1350,249 @@ │ │ │ │ 1346: 0028cab9 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1347: 00ae8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1348: 00ae77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1349: 00406c11 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1350: 004e9a61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1351: 0034fb25 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1352: 003fc245 60 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1353: 005fc9fd 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1353: 005fca1d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1354: 002c14e5 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1355: 0072e839 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1356: 0061443d 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1357: 006b1359 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1355: 0072e871 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1356: 0061445d 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1357: 006b1391 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1358: 009acb54 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1359: 00ae6d3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1360: 00ae8fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1361: 004cfafd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1362: 0053a8ed 192 FUNC GLOBAL DEFAULT 12 helper_VDIVESD │ │ │ │ 1363: 0044ed69 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1364: 006f1c75 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1364: 006f1cad 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1365: 00ae7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1366: 00aa28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1367: 004ee5f9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1368: 0070e289 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1368: 0070e2c1 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1369: 00ae8cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1370: 004cbead 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1371: 00617149 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1371: 00617169 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1372: 0032b5fd 500 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1373: 00289fed 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1374: 00ae8c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1375: 0038d265 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1376: 00ae9960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ 1377: 0053aa4d 228 FUNC GLOBAL DEFAULT 12 helper_VDIVESQ │ │ │ │ - 1378: 006ac701 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1378: 006ac739 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1379: 00ae72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1380: 006c3fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1380: 006c4005 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1381: 00ae7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1382: 0059e0d1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1383: 006b25cd 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1382: 0059e0f1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1383: 006b2605 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1384: 004ea78d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1385: 004a45a1 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1386: 006b8ff5 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1386: 006b902d 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1387: 0046adc9 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1388: 00aa8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1389: 00aaaa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1390: 003d0f8d 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1391: 0057c209 88 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ + 1391: 0057c22d 88 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ 1392: 00445479 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1393: 00ab0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1394: 0032d0ad 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1395: 0053e6b9 72 FUNC GLOBAL DEFAULT 12 helper_VSUBUQM │ │ │ │ 1396: 00a9d870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1397: 00ab2d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1398: 00ae859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1399: 004688dd 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1400: 006a5c49 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1400: 006a5c81 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1401: 00aa2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1402: 00ab2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1403: 00a9bbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1404: 00aab4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1405: 00ae7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1406: 00ae87e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1407: 005fafc5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1408: 006d4471 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1407: 005fafe5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1408: 006d44a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1409: 00a9eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1410: 008b3c08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1410: 008b3c40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1411: 00aa2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1412: 009e9bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1413: 004bef7d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1414: 0047ee69 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1415: 00ae9614 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1416: 00401cd5 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1417: 006d3f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1418: 005cd645 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1417: 006d3fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1418: 005cd665 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1419: 00a9c950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1420: 00540ea9 14 FUNC GLOBAL DEFAULT 12 helper_store_pidr │ │ │ │ - 1421: 00726e61 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1422: 00722f5d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1421: 00726e99 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1422: 00722f95 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1423: 00ae87de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1424: 00aa8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ - 1425: 00586a15 1336 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ + 1425: 00586a35 1336 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ 1426: 00ae873a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1427: 00ae9242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1428: 0069c571 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1428: 0069c5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1429: 0028dea1 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1430: 005c1719 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1430: 005c1739 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1431: 00ae7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1432: 00aacc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1433: 00317541 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1434: 006ed6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1434: 006ed735 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1435: 00ae9358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1436: 00aa6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1437: 00ae771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1438: 00ae88d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1439: 00ae7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1440: 00ae7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1441: 006dac49 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1441: 006dac81 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1442: 00ae8868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1443: 0053a9ad 160 FUNC GLOBAL DEFAULT 12 helper_VDIVEUD │ │ │ │ 1444: 00aa1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1445: 00ae8f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1446: 004bafad 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1447: 0071c329 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1447: 0071c361 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1448: 00ae92c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1449: 005d47b5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1450: 007034e1 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1449: 005d47d5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1450: 00703519 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1451: 00a9a4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1452: 009e8068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1453: 00ae8d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1454: 00602f31 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1454: 00602f51 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1455: 00a9e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1456: 004ed8f9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1457: 005d07ad 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1457: 005d07cd 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1458: 005299a5 54 FUNC GLOBAL DEFAULT 12 helper_efscmpeq │ │ │ │ 1459: 00ae8ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1460: 00ae92a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1461: 0053ab31 176 FUNC GLOBAL DEFAULT 12 helper_VDIVEUQ │ │ │ │ 1462: 00a9f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1463: 00ae7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1464: 00a9c780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1465: 009eba28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1466: 00ae7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1467: 005da041 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1467: 005da061 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1468: 00aa3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1469: 00ae715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1470: 00618655 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1471: 007331ad 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1472: 006af709 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1470: 00618675 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1471: 007331e5 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1472: 006af741 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1473: 00aad848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1474: 00ae720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1475: 00ae76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1476: 00724c79 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1477: 00588211 168 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ - 1478: 00703c69 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1479: 0061d48d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1476: 00724cb1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1477: 00588231 168 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ + 1478: 00703ca1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1479: 0061d4ad 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1480: 00323565 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1481: 009e06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1482: 00aab600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1483: 00a9ce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ - 1484: 006b5e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1484: 006b5e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1485: 004de0e1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1486: 00a9fcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1487: 00433111 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1488: 00438231 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1489: 00aa5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1490: 00ae8c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1491: 00a9ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1492: 003d9b45 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1493: 006cc615 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1494: 006e0e6d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1493: 006cc64d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1494: 006e0ea5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1495: 00aaa9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1496: 00a9bc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1497: 006df205 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1497: 006df23d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1498: 00ac57dc 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1499: 00ae6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1500: 00ae7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1501: 0057d1e9 12 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ + 1501: 0057d20d 12 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ 1502: 004e6dd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1503: 00486e35 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1504: 00ae8ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1505: 004220a9 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1506: 00ae7dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1507: 0039ceb1 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1508: 00a07b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_hdecr │ │ │ │ 1509: 004eda89 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1510: 0064ce71 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1511: 006af339 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1510: 0064ce91 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1511: 006af371 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1512: 00aa7468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1513: 00ae7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1514: 004edebd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1515: 009ac834 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1516: 00aad8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1517: 00aab510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1518: 00aa4dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1519: 006ce801 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1519: 006ce839 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1520: 00ab1f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1521: 0061d055 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1521: 0061d075 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1522: 004390f5 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1523: 00706a75 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1523: 00706aad 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1524: 00aaa440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1525: 0060b3fd 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1526: 006a6655 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1525: 0060b41d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1526: 006a668d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1527: 00ae9372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1528: 004e5ac9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1529: 00ae902a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1530: 0043a165 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1531: 00280111 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ 1532: 00a0329c 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_hi │ │ │ │ - 1533: 0069dd6d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1533: 0069dda5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1534: 00a9a49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1535: 004a50e1 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1536: 006d7c3d 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1536: 006d7c75 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1537: 00ae84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1538: 00ae8894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1539: 00457cc1 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1540: 00ae9258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1541: 009e9b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1542: 0034fae5 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1543: 00697ec1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1543: 00697ef9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1544: 002e9f21 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1545: 002cf121 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1546: 0046775d 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1547: 00aa7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1548: 0052996d 56 FUNC GLOBAL DEFAULT 12 helper_efscmpgt │ │ │ │ 1549: 00ae93aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1550: 00ae6d68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1551: 006a0d21 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1552: 006eb239 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1551: 006a0d59 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1552: 006eb271 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1553: 0028cba5 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1554: 00ae8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1555: 00ae70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1556: 00aa2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1557: 00ae91ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1558: 004635b5 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1559: 00ae91f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1560: 00ae8db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1561: 0068c345 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1561: 0068c37d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1562: 00ae6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1563: 0046ab3d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1564: 00aa718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_STUFF_EVENT │ │ │ │ 1565: 00ae7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1566: 00aa051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1567: 00a9bb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1568: 00ae74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1569: 0099964c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1570: 006a85a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1570: 006a85dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1571: 00aa21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1572: 004d11d9 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1573: 006c5171 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1573: 006c51a9 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1574: 00ae8d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1575: 003fbe41 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1576: 005f267d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1576: 005f269d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1577: 009da40c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1578: 00674ba5 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1578: 00674bdd 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1579: 0031de05 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1580: 0031f6a5 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1581: 004be925 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1582: 006f8e49 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1582: 006f8e81 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1583: 00aa8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1584: 00aa052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1585: 006e9a69 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1585: 006e9aa1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1586: 00ae8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1587: 006fed09 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1587: 006fed41 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1588: 00aa0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1589: 00a9e4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1590: 0027ffb1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1591: 00528889 166 FUNC GLOBAL DEFAULT 12 helper_FRSQRTES │ │ │ │ 1592: 0038aad5 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1593: 003ff16d 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1594: 00a9b780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ @@ -1610,56 +1610,56 @@ │ │ │ │ 1606: 00ae8e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1607: 0039a989 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1608: 002f2941 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1609: 002e3dd5 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1610: 002847a9 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1611: 00ae89a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1612: 00a03218 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_msr │ │ │ │ - 1613: 006ffcbd 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1613: 006ffcf5 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1614: 00387d51 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1615: 009f85e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINDP │ │ │ │ 1616: 00ae87d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1617: 00ae9250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1618: 00a9e874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1619: 0034ef8d 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1620: 00aab130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1621: 00aa4fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1622: 00aa07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1623: 004d7361 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1624: 00ae7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1625: 00ae9096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1626: 005bc0f9 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1626: 005bc119 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1627: 00438961 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1628: 00ae7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1629: 00ae7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1630: 00731879 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1630: 007318b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1631: 00ab0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1632: 00ae7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1633: 005c87ad 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1634: 006b5f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1633: 005c87cd 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1634: 006b5f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1635: 00ab1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1636: 004d7bfd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1637: 006f7d99 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1638: 0072b799 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1637: 006f7dd1 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1638: 0072b7d1 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1639: 00aadcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1640: 00aa7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1641: 006e1c5d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1641: 006e1c95 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1642: 003510cd 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1643: 00aa050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1644: 006ac055 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1644: 006ac08d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1645: 0053d171 46 FUNC GLOBAL DEFAULT 12 helper_vslo │ │ │ │ 1646: 00ae9008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1647: 00ae89b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1648: 00ae80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1649: 0061e049 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1649: 0061e069 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1650: 00aa8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1651: 006db531 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1652: 005d67c1 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1651: 006db569 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1652: 005d67e1 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1653: 0053d029 88 FUNC GLOBAL DEFAULT 12 helper_vslv │ │ │ │ - 1654: 0070d7f5 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1654: 0070d82d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1655: 00ae7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1656: 00438fed 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1657: 00ae884c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1658: 00ae840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1659: 00ae917c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1660: 00ae81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_WRITE_DSTATE │ │ │ │ 1661: 00aa716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_NEW_TABLE_EVENT │ │ │ │ @@ -1677,276 +1677,276 @@ │ │ │ │ 1673: 00ae86e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1674: 004f52e9 488 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbivax │ │ │ │ 1675: 00aab990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1676: 00aa8424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1677: 00ae8dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1678: 00a9eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1679: 00ae7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1680: 006e19e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1680: 006e1a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1681: 00ae8b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1682: 009e8404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1683: 00aae398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1684: 00aaa4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1685: 00338ead 136 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1686: 005c4851 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1686: 005c4871 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1687: 00aada98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1688: 00ae7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1689: 0042df15 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1690: 006e0079 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1690: 006e00b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1691: 00ae7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1692: 003fedd1 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1693: 00ae7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1694: 00ae74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1695: 006d2d8d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1695: 006d2dc5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1696: 0052ad35 264 FUNC GLOBAL DEFAULT 12 helper_xsmulqp │ │ │ │ 1697: 00aa94f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1698: 00726251 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1698: 00726289 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1699: 00281141 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1700: 00a9ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1701: 0025d579 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1702: 006f1621 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1702: 006f1659 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1703: 00ae7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1704: 00995174 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1705: 00617519 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1705: 00617539 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1706: 00ae7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1707: 00a9ad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1708: 006b7b65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1708: 006b7b9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1709: 00ae76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1710: 00ae7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1711: 00ae81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_DSTATE │ │ │ │ 1712: 00a9ce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1713: 00ab1dd4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1714: 004161e5 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1715: 00aa6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_ADJUST_EVENT │ │ │ │ 1716: 00ae80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1717: 0067b941 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1717: 0067b979 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1718: 004b7241 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1719: 00a07730 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tsr │ │ │ │ 1720: 00ae8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1721: 00ae76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1722: 0068d561 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1722: 0068d599 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1723: 00ae7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1724: 00ae7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1725: 006c82bd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1725: 006c82f5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1726: 00a03320 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_lo │ │ │ │ 1727: 00456d59 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1728: 00ae82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_CONTINUE_DSTATE │ │ │ │ 1729: 00aa0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1730: 00ae709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1731: 006cc821 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1731: 006cc859 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1732: 00ae8864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1733: 00ab0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1734: 00aa2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1735: 002e5bb1 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1736: 00713e81 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1737: 006e0aa1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1736: 00713eb9 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1737: 006e0ad9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1738: 00ae79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1739: 00707f49 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1740: 00699601 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1741: 006c560d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1742: 005f88c9 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1739: 00707f81 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1740: 00699639 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1741: 006c5645 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1742: 005f88e9 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1743: 003ff9a9 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1744: 00aaf078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1745: 002e8c89 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1746: 00ae7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1747: 00ae7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1748: 00aac008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1749: 003927ed 116 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1750: 0028383d 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1751: 00350edd 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1752: 002e2e81 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1753: 005cd0c5 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1753: 005cd0e5 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1754: 00ae79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1755: 00aa4e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1756: 00ae8eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1757: 0027e59d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1758: 006d2555 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1759: 006cca91 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1758: 006d258d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1759: 006ccac9 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1760: 00ae8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_STUFF_DSTATE │ │ │ │ 1761: 00a9c840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1762: 00ae9054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_INVAL_DSTATE │ │ │ │ 1763: 002be301 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1764: 00a9a21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1765: 00aa151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1766: 0068d525 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1767: 005d4c7d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1766: 0068d55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1767: 005d4c9d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1768: 00ae8de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1769: 004f3729 372 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1770: 003d73d1 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1771: 00ae7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1772: 00ae7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1773: 00aa8164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1774: 00666681 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1774: 006666b9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1775: 002919d5 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1776: 008f4f80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1777: 00529939 50 FUNC GLOBAL DEFAULT 12 helper_efscmplt │ │ │ │ 1778: 00ae8bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1779: 00ae787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1780: 00ab2024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1781: 00a9fb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1782: 00724a5d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1783: 0063e185 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1784: 006ddf59 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1782: 00724a95 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1783: 0063e1a5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1784: 006ddf91 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1785: 00426669 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1786: 00ae8f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1787: 00ae89fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1788: 009a9ffc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1789: 0060e4f1 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1789: 0060e511 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1790: 004a2905 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1791: 005c5245 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1792: 006eebe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1793: 006b1fb9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1791: 005c5265 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1792: 006eec21 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1793: 006b1ff1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1794: 00ab171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1795: 00aa1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1796: 00aa50b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1797: 00aade78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1798: 00736d11 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1798: 00736d49 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1799: 00445fdd 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1800: 00a9f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1801: 00724f95 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1802: 0068f3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1801: 00724fcd 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1802: 0068f411 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1803: 0025d5e9 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1804: 00ae89de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1805: 00a0620c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQ │ │ │ │ 1806: 0053da51 322 FUNC GLOBAL DEFAULT 12 helper_XXEVAL │ │ │ │ 1807: 00422149 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1808: 006b9b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1808: 006b9b6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1809: 0027c115 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1810: 00ae737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1811: 006a86d1 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1812: 00602071 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1811: 006a8709 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1812: 00602091 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1813: 00370cbd 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1814: 004ea40d 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1815: 00ae9362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1816: 00aa2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1817: 006d618d 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1817: 006d61c5 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1818: 004da7b5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1819: 00aae1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1820: 004ccdb5 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1821: 00aa6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_EVENT │ │ │ │ 1822: 00a9d0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1823: 00ae809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1824: 00490b85 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1825: 002eecd1 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1826: 00aab8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1827: 002c44d9 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1828: 00aa49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1829: 006bc9d9 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1829: 006bca11 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1830: 00ab4514 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1831: 003d9a81 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1832: 003ac451 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1833: 00338cb5 108 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1834: 00ae6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1835: 00ae93ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1836: 0028cd89 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1837: 00ab20e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1838: 003ff181 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1839: 00aa7418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1840: 00ae88ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1841: 00aa15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1842: 00aaa7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1843: 002c4839 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1844: 006a1959 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1844: 006a1991 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1845: 00aa2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1846: 00aa95e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1847: 00ae8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1848: 009b44e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1849: 0039d635 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1850: 0053e585 108 FUNC GLOBAL DEFAULT 12 helper_VADDCUQ │ │ │ │ 1851: 0027bc11 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1852: 00ae8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1853: 00a9a084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1854: 006efce1 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1854: 006efd19 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1855: 0053bd11 208 FUNC GLOBAL DEFAULT 12 helper_vpkpx │ │ │ │ 1856: 00a9f850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1857: 0031d901 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1858: 006ad365 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1859: 005c083d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1858: 006ad39d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1859: 005c085d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1860: 0049121d 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1861: 00a9a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1862: 004e1855 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1863: 005283b1 124 FUNC GLOBAL DEFAULT 12 helper_FMSUBS │ │ │ │ 1864: 009fb9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsresp │ │ │ │ 1865: 00a9d228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1866: 003d6f31 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1867: 0061e399 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1867: 0061e3b9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1868: 00a9afd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1869: 00338b19 252 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1870: 00ae8da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1871: 004eda91 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1872: 006dca55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1873: 006d87d9 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1874: 00602715 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1875: 005fed1d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1872: 006dca8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1873: 006d8811 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1874: 00602735 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1875: 005fed3d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1876: 00ae8e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1877: 00297ac5 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1878: 00aac460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1879: 009eb500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1880: 00aa150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1881: 0073334d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1881: 00733385 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1882: 009f2574 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIVS │ │ │ │ 1883: 00ae7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1884: 0025d5f9 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1885: 00ae8dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1886: 00682d85 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1886: 00682dbd 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1887: 00ae92be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1888: 00456169 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1889: 00ae7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_DSTATE │ │ │ │ 1890: 00aa4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1891: 00ae8fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1892: 00aa57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1893: 00a04ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIV │ │ │ │ - 1894: 008b3b30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1895: 00617565 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1894: 008b3b68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1895: 00617585 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1896: 00aa0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1897: 00ae9282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1898: 00ab0134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1899: 006fee0d 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1899: 006fee45 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1900: 009f2c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMUL │ │ │ │ 1901: 00aa9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1902: 00ae73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1903: 00ab0554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1904: 00289805 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1905: 004c7325 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1906: 005bbac9 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1906: 005bbae9 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1907: 00ae8cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1908: 00ae7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1909: 004da831 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1910: 0027e655 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1911: 0052f911 304 FUNC GLOBAL DEFAULT 12 helper_XVCMPNESP │ │ │ │ 1912: 00ae7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1913: 00ae7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1914: 006cc76d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1915: 0070db69 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1914: 006cc7a5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1915: 0070dba1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1916: 00ae78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1917: 00ab1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1918: 00697e01 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1918: 00697e39 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1919: 00a9bd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1920: 005f55dd 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1920: 005f55fd 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1921: 00ae8882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1922: 00ae84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1923: 0068e911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1924: 0069f0e1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1923: 0068e949 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1924: 0069f119 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1925: 00a9fae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1926: 004ba639 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1927: 006c44fd 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1927: 006c4535 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1928: 00ae8fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1929: 00aa9218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1930: 00ae7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1931: 00692715 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1931: 0069274d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1932: 0053dc71 46 FUNC GLOBAL DEFAULT 12 helper_vsro │ │ │ │ - 1933: 00735f2d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1933: 00735f65 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1934: 00aa7e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1935: 00ae6d8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1936: 00ae8b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1937: 00ae8d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1938: 009ad5e4 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1939: 00aa0aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ 1940: 0053d081 78 FUNC GLOBAL DEFAULT 12 helper_vsrv │ │ │ │ - 1941: 00724849 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1941: 00724881 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1942: 00ae90b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1943: 00497db5 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1944: 0047309d 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1945: 00a9f860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1946: 00ae85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1947: 00ae8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1948: 009fd6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp │ │ │ │ @@ -1956,101 +1956,101 @@ │ │ │ │ 1952: 00aabb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1953: 00ae92d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1954: 00ae8dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1955: 00aa16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1956: 00ae7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1957: 00aabd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1958: 004cdccd 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1959: 0068bb2d 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1959: 0068bb65 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1960: 00aa11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1961: 009eb47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1962: 00ab259c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1963: 004e8cb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1964: 00aa2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_EVENT │ │ │ │ 1965: 00aad488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1966: 00ae7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1967: 00ae8f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1968: 005bd3e1 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1969: 005f82e5 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1968: 005bd401 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1969: 005f8305 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1970: 00ae6d63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1971: 0052b329 328 FUNC GLOBAL DEFAULT 12 helper_xsdivqp │ │ │ │ 1972: 00ae6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1973: 00503679 106 FUNC GLOBAL DEFAULT 12 booke206_set_tlb │ │ │ │ 1974: 00ae739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1975: 00aa6114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1976: 005c29ad 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1976: 005c29cd 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1977: 004cdfc1 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1978: 00ae6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1979: 00aa8034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1980: 004e6049 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1981: 003bbc11 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1982: 005c6b61 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1983: 0057b4e9 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ - 1984: 006a0085 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1982: 005c6b81 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1983: 0057b50d 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ + 1984: 006a00bd 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1985: 00ab1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1986: 00ae7726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1987: 00734f1d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1987: 00734f55 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1988: 00ae810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1989: 00a9c288 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1990: 006d126d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1991: 006ed7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1990: 006d12a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1991: 006ed825 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1992: 00aafcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_PUT_VPA_EVENT │ │ │ │ 1993: 00aabd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1994: 00420651 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1995: 00ae862a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1996: 0033be0d 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1997: 00a0728c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sdr1 │ │ │ │ 1998: 0027bd01 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1999: 00ae9024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 2000: 009f4b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUBVLX │ │ │ │ - 2001: 0064d0e9 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2001: 0064d109 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 2002: 004ce549 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2003: 00aab800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2004: 00aa70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_CONFIGURED_EVENT │ │ │ │ 2005: 00539261 236 FUNC GLOBAL DEFAULT 12 helper_vctsxs │ │ │ │ 2006: 00ae6d73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2007: 00aa1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 2008: 006c2fc5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 2008: 006c2ffd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 2009: 00ae8a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2010: 00ab2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2011: 0061d1bd 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2012: 0071ea49 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2011: 0061d1dd 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2012: 0071ea81 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2013: 00ae875e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2014: 00ab12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2015: 009ad6b8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2016: 00aab1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2017: 00406485 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2018: 00aaa230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 2019: 00aa6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_WRITE_EVENT │ │ │ │ - 2020: 0064560d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2021: 00652219 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2020: 0064562d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2021: 00652251 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2022: 00ae86ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 2023: 004dcf01 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2024: 004ed905 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2025: 00697e55 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2026: 00615211 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2025: 00697e8d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2026: 00615231 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2027: 004a1cc9 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2028: 00718555 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2029: 006904bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2028: 0071858d 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2029: 006904f5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2030: 0031e011 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 2031: 00718445 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2031: 0071847d 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2032: 00aa11fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2033: 00ae90a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2034: 0032d221 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2035: 00614315 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2035: 00614335 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2036: 00a06398 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEXQ │ │ │ │ 2037: 00ae92a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2038: 00ae76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2039: 00ae77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2040: 004da8b1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2041: 004e8b39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2042: 004440dd 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2043: 00479ad5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ 2044: 009f1914 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSB │ │ │ │ - 2045: 005c7679 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2045: 005c7699 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2046: 00ae8666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2047: 004cead9 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2048: 002c4ad1 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2049: 00ae7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2050: 00a9ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2051: 0039b865 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2052: 00aaea9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ @@ -2065,240 +2065,240 @@ │ │ │ │ 2061: 009f1998 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSH │ │ │ │ 2062: 00aac048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2063: 00a9f1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2064: 0044ea39 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2065: 00324b45 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2066: 009fd7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp │ │ │ │ 2067: 009a3664 176 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 2068: 005c6749 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2068: 005c6769 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2069: 00ab0124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2070: 00ae8ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2071: 00ae8a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2072: 00a9fc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2073: 0028de79 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2074: 004bd965 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2075: 006e93a9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2076: 006167d5 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2075: 006e93e1 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2076: 006167f5 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2077: 00ae825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_DSTATE │ │ │ │ - 2078: 00728b75 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2079: 00615e8d 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2078: 00728bad 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2079: 00615ead 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2080: 00aab610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2081: 006e7fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2082: 0070de11 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2081: 006e7fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2082: 0070de49 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2083: 0052d54d 276 FUNC GLOBAL DEFAULT 12 helper_XSMADDQPO │ │ │ │ 2084: 00aae2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2085: 00ae904e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ 2086: 009f1a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSW │ │ │ │ - 2087: 006c6dd5 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2087: 006c6e0d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2088: 00a9d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2089: 0039ab41 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2090: 0071ceb5 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2091: 00621a45 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2090: 0071ceed 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2091: 00621a65 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2092: 00ae8f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2093: 006e54d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2093: 006e550d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2094: 0028c75d 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2095: 00ae91b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2096: 00aae498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2097: 005d451d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2097: 005d453d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2098: 0029e8c9 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2099: 00ab333c 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2100: 00a9ccfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2101: 00a9e0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2102: 00ae810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2103: 00ae7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2104: 00ae7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2105: 0061f989 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2105: 0061f9a9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2106: 00aa4af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2107: 00ae9982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2108: 00ae75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2109: 0071fda5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2109: 0071fddd 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2110: 00a129c0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2111: 00aa114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2112: 00aa7d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2113: 009eb3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2114: 0028cc31 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2115: 006b8d85 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2116: 00721439 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2115: 006b8dbd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2116: 00721471 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2117: 004b4725 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2118: 006019a5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2118: 006019c5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2119: 004d63f1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2120: 004e9365 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2121: 00ae92d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2122: 009b4580 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2123: 00ae7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2124: 00aa9f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2125: 00a045b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgclr │ │ │ │ 2126: 002f1d39 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2127: 00ae871a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2128: 0053b685 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_be_exp │ │ │ │ 2129: 00ae6d6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2130: 0039782d 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2131: 002c1005 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2132: 006b55c5 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2133: 0069ae35 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2132: 006b55fd 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2133: 0069ae6d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2134: 00ae8b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2135: 00aa4b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2136: 006ad6d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2136: 006ad70d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2137: 002bb3a9 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2138: 00ae7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2139: 00ae7e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2140: 009f1788 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUB │ │ │ │ 2141: 00ab1da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2142: 00463aa5 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2143: 002bf96d 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2144: 00ae745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2145: 0046b0a5 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2146: 009acefc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2147: 00ae7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2148: 009f180c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUH │ │ │ │ 2149: 00ae6acd 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2150: 006c53d1 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2150: 006c5409 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2151: 00aaa920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2152: 00ac67b4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2153: 002bb80d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2154: 00ae75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2155: 00ae6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2156: 002e894d 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2157: 00a9b620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2158: 00ae99d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2159: 00ae910a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2160: 006980b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2160: 006980f1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2161: 00ae7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2162: 009ac7fc 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2163: 00ae997c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2164: 005c3eb9 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2164: 005c3ed9 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2165: 00ae6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2166: 00ae9370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2167: 0068e8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2167: 0068e90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2168: 00ae7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2169: 0070b359 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2170: 0083c7bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2169: 0070b391 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2170: 0083c7f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2171: 00ae9976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2172: 0031ddbd 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2173: 00529d7d 56 FUNC GLOBAL DEFAULT 12 helper_efdctuidz │ │ │ │ 2174: 00ae7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2175: 00ab0494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2176: 009f1890 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUW │ │ │ │ - 2177: 0068a1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2178: 006f2d0d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2179: 00707225 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2180: 0072c6e5 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2177: 0068a1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2178: 006f2d45 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2179: 0070725d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2180: 0072c71d 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2181: 00aa4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2182: 005f82f5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2183: 007242d5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ - 2184: 00585a4d 312 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ + 2182: 005f8315 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2183: 0072430d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2184: 00585a6d 312 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ 2185: 00284d81 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2186: 00aae338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2187: 009f44e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_todouble │ │ │ │ 2188: 00a9fdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2189: 00473aa1 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2190: 009ebbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2191: 00aaae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2192: 006ec87d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2192: 006ec8b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2193: 00aac720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2194: 00ae7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2195: 0070e04d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2195: 0070e085 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2196: 00ae7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2197: 00aa123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2198: 00aa5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2199: 004ed7fd 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2200: 006bef71 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2201: 006160a9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2200: 006befa9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2201: 006160c9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2202: 00aa3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2203: 00274b6d 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2204: 00ae7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2205: 00ae7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2206: 00a9d108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2207: 00aae3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2208: 006fba45 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2208: 006fba7d 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2209: 00aa7a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2210: 0061d7b1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2210: 0061d7d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2211: 00ae8726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2212: 004d6471 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2213: 002c4a75 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2214: 005f0a39 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2214: 005f0a59 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2215: 002bd899 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2216: 00617205 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2216: 00617225 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2217: 00461b6d 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2218: 00aadda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2219: 00ae92a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2220: 0070f61d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2220: 0070f655 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2221: 004561d5 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2222: 002b1215 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2223: 00aa1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2224: 002bff91 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2225: 00aa65a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2226: 00aaf638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2227: 009fd9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxfp │ │ │ │ 2228: 00ae7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2229: 004a6fc5 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2230: 0048a271 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2231: 004e76e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2232: 00aac4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2233: 00aa8404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2234: 00735f31 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2234: 00735f69 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2235: 004e745d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2236: 00ab2384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2237: 002805d9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2238: 006cee2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2238: 006cee65 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2239: 004ef8bd 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2240: 00ae82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2241: 00ae7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2242: 006f31a9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2242: 006f31e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2243: 00ae8c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2244: 00aaa450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2245: 007108e1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2245: 00710919 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ 2246: 00a01850 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuiz │ │ │ │ - 2247: 006c7251 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2248: 006bd93d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2247: 006c7289 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2248: 006bd975 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2249: 00aa6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2250: 00ae6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2251: 00ae71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2252: 00aae058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2253: 006feea9 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2253: 006feee1 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2254: 00aa8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2255: 005f76d1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2256: 00616b75 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2257: 005f7041 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2255: 005f76f1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2256: 00616b95 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2257: 005f7061 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2258: 00ae7b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2259: 006cc06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2259: 006cc0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2260: 00ae9070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_PUT_VPA_DSTATE │ │ │ │ 2261: 00a9d860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2262: 005b7381 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2262: 005b73a1 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2263: 00aa2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2264: 00ae8eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2265: 00aaf388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2266: 00ae7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2267: 004a51c9 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2268: 00ae7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2269: 003ad559 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2270: 00ae8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2271: 006159cd 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2271: 006159ed 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2272: 003f1ccd 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2273: 006efee1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2273: 006eff19 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2274: 00ae8f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2275: 006b2171 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2275: 006b21a9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2276: 00aa9338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2277: 00707711 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2278: 006dea41 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2279: 0068f235 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2280: 0072e575 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2277: 00707749 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2278: 006dea79 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2279: 0068f26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2280: 0072e5ad 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2281: 002c96f1 1636 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2282: 00aa4fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2283: 004f865d 124 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_init │ │ │ │ - 2284: 006da385 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2284: 006da3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2285: 00327df9 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2286: 00ae8eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2287: 002ee475 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2288: 00ae8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_ATTACH_DSTATE │ │ │ │ 2289: 00ae78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2290: 004f4d85 16 FUNC GLOBAL DEFAULT 12 helper_booke_setpid │ │ │ │ 2291: 004cfecd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2292: 00ae90f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2293: 006be5ed 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2293: 006be625 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2294: 00ae6b10 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2295: 00ae8fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2296: 004e611d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2297: 00ab2668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2298: 00407069 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2299: 00aa1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2300: 00281ac1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2307,1260 +2307,1260 @@ │ │ │ │ 2303: 00aa2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2304: 00457721 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2305: 00ae84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2306: 004bb64d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2307: 00ae794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2308: 00aa3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2309: 00407149 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2310: 005d4755 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2310: 005d4775 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2311: 00ab4788 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2312: 00aa0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2313: 00a9df74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2314: 009e0b24 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2315: 00ae83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2316: 006e9af9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2316: 006e9b31 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2317: 004c6441 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2318: 006d02bd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2319: 008c82e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2318: 006d02f5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2319: 008c8318 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2320: 004e521d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2321: 002c0959 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2322: 00a04a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUB │ │ │ │ 2323: 00ab1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2324: 004edcd1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2325: 00ae7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2326: 00437bc5 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2327: 004018c9 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2328: 00ae88f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2329: 00ae71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ 2330: 00aa6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_RESET_EVENT │ │ │ │ - 2331: 0060c161 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2331: 0060c181 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2332: 004070d9 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2333: 00ae715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2334: 00ae8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2335: 005c817d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2335: 005c819d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2336: 00ae7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2337: 00724d75 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2338: 006ac9dd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2337: 00724dad 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2338: 006aca15 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2339: 00aa55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2340: 00aad7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2341: 006ddea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2341: 006ddedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2342: 00aa4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2343: 00ae8cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2344: 0039ac8d 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2345: 00aa6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_LOAD_EVENT │ │ │ │ 2346: 00ae9066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_PAPR_HCALL_DSTATE │ │ │ │ 2347: 00a9df44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2348: 0058524d 1560 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ + 2348: 0058526d 1560 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ 2349: 0042ebc5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2350: 00a9df64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2351: 00ab02e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2352: 006ed06d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2352: 006ed0a5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2353: 00aa2fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DELAY_SET_SR_INT_EVENT │ │ │ │ 2354: 00ae71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2355: 005d9b41 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2355: 005d9b61 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2356: 00ab1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2357: 00ae8674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2358: 004d64e9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2359: 00aad538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2360: 006247f1 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2361: 0070d5b5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2360: 00624811 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2361: 0070d5ed 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2362: 00aa9fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2363: 00ae78fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2364: 00541fd9 304 FUNC GLOBAL DEFAULT 12 helper_store_tbu40 │ │ │ │ 2365: 00ae88a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2366: 00ae830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2367: 006c7261 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2367: 006c7299 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2368: 00ae71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2369: 0070ca11 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2370: 006bc795 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2371: 006c687d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2369: 0070ca49 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2370: 006bc7cd 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2371: 006c68b5 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2372: 00ae9268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2373: 00aadc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2374: 00aadcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2375: 00ae70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2376: 00ab0a2c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2377: 00ae7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2378: 00ae80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2379: 00ae8fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2380: 00ab1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2381: 00ae7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2382: 006e0001 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2383: 006d66f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2384: 006952e5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2385: 007058c1 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2386: 006b1101 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2382: 006e0039 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2383: 006d672d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2384: 0069531d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2385: 007058f9 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2386: 006b1139 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2387: 00ae833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2388: 003c7aed 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2389: 00ae7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2390: 00ae93b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2391: 002c1fa9 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2392: 004b461d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2393: 00413739 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2394: 00473ba1 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2395: 002aec69 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2396: 00613be5 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2396: 00613c05 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2397: 008f4608 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2398: 00aa2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2399: 00aaf2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2400: 005386b1 84 FUNC GLOBAL DEFAULT 12 helper_VADDSBS │ │ │ │ 2401: 004f16e5 560 FUNC GLOBAL DEFAULT 12 mmu40x_get_physical_address │ │ │ │ - 2402: 00704d29 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2402: 00704d61 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2403: 00ae991a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2404: 003da6a9 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2405: 00aa072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2406: 002eca59 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2407: 00ae7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2408: 00527ccd 130 FUNC GLOBAL DEFAULT 12 helper_fctidu │ │ │ │ 2409: 00ae722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2410: 00ae83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2411: 0060c991 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2411: 0060c9b1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2412: 00a9eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2413: 00ae92c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2414: 00a9e154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2415: 00527c59 114 FUNC GLOBAL DEFAULT 12 helper_fctidz │ │ │ │ 2416: 002891ed 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2417: 0068a705 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2417: 0068a73d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2418: 004d82ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2419: 006f4929 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2419: 006f4961 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2420: 00ae9980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2421: 00ae9368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2422: 0043a1d9 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2423: 00ae7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2424: 0060ebd1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2424: 0060ebf1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2425: 003945b1 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2426: 00ae9952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2427: 004cd089 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2428: 00aa9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2429: 0046a6dd 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2430: 00ae944c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2431: 00ab2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2432: 00ae8d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2433: 00aaa5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2434: 004e8019 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2435: 00ae8cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2436: 002ae345 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2437: 005bece5 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2438: 006146f5 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2437: 005bed05 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2438: 00614715 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2439: 00ae7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2440: 00ab180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2441: 00479011 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2442: 0047eec9 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2443: 0072dda5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2443: 0072dddd 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2444: 004bfb59 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2445: 00ae812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2446: 00a01b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sraw │ │ │ │ 2447: 00aa5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2448: 00a9ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2449: 00ae8a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2450: 006bc121 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2450: 006bc159 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2451: 0043b3b1 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2452: 003295a9 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2453: 004f8119 196 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_purr │ │ │ │ 2454: 00ab1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2455: 00ae8688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2456: 00aa9138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2457: 004458a5 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2458: 00412b19 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2459: 00aa8304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2460: 00aad738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2461: 00711169 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2461: 007111a1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2462: 00aa2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2463: 00aa5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2464: 00ae8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2465: 00ae8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2466: 00ae7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2467: 00678f11 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2468: 006ac3b5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2467: 00678f49 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2468: 006ac3ed 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2469: 004ee559 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2470: 005dcba5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2470: 005dcbc5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2471: 00ae81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_STOP_DSTATE │ │ │ │ 2472: 00a9fe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2473: 00ae80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2474: 00a9adc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2475: 00ae9910 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2476: 006bd94d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2476: 006bd985 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2477: 00aafa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2478: 006bf15d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2479: 006cb125 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2478: 006bf195 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2479: 006cb15d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2480: 00ae86fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2481: 005f0ad5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2481: 005f0af5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2482: 002e8c91 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2483: 00aa6f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_PARAM_EVENT │ │ │ │ 2484: 00ae8fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2485: 00ae7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2486: 0069cce9 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2487: 006bec1d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2486: 0069cd21 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2487: 006bec55 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2488: 004d1b4d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2489: 003c4655 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2490: 00287edd 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2491: 00376491 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2492: 009f104c 904 OBJECT GLOBAL DEFAULT 24 ppc_cpu_aliases │ │ │ │ 2493: 00ae6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2494: 00ae6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2495: 004e15dd 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2496: 009e0a74 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2497: 00719339 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2497: 00719371 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2498: 00ae8e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2499: 009e0a94 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2500: 002ad805 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2501: 006f0e71 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2501: 006f0ea9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2502: 009e0ad4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2503: 0046fd7d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2504: 00aaa9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2505: 00721501 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2505: 00721539 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2506: 00aa1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2507: 00aa7be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2508: 00437b55 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2509: 00aa5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2510: 00698425 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2510: 0069845d 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2511: 00aae228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2512: 004eeda1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2513: 00ab2104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2514: 0072a17d 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2514: 0072a1b5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2515: 004e7de9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2516: 0045712d 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2517: 00aa4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2518: 006de0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2518: 006de135 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2519: 00ae719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2520: 00ae8bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2521: 00329c99 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2522: 00602c99 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2523: 007216e1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2522: 00602cb9 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2523: 00721719 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2524: 004f762d 92 FUNC GLOBAL DEFAULT 12 cpu_ppc_get_tb │ │ │ │ 2525: 00aa2fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_RECEIVE_PACKET_CMD_EVENT │ │ │ │ 2526: 00aa45b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2527: 0063c099 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2527: 0063c0b9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2528: 00337229 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2529: 004bbda5 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2530: 0044e9fd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2531: 00a06ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_write_CTRL │ │ │ │ - 2532: 005ae395 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2533: 0069b631 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2532: 005ae3b5 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2533: 0069b669 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2534: 0031d505 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2535: 006bda19 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2535: 006bda51 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2536: 00ae6d88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2537: 008b2038 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2537: 008b2070 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2538: 00ae7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2539: 00aa37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2540: 00ae8e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2541: 006940ad 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2542: 005c645d 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2541: 006940e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2542: 005c647d 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2543: 00aaa590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2544: 004e4381 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2545: 00ae85ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2546: 00ae8ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2547: 004425f9 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2548: 00aab0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2549: 00ae785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2550: 009ec3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2551: 00a9cd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2552: 0052842d 118 FUNC GLOBAL DEFAULT 12 helper_FNMSUB │ │ │ │ 2553: 00ae8f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2554: 00aaf748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2555: 006d3d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2555: 006d3db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2556: 00455bbd 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2557: 0053cd09 142 FUNC GLOBAL DEFAULT 12 helper_vextublx │ │ │ │ 2558: 00ab1b10 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2559: 003da4dd 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2560: 0047920d 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2561: 00ae7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2562: 006f1f51 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2563: 006e6949 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2562: 006f1f89 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2563: 006e6981 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2564: 00288b15 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2565: 00423261 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2566: 0070e9cd 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2566: 0070ea05 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2567: 00a9c7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2568: 00aa5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2569: 006e7135 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2569: 006e716d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2570: 00aa8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2571: 00ae8e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2572: 00aa5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2573: 00a9d248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2574: 00ae7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2575: 00aaf0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2576: 00ae7892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2577: 00aaf398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2578: 004cd109 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2579: 00ae85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2580: 00ae7818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2581: 006d8b61 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2581: 006d8b99 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2582: 00ae885a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2583: 00437125 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2584: 006eb761 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2585: 006dd23d 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2584: 006eb799 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2585: 006dd275 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2586: 009f04ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2587: 00ae7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2588: 006f1921 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2588: 006f1959 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2589: 00ae822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INTERPRET_DSTATE │ │ │ │ 2590: 00ae7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2591: 0069f2c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2591: 0069f2f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2592: 00ae8954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2593: 0060e891 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2594: 005e2e65 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2593: 0060e8b1 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2594: 005e2e85 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2595: 00ae8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_TPM_EXECUTE_DSTATE │ │ │ │ 2596: 00ae8b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2597: 00ae8e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2598: 0060c695 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2599: 005bf09d 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2598: 0060c6b5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2599: 005bf0bd 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2600: 009ac7bc 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2601: 0028ff1d 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2602: 00ab2d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2603: 004c59d9 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2604: 005f8a7d 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2604: 005f8a9d 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2605: 0029ece1 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2606: 00ae828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_INDIRECT_DSTATE │ │ │ │ 2607: 009ad02c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2608: 003951f9 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2609: 006d3545 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2610: 005d4315 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2609: 006d357d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2610: 005d4335 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2611: 00532849 260 FUNC GLOBAL DEFAULT 12 helper_xvrspi │ │ │ │ 2612: 00aa8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2613: 00aaf238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2614: 00621a59 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2614: 00621a79 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2615: 0039b8bd 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2616: 00ae9006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2617: 009b4468 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2618: 00aa8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2619: 00a9e0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2620: 006ea649 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2621: 0070ef25 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2620: 006ea681 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2621: 0070ef5d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2622: 00a9fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2623: 00ae78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2624: 00ac5598 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2625: 009ad3e4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2626: 0039b3a9 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2627: 00aab540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2628: 009ed0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2629: 00ae8d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2630: 00ae8f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2631: 006e1a71 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2632: 0060cee1 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2631: 006e1aa9 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2632: 0060cf01 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2633: 00ae7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2634: 0025b481 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ - 2635: 0057c555 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ + 2635: 0057c579 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ 2636: 0053c70d 152 FUNC GLOBAL DEFAULT 12 helper_vrfim │ │ │ │ 2637: 00ae7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2638: 006c7ced 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2638: 006c7d25 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2639: 0053c675 152 FUNC GLOBAL DEFAULT 12 helper_vrfin │ │ │ │ 2640: 00aae678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2641: 00a9e884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2642: 0053c7a5 152 FUNC GLOBAL DEFAULT 12 helper_vrfip │ │ │ │ 2643: 00ae7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2644: 00ae8aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2645: 00aa41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2646: 009b4648 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2647: 00457119 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2648: 009ad800 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2649: 00a9a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2650: 00ae93be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2651: 0061653d 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2651: 0061655d 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2652: 00ae8b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2653: 00ae8bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2654: 0028c2d5 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2655: 002c1595 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2656: 0053c83d 152 FUNC GLOBAL DEFAULT 12 helper_vrfiz │ │ │ │ 2657: 00ae7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2658: 002814c1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2659: 002c17dd 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2660: 002c00d1 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2661: 00ab0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2662: 00ab12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2663: 00ae7fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2664: 00284de9 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2665: 008b3b00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2665: 008b3b38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2666: 004e737d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2667: 00aacc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2668: 005a22ad 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2669: 006d39f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2668: 005a22cd 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2669: 006d3a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2670: 00ae7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2671: 004c0fb9 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2672: 00aa8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2673: 00a9aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2674: 00ae84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2675: 00ae86a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2676: 00ae8f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2677: 00413871 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2678: 004cf3e9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2679: 00aa0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2680: 0064eda9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2680: 0064edc9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2681: 00a9f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2682: 00ab0474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2683: 00ae7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2684: 00538759 86 FUNC GLOBAL DEFAULT 12 helper_VADDSHS │ │ │ │ 2685: 00538309 182 FUNC GLOBAL DEFAULT 12 helper_PDEPD │ │ │ │ 2686: 0033182d 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2687: 00ae8abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2688: 00ae88f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2689: 003ce1f9 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2690: 00ae81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_WDT_DSTATE │ │ │ │ 2691: 00ae7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2692: 00aa38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2693: 006adb21 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2693: 006adb59 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2694: 0031edb1 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2695: 00ae6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2696: 002f0fd1 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2697: 00ae8922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2698: 004e69e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2699: 00646935 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2700: 006fb965 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2699: 00646955 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2700: 006fb99d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2701: 00ae93a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2702: 00ae8b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2703: 00a9dd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2704: 0072de0d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2704: 0072de45 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2705: 009efb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2706: 00676a11 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2706: 00676a49 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2707: 00aafb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2708: 00ae729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2709: 005b7eed 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2709: 005b7f0d 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2710: 00ae7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2711: 00ae849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2712: 002c4c4d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2713: 008c829c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2713: 008c82d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2714: 00ae7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2715: 005322d9 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpi │ │ │ │ 2716: 00a9e034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2717: 00444ae5 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2718: 00405f89 476 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2719: 006c1d8d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ - 2720: 0057caa1 144 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ + 2719: 006c1dc5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2720: 0057cac5 144 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ 2721: 00284d01 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2722: 005c5581 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2722: 005c55a1 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2723: 00aadc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2724: 00aa21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2725: 00695099 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2725: 006950d1 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2726: 00ae8aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2727: 0042363d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2728: 0039ac19 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2729: 00ab2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2730: 0070dc7d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2730: 0070dcb5 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ 2731: 00a07310 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_40x_pit │ │ │ │ - 2732: 006eefe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2732: 006ef01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2733: 00a9bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2734: 00675a09 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2735: 0062dd99 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2734: 00675a41 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2735: 0062ddb9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2736: 003d96cd 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2737: 00a9bd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2738: 00aa5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2739: 006aabed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2739: 006aac25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2740: 009ac814 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2741: 0072ffc1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2741: 0072fff9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2742: 00aad458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2743: 0072ac4d 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2743: 0072ac85 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2744: 002ac36d 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2745: 00ae8d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2746: 00ae8d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2747: 00ae7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_WRITE_DSTATE │ │ │ │ 2748: 004e4085 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2749: 00aaa690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2750: 00aa4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2751: 0072f9cd 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2751: 0072fa05 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2752: 00aa4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2753: 00597231 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2753: 00597251 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2754: 0042d97d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2755: 004509b9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2756: 00600dd5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2756: 00600df5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2757: 00ae81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TCR_DSTATE │ │ │ │ 2758: 009ed99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2759: 0036d101 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2760: 009eedb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2761: 006df091 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2761: 006df0c9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2762: 009acc04 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2763: 00aa5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2764: 00ae8b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2765: 00731a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2766: 006781cd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2765: 00731a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2766: 00678205 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2767: 002ad8a5 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2768: 00ae899a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2769: 009ad644 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2770: 00ae7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DATA_DSTATE │ │ │ │ 2771: 00aa0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2772: 00ae7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2773: 00ae74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2774: 00aad978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2775: 006ccc59 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2775: 006ccc91 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2776: 00ae7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2777: 00ab0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2778: 00ae6658 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2779: 003154d1 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2780: 006d06ad 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2780: 006d06e5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2781: 00aaf1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2782: 00ae8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2783: 00ae8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2784: 00aad688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2785: 00580c71 136 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ + 2785: 00580c91 136 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ 2786: 00ab1d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2787: 006f3d5d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2788: 006d6cd1 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2787: 006f3d95 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2788: 006d6d09 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2789: 00ae8630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2790: 00aa89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2791: 0053d1a1 104 FUNC GLOBAL DEFAULT 12 helper_VINSBLX │ │ │ │ 2792: 00ae829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_DSTATE │ │ │ │ - 2793: 0072d71d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2794: 006b0331 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2793: 0072d755 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2794: 006b0369 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2795: 004331c9 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2796: 0061d7c9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2797: 0061dc31 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2798: 006e536d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2796: 0061d7e9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2797: 0061dc51 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2798: 006e53a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2799: 00ae8c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2800: 003dffe9 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2801: 00ae8de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2802: 006e55c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2802: 006e55fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2803: 003d80e5 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2804: 005285e1 94 FUNC GLOBAL DEFAULT 12 helper_FSQRTS │ │ │ │ 2805: 00414785 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2806: 00a9bed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2807: 00aa11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2808: 00a9e864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2809: 00ae7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2810: 0070ed41 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2811: 007350b9 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2812: 006e7cf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2813: 00726141 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2814: 005b7235 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2810: 0070ed79 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2811: 007350f1 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2812: 006e7d2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2813: 00726179 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2814: 005b7255 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2815: 00ae8818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2816: 00aa3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2817: 00689f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2817: 00689fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2818: 004c86fd 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2819: 004e41b1 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2820: 00ae72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2821: 00a9b4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2822: 009acb3c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2823: 00283b4d 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2824: 00a9a27c 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2825: 00ae7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2826: 00aa9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2827: 00ae85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2828: 00ab2dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2829: 00aa73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2830: 006ba21d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2830: 006ba255 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2831: 00ab1e58 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2832: 00459681 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2833: 006f5edd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2833: 006f5f15 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2834: 00ae8f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2835: 006c40bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2835: 006c40f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2836: 00455dd1 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2837: 00685cf1 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2837: 00685d29 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2838: 0053ceb1 126 FUNC GLOBAL DEFAULT 12 helper_vextubrx │ │ │ │ 2839: 00aae578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2840: 002ec4ad 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2841: 00ae81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_EXCP_DSTATE │ │ │ │ - 2842: 0061da75 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2843: 007132e5 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2842: 0061da95 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2843: 0071331d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2844: 00aad578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2845: 009adc04 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2846: 003764ed 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2847: 00494729 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2848: 00a0221c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfci │ │ │ │ 2849: 00aa0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2850: 0043898d 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2851: 00aa04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2852: 00599d71 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2852: 00599d91 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2853: 00a9db14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2854: 00ae8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_DSTATE │ │ │ │ 2855: 00aad758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2856: 004d5599 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2857: 00ae7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2858: 002be585 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2859: 00a9a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2860: 00aa6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_EVENT │ │ │ │ 2861: 00a9a4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2862: 006ff0c1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2862: 006ff0f9 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2863: 0052bff5 206 FUNC GLOBAL DEFAULT 12 helper_xstdivdp │ │ │ │ 2864: 00ae8878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2865: 00ab1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2866: 00ae8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2867: 00a9ff7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2868: 00aa4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2869: 00ae7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2870: 00a9bf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2871: 0068a3a5 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2871: 0068a3dd 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2872: 00ae6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2873: 00ae8a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2874: 00ae8708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2875: 004380dd 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2876: 00ab0404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2877: 00aa3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2878: 006f8ff5 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2878: 006f902d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2879: 00aabf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2880: 00a9c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2881: 00aab710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2882: 00ae781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2883: 0061d0b5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2884: 0068dac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2883: 0061d0d5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2884: 0068dafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2885: 00ae7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2886: 00ae7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2887: 00479f9d 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2888: 00ae8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2889: 002c9d55 108 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2890: 006d6469 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2891: 006dcb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2890: 006d64a1 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2891: 006dcbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2892: 00a02198 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfdi │ │ │ │ 2893: 00ae7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2894: 00284ed9 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2895: 0061fcdd 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2896: 006b78cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2895: 0061fcfd 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2896: 006b7905 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2897: 00528335 124 FUNC GLOBAL DEFAULT 12 helper_FMSUB │ │ │ │ 2898: 00aaac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2899: 00703c31 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2899: 00703c69 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2900: 00aa11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2901: 0028cc0d 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2902: 002f1781 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2903: 00aa9da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2904: 004e4571 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2905: 00a9ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2906: 006d5d19 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2906: 006d5d51 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2907: 00aad778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2908: 005f811d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2908: 005f813d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2909: 00aa096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2910: 00ae73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2911: 006db3a9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2912: 0071ddf1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2911: 006db3e1 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2912: 0071de29 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2913: 004a65d9 4 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2914: 00ae9296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2915: 00aaaa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2916: 00440845 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2917: 00a9c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2918: 008c82f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2918: 008c832c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2919: 009e8a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2920: 00ae76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2921: 009eef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2922: 00678285 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2922: 006782bd 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2923: 0029a869 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2924: 002bfb79 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2925: 00528581 94 FUNC GLOBAL DEFAULT 12 helper_FSQRT │ │ │ │ - 2926: 00585e75 184 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ - 2927: 0058ec75 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2926: 00585e95 184 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ + 2927: 0058ec95 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2928: 002909a5 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2929: 00614239 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2929: 00614259 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2930: 004cef59 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2931: 004e55dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2932: 004877a1 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2933: 005b709d 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2933: 005b70bd 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2934: 009fee8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaddfp │ │ │ │ - 2935: 005ffc15 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2935: 005ffc35 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2936: 00ae8f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2937: 00aafaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2938: 009e81f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2939: 00aa44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2940: 004d2f79 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2941: 00709111 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2941: 00709149 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2942: 003d9c09 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2943: 00ae88be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2944: 006c6351 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2944: 006c6389 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2945: 0026e785 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2946: 006beded 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2946: 006bee25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2947: 00393f29 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2948: 00ae6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2949: 00a01118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vexptefp │ │ │ │ 2950: 0027d151 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2951: 00ae7d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2952: 00ae80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2953: 005f53bd 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2953: 005f53dd 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2954: 00aaf94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2955: 00ae8f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2956: 00ae7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2957: 005f8401 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2957: 005f8421 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2958: 00a9f810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2959: 00aa2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_READ_EVENT │ │ │ │ 2960: 00ab1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2961: 006bb449 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2962: 0057f1e1 134 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ + 2961: 006bb481 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2962: 0057f201 134 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ 2963: 003d83a5 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 2964: 00373601 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 2965: 006ea9c5 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ - 2966: 0058699d 120 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ + 2965: 006ea9fd 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2966: 005869bd 120 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ 2967: 003d1de1 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2968: 00ae83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2969: 00aa1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2970: 00ae939e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2971: 00ae8880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2972: 00aa83e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ 2973: 005242d1 276 FUNC GLOBAL DEFAULT 12 helper_DTSTEXQ │ │ │ │ - 2974: 00711301 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2974: 00711339 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2975: 00ae9320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2976: 00ae7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2977: 00ab092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2978: 0049b919 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2979: 00ae8984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2980: 00ae8d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2981: 00aa0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2982: 0060e605 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2982: 0060e625 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2983: 00ae7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2984: 00a03be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfids │ │ │ │ 2985: 00ae88fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2986: 00ab1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2987: 002a36ed 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2988: 006e219d 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2988: 006e21d5 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2989: 00ae7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2990: 00a03b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidu │ │ │ │ 2991: 00aa7b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2992: 00ab2dec 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2993: 00ae864e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2994: 005d4ee1 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2994: 005d4f01 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2995: 00541ea9 304 FUNC GLOBAL DEFAULT 12 helper_store_vtb │ │ │ │ 2996: 00aa3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2997: 009b4418 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2998: 00291bf9 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2999: 00ae73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3000: 00ae73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3001: 00aa9e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3002: 00ae7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ - 3003: 00585fd5 164 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ + 3003: 00585ff5 164 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ 3004: 00ae7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3005: 009e6024 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3006: 00aad8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3007: 00ae7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3008: 00710c29 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3008: 00710c61 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3009: 004c17cd 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3010: 006c81c5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3010: 006c81fd 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3011: 00ae8bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3012: 00aab1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3013: 00391d7d 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3014: 00a9aef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3015: 006e2b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3015: 006e2bc5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3016: 00a9bb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3017: 009e06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3018: 00ae6da3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3019: 00aaa2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3020: 009ec478 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3021: 00730b51 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3021: 00730b89 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 3022: 004f92f9 48 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3023: 005a2b49 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3023: 005a2b69 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3024: 00aabde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3025: 00aa5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3026: 00aa2b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3027: 006c1975 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3027: 006c19ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3028: 00ae8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3029: 0099ebd4 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 3030: 005b9409 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3030: 005b9429 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3031: 00aa4b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3032: 006ed43d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3033: 00694505 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3034: 006742f9 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3032: 006ed475 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3033: 0069453d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3034: 00674331 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3035: 00a9b950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3036: 0042f221 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3037: 006eb999 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3037: 006eb9d1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3038: 003925fd 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3039: 006e6161 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3039: 006e6199 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3040: 00aa5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3041: 0068b6b9 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3042: 005bf22d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3043: 00687739 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3041: 0068b6f1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3042: 005bf24d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3043: 00687771 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3044: 009fa7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspic │ │ │ │ 3045: 00aa5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3046: 00ab1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3047: 006cf6b1 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3047: 006cf6e9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3048: 004eabb5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3049: 00a9b004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3050: 00aa8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3051: 00ae80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3052: 00aa74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3053: 006aac65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3053: 006aac9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3054: 00ae754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3055: 00ae901a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3056: 009fa764 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspim │ │ │ │ 3057: 00ab1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3058: 00aaa810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ 3059: 005147b5 96 FUNC GLOBAL DEFAULT 12 ppc_store_lpcr │ │ │ │ - 3060: 006ddadd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3061: 005cd285 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3060: 006ddb15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3061: 005cd2a5 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3062: 00a9bbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3063: 00703769 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3063: 007037a1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3064: 00aa9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3065: 00ae7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3066: 00ae89c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3067: 00ab29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3068: 00aac058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3069: 009fa6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspip │ │ │ │ 3070: 004775f5 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3071: 0070684d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3072: 0071a995 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3071: 00706885 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3072: 0071a9cd 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3073: 00aa7fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3074: 00a9d118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3075: 00ae6d89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3076: 00a9c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3077: 0072eb61 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3077: 0072eb99 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3078: 00ae7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3079: 006e56b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3080: 005c7cd1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3079: 006e56ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3080: 005c7cf1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3081: 009fa65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspiz │ │ │ │ 3082: 00ae8bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3083: 00aafd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_GET_EVENT │ │ │ │ 3084: 00ab15d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3085: 002e4021 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3086: 00ae776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3087: 004e5689 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3088: 006f2f75 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3089: 0070eecd 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3088: 006f2fad 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3089: 0070ef05 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3090: 00ae7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3091: 00aae0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3092: 00392d49 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3093: 00601a45 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3093: 00601a65 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3094: 009ed15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3095: 005aa759 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3095: 005aa779 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3096: 00aa4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3097: 00ae8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3098: 00a9a40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3099: 00aab960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3100: 0025e46d 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3101: 00ae8ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3102: 006943b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3103: 00707ec5 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3104: 005ff329 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3102: 006943e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3103: 00707efd 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3104: 005ff349 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3105: 00ae7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3106: 00ae767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3107: 00710565 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3107: 0071059d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3108: 004ddde1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 3109: 0072fa5d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3109: 0072fa95 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3110: 00aada68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3111: 00686d8d 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3112: 005dcd41 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3111: 00686dc5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3112: 005dcd61 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3113: 00ae9994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3114: 00ae84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3115: 005d400d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3115: 005d402d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3116: 009f7da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBDP │ │ │ │ 3117: 00aa4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3118: 00724661 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3118: 00724699 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3119: 004a599d 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3120: 00ae6abc 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3121: 00ae7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3122: 005f91a5 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3122: 005f91c5 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3123: 00ae861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3124: 004d826d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3125: 00aa7d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3126: 002a9909 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3127: 004bea9d 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3128: 00aae488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3129: 0028e939 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3130: 00ae6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3131: 006d3ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3131: 006d3f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3132: 00aa109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3133: 00a00224 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdmul │ │ │ │ 3134: 0052c66d 236 FUNC GLOBAL DEFAULT 12 helper_XSNMADDDP │ │ │ │ 3135: 00ae84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3136: 00a067b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFIQ │ │ │ │ - 3137: 006f7789 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3138: 0069dca9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3137: 006f77c1 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3138: 0069dce1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3139: 004c6555 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3140: 00aa4de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3141: 00ae7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3142: 006cca01 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3143: 00616199 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3144: 006f36cd 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3142: 006cca39 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3143: 006161b9 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3144: 006f3705 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3145: 00509271 604 FUNC GLOBAL DEFAULT 12 vof_claim │ │ │ │ - 3146: 006b708d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3146: 006b70c5 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3147: 0028c97d 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3148: 0047d381 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3149: 00aa5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3150: 00a9f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3151: 004ef549 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3152: 00ae814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3153: 00ae74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3154: 0069b939 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3155: 006eb0e1 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3156: 0057ee59 98 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ - 3157: 006b942d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3154: 0069b971 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3155: 006eb119 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3156: 0057ee79 98 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ + 3157: 006b9465 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3158: 008faab0 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3159: 009fe2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudum │ │ │ │ 3160: 00ae89fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3161: 003272b5 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3162: 00aa158c 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3163: 00a9d5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3164: 0067472d 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3164: 00674765 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3165: 00ae74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3166: 006e3779 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3167: 0068e065 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3168: 005c8941 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3169: 0057b78d 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ - 3170: 00616fd1 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3166: 006e37b1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3167: 0068e09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3168: 005c8961 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3169: 0057b7b1 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ + 3170: 00616ff1 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3171: 009fe124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudus │ │ │ │ 3172: 009aa440 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3173: 00aa8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3174: 00ae90fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3175: 0025e069 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3176: 004874ed 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3177: 00a9ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3178: 00aa9ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3179: 004386dd 252 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ - 3180: 0057bc85 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ + 3180: 0057bca9 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ 3181: 00458d85 100 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3182: 0029fbed 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3183: 00a9f800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3184: 00a9e5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3185: 00ae998e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3186: 009efa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3187: 00ae70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3188: 00ae6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3189: 0068d7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3189: 0068d82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3190: 0041b6f5 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3191: 00aaa830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3192: 00ae90c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3193: 00a9b610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3194: 00ae8b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3195: 00a9c278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3196: 00ae9170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3197: 0061dac9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3197: 0061dae9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3198: 0044ba15 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3199: 0069515d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3200: 0062eab9 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3199: 00695195 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3200: 0062ead9 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3201: 00a9be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3202: 00ae8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3203: 00aa3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3204: 00ab245c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3205: 006e18b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3205: 006e18ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3206: 0045c59d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3207: 00ae885e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3208: 00ae7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3209: 00ae7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3210: 00ae941e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3211: 00a10da0 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3212: 006d97d1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3212: 006d9809 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3213: 00ab0164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3214: 005d42ad 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3215: 006cd3ad 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3216: 006cef95 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3214: 005d42cd 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3215: 006cd3e5 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3216: 006cefcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3217: 00aacc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3218: 00aa38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3219: 006141b9 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3219: 006141d9 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3220: 00ae8e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3221: 009ac8d0 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3222: 00aa094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3223: 00ae845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3224: 00279589 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3225: 006cf341 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3225: 006cf379 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3226: 00a9fe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3227: 0070ac75 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3227: 0070acad 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3228: 0028d781 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3229: 006ed739 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3229: 006ed771 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3230: 009eda20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3231: 006e527d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3231: 006e52b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3232: 009eee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3233: 004922a9 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3234: 0046bc8d 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3235: 00ae8374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3236: 00ae8b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3237: 0068b855 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3238: 005dd075 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3237: 0068b88d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3238: 005dd095 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3239: 00ae8bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3240: 00ab0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3241: 00ae8fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3242: 00aa7ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3243: 0040ad29 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3244: 008f835c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3245: 00aa6704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ 3246: 00aa6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_SET_TB_CLK_EVENT │ │ │ │ - 3247: 0070d111 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3247: 0070d149 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3248: 00ae7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3249: 00aa4618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3250: 006e3e29 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3250: 006e3e61 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3251: 00ac55a8 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3252: 0046774d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3253: 0039549d 112 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3254: 00ae7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3255: 0067d30d 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3255: 0067d345 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3256: 00473a7d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3257: 00aa082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3258: 00ae917a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3259: 00443809 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3260: 00996d4c 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3261: 0052ef21 352 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQDP │ │ │ │ 3262: 0042475d 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3263: 006d4e89 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3264: 006dcacd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3263: 006d4ec1 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3264: 006dcb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3265: 002bb2b9 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3266: 00714785 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3266: 007147bd 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3267: 0038f61d 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3268: 00ae93ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3269: 004bea15 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3270: 00a9ff2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3271: 006bd861 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3271: 006bd899 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3272: 00aa6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_INIT_EVENT │ │ │ │ - 3273: 00693fa5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3274: 00679dc9 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3273: 00693fdd 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3274: 00679e01 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3275: 0032e1bd 12 FUNC GLOBAL DEFAULT 12 adb_register_autopoll_callback │ │ │ │ 3276: 004e86ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3277: 0044fa61 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3278: 004bb0b5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3279: 00ae7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3280: 00682371 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3280: 006823a9 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3281: 0053b805 208 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_exp │ │ │ │ 3282: 00ab2c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3283: 0069e865 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3284: 006b9199 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3285: 0071b7ed 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3286: 005d57ad 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3283: 0069e89d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3284: 006b91d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3285: 0071b825 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3286: 005d57cd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3287: 004c14d5 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3288: 004a354d 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3289: 007001c9 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3289: 00700201 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3290: 002830b1 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3291: 00aabcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3292: 00ae9978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3293: 00ae7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3294: 009ac4a0 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3295: 00ae90aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3296: 00527b0d 108 FUNC GLOBAL DEFAULT 12 helper_fctiwu │ │ │ │ - 3297: 0057f101 108 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ + 3297: 0057f121 108 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ 3298: 00ae99b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3299: 002e4fd1 100 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3300: 00ae9911 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 3301: 00aa6dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_START_EVENT │ │ │ │ 3302: 00527a9d 110 FUNC GLOBAL DEFAULT 12 helper_fctiwz │ │ │ │ 3303: 00ae7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3304: 005295f5 94 FUNC GLOBAL DEFAULT 12 helper_evfsctuiz │ │ │ │ 3305: 004b9965 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3306: 00ae92fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3307: 00ae6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3308: 00aa2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3309: 00aaea0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3310: 005f144d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3310: 005f146d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3311: 009e0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3312: 00479785 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3313: 00703971 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3313: 007039a9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3314: 003da19d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3315: 0027d9f9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3316: 0071f5fd 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3316: 0071f635 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3317: 00ae74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3318: 0072dbf9 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3318: 0072dc31 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3319: 00ab0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3320: 00ae7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3321: 002c4be5 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3322: 00ae8d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3323: 0039ace5 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3324: 00ae7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3325: 0061f3b1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3325: 0061f3d1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3326: 00ae90fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3327: 004ed3e9 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3328: 00ae7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3329: 00ae78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3330: 00ae82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3331: 00ab177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3332: 00aa72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_EVENT │ │ │ │ 3333: 009f267c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADDS │ │ │ │ 3334: 00a9a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3335: 00ae8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3336: 006f06fd 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3337: 00682e05 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3338: 00641d75 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3336: 006f0735 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3337: 00682e3d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3338: 00641d95 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3339: 00406375 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3340: 0045785d 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3341: 00ae6d49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3342: 00613ef5 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3343: 006cf085 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3344: 0070d465 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3345: 006d2929 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3342: 00613f15 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3343: 006cf0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3344: 0070d49d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3345: 006d2961 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3346: 00ae8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3347: 006c4375 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3347: 006c43ad 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3348: 00ae8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_DSTATE │ │ │ │ 3349: 00a9e194 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3350: 002e0095 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3351: 00a06d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbl │ │ │ │ 3352: 00ae70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3353: 0070d0c1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3353: 0070d0f9 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3354: 00ae81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_STORE_DSTATE │ │ │ │ - 3355: 006084e5 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3356: 006e1a1d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3355: 00608505 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3356: 006e1a55 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3357: 00ae8b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3358: 00aa9db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3359: 005305e1 196 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxds │ │ │ │ 3360: 00aa4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3361: 005bbe3d 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3361: 005bbe5d 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3362: 00ae80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3363: 00ae917e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ 3364: 00a06de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbu │ │ │ │ - 3365: 006e34e9 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3365: 006e3521 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3366: 004dcd55 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3367: 006e01e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3368: 006bcab5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3367: 006e0219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3368: 006bcaed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3369: 0049fabd 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3370: 00ae7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3371: 00a9ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3372: 0068d95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3372: 0068d995 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3373: 002ef0b9 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3374: 00538809 102 FUNC GLOBAL DEFAULT 12 helper_VADDSWS │ │ │ │ 3375: 00aa062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3376: 00a9c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3377: 0070e225 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3377: 0070e25d 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3378: 00aa6174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3379: 00ae8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3380: 00ae8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3381: 00710e99 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3381: 00710ed1 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3382: 0044d095 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3383: 009eefc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3384: 00399d35 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3385: 00a9dea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3386: 005979f1 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3386: 00597a11 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3387: 00ae84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3388: 00ab1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3389: 0044c795 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3390: 004e4891 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3391: 00ab292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3392: 006869d9 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3392: 00686a11 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3393: 00aa6378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3394: 00ae7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3395: 009a0dd0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3396: 00aa4f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3397: 009e04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3398: 004d25d1 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3399: 00ae7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3400: 0068322d 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3400: 00683265 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3401: 003d6fcd 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3402: 00a9d078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3403: 00a9dce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3404: 00ae9984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3405: 00ae7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3406: 00ae88fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3407: 006febfd 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3407: 006fec35 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3408: 00448cf5 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3409: 00ae7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3410: 00ae77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3411: 006b641d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3411: 006b6455 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3412: 004be985 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3413: 00aaf9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3414: 00aaf148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3415: 00ae8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3416: 003969a5 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3417: 00490f6d 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 3418: 005cd649 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3418: 005cd669 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3419: 00ae7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3420: 005f03f5 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3420: 005f0415 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3421: 00ae7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3422: 0031d825 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3423: 0046b3d1 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3424: 00ae7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3425: 0071993d 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3425: 00719975 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3426: 00aa3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3427: 0071e5f5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3428: 006e5c2d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3427: 0071e62d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3428: 006e5c65 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3429: 00ae8750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3430: 00492331 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3431: 0068a17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3431: 0068a1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3432: 00ae7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3433: 00674a39 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3433: 00674a71 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3434: 00a9de54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3435: 00aa3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3436: 00ab2448 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3437: 00ae8ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3438: 00ae7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3439: 006bce65 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3440: 005a9881 380 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3439: 006bce9d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3440: 005a98a1 380 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3441: 0039514d 172 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3442: 006f0bc9 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3442: 006f0c01 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3443: 0025edb1 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3444: 00aaa060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3445: 004bd271 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3446: 00a9b094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3447: 00ae71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3448: 00ae99dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3449: 00ae86b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3450: 006e5e9d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3450: 006e5ed5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3451: 00a9ae74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3452: 00ae7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3453: 0037102d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3454: 008f9ee8 52 OBJECT GLOBAL DEFAULT 21 vmstate_mos6522 │ │ │ │ 3455: 00aaa310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3456: 00580a85 164 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ - 3457: 006d1331 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3456: 00580aa5 164 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ + 3457: 006d1369 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3458: 0025ee65 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3459: 004297a5 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3460: 002f1575 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3461: 00a9ccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3462: 00464371 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3463: 0057fc01 572 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ - 3464: 006ae8dd 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3465: 005d5cf9 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3466: 0069885d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3463: 0057fc21 572 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ + 3464: 006ae915 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3465: 005d5d19 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3466: 00698895 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3467: 00ae89d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3468: 009ea924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3469: 00aa8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3470: 00a9dc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3471: 00ae74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3472: 009adeb8 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3473: 00704b95 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3473: 00704bcd 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3474: 0049cbad 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3475: 0025d779 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3476: 003fa361 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ 3477: 00ae81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_CPU_DSTATE │ │ │ │ - 3478: 0070429d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3479: 006a6485 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3478: 007042d5 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3479: 006a64bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3480: 009ea504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3481: 003899f5 284 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3482: 004ddf85 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3483: 0068d471 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3483: 0068d4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3484: 00477831 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3485: 00ae8d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3486: 00721409 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3486: 00721441 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3487: 00ae8e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3488: 00473041 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3489: 00aab690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3490: 0025df65 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ 3491: 0052a841 264 FUNC GLOBAL DEFAULT 12 helper_xsaddqp │ │ │ │ - 3492: 005dec0d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3492: 005dec2d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3493: 00394499 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3494: 0068e281 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3494: 0068e2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3495: 00a9bca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3496: 004e6f7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3497: 005a2de9 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3497: 005a2e09 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3498: 009f2e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsadd │ │ │ │ 3499: 0053584d 1004 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NN │ │ │ │ - 3500: 005d6681 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3501: 0085d4a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3500: 005d66a1 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3501: 0085d4e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3502: 00ae8636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3503: 00535471 986 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NP │ │ │ │ - 3504: 0068bfe5 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3504: 0068c01d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3505: 00ae99a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3506: 00ae74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3507: 005c71c1 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3508: 005c2459 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3509: 0085d4a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ - 3510: 005a19f1 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3507: 005c71e1 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3508: 005c2479 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3509: 0085d4d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3510: 005a1a11 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3511: 00ae8c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3512: 00aa2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_EVENT │ │ │ │ 3513: 00aac4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3514: 00a9df94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3515: 005d5b05 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3515: 005d5b25 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3516: 00aa3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3517: 00282f81 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3518: 006c04f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3518: 006c052d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3519: 00456495 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3520: 004d98e9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3521: 003fff0d 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3522: 00aa8544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3523: 00ae794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3524: 00701161 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3524: 00701199 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3525: 004147c5 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3526: 002b41a1 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3527: 00ae8c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3528: 00aadf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3529: 00699a2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3529: 00699a65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3530: 003d69e5 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3531: 0045a08d 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3532: 006d63a5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3532: 006d63dd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3533: 004745e9 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3534: 005c6835 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3534: 005c6855 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3535: 00ae6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3536: 00ad7294 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3537: 00ae74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3538: 006ea57d 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3539: 005e95dd 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3538: 006ea5b5 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3539: 005e95fd 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3540: 00aa82f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3541: 004e4291 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3542: 009f55ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NN │ │ │ │ - 3543: 006ddd85 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3543: 006dddbd 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3544: 009f51cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NP │ │ │ │ 3545: 00a17ec4 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3546: 007142a5 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3546: 007142dd 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3547: 00ae7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3548: 00ae8884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3549: 0070e8f5 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3549: 0070e92d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3550: 00ae8f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3551: 00aaf008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3552: 002c1ce9 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3553: 00ae82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3554: 00289189 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3555: 0071545d 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3555: 00715495 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3556: 00ae78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3557: 00a9d5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3558: 00ae6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3559: 00ae848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3560: 004b1c0d 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3561: 00ae8682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3562: 00ae8c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3569,376 +3569,376 @@ │ │ │ │ 3565: 00ae7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3566: 00ae850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3567: 00a02744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipher │ │ │ │ 3568: 00ae904c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3569: 00aaf108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3570: 00445a95 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3571: 004e5389 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3572: 0063c0cd 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3573: 006ff889 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3572: 0063c0ed 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3573: 006ff8c1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3574: 00a13060 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3575: 00ae8920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3576: 009ad42c 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3577: 00aac900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3578: 00ae712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3579: 00aafd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_GET_EVENT │ │ │ │ 3580: 00aae924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3581: 00aaf6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3582: 00ae7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3583: 00703581 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3583: 007035b9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3584: 004cc2d1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3585: 00ae8648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3586: 00ae7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3587: 00aaf1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3588: 00aaa360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3589: 00ae8a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3590: 002f2461 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3591: 00535095 986 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PN │ │ │ │ 3592: 00a9b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3593: 00371225 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ 3594: 00534cc9 970 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PP │ │ │ │ - 3595: 0071abf5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3595: 0071ac2d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3596: 00aa8a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3597: 0043d121 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3598: 005f638d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3598: 005f63ad 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3599: 00ae6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3600: 0066477d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3600: 006647b5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3601: 002aef8d 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3602: 00aabf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3603: 00a9cb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3604: 00a9e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3605: 00aa5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3606: 004d996d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ 3607: 00538ff1 124 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp_dot │ │ │ │ - 3608: 00705691 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3609: 006bda29 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3608: 007056c9 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3609: 006bda61 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3610: 00ae7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3611: 00468965 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3612: 005dcff1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3612: 005dd011 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3613: 00a9dc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3614: 00ae92f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3615: 005c1c41 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3615: 005c1c61 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3616: 004e43e5 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3617: 0053a6c5 176 FUNC GLOBAL DEFAULT 12 helper_XXPERMX │ │ │ │ 3618: 00ae88ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3619: 004d2c25 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3620: 0072543d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3620: 00725475 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3621: 0028c7e9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3622: 00aacc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3623: 0044a6a9 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3624: 00ae88a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3625: 006a5ea1 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3625: 006a5ed9 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3626: 00ae7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3627: 002ed409 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3628: 0041fc55 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3629: 00ae7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3630: 006a42f9 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3630: 006a4331 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3631: 003a9c75 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3632: 00717069 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3632: 007170a1 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3633: 00aa0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3634: 006c40f9 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3634: 006c4131 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3635: 00468a91 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3636: 00ab13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ 3637: 00a044a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgsnd │ │ │ │ - 3638: 0072f419 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3638: 0072f451 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3639: 00ae7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3640: 00470df1 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3641: 0025ef01 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3642: 00ae8ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3643: 006ff8c9 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3643: 006ff901 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3644: 004ef829 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ 3645: 00ae822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_OPEN_DSTATE │ │ │ │ - 3646: 006f0191 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3646: 006f01c9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3647: 0047a999 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3648: 002c9dd1 70 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3649: 00ae990c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3650: 00ae99da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3651: 006e8315 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3651: 006e834d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3652: 009aa464 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3653: 00a05ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUBQ │ │ │ │ 3654: 009f53dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PN │ │ │ │ 3655: 00ab097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3656: 009ac4d8 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3657: 009ac388 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3658: 00ae8640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3659: 0026f185 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3660: 009f4eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PP │ │ │ │ - 3661: 006b6621 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3661: 006b6659 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3662: 00a9dd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3663: 00a9f2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3664: 00ae78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3665: 006766cd 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3666: 006a4d29 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3665: 00676705 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3666: 006a4d61 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3667: 00ab2294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3668: 00aab0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3669: 008f80f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3670: 00ae87ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3671: 006d36e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3671: 006d3721 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3672: 00ae71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3673: 0031d0ad 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ 3674: 00529d41 58 FUNC GLOBAL DEFAULT 12 helper_efdctuiz │ │ │ │ - 3675: 0071d8a5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3675: 0071d8dd 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3676: 004d03fd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3677: 00ae8710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3678: 00ab16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3679: 00aacb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3680: 0068f85d 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3680: 0068f895 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3681: 00aa2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_ASSERT_EVENT │ │ │ │ 3682: 0042ed45 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3683: 00a9b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3684: 006ddf95 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3684: 006ddfcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3685: 004d37f1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3686: 00ae7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3687: 004d03a1 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3688: 009ac504 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3689: 00ae7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3690: 00aa5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3691: 00ab1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3692: 006cd261 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3692: 006cd299 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3693: 002c13fd 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3694: 00a9e0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3695: 00aaa270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3696: 00ae72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3697: 005877dd 200 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ + 3697: 005877fd 200 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ 3698: 00aa9638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3699: 00ae9234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3700: 005f3129 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3700: 005f3149 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3701: 004de721 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3702: 00aa4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3703: 004616b9 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3704: 009ac56c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3705: 00aa6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_EVENT │ │ │ │ 3706: 00ae99b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3707: 00ae9014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3708: 00aabc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3709: 00724639 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3709: 00724671 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3710: 00a9b184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3711: 004f7d59 196 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_vtb │ │ │ │ 3712: 00ae7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ADB_POLL_DSTATE │ │ │ │ 3713: 00486955 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3714: 0052b661 236 FUNC GLOBAL DEFAULT 12 helper_xvredp │ │ │ │ 3715: 00ae838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3716: 005a2a91 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3717: 006d4399 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3716: 005a2ab1 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3717: 006d43d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3718: 00ae8d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3719: 00ae89e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3720: 004f7b0d 216 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbl │ │ │ │ 3721: 004e5775 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3722: 00ae9310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3723: 00673d01 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3723: 00673d39 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3724: 00aa9658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3725: 0072d5c5 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3725: 0072d5fd 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3726: 00a9e954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3727: 004218f1 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3728: 00ae875a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3729: 00ae87c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3730: 00ae8cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3731: 00aae4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3732: 00ae9386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3733: 004f7be5 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbu │ │ │ │ 3734: 00ae731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3735: 00ae764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3736: 0069afed 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3736: 0069b025 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3737: 004efcf5 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3738: 0038ddc1 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3739: 00ae8ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3740: 00ae7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3741: 00ab0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3742: 00aae348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3743: 009ec4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3744: 00ab0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3745: 0052d87d 268 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQP │ │ │ │ - 3746: 006ef919 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3747: 005b5901 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3748: 006b91d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3746: 006ef951 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3747: 005b5921 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3748: 006b920d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3749: 00ae790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3750: 00aa113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3751: 00692c65 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3751: 00692c9d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3752: 00aa067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3753: 0068ab61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3753: 0068ab99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3754: 00ae7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3755: 00ae77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3756: 004d99f5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3757: 00444cfd 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3758: 00aa38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3759: 0034dcbd 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3760: 00ab1c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3761: 00aa09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3762: 009eb0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3763: 00ae8c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3764: 00ae91f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3765: 00aa25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3766: 00ab0444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3767: 006c3c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3767: 006c3c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3768: 00289f3d 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3769: 00ae7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3770: 00a9eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3771: 003759e1 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3772: 004d4c49 724 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3773: 00ae74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3774: 00a9a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3775: 00aa2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3776: 00a9b640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3777: 00ae7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3778: 002916f9 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3779: 00ae9118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3780: 00397285 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3781: 00616ee5 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3781: 00616f05 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3782: 00ae886a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3783: 00aab070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3784: 005bd38d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3784: 005bd3ad 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3785: 00a9ceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3786: 00aa4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3787: 00aa5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3788: 00ae722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3789: 00a10d98 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3790: 0067aead 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3790: 0067aee5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3791: 004fbb7d 32 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_register │ │ │ │ 3792: 0032e001 124 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_mask │ │ │ │ 3793: 00aa7ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3794: 00aa2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3795: 004c707d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3796: 00ab2dfc 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3797: 00ae876c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3798: 00aa8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3799: 005c5a31 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3800: 0061e0d1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3801: 0071ddd5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3799: 005c5a51 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3800: 0061e0f1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3801: 0071de0d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3802: 00ae81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PRESENCE_READ_DSTATE │ │ │ │ 3803: 004a3945 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3804: 009f7b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBSP │ │ │ │ 3805: 004e4221 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3806: 0068a08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3806: 0068a0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3807: 00a9eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3808: 00aadba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3809: 004e668d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3810: 002afc35 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3811: 003281c5 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3812: 006d23a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3812: 006d23dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3813: 00350f21 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3814: 00aaea1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3815: 00aa134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3816: 00aae258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3817: 002830c5 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3818: 00aa7ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3819: 00aa4588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3820: 009ad540 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3821: 0052ca21 236 FUNC GLOBAL DEFAULT 12 helper_XSNMADDSP │ │ │ │ 3822: 00ae8d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3823: 004eb3cd 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3824: 0049b78d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3825: 006c8465 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3825: 006c849d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3826: 0028b9b1 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3827: 00ae8706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3828: 00ae8a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3829: 004a65d5 4 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3830: 00ae7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3831: 00aa8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3832: 00aabf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3833: 00aa0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3834: 00a9d7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3835: 00ae84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3836: 006c1f51 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3836: 006c1f89 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3837: 00ae8b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3838: 0071ea69 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3838: 0071eaa1 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3839: 00ae8ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3840: 00aa7ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3841: 00aac9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3842: 009eb05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3843: 00a9cff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3844: 00aa9d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3845: 00aabaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3846: 009e0bf4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3847: 00ae7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3848: 009e0c74 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3849: 00aa08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3850: 009e0c84 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3851: 00a9f434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3852: 0063a8b1 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3852: 0063a8d1 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3853: 003f16b9 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3854: 0069ab4d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3854: 0069ab85 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3855: 00ab0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3856: 006b4d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3857: 005dd159 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3858: 006b59e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3859: 00599e4d 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3856: 006b4da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3857: 005dd179 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3858: 006b5a19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3859: 00599e6d 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3860: 00ae7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3861: 005b7191 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3861: 005b71b1 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3862: 00ae80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3863: 00ae723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3864: 00a9efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3865: 004689e9 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3866: 009e9ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3867: 0060eb75 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3867: 0060eb95 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3868: 004a462d 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3869: 00ae89ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3870: 003d77e5 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3871: 00400679 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3872: 00aa1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ - 3873: 0057eebd 224 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ + 3873: 0057eedd 224 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ 3874: 0028d201 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3875: 00494d2d 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3876: 00aaa050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3877: 006795a9 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3877: 006795e1 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3878: 00ae7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3879: 00aa36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3880: 0060c9d9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3880: 0060c9f9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3881: 00aaf378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3882: 00a9a41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3883: 00aa3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3884: 00734ecd 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3884: 00734f05 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3885: 00a9c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3886: 0069d831 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3886: 0069d869 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3887: 00471839 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3888: 0038f2ed 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3889: 006ff6e5 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3889: 006ff71d 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3890: 004f7689 188 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbl │ │ │ │ 3891: 00472ed9 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3892: 00aa8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3893: 00ae73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3894: 00a9f2e0 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3895: 009efc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3896: 004a3775 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3897: 006e2ffd 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3897: 006e3035 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3898: 004d1de1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3899: 007062b9 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3899: 007062f1 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 3900: 00aae0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3901: 004694fd 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3902: 00ae6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3903: 004f7745 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbu │ │ │ │ 3904: 00ae6d7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3905: 00ae91fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3906: 00371301 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3907: 009ad5a8 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3908: 00ae8616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3909: 005bcea1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3909: 005bcec1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3910: 00aa66e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3911: 00aa13ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3912: 00ae8d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3913: 00ae794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3914: 00ae81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_READB_DSTATE │ │ │ │ - 3915: 0057bcfd 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ + 3915: 0057bd21 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ 3916: 0039a155 6 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3917: 0027d371 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3918: 00ae71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3919: 00ae834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3920: 00aae864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3921: 00415ff5 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3922: 005258b5 472 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQQ │ │ │ │ 3923: 0040ada1 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3924: 00ae88e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3925: 00ae8c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3926: 009fbc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpic │ │ │ │ 3927: 009ac428 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3928: 0070db5d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3928: 0070db95 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3929: 00aac8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3930: 00ac5ed0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3931: 0025d3f5 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3932: 00ae7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3933: 0071e2fd 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3933: 0071e335 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3934: 009edaa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3935: 004e1475 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3936: 009fbb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpim │ │ │ │ 3937: 0034f7ad 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3938: 00aab850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3939: 00ae8962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3940: 004d856d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ @@ -3946,117 +3946,117 @@ │ │ │ │ 3942: 009fbafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpip │ │ │ │ 3943: 00a9d0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3944: 00ae88aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3945: 00289e81 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3946: 004ec10d 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3947: 00ae6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3948: 00ae9196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3949: 006ed8ad 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3950: 00724edd 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3949: 006ed8e5 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3950: 00724f15 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3951: 00273a39 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3952: 0052f511 304 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQSP │ │ │ │ 3953: 00ae841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 3954: 009fba78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpiz │ │ │ │ - 3955: 006a2239 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3955: 006a2271 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3956: 00aabef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3957: 00aa83a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3958: 002d63b1 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3959: 00ae7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3960: 00698559 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3960: 00698591 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3961: 00284d31 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3962: 003fee3d 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3963: 0071b5f9 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3963: 0071b631 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3964: 00aa4e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3965: 00ae6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3966: 00ae8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3967: 00aa1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3968: 0025c4c1 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3969: 00ae9294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3970: 00aa146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3971: 006ae0bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3971: 006ae0f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3972: 0042a545 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3973: 0036ca95 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3974: 0044b479 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3975: 003514e1 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3976: 009eafd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3977: 00aac730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3978: 004777e5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3979: 0072d2e1 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3980: 005ed805 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3979: 0072d319 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3980: 005ed825 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3981: 00ae84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3982: 00ae89fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 3983: 0027f5dd 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3984: 006ab115 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3984: 006ab14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3985: 00ae723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3986: 00aa7f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3987: 00aaa1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3988: 00ae7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3989: 00aa3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3990: 00ae8a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3991: 00ae71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3992: 006136d9 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3993: 00722c95 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3994: 0061c88d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3992: 006136f9 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3993: 00722ccd 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3994: 0061c8ad 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3995: 00ae92ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3996: 0045c5dd 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3997: 00a9c4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3998: 00aa59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3999: 00aa8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4000: 009fdaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaddfp │ │ │ │ 4001: 0034ef41 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4002: 004e7029 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4003: 00aaeb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4004: 00ae7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4005: 009e706c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4006: 00ae7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4007: 006ea335 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4007: 006ea36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4008: 00ae7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4009: 0025defd 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4010: 00aa8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4011: 006bd785 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4011: 006bd7bd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4012: 00ab098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4013: 006e15a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4013: 006e15e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4014: 00aab970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4015: 00ab0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4016: 002925d5 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4017: 00aa4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4018: 00ab293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4019: 004d8871 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4020: 006a843d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4020: 006a8475 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4021: 00aafb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4022: 006d3fd1 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4022: 006d4009 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4023: 00aaa870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4024: 004f5001 220 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbre │ │ │ │ 4025: 00a9d208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4026: 00ae7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4027: 00aa40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4028: 0031def9 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ 4029: 009f7a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADDS │ │ │ │ - 4030: 00697f9d 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4030: 00697fd5 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4031: 00ae85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4032: 00712c29 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4032: 00712c61 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4033: 00ae774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4034: 00aae854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4035: 006c7b09 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4035: 006c7b41 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4036: 00aac810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4037: 004d85ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4038: 00490eed 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4039: 005aa549 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4039: 005aa569 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4040: 00aa8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4041: 004db625 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4042: 006a8da1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4042: 006a8dd9 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4043: 00aafed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4044: 002c4415 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4045: 006fdb41 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4046: 006b74e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4047: 005e3a15 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4045: 006fdb79 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4046: 006b751d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4047: 005e3a35 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4048: 00ae7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4049: 00aaa170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4050: 00438171 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4051: 005c1cb5 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4051: 005c1cd5 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4052: 0027f3fd 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4053: 00ab2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4054: 00ae7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4055: 0044ea75 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4056: 00ae6d98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4057: 00ae76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4058: 00463709 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4066,363 +4066,363 @@ │ │ │ │ 4062: 00aaee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4063: 00471a4d 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4064: 00aa2f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_DATA_EVENT │ │ │ │ 4065: 0044e9c1 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4066: 008f3f6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 4067: 00ae8a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ 4068: 0052e90d 220 FUNC GLOBAL DEFAULT 12 helper_XSMAXCDP │ │ │ │ - 4069: 00710979 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4069: 007109b1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ 4070: 0052cd1d 284 FUNC GLOBAL DEFAULT 12 helper_xvmsubdp │ │ │ │ - 4071: 006cc941 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4071: 006cc979 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ 4072: 00529655 126 FUNC GLOBAL DEFAULT 12 helper_evfsctsf │ │ │ │ - 4073: 00718915 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4073: 0071894d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4074: 005294d5 94 FUNC GLOBAL DEFAULT 12 helper_evfsctsi │ │ │ │ 4075: 0044ed29 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4076: 006da3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4076: 006da3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4077: 00497c25 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4078: 00a9b850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4079: 006d4309 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4080: 006af919 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4079: 006d4341 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4080: 006af951 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4081: 00ae72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4082: 00ae889e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4083: 00ae756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4084: 009ac978 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4085: 00ae6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4086: 00ae86a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4087: 00ae760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4088: 00ae87d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 4089: 004e6ea1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4090: 0044ec69 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4091: 00ae847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4092: 00441919 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4093: 00a9e574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4094: 009e6fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4095: 00621625 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4096: 0072f505 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4095: 00621645 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4096: 0072f53d 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4097: 00338a11 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4098: 00ab1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4099: 00ae724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4100: 00599a49 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4100: 00599a69 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4101: 00ab0144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4102: 00aa9e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4103: 006cf00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4103: 006cf045 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4104: 009ef04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4105: 0044ece9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4106: 004f50dd 524 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbsx │ │ │ │ 4107: 00ae6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4108: 00327e35 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4109: 009ac638 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4110: 00ae820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_DSTATE │ │ │ │ 4111: 00aa7dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4112: 0069a5c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4112: 0069a5fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4113: 004641a5 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4114: 00aaef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4115: 0028e771 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4116: 006b5479 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4116: 006b54b1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4117: 00ae907a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_GET_DSTATE │ │ │ │ - 4118: 006c8839 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4118: 006c8871 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4119: 00a9c3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4120: 00ae7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4121: 0068eb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4121: 0068eba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4122: 00ab03f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4123: 00ab0514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4124: 005ffe39 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4124: 005ffe59 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4125: 00ae890c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4126: 00ae9384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4127: 00ae748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4128: 00aa9308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4129: 00aaebbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4130: 00ae8948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4131: 004d88f5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4132: 006eec25 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4132: 006eec5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4133: 00aaf418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4134: 00ae80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4135: 00690281 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4136: 0069e621 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4135: 006902b9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4136: 0069e659 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4137: 00aaa6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4138: 0068abd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4138: 0068ac11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4139: 00ab0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4140: 00ae7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4141: 00aad918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4142: 00ae7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4143: 00aa29a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4144: 0068fdc1 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4144: 0068fdf9 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4145: 009acc6c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4146: 003da0c1 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4147: 00aab4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4148: 00ae8f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 4149: 006832bd 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4149: 006832f5 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4150: 00ae880e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4151: 00a04634 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHST │ │ │ │ - 4152: 006c2115 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4152: 006c214d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4153: 00aac420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4154: 006b1395 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4155: 006c8ff9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4156: 0083c52c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4154: 006b13cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4155: 006c9031 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4156: 0083c564 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4157: 00390811 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4158: 00406931 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4159: 00aae5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4160: 006aaac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4160: 006aaaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4161: 00ab1f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4162: 007113c9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4162: 00711401 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4163: 00437d09 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4164: 006c3aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4164: 006c3add 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4165: 00aa2b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4166: 009e7930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4167: 00aa152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4168: 004663d5 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4169: 006f0d29 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4169: 006f0d61 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4170: 00a9cc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4171: 004d8b9d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4172: 0046a791 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4173: 005aa109 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4174: 0070e859 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4173: 005aa129 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4174: 0070e891 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4175: 005231bd 280 FUNC GLOBAL DEFAULT 12 helper_DADD │ │ │ │ 4176: 005296d5 126 FUNC GLOBAL DEFAULT 12 helper_evfsctuf │ │ │ │ 4177: 00aa8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4178: 006aa331 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4178: 006aa369 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4179: 00ae7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4180: 00aa27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4181: 0043c33d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4182: 00529535 94 FUNC GLOBAL DEFAULT 12 helper_evfsctui │ │ │ │ 4183: 00ae8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4184: 006de049 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4184: 006de081 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4185: 00ae84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4186: 00ac5870 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4187: 00ae90d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4188: 00ae74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4189: 0042e641 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4190: 00726971 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ - 4191: 00580cf9 228 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ + 4190: 007269a9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4191: 00580d19 228 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ 4192: 00aa7d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4193: 00ae75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4194: 00aa4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4195: 00ae6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4196: 002c1215 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4197: 002d82f5 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4198: 004f44d1 4 FUNC GLOBAL DEFAULT 12 helper_tlbia │ │ │ │ 4199: 00ab09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4200: 002e9eb9 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4201: 00ab2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4202: 009ec580 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4203: 006d3635 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4204: 00708c31 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4203: 006d366d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4204: 00708c69 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4205: 00ae7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4206: 004e9d9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4207: 00aa7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4208: 00ae823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_PATH_DSTATE │ │ │ │ 4209: 004f44d5 352 FUNC GLOBAL DEFAULT 12 helper_tlbie │ │ │ │ 4210: 00ae993a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4211: 0068a4c5 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4211: 0068a4fd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4212: 00452edd 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4213: 00456845 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4214: 00aa3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4215: 00aa20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4216: 00ae8958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4217: 006dc7a5 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4217: 006dc7dd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4218: 00a9df24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4219: 00a9faf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4220: 006f436d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4221: 0085d480 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4220: 006f43a5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4221: 0085d4b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4222: 00a9b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4223: 00aa8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4224: 00aafcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_READ_EVENT │ │ │ │ 4225: 0028cde5 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4226: 0071c059 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4226: 0071c091 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4227: 002af6a1 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4228: 00a9d168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4229: 0071a6d9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4230: 00677335 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4231: 005c6efd 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4229: 0071a711 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4230: 0067736d 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4231: 005c6f1d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4232: 003945b5 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4233: 006a15d1 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4234: 00622845 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4235: 006007ed 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4233: 006a1609 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4234: 00622865 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4235: 0060080d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4236: 00ae8ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4237: 007213cd 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4238: 00613d35 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4237: 00721405 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4238: 00613d55 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4239: 00541d71 4 FUNC GLOBAL DEFAULT 12 helper_load_decr │ │ │ │ - 4240: 006d8d55 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4241: 006f2515 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4240: 006d8d8d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4241: 006f254d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4242: 002be9f9 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4243: 0070dbb1 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4243: 0070dbe9 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4244: 00ab183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4245: 0048cf09 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4246: 006da8ed 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4246: 006da925 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4247: 00aac8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4248: 006d2a75 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4248: 006d2aad 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4249: 00ae6da2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4250: 00ab44a4 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4251: 00399e69 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4252: 00ae9406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4253: 00aa3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4254: 004b1c09 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4255: 00ae6ac0 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4256: 005b599d 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4257: 006fe3ed 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4256: 005b59bd 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4257: 006fe425 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4258: 009e6f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4259: 00ae8a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4260: 00ae7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4261: 00ae6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4262: 00ae7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4263: 00ab26c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4264: 00285939 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4265: 006bf525 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4266: 0072a211 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4265: 006bf55d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4266: 0072a249 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4267: 00540c25 264 FUNC GLOBAL DEFAULT 12 helper_spr_core_write_generic │ │ │ │ 4268: 00ab1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4269: 00735091 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4269: 007350c9 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4270: 00aa5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4271: 00530f01 192 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxws │ │ │ │ - 4272: 006a85e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4272: 006a8619 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4273: 00aa4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4274: 00aa103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4275: 00ae8a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4276: 00613f9d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4276: 00613fbd 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4277: 0042138d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4278: 0042d8e1 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4279: 007284d5 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4279: 0072850d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4280: 004d1d91 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4281: 00ae845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4282: 0045662d 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4283: 00ae7f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4284: 00ae6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4285: 00ae8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4286: 004edd2d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4287: 004f4dcd 564 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbwe │ │ │ │ 4288: 009acd70 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4289: 00aafea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4290: 00ae8f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4291: 00ae942a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4292: 0061cb01 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4292: 0061cb21 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4293: 00aa3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4294: 006e545d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4294: 006e5495 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4295: 00aabca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4296: 00a9a46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4297: 003fc77d 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4298: 004d8c21 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4299: 005c3ed5 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4299: 005c3ef5 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4300: 00aab880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4301: 00a9f190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4302: 00615fd5 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4302: 00615ff5 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4303: 00ae7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4304: 00ae878a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4305: 00624db5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4306: 006de0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4305: 00624dd5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4306: 006de0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4307: 00ab1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4308: 009f87f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINDP │ │ │ │ - 4309: 006cfd5d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4309: 006cfd95 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4310: 00ab0194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 4311: 005413cd 100 FUNC GLOBAL DEFAULT 12 helper_TW │ │ │ │ - 4312: 006a84f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4313: 006b1c11 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4314: 0070e705 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4312: 006a8529 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4313: 006b1c49 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4314: 0070e73d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4315: 004ed551 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4316: 00a066b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAIQ │ │ │ │ 4317: 00aab8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4318: 00a9fbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4319: 005308c1 276 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxds │ │ │ │ 4320: 00ae7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4321: 006ba601 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4322: 0061cbe9 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4321: 006ba639 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4322: 0061cc09 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4323: 004738fd 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4324: 004d28f9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4325: 0039a899 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4326: 00a0074c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextublx │ │ │ │ - 4327: 0072f911 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4327: 0072f949 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4328: 0040ad81 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4329: 008c8280 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4329: 008c82b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4330: 00ae747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4331: 002bc72d 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4332: 00ae8cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4333: 004446d9 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4334: 00445001 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4335: 00aa39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4336: 00a9ae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4337: 00677005 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4337: 0067703d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4338: 00aa089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4339: 0067718d 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4339: 006771c5 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4340: 00aa3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4341: 002d89e9 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4342: 00ae7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4343: 00a9ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4344: 00ae83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4345: 00a9b204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4346: 0071b20d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4346: 0071b245 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4347: 00ae93b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4348: 0042ecc5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4349: 00ae78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4350: 009f6da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWMI │ │ │ │ 4351: 00ae6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4352: 0071dce1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4353: 0061397d 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4354: 006dcb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4352: 0071dd19 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4353: 0061399d 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4354: 006dcb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4355: 00a9b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4356: 005b5865 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4356: 005b5885 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4357: 00ae78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4358: 00ae871e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4359: 00aa25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4360: 006830cd 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4360: 00683105 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4361: 00ae8a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4362: 00ae71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4363: 00ab17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4364: 0045cf49 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4365: 00ac59c0 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4366: 006f9609 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4367: 006bd0bd 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4366: 006f9641 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4367: 006bd0f5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4368: 004d2839 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4369: 004b1c55 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4370: 00a9fbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4371: 00520949 298 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register │ │ │ │ 4372: 00aa145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4373: 00ae9416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4374: 00ae7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4375: 00676089 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4375: 006760c1 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4376: 00a9e944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4377: 00643645 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4377: 00643665 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4378: 009efba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4379: 00ad7214 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4380: 00ab1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4381: 00ae7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4382: 00aa120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4383: 009fcc84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractd │ │ │ │ 4384: 00ae8684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4385: 0053a775 220 FUNC GLOBAL DEFAULT 12 helper_VDIVSQ │ │ │ │ 4386: 00ab22c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4387: 005330c9 380 FUNC GLOBAL DEFAULT 12 helper_xsrqpi │ │ │ │ 4388: 00ae7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4389: 0068e6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4389: 0068e72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4390: 00a9a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4391: 00a9fb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4392: 00717621 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4392: 00717659 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4393: 00aa7ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4394: 00a9b660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4395: 006ad375 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4395: 006ad3ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4396: 00aa4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4397: 00aa1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4398: 008c82c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4398: 008c82f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ 4399: 009f21d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODSQ │ │ │ │ - 4400: 0068ebe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4400: 0068ec19 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4401: 009f6eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWNM │ │ │ │ 4402: 00ab05d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4403: 005f3709 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4403: 005f3729 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4404: 00ab0b00 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4405: 005aab29 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4405: 005aab49 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4406: 00ae714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4407: 006e80b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4407: 006e80e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4408: 0039935d 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4409: 00ab2ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4410: 006be735 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4410: 006be76d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4411: 00aaf5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ - 4412: 00700a7d 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4412: 00700ab5 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4413: 00405215 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4414: 002ea131 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4415: 0069ad69 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4416: 005d1a99 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4417: 006eb335 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4415: 0069ada1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4416: 005d1ab9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4417: 006eb36d 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4418: 004e46d5 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4419: 00ae87d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4420: 0052b74d 216 FUNC GLOBAL DEFAULT 12 helper_xvresp │ │ │ │ 4421: 009edb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4422: 00aa7f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4423: 00a9f790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4424: 00ae7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ @@ -4436,53 +4436,53 @@ │ │ │ │ 4432: 009952c4 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4433: 00ae8cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4434: 009f5a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2S │ │ │ │ 4435: 00aa5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4436: 00ae808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4437: 00ae8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4438: 00aad498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4439: 006ee089 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4439: 006ee0c1 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4440: 00aabad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4441: 009f03e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4442: 0046a83d 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4443: 006ba769 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4443: 006ba7a1 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4444: 00aa2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_EVENT │ │ │ │ 4445: 00ae836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4446: 00ae6d6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4447: 00aac490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4448: 00ab0ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4449: 0034e7b5 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4450: 009f5670 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNN │ │ │ │ 4451: 00ae8d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4452: 00aa56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4453: 009f5250 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNP │ │ │ │ 4454: 00337289 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4455: 00708659 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4455: 00708691 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4456: 00ae8d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4457: 006b3855 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4457: 006b388d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4458: 00ae76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4459: 00ae6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4460: 00ae8aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ 4461: 00ae8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_GET_DSTATE │ │ │ │ - 4462: 006a2d45 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4463: 005d5ad1 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4462: 006a2d7d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4463: 005d5af1 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4464: 00443f05 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4465: 00ae7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4466: 004d524d 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4467: 00aac710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4468: 004c6885 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4469: 00452f79 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4470: 0053a851 156 FUNC GLOBAL DEFAULT 12 helper_VDIVUQ │ │ │ │ 4471: 00ac55ac 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4472: 00ae8b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4473: 00ae9206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4474: 00ae82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4475: 00aaf728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4476: 007075fd 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4477: 0067d1d5 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4476: 00707635 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4477: 0067d20d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4478: 00ab1ed4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4479: 00ae8d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4480: 00ae8f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4481: 009e6528 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4482: 00ae773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4483: 00ae7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4484: 00aa9e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ @@ -4491,138 +4491,138 @@ │ │ │ │ 4487: 004e6349 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4488: 009f2154 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODUQ │ │ │ │ 4489: 002bbd15 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4490: 00aa5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4491: 00aaa9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4492: 0028ae19 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4493: 0028c565 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4494: 006d4669 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4495: 006f4545 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4494: 006d46a1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4495: 006f457d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4496: 00a9e8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4497: 00aaeff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4498: 006e6285 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4499: 006ba0f9 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4498: 006e62bd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4499: 006ba131 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4500: 004bc4d9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4501: 00ae7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4502: 0072f0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4502: 0072f0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4503: 00aa7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4504: 00ae8b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4505: 00618c0d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4505: 00618c2d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4506: 002bc831 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4507: 004e5449 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4508: 0060cafd 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4508: 0060cb1d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4509: 0026eda1 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4510: 00ae9308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4511: 00ae8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIM_DSTATE │ │ │ │ 4512: 002bba11 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4513: 00aa89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4514: 0068f39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4514: 0068f3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4515: 00ae8e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4516: 00ae6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4517: 009fed84 132 OBJECT GLOBAL DEFAULT 24 helper_info_lmw │ │ │ │ 4518: 00338d8d 288 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ 4519: 004439c1 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4520: 00ab1f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4521: 00602b25 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4521: 00602b45 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4522: 00290819 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4523: 004e8d8d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4524: 006b11f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4524: 006b1229 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4525: 009f5040 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2SPP │ │ │ │ 4526: 00497d69 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4527: 00aaab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4528: 0047d8c9 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4529: 002915e9 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4530: 00486011 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4531: 006dd995 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4531: 006dd9cd 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ 4532: 004f08e1 72 FUNC GLOBAL DEFAULT 12 ppc64_cpu_write_elf64_note │ │ │ │ - 4533: 00724cad 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4533: 00724ce5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4534: 00aadf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4535: 004d6579 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4536: 0034fb6d 4720 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4537: 006256f9 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4537: 00625719 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ 4538: 00534515 994 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NN │ │ │ │ 4539: 00ae9064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_EPR_DSTATE │ │ │ │ - 4540: 005f5f35 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4541: 006f88cd 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4540: 005f5f55 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4541: 006f8905 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4542: 00534141 980 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NP │ │ │ │ - 4543: 006d6001 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4543: 006d6039 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4544: 00275d49 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4545: 00aa27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4546: 00456315 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4547: 00299415 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4548: 00ae8fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4549: 005bd389 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4549: 005bd3a9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4550: 009aa554 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4551: 00aad378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4552: 004a4915 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4553: 00aa2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4554: 0061d4e9 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4554: 0061d509 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4555: 009f5460 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPN │ │ │ │ 4556: 00aaf468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4557: 006dcbf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4558: 00582505 160 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ + 4557: 006dcc31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4558: 00582525 160 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ 4559: 009f4f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPP │ │ │ │ - 4560: 006b9c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4560: 006b9c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4561: 00aaa0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4562: 0032d709 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4563: 00426b2d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4564: 005c5e21 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4564: 005c5e41 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4565: 00ae9344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4566: 006e8645 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4566: 006e867d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4567: 00a9b124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4568: 005c4775 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4568: 005c4795 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4569: 004a48ed 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4570: 004aceed 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4571: 00aa2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4572: 002c3625 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4573: 0068eba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4573: 0068ebdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4574: 00ae8aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4575: 00aadd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4576: 0028d969 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4577: 0054049d 152 FUNC GLOBAL DEFAULT 12 helper_lswx │ │ │ │ 4578: 00aa45e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4579: 0068d6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4580: 006e4d51 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4579: 0068d701 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4580: 006e4d89 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4581: 00ae912c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4582: 00ae7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4583: 00ab0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4584: 009ebfd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4585: 0026eb91 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4586: 0040551d 384 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4587: 004e6109 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4588: 00a9ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4589: 006a861d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4589: 006a8655 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4590: 009f02dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4591: 00aa84b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4592: 002e2eb1 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4593: 00a9c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4594: 00a01958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractub │ │ │ │ 4595: 009ef0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4596: 0044eca9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4597: 003d7049 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4598: 006bc5f9 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4598: 006bc631 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4599: 00aa0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4600: 00ae7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4601: 00674b0d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4602: 0070f991 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4601: 00674b45 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4602: 0070f9c9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4603: 00a01a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuh │ │ │ │ 4604: 004ea21d 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4605: 00ae73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4606: 00aac340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4607: 0027c3c1 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4608: 00a9a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4609: 0047c791 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4610: 008f61fc 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4611: 00ae74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4612: 00ae79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4613: 006a8695 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4613: 006a86cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4614: 0053f661 340 FUNC GLOBAL DEFAULT 12 helper_bcds │ │ │ │ 4615: 00aa5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4616: 006cc635 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4617: 006bd625 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4616: 006cc66d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4617: 006bd65d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4618: 00a00644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextubrx │ │ │ │ 4619: 009fd4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghb │ │ │ │ 4620: 00a9f970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4621: 00ae8a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4622: 00aa1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4623: 004266bd 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4624: 00473a35 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ @@ -4630,204 +4630,204 @@ │ │ │ │ 4626: 004d5349 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4627: 009ace04 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4628: 00ae7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4629: 009fd440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghh │ │ │ │ 4630: 00a019dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuw │ │ │ │ 4631: 00ae8c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4632: 00a9a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4633: 006b9e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4633: 006b9e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4634: 00ae8d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4635: 00aac9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4636: 00406165 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4637: 00533d6d 980 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PN │ │ │ │ 4638: 00a9dcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4639: 006bc939 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4639: 006bc971 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4640: 0034eea5 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4641: 00aa42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4642: 0052cf55 284 FUNC GLOBAL DEFAULT 12 helper_xvnmsubdp │ │ │ │ 4643: 005339a9 964 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PP │ │ │ │ 4644: 00ae71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4645: 004b9be9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4646: 00ae6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4647: 0070930d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4647: 00709345 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4648: 00a9b890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4649: 0068fd01 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4649: 0068fd39 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4650: 009fe6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstdivdp │ │ │ │ 4651: 00aa15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4652: 009fd3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghw │ │ │ │ - 4653: 00586669 18 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ - 4654: 0069b24d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4653: 00586689 18 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ + 4654: 0069b285 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4655: 00aab1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4656: 005f1bfd 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4656: 005f1c1d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4657: 004be719 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4658: 006de2e5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4659: 005f8e69 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4660: 0061cf9d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4661: 00724245 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4662: 00692fe9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4658: 006de31d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4659: 005f8e89 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4660: 0061cfbd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4661: 0072427d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4662: 00693021 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4663: 00530325 296 FUNC GLOBAL DEFAULT 12 helper_XSCVQPDP │ │ │ │ 4664: 0025c5c9 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4665: 006f405d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4665: 006f4095 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4666: 00aa8154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4667: 0057cc39 8 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ - 4668: 005c9129 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4669: 006a3281 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4670: 005aa0a9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4667: 0057cc5d 8 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ + 4668: 005c9149 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4669: 006a32b9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4670: 005aa0c9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4671: 00393d3d 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4672: 00ae6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4673: 002f1ea5 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4674: 00ab2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4675: 0062289d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ - 4676: 0057a7e9 696 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ + 4675: 006228bd 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4676: 0057a80d 696 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ 4677: 00ae6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4678: 0081b2c0 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4679: 006c9a91 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4680: 006dde15 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4681: 005a1971 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4678: 0081b2f8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4679: 006c9ac9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4680: 006dde4d 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4681: 005a1991 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4682: 00aa07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4683: 006e1d1d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4683: 006e1d55 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4684: 00a9dc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4685: 00ae7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4686: 00438e59 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4687: 006fa1cd 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4687: 006fa205 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4688: 003ab069 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4689: 006f40e1 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4690: 007153d5 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4691: 005cbe2d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4689: 006f4119 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4690: 0071540d 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4691: 005cbe4d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4692: 002c68c9 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4693: 00438695 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4694: 00ae6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4695: 00ae7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4696: 00475b9d 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4697: 0045c5c9 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4698: 006c69b9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4698: 006c69f1 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4699: 00ae90c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4700: 002dfd01 84 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4701: 00ae8944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4702: 003ce37d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4703: 00ac587c 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4704: 0052eac5 244 FUNC GLOBAL DEFAULT 12 helper_XSMAXCQP │ │ │ │ 4705: 00aae0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4706: 00aaa510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4707: 0043ab15 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4708: 00a9d810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4709: 003ffd01 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4710: 006e90c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4710: 006e90f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4711: 00463641 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4712: 00a9b720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4713: 00aa6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_START_EVENT │ │ │ │ 4714: 00ae8960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4715: 00ae73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4716: 00ae75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4717: 00aa29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4718: 00aaf90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4719: 006022e5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4720: 006d35f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4721: 006d55cd 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4719: 00602305 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4720: 006d3631 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4721: 006d5605 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4722: 0025c3a1 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4723: 00a9ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4724: 00ae7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4725: 0068a825 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4725: 0068a85d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4726: 00a9cd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4727: 00ae7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4728: 00632fa5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4728: 00632fc5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4729: 003db529 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4730: 00ae7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4731: 006a2929 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4731: 006a2961 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4732: 0052c0c5 324 FUNC GLOBAL DEFAULT 12 helper_xvtdivdp │ │ │ │ 4733: 00ae7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4734: 00726651 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4734: 00726689 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4735: 00a9d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4736: 00620e01 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4736: 00620e21 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4737: 002bfc51 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4738: 009fe9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsr │ │ │ │ 4739: 00ae7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4740: 003971a9 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4741: 00703439 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4742: 005f3119 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4741: 00703471 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4742: 005f3139 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4743: 00aa3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4744: 00aa2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4745: 00457c61 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4746: 00ae8888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4747: 00aabbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4748: 00aa4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4749: 00717f09 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4749: 00717f41 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4750: 00ae80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4751: 00ae86ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4752: 006ffa49 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4752: 006ffa81 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4753: 002c33bd 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4754: 00ae8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4755: 0026e649 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4756: 00ae780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4757: 00ad70b8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4758: 004edecd 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4759: 00ae74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4760: 0061d599 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4761: 00674c3d 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4762: 0068a285 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4760: 0061d5b9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4761: 00674c75 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4762: 0068a2bd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4763: 0043c379 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4764: 004e4035 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4765: 00aa90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4766: 00ae8c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4767: 00453505 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4768: 00ae7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4769: 00ae8b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4770: 003fff35 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4771: 004bd425 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4772: 006b113d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4773: 0057aead 104 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ - 4774: 006ffb89 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4772: 006b1175 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4773: 0057aed1 104 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ + 4774: 006ffbc1 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4775: 00aa5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4776: 00a9dcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4777: 00615285 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4777: 006152a5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4778: 00aa1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4779: 00ae8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4780: 006b95d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4780: 006b9609 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4781: 00a12e5c 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4782: 0039be1d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4783: 0061cd1d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4784: 005f8219 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4783: 0061cd3d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4784: 005f8239 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4785: 00ae7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4786: 009fc9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpsdz │ │ │ │ 4787: 0038fc7d 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4788: 00ae73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4789: 009fd338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglb │ │ │ │ 4790: 002f1b9d 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4791: 009fef94 132 OBJECT GLOBAL DEFAULT 24 helper_info_lsw │ │ │ │ 4792: 0029f8e9 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4793: 005d7255 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4793: 005d7275 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4794: 0052d165 244 FUNC GLOBAL DEFAULT 12 helper_xvmsubsp │ │ │ │ 4795: 0028ed11 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4796: 006b33d5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4796: 006b340d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4797: 00ae7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4798: 00ae7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4799: 005f7aa9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4799: 005f7ac9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4800: 003ac32d 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4801: 003c48ed 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4802: 00ae704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4803: 004737d1 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4804: 009fd2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglh │ │ │ │ 4805: 00aa4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4806: 006b98dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4806: 006b9915 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4807: 00aa0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4808: 00ae7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4809: 00a9aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4810: 005e2ddd 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4810: 005e2dfd 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4811: 00532dc9 148 FUNC GLOBAL DEFAULT 12 helper_XVXSIGSP │ │ │ │ 4812: 00aa8194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4813: 006b9775 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4813: 006b97ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4814: 00451661 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4815: 00ae83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4816: 00642df9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4816: 00642e19 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4817: 004d1489 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4818: 00537ac5 944 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNN │ │ │ │ 4819: 00537715 944 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNP │ │ │ │ - 4820: 005a3829 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4820: 005a3849 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4821: 00ae897e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4822: 006db6f9 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4822: 006db731 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4823: 00aa5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4824: 009fd230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglw │ │ │ │ 4825: 00443f7d 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4826: 00ae7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4827: 00aaa9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4828: 00ae6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4829: 00ae7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ @@ -4839,913 +4839,913 @@ │ │ │ │ 4835: 00ae778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4836: 0051d7e5 140 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_family_class │ │ │ │ 4837: 004870ed 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4838: 00390a01 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4839: 00aa85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4840: 00ae7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4841: 00486ef5 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4842: 005c17e5 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4842: 005c1805 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4843: 00aad718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4844: 0071c9ed 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4844: 0071ca25 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4845: 004cfe3d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4846: 006d3b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4846: 006d3b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4847: 00aa8294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4848: 00ae742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4849: 00aa001c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4850: 00a9cc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4851: 003ce079 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4852: 00ae7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4853: 00390911 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4854: 009efebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4855: 006de139 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4856: 00722bd1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4857: 0058eb99 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4855: 006de171 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4856: 00722c09 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4857: 0058ebb9 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4858: 00a9bac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4859: 00ae8db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4860: 00aa142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4861: 00673c4d 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4862: 005c7839 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4863: 0068ef29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4861: 00673c85 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4862: 005c7859 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4863: 0068ef61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4864: 0045ebd1 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4865: 00721e19 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4865: 00721e51 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4866: 009ad37c 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4867: 00ae93b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4868: 00ae7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4869: 00ae73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4870: 0063bf99 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4870: 0063bfb9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4871: 004a55a1 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4872: 00ae8eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4873: 00ae8856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4874: 002859e9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4875: 008f4ff8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4876: 0069a3b1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4876: 0069a3e9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4877: 00aac9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4878: 00ae936c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4879: 00a9faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4880: 009e7b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4881: 00aa7c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4882: 00ae8dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4883: 00ae8b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4884: 005fb029 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4885: 006d7b79 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4884: 005fb049 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4885: 006d7bb1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4886: 004e52dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4887: 00691ea9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4887: 00691ee1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4888: 00ae995c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4889: 0034d8cd 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4890: 0034ded9 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4891: 00ab0670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4892: 00416165 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4893: 00ae6cf4 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4894: 005d0419 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4895: 008c8294 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4894: 005d0439 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4895: 008c82cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4896: 00456d6d 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4897: 00ae8f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4898: 00aa2c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4899: 002a0881 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4900: 006aa6a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4900: 006aa6d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4901: 00ae9062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_DSTATE │ │ │ │ 4902: 00ae9012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4903: 005cd52d 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4903: 005cd54d 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4904: 00aa96d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 4905: 004e91ad 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4906: 00706f45 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4906: 00706f7d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4907: 00ae71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4908: 00aaf428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4909: 006eea81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4910: 006dca91 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4909: 006eeab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4910: 006dcac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4911: 00537365 944 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPN │ │ │ │ 4912: 009ef5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4913: 005d3df1 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4913: 005d3e11 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4914: 00aa2b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4915: 00536fb9 940 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPP │ │ │ │ 4916: 00aab1f0 704 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4917: 00aac770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4918: 008b3c68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4918: 008b3ca0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4919: 00aa7a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4920: 00aad478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4921: 00aa56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4922: 00ae8b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4923: 006d79c1 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4923: 006d79f9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4924: 0031d89d 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4925: 0028bf01 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4926: 00ae80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4927: 0071e369 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4927: 0071e3a1 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4928: 00ae892c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4929: 00ae6d8f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 4930: 009ad630 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4931: 00ae7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4932: 00aaf518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4933: 00ae7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4934: 00a9b7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4935: 00ae79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4936: 00ae8dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4937: 009ad3cc 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4938: 0069d441 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4938: 0069d479 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4939: 009f9a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_clrbit │ │ │ │ - 4940: 005c4fa5 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4940: 005c4fc5 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4941: 00ae6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4942: 00aa7ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4943: 00ae78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4944: 006bafd9 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4944: 006bb011 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4945: 00aa8ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4946: 00aa0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4947: 002c4ae5 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ - 4948: 0081baa0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4949: 005ac751 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4950: 006c0fa1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4948: 0081bad8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4949: 005ac771 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4950: 006c0fd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 4951: 00444cc1 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4952: 0068e515 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4952: 0068e54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4953: 00ae70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4954: 005a9d3d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4954: 005a9d5d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4955: 004f7f01 36 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_decr │ │ │ │ 4956: 00ae719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4957: 0025c849 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4958: 00a9ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4959: 005e1a0d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4959: 005e1a2d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4960: 00aac028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 4961: 00370b25 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 4962: 006d4c19 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4962: 006d4c51 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4963: 00aa96e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4964: 00aa3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4965: 00ae862e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4966: 00ae6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4967: 005b5a65 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4967: 005b5a85 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4968: 00ae737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4969: 005aa71d 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4969: 005aa73d 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4970: 0043786d 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4971: 00ae80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4972: 009ff09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbi │ │ │ │ - 4973: 0061d7e9 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4973: 0061d809 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4974: 00a9dbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4975: 00ae6d9e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4976: 005aa7fd 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4977: 006afab1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4976: 005aa81d 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4977: 006afae9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4978: 00a9cbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4979: 006e4f95 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4979: 006e4fcd 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4980: 003e0dc5 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4981: 00ae77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4982: 00aafc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_NMI_EXCEPTION_EVENT │ │ │ │ 4983: 00ae80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4984: 002c025d 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4985: 00aa068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4986: 00a9de04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4987: 00a9cd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4988: 0068e76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4989: 00622649 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4988: 0068e7a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4989: 00622669 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4990: 00ae7e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4991: 009eb374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ - 4992: 0057af15 2 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ + 4992: 0057af39 2 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ 4993: 00ae73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4994: 0068dbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4995: 008c82fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4996: 006b2479 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4994: 0068dbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4995: 008c8334 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4996: 006b24b1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4997: 00ae7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4998: 00ae7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4999: 00a9dff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5000: 004509f9 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5001: 004c59dd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5002: 004ea50d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 5003: 0070b3cd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5004: 00692e41 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5003: 0070b405 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5004: 00692e79 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5005: 00ae76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5006: 00ae90f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5007: 00ae90a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5008: 00ae92f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5009: 009f86e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINSP │ │ │ │ 5010: 009acdd8 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5011: 009f7e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULDP │ │ │ │ 5012: 00ae6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5013: 009f855c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXDP │ │ │ │ - 5014: 0068d59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5014: 0068d5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5015: 0028d6a5 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5016: 006eeb35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5016: 006eeb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5017: 0028aa7d 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5018: 00275ed9 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5019: 002f1085 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 5020: 0068b501 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5021: 0072e8bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5020: 0068b539 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5021: 0072e8f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5022: 003da331 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5023: 00622821 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5023: 00622841 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5024: 004fabc9 92 FUNC GLOBAL DEFAULT 12 ppc4xx_cpr_init │ │ │ │ 5025: 0029e265 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5026: 00ae93c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5027: 0029330d 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5028: 00ab1fd0 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5029: 0044b461 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5030: 00a9ca9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5031: 00404c05 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 5032: 00aa67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 5033: 006d60c9 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5033: 006d6101 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5034: 0028d4b9 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5035: 0068f9a9 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5035: 0068f9e1 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5036: 00aa44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5037: 00aaa1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5038: 004533ad 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5039: 00aa9d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5040: 00aa2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5041: 00ae72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5042: 00ae8926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5043: 00a9c1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5044: 00ae7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5045: 00ae8b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5046: 00ae8c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5047: 00aa7ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5048: 00a9d0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5049: 006bcb19 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5049: 006bcb51 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5050: 00ae869a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5051: 00ae7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5052: 006bcff9 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5052: 006bd031 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5053: 00a9f584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5054: 008d4964 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5055: 00709f71 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5054: 008d499c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5055: 00709fa9 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5056: 00284e19 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5057: 00aae088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5058: 00692ced 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5058: 00692d25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5059: 00ae6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5060: 002e2d91 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5061: 00695b11 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5061: 00695b49 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5062: 00aac5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ 5063: 009f84d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINJDP │ │ │ │ - 5064: 006d77b1 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5064: 006d77e9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5065: 004ba525 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5066: 00a9b670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5067: 00717f91 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5067: 00717fc9 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5068: 00aa8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5069: 0032367d 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5070: 00718009 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5070: 00718041 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5071: 00a9dbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5072: 00413e49 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5073: 006c6c8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5073: 006c6cc5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5074: 0041baa9 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5075: 00ae89ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5076: 006b9a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5076: 006b9a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5077: 00aa3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5078: 00ae99d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5079: 00273a05 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5080: 00aa5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5081: 00aa6f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_WRITE_EVENT │ │ │ │ 5082: 00290e05 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5083: 007001d1 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5083: 00700209 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5084: 00aa4f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5085: 00614a55 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5085: 00614a75 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5086: 009f414c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_comp │ │ │ │ 5087: 00ae98c8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ 5088: 00aafbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_PRINT_EVENT │ │ │ │ - 5089: 006cb4e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5089: 006cb521 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5090: 00aa9d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5091: 0028a2a5 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5092: 0069c50d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5092: 0069c545 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5093: 003fcef1 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5094: 0070d34d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5095: 00685e85 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5094: 0070d385 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5095: 00685ebd 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5096: 00aa73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5097: 005fff59 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5097: 005fff79 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5098: 00ac511c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5099: 00aa6328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5100: 00ae7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5101: 00a9bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5102: 00a9ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5103: 00aabb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5104: 004410a1 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5105: 00ae7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5106: 006f0365 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5106: 006f039d 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5107: 00ae75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5108: 009aa4f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5109: 007109a5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5109: 007109dd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5110: 00ae84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5111: 00aa7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5112: 00aa94a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5113: 004bc589 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5114: 00aac2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5115: 00539185 220 FUNC GLOBAL DEFAULT 12 helper_vctuxs │ │ │ │ - 5116: 006f0655 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5116: 006f068d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5117: 00aa090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5118: 00aae478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5119: 00390721 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5120: 009e0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5121: 00a9f9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ 5122: 009f6c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUB │ │ │ │ - 5123: 006acaa1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5123: 006acad9 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5124: 00ae9336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5125: 00ae6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ - 5126: 0057f6dd 1316 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ + 5126: 0057f6fd 1316 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ 5127: 00aaf628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5128: 00393fa5 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5129: 00ae7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_DSTATE │ │ │ │ 5130: 004563d1 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5131: 00ae730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5132: 00aa3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ 5133: 009f6c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUH │ │ │ │ - 5134: 00620f21 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5135: 00707691 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5134: 00620f41 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5135: 007076c9 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5136: 00aa8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5137: 00ae8998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5138: 00ae816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5139: 002e7b91 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5140: 00aae528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5141: 00ae80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5142: 00aa80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5143: 00aa8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5144: 00ae796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5145: 00ae90da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5146: 004db9a9 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5147: 006b9991 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ - 5148: 0057d205 8 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ + 5147: 006b99c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5148: 0057d229 8 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ 5149: 00aaace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5150: 00ae7f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5151: 00aa56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5152: 004cf9d1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5153: 00299899 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5154: 002bc5c9 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5155: 00282011 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5156: 00ae6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5157: 003733ed 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5158: 00ab22f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5159: 004bc4e1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5160: 006c676d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5160: 006c67a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ 5161: 009f6b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUW │ │ │ │ - 5162: 006bab41 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5163: 0068e7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5162: 006bab79 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5163: 0068e7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5164: 002c0f15 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5165: 0067840d 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5165: 00678445 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5166: 00ae703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5167: 00ae8a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5168: 00a9b0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5169: 00ae87f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5170: 0061ffe9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5170: 00620009 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5171: 009f9240 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADD │ │ │ │ 5172: 00ab01e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5173: 00aa2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5174: 00aa16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5175: 00ae7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5176: 00723d31 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5177: 005c0239 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5176: 00723d69 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5177: 005c0259 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5178: 00ae8ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5179: 006925e1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5179: 00692619 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5180: 00ae7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5181: 00ae8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5182: 00a9cadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5183: 00aa3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5184: 00ae7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5185: 009f7980 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADDS │ │ │ │ 5186: 00ae920c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5187: 0071b0f5 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5187: 0071b12d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5188: 00aa2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5189: 00ae7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5190: 00286449 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5191: 00ae8c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5192: 00aa3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5193: 006b6771 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5193: 006b67a9 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5194: 00aa24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5195: 00357a8d 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5196: 002dfd55 76 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ 5197: 0043fee1 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5198: 00ae92d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5199: 006de981 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5199: 006de9b9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5200: 00aa6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_LOAD_EVENT │ │ │ │ 5201: 009aa4e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5202: 009f9768 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_check_status │ │ │ │ 5203: 009ee3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5204: 005f7841 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5205: 006142f1 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5204: 005f7861 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5205: 00614311 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5206: 004bd781 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5207: 00442615 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5208: 002829bd 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5209: 00aa2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5210: 00aadf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5211: 005309d5 224 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxws │ │ │ │ 5212: 00a9e5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5213: 00ae8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5214: 00351089 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5215: 004f2899 3132 FUNC GLOBAL DEFAULT 12 ppc_xlate │ │ │ │ - 5216: 00699575 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5217: 007319e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5216: 006995ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5217: 00731a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5218: 00ae92f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5219: 00aa6224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5220: 00ae73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5221: 00539d71 54 FUNC GLOBAL DEFAULT 12 helper_VMLADDUHM │ │ │ │ 5222: 00ae8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5223: 00ae9380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5224: 0068dce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5224: 0068dd19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5225: 00aa8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5226: 009f9e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtdp │ │ │ │ 5227: 00ae766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5228: 00aadae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5229: 006fd955 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5230: 005a92b9 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5231: 006b0f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5229: 006fd98d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5230: 005a92d9 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5231: 006b0f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5232: 002c4289 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5233: 00287dbd 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5234: 00ae7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5235: 0053d929 136 FUNC GLOBAL DEFAULT 12 helper_XXEXTRACTUW │ │ │ │ 5236: 00ae806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5237: 0068ecd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5237: 0068ed09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5238: 00aa4fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5239: 00722699 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5239: 007226d1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5240: 00282545 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5241: 00ae7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_DSTATE │ │ │ │ 5242: 00aaf588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5243: 00ae7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5244: 006c0825 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5244: 006c085d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5245: 004c6f6d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5246: 007124f5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5247: 0068caa5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5248: 00706c6d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5249: 006901a5 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5250: 006b9d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5251: 00640a99 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5246: 0071252d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5247: 0068cadd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5248: 00706ca5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5249: 006901dd 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5250: 006b9d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5251: 00640ab9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5252: 00ae8836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5253: 009f4c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUHVLX │ │ │ │ 5254: 00521291 192 FUNC GLOBAL DEFAULT 12 _spr_register │ │ │ │ 5255: 00412f39 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5256: 00427879 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5257: 00ae7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5258: 004c136d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5259: 00ae91a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5260: 00aadf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5261: 00a9ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5262: 009aa44c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5263: 0046e285 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5264: 00a9f534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5265: 006903e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5265: 00690419 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5266: 00ae8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5267: 00aa5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5268: 0036c62d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5269: 007217e1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5270: 0070b2f9 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5269: 00721819 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5270: 0070b331 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5271: 002eeefd 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5272: 009adb68 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5273: 00ae8b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5274: 00aac690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5275: 00ae73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5276: 00601f05 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5276: 00601f25 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5277: 00aa09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5278: 00ae7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5279: 006cb6f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5279: 006cb72d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5280: 00aac640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5281: 00ab10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5282: 00aad6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5283: 00aa8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5284: 009f7ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVDP │ │ │ │ 5285: 002b5379 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5286: 0061421d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5286: 0061423d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5287: 00aa4dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ - 5288: 00583265 168 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ + 5288: 00583285 168 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ 5289: 00aaf068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5290: 00aad328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ - 5291: 0057c5b9 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ - 5292: 0057c5ed 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ + 5291: 0057c5dd 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ + 5292: 0057c611 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ 5293: 0026eb29 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5294: 00a9f150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5295: 0034e105 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5296: 0058515d 240 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ - 5297: 006a9bbd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5296: 0058517d 240 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ + 5297: 006a9bf5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5298: 00477841 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5299: 00a9f230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5300: 004c12fd 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5301: 006c6d51 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5301: 006c6d89 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5302: 00ae709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5303: 00444245 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5304: 004d7479 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5305: 006dd7b1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5305: 006dd7e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5306: 004a3b9d 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5307: 003fa5e5 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5308: 00aa3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5309: 0072d34d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5309: 0072d385 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5310: 004baaa5 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5311: 00aadc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5312: 0025d3d9 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5313: 006d076d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5313: 006d07a5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5314: 0043e6f1 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5315: 00aaa540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5316: 00ae6d5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5317: 00523839 180 FUNC GLOBAL DEFAULT 12 helper_DDIVQ │ │ │ │ - 5318: 006b707d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5318: 006b70b5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5319: 004d7d21 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5320: 005fb121 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5320: 005fb141 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5321: 004eddc5 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5322: 00291b25 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 5323: 0060d0c1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5323: 0060d0e1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5324: 00aaca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5325: 0025da41 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5326: 0052d34d 244 FUNC GLOBAL DEFAULT 12 helper_xvnmsubsp │ │ │ │ 5327: 00ae7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5328: 0053e2e9 46 FUNC GLOBAL DEFAULT 12 helper_vctzb │ │ │ │ - 5329: 0068d86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5329: 0068d8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5330: 00ae8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5331: 00aac300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5332: 006d7229 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5332: 006d7261 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5333: 00ae8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_DSTATE │ │ │ │ 5334: 00ae8b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5335: 0053e381 116 FUNC GLOBAL DEFAULT 12 helper_vctzd │ │ │ │ 5336: 00ae714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5337: 00ae7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5338: 00a9e8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5339: 005146cd 72 FUNC GLOBAL DEFAULT 12 ppc_store_vscr │ │ │ │ 5340: 0053e319 46 FUNC GLOBAL DEFAULT 12 helper_vctzh │ │ │ │ 5341: 0034f741 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5342: 0044b3e5 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5343: 00aa8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ - 5344: 005831bd 168 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ + 5344: 005831dd 168 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ 5345: 009aa4d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5346: 00ae8b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5347: 004ea5fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5348: 006fa0c1 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5348: 006fa0f9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5349: 00ab1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5350: 00ae8fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5351: 00ae7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5352: 00ae7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5353: 003fcbd9 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5354: 005f0351 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5354: 005f0371 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5355: 00aac620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5356: 0069677d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5356: 006967b5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5357: 00aa6774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5358: 004906ed 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5359: 00a9b334 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5360: 00ab179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5361: 006e6671 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5361: 006e66a9 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5362: 0041ecc9 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5363: 002e5c1d 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5364: 00aa58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5365: 00695c65 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5365: 00695c9d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5366: 00aa1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ 5367: 0053e349 56 FUNC GLOBAL DEFAULT 12 helper_vctzw │ │ │ │ - 5368: 00703681 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5368: 007036b9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5369: 00ae79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5370: 0046d801 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5371: 004e5d59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5372: 0085d4d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5372: 0085d50c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ 5373: 00aa6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_STOP_EVENT │ │ │ │ - 5374: 006e9bb9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5375: 006996e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5374: 006e9bf1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5375: 0069971d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5376: 00aa45a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5377: 00719571 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5377: 007195a9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5378: 002d68f5 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5379: 0085d4cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5380: 00708b49 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5379: 0085d504 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5380: 00708b81 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5381: 00ab1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5382: 00aa64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5383: 00aaa0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5384: 006927fd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5385: 0085d4c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5384: 00692835 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5385: 0085d4fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5386: 00ae8cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5387: 002c4c59 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5388: 005dc885 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5388: 005dc8a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5389: 00ae802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5390: 00282c3d 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5391: 00ae8ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5392: 00652159 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5392: 00652191 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5393: 004861ad 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5394: 004a3b51 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5395: 00aa2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5396: 00a9d068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5397: 004f8bb9 74 FUNC GLOBAL DEFAULT 12 ppc_dcr_init │ │ │ │ 5398: 00ae6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ 5399: 00aa6f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_EVENT │ │ │ │ - 5400: 006b6041 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5401: 006f0251 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5402: 006ee2dd 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5400: 006b6079 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5401: 006f0289 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5402: 006ee315 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5403: 00ae8b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5404: 002ac15d 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5405: 005d4401 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5405: 005d4421 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5406: 00aabcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5407: 00a9b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5408: 002eca51 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5409: 00a9a45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5410: 00ae8e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5411: 0039bf45 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5412: 00285a79 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5413: 006bcd35 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5413: 006bcd6d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5414: 00ae8f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5415: 006483ed 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5415: 0064840d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5416: 00532e5d 74 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCDP │ │ │ │ 5417: 004e1435 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5418: 009e0d44 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5419: 006d548d 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5419: 006d54c5 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5420: 009e0db4 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5421: 009f3f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_comp │ │ │ │ 5422: 00ae6d43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5423: 009e0e44 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5424: 00aa85a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5425: 00aa4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5426: 005ee80d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5426: 005ee82d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5427: 00ae8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5428: 0054169d 10 FUNC GLOBAL DEFAULT 12 helper_rfmci │ │ │ │ 5429: 00ae8d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5430: 00a9f7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5431: 00ae8df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5432: 0068e0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5433: 006c343d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5432: 0068e115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5433: 006c3475 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5434: 00a9cb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5435: 00aafd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_SET_EVENT │ │ │ │ 5436: 00aae548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5437: 0044b471 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5438: 00ae8746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5439: 002c4465 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5440: 00ae6d3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5441: 00aadbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5442: 0042eb2d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5443: 005f53cd 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5443: 005f53ed 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5444: 00ae7cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5445: 0073097d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5445: 007309b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5446: 0052c209 188 FUNC GLOBAL DEFAULT 12 helper_xvtdivsp │ │ │ │ - 5447: 0057ffe5 572 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ + 5447: 00580005 572 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ 5448: 00445579 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5449: 00aa7f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5450: 00ab2658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5451: 00530d75 204 FUNC GLOBAL DEFAULT 12 helper_XSCVQPSQZ │ │ │ │ 5452: 00a9ff3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5453: 004e5925 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 5454: 0064c20d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5454: 0064c22d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5455: 00aa5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5456: 00ab0620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5457: 004bdf65 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5458: 0072699d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5458: 007269d5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5459: 00a9f920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5460: 0072300d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5460: 00723045 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5461: 00ae8d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5462: 004da1a9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5463: 00aa3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5464: 00a12e68 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5465: 006d6645 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5466: 00586f4d 168 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ - 5467: 0067ac11 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5468: 005c89ed 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5465: 006d667d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5466: 00586f6d 168 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ + 5467: 0067ac49 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5468: 005c8a0d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5469: 00ab2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5470: 0036c615 16 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 5471: 0025e111 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5472: 0068ee39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5472: 0068ee71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ 5473: 004f7ccd 32 FUNC GLOBAL DEFAULT 12 cpu_ppc_decrease_tb_by_offset │ │ │ │ - 5474: 0064ea85 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5474: 0064eaa5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5475: 00ab0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5476: 00aa41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5477: 006be7e5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5478: 00621319 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5477: 006be81d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5478: 00621339 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5479: 00ae8d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5480: 00ae8c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5481: 00a17eb0 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5482: 00599ccd 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5482: 00599ced 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5483: 00ac55c8 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5484: 00ae8b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5485: 00ae72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5486: 00a9dc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5487: 00a9e734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5488: 00a9a924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5489: 00aa51c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5490: 00aabcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5491: 0069f17d 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5491: 0069f1b5 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5492: 00aa5148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5493: 0044c4c9 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5494: 00ae6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5495: 00ae7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5496: 00ae7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5497: 0070da8d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5498: 005847a5 1644 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ + 5497: 0070dac5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5498: 005847c5 1644 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ 5499: 00ae833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5500: 005bf1f1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5501: 006e85b5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5502: 00580b29 328 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ + 5500: 005bf211 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5501: 006e85ed 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5502: 00580b49 328 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ 5503: 00aa6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PARITY_READ_EVENT │ │ │ │ 5504: 00aa63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5505: 005388d9 70 FUNC GLOBAL DEFAULT 12 helper_VADDUBS │ │ │ │ - 5506: 006f112d 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5506: 006f1165 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5507: 00ae91a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5508: 0071c6bd 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5508: 0071c6f5 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5509: 009ea480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5510: 00aa708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_EVENT │ │ │ │ 5511: 004d3831 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5512: 00aa8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5513: 00699d35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5513: 00699d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5514: 00aa5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5515: 00ab0314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5516: 00601bad 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5517: 0071de65 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5516: 00601bcd 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5517: 0071de9d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5518: 00aa4b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5519: 004d81ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5520: 00ae7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5521: 00aa4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5522: 00ae77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5523: 00ae82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5524: 00aa8554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5525: 0045f1b5 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5526: 0028c6d1 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5527: 004ac8b5 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5528: 00ab1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5529: 004737f5 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5530: 006dcb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5531: 006b93f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5530: 006dcb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5531: 006b9429 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5532: 00ae7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5533: 00ae7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5534: 007264c5 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5534: 007264fd 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5535: 00a9d8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5536: 00ae82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5537: 002bbab1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5538: 00707259 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5538: 00707291 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5539: 00ae7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5540: 006d4d85 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5540: 006d4dbd 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5541: 00aa6f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_FINDDEVICE_EVENT │ │ │ │ 5542: 009ad350 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5543: 00ae7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5544: 005dd925 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5545: 005f9741 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5544: 005dd945 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5545: 005f9761 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5546: 00ae7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5547: 00ae86d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5548: 00a9afb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5549: 00ab07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5550: 0046a6ed 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5551: 00ae8ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5552: 004ec0b5 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 5553: 0068f0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5553: 0068f105 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5554: 0039beb1 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5555: 004da225 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5556: 0046a309 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5557: 00ae948c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5558: 00ae71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5559: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5560: 005d7269 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5560: 005d7289 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5561: 00ae9272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5562: 00a9d790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5563: 006b6f15 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5563: 006b6f4d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5564: 00ae9076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_SET_DSTATE │ │ │ │ 5565: 00a9a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5566: 009eb920 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5567: 0072d2f9 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5567: 0072d331 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5568: 004e9f5d 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5569: 00ae8af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5570: 00618e1d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5570: 00618e3d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5571: 00ae86f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5572: 007333f5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5572: 0073342d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5573: 00ae6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5574: 0067b885 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5575: 006ff169 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5574: 0067b8bd 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5575: 006ff1a1 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5576: 003fbe2d 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5577: 00a9f524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5578: 0061d935 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5578: 0061d955 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5579: 00490469 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5580: 00ab26f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5581: 009e2f48 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5582: 00aac450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5583: 00a9d830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5584: 0071fcf9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5585: 00728475 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5584: 0071fd31 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5585: 007284ad 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5586: 00ae835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5587: 00ae93a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5588: 006a2561 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5588: 006a2599 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5589: 00aa2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_EVENT │ │ │ │ 5590: 00a9b630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5591: 00a9b014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5592: 005e9e3d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5592: 005e9e5d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5593: 009952f4 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5594: 0029158d 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5595: 0068576d 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5595: 006857a5 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5596: 00ae74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5597: 00ae7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5598: 00ae816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5599: 009ea3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5600: 00ae760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5601: 00ae9958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5602: 00318235 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5603: 006e802d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5603: 006e8065 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5604: 0027bb3d 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5605: 00a9a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5606: 0072b50d 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5606: 0072b545 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5607: 00ae85dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5608: 004dcefd 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5609: 00ae757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5610: 00528b4d 106 FUNC GLOBAL DEFAULT 12 helper_FMULS │ │ │ │ 5611: 00aa8224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5612: 00aa5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5613: 00aad3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5614: 00aaa0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5615: 006a9239 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5615: 006a9271 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5616: 00405d45 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5617: 004a3e41 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5618: 00ae9142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5619: 00aac7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5620: 00389b11 3636 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5621: 006cc519 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5621: 006cc551 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5622: 00494f3d 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5623: 006f0ded 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5623: 006f0e25 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5624: 009e937c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5625: 00a0641c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEXQ │ │ │ │ 5626: 00aabf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5627: 00ae866e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5628: 00aa4448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5629: 002e2c2d 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5630: 0069a70d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5630: 0069a745 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5631: 00aa43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5632: 00ae9974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5633: 00525595 400 FUNC GLOBAL DEFAULT 12 helper_DCTFIX │ │ │ │ 5634: 00331615 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5635: 00aa3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5636: 00ae7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5637: 002ab281 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5638: 00ae75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5639: 0072521d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5639: 00725255 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5640: 00ae8e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5641: 00ae8c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5642: 00ae9154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5643: 006bcac5 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5644: 006d76ed 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5643: 006bcafd 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5644: 006d7725 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5645: 00542121 228 FUNC GLOBAL DEFAULT 12 helper_load_dcr │ │ │ │ 5646: 00423c79 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5647: 0046423d 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5648: 00a9c6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5649: 006ac279 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5649: 006ac2b1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5650: 00350e39 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5651: 006edf09 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5651: 006edf41 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5652: 00aa4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5653: 00ae8a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5654: 00aa2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5655: 00ae840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5656: 006d4a81 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5656: 006d4ab9 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5657: 00aa7d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5658: 00ae8828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5659: 009eb89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5660: 00707fdd 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5660: 00708015 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5661: 00ae852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5662: 008c82b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5662: 008c82f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5663: 00ae7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5664: 00a9ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5665: 00a9c238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5666: 005feaad 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5666: 005feacd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5667: 00aaca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5668: 005cc705 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5668: 005cc725 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5669: 00ae8de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5670: 0027cf39 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5671: 006ab27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5671: 006ab2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5672: 00394b59 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5673: 00aa0c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5674: 00ae8b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5675: 00ae704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5676: 0053c921 330 FUNC GLOBAL DEFAULT 12 helper_VRLDMI │ │ │ │ 5677: 00aaa480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 5678: 006e0741 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5678: 006e0779 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5679: 00aaf198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5680: 00ae85e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5681: 00ae8dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5682: 00a9d630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5683: 0033bcf1 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5684: 006cc459 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5685: 005c6241 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5684: 006cc491 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5685: 005c6261 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5686: 00aa6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_WRITE_EVENT │ │ │ │ 5687: 009fc96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpswz │ │ │ │ 5688: 0025efc9 4 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5689: 00ae7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5690: 003e03e9 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5691: 004e9cd5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5692: 00ab10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5693: 004da2a5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5694: 00406719 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5695: 006e2eb5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5695: 006e2eed 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5696: 004d24e5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5697: 00aaeaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 5698: 005315d5 144 FUNC GLOBAL DEFAULT 12 helper_xscvuxddp │ │ │ │ - 5699: 005c7e45 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5699: 005c7e65 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 5700: 00a06524 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQQ │ │ │ │ - 5701: 006bdf0d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5701: 006bdf45 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5702: 00ae7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5703: 006da73d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5704: 006dcd31 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5705: 0072d219 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5703: 006da775 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5704: 006dcd69 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5705: 0072d251 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5706: 00aa0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5707: 00463571 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5708: 00a9ea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5709: 0072c885 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 5710: 006163ed 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5709: 0072c8bd 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 5710: 0061640d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5711: 004a5071 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ 5712: 009f7c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULSP │ │ │ │ - 5713: 006c46d9 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5713: 006c4711 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5714: 004ee029 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5715: 005e19a5 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5715: 005e19c5 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5716: 00ae8938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5717: 00ae9072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_DSTATE │ │ │ │ 5718: 00ae7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5719: 00ae84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5720: 00ae7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5721: 00423bd5 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5722: 005865a9 52 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ + 5722: 005865c9 52 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ 5723: 0053caed 296 FUNC GLOBAL DEFAULT 12 helper_VRLDNM │ │ │ │ 5724: 00ae827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PRE_SAVE_DSTATE │ │ │ │ - 5725: 007011bd 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5726: 006a04e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5725: 007011f5 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5726: 006a0521 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5727: 004a6d91 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5728: 009ffbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtvscr │ │ │ │ 5729: 009ea378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5730: 0070910d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 5731: 0072fae1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5730: 00709145 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5731: 0072fb19 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5732: 00ae88a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5733: 005f5fc5 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5734: 006d5c65 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5733: 005f5fe5 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5734: 006d5c9d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5735: 0049272d 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 5736: 0057c2d1 128 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ + 5736: 0057c2f5 128 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ 5737: 00aa5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5738: 00ae897c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5739: 006b7a95 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5740: 005a9ff9 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5739: 006b7acd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5740: 005aa019 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5741: 004d07b9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5742: 00ae8ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5743: 00aab8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5744: 00a9e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5745: 00ae91c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5746: 00ae6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5747: 00529471 100 FUNC GLOBAL DEFAULT 12 helper_evfscfsf │ │ │ │ @@ -5759,418 +5759,418 @@ │ │ │ │ 5755: 00aaf298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5756: 00471931 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5757: 00a9ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5758: 004b4685 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5759: 00ae91ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5760: 009e6538 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5761: 00ae91a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5762: 005bd249 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5763: 005b73a5 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5762: 005bd269 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5763: 005b73c5 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5764: 004793d9 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5765: 004d0965 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5766: 00aa1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5767: 00ae9100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5768: 00ae8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5769: 005c455d 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5769: 005c457d 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5770: 00a0473c 132 OBJECT GLOBAL DEFAULT 24 helper_info_POPCNTB │ │ │ │ 5771: 004d0b39 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5772: 00285a9d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5773: 00aa16e4 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5774: 00394769 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5775: 006ec051 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5775: 006ec089 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5776: 004927d5 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5777: 0061ffed 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5777: 0062000d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5778: 00ae8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5779: 0044b695 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5780: 006eb5a5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5780: 006eb5dd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5781: 00290e85 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5782: 00538969 68 FUNC GLOBAL DEFAULT 12 helper_VADDUHS │ │ │ │ 5783: 002f23e5 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5784: 00295921 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5785: 0064ec9d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5785: 0064ecbd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5786: 0047e0f9 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5787: 00ae80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5788: 00ae7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5789: 006daf35 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5789: 006daf6d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5790: 009ec604 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5791: 006e1295 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5791: 006e12cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5792: 00aa4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5793: 009eb818 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5794: 006ac6bd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5795: 005f166d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5794: 006ac6f5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5795: 005f168d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5796: 009f81c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBDP │ │ │ │ 5797: 00ae8804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5798: 00ae8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5799: 00aaf6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5800: 00ab0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5801: 00494db9 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 5802: 0061feed 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5803: 007038fd 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5802: 0061ff0d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5803: 00703935 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5804: 00ae87b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5805: 0029316d 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5806: 00aa703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_EVENT │ │ │ │ 5807: 00ad7110 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5808: 00aaae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5809: 00aaca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5810: 00a9b600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5811: 005c50bd 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5811: 005c50dd 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5812: 00ae6d9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5813: 006ec671 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5814: 0070e769 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5813: 006ec6a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5814: 0070e7a1 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5815: 002bf8b1 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ - 5816: 005edd59 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5816: 005edd79 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5817: 0028bbb5 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5818: 006cc625 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5818: 006cc65d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5819: 00ab0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5820: 00ae7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5821: 00520c0d 12 FUNC GLOBAL DEFAULT 12 ppc_gdb_arch_name │ │ │ │ 5822: 00ae802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5823: 00ae8e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5824: 00ae6d58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5825: 00429079 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5826: 0059ebd1 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5826: 0059ebf1 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5827: 004d6cbd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5828: 002e44b5 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5829: 00aaf2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5830: 00ae7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5831: 00aaf308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5832: 00a9de84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5833: 00ae8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5834: 00727065 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5835: 007085dd 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5836: 0070e3c9 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5834: 0072709d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5835: 00708615 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5836: 0070e401 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5837: 00ae6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5838: 00a9e984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5839: 006a16e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5839: 006a1721 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5840: 00ae8c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5841: 00aaadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5842: 0052940d 100 FUNC GLOBAL DEFAULT 12 helper_evfscfuf │ │ │ │ - 5843: 00730351 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5844: 00613975 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5843: 00730389 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5844: 00613995 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5845: 005293d1 60 FUNC GLOBAL DEFAULT 12 helper_evfscfui │ │ │ │ 5846: 009f2ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADD │ │ │ │ - 5847: 006eeb71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5847: 006eeba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5848: 00ae7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5849: 00aae1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5850: 00aa2980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5851: 002d8f35 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5852: 00ae89ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5853: 004d51b5 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ 5854: 00a015bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubdp │ │ │ │ - 5855: 006ff725 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5855: 006ff75d 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5856: 009ff6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsf │ │ │ │ 5857: 00ae6c68 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5858: 009f43e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5859: 009ff7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsi │ │ │ │ 5860: 00ae7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5861: 009aa790 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5862: 00652059 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5863: 005aa0c9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5864: 006552a1 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5862: 00652091 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5863: 005aa0e9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5864: 006552d9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5865: 004a550d 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5866: 0053b30d 160 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_comp │ │ │ │ 5867: 00ae7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5868: 0049fbf9 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5869: 00ae6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5870: 00414189 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5871: 00ae7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5872: 00291709 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5873: 006b6f25 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5873: 006b6f5d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5874: 004e8f25 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5875: 003db349 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5876: 00ae8af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5877: 0036d225 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5878: 00aa5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5879: 0068532d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5879: 00685365 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5880: 009ac67c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5881: 00ae9930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5882: 00ae85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5883: 0031b8e9 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5884: 0034ec15 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5885: 00aa1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5886: 00ae6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5887: 003fc6fd 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 5888: 004d557d 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5889: 00ae6ab8 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5890: 00472c7d 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5891: 00a9d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5892: 006fdadd 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5892: 006fdb15 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5893: 00aa5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5894: 005ac20d 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5894: 005ac22d 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5895: 00271529 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5896: 00ae8c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5897: 0049f1b1 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ - 5898: 008bf37c 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ + 5898: 008bf3b4 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ 5899: 00ae9378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5900: 00ae91be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5901: 00ae7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5902: 004ee601 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5903: 006b32ad 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5903: 006b32e5 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5904: 002b402d 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5905: 00ae9050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5906: 0060e40d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5906: 0060e42d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5907: 00ae9132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5908: 0053d2d9 116 FUNC GLOBAL DEFAULT 12 helper_VINSDLX │ │ │ │ 5909: 00394fd9 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 5910: 002c18d5 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5911: 00aaf8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5912: 003d9509 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 5913: 004e39a1 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5914: 0061ce55 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5915: 0067b361 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5914: 0061ce75 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5915: 0067b399 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5916: 002c6a15 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5917: 0068defd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5918: 006165c5 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5919: 0060ca55 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5917: 0068df35 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5918: 006165e5 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5919: 0060ca75 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5920: 00ae821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_READ_DSTATE │ │ │ │ 5921: 00aa71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_STUFF_EVENT │ │ │ │ 5922: 00ae83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5923: 00ab4510 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5924: 00aa102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5925: 006fee8d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5925: 006feec5 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5926: 00aad518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5927: 00ae91a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5928: 009f9d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtsp │ │ │ │ 5929: 00331d2d 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5930: 00aa91e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5931: 00aa86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5932: 00ae8c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5933: 00a077b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fixup_thrm │ │ │ │ 5934: 0045707d 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5935: 00ae849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5936: 008b3b18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5936: 008b3b50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5937: 00ae7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5938: 0034d799 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5939: 00aac5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5940: 00ae742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 5941: 004d1fb5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5942: 005c8b7d 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5942: 005c8b9d 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5943: 00ae7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5944: 00aaae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 5945: 004e409d 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5946: 00ae8dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5947: 009ff750 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctuf │ │ │ │ 5948: 00a9edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5949: 00aa2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ONE_SEC_TIMER_EVENT │ │ │ │ 5950: 0025c3c9 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5951: 00ab0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5952: 006212d5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5952: 006212f5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5953: 009ff858 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctui │ │ │ │ 5954: 00ae6d71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5955: 00420a8d 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5956: 00aaebdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5957: 009efd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5958: 00472f45 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5959: 006ac115 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5959: 006ac14d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5960: 00aac700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5961: 00421971 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5962: 007190b5 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5962: 007190ed 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5963: 00ae88c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5964: 00aa2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5965: 009fbd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxddp │ │ │ │ 5966: 009ed264 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 5967: 00281efd 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5968: 00ae8bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5969: 00a9f0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5970: 006dfac5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5970: 006dfafd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 5971: 004d170d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5972: 00ae914c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5973: 00ae7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5974: 00a9fc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5975: 00aabbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5976: 00aac880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5977: 0049d475 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5978: 00aa8454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5979: 006f0045 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5979: 006f007d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5980: 00ac5eb8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5981: 00ae9092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_SET_DSTATE │ │ │ │ 5982: 00ab1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5983: 005bf07d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5983: 005bf09d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5984: 0046d4dd 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5985: 006b4e21 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5985: 006b4e59 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5986: 003c48d1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5987: 00ae838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5988: 006cf2dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5988: 006cf315 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5989: 00ae8e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5990: 00399245 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5991: 00ae7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5992: 0068dd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5992: 0068dd55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5993: 0048a951 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ 5994: 009f7c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVSP │ │ │ │ - 5995: 0071b7d5 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5995: 0071b80d 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 5996: 004b6171 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5997: 00ae9200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5998: 00ae9398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 5999: 004e8ccd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6000: 0047a425 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6001: 006ad451 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6001: 006ad489 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6002: 00aa1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6003: 004b1db5 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6004: 009a8d24 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6005: 00721189 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6005: 007211c1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6006: 00ae74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6007: 00ab08e8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6008: 004edd25 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6009: 00aac8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6010: 009edbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6011: 00aa4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6012: 0071c07d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6012: 0071c0b5 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6013: 00aa9288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6014: 005c812d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6014: 005c814d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6015: 00ae905a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_DSI_DSTATE │ │ │ │ - 6016: 00690315 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6016: 0069034d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6017: 00a9efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6018: 009a984c 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6019: 00ae7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6020: 005bdde5 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6020: 005bde05 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6021: 009f8b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTDP │ │ │ │ 6022: 00aa141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6023: 00ae7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6024: 005c1789 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6025: 005cb58d 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6024: 005c17a9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6025: 005cb5ad 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6026: 00ae8b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6027: 00ae7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6028: 006de471 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6028: 006de4a9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6029: 00ae7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6030: 0028583d 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6031: 0071dc85 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6032: 0068ae41 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6031: 0071dcbd 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6032: 0068ae79 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6033: 002833d5 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6034: 0053bf91 228 FUNC GLOBAL DEFAULT 12 helper_vpkswss │ │ │ │ 6035: 0025e5ad 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6036: 00ae92fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6037: 00ae8db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6038: 004d0819 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6039: 00aacbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6040: 00a9d780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6041: 00437909 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6042: 00aabf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6043: 00ae8a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6044: 00aafdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_SET_EVENT │ │ │ │ 6045: 00ae8ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6046: 00736081 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6046: 007360b9 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6047: 00a9ad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6048: 00ac54c0 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6049: 00420841 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6050: 00ae6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 6051: 00aa5058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6052: 0063d871 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6052: 0063d891 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6053: 00ae6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6054: 006a7a65 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6054: 006a7a9d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6055: 00ab2264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6056: 004d09a9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6057: 00ae7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6058: 0063364d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6058: 0063366d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6059: 00327cb1 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6060: 004d0b9d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6061: 00ae78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6062: 004bb3c1 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6063: 00a9af64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6064: 00ae8830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6065: 00a9ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6066: 004e84fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6067: 00aa8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6068: 006c3ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6069: 0068e5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6068: 006c3b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6069: 0068e601 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6070: 00ab09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6071: 00ae8b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6072: 006866b1 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 6073: 006bf3f5 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6074: 006a8569 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6072: 006866e9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6073: 006bf42d 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6074: 006a85a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6075: 00ae793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6076: 00ae9022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6077: 006edc81 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6077: 006edcb9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6078: 00ae9972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6079: 004d6a9d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6080: 004d66fd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6081: 00ae99e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6082: 00aa9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6083: 00aafa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6084: 00aa64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6085: 0053044d 196 FUNC GLOBAL DEFAULT 12 helper_xscvdpspn │ │ │ │ 6086: 00ae7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6087: 006ed60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6088: 006b1629 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6089: 00646d59 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6087: 006ed645 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6088: 006b1661 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6089: 00646d79 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6090: 00aa5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6091: 00ae92f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6092: 00aa4e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6093: 00ab2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6094: 0069b9fd 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6094: 0069ba35 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6095: 00ae6d51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6096: 00ae9116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6097: 009ee788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6098: 006c42b9 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6098: 006c42f1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6099: 004927a5 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6100: 00ae7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6101: 0068fac1 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6101: 0068faf9 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6102: 00aa8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6103: 00ae6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6104: 00ae8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6105: 002ae441 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6106: 00ae6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6107: 004a4511 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6108: 00a9e594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6109: 00532ea9 118 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCSP │ │ │ │ 6110: 003ce179 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6111: 00aa2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6112: 008c82d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6113: 0072d301 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6112: 008c830c 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6113: 0072d339 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6114: 00ab0594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6115: 00aac350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6116: 009fed00 132 OBJECT GLOBAL DEFAULT 24 helper_info_stmw │ │ │ │ 6117: 004a1ced 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6118: 0053c075 212 FUNC GLOBAL DEFAULT 12 helper_vpkswus │ │ │ │ 6119: 009ac68c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6120: 004a65cd 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6121: 003923ed 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6122: 0044f8a9 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6123: 006ac5dd 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6123: 006ac615 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6124: 009f8c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGEDP │ │ │ │ 6125: 00ae7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6126: 006ea461 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6126: 006ea499 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6127: 00ae8644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6128: 00a9be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6129: 00ab0434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6130: 002f22ad 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6131: 00616b25 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6131: 00616b45 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6132: 0053bde1 228 FUNC GLOBAL DEFAULT 12 helper_vpkshss │ │ │ │ 6133: 0053b3ad 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_exp │ │ │ │ 6134: 00aa9318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6135: 00423d0d 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6136: 00486dc1 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6137: 00a9cafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6138: 00ae7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6139: 004ed915 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6140: 005d655d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6140: 005d657d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6141: 00ae8606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6142: 004731ad 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6143: 00aae128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6144: 00ae7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6145: 00ae918c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6146: 00724715 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6147: 00601cbd 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6146: 0072474d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6147: 00601cdd 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6148: 00437ad5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6149: 0069f0d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6150: 005f9061 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6149: 0069f109 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6150: 005f9081 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6151: 00aa5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6152: 00ae78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6153: 006c989d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6153: 006c98d5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6154: 00a9d6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6155: 0039a1cd 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 6156: 005d5001 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6157: 005e96d5 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6156: 005d5021 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6157: 005e96f5 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6158: 004e76f5 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6159: 004a4371 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6160: 00737c08 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6160: 00737c40 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6161: 00ae6cc8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6162: 00689ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6162: 00689ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6163: 00ae77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6164: 00ae73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6165: 0070cb29 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6165: 0070cb61 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6166: 00ae7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6167: 00ae86d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6168: 009ef154 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6169: 00ae9624 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6170: 004925ad 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6171: 00ae7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6172: 00406261 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ @@ -6179,15 +6179,15 @@ │ │ │ │ 6175: 00aacb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6176: 00280fe1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6177: 00aa8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6178: 008f74dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6179: 00aae2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6180: 009fe64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpdp │ │ │ │ 6181: 00ae7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6182: 005ef6b5 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6182: 005ef6d5 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6183: 00ae7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6184: 00a9ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6185: 0025ebf1 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6186: 00aa6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_READ_EVENT │ │ │ │ 6187: 009e7fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6188: 00aa0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6189: 00ae8abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ @@ -6200,15 +6200,15 @@ │ │ │ │ 6196: 00a9e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6197: 00aa90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6198: 004bf9b5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6199: 003d9755 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6200: 004a6345 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6201: 002ef339 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ 6202: 0053e4d1 64 FUNC GLOBAL DEFAULT 12 helper_VADDUQM │ │ │ │ - 6203: 006a1f95 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6203: 006a1fcd 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6204: 00aa83c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6205: 002beda1 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6206: 00aabd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6207: 00a9c750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6208: 002bedf9 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6209: 00a9b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6210: 002bee59 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6217,22 +6217,22 @@ │ │ │ │ 6213: 0043dc25 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6214: 00ae6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6215: 00ae79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6216: 002befbd 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6217: 002bf045 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6218: 00ae75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6219: 00ae80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6220: 00705361 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6221: 00600b5d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6220: 00705399 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6221: 00600b7d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6222: 00338875 204 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6223: 0039cb6d 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6224: 00464e2d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6225: 00ab18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6226: 00aaf168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6227: 0069177d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6227: 006917b5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6228: 00ae8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6229: 00ae713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6230: 00aa2d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6231: 00a9fb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6232: 00a12b1c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6233: 00487739 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 6234: 0053bec5 204 FUNC GLOBAL DEFAULT 12 helper_vpkshus │ │ │ │ @@ -6240,46 +6240,46 @@ │ │ │ │ 6236: 00ae6acc 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6237: 00ab0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6238: 00aa2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_EVENT │ │ │ │ 6239: 00a9d288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6240: 002cf1e5 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6241: 00a9e5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6242: 00284a01 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6243: 0072f0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6243: 0072f11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6244: 00aa37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6245: 00ab0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6246: 0070ec11 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6247: 006d5ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6246: 0070ec49 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6247: 006d5bd9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6248: 00a9fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6249: 006b8e8d 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6249: 006b8ec5 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6250: 005319a5 84 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwdp │ │ │ │ 6251: 00aad8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6252: 00aaaf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6253: 006f3c8d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6254: 005e36fd 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6255: 00691b69 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6253: 006f3cc5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6254: 005e371d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6255: 00691ba1 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6256: 00aa7bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6257: 00ae99e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6258: 004b1cd9 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6259: 00aa7c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6260: 00683f65 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6260: 00683f9d 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6261: 00ae8c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6262: 0069de49 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6262: 0069de81 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6263: 00aa0c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6264: 00ae8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6265: 003235ad 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6266: 0069af11 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6266: 0069af49 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6267: 00aa6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_WRITE_EVENT │ │ │ │ 6268: 00538561 74 FUNC GLOBAL DEFAULT 12 helper_vminfp │ │ │ │ 6269: 003346fd 216 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6270: 00aa4f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6271: 00aa6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_H_REG_CRQ_EVENT │ │ │ │ 6272: 00aa3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6273: 00aaac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6274: 006b9095 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6274: 006b90cd 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6275: 00ae7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6276: 00aa55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6277: 009ec688 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6278: 00aad818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6279: 00ae80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6280: 0053fdb5 4 FUNC GLOBAL DEFAULT 12 helper_vncipherlast │ │ │ │ 6281: 00521801 300 FUNC GLOBAL DEFAULT 12 register_non_embedded_sprs │ │ │ │ @@ -6293,957 +6293,957 @@ │ │ │ │ 6289: 00ae7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6290: 00aa42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6291: 002c1221 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6292: 00ae9326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6293: 00ae6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6294: 00ae7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6295: 00a9f7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6296: 006ae4f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6296: 006ae529 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6297: 00ae7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6298: 009ebc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6299: 00a9d8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6300: 00ae757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6301: 00ae77a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6302: 009e9ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6303: 00aada58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6304: 00a9ff6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6305: 00a9bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6306: 00aa6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EVENT │ │ │ │ 6307: 00ae934a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6308: 00aaff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6309: 005bc1c1 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6309: 005bc1e1 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6310: 00444a49 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6311: 00aae508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6312: 004a62b1 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6313: 00ab1fa4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6314: 0067b1d1 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6315: 006b9919 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6316: 006b7d85 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6317: 0071c8ed 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6314: 0067b209 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6315: 006b9951 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6316: 006b7dbd 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6317: 0071c925 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6318: 00aa9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6319: 00aa5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6320: 0042e769 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6321: 006fda9d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6321: 006fdad5 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6322: 00464669 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6323: 004ef7ed 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6324: 00ae7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6325: 006d3db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6325: 006d3ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6326: 00ae7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6327: 00ae8b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6328: 00aa7c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6329: 00aaf678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6330: 00616039 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6330: 00616059 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6331: 004508f9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6332: 00ab05b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6333: 005ff91d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6333: 005ff93d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6334: 00a9c500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6335: 00392d55 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6336: 00485eb9 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6337: 0069676d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6338: 005cd311 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6337: 006967a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6338: 005cd331 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6339: 00aaebcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6340: 005fe251 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6340: 005fe271 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6341: 00ae9926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6342: 00aa2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6343: 005a7d51 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6343: 005a7d71 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6344: 00391b85 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6345: 0029a7c1 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6346: 00ae84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6347: 00aa93a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6348: 00ae8754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6349: 00aa61f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6350: 005cd5b9 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6350: 005cd5d9 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6351: 00aaa720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6352: 00472479 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6353: 004a523d 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6354: 004d06e9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6355: 00aaf5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6356: 00ae8e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6357: 004d1d9d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6358: 00aa13ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6359: 00ae757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6360: 00723d85 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6360: 00723dbd 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6361: 00ae72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6362: 006d3851 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6362: 006d3889 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6363: 00aa87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6364: 005f2b49 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6364: 005f2b69 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6365: 00aadf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6366: 00ae73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6367: 00a9e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6368: 00aac600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6369: 00594ed9 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6369: 00594ef9 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6370: 002b5861 116 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6371: 00ae7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6372: 00a12b64 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6373: 0049102d 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6374: 002c46c5 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6375: 00a9a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6376: 00a9b7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 6377: 00aadfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6378: 00ae7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6379: 00ae8a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6380: 00292f95 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6381: 00a9a32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6382: 00a9f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6383: 00ae8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6384: 006ad979 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6384: 006ad9b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6385: 00ae84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6386: 00285891 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6387: 00ae89ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6388: 006e92a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6389: 0072c7d9 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6388: 006e92d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6389: 0072c811 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6390: 009f7140 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSHLX │ │ │ │ 6391: 003d7435 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6392: 00ae7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6393: 006c54c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6393: 006c54fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6394: 002beb91 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6395: 00aa4b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6396: 00ab0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6397: 00473b31 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6398: 006e356d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6399: 00709089 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6398: 006e35a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6399: 007090c1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6400: 00aa2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6401: 00ae75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6402: 00291901 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6403: 009fef10 132 OBJECT GLOBAL DEFAULT 24 helper_info_stsw │ │ │ │ - 6404: 007079a1 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6404: 007079d9 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6405: 00531741 220 FUNC GLOBAL DEFAULT 12 helper_xscvuxdsp │ │ │ │ 6406: 00aa72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_SETUP_EVENT │ │ │ │ 6407: 00ae6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6408: 0042da51 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6409: 00ae7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6410: 005e1a01 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6410: 005e1a21 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6411: 00aac560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6412: 00aaaed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6413: 00a9afe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6414: 00aaa040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6415: 00ae7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6416: 00a9ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6417: 00ae753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6418: 00ae86da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6419: 006d2f65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6419: 006d2f9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6420: 009aac44 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6421: 00ae8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6422: 006d3581 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6422: 006d35b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6423: 002bc9e5 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6424: 00ae7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6425: 005cd3b9 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6425: 005cd3d9 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6426: 004eedb9 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6427: 006fc1dd 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6427: 006fc215 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6428: 00aa9f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6429: 0060d72d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6429: 0060d74d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6430: 00aa9f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6431: 00299681 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6432: 004b71b9 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6433: 005da0e5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6433: 005da105 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6434: 00524889 164 FUNC GLOBAL DEFAULT 12 helper_DQUA │ │ │ │ 6435: 009efcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6436: 00ae9046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6437: 009acbf0 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6438: 00421a55 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6439: 009ed2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6440: 007221bd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6440: 007221f5 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6441: 00a07838 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbflush │ │ │ │ 6442: 00472d71 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6443: 00ae855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6444: 00ae7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6445: 0062dcd5 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6445: 0062dcf5 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6446: 009da604 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6447: 00aa7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6448: 006edd69 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6448: 006edda1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6449: 002bbecd 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6450: 005c5d49 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6451: 00690791 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6452: 00601d0d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6453: 0069435d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6454: 0059a095 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6455: 005bc9c5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6450: 005c5d69 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6451: 006907c9 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6452: 00601d2d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6453: 00694395 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6454: 0059a0b5 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6455: 005bc9e5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6456: 004a4e59 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6457: 008c82e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6457: 008c831c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6458: 00ae6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6459: 0044a15d 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6460: 0049b869 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6461: 0041b815 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6462: 006a62ad 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6463: 006148a5 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6462: 006a62e5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6463: 006148c5 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6464: 0032b9e5 96 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6465: 00ae817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6466: 00aa20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6467: 009edc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6468: 00aa4b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6469: 00ab2458 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6470: 00ae7d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6471: 00aaa400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6472: 006e45c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6472: 006e45f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6473: 0028b91d 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6474: 004cc15d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6475: 00678aa5 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6475: 00678add 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6476: 00ae6ac8 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6477: 00aa96f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6478: 004d9a95 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6479: 00aa68a4 536 OBJECT GLOBAL DEFAULT 24 hw_ppc_trace_events │ │ │ │ 6480: 004eb3b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6481: 0069e101 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6481: 0069e139 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6482: 005389f1 74 FUNC GLOBAL DEFAULT 12 helper_VADDUWS │ │ │ │ 6483: 00aafd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_GET_EVENT │ │ │ │ - 6484: 005cc679 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6484: 005cc699 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6485: 00aa056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6486: 00ae8a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ - 6487: 006b36c9 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6488: 0072fe85 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6487: 006b3701 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6488: 0072febd 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6489: 009fe4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivdp │ │ │ │ 6490: 0044b19d 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6491: 00ae7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6492: 006cf1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6492: 006cf1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6493: 00a9b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6494: 00aa6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_FREE_CRQ_EVENT │ │ │ │ 6495: 00438519 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6496: 009ad21c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6497: 004e96bd 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6498: 00ae7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6499: 00aa8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6500: 00ae8ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6501: 009fb238 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwdp │ │ │ │ 6502: 00aa0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6503: 009f7fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBSP │ │ │ │ 6504: 00aa3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6505: 00a06bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_decr │ │ │ │ - 6506: 005ef7b5 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6506: 005ef7d5 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6507: 0028ced1 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6508: 004062f1 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6509: 00ae702c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6510: 004a5ff1 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6511: 004559dd 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6512: 00443f19 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6513: 00682061 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6513: 00682099 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6514: 00aadfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6515: 004d0759 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6516: 00ab2cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6517: 00ae82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6518: 00a9f240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6519: 00457429 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6520: 00aa110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6521: 00ae9338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6522: 0027dcf1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6523: 00ae758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6524: 006b53a1 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6524: 006b53d9 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6525: 00ae730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6526: 00288375 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6527: 00aad9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6528: 009ac520 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6529: 00aa5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6530: 00aabf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6531: 00639be5 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6531: 00639c05 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6532: 004750d9 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6533: 00a9b0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6534: 002f171d 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6535: 00a9c550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6536: 004d0921 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6537: 00ae853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6538: 009eab34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6539: 004d0ad5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6540: 00aac4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6541: 006a2081 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6541: 006a20b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6542: 00ae9040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6543: 00a9db74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6544: 006acb25 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6544: 006acb5d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6545: 00394039 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6546: 00ae8b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6547: 00622561 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6547: 00622581 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6548: 00a9caac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6549: 005f82c9 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6549: 005f82e9 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6550: 004ac4f1 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6551: 00aa70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_EVENT │ │ │ │ 6552: 002f2931 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6553: 006eedc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6553: 006eee01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6554: 00ae6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6555: 00a9c08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6556: 003d1b75 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6557: 00ae7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6558: 00ae7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6559: 005cd41d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6559: 005cd43d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6560: 00ae886c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6561: 004f8c05 10 FUNC GLOBAL DEFAULT 12 ppc_cpu_pir │ │ │ │ 6562: 00a013ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubsp │ │ │ │ 6563: 0044c5b5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6564: 00ae7872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6565: 00aacaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6566: 00aae8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6567: 002beb15 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6568: 0069ce79 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6568: 0069ceb1 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6569: 00ae8fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6570: 006961b5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6570: 006961ed 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6571: 009f23e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEBX │ │ │ │ 6572: 00ae83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6573: 00aab670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6574: 00ae8a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6575: 00ae82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_LSI_SET_DSTATE │ │ │ │ 6576: 00a9f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6577: 007098a9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6577: 007098e1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6578: 00a9a63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6579: 00ae9948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6580: 00a9c11c 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6581: 006ccded 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6581: 006cce25 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6582: 00a9c248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6583: 00ae7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6584: 006ad0d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6585: 00704d7d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6584: 006ad109 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6585: 00704db5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6586: 00ae8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_GET_DSTATE │ │ │ │ 6587: 00a9b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6588: 00466f81 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6589: 009ad528 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6590: 00ae8d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6591: 006e6dbd 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6591: 006e6df5 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6592: 00aa6358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6593: 00290491 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6594: 00a9a47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6595: 003d8af9 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6596: 002f24d1 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6597: 00aa8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6598: 00ae8dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ 6599: 009f7350 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMMBM │ │ │ │ - 6600: 006d2699 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6600: 006d26d1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6601: 00ab1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6602: 00497849 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6603: 004a4bdd 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6604: 002e869d 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6605: 00ae9168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6606: 00aad658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6607: 006dc9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6607: 006dc9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6608: 00ae8cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6609: 0035f749 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6610: 00ae84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6611: 00aa0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6612: 00aa9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6613: 0067af69 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6613: 0067afa1 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6614: 00ae7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6615: 002c3b21 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6616: 004681b9 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6617: 004b9d6d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6618: 006a8659 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6618: 006a8691 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6619: 00aa9368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6620: 00673461 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6620: 00673499 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6621: 004eb1b9 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6622: 00436fdd 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6623: 00601d69 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6623: 00601d89 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6624: 00288235 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6625: 0068d7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6625: 0068d7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6626: 009fb0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpic │ │ │ │ - 6627: 0071a165 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6627: 0071a19d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6628: 00a9c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6629: 0026ea41 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6630: 002b3ddd 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6631: 0067a585 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6631: 0067a5bd 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6632: 00ae7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6633: 004bc78d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6634: 00aa2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6635: 00aad868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6636: 00ae9252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6637: 00ae73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6638: 00ae8d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6639: 00ae8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_STR_TRUNCATED_DSTATE │ │ │ │ 6640: 009fb028 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpim │ │ │ │ - 6641: 005d4255 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6641: 005d4275 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6642: 00439fa1 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6643: 009fafa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpip │ │ │ │ 6644: 00ae931e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6645: 0071f5d5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6645: 0071f60d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6646: 0031de91 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6647: 009ef1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6648: 00ab08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6649: 00aaeed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6650: 00ae7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6651: 00423b31 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6652: 00ab185c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6653: 00718c89 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6653: 00718cc1 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6654: 00aa7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6655: 002930f5 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6656: 0035819d 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ - 6657: 006d3f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6657: 006d3f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6658: 009faf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpiz │ │ │ │ 6659: 00ae7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6660: 00490fa1 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6661: 0085d488 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6661: 0085d4c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6662: 00aaa8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6663: 00a9e9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6664: 00ae7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6665: 006ede31 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6665: 006ede69 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6666: 00ab1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6667: 00ae7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_READ_DSTATE │ │ │ │ 6668: 00ae7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6669: 009fb868 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxdsp │ │ │ │ 6670: 00aa4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6671: 006cd6e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6671: 006cd721 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6672: 00ae772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6673: 00ae81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_EXIT_DSTATE │ │ │ │ 6674: 00458eb9 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6675: 002ee835 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6676: 00427b11 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6677: 00450939 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6678: 00371005 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6679: 00ab0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6680: 00ae8986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6681: 00713b99 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6681: 00713bd1 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6682: 00487591 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6683: 002eeec9 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6684: 00aa5098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6685: 00aae5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6686: 006b5079 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6686: 006b50b1 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6687: 00ae768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6688: 00ae8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6689: 006f2039 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6690: 0061c6b5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6691: 00685c71 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6692: 0070bc5d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6693: 00704ce1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6689: 006f2071 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6690: 0061c6d5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6691: 00685ca9 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6692: 0070bc95 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6693: 00704d19 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6694: 002c6861 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6695: 00aa20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6696: 00a9a5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6697: 00538cd5 80 FUNC GLOBAL DEFAULT 12 helper_vcfsx │ │ │ │ 6698: 00ae78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6699: 00ae8c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6700: 00a9af94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6701: 00ae707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6702: 006bc645 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6702: 006bc67d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6703: 00ae74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6704: 0053f5cd 146 FUNC GLOBAL DEFAULT 12 helper_bcdsetsgn │ │ │ │ - 6705: 00726629 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6706: 00614655 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6705: 00726661 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6706: 00614675 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6707: 004ef7c1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6708: 00ae7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6709: 00a04214 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHADDSHS │ │ │ │ 6710: 00aa4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6711: 00ab18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6712: 0026e959 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6713: 009ff120 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfd │ │ │ │ 6714: 00ae7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6715: 00ae82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6716: 006eeeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6716: 006eeef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6717: 009ad678 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6718: 00292a11 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6719: 00a9b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6720: 006f1341 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6720: 006f1379 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6721: 0042a42d 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6722: 00aacc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6723: 00ab05e4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6724: 00ab0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6725: 00ae9478 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6726: 00ae7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6727: 0052c579 244 FUNC GLOBAL DEFAULT 12 helper_XSMSUBDP │ │ │ │ 6728: 00520f69 68 FUNC GLOBAL DEFAULT 12 hreg_swap_gpr_tgpr │ │ │ │ 6729: 009f8a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTSP │ │ │ │ 6730: 00489b35 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6731: 00a9e8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6732: 00ae70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6733: 00ab1e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6734: 005dd871 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6734: 005dd891 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6735: 002d98d1 28 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6736: 00711881 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6736: 007118b9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6737: 00aab730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6738: 004ba9a9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6739: 00722bc5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6739: 00722bfd 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6740: 002e243d 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6741: 00aad2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6742: 00ae7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6743: 00aae368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6744: 009f0678 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6745: 00ac55b4 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6746: 005cedf1 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6747: 005e1535 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6746: 005cee11 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6747: 005e1555 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6748: 00ae8fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6749: 00ab2154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6750: 00aa5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6751: 00ae831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6752: 00ae813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6753: 00aaff58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6754: 00ae87c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6755: 00aa6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_MAP_EVENT │ │ │ │ - 6756: 006e3329 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6756: 006e3361 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6757: 00ae7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6758: 00ae7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6759: 004bd089 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6760: 00539a35 210 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2PP │ │ │ │ 6761: 00aa4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6762: 00728135 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6762: 0072816d 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6763: 00ae7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6764: 00aa2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6765: 0028b959 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6766: 00276111 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6767: 00ae841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6768: 00ae99b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6769: 004d66e1 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6770: 0028c35d 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6771: 0072caa9 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6771: 0072cae1 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6772: 00ae8d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6773: 00ae76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6774: 004bcbd1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6775: 00ae8ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6776: 0071dd55 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6776: 0071dd8d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6777: 00ae7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6778: 006ff311 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6778: 006ff349 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ 6779: 00aa712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_CREATE_EVENT │ │ │ │ - 6780: 006b0409 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6780: 006b0441 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6781: 0047e4b9 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6782: 00538c85 80 FUNC GLOBAL DEFAULT 12 helper_vcfux │ │ │ │ 6783: 005232d5 292 FUNC GLOBAL DEFAULT 12 helper_DADDQ │ │ │ │ 6784: 00a9b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6785: 00aa1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6786: 0046e0d1 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6787: 00ae78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6788: 0027c7d5 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6789: 004b406d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6790: 00ae8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6791: 00ae92ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6792: 006903f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6792: 00690429 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6793: 009a9f5c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6794: 00ae77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6795: 009fc7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpqp │ │ │ │ 6796: 00ae7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6797: 0042a441 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ 6798: 00523ac5 148 FUNC GLOBAL DEFAULT 12 helper_DCMPO │ │ │ │ 6799: 009f7d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDDP │ │ │ │ - 6800: 007090f9 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6800: 00709131 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6801: 00ae7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6802: 006c501d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6803: 006a50f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6802: 006c5055 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6803: 006a5131 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6804: 004e885d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6805: 002c1279 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6806: 00ae8ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6807: 005238ed 236 FUNC GLOBAL DEFAULT 12 helper_DCMPU │ │ │ │ - 6808: 006839a1 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6808: 006839d9 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6809: 00ae6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6810: 006b4b65 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6810: 006b4b9d 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6811: 00ae92c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6812: 004a35c1 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6813: 00a9ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6814: 008f6684 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6815: 00aa7e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6816: 009f8c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGESP │ │ │ │ 6817: 00ae6da5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6818: 003fc281 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 6819: 00ae90ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6820: 00ae8a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6821: 0069e20d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6821: 0069e245 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6822: 00aaf738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6823: 00aaa130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6824: 0046776d 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6825: 00aa3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6826: 00ae8c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ - 6827: 00581d5d 168 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ + 6827: 00581d7d 168 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ 6828: 0025dc09 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6829: 0068dca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6830: 00613a9d 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6829: 0068dcdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6830: 00613abd 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6831: 002a3769 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6832: 0071cfcd 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6832: 0071d005 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6833: 004ef4e9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6834: 0068eab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6834: 0068eaed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6835: 00a9b054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6836: 00a9cbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6837: 006cf549 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6837: 006cf581 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6838: 004d61f1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6839: 009f246c 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEHX │ │ │ │ 6840: 004d6675 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6841: 006d3d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6841: 006d3d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6842: 00aa6674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6843: 00ab1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6844: 00a9cb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6845: 009e91f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6846: 006ba15d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6846: 006ba195 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6847: 0046b375 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6848: 006b29e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6848: 006b2a1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6849: 00460e65 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6850: 006cc891 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6851: 00728cb9 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6852: 005f8671 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6853: 0062061d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6850: 006cc8c9 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6851: 00728cf1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6852: 005f8691 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6853: 0062063d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6854: 00ae8702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6855: 00a9ce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6856: 00ae7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 6857: 004bd19d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6858: 009eaf54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6859: 00ae83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6860: 00aa8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6861: 00aa5168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6862: 004569e5 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6863: 009e89b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6864: 005f313d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6864: 005f315d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 6865: 004441d9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6866: 003a6ff9 1064 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 6867: 00a9a1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6868: 00456c51 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6869: 005fa15d 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6869: 005fa17d 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6870: 00aa58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6871: 005f1b75 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6871: 005f1b95 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6872: 003d9e61 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6873: 00374b5d 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6874: 0099fdf4 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6875: 00ae8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6876: 0048f6b5 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6877: 0069e3cd 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6877: 0069e405 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6878: 00ae8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6879: 00ae92da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6880: 00ae8cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6881: 00a9bbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6882: 0033e735 752 FUNC GLOBAL DEFAULT 12 mos6522_write │ │ │ │ 6883: 00aa4418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6884: 009f0a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6885: 00ae8842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6886: 00601ed1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6886: 00601ef1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6887: 00aae6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6888: 00ae8efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6889: 00ae7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6890: 002a38b1 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6891: 00aab910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6892: 0036c8a5 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6893: 00a9c380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6894: 00ae808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6895: 0042fcfd 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6896: 00aaaa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6897: 00ac5188 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6898: 00ae8a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6899: 005da1b5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6900: 006bd399 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6899: 005da1d5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6900: 006bd3d1 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6901: 00ae8950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 6902: 0072d305 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 6902: 0072d33d 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 6903: 00463805 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6904: 003d8d61 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6905: 0070e0cd 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6906: 0069810d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6905: 0070e105 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6906: 00698145 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6907: 00ae77cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6908: 00ae6d96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6909: 00436b75 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6910: 0072d7a1 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6910: 0072d7d9 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 6911: 004b4131 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6912: 00615205 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6912: 00615225 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6913: 00ae9944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6914: 00ae8ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6915: 006dd44d 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6916: 005c3f0d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6915: 006dd485 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6916: 005c3f2d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6917: 00ae74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6918: 00aa4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6919: 00ae6a70 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6920: 00ae7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6921: 0039b975 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6922: 004d6271 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6923: 00ae76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6924: 00ae82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6925: 00531a8d 148 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwsp │ │ │ │ 6926: 00ae82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6927: 0042a451 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 6928: 004becad 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6929: 00aa73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6930: 00ab1b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6931: 0069288d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6931: 006928c5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6932: 009ac4f0 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6933: 003da7b1 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6934: 00ae7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6935: 00ae8fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6936: 00aaade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6937: 004ea4f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 6938: 0028d13d 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6939: 009e0e94 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6940: 00ae7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6941: 009e0ef4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6942: 00ab0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6943: 004691f1 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6944: 009e0f14 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6945: 00ae7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6946: 005d3ddd 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6946: 005d3dfd 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6947: 003ff13d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6948: 00ae857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6949: 00aade68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6950: 0064e77d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6950: 0064e79d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6951: 00a9d620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 6952: 0044b45d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6953: 006a0ba5 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6953: 006a0bdd 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6954: 00aa101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6955: 0064bb91 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6955: 0064bbb1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6956: 00a03a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctid │ │ │ │ 6957: 00ae91cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6958: 0045b325 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6959: 00aa4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6960: 00ae8990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6961: 00ab0774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6962: 00aaaf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6963: 0052ffa5 220 FUNC GLOBAL DEFAULT 12 helper_xscvhpdp │ │ │ │ 6964: 00529775 16 FUNC GLOBAL DEFAULT 12 helper_efsmul │ │ │ │ 6965: 00aa3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6966: 0043a359 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6967: 005c0791 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6967: 005c07b1 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6968: 00aaa5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6969: 00a9b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6970: 00ab2688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6971: 00ae8934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6972: 00ae6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6973: 0052548d 264 FUNC GLOBAL DEFAULT 12 helper_DCFFIXQQ │ │ │ │ 6974: 00ae89e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6975: 009f3b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_comp │ │ │ │ - 6976: 0068ce6d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6976: 0068cea5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6977: 00a9c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6978: 002c42ad 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6979: 00346679 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6980: 00aa7428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6981: 0036ca89 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6982: 004d65f1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6983: 00712cc5 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6983: 00712cfd 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6984: 00ad8db8 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6985: 00ae8a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6986: 0072ca91 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6986: 0072cac9 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6987: 00ae8a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6988: 00a03df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiw │ │ │ │ 6989: 00ae8c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6990: 003ab9f5 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6991: 0072d2fd 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6991: 0072d335 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6992: 00aabbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6993: 00ae708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6994: 00541519 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_breakpoint │ │ │ │ 6995: 00aa8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6996: 00aa6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6997: 00aa1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6998: 00705259 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6998: 00705291 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6999: 00ae6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7000: 00541aa9 32 FUNC GLOBAL DEFAULT 12 helper_load_tbl │ │ │ │ 7001: 00aacbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7002: 00520fad 42 FUNC GLOBAL DEFAULT 12 hreg_compute_hflags │ │ │ │ 7003: 00ae79ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7004: 004c6d4d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7005: 0068bcd1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7005: 0068bd09 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7006: 004e8275 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7007: 00429995 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7008: 00ae6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7009: 00ae8bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7010: 00ae88c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7011: 00613ce5 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7011: 00613d05 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7012: 004ec849 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7013: 009efa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7014: 00ae90ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7015: 002c6775 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7016: 006fe3e9 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7017: 006a1a7d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7016: 006fe421 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7017: 006a1ab5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7018: 00541ac9 4 FUNC GLOBAL DEFAULT 12 helper_load_tbu │ │ │ │ 7019: 00317a35 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7020: 0047301d 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7021: 00ae78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7022: 00aaa420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7023: 00ae929c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7024: 00a05738 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSPDPN │ │ │ │ 7025: 00aa8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7026: 006ed231 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7026: 006ed269 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7027: 0038eef9 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7028: 006aacdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7028: 006aad15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7029: 00ae74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7030: 0060d389 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7030: 0060d3a9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7031: 00aa122c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7032: 00ae7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7033: 009f0888 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7034: 0028c3b5 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7035: 004ea771 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7036: 00ae846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7037: 00aa4f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7038: 00ae85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7039: 004d8e2d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7040: 00ae78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7041: 00394279 440 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7042: 006b9649 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7042: 006b9681 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7043: 00a9f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7044: 006162f9 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7044: 00616319 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7045: 00a9c8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7046: 00aa2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7047: 004e406d 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7048: 006b2079 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7048: 006b20b1 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7049: 0028ab11 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7050: 006a987d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7050: 006a98b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7051: 00ae6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7052: 00a9f140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7053: 00ae6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7054: 00aa5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7055: 00aaa650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7056: 00ae70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7057: 005c60ad 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7057: 005c60cd 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7058: 00ae6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7059: 009ac370 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7060: 00ae6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7061: 00aab560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ 7062: 00a0032c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdadd │ │ │ │ - 7063: 00698799 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7063: 006987d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7064: 002ba681 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7065: 009f5988 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8 │ │ │ │ 7066: 004d62e5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7067: 005f1b99 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7067: 005f1bb9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7068: 00ab0284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7069: 0045b181 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7070: 00aa6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_EVENT │ │ │ │ 7071: 004bee55 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7072: 00a9fbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 7073: 005c6a99 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7073: 005c6ab9 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7074: 00ae7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7075: 00ae85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7076: 00722955 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7076: 0072298d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7077: 002e9eb1 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7078: 004ac5e5 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7079: 006cd1e5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7079: 006cd21d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7080: 002abef1 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7081: 009efdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7082: 0061c72d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7083: 007117bd 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7082: 0061c74d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7083: 007117f5 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7084: 004a6561 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7085: 00ae8b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7086: 00aafc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_INVAL_EVENT │ │ │ │ 7087: 00aa119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7088: 006b9b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7088: 006b9ba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7089: 00ae8cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7090: 0049f2c5 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7091: 00aae218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7092: 006947e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7092: 0069481d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7093: 00aaa980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7094: 00ae80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7095: 0028682d 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7096: 0070da0d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7096: 0070da45 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7097: 00ae787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7098: 002e9a8d 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7099: 0028e39d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7100: 006adc89 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7100: 006adcc1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7101: 00a9e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7102: 009e769c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7103: 00357599 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7104: 0070514d 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7104: 00705185 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7105: 00a9fd60 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7106: 00730b1d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7106: 00730b55 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7107: 00a9e6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7108: 00a9a904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7109: 009f74dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERM │ │ │ │ 7110: 00ae775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7111: 00448cd9 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7112: 0067a72d 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7112: 0067a765 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7113: 004bb381 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7114: 0070342d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7114: 00703465 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7115: 00aa6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TCR_EVENT │ │ │ │ 7116: 00ac66f8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7117: 00a9cfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7118: 0039cebd 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7119: 00284da1 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7120: 00aae598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7121: 006af2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7121: 006af2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7122: 00288e89 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7123: 0067b31d 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7123: 0067b355 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7124: 00ae7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7125: 002a372d 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7126: 00ab1c34 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7127: 005f08a9 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7127: 005f08c9 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ 7128: 00a07e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_fscr_facility_check │ │ │ │ - 7129: 00708619 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7129: 00708651 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7130: 004d836d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7131: 005bda35 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7131: 005bda55 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7132: 004e802d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7133: 009ed36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7134: 006ad299 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7135: 005dcc15 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7134: 006ad2d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7135: 005dcc35 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7136: 00a9d5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7137: 009acfc8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7138: 004ac999 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7139: 00695771 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7139: 006957a9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7140: 0035f629 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7141: 00ae8d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7142: 004d8ead 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7143: 0067c625 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7143: 0067c65d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7144: 00ae8f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7145: 003fdfad 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7146: 00ae911a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7147: 002be919 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7148: 0039d061 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7149: 0068e49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7149: 0068e4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7150: 00a9e8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ - 7151: 0057c621 52 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ + 7151: 0057c645 52 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ 7152: 00aa8344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7153: 003fa415 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7154: 00aaa390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7155: 0068ac51 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7156: 00690599 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7155: 0068ac89 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7156: 006905d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7157: 00aafd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_SET_EVENT │ │ │ │ 7158: 00ae7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7159: 004ced51 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7160: 00ae79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7161: 00489715 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7162: 006cf2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7162: 006cf2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7163: 00aa729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_RETRY_EVENT │ │ │ │ 7164: 00aa9228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7165: 00288309 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7166: 00719ed9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7167: 008b1cd8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7168: 0068f48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7166: 00719f11 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7167: 008b1d10 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7168: 0068f4c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7169: 00ae8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7170: 00ae740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7171: 00ae916c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7172: 00a9c228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7173: 00ab1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7174: 009fe43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivsp │ │ │ │ - 7175: 005c6c1d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7175: 005c6c3d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7176: 00ae7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7177: 00a9e114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7178: 002c2c55 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7179: 00ae7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7180: 005c4841 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7180: 005c4861 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7181: 00284951 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ 7182: 009fa974 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwsp │ │ │ │ - 7183: 006dbda1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7183: 006dbdd9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7184: 0031d509 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7185: 00a9bcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7186: 00ae91aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7187: 009e7618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7188: 00450db1 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7189: 00ae83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7190: 00aab1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7191: 0070e845 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7192: 006dad51 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7191: 0070e87d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7192: 006dad89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7193: 00338c15 80 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7194: 00ae7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7195: 00a9dd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7196: 00ae8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7197: 00ae8d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7198: 0027d265 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7199: 002ccd59 228 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7200: 00ae718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7201: 002c6995 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7202: 00ae8a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7203: 00ab1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7204: 00ae891e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7205: 005c441d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7205: 005c443d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7206: 003e0d65 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7207: 0031ce79 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7208: 0069d4f1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7208: 0069d529 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7209: 00a9dfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7210: 006dfbe9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7211: 006f0541 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7210: 006dfc21 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7211: 006f0579 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7212: 00ae77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7213: 006b7b75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7213: 006b7bad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7214: 00404d49 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7215: 00aaa4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ 7216: 00ae81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UPDATE_MAPPINGS_DSTATE │ │ │ │ - 7217: 005e2f95 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7218: 006e00b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7217: 005e2fb5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7218: 006e00ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7219: 0029b189 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7220: 0061e4d1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7220: 0061e4f1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7221: 00a9e634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7222: 00ae8d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7223: 006f5921 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7223: 006f5959 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7224: 00ae8e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7225: 00aad308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7226: 004d83ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7227: 00ae81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_WRITE_DSTATE │ │ │ │ 7228: 00ae8dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7229: 0040cc91 180 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7230: 004e59fd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7231: 00614425 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7231: 00614445 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7232: 00aad268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7233: 00a9c910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7234: 00696645 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7235: 0069f749 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7234: 0069667d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7235: 0069f781 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7236: 00341c45 136 FUNC GLOBAL DEFAULT 12 DBDMA_register_channel │ │ │ │ 7237: 00ae6d77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7238: 0065530d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7238: 00655345 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7239: 00ae8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7240: 00ab199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7241: 00ae81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_STATE_DSTATE │ │ │ │ 7242: 004bf9a5 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7243: 00aab9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7244: 00aa1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7245: 00aaf7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ @@ -7251,124 +7251,124 @@ │ │ │ │ 7247: 00a9e654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7248: 00aae894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7249: 0028b925 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7250: 0051d771 116 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr_mask │ │ │ │ 7251: 00284f39 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7252: 00a9be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7253: 009e7d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7254: 0060f32d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7254: 0060f34d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7255: 00a9f740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7256: 008f5098 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7257: 005414d9 54 FUNC GLOBAL DEFAULT 12 helper_HASHCHKP │ │ │ │ - 7258: 00678355 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7258: 0067838d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7259: 00ae7bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_SET_GPIO_DSTATE │ │ │ │ - 7260: 00614995 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7260: 006149b5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7261: 00aa9d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7262: 00ae93a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7263: 00ae708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7264: 0053b515 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_exp │ │ │ │ - 7265: 00703545 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7265: 0070357d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7266: 00ae91fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7267: 0068e209 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7267: 0068e241 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7268: 0046d755 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7269: 00a9bb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7270: 00ab04d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7271: 006ac235 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7272: 00652199 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7273: 006df361 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7271: 006ac26d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7272: 006521d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7273: 006df399 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7274: 00aa108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7275: 00aac098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7276: 0047aba9 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7277: 009f96e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_setbit │ │ │ │ 7278: 00ae7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7279: 00ae73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7280: 005e1621 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7280: 005e1641 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7281: 00ae89ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7282: 00618e8d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7283: 0062dcdd 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ - 7284: 00587d09 648 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ + 7282: 00618ead 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7283: 0062dcfd 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7284: 00587d29 648 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ 7285: 002c0705 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7286: 0047de29 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7287: 00445731 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7288: 00ae76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7289: 00aa7488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7290: 0047e525 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7291: 00ae6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7292: 002e3e31 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ 7293: 004f1915 38 FUNC GLOBAL DEFAULT 12 booke206_tlb_to_page_size │ │ │ │ 7294: 00540349 146 FUNC GLOBAL DEFAULT 12 helper_lmw │ │ │ │ - 7295: 005d3e25 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7295: 005d3e45 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7296: 004410e5 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7297: 004e69f5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7298: 00423e81 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7299: 006b86a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7299: 006b86d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7300: 004a3aa5 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7301: 00704f2d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7301: 00704f65 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7302: 00429b65 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7303: 00ae8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7304: 00316325 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7305: 006f9771 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7305: 006f97a9 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7306: 00ae8ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7307: 00aa1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7308: 00a9a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7309: 0034ec55 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7310: 00ae73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7311: 006d23f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7311: 006d2431 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7312: 0052d661 268 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQP │ │ │ │ - 7313: 005f9ea1 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7313: 005f9ec1 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7314: 00ae7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7315: 004a4565 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7316: 00ae804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7317: 0040667d 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7318: 00a9aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7319: 006eec9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7320: 005864e5 140 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ - 7321: 005c5811 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7319: 006eecd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7320: 00586505 140 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ + 7321: 005c5831 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7322: 00aa5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7323: 0052e655 220 FUNC GLOBAL DEFAULT 12 helper_XSMINDP │ │ │ │ 7324: 00ae718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7325: 00ae7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7326: 00a9c4d0 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7327: 003ce0f9 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7328: 0039bcad 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7329: 00285be1 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7330: 00ae8fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7331: 002e466d 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7332: 006b960d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7332: 006b9645 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7333: 00ab2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7334: 00ae8e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7335: 006821dd 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7336: 005e961d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7337: 006d3c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7335: 00682215 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7336: 005e963d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7337: 006d3c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7338: 00aaf6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7339: 006878b5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7339: 006878ed 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7340: 00ab0104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7341: 0069d725 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7342: 006733c1 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7341: 0069d75d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7342: 006733f9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7343: 0043a179 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7344: 009e7594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7345: 0061639d 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7346: 006db1d1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7345: 006163bd 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7346: 006db209 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7347: 00ae7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7348: 006f5109 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7348: 006f5141 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7349: 00aab090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7350: 00ae7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7351: 00aa2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7352: 00ae73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7353: 00ae6ac1 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7354: 00aa37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7355: 004570f1 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7356: 002b4119 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7357: 0060e589 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7358: 00736a2d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7357: 0060e5a9 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7358: 00736a65 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7359: 00ae923c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7360: 00ae7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7361: 00a01ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststeq │ │ │ │ 7362: 0028e025 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ - 7363: 0057c9ed 180 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ + 7363: 0057ca11 180 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ 7364: 0039cf11 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7365: 003a9b29 12 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7366: 002aedd9 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7367: 00aae038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7368: 004738b5 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7369: 0048c725 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7370: 002e3f8d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ @@ -7376,146 +7376,146 @@ │ │ │ │ 7372: 00520621 312 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register │ │ │ │ 7373: 004ec7cd 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7374: 0053adf1 152 FUNC GLOBAL DEFAULT 12 helper_VPERMR │ │ │ │ 7375: 004387d9 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7376: 00ae732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7377: 00aa4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7378: 00aac680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7379: 006be6b1 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7380: 0061f6ad 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7379: 006be6e9 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7380: 0061f6cd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7381: 00aa1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7382: 0029194d 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7383: 00ae8c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7384: 00ae7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7385: 00ae8cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7386: 006b2be5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7386: 006b2c1d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7387: 002e2ca5 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 7388: 006c66e9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7389: 00725869 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7388: 006c6721 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7389: 007258a1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7390: 00aaaac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7391: 008f5020 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7392: 00ae7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7393: 004d5a01 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7394: 006ad1bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7394: 006ad1f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7395: 00370d4d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7396: 005ff061 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7396: 005ff081 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7397: 009ac310 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7398: 00ae942e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7399: 005c08a1 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7399: 005c08c1 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7400: 0042eecd 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7401: 00615955 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7401: 00615975 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7402: 00aa1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7403: 00aa22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7404: 00a9acd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7405: 0052c92d 244 FUNC GLOBAL DEFAULT 12 helper_XSMSUBSP │ │ │ │ 7406: 00ae814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7407: 00aa9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7408: 006de911 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7408: 006de949 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7409: 002c5e59 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7410: 006b1011 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ - 7411: 00587321 264 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ + 7410: 006b1049 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7411: 00587341 264 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ 7412: 003fa0b9 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7413: 003d99c1 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7414: 00ae8a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7415: 00aa26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7416: 005c56dd 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7416: 005c56fd 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7417: 00ae9914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7418: 006d3df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7418: 006d3e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7419: 00aac910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7420: 00ae78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7421: 003a5eed 116 FUNC GLOBAL DEFAULT 12 mv64361_get_pci_bus │ │ │ │ 7422: 00a9ff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7423: 004dd9e5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7424: 006774b5 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7424: 006774ed 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7425: 002e9929 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7426: 004453fd 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7427: 00aa3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7428: 00ae736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7429: 004242b1 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7430: 00711161 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7430: 00711199 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7431: 00aa0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7432: 00aa5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7433: 00ae7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7434: 00aa1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7435: 00aa20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7436: 009f2808 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXINSERTW │ │ │ │ 7437: 0025dca5 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7438: 009f41d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_exp │ │ │ │ - 7439: 005c7c61 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7439: 005c7c81 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7440: 00aaa500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7441: 004c6c3d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7442: 004e819d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7443: 00682c85 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7444: 00704429 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7443: 00682cbd 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7444: 00704461 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7445: 0035f299 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7446: 006e09d9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 7447: 006aaf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7446: 006e0a11 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7447: 006aafa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7448: 00ae7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7449: 00467731 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ 7450: 009f2f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststgt │ │ │ │ - 7451: 005f7509 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7452: 006a852d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7453: 005aa6c5 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7451: 005f7529 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7452: 006a8565 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7453: 005aa6e5 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7454: 00428f5d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7455: 00a9cc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7456: 00aa700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_POPULATE_DT_EVENT │ │ │ │ 7457: 00394a81 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7458: 00ae8914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7459: 00aaf93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7460: 00ae8772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7461: 00ae860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7462: 00a9e5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7463: 00ae8ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7464: 00439821 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7465: 0061d8bd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7466: 00708955 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7467: 0068e551 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7465: 0061d8dd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7466: 0070898d 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7467: 0068e589 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7468: 00437fbd 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7469: 00a9d690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7470: 004f7e1d 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu40 │ │ │ │ 7471: 00aa49c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7472: 00aa4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7473: 00ae73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7474: 00ae88ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7475: 00aaa220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7476: 00ab1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7477: 00aa8324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7478: 006994f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7478: 00699529 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7479: 002dd5d5 228 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7480: 005c79a1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7480: 005c79c1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7481: 00ae93ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7482: 004d5a79 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7483: 00491149 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7484: 004bb5d5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7485: 0040ae2d 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7486: 00aabc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7487: 0068f415 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7487: 0068f44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7488: 00aa7c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7489: 005a9295 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7489: 005a92b5 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7490: 004a4011 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7491: 00ae7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7492: 003ab465 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7493: 002ed551 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ 7494: 009f7b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDSP │ │ │ │ - 7495: 0063ea9d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7495: 0063eabd 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7496: 00ae8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7497: 00ae7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7498: 00ae75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7499: 002e42c9 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7500: 004d00c5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7501: 005b7171 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7501: 005b7191 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7502: 00aa1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7503: 0039ac2d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7504: 009ff8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsf │ │ │ │ 7505: 00452d15 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7506: 004297f9 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7507: 0042248d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7508: 00ab119c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7509: 00ae85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7510: 006ff2b5 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7510: 006ff2ed 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7511: 00439615 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7512: 009ff9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsi │ │ │ │ 7513: 00aab5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7514: 004e9809 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7515: 00aa9f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7516: 00aa3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 7517: 00456d81 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ @@ -7532,16 +7532,16 @@ │ │ │ │ 7528: 00ae89a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 7529: 00ae84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7530: 002e9fdd 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7531: 0025de7d 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7532: 00aa2c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7533: 00aaae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7534: 00284d41 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7535: 006bb289 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7536: 006bee41 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7535: 006bb2c1 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7536: 006bee79 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7537: 00a9c258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7538: 004f4681 6 FUNC GLOBAL DEFAULT 12 helper_6xx_tlbd │ │ │ │ 7539: 00aac760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7540: 0049f23d 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7541: 00538095 84 FUNC GLOBAL DEFAULT 12 helper_DIVWEU │ │ │ │ 7542: 00ae816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7543: 00ae6d4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -7553,529 +7553,529 @@ │ │ │ │ 7549: 0027b795 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 7550: 00aafb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7551: 00a9f8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7552: 00aa8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7553: 004636b5 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7554: 00aa61c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7555: 002b3e31 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7556: 005b5a75 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7557: 006df969 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7556: 005b5a95 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7557: 006df9a1 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7558: 00aac520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7559: 006ddf1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7560: 006bd45d 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7559: 006ddf55 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7560: 006bd495 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7561: 00ae71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7562: 002e5375 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7563: 00ae76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7564: 00ae92b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7565: 00ae7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7566: 00643469 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7566: 00643489 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7567: 004f89fd 160 FUNC GLOBAL DEFAULT 12 ppc_dcr_read │ │ │ │ 7568: 00aa8254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7569: 00457c1d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7570: 0069b421 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7571: 005c014d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7570: 0069b459 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7571: 005c016d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7572: 002c4541 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7573: 00531e09 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpi │ │ │ │ 7574: 009e6e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7575: 0069a4c5 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7576: 0072de91 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7577: 006e2425 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7575: 0069a4fd 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7576: 0072dec9 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7577: 006e245d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7578: 00540471 44 FUNC GLOBAL DEFAULT 12 helper_lsw │ │ │ │ 7579: 00a9f5b4 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7580: 004a5651 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7581: 00aa45d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7582: 004275c9 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7583: 00ae7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7584: 00ae7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7585: 005a4859 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7585: 005a4879 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7586: 00ae7966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7587: 002be869 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7588: 0029050d 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7589: 006e030d 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7589: 006e0345 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7590: 00ae73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7591: 006b1269 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7591: 006b12a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7592: 009ff960 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfuf │ │ │ │ 7593: 00ae6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7594: 0061ad75 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7594: 0061ad95 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7595: 00ae8bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7596: 0048a17d 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7597: 009ffa68 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfui │ │ │ │ 7598: 00aa7e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7599: 006f2675 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7599: 006f26ad 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7600: 00ae6d5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7601: 0042a561 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7602: 00ae865c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7603: 00aa5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7604: 005c7df1 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7604: 005c7e11 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7605: 00338d21 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7606: 0047a5bd 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7607: 0071db5d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7607: 0071db95 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7608: 00aabce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7609: 009ed3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7610: 0043b6ad 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7611: 00aa7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7612: 00284ea9 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7613: 00a9e054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7614: 00445685 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7615: 005bd3c1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7616: 005bda0d 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7615: 005bd3e1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7616: 005bda2d 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7617: 003d7109 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7618: 00a9d038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7619: 00ae791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7620: 00ae7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7621: 00ae8dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7622: 006babc5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7622: 006babfd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7623: 00a9c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7624: 005fb1a9 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7625: 0068b405 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7624: 005fb1c9 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7625: 0068b43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7626: 00426a4d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7627: 00ae735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7628: 00a9d138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7629: 00a04844 132 OBJECT GLOBAL DEFAULT 24 helper_info_CBCDTD │ │ │ │ 7630: 00aad9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ 7631: 009fd758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp_dot │ │ │ │ - 7632: 0070111d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7632: 00701155 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7633: 00aa7b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7634: 00a9d258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7635: 00aa1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7636: 004c643d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7637: 00285389 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7638: 00ae93a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7639: 00ae8ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7640: 00392341 172 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7641: 00ae8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7642: 00ae936a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7643: 004d5af5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7644: 00412ad9 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7645: 004bfe5d 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7646: 002e47cd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7647: 006e7c65 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7647: 006e7c9d 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7648: 009fab84 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxds │ │ │ │ 7649: 00aa60f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7650: 0054167d 10 FUNC GLOBAL DEFAULT 12 helper_40x_rfci │ │ │ │ 7651: 003fd221 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7652: 006e9265 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7652: 006e929d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7653: 00ab0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7654: 00a9b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7655: 00a9af74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7656: 004eb821 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7657: 00ae7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7658: 00ae8d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7659: 0071abb1 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7659: 0071abe9 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7660: 00ae7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7661: 00ae8898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7662: 00ae8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7663: 00ae89b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7664: 00437431 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 7665: 005bd2e1 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7666: 00704bf9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7667: 0072f8a9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7668: 0070674d 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7665: 005bd301 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7666: 00704c31 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7667: 0072f8e1 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7668: 00706785 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7669: 00aac6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7670: 0028e275 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7671: 005c3fc1 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7671: 005c3fe1 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7672: 00ae7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7673: 00394231 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7674: 00aabe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7675: 004e9431 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7676: 00aaa520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7677: 00aa9388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7678: 00284d21 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7679: 004268b1 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7680: 00aa2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7681: 005cc969 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7681: 005cc989 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7682: 009e6dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7683: 0058a7e9 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7683: 0058a809 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7684: 009a9fac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7685: 005d4cad 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7685: 005d4ccd 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7686: 00444955 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7687: 00ae798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7688: 00a04298 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHRADDSHS │ │ │ │ 7689: 002ef1a1 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7690: 0060291d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7690: 0060293d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7691: 009f8244 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULDP │ │ │ │ 7692: 0046a331 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7693: 009f876c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXDP │ │ │ │ 7694: 00ae825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_DSTATE │ │ │ │ 7695: 00a9fc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7696: 002affc9 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7697: 00ab2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7698: 00ae99e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7699: 005f1b65 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7699: 005f1b85 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7700: 00ae99ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7701: 0061615d 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7701: 0061617d 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7702: 00aab680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7703: 00ae8f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7704: 009f2ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststlt │ │ │ │ - 7705: 006218e5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7706: 0070e8e5 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7705: 00621905 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7706: 0070e91d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7707: 00ab04c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7708: 006ad0e1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7709: 0072e261 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7708: 006ad119 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7709: 0072e299 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7710: 002bd745 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7711: 006f9065 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7711: 006f909d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7712: 00ae70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7713: 005c2185 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7714: 00624e2d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ - 7715: 0058627d 144 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ + 7713: 005c21a5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7714: 00624e4d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7715: 0058629d 144 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ 7716: 004860ed 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7717: 00ae8ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7718: 00aa6604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7719: 00ae821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIMED_DSTATE │ │ │ │ 7720: 00a9c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7721: 00ae994c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7722: 00aa4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7723: 00280ea9 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7724: 0040b011 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7725: 00aad9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7726: 006e5331 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7727: 006cf0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7726: 006e5369 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7727: 006cf135 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7728: 0028b78d 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7729: 004bc119 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7730: 00ae6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7731: 00ae6da8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7732: 00ae824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_DSTATE │ │ │ │ 7733: 00a9a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7734: 009ad6ec 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7735: 0061d09d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7735: 0061d0bd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7736: 004d698d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7737: 006eca89 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7737: 006ecac1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7738: 00ab2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7739: 0053e825 196 FUNC GLOBAL DEFAULT 12 helper_VSUBECUQ │ │ │ │ 7740: 00ae8be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7741: 00a9d018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7742: 005d4659 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7742: 005d4679 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7743: 00a9f280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7744: 00728261 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7744: 00728299 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7745: 003d1fb5 108 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7746: 006820bd 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7746: 006820f5 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7747: 00280f31 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7748: 00a9a064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7749: 00ab07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7750: 00ae74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7751: 00aaeea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7752: 00ab14c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7753: 00ae8822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7754: 00538515 74 FUNC GLOBAL DEFAULT 12 helper_vsubfp │ │ │ │ 7755: 00331915 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7756: 0028815d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7757: 00ae8814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7758: 0063e889 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7758: 0063e8a9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7759: 00a9df34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7760: 00ae7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7761: 0045b03d 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7762: 0044a781 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7763: 004d6d41 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7764: 00413f7d 86 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7765: 004f1a2d 2004 FUNC GLOBAL DEFAULT 12 ppc_booke_xlate │ │ │ │ 7766: 00aab9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7767: 00ae8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7768: 00424d85 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7769: 00a9c178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7770: 0070354d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7770: 00703585 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7771: 004ea31d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 7772: 00aa8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7773: 00652099 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7773: 006520d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7774: 0053a459 62 FUNC GLOBAL DEFAULT 12 helper_VMULOSB │ │ │ │ 7775: 002c13b5 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7776: 00735f55 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7776: 00735f8d 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7777: 00a9a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7778: 00ae7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7779: 0052cbf9 292 FUNC GLOBAL DEFAULT 12 helper_xvmadddp │ │ │ │ 7780: 00a9c630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7781: 00aa4b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7782: 00aa8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7783: 009aad90 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ 7784: 0053a4d9 62 FUNC GLOBAL DEFAULT 12 helper_VMULOSH │ │ │ │ - 7785: 007034ed 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7785: 00703525 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7786: 004a496d 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7787: 00ae82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7788: 006aaafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7788: 006aab35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7789: 00aa8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7790: 00aa0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7791: 006a22bd 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7791: 006a22f5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7792: 004647dd 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7793: 003d2e4d 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7794: 00ae8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7795: 00ae8de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 7796: 006e0311 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7797: 006d78fd 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7796: 006e0349 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7797: 006d7935 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7798: 00ae7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7799: 006855f9 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7799: 00685631 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7800: 00ae8eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7801: 00ae909e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7802: 005d6505 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7802: 005d6525 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7803: 00ae8d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7804: 0053a545 42 FUNC GLOBAL DEFAULT 12 helper_VMULOSW │ │ │ │ 7805: 00ae9278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7806: 005979a1 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7806: 005979c1 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7807: 00ae85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7808: 00ae8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7809: 00a9e074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7810: 0069bb05 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7810: 0069bb3d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7811: 0028a651 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7812: 006b96c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7812: 006b96f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7813: 0048ed7d 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7814: 00285d01 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7815: 009e6d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7816: 00aadc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7817: 00ae7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7818: 00aaf228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7819: 00399c25 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7820: 00ae88ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7821: 00ae83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7822: 006afded 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7822: 006afe25 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7823: 004f7ced 108 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_vtb │ │ │ │ - 7824: 00691265 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7825: 0060286d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7824: 0069129d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7825: 0060288d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7826: 009e9508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7827: 00ae6d8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7828: 00ae6d62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7829: 003d756d 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7830: 006f14dd 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7830: 006f1515 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7831: 009e98a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7832: 006692b9 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7832: 006692f1 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7833: 00aa069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7834: 00a9ff5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7835: 00703d51 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7836: 00700485 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7835: 00703d89 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7836: 007004bd 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7837: 00486535 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7838: 00ae9388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7839: 00aa5008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7840: 00ae8c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7841: 00ae7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7842: 00ae888a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7843: 00aa5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7844: 006b051d 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7845: 005f0d4d 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7844: 006b0555 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7845: 005f0d6d 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7846: 00aa8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7847: 006b4979 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7847: 006b49b1 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7848: 00ae7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ - 7849: 00586571 54 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ + 7849: 00586591 54 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ 7850: 0047cf3d 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7851: 006e2e1d 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7851: 006e2e55 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7852: 0026e8ed 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7853: 00ab118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 7854: 0044ac5d 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7855: 005e2ef1 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7855: 005e2f11 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7856: 0053a5ad 62 FUNC GLOBAL DEFAULT 12 helper_VMULOUB │ │ │ │ 7857: 00ae77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7858: 00701169 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7858: 007011a1 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7859: 00aad4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7860: 00a9a288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7861: 00a008d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhpx │ │ │ │ 7862: 00aa9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7863: 009ac75c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 7864: 0053a62d 62 FUNC GLOBAL DEFAULT 12 helper_VMULOUH │ │ │ │ - 7865: 005dd1e1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7866: 0070f979 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7865: 005dd201 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7866: 0070f9b1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7867: 002847b5 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 7868: 004bfe45 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7869: 00aa5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7870: 00285ac1 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7871: 00694ab5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7871: 00694aed 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7872: 003ab46d 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7873: 00aac3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7874: 00ae8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_PARSE_VECTOR_DSTATE │ │ │ │ 7875: 00aaff78 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7876: 005c0465 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7876: 005c0485 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7877: 0039cb39 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7878: 00ae73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7879: 00ae7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7880: 009fc8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpudz │ │ │ │ - 7881: 008b3d10 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7881: 008b3d48 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7882: 00ae8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_DSTATE │ │ │ │ 7883: 0027cc99 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7884: 006d4cd9 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7885: 006fe809 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7886: 0072e095 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7884: 006d4d11 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7885: 006fe841 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7886: 0072e0cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7887: 00ae89c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 7888: 004e5c95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7889: 0053a699 42 FUNC GLOBAL DEFAULT 12 helper_VMULOUW │ │ │ │ 7890: 00aaa550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 7891: 00525071 280 FUNC GLOBAL DEFAULT 12 helper_DRSP │ │ │ │ - 7892: 006b0051 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7892: 006b0089 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7893: 00a00434 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsmul │ │ │ │ 7894: 00ae93fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 7895: 0071a891 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7895: 0071a8c9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7896: 0043b385 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7897: 00ae6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7898: 00ae71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ - 7899: 0057c4f9 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ + 7899: 0057c51d 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ 7900: 00aa7db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7901: 0027c8c5 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7902: 00524a8d 188 FUNC GLOBAL DEFAULT 12 helper_DRRNDQ │ │ │ │ 7903: 00ab0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7904: 00ae86aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7905: 004ebdf5 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7906: 0057b0dd 100 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ - 7907: 006c50a1 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7906: 0057b101 100 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ + 7907: 006c50d9 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7908: 00ab093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7909: 006a48dd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7910: 0070f9ed 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 7911: 0072fc99 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 7909: 006a4915 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7910: 0070fa25 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7911: 0072fcd1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 7912: 00ae7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7913: 00457bc1 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7914: 006d99ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7914: 006d99e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7915: 009acd54 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7916: 00341c39 12 FUNC GLOBAL DEFAULT 12 DBDMA_kick │ │ │ │ 7917: 00ae8b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7918: 00ab18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7919: 003d9679 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7920: 00ae7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 7921: 005f2f9d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7921: 005f2fbd 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7922: 00ae87e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 7923: 0071d7f5 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7923: 0071d82d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 7924: 00aa2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_EVENT │ │ │ │ - 7925: 005f8d09 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7925: 005f8d29 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7926: 00aabd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7927: 006f155d 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7927: 006f1595 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7928: 00aa0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7929: 004f0929 72 FUNC GLOBAL DEFAULT 12 ppc32_cpu_write_elf32_note │ │ │ │ 7930: 00ae912e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7931: 002bb62d 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7932: 0068ec1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7932: 0068ec55 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7933: 00aa6efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROP_EVENT │ │ │ │ - 7934: 0064c4a9 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7935: 006a5499 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7934: 0064c4c9 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7935: 006a54d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7936: 00a9b820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7937: 006e5ced 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7938: 00721301 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7937: 006e5d25 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7938: 00721339 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7939: 00aaf5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 7940: 00ae8680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7941: 00ae8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_MSG_RECV_DSTATE │ │ │ │ 7942: 009f82c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVDP │ │ │ │ 7943: 00ae7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7944: 00ae6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7945: 00649221 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7945: 00649241 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7946: 00472e6d 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7947: 00ae809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7948: 00aaa7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7949: 00ae8e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7950: 009f9b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_check_status │ │ │ │ 7951: 00ac6694 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 7952: 0028e6a5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7953: 00ae7d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7954: 00a9cbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7955: 0047ef09 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7956: 0038fc51 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7957: 00ae739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7958: 006ddfd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7958: 006de009 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7959: 004d50e9 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7960: 00285161 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7961: 00703b59 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7961: 00703b91 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7962: 00a9d600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 7963: 004ccdb9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ 7964: 00a00bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsb │ │ │ │ - 7965: 008c82ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7965: 008c8324 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7966: 00a9eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7967: 002bbf59 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7968: 00ae7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7969: 00aaa6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7970: 00ab174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7971: 0035f661 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 7972: 00aad408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7973: 00284d79 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7974: 0067c639 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7974: 0067c671 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7975: 00a00b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsh │ │ │ │ 7976: 0047cd25 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7977: 00ae7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 7978: 004ac785 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 7979: 0057b91d 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ + 7979: 0057b941 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ 7980: 00486c3d 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7981: 00ae8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7982: 00aa6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ 7983: 0053906d 128 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp │ │ │ │ - 7984: 006e1465 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7984: 006e149d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7985: 00ae8f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7986: 00ac55a4 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7987: 00693701 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7987: 00693739 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7988: 0046dbad 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7989: 00397cd9 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7990: 00ae6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7991: 00ae6d82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7992: 00ae84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 7993: 004c62ed 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7994: 00a9eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7995: 006784b9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7996: 0057b80d 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ - 7997: 00693e0d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7995: 006784f1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7996: 0057b831 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ + 7997: 00693e45 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7998: 004eeda9 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7999: 00ab16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8000: 009ff540 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuidz │ │ │ │ 8001: 00437b71 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8002: 00a00ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsw │ │ │ │ 8003: 004ed991 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8004: 003fcf8d 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8005: 00a9d238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8006: 004a2bfd 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8007: 00a9c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8008: 00ae880a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8009: 004ea865 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8010: 00ae89a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8011: 00ae8c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8012: 0070e1e5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8012: 0070e21d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8013: 00a9baf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8014: 00aa121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8015: 00ae88b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8016: 00703431 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8016: 00703469 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8017: 00ae992e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8018: 00a9d1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8019: 00ab0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8020: 005dd245 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8020: 005dd265 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8021: 00aa48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8022: 005bddc9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8022: 005bdde9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8023: 009ed918 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8024: 0031d765 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8025: 00479b95 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8026: 0040569d 920 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8027: 00436bcd 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8028: 00ac5120 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8029: 00aa5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8030: 002a367d 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8031: 0027ca29 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8032: 006cf0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8033: 006e5769 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8034: 006adb31 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8032: 006cf0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8033: 006e57a1 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8034: 006adb69 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8035: 00a9be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8036: 006fe529 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8036: 006fe561 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8037: 00ae908e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_SET_DSTATE │ │ │ │ 8038: 00ae7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8039: 0047c8d5 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8040: 006da3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8040: 006da435 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8041: 002882d5 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8042: 00ab4780 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8043: 00aa1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8044: 00ae91d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8045: 00ae92ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8046: 00999c80 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8047: 00ae9374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8048: 00aa91a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8049: 006b1179 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8049: 006b11b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8050: 00aa153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8051: 00aa4f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8052: 009f93cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ 8053: 004f4691 38 FUNC GLOBAL DEFAULT 12 helper_store_40x_pid │ │ │ │ - 8054: 00623bb5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8054: 00623bd5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8055: 00ae834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8056: 005acfa1 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8056: 005acfc1 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8057: 004edaa9 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8058: 00479e1d 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8059: 0060c16d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8059: 0060c18d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8060: 00a9d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8061: 006e7475 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8061: 006e74ad 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8062: 00aafd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_GET_EVENT │ │ │ │ 8063: 00ae7914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8064: 0028c89d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8065: 00aaa760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ 8066: 00aa6e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PATH_EVENT │ │ │ │ - 8067: 006c5125 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ - 8068: 0057b895 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ + 8067: 006c515d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8068: 0057b8b9 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ 8069: 00ae91fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8070: 005d00f5 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8070: 005d0115 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8071: 004a2799 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8072: 00ae81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_UNMAP_DSTATE │ │ │ │ 8073: 00ae8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8074: 00ab29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8075: 00aa8a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8076: 00aa8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8077: 0054210d 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_pit │ │ │ │ @@ -8084,235 +8084,235 @@ │ │ │ │ 8080: 003c48c5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8081: 004d5be9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8082: 00ae8ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8083: 00ae863e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8084: 00ae7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8085: 003fbd81 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8086: 00ae7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8087: 00722c59 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8087: 00722c91 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8088: 00ae798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8089: 00a9abd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8090: 00602ebd 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8090: 00602edd 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8091: 0028e4e1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8092: 00ae6d3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8093: 0028e521 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 8094: 00aa1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 8095: 0061cab1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8095: 0061cad1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8096: 00ab0ad4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8097: 00ae7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8098: 00723a89 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8098: 00723ac1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8099: 00ae7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8100: 00614815 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8100: 00614835 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8101: 00438801 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8102: 0047d911 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8103: 00aadd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8104: 00a9d6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8105: 006e5511 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8106: 005bf291 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8107: 006f1ac9 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8105: 006e5549 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8106: 005bf2b1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8107: 006f1b01 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8108: 004382bd 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8109: 00ae7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8110: 0063b299 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8111: 006a7ff1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8112: 00608551 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8110: 0063b2b9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8111: 006a8029 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8112: 00608571 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8113: 0040d0a9 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8114: 0068e029 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 8115: 0085b230 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8114: 0068e061 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8115: 0085b268 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8116: 004e8771 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8117: 00713c19 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8117: 00713c51 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8118: 00ae8bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8119: 00ae6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8120: 0059a065 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8120: 0059a085 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8121: 00aa2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8122: 00ae8f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8123: 00aa10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8124: 00618a45 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8125: 0063a3f5 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8124: 00618a65 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8125: 0063a415 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8126: 002aecf9 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8127: 00ae6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8128: 004f5665 260 FUNC GLOBAL DEFAULT 12 ppc_cpu_tlb_fill │ │ │ │ 8129: 00ae919c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8130: 00aaa3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8131: 006f0fd9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8131: 006f1011 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8132: 009eb2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8133: 004f235d 1340 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 8134: 00aa8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8135: 00706921 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8136: 0071c36d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8135: 00706959 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8136: 0071c3a5 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8137: 002f293d 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8138: 0068345d 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8138: 00683495 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8139: 00ae84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8140: 00414845 92 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8141: 00ab07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8142: 009ad4a0 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8143: 00284d11 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 8144: 002bf401 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8145: 00ae70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8146: 00ae9954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8147: 005bd3d5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8147: 005bd3f5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8148: 00aa27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8149: 00ae921e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8150: 00618a3d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8150: 00618a5d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8151: 00445d21 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8152: 00aa8594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8153: 00aa0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8154: 002d9885 76 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8155: 00ae7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8156: 00ae813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8157: 006e8259 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8157: 006e8291 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8158: 00ae7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8159: 005422b1 2 FUNC GLOBAL DEFAULT 12 spr_noaccess │ │ │ │ 8160: 00ae6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8161: 002c0ebd 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8162: 00ae842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8163: 00aa5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8164: 00aa4528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8165: 00aae0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8166: 00ae86ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8167: 00aaa4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8168: 005bdbb1 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8168: 005bdbd1 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8169: 00ab26d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8170: 00ae8c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8171: 00ae76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8172: 006f2751 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8173: 005c1a49 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8172: 006f2789 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8173: 005c1a69 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8174: 004d5c71 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8175: 00ae76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8176: 005f9195 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8176: 005f91b5 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8177: 004bc349 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8178: 00525cf9 368 FUNC GLOBAL DEFAULT 12 helper_DENBCD │ │ │ │ 8179: 00aa7438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8180: 00270775 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8181: 00ae7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8182: 00ae884e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8183: 0041b311 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8184: 006e4c95 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8184: 006e4ccd 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8185: 00ae83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8186: 006c7f19 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8186: 006c7f51 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8187: 00ae7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8188: 006eef6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8188: 006eefa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8189: 00aa4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8190: 00ae91c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8191: 004e509d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8192: 002e452d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8193: 00ae8ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8194: 0059f4e1 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8195: 00686735 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8194: 0059f501 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8195: 0068676d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8196: 004edd15 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8197: 00ab12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8198: 004d7501 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8199: 00ae79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8200: 00ae7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8201: 00ab1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 8202: 005ef729 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8202: 005ef749 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8203: 009aca78 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8204: 00541d7d 300 FUNC GLOBAL DEFAULT 12 helper_store_hdecr │ │ │ │ 8205: 00aab4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8206: 0039b991 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8207: 00ae7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8208: 00ae7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8209: 00aacbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8210: 00aa3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8211: 00ae7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8212: 004d7da9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8213: 00aa701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_PARSE_VECTOR_EVENT │ │ │ │ 8214: 00ae795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8215: 0083ca4c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8216: 006d6ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8217: 00643eb9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8218: 006b0ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8215: 0083ca84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8216: 006d6b09 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8217: 00643ed9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8218: 006b0ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8219: 00aa0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8220: 00289d65 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8221: 004e89b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8222: 009eb26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8223: 007041c5 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8223: 007041fd 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8224: 0046f029 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8225: 00678569 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8225: 006785a1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8226: 00aaf778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8227: 00ae9056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_FP_IGNORE_DSTATE │ │ │ │ 8228: 00324259 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8229: 00ae8b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8230: 00ae870a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8231: 006c7465 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8231: 006c749d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8232: 00ab0414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8233: 006d379d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8233: 006d37d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8234: 00ae836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8235: 00642b7d 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8235: 00642b9d 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8236: 00a9d760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8237: 00aa707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_EVENT │ │ │ │ 8238: 00a9f820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8239: 00ae7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8240: 009f05f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8241: 00ae87a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8242: 00ae933e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8243: 004e3af5 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8244: 00ae7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8245: 006a8c59 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8245: 006a8c91 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8246: 00ae79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8247: 0070395d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8247: 00703995 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8248: 00aa2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8249: 00aaf8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8250: 006acbe9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8250: 006acc21 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8251: 00ab2c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8252: 00aa6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8253: 00aada78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8254: 00ae7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8255: 00727129 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8255: 00727161 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8256: 00aaaba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8257: 00ae724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8258: 00357a81 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8259: 006b52b5 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8259: 006b52ed 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8260: 0044f70d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8261: 00ae738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8262: 0071aa69 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8262: 0071aaa1 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8263: 00ae86d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8264: 008f5048 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8265: 0057c5b5 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ + 8265: 0057c5d9 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ 8266: 00aad9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8267: 006f3649 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8268: 00719ac1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8267: 006f3681 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8268: 00719af9 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8269: 00aa9ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8270: 00ae818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8271: 00aa14bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8272: 00aa1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8273: 0047626d 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8274: 006b6531 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8274: 006b6569 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8275: 004ebd21 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8276: 00aad3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8277: 00602705 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8277: 00602725 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8278: 00443ff1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8279: 0052ce39 284 FUNC GLOBAL DEFAULT 12 helper_xvnmadddp │ │ │ │ 8280: 00aaf3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 8281: 0057b701 140 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ + 8281: 0057b725 140 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ 8282: 002bdac1 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8283: 00371281 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8284: 004e4fe1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8285: 00475acd 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8286: 00a9dcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8287: 0069fcad 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8287: 0069fce5 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8288: 003909f9 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8289: 0028ae99 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8290: 00ae8d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8291: 00291c9d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8292: 006b6d85 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8292: 006b6dbd 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8293: 00ae70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8294: 00a9bd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8295: 00ae894a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8296: 00aa39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8297: 00a9b750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8298: 00ae7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8299: 0083c674 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8299: 0083c6ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8300: 0048a80d 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8301: 00aa2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8302: 00ab12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8303: 00ae921c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8304: 00aae944 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8305: 006e67c9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8305: 006e6801 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8306: 004d5cf9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8307: 0063bfa5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8307: 0063bfc5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8308: 00aa20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8309: 004be601 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8310: 0047711d 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8311: 00541a65 66 FUNC GLOBAL DEFAULT 12 helper_book3s_trace │ │ │ │ 8312: 00aafef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8313: 002ed3c1 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8314: 00ae736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ @@ -8321,34 +8321,34 @@ │ │ │ │ 8317: 0099fcec 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8318: 0025c681 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8319: 00aa85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8320: 00460f19 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8321: 00ae6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8322: 00284d89 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8323: 004ac689 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8324: 005c652d 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8324: 005c654d 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8325: 00aa6724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8326: 00aa1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8327: 00ae84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8328: 009f57fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4 │ │ │ │ 8329: 00ae7d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8330: 00aa4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8331: 00618e0d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8331: 00618e2d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8332: 00ae856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8333: 00486b8d 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8334: 0028e5e1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8335: 00ae8ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8336: 00ae7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8337: 00aaa190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8338: 00a9a48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8339: 00aa138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8340: 005c9481 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8340: 005c94a1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8341: 00ae84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8342: 006e2681 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8343: 006acf19 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8342: 006e26b9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8343: 006acf51 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8344: 00aad678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8345: 00528a75 106 FUNC GLOBAL DEFAULT 12 helper_FSUBS │ │ │ │ 8346: 00ae8e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8347: 004c6a1d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8348: 00ae6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8349: 00467039 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8350: 00a9b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ @@ -8357,386 +8357,386 @@ │ │ │ │ 8353: 00aa8484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8354: 00ae8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8355: 00ae6d9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8356: 0042903d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8357: 009f8034 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULSP │ │ │ │ 8358: 009f8664 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXSP │ │ │ │ 8359: 00ae7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8360: 0085d490 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8361: 005d63e5 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8360: 0085d4c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8361: 005d6405 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8362: 00ae9198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8363: 00aae158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8364: 0026e73d 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8365: 005dcf01 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8365: 005dcf21 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8366: 00ae7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8367: 00aa070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8368: 00ae859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8369: 00ae77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8370: 00439e49 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8371: 00ae7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8372: 00466d9d 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8373: 00ae85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8374: 004d2959 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8375: 00ae74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8376: 00685d29 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8376: 00685d61 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8377: 00ae8a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8378: 006ed649 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8378: 006ed681 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8379: 00ae8e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8380: 009ed1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8381: 00676869 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8381: 006768a1 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8382: 00ae6d4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8383: 0039a15d 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8384: 006f9b9d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8384: 006f9bd5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8385: 00427b85 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8386: 002b398d 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8387: 00450635 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8388: 00aa6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8389: 009f2cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsdiv │ │ │ │ 8390: 00ae70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8391: 006e5f85 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8391: 006e5fbd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8392: 00ae796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8393: 00644425 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8394: 0060eb35 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8393: 00644445 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8394: 0060eb55 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8395: 0041ad65 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8396: 00a9cd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8397: 00ae731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8398: 002ed405 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8399: 0034de61 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8400: 00ae786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8401: 004395c9 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8402: 00445a35 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8403: 00a9c920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8404: 0031e841 144 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ - 8405: 00682ded 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8406: 005f7229 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8407: 006fd87d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8405: 00682e25 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8406: 005f7249 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8407: 006fd8b5 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8408: 00ae9110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8409: 00aaa010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8410: 00529a99 94 FUNC GLOBAL DEFAULT 12 helper_evfststeq │ │ │ │ 8411: 00ae6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8412: 00ae8848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8413: 009aaca4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8414: 006ef4a1 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8414: 006ef4d9 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8415: 0025eda5 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8416: 00aa6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_READB_EVENT │ │ │ │ 8417: 00ae7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8418: 00ae8e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8419: 004d2899 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8420: 00a9c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8421: 0068aefd 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8421: 0068af35 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8422: 002bcab9 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8423: 00284341 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8424: 00a9d188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8425: 00ae8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8426: 004f444d 132 FUNC GLOBAL DEFAULT 12 helper_store_sr │ │ │ │ 8427: 00457d49 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8428: 00ae75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8429: 005e28a1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8429: 005e28c1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8430: 00aaec0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8431: 00aa0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8432: 006ab205 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8432: 006ab23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8433: 00aa066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8434: 005bcbf9 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8435: 006a949d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8434: 005bcc19 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8435: 006a94d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8436: 00aac650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8437: 00aadd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8438: 00aa7d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8439: 006b60f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8440: 006075a5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8439: 006b612d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8440: 006075c5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8441: 00493b59 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8442: 00ade630 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8443: 00ae8624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8444: 006a2429 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8445: 0061d7b9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8444: 006a2461 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8445: 0061d7d9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8446: 00ae9240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8447: 00a9bcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8448: 00ae7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8449: 00ae79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8450: 002ae411 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8451: 00ae8c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8452: 00a9bdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8453: 00280b21 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8454: 006db675 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8455: 0057b409 112 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ - 8456: 00624749 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8454: 006db6ad 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8455: 0057b42d 112 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ + 8456: 00624769 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8457: 00ae8d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8458: 0052d071 244 FUNC GLOBAL DEFAULT 12 helper_xvmaddsp │ │ │ │ 8459: 009e8dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8460: 00ab2dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8461: 00ae8ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8462: 002e23c1 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8463: 0058ea49 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8463: 0058ea69 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8464: 00ae8dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8465: 00695e31 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8465: 00695e69 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8466: 00ae85ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8467: 00460a51 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8468: 00694f95 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8468: 00694fcd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8469: 00ae7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8470: 00ae750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8471: 00aa9d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8472: 005d5bfd 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8472: 005d5c1d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8473: 00ae7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ - 8474: 0057b479 112 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ + 8474: 0057b49d 112 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ 8475: 00ae8f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8476: 00291761 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8477: 00aa5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8478: 002f205d 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8479: 00aa7c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8480: 00731a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8481: 0072cb55 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8480: 00731acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8481: 0072cb8d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8482: 002e3b09 404 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8483: 00ae7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8484: 005ba9e5 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8484: 005baa05 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8485: 00aa2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8486: 00ae7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8487: 00aa0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8488: 00ae92d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8489: 00ae7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8490: 00a9eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8491: 009e8590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8492: 00ae79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8493: 00aac960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8494: 00ae88ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8495: 00a9e584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8496: 009aa518 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8497: 006f9c95 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8497: 006f9ccd 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8498: 009e0f24 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8499: 006b53b1 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8499: 006b53e9 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8500: 00ae70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8501: 009e0f44 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8502: 00317a1d 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8503: 009e0f84 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8504: 0039aa8d 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8505: 00585f2d 168 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ - 8506: 0067892d 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8505: 00585f4d 168 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ + 8506: 00678965 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8507: 00ab184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8508: 0070a0a9 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8509: 0057cc95 556 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ - 8510: 006adeed 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8508: 0070a0e1 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8509: 0057ccb9 556 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ + 8510: 006adf25 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8511: 00a9a18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8512: 00ae6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8513: 00327689 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 8514: 006feb0d 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8514: 006feb45 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8515: 004c1739 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8516: 00aadea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8517: 00aab830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8518: 002e2b65 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8519: 0027f1e9 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8520: 006af4c5 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8520: 006af4fd 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8521: 00541521 76 FUNC GLOBAL DEFAULT 12 powerpc_checkstop │ │ │ │ 8522: 00ae71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8523: 00ab1a6c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8524: 00600549 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8524: 00600569 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8525: 004bad45 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8526: 00ae99a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8527: 00529c25 16 FUNC GLOBAL DEFAULT 12 helper_efdcfsid │ │ │ │ 8528: 0039bd55 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8529: 00601cc5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8529: 00601ce5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8530: 00529a35 100 FUNC GLOBAL DEFAULT 12 helper_evfststgt │ │ │ │ 8531: 00a01220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrefp │ │ │ │ - 8532: 0072cabd 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8532: 0072caf5 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8533: 009fab00 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxws │ │ │ │ 8534: 00530ca9 204 FUNC GLOBAL DEFAULT 12 helper_XSCVQPUQZ │ │ │ │ 8535: 00aa61d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8536: 0068d291 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8536: 0068d2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8537: 00ae7476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8538: 00472db9 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8539: 00a02cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWE │ │ │ │ - 8540: 005d64fd 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8540: 005d651d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8541: 00aa8274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8542: 0039af0d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8543: 0068dfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8543: 0068dfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8544: 0032d1d9 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8545: 00aaad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8546: 00ae8e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8547: 00ae9354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8548: 0072ca11 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8548: 0072ca49 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 8549: 00ae8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_CONFIGURED_DSTATE │ │ │ │ - 8550: 007250a9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8550: 007250e1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8551: 00aa0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8552: 006f3a59 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8552: 006f3a91 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8553: 00ae807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8554: 00ae8ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8555: 00aa2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8556: 00ab0aa8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8557: 00aa87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8558: 00ae738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8559: 004d7f91 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8560: 00280bd1 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8561: 006b96fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8562: 006ab2f5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8561: 006b9735 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8562: 006ab32d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8563: 004a5f5d 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8564: 006fdb8d 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8564: 006fdbc5 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8565: 0028d5e5 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8566: 006fea35 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8567: 0060058d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8566: 006fea6d 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8567: 006005ad 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8568: 00ae9440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8569: 00ae6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8570: 00ae7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8571: 00ae779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8572: 00aa081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8573: 002834b1 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8574: 002f2c65 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8575: 00ae87f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8576: 00290f71 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8577: 00ae8adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8578: 006d4949 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8578: 006d4981 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8579: 002be709 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8580: 00a9ad84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8581: 00ac5a18 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8582: 00aaa330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8583: 006e6eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8583: 006e6ef1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8584: 00324465 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8585: 00ae7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8586: 0052b471 220 FUNC GLOBAL DEFAULT 12 helper_xsredp │ │ │ │ 8587: 00ab0234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8588: 006b149d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8589: 00679a95 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8588: 006b14d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8589: 00679acd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8590: 0043b5c5 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8591: 00ae838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8592: 004cede5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8593: 0059c9e5 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8593: 0059ca05 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8594: 00323c79 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8595: 0071c145 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8595: 0071c17d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8596: 00437bdd 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8597: 002ace29 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8598: 003466d9 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8599: 0071093d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8600: 006cf1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8601: 0068acd5 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8599: 00710975 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8600: 006cf225 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8601: 0068ad0d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8602: 00aac038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8603: 0069b189 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8603: 0069b1c1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8604: 00ab14b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8605: 009ad814 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8606: 009f40c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_exp │ │ │ │ 8607: 004c66ed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8608: 00a9f9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8609: 00ab0394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8610: 0058688d 272 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ + 8610: 005868ad 272 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ 8611: 00aae3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8612: 004b9879 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8613: 00413fd5 94 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8614: 00aa4f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8615: 006643d5 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8615: 0066440d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8616: 00ae829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_DSTATE │ │ │ │ 8617: 00a9fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8618: 006865e9 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8618: 00686621 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8619: 00ae6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8620: 009fdb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsumsws │ │ │ │ 8621: 00aa2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8622: 00371221 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8623: 009ed57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8624: 006e5499 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8624: 006e54d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8625: 00a04088 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfid │ │ │ │ 8626: 0031d6b1 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8627: 00ae900a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8628: 004acd89 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8629: 00ae7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8630: 00a9b4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8631: 002e9341 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8632: 00ae73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8633: 002cc495 70 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8634: 00ae87cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8635: 005a9709 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8635: 005a9729 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8636: 00ae8d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8637: 00aa4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8638: 00438341 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8639: 006f9d85 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8640: 006c7759 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8639: 006f9dbd 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8640: 006c7791 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8641: 00291141 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8642: 003a9b91 228 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8643: 006f4295 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8643: 006f42cd 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8644: 00aa3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8645: 005f6681 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8645: 005f66a1 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8646: 00ae8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8647: 00375a2d 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8648: 00ab1b8c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 8649: 009f9558 132 OBJECT GLOBAL DEFAULT 24 helper_info_brinc │ │ │ │ - 8650: 00690979 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8650: 006909b1 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8651: 009adf1c 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8652: 005385f9 92 FUNC GLOBAL DEFAULT 12 helper_vmaddfp │ │ │ │ 8653: 00ae7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8654: 00ab1f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8655: 00aab700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8656: 009f80b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVSP │ │ │ │ 8657: 009eb794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8658: 002c4719 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8659: 004eb5cd 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8660: 00621f59 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8660: 00621f79 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8661: 00ae8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_WRITE_DSTATE │ │ │ │ 8662: 009ece44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ - 8663: 00587f91 640 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ + 8663: 00587fb1 640 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ 8664: 00ae8bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8665: 006cf559 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8665: 006cf591 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8666: 004ec459 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8667: 00ae6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8668: 006dd535 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8668: 006dd56d 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8669: 00ae8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8670: 00aa1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8671: 002ec399 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 8672: 00aa6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_READ_EVENT │ │ │ │ - 8673: 0085dee8 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8673: 0085df20 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8674: 004be229 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8675: 00a9f880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8676: 002bfead 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8677: 00ae8ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8678: 00730679 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8679: 006d95dd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8678: 007306b1 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8679: 006d9615 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8680: 0046c761 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8681: 00ae73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8682: 00aa60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8683: 009eb9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8684: 008c82bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8684: 008c82f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8685: 00aa59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8686: 00ae9998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8687: 00aa3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8688: 00ae920a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8689: 00ae7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REQUEST_DSTATE │ │ │ │ 8690: 00ae6d44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8691: 00ae75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8692: 00ab1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8693: 006cb901 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8694: 005a9fc5 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8693: 006cb939 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8694: 005a9fe5 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8695: 00a9bf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8696: 00aa076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8697: 0040cfc5 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8698: 006af685 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8698: 006af6bd 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8699: 00aadc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8700: 006019ed 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8700: 00601a0d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8701: 00aad3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8702: 00ae7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8703: 0070e7c1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8703: 0070e7f9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8704: 00a9f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8705: 006c7d89 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8706: 006a4b1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8707: 006bf6e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8705: 006c7dc1 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8706: 006a4b55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8707: 006bf719 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8708: 00aa4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8709: 00a9dd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8710: 00aadce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8711: 00ae7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8712: 00aa7c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8713: 00731a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8713: 00731a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8714: 00280c7d 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8715: 004e7bb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8716: 00734d85 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8716: 00734dbd 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8717: 00ae7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8718: 002d9791 72 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8719: 00aa8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 8720: 00ae8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROPLEN_DSTATE │ │ │ │ - 8721: 0060af0d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8721: 0060af2d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8722: 004c19d1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8723: 0053fdad 4 FUNC GLOBAL DEFAULT 12 helper_vcipherlast │ │ │ │ 8724: 00ae8b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8725: 00ae84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8726: 005bac85 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8727: 005f6661 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8726: 005baca5 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8727: 005f6681 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8728: 00ae70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8729: 00ae7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8730: 004d1a51 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8731: 006b9e41 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8731: 006b9e79 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8732: 00aaaa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8733: 00ae7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8734: 00a9ad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8735: 009fb550 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxds │ │ │ │ 8736: 00ae9000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8737: 00ae80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8738: 00ae7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8748,748 +8748,748 @@ │ │ │ │ 8744: 0047399d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8745: 00aaa150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8746: 00ae9130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8747: 00293945 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8748: 00ae8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PATH_DSTATE │ │ │ │ 8749: 00aaefa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ 8750: 009fc0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvhpdp │ │ │ │ - 8751: 00601059 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8751: 00601079 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8752: 00ae7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8753: 00a064a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQQ │ │ │ │ - 8754: 005e9549 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8754: 005e9569 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8755: 00aa2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 8756: 004d20f5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8757: 00a9ae84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8758: 00ae8fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 8759: 00ae7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8760: 00ae8e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8761: 00aacc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8762: 00a007d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbox │ │ │ │ - 8763: 0063b6b9 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8764: 005f8bc9 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8765: 006b6a6d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8763: 0063b6d9 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8764: 005f8be9 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8765: 006b6aa5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 8766: 004bc8f5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8767: 00ae961c 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8768: 006afb35 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8768: 006afb6d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8769: 00ae7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ 8770: 00a028d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipherlast │ │ │ │ - 8771: 006ea425 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8772: 00726bf1 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8771: 006ea45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8772: 00726c29 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8773: 00490fe5 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 8774: 0053294d 224 FUNC GLOBAL DEFAULT 12 helper_xvrspic │ │ │ │ - 8775: 006bbc69 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8776: 006e590d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8775: 006bbca1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8776: 006e5945 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8777: 00aa16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8778: 00a059cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTSQRT │ │ │ │ 8779: 00aad358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8780: 00719935 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8780: 0071996d 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8781: 005299dd 88 FUNC GLOBAL DEFAULT 12 helper_evfststlt │ │ │ │ 8782: 00ab1b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8783: 00ae99d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8784: 00ae7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8785: 00ae7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8786: 006e4245 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8786: 006e427d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8787: 00ae764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8788: 005ace59 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8788: 005ace79 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8789: 009fc864 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpuwz │ │ │ │ 8790: 00ae8b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 8791: 004d1d79 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8792: 00532a2d 260 FUNC GLOBAL DEFAULT 12 helper_xvrspim │ │ │ │ 8793: 00aabe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8794: 00ae7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8795: 00325ee5 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8796: 00ab1e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8797: 00532b31 260 FUNC GLOBAL DEFAULT 12 helper_xvrspip │ │ │ │ 8798: 00490cb9 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8799: 0028e319 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8800: 00490669 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8801: 00a9f290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8802: 00a9abf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8803: 008c82c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8803: 008c82fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8804: 00aa6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 8805: 00aa1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8806: 00aaf91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8807: 00ae921a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8808: 0052a019 66 FUNC GLOBAL DEFAULT 12 helper_efdtsteq │ │ │ │ 8809: 00ae7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8810: 0052e2bd 54 FUNC GLOBAL DEFAULT 12 helper_xscmpodp │ │ │ │ 8811: 00532c35 260 FUNC GLOBAL DEFAULT 12 helper_xvrspiz │ │ │ │ 8812: 00ae7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8813: 00aa0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8814: 00471761 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8815: 00aa95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 8816: 0044c431 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8817: 005e1525 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8817: 005e1545 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8818: 00a9d730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8819: 00ae7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8820: 0052dcb1 156 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQDP │ │ │ │ 8821: 00a9ce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8822: 00286b15 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8823: 002b3fa9 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8824: 00ae89aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 8825: 004d1781 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8826: 009ac880 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8827: 00ae92ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8828: 005ffdf5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8828: 005ffe15 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8829: 00aa25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8830: 00ae752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8831: 006c3cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8832: 006e0d31 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8831: 006c3cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8832: 006e0d69 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8833: 0029286d 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ 8834: 00a06080 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTQPQ │ │ │ │ - 8835: 0069b059 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8835: 0069b091 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8836: 0028d52d 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8837: 006b616d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8838: 006d9f61 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8839: 006eed8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8837: 006b61a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8838: 006d9f99 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8839: 006eedc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8840: 00ab06e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8841: 00a9f8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8842: 002e2e89 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8843: 00aadb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8844: 0072e0e9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8844: 0072e121 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8845: 002a8dfd 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8846: 0052a455 220 FUNC GLOBAL DEFAULT 12 helper_XSSUBDP │ │ │ │ 8847: 00aa9788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8848: 00392311 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8849: 002a077d 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8850: 006e90fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8850: 006e9135 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8851: 0028ebad 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 8852: 004bc161 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8853: 00aa67a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 8854: 0072c5ad 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 8854: 0072c5e5 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 8855: 009f2db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efssub │ │ │ │ - 8856: 00717d01 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8856: 00717d39 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8857: 004da3ad 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8858: 0072cf69 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8858: 0072cfa1 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8859: 00440e49 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8860: 0060e725 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8860: 0060e745 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8861: 00ae910c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8862: 00aa9298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8863: 0027b989 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8864: 00337301 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8865: 002839ed 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 8866: 004cf885 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8867: 00ae9114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8868: 004a61fd 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8869: 004eb851 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 8870: 00ae8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8871: 009ea690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8872: 00aad9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8873: 00613751 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8873: 00613771 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8874: 00a9e4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8875: 0060ebcd 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8875: 0060ebed 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8876: 00ae909c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8877: 00ae90f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8878: 00a9ada4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8879: 00ae79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8880: 0033e4e9 588 FUNC GLOBAL DEFAULT 12 mos6522_read │ │ │ │ 8881: 00a9bae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8882: 00aaf578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ 8883: 00aa6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_CPU_EVENT │ │ │ │ 8884: 0053c611 32 FUNC GLOBAL DEFAULT 12 helper_vpkudum │ │ │ │ - 8885: 006e96d9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8886: 006bddd1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8887: 006a8479 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8885: 006e9711 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8886: 006bde09 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8887: 006a84b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8888: 00aae7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8889: 00ae6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8890: 003993cd 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8891: 0060e6e1 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8891: 0060e701 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8892: 0053c461 164 FUNC GLOBAL DEFAULT 12 helper_vpkudus │ │ │ │ 8893: 00aab570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8894: 00a9fc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8895: 009ea270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8896: 006a97f9 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8896: 006a9831 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8897: 00aa14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8898: 00529fd5 68 FUNC GLOBAL DEFAULT 12 helper_efdtstgt │ │ │ │ 8899: 00aa097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8900: 00a9ffcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8901: 00ae73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8902: 002e28b9 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ - 8903: 005dd551 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8903: 005dd571 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 8904: 004bfe55 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8905: 006f9e19 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8906: 006ff3d9 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8905: 006f9e51 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8906: 006ff411 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8907: 00ae8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8908: 00393fc1 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 8909: 004c1985 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8910: 006d5159 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8910: 006d5191 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8911: 0039c38d 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8912: 008c8288 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8913: 0071da29 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8912: 008c82c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8913: 0071da61 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8914: 00a9c09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8915: 0026fc6d 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8916: 009f390c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRES │ │ │ │ 8917: 00ae77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8918: 00ae78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8919: 00a9b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8920: 0027f061 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8921: 0027f971 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8922: 009ace98 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8923: 0058eac9 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8923: 0058eae9 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8924: 00ae85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8925: 006c0d95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8926: 006e0669 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8925: 006c0dcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8926: 006e06a1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8927: 00ae8c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8928: 00ab1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8929: 00aa80e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8930: 00ae82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_PVR_DSTATE │ │ │ │ 8931: 009e4dd8 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8932: 00a9f210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8933: 00aa70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_EVENT │ │ │ │ 8934: 0042799d 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8935: 00437879 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8936: 006bc291 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8936: 006bc2c9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8937: 00ae77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8938: 005e9cb5 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8938: 005e9cd5 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8939: 005147ad 6 FUNC GLOBAL DEFAULT 12 ppc_store_msr │ │ │ │ 8940: 00ae77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 8941: 004e6c69 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8942: 006f2bb5 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8942: 006f2bed 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8943: 004da429 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8944: 006e59c9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8944: 006e5a01 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8945: 008f4cb8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 8946: 002bd9e1 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 8947: 004e753d 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8948: 006feb81 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8948: 006febb9 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8949: 004792c5 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8950: 00aa8354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8951: 0070f9f9 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8951: 0070fa31 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8952: 00ae7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8953: 00aab590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8954: 0038c4ad 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8955: 00ae7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8956: 00ae7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8957: 00ae88e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8958: 004694e5 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8959: 002be995 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8960: 003fa1a9 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 8961: 004d2575 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8962: 00a9d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8963: 006e8491 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8963: 006e84c9 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8964: 00283fc5 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8965: 002dfc05 252 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8966: 00497999 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8967: 005bd3b9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8967: 005bd3d9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8968: 00ae7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8969: 00ae744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8970: 00ae8e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8971: 00614945 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8971: 00614965 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8972: 009ea60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8973: 00a9d1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8974: 00ab2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8975: 005b5ab5 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8975: 005b5ad5 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8976: 00ae9060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_DSTATE │ │ │ │ 8977: 00aa3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8978: 005dcd9d 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8978: 005dcdbd 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8979: 004293fd 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8980: 002c1b85 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8981: 00aa8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8982: 00ae7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8983: 00a9f980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8984: 00ae6da1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8985: 00aaac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8986: 0042735d 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8987: 00a11808 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8988: 00ae7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8989: 006dc3c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8989: 006dc401 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8990: 002eef9d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8991: 00aa7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8992: 00aaf7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8993: 00ab2454 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8994: 005bdc35 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8995: 006d19a1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8994: 005bdc55 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8995: 006d19d9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8996: 004f8729 132 FUNC GLOBAL DEFAULT 12 store_40x_pit │ │ │ │ 8997: 002bbc55 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8998: 009ea1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8999: 00a9ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9000: 00ae89d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9001: 004bfe4d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9002: 00450be5 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9003: 00a033a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_hi │ │ │ │ 9004: 00396fbd 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9005: 00aa71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PUT_EVENT │ │ │ │ - 9006: 006f2995 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9006: 006f29cd 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9007: 00aab650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9008: 009aa4c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9009: 004f7395 100 FUNC GLOBAL DEFAULT 12 ppc40x_chip_reset │ │ │ │ 9010: 00aa6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_ENABLE_EVENT │ │ │ │ 9011: 004444a5 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9012: 00ae80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9013: 00aadca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9014: 00ae80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9015: 002bcca9 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9016: 006c9535 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9017: 005b58b9 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9018: 005c75b1 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9016: 006c956d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9017: 005b58d9 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9018: 005c75d1 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9019: 009ac960 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9020: 006f326d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9020: 006f32a5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9021: 0031de51 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9022: 006cc031 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9023: 007036bd 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9022: 006cc069 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9023: 007036f5 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9024: 00ae8f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9025: 004d3861 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9026: 00ae8f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9027: 00ae898a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9028: 006d72ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9028: 006d72e5 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9029: 0028e2d9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9030: 0064cb8d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9030: 0064cbad 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9031: 0051d5a5 116 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr │ │ │ │ - 9032: 00614365 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9032: 00614385 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9033: 0026e829 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9034: 00290df1 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9035: 0039b941 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9036: 00ae8ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9037: 003928c9 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9038: 0052d259 244 FUNC GLOBAL DEFAULT 12 helper_xvnmaddsp │ │ │ │ - 9039: 006d1679 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9039: 006d16b1 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9040: 00ae7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9041: 004d1c45 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9042: 0069a0b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9043: 0067b7c5 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9042: 0069a0ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9043: 0067b7fd 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9044: 00ab1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9045: 006c3d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9045: 006c3dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9046: 0044cf6d 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9047: 002e55e9 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9048: 00ae80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 9049: 007332a5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9049: 007332dd 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9050: 004da12d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9051: 00ae8d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9052: 00a9efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9053: 00aa8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9054: 00a9c820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9055: 00ae79a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9056: 00ae906c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_WRITE_DSTATE │ │ │ │ 9057: 00aad238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9058: 00ae8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9059: 00aa4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9060: 005c2231 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9060: 005c2251 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9061: 00aa1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 9062: 0042128d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9063: 003183ad 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9064: 0028c8e9 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9065: 00ae7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9066: 0052fa41 216 FUNC GLOBAL DEFAULT 12 helper_xscvspdp │ │ │ │ 9067: 00ae7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9068: 009fd5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp │ │ │ │ 9069: 0038c5e9 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9070: 00ae8a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9071: 00aa3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9072: 00ae72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9073: 00ae762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9074: 0071c41d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9074: 0071c455 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9075: 00ae6d10 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9076: 0032d425 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9077: 00aa23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9078: 005aa0b9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9078: 005aa0d9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9079: 0052e9e9 220 FUNC GLOBAL DEFAULT 12 helper_XSMINCDP │ │ │ │ 9080: 003176f9 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9081: 0059c8f9 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9081: 0059c919 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9082: 00ae866c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9083: 00ae87ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9084: 00424dbd 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9085: 006c68d1 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9086: 006e050d 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9085: 006c6909 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9086: 006e0545 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9087: 00999e58 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9088: 006b9be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9089: 006b131d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9088: 006b9c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9089: 006b1355 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9090: 004d26f9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9091: 00ae726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9092: 005a7d65 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9093: 00676d01 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9092: 005a7d85 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9093: 00676d39 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9094: 00ae73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9095: 00ae7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9096: 00ae70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9097: 00aaf258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9098: 004796c5 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9099: 00aaaaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9100: 005d9e35 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9101: 0070e881 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9100: 005d9e55 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9101: 0070e8b9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9102: 00aac8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9103: 00719d09 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 9104: 006d3c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9103: 00719d41 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9104: 006d3cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9105: 00aa05ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9106: 00720b39 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9106: 00720b71 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9107: 00aa4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9108: 00ab1f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9109: 004da4a9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9110: 00ae8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9111: 005c3f75 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9111: 005c3f95 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9112: 0047d355 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9113: 00a046b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHK │ │ │ │ - 9114: 006af0f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9115: 0063b8cd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9114: 006af129 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9115: 0063b8ed 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9116: 00ae7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9117: 0028cdf1 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9118: 00730361 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9118: 00730399 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9119: 00a01bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsiz │ │ │ │ 9120: 00ae7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9121: 00ae8d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9122: 00ac5868 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9123: 00aadc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9124: 00a9b064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9125: 006b2d65 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9125: 006b2d9d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9126: 00aa27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9127: 00aa6104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9128: 004d5511 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9129: 006a6d95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9129: 006a6dcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9130: 00ae858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9131: 006641fd 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9131: 00664235 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9132: 00a9ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9133: 00ae81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_WRITE_DSTATE │ │ │ │ 9134: 00a9ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9135: 006a1775 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9135: 006a17ad 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9136: 00290e01 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9137: 0085d474 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9137: 0085d4ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9138: 00284525 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9139: 0072df49 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9139: 0072df81 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9140: 003886c5 1644 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ 9141: 00523791 168 FUNC GLOBAL DEFAULT 12 helper_DDIV │ │ │ │ - 9142: 006ef111 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9143: 0072e345 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9142: 006ef149 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9143: 0072e37d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9144: 0033be19 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9145: 005c53ed 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9145: 005c540d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9146: 00399e71 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9147: 00697f11 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9147: 00697f49 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9148: 00ae714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9149: 002a8851 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9150: 0061daa9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9150: 0061dac9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9151: 00528ae1 106 FUNC GLOBAL DEFAULT 12 helper_FMUL │ │ │ │ - 9152: 006b9829 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9152: 006b9861 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9153: 009ea588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9154: 00323071 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9155: 0033bcf9 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9156: 0068a015 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9156: 0068a04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9157: 00ae8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_CREATE_DSTATE │ │ │ │ 9158: 00440815 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9159: 00ae6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9160: 00a9e124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9161: 009ad6a0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9162: 005c90a9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9162: 005c90c9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9163: 00ae8742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9164: 002c5e4d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9165: 00aa8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9166: 006eaefd 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9166: 006eaf35 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9167: 0036ffed 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9168: 00a9c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9169: 00ae8aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9170: 009ea168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9171: 003d8e11 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9172: 00529f95 62 FUNC GLOBAL DEFAULT 12 helper_efdtstlt │ │ │ │ 9173: 00a9b7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9174: 0061e5b1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9175: 00601e61 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9174: 0061e5d1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9175: 00601e81 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9176: 00a9af54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9177: 00ae7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9178: 004e15e5 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9179: 00415dd5 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9180: 00aa4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9181: 00aae3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9182: 005cecb5 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9182: 005cecd5 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9183: 004921d5 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9184: 00ae80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9185: 004a5525 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9186: 00ab23a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9187: 00ae92e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9188: 006d6e0d 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9189: 00699969 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9190: 006f8ed5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9191: 006b61e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9188: 006d6e45 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9189: 006999a1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9190: 006f8f0d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9191: 006b621d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9192: 00aa2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9193: 00aa055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9194: 00615099 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9195: 00675d45 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9196: 00682b95 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9194: 006150b9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9195: 00675d7d 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9196: 00682bcd 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9197: 00ae83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9198: 00aac2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9199: 00ab15b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9200: 006d09b9 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9200: 006d09f1 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9201: 00ae9938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 9202: 007265a1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9202: 007265d9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9203: 00ae7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9204: 00ae7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9205: 004a4f81 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9206: 00ae7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9207: 0070e7e9 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9208: 00735f4d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9209: 00700bb1 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9207: 0070e821 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9208: 00735f85 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9209: 00700be9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9210: 0049f595 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9211: 00721329 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9211: 00721361 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9212: 004ee28d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9213: 006ef525 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9213: 006ef55d 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9214: 00331ca1 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9215: 00a9c460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9216: 00ae89da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9217: 00a9f1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9218: 002eebc1 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9219: 00ae8626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9220: 00ae7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9221: 00723e85 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9221: 00723ebd 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9222: 0025efcd 4 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9223: 00ae7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9224: 00ae7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9225: 00ae8d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9226: 00ab1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9227: 004e99b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 9228: 006b2ff1 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9229: 005f7929 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9228: 006b3029 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9229: 005f7949 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9230: 0038c725 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9231: 00a03428 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_lo │ │ │ │ 9232: 0048f56d 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9233: 006b8e09 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9234: 006ee9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9233: 006b8e41 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9234: 006eea05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9235: 00ab18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9236: 009ad740 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9237: 00a9c830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9238: 00ab2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9239: 00aa2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9240: 009fee08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsubfp │ │ │ │ 9241: 00ae943c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9242: 00ae8fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9243: 00aa28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9244: 006c3e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9244: 006c3e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9245: 00ae8a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9246: 005c8b19 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9246: 005c8b39 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9247: 004bc5dd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9248: 00aa6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9249: 00ae9942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9250: 00ae8f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9251: 006930ad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9251: 006930e5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9252: 00ae8e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9253: 004bc865 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9254: 009ed474 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 9255: 0071b7e9 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9255: 0071b821 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9256: 00ae84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9257: 00453005 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9258: 004d677d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9259: 00aa72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_EVENT │ │ │ │ - 9260: 006b6131 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9261: 006b6b2d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9260: 006b6169 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9261: 006b6b65 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9262: 00ae79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9263: 009fce10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumb │ │ │ │ - 9264: 008c827c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9264: 008c82b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9265: 00ae7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9266: 00ae87b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9267: 0028e195 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9268: 009b4440 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9269: 004231c1 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9270: 00aa8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9271: 009fcd8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumh │ │ │ │ 9272: 00ae8728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9273: 00376155 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9274: 0072f751 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9274: 0072f789 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9275: 00aa4aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9276: 00ae773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9277: 00492881 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9278: 009ad418 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9279: 00aa3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9280: 00aa6f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_METHOD_EVENT │ │ │ │ 9281: 004d551d 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9282: 00ae9342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9283: 005b5abd 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 9283: 005b5add 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9284: 00ae944a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9285: 004a6e3d 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9286: 00693dc1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9286: 00693df9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9287: 004bc535 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9288: 00ae93a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9289: 0083c3dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9289: 0083c414 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9290: 00aa62f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9291: 009f0150 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9292: 007226b1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9292: 007226e9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9293: 00a9aca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9294: 00458ae5 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9295: 009fcd08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumw │ │ │ │ 9296: 00a9ff0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9297: 005c80cd 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9298: 0060270d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9297: 005c80ed 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9298: 0060272d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9299: 00aae3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9300: 009fe334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwum │ │ │ │ 9301: 00a9f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9302: 00ae86de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9303: 005c6679 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9303: 005c6699 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9304: 00ae99f0 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9305: 009fe1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwus │ │ │ │ 9306: 00497a45 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9307: 006a1309 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9307: 006a1341 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9308: 0027f37d 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9309: 00ae8e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9310: 005814d1 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ - 9311: 00698cf1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9310: 005814f1 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ + 9311: 00698d29 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9312: 00aaf498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9313: 006a397d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9313: 006a39b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9314: 00ae7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9315: 009fe8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdadd │ │ │ │ 9316: 00aa10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9317: 0069db45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9318: 0060e4c1 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9317: 0069db7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9318: 0060e4e1 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9319: 004edc65 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9320: 00aaf028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9321: 00a9c208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9322: 0032dcdd 372 FUNC GLOBAL DEFAULT 12 adb_request │ │ │ │ 9323: 00ae9068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_HALT_DSTATE │ │ │ │ 9324: 00ae8620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9325: 0072c9a9 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9325: 0072c9e1 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9326: 00aae4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9327: 00ae7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9328: 00ae93da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9329: 006870c9 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ - 9330: 0057ac3d 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ + 9329: 00687101 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9330: 0057ac61 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ 9331: 00ae72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9332: 006a0785 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9332: 006a07bd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9333: 004e98ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9334: 00ae99c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9335: 0052b54d 276 FUNC GLOBAL DEFAULT 12 helper_xsresp │ │ │ │ 9336: 00ae7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9337: 006be079 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9337: 006be0b1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9338: 00ae7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9339: 005c084d 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9339: 005c086d 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9340: 004d5ded 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9341: 00aa4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9342: 00ae87a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9343: 004d1cc1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9344: 0028e72d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9345: 00aa0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9346: 00a07208 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatl │ │ │ │ - 9347: 00730099 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9347: 007300d1 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9348: 00ae7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_DSTATE │ │ │ │ 9349: 00394e15 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9350: 00ae82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9351: 00aa002c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9352: 00a9c7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9353: 00708f45 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9353: 00708f7d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9354: 00ae996a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9355: 005aa53d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9355: 005aa55d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ 9356: 00a07184 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatu │ │ │ │ - 9357: 0068c8d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9357: 0068c90d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9358: 00ae7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9359: 004a1d25 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9360: 00ae8780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9361: 00aa8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9362: 00aaba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9363: 004a2dad 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9364: 00aaaab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9365: 00ae8c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9366: 00a9b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9367: 0072e775 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9367: 0072e7ad 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9368: 00ae7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9369: 00ae6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9370: 00ae79d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9371: 00ae7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9372: 005d1b2d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9372: 005d1b4d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9373: 00a9c410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9374: 00ae6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9375: 00ae79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9376: 00ae7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9377: 006f1e79 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9377: 006f1eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9378: 00a06314 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCDQ │ │ │ │ 9379: 004c13a1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9380: 00396f41 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9381: 00aa1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9382: 00456d29 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9383: 00ae6d53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9384: 00ae7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9385: 004bcdc9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9386: 00a05108 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEX │ │ │ │ 9387: 00aa6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_EVENT │ │ │ │ 9388: 00aa0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9389: 00685c09 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9389: 00685c41 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9390: 00ab0184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 9391: 005b8c95 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9391: 005b8cb5 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9392: 002beb85 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9393: 005bee1d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9394: 005c9169 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9393: 005bee3d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9394: 005c9189 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9395: 00351041 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9396: 00a9d2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9397: 00ae81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_MAP_DSTATE │ │ │ │ 9398: 00ae8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_DSTATE │ │ │ │ 9399: 002d97d9 88 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9400: 00ae76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9401: 00a9f910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9402: 009fe3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhum │ │ │ │ 9403: 0048c75d 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9404: 00ae7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9405: 006a0de1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9406: 0085dee0 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9405: 006a0e19 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9406: 0085df18 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9407: 009fe22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhus │ │ │ │ 9408: 0028abe9 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9409: 00a9e514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9410: 00ae73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9411: 004517e5 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9412: 006937c5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9412: 006937fd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9413: 00aad398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9414: 00ae851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9415: 004c1335 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9416: 00aa7e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9417: 009f00cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9418: 004d5e65 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9419: 00712551 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9419: 00712589 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9420: 00ae8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_POPULATE_DT_DSTATE │ │ │ │ 9421: 00a9f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9422: 00aa39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9423: 00aa96c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9424: 00ab2460 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9425: 00aa11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9426: 002cc745 1556 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9427: 00ae7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9428: 00ae99de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9429: 00a9cf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9430: 00aab840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9431: 00aaf4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9432: 0068f91d 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9432: 0068f955 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9433: 00397911 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9434: 00aa65e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9435: 00a9c268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9436: 00ae765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9437: 00a9f594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9438: 00aa9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9439: 004a1c99 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9440: 00a9ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9441: 00ae783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9442: 005bd399 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9442: 005bd3b9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9443: 004eac69 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9444: 006f3915 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9444: 006f394d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9445: 004da739 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9446: 0027e2c1 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9447: 0052e32d 54 FUNC GLOBAL DEFAULT 12 helper_xscmpoqp │ │ │ │ 9448: 00a022a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_40x_rfci │ │ │ │ - 9449: 006ff919 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9449: 006ff951 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9450: 00aa2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9451: 00279441 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9452: 00a9d950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9453: 00aaf808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9454: 0069bc81 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9454: 0069bcb9 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9455: 00a9db24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9456: 00725515 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9456: 0072554d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9457: 00ae9226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9458: 0033bde1 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9459: 00aae358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9460: 0052dee9 168 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQQP │ │ │ │ 9461: 0034f771 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ - 9462: 0057ab01 52 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ + 9462: 0057ab25 52 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ 9463: 00ae8994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9464: 00aaab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9465: 00ae7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9466: 002859e1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9467: 00617335 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9467: 00617355 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9468: 00aa9ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9469: 0072cf2d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9469: 0072cf65 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9470: 00ae83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9471: 00ae896e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9472: 00ae9218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9473: 00461099 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9474: 0029f7d5 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9475: 00ae7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9476: 00370085 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9477: 00ae90ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9478: 00aa5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9479: 00ae8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_NEW_TABLE_DSTATE │ │ │ │ 9480: 002edb15 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9481: 004928c9 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9482: 00581075 896 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ - 9483: 006c65b9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 9484: 0057edc5 148 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ + 9482: 00581095 896 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ + 9483: 006c65f1 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9484: 0057ede5 148 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ 9485: 009fcf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkpx │ │ │ │ 9486: 00a0518c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEX │ │ │ │ 9487: 00aa08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9488: 00ae78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9489: 00ae85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9490: 00aa6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9491: 00ae8fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ @@ -9506,20 +9506,20 @@ │ │ │ │ 9502: 00a9fe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9503: 00ae7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9504: 00ae99bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9505: 00ae6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9506: 00aaa2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9507: 003da3cd 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9508: 00aaded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9509: 006417b9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9510: 005fb30d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9509: 006417d9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9510: 005fb32d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ 9511: 00521255 58 FUNC GLOBAL DEFAULT 12 check_tlb_flush │ │ │ │ - 9512: 007211f5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9512: 0072122d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9513: 004b3f61 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9514: 0069f51d 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9514: 0069f555 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9515: 00ae7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9516: 00279251 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9517: 00aaad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9518: 002ac081 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9519: 00437cd9 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9520: 004eb7bd 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9521: 00ae8a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9531,40 +9531,40 @@ │ │ │ │ 9527: 00ab0154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9528: 009ad570 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9529: 00aa1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9530: 00a07eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dump_spr │ │ │ │ 9531: 00ae7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9532: 00ab2094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9533: 0044b4b5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9534: 005d61b1 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9535: 005bd3cd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9534: 005d61d1 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9535: 005bd3ed 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9536: 00aaefc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9537: 00439221 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9538: 0027e379 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9539: 006d6a25 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9540: 005dcc85 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9539: 006d6a5d 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9540: 005dcca5 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9541: 00ae8ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9542: 009e9610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9543: 006e52b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9543: 006e52f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9544: 00ae7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9545: 00ae9392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9546: 00647d1d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9547: 00696b5d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9546: 00647d3d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9547: 00696b95 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9548: 004b9c91 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9549: 002db4b1 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9550: 00ab1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9551: 00ae785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9552: 006e563d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9552: 006e5675 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9553: 00ae81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_ENABLE_DSTATE │ │ │ │ 9554: 00ae930a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9555: 006e192d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9555: 006e1965 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9556: 00aa6234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9557: 006fe7a1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9557: 006fe7d9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9558: 00ae7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9559: 006f0601 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9559: 006f0639 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9560: 00aa3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9561: 0029e225 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9562: 00ae704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9563: 00ae7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9564: 00ae71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9565: 005233f9 280 FUNC GLOBAL DEFAULT 12 helper_DSUB │ │ │ │ 9566: 009e9274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -9573,104 +9573,104 @@ │ │ │ │ 9569: 009adda8 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9570: 00437e15 100 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9571: 00ae76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9572: 00aad9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9573: 004d5ee1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9574: 00ae8bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9575: 00ae8908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9576: 005b5a6d 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9576: 005b5a8d 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ 9577: 00aa6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_STORE_EVENT │ │ │ │ - 9578: 0072d971 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9578: 0072d9a9 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9579: 00ae8c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9580: 004e1959 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9581: 00aa4428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9582: 006f0ef5 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9583: 0072fbb9 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9582: 006f0f2d 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9583: 0072fbf1 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9584: 00a01640 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmadddp │ │ │ │ 9585: 00ae70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9586: 00ae8a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9587: 004a3c01 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ 9588: 0052a531 300 FUNC GLOBAL DEFAULT 12 helper_XSSUBSP │ │ │ │ - 9589: 006160c5 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9589: 006160e5 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9590: 00aad7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9591: 004ea9f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9592: 006257ed 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9592: 0062580d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9593: 00ae89be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9594: 005416a9 54 FUNC GLOBAL DEFAULT 12 helper_msgclr │ │ │ │ 9595: 0043b54d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9596: 00530169 236 FUNC GLOBAL DEFAULT 12 helper_xvcvhpsp │ │ │ │ 9597: 002bf909 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9598: 00ae8aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9599: 0033bb45 420 FUNC GLOBAL DEFAULT 12 via_isa_set_irq │ │ │ │ 9600: 00a9cbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9601: 0059e009 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9601: 0059e029 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9602: 00a9ae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9603: 00aa22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9604: 004d90b1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9605: 009aa488 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9606: 00406855 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 9607: 006d6e99 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9608: 006bfd39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9607: 006d6ed1 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9608: 006bfd71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9609: 00ae81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_READ_DSTATE │ │ │ │ 9610: 00a9ded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9611: 005c4921 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9611: 005c4941 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9612: 00a9c450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9613: 00aa2b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9614: 0032e07d 156 FUNC GLOBAL DEFAULT 12 adb_autopoll_block │ │ │ │ 9615: 00aae638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9616: 005c59c9 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9617: 005acf41 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9616: 005c59e9 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9617: 005acf61 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9618: 00a9dc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9619: 004b9db9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9620: 005c592d 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9620: 005c594d 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9621: 00ae7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9622: 00ae6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9623: 00ae789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9624: 00466a51 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9625: 002a3915 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9626: 00aa2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 9627: 006e91b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9628: 006d1d11 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 9629: 0072cc85 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9627: 006e91e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9628: 006d1d49 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9629: 0072ccbd 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9630: 004e89cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9631: 005f29c1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9631: 005f29e1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9632: 00aada48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9633: 00719459 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9633: 00719491 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9634: 00aaa740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9635: 006ee21d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9636: 0057f079 136 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ - 9637: 0068e7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9638: 006f4d65 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9635: 006ee255 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9636: 0057f099 136 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ + 9637: 0068e81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9638: 006f4d9d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9639: 00aaea4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9640: 00ab1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9641: 00452d69 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9642: 00aa65c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9643: 007217d5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9643: 0072180d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9644: 00ae7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9645: 00ae75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9646: 006e2795 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9646: 006e27cd 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9647: 003db74d 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9648: 00ae8f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9649: 002856c5 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9650: 003acf59 236 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9651: 006914fd 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9651: 00691535 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ 9652: 009fb4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxws │ │ │ │ - 9653: 006d11c1 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9654: 007253b1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9653: 006d11f9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9654: 007253e9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9655: 00ae7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9656: 004f9141 196 FUNC GLOBAL DEFAULT 12 store_booke_tcr │ │ │ │ 9657: 00ae7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9658: 00704b0d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9658: 00704b45 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9659: 00a9a2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9660: 00ae8f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ - 9661: 00585c39 572 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ + 9661: 00585c59 572 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ 9662: 00aaf488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9663: 002cce3d 886 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9664: 0043d969 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9665: 0061983d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9665: 0061985d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9666: 00ae748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9667: 00aaa910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9668: 00aa2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9669: 00a9bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9670: 00ae7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9671: 004cf77d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9672: 00ae74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9680,147 +9680,147 @@ │ │ │ │ 9676: 0027e42d 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9677: 00ae716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9678: 00aa2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9679: 005385ad 74 FUNC GLOBAL DEFAULT 12 helper_vmaxfp │ │ │ │ 9680: 009aa18c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9681: 00aa04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9682: 00ae9920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9683: 006ce3e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9684: 005ba681 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9685: 0081b6e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9683: 006ce419 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9684: 005ba6a1 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9685: 0081b718 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9686: 00a9de64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9687: 006bf8ed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9687: 006bf925 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9688: 004bd019 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9689: 00476151 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9690: 0053817d 88 FUNC GLOBAL DEFAULT 12 helper_sraw │ │ │ │ 9691: 00ae753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9692: 0028d8e1 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9693: 004cfced 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9694: 00ae7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9695: 00531f05 224 FUNC GLOBAL DEFAULT 12 helper_xsrdpic │ │ │ │ 9696: 00399259 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9697: 007261bd 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9697: 007261f5 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9698: 00a9b710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9699: 0052ebb9 244 FUNC GLOBAL DEFAULT 12 helper_XSMINCQP │ │ │ │ 9700: 004d6a11 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9701: 00ae71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9702: 006c4e39 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9703: 006b5f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9702: 006c4e71 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9703: 006b5fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9704: 00ae749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9705: 0085d4ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9705: 0085d4e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9706: 00ae79c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9707: 00531fe5 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpim │ │ │ │ 9708: 00374611 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9709: 00aab020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9710: 009ed4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9711: 002dd6b9 84 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9712: 005320e1 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpip │ │ │ │ 9713: 00ae76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9714: 0053b8d5 196 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_comp │ │ │ │ 9715: 00aaaa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9716: 00458301 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9717: 00ae78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9718: 00ae6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9719: 00416095 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9720: 00726921 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9720: 00726959 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9721: 005321dd 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpiz │ │ │ │ - 9722: 0068d615 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9722: 0068d64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9723: 00ae8eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9724: 00ae89f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9725: 00ae78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9726: 00289cdd 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9727: 00424a51 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9728: 004a4fb9 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9729: 00ae9126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9730: 005a9285 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9730: 005a92a5 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9731: 00ae92ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9732: 00aa3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9733: 006ef021 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9733: 006ef059 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9734: 00541355 40 FUNC GLOBAL DEFAULT 12 raise_exception_err_ra │ │ │ │ - 9735: 006e554d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9735: 006e5585 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9736: 00aa6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TSR_EVENT │ │ │ │ 9737: 003ac6d5 240 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9738: 009f2910 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVUQQP │ │ │ │ 9739: 00521065 444 FUNC GLOBAL DEFAULT 12 hreg_store_msr │ │ │ │ 9740: 002ef119 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9741: 00ae7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9742: 004ee125 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9743: 005e9789 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9743: 005e97a9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9744: 00424b2d 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9745: 00ae7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9746: 00ae90d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9747: 004ef3ed 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9748: 005a8c51 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9748: 005a8c71 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9749: 00aabae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9750: 00a9ae64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9751: 006e165d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9751: 006e1695 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9752: 00aaa2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9753: 004bd4dd 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9754: 0053b999 244 FUNC GLOBAL DEFAULT 12 helper_vbpermd │ │ │ │ - 9755: 006e8ae9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9755: 006e8b21 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9756: 00ae8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9757: 0071cb95 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9757: 0071cbcd 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9758: 00ab2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 9759: 006af929 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9759: 006af961 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9760: 00ae7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9761: 00ae8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9762: 0064cac1 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9763: 00734e39 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9764: 006f2451 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9762: 0064cae1 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9763: 00734e71 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9764: 006f2489 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9765: 00281a11 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9766: 002b3d61 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9767: 00ae73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9768: 00a12f68 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9769: 00ae8c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 9770: 004e77bd 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9771: 00ae6d66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9772: 00ae844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9773: 00aae428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9774: 00ae7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9775: 0053ba8d 154 FUNC GLOBAL DEFAULT 12 helper_vbpermq │ │ │ │ 9776: 0044c581 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9777: 00ae80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9778: 005a9659 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9778: 005a9679 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9779: 00ae8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9780: 00ae7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9781: 00aa8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9782: 00ae8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 9783: 004d4f1d 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9784: 002ba5d1 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9785: 00ae8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 9786: 00406c4d 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9787: 006866a5 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9787: 006866dd 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9788: 00487269 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9789: 0070f9b1 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9789: 0070f9e9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9790: 0028c459 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9791: 00ab198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9792: 0063b52d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9792: 0063b54d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9793: 00ae6d48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9794: 00aaae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9795: 00a9ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9796: 0071bb11 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9796: 0071bb49 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9797: 00aa6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_STATE_EVENT │ │ │ │ 9798: 00ae765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9799: 008fa8d8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9800: 00ae8988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9801: 00730289 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 9802: 0066490d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9801: 007302c1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 9802: 00664945 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 9803: 00406d31 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9804: 006de4f5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9804: 006de52d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9805: 00458a49 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9806: 00ae78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9807: 00a9ca8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9808: 00400439 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9809: 00aaacd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9810: 006ce9e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9811: 005f0cf5 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9810: 006cea21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9811: 005f0d15 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9812: 005282bd 118 FUNC GLOBAL DEFAULT 12 helper_FNMADDS │ │ │ │ 9813: 003949e9 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9814: 00aa6074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9815: 006e6f7d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9815: 006e6fb5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9816: 00406cb9 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9817: 00a9cb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9818: 009e7abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9819: 004a3311 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9820: 004d95e1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 9821: 004dce99 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9822: 00aa06bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ @@ -9828,212 +9828,212 @@ │ │ │ │ 9824: 00aabd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9825: 00472e25 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9826: 003c48bd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 9827: 0044517d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9828: 00464045 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 9829: 004bb041 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9830: 00ae8f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9831: 00618c15 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9831: 00618c35 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9832: 00ae72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9833: 0053fc1d 340 FUNC GLOBAL DEFAULT 12 helper_bcdutrunc │ │ │ │ 9834: 00ae883e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9835: 00aaa340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9836: 00ae8ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9837: 00704ac9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9837: 00704b01 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9838: 002c1479 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9839: 00ae8406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9840: 003fbd41 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 9841: 00ae6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9842: 00ae6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9843: 0072ca0d 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9843: 0072ca45 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9844: 0025dfd9 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9845: 0032abcd 74 FUNC GLOBAL DEFAULT 12 macio_ide_init_drives │ │ │ │ 9846: 0044518d 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9847: 0029e249 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9848: 005aaaf9 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9849: 006edd59 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9848: 005aab19 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9849: 006edd91 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9850: 0037147d 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9851: 00ae70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9852: 004cf7e5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 9853: 009f9870 132 OBJECT GLOBAL DEFAULT 24 helper_info_tbegin │ │ │ │ 9854: 00aad858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9855: 004a6111 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9856: 00ab1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 9857: 005a0011 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 9857: 005a0031 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 9858: 00a9b114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9859: 00aa7478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9860: 00ae9224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9861: 004243ad 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9862: 0070a401 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9863: 00613d8d 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9862: 0070a439 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9863: 00613dad 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9864: 00ab29fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9865: 0026f385 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9866: 006fe715 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9866: 006fe74d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9867: 00ab2414 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9868: 00aa6254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9869: 00ae9992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9870: 0038d6a1 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9871: 006ea751 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9871: 006ea789 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9872: 0026ef21 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9873: 009b4490 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9874: 00aab150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9875: 00ae93ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9876: 0070725d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9876: 00707295 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9877: 0028a3b1 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9878: 004bc631 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9879: 0038ee65 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 9880: 004cfc29 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9881: 0070d51d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9882: 00697339 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9881: 0070d555 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9882: 00697371 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9883: 00ae9946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9884: 00613761 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9884: 00613781 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9885: 0041ef61 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9886: 00ad70c0 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9887: 00aaec2c 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9888: 0071abed 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9888: 0071ac25 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9889: 00aa4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9890: 00ae919e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9891: 00a12910 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9892: 009f624c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQPO │ │ │ │ 9893: 00ae92cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9894: 00aa3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9895: 0052b825 212 FUNC GLOBAL DEFAULT 12 helper_xssqrtdp │ │ │ │ 9896: 00aaaec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9897: 0039d86d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9898: 004f7f25 36 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_hdecr │ │ │ │ 9899: 0041bae1 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9900: 009e7a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9901: 0069831d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9901: 00698355 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9902: 00456bfd 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9903: 00ab2cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9904: 00aa66a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9905: 004e9e49 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 9906: 00423ef1 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9907: 00ae6d57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9908: 005f0381 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9909: 0069f79d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9908: 005f03a1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9909: 0069f7d5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9910: 00ae7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9911: 00ae90a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9912: 00ae8cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 9913: 004cc9f9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9914: 005f75b5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9914: 005f75d5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9915: 002cf0dd 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9916: 00ae759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9917: 00702d49 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9918: 006ef05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9917: 00702d81 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9918: 006ef095 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9919: 00ae9840 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9920: 009aca60 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9921: 007155bd 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9921: 007155f5 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9922: 00276249 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9923: 00a9b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9924: 006e6bc1 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9924: 006e6bf9 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9925: 009e78ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9926: 006f09a1 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9926: 006f09d9 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9927: 00ae6d97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9928: 00a05ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRIQ │ │ │ │ 9929: 004e1a7d 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9930: 007132f9 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9930: 00713331 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 9931: 00aa2fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_RECV_EVENT │ │ │ │ - 9932: 005d78b5 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9932: 005d78d5 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9933: 009e0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9934: 00ae743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9935: 00aa9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9936: 00ae90b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9937: 0059eb59 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9938: 0068ff91 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9937: 0059eb79 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9938: 0068ffc9 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9939: 0026eb99 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9940: 006cc0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9940: 006cc11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9941: 00a9b4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 9942: 004e729d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9943: 0071a0a9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9943: 0071a0e1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9944: 009f1c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESB │ │ │ │ 9945: 00291acd 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9946: 00aa8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9947: 006c7861 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9947: 006c7899 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9948: 00ae805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9949: 005bfeed 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9949: 005bff0d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9950: 00ab0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9951: 00aa7a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9952: 00aacb10 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9953: 00ae9390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9954: 00a9fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9955: 00290c6d 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9956: 009f1cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESH │ │ │ │ 9957: 0039a179 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9958: 009ad508 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9959: 005c0769 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9959: 005c0789 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9960: 00ae78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9961: 00ae79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9962: 00ae75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 9963: 005b72e9 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9964: 006df8e5 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9963: 005b7309 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 9964: 006df91d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9965: 00393d4d 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9966: 00ae8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9967: 0061caa1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9967: 0061cac1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9968: 003347d5 88 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9969: 006f25a9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9969: 006f25e1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9970: 003a7971 156 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 9971: 009f1d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESW │ │ │ │ 9972: 00a9c7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9973: 00ae9144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9974: 00aa8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9975: 006af78d 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9975: 006af7c5 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9976: 00a9ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 9977: 00ae899e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 9978: 004be955 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9979: 00697f01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9980: 005a35c5 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 9981: 005f1599 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9979: 00697f39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9980: 005a35e5 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 9981: 005f15b9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9982: 00ae8ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9983: 00691439 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9983: 00691471 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9984: 0045b079 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9985: 00ae7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9986: 00aa43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 9987: 0037352d 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 9988: 006daa79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9988: 006daab1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9989: 00ae8a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9990: 00539925 272 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2S │ │ │ │ 9991: 0053dd65 288 FUNC GLOBAL DEFAULT 12 helper_vsum2sws │ │ │ │ 9992: 00ab1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9993: 00ae89f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9994: 003f1b61 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9995: 00687a95 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9995: 00687acd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 9996: 004dbd45 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9997: 004d5151 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9998: 00ae7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 9999: 009ff1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpeq │ │ │ │ 10000: 00370d71 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10001: 004f756d 76 FUNC GLOBAL DEFAULT 12 ppce500_irq_init │ │ │ │ - 10002: 006c1769 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10002: 006c17a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10003: 00aabcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10004: 00ae6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10005: 003ad12d 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10006: 0067a28d 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10006: 0067a2c5 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10007: 0038c879 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10008: 006d0d09 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10008: 006d0d41 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10009: 009e7828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10010: 00ae763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10011: 00ae7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ 10012: 00540d2d 308 FUNC GLOBAL DEFAULT 12 helper_spr_write_CTRL │ │ │ │ - 10013: 0061d325 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10014: 00708951 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10013: 0061d345 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10014: 00708989 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10015: 00ae7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10016: 004e5761 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10017: 004d7f09 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10018: 004c13d5 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10019: 00705911 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10020: 006b7909 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10019: 00705949 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10020: 006b7941 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10021: 00ae8692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10022: 0061d6b1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10022: 0061d6d1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10023: 004ed9f1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10024: 008d5e64 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10024: 008d5e9c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10025: 00ae867e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10026: 002d66d5 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ 10027: 009f1aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUB │ │ │ │ - 10028: 00702095 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10028: 007020cd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10029: 00ab0484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10030: 00ae79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10031: 0053b5d5 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_comp │ │ │ │ 10032: 003e427d 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10033: 00ae839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10034: 00aa9148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10035: 00aa2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ @@ -10043,443 +10043,443 @@ │ │ │ │ 10039: 002beb79 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10040: 009f1b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUH │ │ │ │ 10041: 00ae8846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10042: 009e79b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10043: 00a9f830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10044: 004848c9 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10045: 0028dd31 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10046: 006ae6fd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10046: 006ae735 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ 10047: 0052e731 252 FUNC GLOBAL DEFAULT 12 helper_XVMINDP │ │ │ │ - 10048: 006ba57d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10049: 005dcd95 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10050: 006905a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10048: 006ba5b5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10049: 005dcdb5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10050: 006905e1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10051: 00aa82a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10052: 005bd165 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10052: 005bd185 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10053: 0039537d 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10054: 00ab2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10055: 006bbcd1 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10055: 006bbd09 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10056: 00aa2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10057: 00ae9970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10058: 005fe43d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10058: 005fe45d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10059: 0036c611 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10060: 00ae8f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10061: 006f16b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10061: 006f16e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10062: 00ae7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10063: 0038d885 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10064: 00ae7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10065: 00a9bc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10066: 00ae8bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10067: 0048a86d 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10068: 00685d15 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10068: 00685d4d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10069: 004e703d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10070: 0044b665 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10071: 00ae83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10072: 00aa1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10073: 00a9b024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10074: 009e8170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10075: 00ae7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10076: 00538de9 86 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp │ │ │ │ 10077: 00437c71 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10078: 00aa3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10079: 009f1ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUW │ │ │ │ 10080: 00aa5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10081: 00a9c3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10082: 006bb639 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10082: 006bb671 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10083: 003d81f5 292 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10084: 00aa2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10085: 00ae6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10086: 00aaa940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10087: 00aa8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10088: 00aac310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10089: 006f4acd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10089: 006f4b05 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10090: 00aa7de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10091: 00a9b224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10092: 00ae6bc0 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10093: 005f63f9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10093: 005f6419 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10094: 00ab0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10095: 00aa0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10096: 00aa4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10097: 00541689 6 FUNC GLOBAL DEFAULT 12 helper_rfci │ │ │ │ 10098: 009e0fc4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10099: 009e0fe4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10100: 00ae82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_DSTATE │ │ │ │ 10101: 009e1054 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10102: 00ae76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10103: 00ae71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10104: 0049200d 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10105: 00642be9 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10106: 0068d77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10107: 006b3561 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10105: 00642c09 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10106: 0068d7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10107: 006b3599 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10108: 00ae8d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10109: 006f17c9 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10109: 006f1801 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10110: 00ae814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 10111: 005f7d09 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10111: 005f7d29 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10112: 00ae7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10113: 009f3048 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpgt │ │ │ │ 10114: 00ae93f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10115: 0045b1f5 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10116: 00ae83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10117: 006d1a65 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10117: 006d1a9d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10118: 00ae76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10119: 00ae741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10120: 00ae8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ - 10121: 0057b0b1 44 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ + 10121: 0057b0d5 44 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ 10122: 00aa144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10123: 006f7c31 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10124: 006c7df1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10123: 006f7c69 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10124: 006c7e29 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10125: 00ae80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10126: 00aaf248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10127: 0025c469 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10128: 006abb4d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10128: 006abb85 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10129: 004e5e21 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10130: 00653cd1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10130: 00653d09 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10131: 004b9d1d 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10132: 0028e8b5 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10133: 003949a5 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10134: 00ae82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10135: 0061459d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10135: 006145bd 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10136: 0028c36d 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10137: 002c692d 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10138: 00a9aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10139: 004e683d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10140: 0072d429 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10140: 0072d461 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10141: 00ae881c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10142: 00541691 10 FUNC GLOBAL DEFAULT 12 helper_rfdi │ │ │ │ 10143: 00ae6d5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10144: 0028d245 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10145: 0061868d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10145: 006186ad 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10146: 00ae8622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10147: 009ac868 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10148: 00ae8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10149: 00ae6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10150: 00aa4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10151: 005fb3f9 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10151: 005fb419 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10152: 00ae7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10153: 009f3990 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTES │ │ │ │ 10154: 00ae705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10155: 00aa55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10156: 00a9c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10157: 0068f541 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10157: 0068f579 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10158: 00aa091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10159: 00aae3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10160: 0053d74d 30 FUNC GLOBAL DEFAULT 12 helper_vextractub │ │ │ │ - 10161: 00727a15 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10161: 00727a4d 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10162: 00aa7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10163: 00ae8e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10164: 00ae7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10165: 00ac5880 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10166: 00ae6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10167: 00ac585c 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10168: 0053d76d 30 FUNC GLOBAL DEFAULT 12 helper_vextractuh │ │ │ │ 10169: 009e77a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10170: 006dea89 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10170: 006deac1 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10171: 00ae7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10172: 009ee0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10173: 004c1655 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10174: 00ae9332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10175: 006f2685 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10175: 006f26bd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10176: 00ae71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10177: 00a9ad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10178: 00ae81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_READ_DSTATE │ │ │ │ 10179: 009b45f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10180: 006b8a41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10180: 006b8a79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10181: 0039b8a5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10182: 00aadfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10183: 00492ad5 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10184: 00ae7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10185: 004d0161 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10186: 0070f96d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10186: 0070f9a5 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10187: 004cf391 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10188: 0063b519 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10188: 0063b539 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10189: 004bbb49 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10190: 0073174d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10190: 00731785 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10191: 0034e039 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10192: 0053d78d 26 FUNC GLOBAL DEFAULT 12 helper_vextractuw │ │ │ │ 10193: 004e6765 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10194: 00ae7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10195: 006a097d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10195: 006a09b5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10196: 00528d35 232 FUNC GLOBAL DEFAULT 12 helper_FTDIV │ │ │ │ 10197: 0029a8f5 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10198: 006f9f4d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10198: 006f9f85 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10199: 00a9dd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10200: 002acdb1 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10201: 0043c48d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10202: 004d54a9 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10203: 00ae843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10204: 006fe335 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10204: 006fe36d 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10205: 004b3cfd 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10206: 00ae8e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10207: 00584159 240 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ + 10207: 00584179 240 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ 10208: 0043c4d5 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10209: 00ab2304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10210: 006b915d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10211: 008b54fc 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10210: 006b9195 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10211: 008b5534 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10212: 00ab1f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10213: 005ef8e1 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10213: 005ef901 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10214: 00ae8e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10215: 005efda5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10215: 005efdc5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10216: 00402d71 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10217: 009ee80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10218: 00aaf8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10219: 00ae890e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10220: 005aabf1 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10220: 005aac11 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10221: 00ae88b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10222: 00aafc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_EPR_EVENT │ │ │ │ 10223: 00ae6d76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10224: 00ae6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10225: 00ae8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10226: 0068d3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10226: 0068d3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10227: 00ae795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10228: 00ae9922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10229: 004d9ccd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10230: 009f7f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDSP │ │ │ │ 10231: 00aa91d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10232: 006b7891 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10233: 006a1481 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10234: 008c82b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10232: 006b78c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10233: 006a14b9 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10234: 008c82ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10235: 00ae8c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10236: 00a9c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10237: 0068e119 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10237: 0068e151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10238: 00ae6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10239: 006e20dd 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10239: 006e2115 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10240: 004ba5a1 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10241: 00994400 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10242: 004e6ac1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10243: 00aa4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10244: 00aa72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_EVENT │ │ │ │ 10245: 00ae81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_PIT_DSTATE │ │ │ │ - 10246: 006b9469 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10246: 006b94a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10247: 002ee159 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10248: 00602ca1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10248: 00602cc1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10249: 00357bf5 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10250: 005a8385 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10251: 00709409 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10250: 005a83a5 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10251: 00709441 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10252: 00aadee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10253: 00aa3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10254: 004cfb61 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10255: 00aa58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10256: 00ae7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10257: 00aa0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10258: 006dc0e1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10259: 006d6d25 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10258: 006dc119 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10259: 006d6d5d 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ 10260: 005417a9 36 FUNC GLOBAL DEFAULT 12 helper_book3s_msgclr │ │ │ │ - 10261: 006eeef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10262: 00706341 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10261: 006eef2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10262: 00706379 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10263: 00aa9198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10264: 00aa083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ 10265: 009fb658 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtedp │ │ │ │ - 10266: 006ada55 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10267: 006bb129 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10268: 0061cca1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10266: 006ada8d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10267: 006bb161 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10268: 0061ccc1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10269: 00ae7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10270: 006f91c1 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10271: 00693b55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10270: 006f91f9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10271: 00693b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10272: 00aa8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10273: 009e6cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10274: 00a9c510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10275: 00ae8e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ - 10276: 008bf464 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ + 10276: 008bf49c 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ 10277: 00ae8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 10278: 00ae9286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10279: 00a01010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfim │ │ │ │ 10280: 004cd9e9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10281: 00a00f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfin │ │ │ │ 10282: 00a9abc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10283: 003d5589 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10284: 00a00f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfip │ │ │ │ - 10285: 0057fe3d 424 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ + 10285: 0057fe5d 424 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ 10286: 00aa2c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10287: 004be8f9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10288: 009ac7a0 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10289: 00ab0264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10290: 006a69f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10291: 006a1df1 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10290: 006a6a2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10291: 006a1e29 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10292: 00aacc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10293: 00ae80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10294: 00ae93c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10295: 00a01430 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmaddsp │ │ │ │ 10296: 003d2119 392 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10297: 003d95c9 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10298: 00a00e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfiz │ │ │ │ 10299: 00ae92c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 10300: 0072d531 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10300: 0072d569 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10301: 004d526d 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10302: 00aa4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10303: 00a9b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10304: 007037e5 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10305: 0067651d 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10304: 0070381d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10305: 00676555 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10306: 002c0759 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10307: 00ae7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10308: 005fe1c5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10308: 005fe1e5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10309: 00ae7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10310: 006ff985 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10310: 006ff9bd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10311: 004b4a5d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10312: 0085d4b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10312: 0085d4e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10313: 00aaa630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10314: 00aa3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10315: 0028edb9 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10316: 00ae8c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10317: 006951a1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10317: 006951d9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10318: 00aaadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10319: 0041608d 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10320: 00393485 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10321: 0046d119 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10322: 00aa149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10323: 00a02be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dcr │ │ │ │ 10324: 00aac660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 10325: 006161a5 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10325: 006161c5 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10326: 00423a71 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10327: 003ab28d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10328: 003714a5 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10329: 00290621 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10330: 009f3804 132 OBJECT GLOBAL DEFAULT 24 helper_info_PDEPD │ │ │ │ 10331: 00aadac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10332: 00ae8dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 10333: 005d4d0d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10333: 005d4d2d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10334: 00ae8912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10335: 006bb9d9 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10335: 006bba11 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10336: 003ad2bd 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10337: 00aa1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10338: 006e9139 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10338: 006e9171 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10339: 004c0d39 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10340: 006a26dd 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10340: 006a2715 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10341: 009ffaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfs │ │ │ │ 10342: 00aa4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10343: 004e6d11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10344: 0061f951 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10344: 0061f971 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10345: 004c718d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10346: 003925bd 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10347: 004e3a35 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10348: 0054009d 12 FUNC GLOBAL DEFAULT 12 helper_cntlsw32 │ │ │ │ 10349: 00ae75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10350: 004d54e1 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ 10351: 00aa6ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_OPEN_EVENT │ │ │ │ - 10352: 005a6021 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10353: 007003bd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10352: 005a6041 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10353: 007003f5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10354: 009f2fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmplt │ │ │ │ - 10355: 00652bf9 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10355: 00652c31 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10356: 00a9f840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10357: 0068eaf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10357: 0068eb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10358: 0027c4a5 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10359: 009acb14 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10360: 00ae7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10361: 0027ec99 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10362: 00aadbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10363: 00ae8bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10364: 00690fdd 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10364: 00691015 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10365: 00ae7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10366: 00602a51 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10366: 00602a71 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10367: 00ae8b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10368: 00ae8852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10369: 006b7f61 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10370: 0068b5d9 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10369: 006b7f99 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10370: 0068b611 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10371: 00ae7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10372: 00ae7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10373: 00ae7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10374: 00aa7e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10375: 00ae743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10376: 00ae8d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10377: 00aa6194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10378: 005335dd 970 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2 │ │ │ │ 10379: 00aa2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10380: 006effa1 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10381: 00618e81 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10380: 006effd9 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10381: 00618ea1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10382: 0034f951 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10383: 00aad2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10384: 00ae811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10385: 00a9ad74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10386: 004bd8b9 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10387: 004e71bd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10388: 005f3311 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10388: 005f3331 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10389: 00ae7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10390: 00717c9d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10390: 00717cd5 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10391: 00ae6d61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10392: 00292011 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10393: 00ae7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10394: 006d10fd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10394: 006d1135 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10395: 00a9fc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10396: 00ae8d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10397: 00ae6d08 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10398: 00ae799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10399: 004e45d5 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10400: 00aa5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10401: 006afdb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10401: 006afde9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10402: 009ad714 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10403: 00450879 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10404: 00ae7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10405: 0064926d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10405: 0064928d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10406: 00ae800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10407: 00aac800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10408: 00ae868a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10409: 009ad7c0 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10410: 006f5cfd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10410: 006f5d35 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10411: 00ae90b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10412: 002d6b29 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10413: 00a9dbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10414: 00aa5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10415: 006983a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10416: 006aed29 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10415: 006983d9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10416: 006aed61 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10417: 00aa7f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10418: 00ae76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10419: 00a9a914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10420: 00ae8704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10421: 00ae8a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10422: 004f9075 204 FUNC GLOBAL DEFAULT 12 store_booke_tsr │ │ │ │ 10423: 00aa5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10424: 00ae8792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10425: 00ab1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10426: 0068bd35 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10426: 0068bd6d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10427: 00420f01 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10428: 002881b5 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10429: 00ae8d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10430: 00486fed 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10431: 004e59e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10432: 00ab0744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10433: 00618db1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10433: 00618dd1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10434: 00aaaf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10435: 00aa3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10436: 00ae779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10437: 004515dd 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10438: 0047c739 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10439: 00aa8574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10440: 00ae83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10441: 004d5369 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10442: 00a9b4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10443: 0068c705 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10444: 0069b4ad 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10443: 0068c73d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10444: 0069b4e5 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10445: 00ae75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10446: 00700c91 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10447: 0068f75d 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10446: 00700cc9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10447: 0068f795 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10448: 004fceb5 12 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr_enable │ │ │ │ 10449: 00ae8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_RELEASE_DSTATE │ │ │ │ 10450: 002b34d5 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ 10451: 0052c491 232 FUNC GLOBAL DEFAULT 12 helper_XSMADDDP │ │ │ │ - 10452: 00708d15 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10452: 00708d4d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10453: 004b4b09 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10454: 00aa726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_EVENT │ │ │ │ 10455: 00aa4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10456: 00471b29 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10457: 004b4db9 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10458: 00331695 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10459: 00ae6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10460: 003316fd 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10461: 006e8135 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10461: 006e816d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10462: 00aa05dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10463: 00331785 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10464: 00527e15 78 FUNC GLOBAL DEFAULT 12 helper_fcfids │ │ │ │ 10465: 004d1809 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10466: 00527e65 64 FUNC GLOBAL DEFAULT 12 helper_fcfidu │ │ │ │ 10467: 002927bd 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10468: 00ae8a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10469: 006eed15 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10469: 006eed4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10470: 00437bfd 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10471: 008d5f64 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10472: 006ad51d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10471: 008d5f9c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10472: 006ad555 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10473: 0047a7bd 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10474: 00614449 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10474: 00614469 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10475: 009ad5f8 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10476: 00ab2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10477: 00ae8b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10478: 00ae9608 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10479: 00aaaf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10480: 002e476d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10481: 00aa730c 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ @@ -10492,530 +10492,530 @@ │ │ │ │ 10488: 004b46ed 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10489: 009ef67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 10490: 002907e5 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10491: 0048672d 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10492: 00ae74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10493: 004393f5 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10494: 00ae72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10495: 006e021d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10496: 00614149 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10495: 006e0255 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10496: 00614169 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10497: 00a9c520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10498: 00aabdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10499: 008b5a60 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10499: 008b5a98 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10500: 00aa1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10501: 00aaaa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10502: 002816f1 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10503: 00ae9660 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10504: 006ff991 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10504: 006ff9c9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10505: 00a034ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSEL │ │ │ │ 10506: 00370b29 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 10507: 006b933d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10507: 006b9375 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10508: 00ae8d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10509: 0069df8d 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10509: 0069dfc5 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10510: 00aafc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_RFI_EVENT │ │ │ │ 10511: 0027c5c9 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10512: 00aabc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10513: 00ae77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10514: 00a9c900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10515: 006c3649 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10515: 006c3681 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10516: 00aaf038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10517: 006f8881 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10518: 006c7109 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10517: 006f88b9 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10518: 006c7141 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10519: 00aa6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 10520: 0067ac9d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10521: 005d4f91 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10522: 008d4a64 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10520: 0067acd5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10521: 005d4fb1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10522: 008d4a9c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10523: 00497d25 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10524: 00ae72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10525: 00ac5890 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10526: 0042da49 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10527: 00ae7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10528: 002c434d 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10529: 00aa2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ 10530: 00aafcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_HALT_EVENT │ │ │ │ - 10531: 0069c1c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10531: 0069c1f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10532: 00ac500c 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10533: 00aaa6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10534: 00aa60e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10535: 004241dd 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10536: 002be97d 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ 10537: 005333d9 252 FUNC GLOBAL DEFAULT 12 helper_xssqrtqp │ │ │ │ 10538: 00524715 180 FUNC GLOBAL DEFAULT 12 helper_DQUAI │ │ │ │ - 10539: 0064e8f5 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10539: 0064e915 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10540: 004a3dad 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10541: 00aa706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_RESET_EVENT │ │ │ │ 10542: 003183dd 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10543: 009e0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10544: 0071e7a9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10544: 0071e7e1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10545: 00aa9e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10546: 00ae784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10547: 00ae7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10548: 006a1f3d 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10548: 006a1f75 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10549: 00ab1e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10550: 0052492d 176 FUNC GLOBAL DEFAULT 12 helper_DQUAQ │ │ │ │ 10551: 00ae6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10552: 005408ad 134 FUNC GLOBAL DEFAULT 12 helper_LVEBX │ │ │ │ 10553: 004d6e49 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10554: 009f91bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUB │ │ │ │ 10555: 00aad948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10556: 0068a5e5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10556: 0068a61d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10557: 00ae6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10558: 009ade54 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10559: 006d5809 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10559: 006d5841 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10560: 00ae6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10561: 004a2ccd 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10562: 00ae702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10563: 00aa6e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_WRITE_EVENT │ │ │ │ 10564: 00aa6eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROPLEN_EVENT │ │ │ │ 10565: 00aab5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10566: 009aa494 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10567: 00ae7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10568: 00ae89bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10569: 004d5b75 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10570: 004d76d9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10571: 00aad598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10572: 0047d295 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10573: 00682265 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10573: 0068229d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10574: 00aa6744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10575: 006b013d 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10575: 006b0175 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10576: 004f54d1 10 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx0 │ │ │ │ 10577: 00ae92a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10578: 004f54dd 106 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx1 │ │ │ │ 10579: 003ffe19 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 10580: 004f5549 248 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx3 │ │ │ │ - 10581: 006cfe1d 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10581: 006cfe55 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10582: 009e4e1c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10583: 009f4254 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRT │ │ │ │ 10584: 009f6354 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQPO │ │ │ │ 10585: 00aa7408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10586: 00461159 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10587: 004d5415 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10588: 00aae408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10589: 0041b8d1 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10590: 005a31dd 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10590: 005a31fd 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10591: 00aa6e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIMED_EVENT │ │ │ │ 10592: 00ae74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10593: 006c761d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10593: 006c7655 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10594: 00aac088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10595: 002e7985 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10596: 005c25b9 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10597: 006f3bc9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10596: 005c25d9 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10597: 006f3c01 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10598: 00ae850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10599: 009e916c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10600: 00aab6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10601: 00a9a954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10602: 006956ed 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10602: 00695725 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10603: 003fbdc9 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10604: 00aa6264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10605: 00a9ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10606: 00529f65 24 FUNC GLOBAL DEFAULT 12 helper_efdmul │ │ │ │ 10607: 00ae90ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 10608: 00405a35 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10609: 00a9a19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10610: 00673285 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10611: 00706b11 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10610: 006732bd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10611: 00706b49 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10612: 004edaa1 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10613: 006a99fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10614: 006bc9c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10615: 006cf265 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10616: 00602c05 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10613: 006a9a35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10614: 006bca01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10615: 006cf29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10616: 00602c25 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10617: 0033818d 108 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10618: 005407e9 194 FUNC GLOBAL DEFAULT 12 helper_lscbx │ │ │ │ 10619: 00a9bf48 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10620: 00424ead 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10621: 009e892c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10622: 009fe5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpodp │ │ │ │ 10623: 00468235 1544 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10624: 00a9be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10625: 00ae8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10626: 00aadb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10627: 0052b8f9 284 FUNC GLOBAL DEFAULT 12 helper_xssqrtsp │ │ │ │ 10628: 00ae8f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10629: 00aa2d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10630: 0062dd21 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10630: 0062dd41 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10631: 00a9e144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10632: 0031d295 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10633: 00523bed 300 FUNC GLOBAL DEFAULT 12 helper_DTSTDC │ │ │ │ 10634: 00a9c6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10635: 004712c5 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10636: 00ae8fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10637: 006dcbbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10637: 006dcbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10638: 00ae86b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10639: 00523e45 444 FUNC GLOBAL DEFAULT 12 helper_DTSTDG │ │ │ │ - 10640: 0067b255 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10641: 005c6b29 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10642: 005edf4d 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10640: 0067b28d 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10641: 005c6b49 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10642: 005edf6d 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10643: 00aa93e8 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10644: 00ae8d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10645: 00aa728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_CONTINUE_EVENT │ │ │ │ 10646: 0043b511 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10647: 008c82c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10647: 008c8300 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10648: 009ee158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10649: 004e8e39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10650: 00aa89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10651: 00aabf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10652: 00aa0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10653: 002eca65 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10654: 004a4d4d 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10655: 006d2341 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10656: 006f0779 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10655: 006d2379 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10656: 006f07b1 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10657: 00293005 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10658: 006afe29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10659: 0068f4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10660: 005f8cc5 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10658: 006afe61 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10659: 0068f501 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10660: 005f8ce5 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10661: 00ab23b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10662: 0038fee9 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10663: 0071c911 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10663: 0071c949 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10664: 00ae872c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10665: 006904cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10665: 00690505 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10666: 00539c71 26 FUNC GLOBAL DEFAULT 12 helper_vctzlsbb │ │ │ │ 10667: 009aadd0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10668: 00a9a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10669: 006fed11 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10669: 006fed49 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10670: 00aae5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ 10671: 009f98f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_local │ │ │ │ - 10672: 007024e9 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10672: 00702521 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10673: 00aa9df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10674: 00aa82d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10675: 00ae8712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10676: 006a056d 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10676: 006a05a5 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10677: 00aa7cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10678: 00ae8788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10679: 00a181b0 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10680: 00aa4538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10681: 004cf919 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10682: 005a8e85 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10682: 005a8ea5 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10683: 00492e0d 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10684: 00444cad 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10685: 005f83a5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10685: 005f83c5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10686: 009ee890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10687: 002ada29 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10688: 00ae7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10689: 002bd7b5 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10690: 00455ba1 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10691: 006ae005 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10692: 0068dc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10691: 006ae03d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10692: 0068dca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10693: 00aa42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10694: 004cf8e9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10695: 0053b105 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_exp │ │ │ │ - 10696: 006f47dd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10696: 006f4815 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10697: 00aa23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10698: 00672fa9 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10698: 00672fe1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10699: 004894d5 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10700: 00ae9090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_GET_DSTATE │ │ │ │ 10701: 00ae82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10702: 00472f69 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10703: 00ab0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10704: 00685e45 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10704: 00685e7d 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10705: 00414b59 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10706: 00ae8b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10707: 00aadfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10708: 00a029d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsldoi │ │ │ │ 10709: 00ae715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10710: 002b35e5 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ 10711: 005241bd 276 FUNC GLOBAL DEFAULT 12 helper_DTSTEX │ │ │ │ - 10712: 0072e005 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10713: 00599f39 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10714: 007062dd 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10712: 0072e03d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10713: 00599f59 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10714: 00706315 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 10715: 00aa2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_EVENT │ │ │ │ - 10716: 005aa551 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10716: 005aa571 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10717: 0028ae51 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10718: 00ae6d86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10719: 0069f031 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10719: 0069f069 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10720: 00326501 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10721: 004b52b1 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10722: 00aac3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10723: 002be5ed 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10724: 009ac3c8 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10725: 00ae9082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_GET_DSTATE │ │ │ │ 10726: 0041b7d5 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10727: 006f2271 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10727: 006f22a9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10728: 00a12b40 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10729: 005ab38d 1796 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10729: 005ab3ad 1796 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10730: 00ae798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10731: 004eb789 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10732: 00ae922e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10733: 006b1731 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10733: 006b1769 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10734: 00aa64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 10735: 0060e59d 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10735: 0060e5bd 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10736: 00ae7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10737: 00aa7458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10738: 006b97b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10738: 006b97e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10739: 00ae8c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10740: 006c9e51 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10741: 005c6f45 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10740: 006c9e89 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10741: 005c6f65 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10742: 00ae9048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10743: 0044415d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10744: 00aa1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10745: 00ae8da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10746: 0036ca91 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10747: 009e748c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10748: 002848a1 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10749: 004147dd 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10750: 00aa4a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10751: 00ae70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10752: 00622775 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10753: 005a95e1 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10754: 00705659 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10752: 00622795 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10753: 005a9601 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10754: 00705691 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10755: 002e9c79 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10756: 00ae8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_DSTATE │ │ │ │ 10757: 00ae7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10758: 0045b329 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10759: 00aae628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10760: 00ae8f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10761: 00aaf4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10762: 00aa2cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10763: 0070ee4d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10763: 0070ee85 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10764: 00aaf758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10765: 006ba9e5 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10765: 006baa1d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10766: 00ae7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10767: 00a9d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10768: 005f0841 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10768: 005f0861 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10769: 002dd70d 76 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10770: 0070887d 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10770: 007088b5 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 10771: 004d5095 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10772: 0043d4bd 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 10773: 00a9a25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10774: 00479049 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10775: 005da091 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10775: 005da0b1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10776: 0034fb65 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10777: 00ae7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10778: 00ae7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10779: 00aad5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 10780: 0052a949 220 FUNC GLOBAL DEFAULT 12 helper_XSMULDP │ │ │ │ 10781: 0052e82d 224 FUNC GLOBAL DEFAULT 12 helper_XVMINSP │ │ │ │ - 10782: 005a9fe9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10782: 005aa009 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10783: 00ae71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10784: 002f20a1 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10785: 0052e39d 220 FUNC GLOBAL DEFAULT 12 helper_XSMAXDP │ │ │ │ 10786: 00a9cccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10787: 0038fd09 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10788: 00ae8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10789: 005d95b5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10789: 005d95d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10790: 00a9fd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10791: 006ffb59 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10792: 006ad7c1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10791: 006ffb91 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10792: 006ad7f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 10793: 004e8bf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ 10794: 00ae81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_RESET_DSTATE │ │ │ │ - 10795: 007317c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10795: 007317fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10796: 00ae7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10797: 00472d29 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 10798: 0041b7f5 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10799: 00ab1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10800: 00ae7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10801: 00472efd 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10802: 00aaafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10803: 00ae7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10804: 00ae872e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10805: 00ae6d7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10806: 0042455d 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10807: 006e2a69 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10807: 006e2aa1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10808: 002e8c99 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10809: 006a4f01 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10809: 006a4f39 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 10810: 004e7c7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10811: 00ae7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10812: 005adba5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10812: 005adbc5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10813: 003b5c59 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10814: 009fcf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermd │ │ │ │ 10815: 00ae7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10816: 00a9a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10817: 004374a5 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10818: 00ae7f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10819: 006b9dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10820: 005a9311 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10819: 006b9e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10820: 005a9331 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10821: 00aadb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10822: 009f2a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIV │ │ │ │ 10823: 00aabed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10824: 002bb10d 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10825: 005dcb6d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10826: 006f2335 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10825: 005dcb8d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10826: 006f236d 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10827: 00aa4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 10828: 004e5ec9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10829: 00ae824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_FREE_CRQ_DSTATE │ │ │ │ 10830: 00ae8786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10831: 00ae8e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 10832: 00aad4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10833: 00ae89f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10834: 00ae70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ 10835: 009f9ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstsqrtdp │ │ │ │ - 10836: 0072f5c5 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10836: 0072f5fd 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10837: 00ae705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10838: 006a6bc5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10838: 006a6bfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10839: 00ae9124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10840: 009fce94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermq │ │ │ │ 10841: 00aae668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10842: 0071868d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10842: 007186c5 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10843: 002bb945 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10844: 007184d1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10845: 00690ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10844: 00718509 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10845: 00690bd9 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10846: 00540935 144 FUNC GLOBAL DEFAULT 12 helper_LVEHX │ │ │ │ - 10847: 006b99cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10847: 006b9a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10848: 009e7408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10849: 00a9b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10850: 002e7b61 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10851: 00ae7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10852: 00ae7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 10853: 0072d3dd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 10853: 0072d415 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 10854: 009fc024 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvspdp │ │ │ │ 10855: 00ae7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 10856: 004bc6b5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10857: 006a2019 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10857: 006a2051 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10858: 00ae8c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10859: 00aaabe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10860: 00aa9238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10861: 008c828c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10862: 0071b0ed 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10861: 008c82c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10862: 0071b125 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10863: 00ae6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10864: 0029979d 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10865: 00ae78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10866: 00a9f2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10867: 005f6591 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10867: 005f65b1 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10868: 00aade98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10869: 00a9a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10870: 006bb6bd 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10870: 006bb6f5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10871: 0034b605 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10872: 00aa21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10873: 006b2231 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10873: 006b2269 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 10874: 004449a1 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10875: 00ae8c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10876: 0071a40d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10876: 0071a445 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10877: 00ae847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10878: 006d5931 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10878: 006d5969 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10879: 00ae832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10880: 005d9d11 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10880: 005d9d31 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10881: 00ae7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10882: 005d4261 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10883: 006e8851 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10882: 005d4281 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10883: 006e8889 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10884: 00ae8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10885: 00ae7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10886: 0038dcfd 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10887: 00aa129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10888: 009aa548 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 10889: 0044516d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10890: 00ae89f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10891: 009aa114 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10892: 00393a1d 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10893: 00aaeef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10894: 006f1895 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10894: 006f18cd 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10895: 00ae77e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10896: 005d0035 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10896: 005d0055 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10897: 00ae8ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10898: 00aa4fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10899: 00aa61b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10900: 00538bdd 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUB │ │ │ │ 10901: 00ab1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10902: 002c4be9 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10903: 005faec5 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10903: 005faee5 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10904: 002e2d15 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 10905: 0025d6ed 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10906: 006af601 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10906: 006af639 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10907: 00ae6c6c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10908: 00aa36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10909: 006a1899 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10909: 006a18d1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10910: 00538c15 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUH │ │ │ │ 10911: 00458b89 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10912: 00aac320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10913: 00ab2034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 10914: 0035fae9 272 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10915: 006e1f9d 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10916: 00687769 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10917: 0059c9dd 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 10918: 00734d05 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10915: 006e1fd5 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10916: 006877a1 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10917: 0059c9fd 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 10918: 00734d3d 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10919: 00a9b044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10920: 00ae75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10921: 00437b8d 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10922: 006b1e25 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10922: 006b1e5d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10923: 00ae6cf8 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10924: 00723ec9 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10924: 00723f01 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10925: 00ae7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10926: 00ae701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10927: 002f33b1 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10928: 005249dd 176 FUNC GLOBAL DEFAULT 12 helper_DRRND │ │ │ │ - 10929: 00615829 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10929: 00615849 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10930: 003cda1d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10931: 00aadec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10932: 00538c4d 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUW │ │ │ │ 10933: 004ec815 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10934: 00ae7d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10935: 00ae929a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10936: 00a9c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10937: 006c67f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10937: 006c6831 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10938: 00aa7c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10939: 00aa2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10940: 00ae780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10941: 00ae77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10942: 00723289 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10942: 007232c1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10943: 0047ee99 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10944: 002bc1bd 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10945: 00491d1d 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10946: 00aac670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10947: 0038aacd 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10948: 00ae8664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10949: 008f4f30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10950: 00aa4498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10951: 009e687c 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10952: 00aa2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10953: 006de3ed 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10953: 006de425 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10954: 00292de5 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 10955: 002ae029 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ 10956: 0052fb19 256 FUNC GLOBAL DEFAULT 12 helper_xvcvspdp │ │ │ │ - 10957: 005d6559 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10958: 005c7751 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10957: 005d6579 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10958: 005c7771 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10959: 00a9ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10960: 006f20f1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10960: 006f2129 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10961: 004eb4cd 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 10962: 0048f845 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10963: 006a1545 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10963: 006a157d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10964: 002b4245 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10965: 00aac590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10966: 00ae7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10967: 00ae83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10968: 00ab09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 10969: 009ef700 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 10970: 0064e981 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10971: 005a958d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10970: 0064e9a1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10971: 005a95ad 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10972: 00ab2698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 10973: 004ba9f5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10974: 005f7669 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10974: 005f7689 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10975: 00453e75 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 10976: 00614711 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10977: 005bd3e5 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10976: 00614731 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10977: 005bd405 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10978: 00aad668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10979: 0025c4e1 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10980: 0070d255 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10981: 0071d9b1 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10980: 0070d28d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10981: 0071d9e9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10982: 009fad94 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtesp │ │ │ │ 10983: 009e7384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10984: 00aa4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10985: 00ae99a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10986: 00ae7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10987: 00aaa9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10988: 003a755d 676 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ 10989: 002ad9a9 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10990: 00529755 16 FUNC GLOBAL DEFAULT 12 helper_efsadd │ │ │ │ 10991: 00326879 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10992: 005ae271 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10992: 005ae291 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10993: 00a9e9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10994: 006408a9 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10994: 006408c9 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10995: 00aa078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10996: 00ae8e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10997: 00ae7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10998: 00aab820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 10999: 005e9e31 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10999: 005e9e51 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11000: 004bca85 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11001: 00ae701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11002: 0068af8d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11002: 0068afc5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11003: 00aa88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11004: 002e9ae5 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11005: 00aaaad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11006: 003fede5 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11007: 005c21b1 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11007: 005c21d1 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11008: 00532f21 88 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCDP │ │ │ │ 11009: 00ae7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11010: 00683add 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11010: 00683b15 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11011: 004c74bd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11012: 00aa5188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11013: 00541af1 32 FUNC GLOBAL DEFAULT 12 helper_load_vtb │ │ │ │ 11014: 00ae8d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11015: 00ae7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11016: 00a9f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11017: 0043a249 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ @@ -11029,75 +11029,75 @@ │ │ │ │ 11025: 00ae8b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11026: 00ae827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_POST_LOAD_DSTATE │ │ │ │ 11027: 00ae82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11028: 00286059 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11029: 009e9820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11030: 009aa0c4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11031: 00ae76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11032: 0064bc51 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11032: 0064bc71 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11033: 00ab44fc 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11034: 009aa09c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11035: 00ae9102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11036: 00aa7ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11037: 00aa1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 11038: 0061ffc5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11038: 0061ffe5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11039: 00ae7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11040: 00aae278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11041: 0051474d 44 FUNC GLOBAL DEFAULT 12 ppc_set_cr │ │ │ │ 11042: 0038f059 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11043: 00aa91f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11044: 006ef3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11044: 006ef3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11045: 00a9b174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11046: 00ae6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11047: 009fd860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp_dot │ │ │ │ 11048: 00ae8bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11049: 0064c175 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11049: 0064c195 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11050: 00a9bce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11051: 0043313d 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11052: 00ae936e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11053: 0047da21 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 11054: 0052ae3d 284 FUNC GLOBAL DEFAULT 12 helper_XSDIVDP │ │ │ │ - 11055: 0059c9e1 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11055: 0059ca01 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11056: 004a1861 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11057: 00ae8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11058: 00ae9194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11059: 00ae7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11060: 00aaa2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 11061: 006b38d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11062: 0069eed1 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11061: 006b3911 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11062: 0069ef09 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11063: 00ae9174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ 11064: 0052d441 268 FUNC GLOBAL DEFAULT 12 helper_XSMADDQP │ │ │ │ - 11065: 0068e191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11065: 0068e1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11066: 00ae89d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11067: 00aa2d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11068: 002b5299 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11069: 006fe3a5 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11069: 006fe3dd 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11070: 00ab26b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11071: 00aa5018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11072: 00ae6d95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 11073: 005a2769 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11074: 007318b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 11075: 006b9f49 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11073: 005a2789 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11074: 007318ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11075: 006b9f81 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11076: 00ae888e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11077: 00aadf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11078: 004138e5 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11079: 00ae78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11080: 00aaa600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11081: 006d4605 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11082: 00696ff9 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11081: 006d463d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11082: 00697031 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11083: 0029f9d9 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11084: 00a9b7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11085: 0038f139 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11086: 006f3769 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11086: 006f37a1 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11087: 00291149 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11088: 002c4c55 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11089: 00a9c168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11090: 00ae723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11091: 0034f94d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11092: 00601ce5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11092: 00601d05 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11093: 00529bb5 94 FUNC GLOBAL DEFAULT 12 helper_evfscmpeq │ │ │ │ 11094: 00a9d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11095: 00ae85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11096: 00a9b920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11097: 00aa4d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11098: 00aad2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11099: 00ae8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -11108,295 +11108,295 @@ │ │ │ │ 11104: 00aac870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 11105: 002afdd9 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11106: 00490c7d 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11107: 004bdd71 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11108: 005416e1 200 FUNC GLOBAL DEFAULT 12 helper_msgsnd │ │ │ │ 11109: 00a9cecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11110: 00ae8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 11111: 005c5331 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11111: 005c5351 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11112: 00ae8968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11113: 00327a7d 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11114: 006034a9 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11114: 006034c9 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11115: 004e65b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11116: 00aa156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11117: 004e8189 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11118: 004f07e5 208 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11119: 00a9a42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11120: 00aa6388 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11121: 00490e05 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11122: 006ab18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11123: 0057b7cd 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ - 11124: 0068eeb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11122: 006ab1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11123: 0057b7f1 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ + 11124: 0068eee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11125: 00ae8bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11126: 006bb205 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11126: 006bb23d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11127: 00ae8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 11128: 006dbaed 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11128: 006dbb25 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11129: 004a4769 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11130: 003da14d 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11131: 00aaae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11132: 006f13d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11132: 006f1409 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11133: 00530081 232 FUNC GLOBAL DEFAULT 12 helper_xvcvsphp │ │ │ │ 11134: 00ae7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11135: 00aa7da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11136: 00456b19 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11137: 00ae91c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11138: 006a9521 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11138: 006a9559 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11139: 00ae7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11140: 00a07940 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_eplc │ │ │ │ 11141: 00ae8fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11142: 009acbb0 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11143: 00ae8f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11144: 00aa4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11145: 009f77f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHSTP │ │ │ │ 11146: 0036ff9d 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11147: 00704f35 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11147: 00704f6d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11148: 004d5611 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11149: 00a9d520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11150: 006dd83d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11150: 006dd875 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11151: 0025c531 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11152: 00720c65 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11152: 00720c9d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11153: 00ae6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11154: 0052c845 232 FUNC GLOBAL DEFAULT 12 helper_XSMADDSP │ │ │ │ 11155: 00ae76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11156: 00aa51d8 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11157: 00a9a5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11158: 00614299 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11159: 007003ed 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11158: 006142b9 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11159: 00700425 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11160: 00ae937a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11161: 006af895 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11161: 006af8cd 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11162: 00aa50e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11163: 006b11b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11163: 006b11ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11164: 0028de11 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11165: 006dd291 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11165: 006dd2c9 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11166: 00aa3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11167: 00ae7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11168: 00ae85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11169: 005c4551 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11170: 0060d895 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11169: 005c4571 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11170: 0060d8b5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11171: 00aa65f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 11172: 0038eaf5 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11173: 00aa29d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11174: 00aadc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11175: 00ae8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 11176: 00aab940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11177: 008f5198 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11178: 00aa27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11179: 00aa4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11180: 00ae9238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11181: 00a9fcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11182: 00a12988 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11183: 006e5601 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11183: 006e5639 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11184: 00aa5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11185: 00aab0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11186: 004a5345 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11187: 00477131 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11188: 00ae83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11189: 00683a71 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11189: 00683aa9 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11190: 0039c261 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11191: 0072d6a9 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11191: 0072d6e1 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11192: 00529b51 100 FUNC GLOBAL DEFAULT 12 helper_evfscmpgt │ │ │ │ 11193: 00ae710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11194: 00a9ce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11195: 003a790d 98 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 11196: 00aa0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11197: 00ae8c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11198: 00a9e854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11199: 0069b3d5 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11199: 0069b40d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11200: 00aa0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11201: 002bb51d 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11202: 00aa48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11203: 00ae6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11204: 0047383d 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11205: 004d6c39 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11206: 00ab176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11207: 009ad1b8 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 11208: 0028910d 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11209: 00ae8e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11210: 0045c571 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11211: 00284d29 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11212: 004a30cd 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11213: 008f4f08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 11214: 007255ed 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11214: 00725625 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11215: 00ae8906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11216: 00a9c810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ 11217: 004f5f95 208 FUNC GLOBAL DEFAULT 12 ppc_set_irq │ │ │ │ - 11218: 006ff805 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11218: 006ff83d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11219: 0044dcf5 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11220: 00ae8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_DSTATE │ │ │ │ 11221: 00424d51 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11222: 00ae777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11223: 00ae8790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11224: 0059a041 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11224: 0059a061 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11225: 00ae86fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11226: 009fc75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpoqp │ │ │ │ 11227: 002bf561 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11228: 0028ba41 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11229: 0061dac1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11229: 0061dae1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11230: 00ab10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11231: 0053181d 156 FUNC GLOBAL DEFAULT 12 helper_xvcvsxddp │ │ │ │ 11232: 00ae786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11233: 00490ef5 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11234: 006b1419 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11234: 006b1451 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11235: 00ae6d41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11236: 00a9d1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11237: 00708df9 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11237: 00708e31 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11238: 00a9f1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11239: 00ae70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11240: 00694ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11240: 00694f09 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11241: 00ae9162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11242: 00419c65 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11243: 004d5689 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11244: 00ae993e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11245: 00aabd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11246: 009f2b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUB │ │ │ │ 11247: 00a9e484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11248: 0071ca79 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11248: 0071cab1 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11249: 0045ecf5 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11250: 004e635d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11251: 0044c9e5 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11252: 00ae82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11253: 00473789 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11254: 003182c1 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11255: 005c0201 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11255: 005c0221 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11256: 003db5bd 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11257: 005e779d 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11257: 005e77bd 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11258: 00a9f474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11259: 00ae800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11260: 00aa0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11261: 00aaf338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11262: 009ac4c4 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11263: 00ab00f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11264: 003d8729 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11265: 005dd411 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11265: 005dd431 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11266: 00ae6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11267: 0069313d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11267: 00693175 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11268: 00a9ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11269: 00aa5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11270: 005c034d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11270: 005c036d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11271: 00ae737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11272: 00aad6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11273: 004e7ea9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11274: 00ae6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11275: 0064787d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11276: 00728125 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11275: 0064789d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11276: 0072815d 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11277: 00ae92de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11278: 0069c0ed 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11278: 0069c125 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11279: 00a9a8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11280: 002eee89 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11281: 002baea9 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11282: 00a9cd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11283: 0061f64d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11283: 0061f66d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11284: 00ae74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11285: 005da139 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11285: 005da159 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11286: 00ae7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11287: 00ae9292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11288: 00aa8384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11289: 00aa46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11290: 00aa8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11291: 005bd115 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11291: 005bd135 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11292: 00ae74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11293: 00ae8f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11294: 00aa25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11295: 0047aa41 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11296: 004db779 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11297: 009e0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11298: 004db7d5 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11299: 00ae6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11300: 002e9e21 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11301: 004583c1 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11302: 00ae7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11303: 003745e9 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11304: 006b4da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11304: 006b4de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ 11305: 00ae81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_FIT_DSTATE │ │ │ │ - 11306: 006ba691 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11306: 006ba6c9 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11307: 00ae8918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11308: 0046d5d9 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11309: 00ae7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11310: 00a9ea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11311: 00ab1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11312: 0069fc29 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11312: 0069fc61 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11313: 00aa3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11314: 00ae7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11315: 002aa001 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11316: 00ae906e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_GET_VPA_DSTATE │ │ │ │ 11317: 00ae733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 11318: 0068b255 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11319: 008b3c50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11318: 0068b28d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11319: 008b3c88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11320: 009f5880 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2 │ │ │ │ 11321: 00ae8a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11322: 00ae9436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11323: 005d416d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11323: 005d418d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11324: 0044fbfd 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11325: 00603781 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11325: 006037a1 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11326: 00ae728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11327: 00646e8d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11327: 00646ead 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11328: 00a9d680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 11329: 006c4045 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 11330: 00600615 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11329: 006c407d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11330: 00600635 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11331: 00ae7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11332: 0068ed0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11333: 006b47a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11332: 0068ed45 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11333: 006b47e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11334: 00288439 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11335: 0071dba9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11336: 006dc5d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11335: 0071dbe1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11336: 006dc60d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11337: 00472ff9 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11338: 00692925 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11338: 0069295d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11339: 00283a9d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11340: 0031d2ed 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11341: 008b2040 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11341: 008b2078 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11342: 003d2021 248 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ - 11343: 005c62c5 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11343: 005c62e5 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11344: 00a9c1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11345: 003a9b49 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11346: 0047df31 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11347: 00aa9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11348: 005d0015 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11349: 006d1485 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11348: 005d0035 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11349: 006d14bd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11350: 00ab1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11351: 00ae6d39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11352: 0068ed49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11353: 006b7b55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11352: 0068ed81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11353: 006b7b8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11354: 00aa12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11355: 00ab1d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11356: 005f8279 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11356: 005f8299 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11357: 00ab27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11358: 00ae6d5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11359: 00a9cdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11360: 004871bd 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11361: 00470cdd 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11362: 0068b195 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11363: 007116f1 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11364: 005991dd 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11365: 00695cf5 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11362: 0068b1cd 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11363: 00711729 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11364: 005991fd 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11365: 00695d2d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11366: 00aa9ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11367: 00aa40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11368: 005243e5 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSF │ │ │ │ 11369: 00ab01a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11370: 002e9ebd 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11371: 00ae8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11372: 00aa6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11373: 00724ff9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11373: 00725031 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11374: 009b4508 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11375: 002a3699 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11376: 002a8819 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11377: 00ae7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11378: 009fa5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvhpsp │ │ │ │ - 11379: 005fee29 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11379: 005fee49 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11380: 00357d75 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11381: 007107f9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11381: 00710831 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11382: 00ae8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11383: 00289755 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11384: 006b7a11 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11384: 006b7a49 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11385: 00ab1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11386: 00a9ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11387: 004644e9 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11388: 00ae874e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11389: 0071b0fd 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11389: 0071b135 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11390: 00aa9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11391: 0070a3f1 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11391: 0070a429 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11392: 0048c265 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11393: 009ee1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11394: 00ae895c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11395: 00ae99ec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11396: 00aaf128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11397: 004ee43d 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 11398: 0044a58d 284 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ @@ -11409,134 +11409,134 @@ │ │ │ │ 11405: 00ae8f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11406: 0027d045 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11407: 00a9ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11408: 00ae9964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11409: 009ff018 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbiep │ │ │ │ 11410: 00ae7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11411: 00ae7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11412: 006cf139 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11412: 006cf171 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11413: 003fd26d 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11414: 005f7a3d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11415: 006aad19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11414: 005f7a5d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11415: 006aad51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11416: 009ebcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11417: 004cf53d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11418: 00ae9160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11419: 00ae8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNREALIZE_DSTATE │ │ │ │ 11420: 0031f7ad 556 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11421: 009ace58 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11422: 006ff849 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11423: 0061d9a9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11422: 006ff881 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11423: 0061d9c9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11424: 004dcb15 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11425: 003fe8f1 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11426: 00ae745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11427: 009ee914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11428: 00284085 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11429: 00ae9618 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11430: 00ae9202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11431: 00643d09 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11431: 00643d29 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11432: 0036c601 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11433: 004e4419 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11434: 00594f51 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11435: 006f1435 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11434: 00594f71 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11435: 006f146d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11436: 0044ad31 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11437: 0060370d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11437: 0060372d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11438: 00529af9 88 FUNC GLOBAL DEFAULT 12 helper_evfscmplt │ │ │ │ 11439: 00ae7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11440: 00aa074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11441: 00aa3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11442: 00ae89f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11443: 005c4849 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11443: 005c4869 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11444: 00406da5 112 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11445: 00450979 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11446: 00398af9 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11447: 009acb28 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11448: 00ae79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11449: 004bf5c9 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11450: 005c7c09 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11450: 005c7c29 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11451: 00a9ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11452: 0033be1d 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11453: 0099dfd4 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11454: 00ae8a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11455: 00ae8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11456: 0052a065 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpeq │ │ │ │ 11457: 00aa3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11458: 00406ea1 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11459: 0045040d 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 11460: 007303b5 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11460: 007303ed 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11461: 00a9eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11462: 00ae8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11463: 00ab1c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11464: 00ab02f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 11465: 0059c969 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11465: 0059c989 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11466: 00ae8cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11467: 00ae8f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11468: 00ae7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11469: 00ae8d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11470: 00473891 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11471: 00ae8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 11472: 00406e15 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11473: 00456a05 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11474: 002923d5 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11475: 004e151d 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11476: 00ab1be0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11477: 00a079c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_epsc │ │ │ │ 11478: 004e629d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11479: 0071dacd 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11479: 0071db05 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11480: 00a9edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11481: 00ae8890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11482: 00ae99be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11483: 0072bc85 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11483: 0072bcbd 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11484: 00aa5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11485: 00443771 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11486: 007109d1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11487: 0067b0fd 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11486: 00710a09 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11487: 0067b135 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11488: 0052aa25 300 FUNC GLOBAL DEFAULT 12 helper_XSMULSP │ │ │ │ 11489: 00ae895a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11490: 004ec9d9 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11491: 00ab0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11492: 006ccf3d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11492: 006ccf75 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11493: 00aa7d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 11494: 007277e1 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11494: 00727819 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11495: 00ae7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ - 11496: 0057bee5 80 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ + 11496: 0057bf09 80 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ 11497: 00ae70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11498: 00a9db64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11499: 005384c9 74 FUNC GLOBAL DEFAULT 12 helper_vaddfp │ │ │ │ 11500: 009ac94c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11501: 0045743d 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11502: 00aaa3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11503: 00ae883a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11504: 006bc4dd 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11504: 006bc515 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11505: 00aaa850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11506: 00ae8ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11507: 00ab1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11508: 006ad289 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11508: 006ad2c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11509: 00ae80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11510: 00aa5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11511: 00ab0384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11512: 00720f7d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11512: 00720fb5 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11513: 00aa058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 11514: 006b4de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11514: 006b4e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ 11515: 00540ef5 148 FUNC GLOBAL DEFAULT 12 helper_fixup_thrm │ │ │ │ - 11516: 006a9941 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11516: 006a9979 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11517: 009e11f0 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11518: 00ae6d93 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11519: 006eee41 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11519: 006eee79 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11520: 00a9dc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11521: 0028bd3d 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11522: 004d8019 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11523: 0049180d 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11524: 00aa085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11525: 00a9d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11526: 005225c1 296 FUNC GLOBAL DEFAULT 12 register_usprgh_sprs │ │ │ │ 11527: 00ae8f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11528: 00a9d940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11529: 00438875 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11530: 004dbdd9 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11531: 005c566d 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11531: 005c568d 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11532: 00541d79 4 FUNC GLOBAL DEFAULT 12 helper_load_hdecr │ │ │ │ 11533: 005409c5 144 FUNC GLOBAL DEFAULT 12 helper_LVEWX │ │ │ │ 11534: 00ae9036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11535: 005381d5 42 FUNC GLOBAL DEFAULT 12 helper_POPCNTB │ │ │ │ 11536: 00aa3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11537: 00a9c7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11538: 0031dfbd 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ @@ -11546,375 +11546,375 @@ │ │ │ │ 11542: 00a9cd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11543: 0052a061 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpgt │ │ │ │ 11544: 00a9c3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11545: 00280d29 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11546: 00ab0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11547: 004e64dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11548: 00a9d850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11549: 0072e20d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11549: 0072e245 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11550: 00aa9d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11551: 00ae70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11552: 0083c1e4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11552: 0083c21c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11553: 00aa06dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11554: 002845ed 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11555: 004d0349 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11556: 00ae8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_LOAD_DSTATE │ │ │ │ 11557: 00a9a094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11558: 00a9c6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11559: 00aa74c8 1356 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11560: 005c27a5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11560: 005c27c5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11561: 00ae7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11562: 00718a8d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11563: 005805d9 164 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ + 11562: 00718ac5 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11563: 005805f9 164 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ 11564: 00aa6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11565: 0052a65d 252 FUNC GLOBAL DEFAULT 12 helper_XVSUBDP │ │ │ │ 11566: 00ae86e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11567: 00287f39 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11568: 009ad78c 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11569: 00aa4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11570: 00ae8e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11571: 00aab110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11572: 0085d4d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11572: 0085d510 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11573: 00ae90c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11574: 0039b9c1 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11575: 004c18dd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11576: 006ddee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11576: 006ddf19 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11577: 00ae8a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11578: 0085d4d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11579: 006d7005 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11578: 0085d508 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11579: 006d703d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11580: 004bf6ad 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11581: 00aa4e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11582: 0048c2b5 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11583: 00458855 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 11584: 0041f5cd 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11585: 00ae706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11586: 00614431 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11586: 00614451 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11587: 00ae8afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11588: 00aa9f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11589: 00ae848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ - 11590: 00587739 164 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ + 11590: 00587759 164 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ 11591: 00aa3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11592: 00490c9d 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11593: 00ae6ac4 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11594: 0069a179 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11594: 0069a1b1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11595: 004f38e9 212 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11596: 002e612d 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11597: 00ab2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11598: 00ae88ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11599: 00ae8752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11600: 005dccf1 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11600: 005dcd11 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11601: 00444db1 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11602: 006f9581 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11603: 0072ba59 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11602: 006f95b9 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11603: 0072ba91 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11604: 00aacb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11605: 00aa0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11606: 005ff439 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11607: 006bb139 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11606: 005ff459 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11607: 006bb171 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11608: 00ae8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11609: 00ae7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11610: 00a9e9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11611: 0061ac89 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11611: 0061aca9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11612: 00ae800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11613: 00ae72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11614: 00aab7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11615: 00ae76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ 11616: 00532f79 192 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCQP │ │ │ │ - 11617: 00696595 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11617: 006965cd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11618: 009f8a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTDP │ │ │ │ 11619: 0028c61d 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11620: 0061d211 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11620: 0061d231 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11621: 00ae71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11622: 00ae81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_SETUP_DSTATE │ │ │ │ 11623: 004dba49 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11624: 00ae6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11625: 00aaa750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11626: 0025e029 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11627: 0062e62d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11627: 0062e64d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11628: 00ae905c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_RFI_DSTATE │ │ │ │ 11629: 004f46b9 150 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_hi │ │ │ │ 11630: 00a9e6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11631: 00ab1d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11632: 0069598d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11632: 006959c5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11633: 00aad648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11634: 00aa4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11635: 00a9d720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11636: 006b9379 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11637: 0069c93d 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11636: 006b93b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11637: 0069c975 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11638: 0053b06d 152 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_comp │ │ │ │ 11639: 00ae6691 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11640: 00541431 56 FUNC GLOBAL DEFAULT 12 helper_HASHST │ │ │ │ 11641: 00ae85f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11642: 00aaeb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11643: 005ae5d1 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11643: 005ae5f1 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11644: 00ae8c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ - 11645: 0072d57d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11645: 0072d5b5 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11646: 00509189 232 FUNC GLOBAL DEFAULT 12 vof_client_open_store │ │ │ │ 11647: 00aad428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11648: 00ae7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11649: 009ef2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11650: 00374021 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11651: 006a60d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11651: 006a610d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11652: 009d23b0 52 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11653: 006949e5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11653: 00694a1d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11654: 00ae830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11655: 00ae8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11656: 009e1094 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11657: 009e10f4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11658: 009e1104 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11659: 004ec971 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11660: 005d5fd1 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11660: 005d5ff1 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11661: 00aa2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11662: 00ae787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11663: 00aadb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11664: 00aade28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11665: 00aa3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11666: 004646b1 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11667: 00ae75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11668: 00aa6214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11669: 009ef784 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11670: 0072d2dd 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11671: 0068dc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11672: 005a92a9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11673: 006f60c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11674: 006973fd 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11670: 0072d315 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11671: 0068dc65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11672: 005a92c9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11673: 006f60fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11674: 00697435 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11675: 00a9ce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11676: 009fc2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtdp │ │ │ │ 11677: 00ae830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11678: 006145c1 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11678: 006145e1 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11679: 00529c45 16 FUNC GLOBAL DEFAULT 12 helper_efdcfuid │ │ │ │ 11680: 00ae7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11681: 00698a25 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11682: 00664341 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11683: 006b6cf5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11681: 00698a5d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11682: 00664379 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11683: 006b6d2d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11684: 00a9cc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11685: 00aa077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11686: 0071c411 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11686: 0071c449 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11687: 00280de9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11688: 00a9c700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11689: 00ae7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11690: 0028cb3d 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11691: 0038f755 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11692: 00ae8f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11693: 009a0a3c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11694: 002eca5d 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11695: 00ae6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11696: 00ae8bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11697: 00ae6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11698: 00533039 144 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCSP │ │ │ │ 11699: 00a9d880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 11700: 00a06e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbl │ │ │ │ - 11701: 00702499 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11701: 007024d1 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11702: 00aaf598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11703: 00ae8978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11704: 00ae9340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11705: 00a9bbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11706: 00ae7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 11707: 0072c675 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 11707: 0072c6ad 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 11708: 00ae85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11709: 00735f35 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11709: 00735f6d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11710: 00aac3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11711: 009e92f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11712: 00a9e994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11713: 00aaae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11714: 00a06ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu │ │ │ │ 11715: 009ac6a8 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11716: 009f8b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEDP │ │ │ │ - 11717: 006ccf91 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11718: 0067ad1d 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11717: 006ccfc9 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11718: 0067ad55 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11719: 00a9f160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11720: 00ae7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11721: 0081ad60 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11722: 005dce39 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ - 11723: 0057bdf5 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ + 11721: 0081ad98 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11722: 005dce59 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11723: 0057be19 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ 11724: 00ae8b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11725: 008c82e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11726: 006b1521 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11725: 008c8320 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11726: 006b1559 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11727: 00ae767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11728: 00ab2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11729: 005cc72d 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11729: 005cc74d 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11730: 00ae6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11731: 002f2c29 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11732: 006ccbc9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11732: 006ccc01 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11733: 00392a01 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11734: 004dda1d 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11735: 00ab19ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11736: 006b5e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11736: 006b5ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11737: 00475ae5 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 11738: 00aa1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 11739: 005c0e0d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11739: 005c0e2d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11740: 00ae7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11741: 00ae8850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ 11742: 004f7521 76 FUNC GLOBAL DEFAULT 12 ppc40x_irq_init │ │ │ │ - 11743: 006d3e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11743: 006d3ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11744: 0046d2fd 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11745: 00ade628 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11746: 0052af59 364 FUNC GLOBAL DEFAULT 12 helper_XSDIVSP │ │ │ │ 11747: 00ae6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 11748: 004d1da9 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11749: 00ae8b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11750: 0041ed61 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11751: 00a048c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_CMPB │ │ │ │ 11752: 00ae8a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11753: 00ae8f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11754: 0052e149 130 FUNC GLOBAL DEFAULT 12 helper_xscmpexpdp │ │ │ │ 11755: 00aafa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11756: 00600685 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11756: 006006a5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11757: 00ae7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11758: 00a9fe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11759: 00ae85f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11760: 006aae45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11760: 006aae7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11761: 00aa9e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11762: 00ae7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_DSTATE │ │ │ │ 11763: 00ab2334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 11764: 004cf301 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 11765: 00616475 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11765: 00616495 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11766: 00ab0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11767: 009fdbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum2sws │ │ │ │ 11768: 003709f1 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ 11769: 0052a05d 4 FUNC GLOBAL DEFAULT 12 helper_efdcmplt │ │ │ │ - 11770: 006a8f79 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11770: 006a8fb1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11771: 004c1835 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11772: 00ae6cf1 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 11773: 005417cd 664 FUNC GLOBAL DEFAULT 12 helper_book3s_msgsnd │ │ │ │ 11774: 0052ba15 236 FUNC GLOBAL DEFAULT 12 helper_xvsqrtdp │ │ │ │ - 11775: 0072f761 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11775: 0072f799 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11776: 00a9d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11777: 00ab1c60 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11778: 00aa5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11779: 00ae7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11780: 006f4691 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11780: 006f46c9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11781: 00ae7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11782: 009aa500 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11783: 00aa45c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11784: 00aa5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11785: 00490e55 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11786: 008f6750 52 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ - 11787: 0070d7a9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11787: 0070d7e1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11788: 00327dd9 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ 11789: 0053ce29 136 FUNC GLOBAL DEFAULT 12 helper_vextuwlx │ │ │ │ - 11790: 006b0e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11790: 006b0ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11791: 00ae73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11792: 00aaa1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 11793: 00ae8fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 11794: 006cc209 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11794: 006cc241 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 11795: 004b454d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11796: 00ae7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 11797: 004b7109 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11798: 00ae75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11799: 00aae1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 11800: 00ae78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11801: 0046925d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11802: 0034d6e5 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11803: 0068e2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11803: 0068e2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11804: 0053ca6d 128 FUNC GLOBAL DEFAULT 12 helper_VRLWMI │ │ │ │ 11805: 004f4751 40 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_lo │ │ │ │ 11806: 00460eb5 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11807: 00aa8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11808: 00677ad1 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11808: 00677b09 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11809: 00ae6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11810: 004ee315 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 11811: 00aa105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11812: 004592b9 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11813: 00ae8992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11814: 0045e9e5 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11815: 00ae8e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11816: 00aa2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ADB_POLL_EVENT │ │ │ │ 11817: 00aa20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11818: 00452da5 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11819: 00ae6d9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11820: 00675ba5 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11820: 00675bdd 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11821: 00ae876a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11822: 00ae7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11823: 00370cb5 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11824: 00ae87aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11825: 00aaba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11826: 00aaf9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11827: 0070ddb9 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11827: 0070ddf1 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11828: 00ae86fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11829: 009ee260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11830: 00711139 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11830: 00711171 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11831: 002c35e1 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11832: 00280929 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11833: 00ab1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11834: 00ae88c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11835: 00ae8d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11836: 00ae6d84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11837: 00ae7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11838: 002f1ded 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 11839: 003924bd 188 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11840: 00aa5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11841: 00ae887a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ 11842: 009fd8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp │ │ │ │ - 11843: 006d1ae9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11844: 0070d855 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11843: 006d1b21 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11844: 0070d88d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11845: 0053b25d 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_exp │ │ │ │ 11846: 00a01748 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbia │ │ │ │ - 11847: 006b43f1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11847: 006b4429 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11848: 00ae75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11849: 0040cd45 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11850: 00ae6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11851: 009f94d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbie │ │ │ │ 11852: 00ae79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 11853: 004c14a1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11854: 006eda1d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11854: 006eda55 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11855: 00aa94b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 11856: 004d001d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11857: 004235a5 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11858: 00289ded 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11859: 00a9db44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11860: 005bd3bd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11861: 006b2e29 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11860: 005bd3dd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11861: 006b2e61 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11862: 00ae7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11863: 005a9db9 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11863: 005a9dd9 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11864: 004a4a89 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11865: 00aac820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11866: 0053cc15 114 FUNC GLOBAL DEFAULT 12 helper_VRLWNM │ │ │ │ 11867: 00aa8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11868: 009ebd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 11869: 0053abe1 224 FUNC GLOBAL DEFAULT 12 helper_VMODSQ │ │ │ │ 11870: 00aa8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 11871: 004d04a1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11872: 004717d9 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11873: 0060ea19 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11874: 006afe65 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11873: 0060ea39 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11874: 006afe9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11875: 00a9f7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11876: 0028a6d1 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11877: 0061676d 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11877: 0061678d 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11878: 00ae911c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11879: 00aae3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11880: 006dcc35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11880: 006dcc6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11881: 00ae88e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11882: 009ee998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11883: 0029991d 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11884: 006e9799 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11884: 006e97d1 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11885: 00aa9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11886: 00a03008 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbivax │ │ │ │ 11887: 00aa2c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11888: 00ab09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 11889: 004d0445 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11890: 0046d741 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11891: 006a0b21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11891: 006a0b59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11892: 00aa3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11893: 002e3fb9 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11894: 0046d4cd 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11895: 00ae7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11896: 00aa4458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11897: 00aa45f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11898: 00a9f414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11899: 00ae83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11900: 00a9c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11901: 00ae7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11902: 00ae8826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11903: 00473a11 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11904: 006d40c9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11905: 00710cfd 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11904: 006d4101 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11905: 00710d35 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11906: 00ae820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_DSTATE │ │ │ │ 11907: 00a0053c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsadd │ │ │ │ 11908: 00ae99ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11909: 006aaef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11909: 006aaf31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11910: 00aaf4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11911: 002a3689 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 11912: 004c16bd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11913: 00aa1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11914: 00ae8ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11915: 0032d74d 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11916: 00aad6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ @@ -11922,503 +11922,503 @@ │ │ │ │ 11918: 002b28ad 10 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11919: 00a9cdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11920: 004a4281 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11921: 00ae86b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11922: 00ae995e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11923: 00391d01 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11924: 00ae77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11925: 005c96c9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11925: 005c96e9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11926: 00aaf768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11927: 00aaa280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11928: 0072e5f9 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11928: 0072e631 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 11929: 0041b875 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11930: 005f567d 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11930: 005f569d 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11931: 002809d1 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11932: 00471131 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11933: 005c9335 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11933: 005c9355 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11934: 00531b21 80 FUNC GLOBAL DEFAULT 12 helper_xvcvsxdsp │ │ │ │ 11935: 00ae6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 11936: 0044b485 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11937: 002bb469 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11938: 0071c209 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11939: 0068da11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11938: 0071c241 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11939: 0068da49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11940: 00a9ff9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11941: 00a9bec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11942: 00aa2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11943: 00288265 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11944: 00aab6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11945: 006d1759 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11945: 006d1791 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11946: 00aa13bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11947: 00aa4bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11948: 00aa60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 11949: 004b45b5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11950: 00aab790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11951: 007087d5 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11951: 0070880d 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11952: 00ae86bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11953: 0026e5e1 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11954: 00ae6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11955: 00a9d910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11956: 00ae8716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 11957: 00aa0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 11958: 004b5555 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11959: 0053acc1 156 FUNC GLOBAL DEFAULT 12 helper_VMODUQ │ │ │ │ 11960: 0034f991 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11961: 009ac7e8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11962: 00ab2084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 11963: 00ae8c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 11964: 0071abf1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11964: 0071ac29 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11965: 00ab06a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11966: 00aa2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11967: 003585d1 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 11968: 00ae6d7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11969: 002931c5 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 11970: 006b8131 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11970: 006b8169 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11971: 00ae7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11972: 00ae774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11973: 00ae83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 11974: 005bc16d 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11975: 006b5bed 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11976: 00700da1 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11974: 005bc18d 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 11975: 006b5c25 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11976: 00700dd9 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11977: 003cde09 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11978: 00ae8866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 11979: 0057ad81 300 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ + 11979: 0057ada5 300 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ 11980: 00a9cb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11981: 006b5fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11981: 006b6001 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 11982: 00ae71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11983: 0068fed1 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11984: 005c6635 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11983: 0068ff09 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11984: 005c6655 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11985: 00a9ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11986: 00424e49 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11987: 00aa0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11988: 0070f39d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11989: 006141a9 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11988: 0070f3d5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11989: 006141c9 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 11990: 004bb559 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11991: 00ae7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11992: 00ae73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11993: 00ae86c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11994: 0071eb0d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11994: 0071eb45 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11995: 008f51d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11996: 00aa8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 11997: 004bec81 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11998: 003c48e1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11999: 00aade48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 12000: 006c385d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ - 12001: 0057bc0d 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ + 12000: 006c3895 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 12001: 0057bc31 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ 12002: 00ae7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12003: 00aa8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12004: 0059e301 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12004: 0059e321 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12005: 00ae7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12006: 00ab20b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12007: 00a9bb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12008: 00aa4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12009: 006ad1ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12009: 006ad1e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12010: 00284d39 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 12011: 004b3789 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 12012: 006da0f9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12013: 0069b56d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12014: 006b0f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12012: 006da131 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12013: 0069b5a5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12014: 006b0fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12015: 00ae7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12016: 006e02d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12017: 005b7851 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12016: 006e0309 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12017: 005b7871 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12018: 00aaa950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12019: 00ae7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12020: 00ae700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12021: 00a001a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efddiv │ │ │ │ 12022: 00aafc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_FP_IGNORE_EVENT │ │ │ │ 12023: 002c4c05 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12024: 0053d271 104 FUNC GLOBAL DEFAULT 12 helper_VINSWLX │ │ │ │ - 12025: 0069ac29 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12025: 0069ac61 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12026: 00331c2d 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 12027: 00aa3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12028: 00aaa250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12029: 00ae8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_METHOD_DSTATE │ │ │ │ 12030: 00ae92e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12031: 00aa133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12032: 0039b389 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12033: 005c4011 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12033: 005c4031 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12034: 00ae8b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12035: 00444d39 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12036: 002bc915 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12037: 00a9ccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12038: 0044df65 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12039: 002cf195 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12040: 00ae7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12041: 00a9e714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 12042: 00ae6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 12043: 00ae874a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12044: 005bac89 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12044: 005baca9 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12045: 009f0990 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12046: 002e4121 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12047: 00aac540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12048: 00ae7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12049: 00280a79 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12050: 00286161 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12051: 00689ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12052: 006d4f65 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12051: 00689f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12052: 006d4f9d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12053: 00ab13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12054: 00539e35 140 FUNC GLOBAL DEFAULT 12 helper_vmrghb │ │ │ │ 12055: 00aa4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12056: 00ae7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12057: 0072cbf9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 12058: 0067b155 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12057: 0072cc31 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12058: 0067b18d 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12059: 00ae903a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12060: 0069f385 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12060: 0069f3bd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12061: 00472089 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12062: 0063a749 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12062: 0063a769 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12063: 0027db79 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12064: 0053cfb1 120 FUNC GLOBAL DEFAULT 12 helper_vextuwrx │ │ │ │ 12065: 00539f15 84 FUNC GLOBAL DEFAULT 12 helper_vmrghh │ │ │ │ 12066: 00aa5128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12067: 00aad438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ 12068: 009f60c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBDP │ │ │ │ 12069: 00541d75 4 FUNC GLOBAL DEFAULT 12 helper_store_decr │ │ │ │ - 12070: 0070e751 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12070: 0070e789 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12071: 00ae8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12072: 006fe4e1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12073: 006d67b9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12072: 006fe519 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12073: 006d67f1 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12074: 00494a9d 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12075: 00ae8a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12076: 00ae8fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12077: 00ae7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12078: 00414255 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12079: 005d3dc5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12080: 006f9339 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12081: 0068ea3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12082: 005f824d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12079: 005d3de5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12080: 006f9371 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12081: 0068ea75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12082: 005f826d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12083: 004e9445 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12084: 00539f89 32 FUNC GLOBAL DEFAULT 12 helper_vmrghw │ │ │ │ 12085: 00a9d6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12086: 00444c81 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12087: 004c19a9 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12088: 006d889d 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12088: 006d88d5 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12089: 004e9825 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12090: 00ae7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12091: 00aa6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_EVENT │ │ │ │ 12092: 00ae6abe 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12093: 00a9d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12094: 009f95dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlsw32 │ │ │ │ 12095: 009ef364 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12096: 00ae8928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12097: 00aae798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12098: 00ae8756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12099: 00ab2164 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12100: 00ae8834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12101: 006d5649 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12101: 006d5681 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12102: 00ae7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12103: 00486a0d 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12104: 00690d8d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12105: 005d7219 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12106: 0061517d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12104: 00690dc5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12105: 005d7239 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12106: 0061519d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12107: 0027ebd9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12108: 00327d01 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12109: 0071dc01 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12109: 0071dc39 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12110: 00ae914e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12111: 00ae8a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12112: 00ae7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12113: 0039ab49 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12114: 006e448d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12114: 006e44c5 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 12115: 00ae8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 12116: 005f5385 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12117: 00699e7d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12116: 005f53a5 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12117: 00699eb5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12118: 00aabdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12119: 00ab05c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12120: 0053e701 128 FUNC GLOBAL DEFAULT 12 helper_VSUBEUQM │ │ │ │ - 12121: 005c570d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12121: 005c572d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12122: 00aa2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12123: 002beced 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12124: 004cf46d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12125: 00ae6d81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12126: 0043b6a1 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12127: 00ae8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12128: 00ae8d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12129: 009ef808 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12130: 0053d209 104 FUNC GLOBAL DEFAULT 12 helper_VINSHLX │ │ │ │ 12131: 004c04f1 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12132: 00ae6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12133: 006787b5 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12133: 006787ed 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12134: 00ae8b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12135: 00aaab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12136: 00ae999c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12137: 00618dc1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12137: 00618de1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12138: 00aae758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12139: 004bed89 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12140: 00ae6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12141: 004bbca5 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12142: 0025d3e5 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12143: 0033bd21 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12144: 005b6295 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12144: 005b62b5 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12145: 004d2cd5 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12146: 003fab81 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12147: 00aa2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12148: 006e5589 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12149: 006029f5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12148: 006e55c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12149: 00602a15 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12150: 00ae6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12151: 00aaf558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12152: 0042f8b9 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12153: 003ab0ed 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12154: 00ae6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12155: 0072764d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12156: 00618e85 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12155: 00727685 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12156: 00618ea5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12157: 00338829 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 12158: 00aaa490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 12159: 0057b071 20 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ + 12159: 0057b095 20 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ 12160: 00aae618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12161: 00ae8dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12162: 00aa8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12163: 00aa4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12164: 002be3a1 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12165: 003aaf49 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12166: 004cfa35 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12167: 00ae8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12168: 0031d905 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12169: 0070e149 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12169: 0070e181 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12170: 00ae92fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12171: 00ae8f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12172: 0053cf31 126 FUNC GLOBAL DEFAULT 12 helper_vextuhrx │ │ │ │ - 12173: 0072b059 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12173: 0072b091 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12174: 0027eed9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12175: 00ae9454 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12176: 00ae7f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12177: 00ab19ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12178: 009aca8c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12179: 0026f275 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12180: 0061d72d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12180: 0061d74d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12181: 00aaeabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12182: 00ae91d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12183: 00aab190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12184: 00ae6d4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12185: 005dccb9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12186: 0068db01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12185: 005dccd9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12186: 0068db39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12187: 00ae9192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12188: 00aa7aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12189: 009adef4 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12190: 009f0780 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12191: 004c6ff5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12192: 006a8e35 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12192: 006a8e6d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 12193: 00aa6794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 12194: 0060eae1 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12194: 0060eb01 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12195: 00ae901e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12196: 00541515 2 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_excp_handler │ │ │ │ 12197: 00284d69 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12198: 002db305 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12199: 00540781 72 FUNC GLOBAL DEFAULT 12 helper_icbi │ │ │ │ 12200: 00473a59 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12201: 009f9030 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTQP │ │ │ │ 12202: 0052690d 216 FUNC GLOBAL DEFAULT 12 helper_CDTBCD │ │ │ │ 12203: 00aa3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12204: 005dc25d 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12204: 005dc27d 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12205: 00aaf438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12206: 00aad528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12207: 00a07418 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_dbcr0 │ │ │ │ 12208: 00ae84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12209: 006b0ac9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12209: 006b0b01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12210: 00282539 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12211: 00ae940e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12212: 003fc385 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12213: 003c7875 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12214: 00393f4d 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12215: 0069f885 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12215: 0069f8bd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12216: 0047e409 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 12217: 006cf331 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12217: 006cf369 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12218: 00a9f990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ 12219: 00a01c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuiz │ │ │ │ - 12220: 006c1b81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12221: 006b6221 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12220: 006c1bb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12221: 006b6259 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12222: 0045ecd1 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12223: 00ab13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12224: 0034b209 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12225: 0071e2c5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12225: 0071e2fd 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12226: 00aa6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_COMPUTE_EVENT │ │ │ │ 12227: 00ae788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12228: 00ae7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12229: 00ae70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12230: 007258e5 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12230: 0072591d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12231: 00aaf288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12232: 00aa4548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12233: 00a9d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12234: 00ae6d00 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12235: 00ab0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12236: 0025eac1 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 12237: 00aa4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 12238: 00aada38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12239: 00aabe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12240: 00ae7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12241: 00aa3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12242: 00ae734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12243: 00aaef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12244: 00ae84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12245: 0068be95 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 12246: 007080dd 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12245: 0068becd 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12246: 00708115 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12247: 00aad7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12248: 005bd3c5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12248: 005bd3e5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12249: 00ae7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12250: 00ae6d65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12251: 00539da9 140 FUNC GLOBAL DEFAULT 12 helper_vmrglb │ │ │ │ 12252: 00aa6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_READ_EVENT │ │ │ │ 12253: 00aa0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12254: 00aa1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12255: 00a03848 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_global │ │ │ │ 12256: 00a9c390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12257: 00539ec1 84 FUNC GLOBAL DEFAULT 12 helper_vmrglh │ │ │ │ 12258: 00ae7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12259: 0052a759 232 FUNC GLOBAL DEFAULT 12 helper_XVSUBSP │ │ │ │ 12260: 00ae8634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12261: 0028ad09 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12262: 00400061 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12263: 0071fc65 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12264: 006b0ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12263: 0071fc9d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12264: 006b0f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12265: 00aa44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12266: 00aa62c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12267: 00ae9156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12268: 00ae75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12269: 00aa49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12270: 003585c5 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12271: 00528fdd 390 FUNC GLOBAL DEFAULT 12 helper_fcmpo │ │ │ │ 12272: 00ae93e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12273: 00ae8794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12274: 00ae960c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12275: 004c8731 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12276: 00613df5 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 12277: 00581ab5 512 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ + 12276: 00613e15 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12277: 00581ad5 512 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ 12278: 00528e9d 320 FUNC GLOBAL DEFAULT 12 helper_fcmpu │ │ │ │ 12279: 00ae7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12280: 0068f2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12281: 00697b61 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12280: 0068f321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12281: 00697b99 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12282: 00ae89ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12283: 00539f69 32 FUNC GLOBAL DEFAULT 12 helper_vmrglw │ │ │ │ 12284: 00ae7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12285: 005f815d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12285: 005f817d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12286: 00aa11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12287: 0063c065 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12287: 0063c085 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12288: 00ab1e00 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12289: 009fcaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtqp │ │ │ │ - 12290: 005da051 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12290: 005da071 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12291: 00aa6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_FIT_EVENT │ │ │ │ 12292: 00aac400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12293: 004c0e9d 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12294: 00ae8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12295: 00ae6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12296: 004bcc3d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12297: 003d5655 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12298: 00ae8ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ - 12299: 0058630d 148 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ + 12299: 0058632d 148 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ 12300: 00ae74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12301: 0038b425 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12302: 00ae92f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12303: 00ab0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12304: 0037126d 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12305: 00ae835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12306: 00ae8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12307: 006935d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12307: 0069360d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12308: 00ae8cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12309: 005f3039 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12310: 00714359 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12309: 005f3059 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12310: 00714391 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12311: 00ae91b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12312: 0041610d 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12313: 00ae73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12314: 002accb5 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12315: 00a0119c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsqrtefp │ │ │ │ 12316: 00a9fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12317: 00ae8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12318: 0071c0b1 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12318: 0071c0e9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12319: 004e539d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12320: 00ae89b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12321: 006e9cb5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12321: 006e9ced 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ 12322: 009f8fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEQP │ │ │ │ - 12323: 005c1015 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12323: 005c1035 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12324: 00aa29c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12325: 00aa6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_STOP_EVENT │ │ │ │ 12326: 00ae7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12327: 00727235 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12327: 0072726d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12328: 00ae80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12329: 00ae7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12330: 00455cb9 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12331: 0067afc5 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 12332: 0071e735 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12331: 0067affd 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12332: 0071e76d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12333: 00aa9518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12334: 006a5669 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12334: 006a56a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12335: 002728d1 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12336: 00aaada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12337: 00a9acf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12338: 00ae9290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12339: 00ae8fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12340: 00aa4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12341: 006bf029 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12342: 00720015 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12341: 006bf061 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12342: 0072004d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12343: 00a9ae94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12344: 005e974d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12344: 005e976d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12345: 00aac860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12346: 00ae7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_DSTATE │ │ │ │ 12347: 00290071 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12348: 006a2fdd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12349: 00717089 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12348: 006a3015 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12349: 007170c1 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12350: 004b984d 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12351: 0044c96d 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12352: 006fa029 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12352: 006fa061 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12353: 00ae90dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12354: 0068e2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 12355: 0057f36d 800 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ - 12356: 0068f181 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ - 12357: 0057cc41 6 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ + 12354: 0068e331 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12355: 0057f38d 800 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ + 12356: 0068f1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12357: 0057cc65 6 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ 12358: 0028ad85 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12359: 00a9c800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12360: 004f565d 6 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_global │ │ │ │ 12361: 00399125 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12362: 00ae6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12363: 006e7811 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12363: 006e7849 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12364: 00a9e9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12365: 004ee99d 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12366: 006c78e5 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12366: 006c791d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12367: 00ae7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12368: 00aa08fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12369: 00aabb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12370: 0070aadd 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12370: 0070ab15 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12371: 0052e1cd 238 FUNC GLOBAL DEFAULT 12 helper_xscmpexpqp │ │ │ │ - 12372: 00597609 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12372: 00597629 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12373: 00ae999a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12374: 005cc4c9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12374: 005cc4e9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12375: 00ae8f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12376: 00ae7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12377: 0044ede9 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12378: 006e49d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12378: 006e4a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12379: 003d7c2d 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12380: 009fbfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxds │ │ │ │ - 12381: 0071b5c9 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12381: 0071b601 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12382: 00aa43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12383: 006abf95 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12383: 006abfcd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12384: 00ae8e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12385: 00a12958 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12386: 00ab0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12387: 006b61a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12387: 006b61e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12388: 00284d59 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12389: 006fe6b1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12389: 006fe6e9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12390: 009fb970 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtsp │ │ │ │ 12391: 005323f5 256 FUNC GLOBAL DEFAULT 12 helper_xvrdpic │ │ │ │ 12392: 00ae8696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12393: 00ae70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12394: 00ae7810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12395: 00370c95 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12396: 00ae7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 12397: 009f4fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8PP │ │ │ │ - 12398: 005aa5dd 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12398: 005aa5fd 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12399: 009ad7a4 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12400: 00aaf688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12401: 004ccc39 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12402: 00aa2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_SET_GPIO_EVENT │ │ │ │ - 12403: 005b8b0d 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12404: 006e29ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12403: 005b8b2d 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12404: 006e29e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12405: 005324f5 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpim │ │ │ │ 12406: 00ae8ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12407: 003d7639 260 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12408: 00532611 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpip │ │ │ │ - 12409: 0071de01 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12410: 006e3465 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12409: 0071de39 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12410: 006e349d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12411: 00490e6d 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12412: 00a9f3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12413: 0067c135 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12413: 0067c16d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12414: 00aa2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12415: 003b3cad 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12416: 00a9ac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12417: 00ae7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12418: 00ae6d42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12419: 004dba39 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12420: 00a9dec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12434,620 +12434,620 @@ │ │ │ │ 12430: 00ae923e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12431: 00541621 80 FUNC GLOBAL DEFAULT 12 helper_store_msr │ │ │ │ 12432: 00ae803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12433: 00aa85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12434: 0044aa49 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12435: 00ae7998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12436: 00ae8c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12437: 0083c3e4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12437: 0083c41c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12438: 00ac55cc 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12439: 009acb70 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12440: 00ae8610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12441: 00ae938e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12442: 004d6dc5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12443: 00aa4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12444: 00ae7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12445: 006f9eb9 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12445: 006f9ef1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12446: 00aa075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12447: 004a42a9 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ 12448: 00a04190 132 OBJECT GLOBAL DEFAULT 24 helper_info_TW │ │ │ │ - 12449: 006e2a01 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12449: 006e2a39 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12450: 00414035 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12451: 004d5f71 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12452: 0069be95 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12453: 0070e481 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12452: 0069becd 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12453: 0070e4b9 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12454: 00aa1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12455: 00ae7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12456: 0034f195 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12457: 004d764d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12458: 00a002a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdsub │ │ │ │ 12459: 00ae73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12460: 006ea2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12460: 006ea2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12461: 00a018d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_compute_fprf_float64 │ │ │ │ 12462: 00ae7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DSTATE │ │ │ │ 12463: 00ae7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12464: 006a89bd 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12464: 006a89f5 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12465: 00ab1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12466: 00ae8976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12467: 00ab0660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12468: 0071e32d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12468: 0071e365 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12469: 009ad554 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12470: 00ae7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12471: 00aa4318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12472: 0045172d 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12473: 004e80e5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ - 12474: 0057c491 104 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ - 12475: 0057be6d 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ + 12474: 0057c4b5 104 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ + 12475: 0057be91 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ 12476: 0031f721 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12477: 00ab13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12478: 00aa5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12479: 003fc9b5 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12480: 00724c45 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12480: 00724c7d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12481: 00ae99ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12482: 0052bb01 228 FUNC GLOBAL DEFAULT 12 helper_xvsqrtsp │ │ │ │ 12483: 00aa55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12484: 00ae7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12485: 006ef2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12485: 006ef2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12486: 009e0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12487: 00620fe9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12487: 00621009 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12488: 0031eabd 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12489: 00aa064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12490: 007126e9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12490: 00712721 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12491: 004d52b5 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12492: 003dbc95 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12493: 00ae8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_READ_DSTATE │ │ │ │ 12494: 00ae99a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12495: 006bd2b1 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12496: 0083bfe8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12495: 006bd2e9 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12496: 0083c020 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ 12497: 00ae9078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_SET_DSTATE │ │ │ │ - 12498: 00710dcd 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12498: 00710e05 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12499: 00aaf118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12500: 009ac478 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12501: 00ae8b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12502: 009f645c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQPO │ │ │ │ 12503: 00ae7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12504: 009fa44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfn │ │ │ │ 12505: 00a9af34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12506: 009ade9c 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12507: 006f87b9 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12507: 006f87f1 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12508: 00aa59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12509: 005c6ced 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12509: 005c6d0d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12510: 00aa4ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12511: 006a889d 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12511: 006a88d5 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12512: 00ae8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12513: 00ae8b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12514: 006bdaf5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12515: 005dd089 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12516: 0060d669 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12514: 006bdb2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12515: 005dd0a9 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12516: 0060d689 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12517: 009fa3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfz │ │ │ │ 12518: 004bb511 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ - 12519: 008bf564 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ + 12519: 008bf59c 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ 12520: 00489ff5 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12521: 00711175 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12521: 007111ad 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12522: 00284d61 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12523: 004d0519 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12524: 009ec370 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12525: 00ab29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12526: 00ab0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12527: 00ae7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12528: 00ae9720 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12529: 006da971 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12529: 006da9a9 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12530: 00a9fffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12531: 002a9b4d 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12532: 00ae877c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12533: 00ae6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12534: 00aa4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12535: 0068dbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12535: 0068dc29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12536: 00ae877a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12537: 00ae728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12538: 006eeaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12538: 006eeb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12539: 00437839 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12540: 00aa126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12541: 00a9c07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12542: 006eec61 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12543: 0072fb65 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12542: 006eec99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12543: 0072fb9d 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12544: 00ae91c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12545: 006df8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12545: 006df8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12546: 0052a069 220 FUNC GLOBAL DEFAULT 12 helper_XSADDDP │ │ │ │ 12547: 00ae8698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12548: 00ae7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12549: 00601249 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12550: 006e4451 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12551: 00706989 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12549: 00601269 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12550: 006e4489 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12551: 007069c1 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12552: 00ae8f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12553: 00ab2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12554: 00ae8cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12555: 009fa4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsetsgn │ │ │ │ - 12556: 00616c25 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12556: 00616c45 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12557: 00aae568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12558: 00ae82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 12559: 00588455 124 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ + 12559: 00588475 124 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ 12560: 00aa7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12561: 004e52c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12562: 004c15ed 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12563: 00aae118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12564: 00a12928 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12565: 00424c49 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12566: 00aaef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12567: 006e1711 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12567: 006e1749 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12568: 00aaf458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12569: 009ebdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12570: 00ae80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12571: 00ae836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12572: 00707819 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12572: 00707851 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12573: 00486e81 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 12574: 0044cea5 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12575: 00aafec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12576: 006ed999 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12576: 006ed9d1 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12577: 00ab196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12578: 0068d255 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12579: 0064bd39 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12578: 0068d28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12579: 0064bd59 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12580: 00aa7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 12581: 005b71fd 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12581: 005b721d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12582: 00aa8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12583: 00615291 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12583: 006152b1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12584: 00a9ffbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12585: 009ea8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12586: 00283bfd 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12587: 00ae93f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12588: 00a9cdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12589: 0070cbf5 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12589: 0070cc2d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12590: 00a9b104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12591: 00525a8d 268 FUNC GLOBAL DEFAULT 12 helper_DDEDPD │ │ │ │ 12592: 004dda55 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12593: 004db8c9 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12594: 0027dab9 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12595: 008ebc14 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12596: 006f0839 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12596: 006f0871 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12597: 00ae7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12598: 00ae9266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12599: 005defb1 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12599: 005defd1 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12600: 00aa5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12601: 00aa2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12602: 00ae7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12603: 006ab2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12603: 006ab2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12604: 004851e1 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12605: 00aa2cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12606: 00aa6274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12607: 002855b1 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12608: 00aaa8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12609: 00ae7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12610: 005bed01 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12610: 005bed21 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12611: 00472f8d 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12612: 006e5421 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12612: 006e5459 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12613: 00ae778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12614: 005281cd 118 FUNC GLOBAL DEFAULT 12 helper_FMADDS │ │ │ │ 12615: 00aa6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_EVENT │ │ │ │ 12616: 00ab1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 12617: 0060c35d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12617: 0060c37d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12618: 00464eb9 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12619: 00468b41 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12620: 0025d889 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12621: 00ae9016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12622: 006f308d 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12622: 006f30c5 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12623: 00ab1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12624: 00aafb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12625: 006cd8f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12626: 005ad219 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12625: 006cd92d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12626: 005ad239 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12627: 00ae89dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12628: 009f834c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCDP │ │ │ │ 12629: 00ae8784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12630: 0049282d 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12631: 00ae855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12632: 00326731 70 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12633: 00732ac9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12633: 00732b01 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12634: 0046d749 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12635: 0072ef35 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12635: 0072ef6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12636: 00ae88f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12637: 00aa727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_PVR_EVENT │ │ │ │ 12638: 00ae7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12639: 006a8ef5 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12640: 005f78ad 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12639: 006a8f2d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12640: 005f78cd 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12641: 00ae7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12642: 006c249d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12642: 006c24d5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12643: 004d5229 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12644: 004ebea9 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12645: 0057c655 708 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ + 12645: 0057c679 708 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ 12646: 00ae7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12647: 00aaae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12648: 00618d5d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12648: 00618d7d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12649: 00ae7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12650: 006da30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12650: 006da345 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12651: 00a9f4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12652: 0072fd71 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12652: 0072fda9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12653: 00ae8d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12654: 00ae7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12655: 004bfb45 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12656: 005f2679 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12656: 005f2699 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12657: 004efcbd 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12658: 00525189 360 FUNC GLOBAL DEFAULT 12 helper_DRDPQ │ │ │ │ - 12659: 007271a1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12659: 007271d9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12660: 004cc279 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12661: 006b94a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12662: 006d570d 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12663: 006da541 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12661: 006b94dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12662: 006d5745 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12663: 006da579 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12664: 009ea81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12665: 00ae93de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12666: 00ae9084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_GET_DSTATE │ │ │ │ 12667: 009f64e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQP │ │ │ │ - 12668: 007075a9 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12668: 007075e1 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12669: 00aa7a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12670: 00a9ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12671: 006d3cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12671: 006d3cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12672: 004e71a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12673: 002c4bf1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12674: 00ae8656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12675: 004d866d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12676: 00722d19 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12676: 00722d51 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12677: 003908bd 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12678: 00ae8ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12679: 00ab09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12680: 00a9a5bc 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12681: 00ae9334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12682: 009fad10 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspdp │ │ │ │ 12683: 00ae8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12684: 0069942d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12684: 00699465 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12685: 00ae93d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12686: 006ab025 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12686: 006ab05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12687: 002eec05 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12688: 002c10ed 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12689: 0069bbbd 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ - 12690: 0058667d 528 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ + 12689: 0069bbf5 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12690: 0058669d 528 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ 12691: 00ae99b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12692: 00282afd 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 12693: 004db925 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12694: 006dc285 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12694: 006dc2bd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12695: 00ab1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12696: 00ae8e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12697: 00ab1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12698: 00a9b4f0 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12699: 0068d651 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12699: 0068d689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12700: 00ae72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12701: 00a9a1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12702: 00ae9248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12703: 00ae90fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12704: 00a9e544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12705: 006b9595 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12705: 006b95cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12706: 00aa8494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12707: 00ae789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12708: 00ae7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12709: 00724365 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12710: 0070e40d 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12709: 0072439d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12710: 0070e445 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12711: 004f72e5 76 FUNC GLOBAL DEFAULT 12 ppc6xx_irq_init │ │ │ │ 12712: 00aa1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12713: 00aa89b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12714: 00ae79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12715: 00285e29 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12716: 00ae9412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12717: 00473b55 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12718: 00ae8cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12719: 004a2829 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12720: 00ae72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12721: 005aa755 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12721: 005aa775 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12722: 00ae797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12723: 006af811 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12723: 006af849 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12724: 002e9e6d 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12725: 00ab07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12726: 004d5d75 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12727: 00ae913e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12728: 002c359d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12729: 006f2c45 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12729: 006f2c7d 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12730: 002bea5d 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12731: 00aa2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12732: 00ae7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12733: 00ae80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12734: 00ae8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12735: 006ee579 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12736: 006eebad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 12737: 0072d475 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 12735: 006ee5b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12736: 006eebe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12737: 0072d4ad 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 12738: 00ae8b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12739: 00ae8df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12740: 005b5871 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12740: 005b5891 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12741: 00aada28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12742: 0029a879 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12743: 009fb2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxddp │ │ │ │ 12744: 00a9d0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12745: 00ab2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12746: 00ae8af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 12747: 004cfd4d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12748: 00705879 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12748: 007058b1 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12749: 009f5fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBSP │ │ │ │ 12750: 0038e9b5 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12751: 004d8979 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12752: 00281351 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12753: 00682b45 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12754: 006c7539 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12755: 006ed7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12753: 00682b7d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12754: 006c7571 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12755: 006ed7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12756: 00a9f504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12757: 005e9b6d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12757: 005e9b8d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12758: 00ae8c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 12759: 005d4815 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12759: 005d4835 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12760: 00aa8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12761: 009ac3a8 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12762: 00aa4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12763: 002f1c51 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12764: 00ae8776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12765: 00ae8186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12766: 0034e6ad 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12767: 0068d8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12767: 0068d8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 12768: 0044576d 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12769: 00a9d0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12770: 00ae79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12771: 00542109 4 FUNC GLOBAL DEFAULT 12 helper_load_40x_pit │ │ │ │ 12772: 004f8c11 10 FUNC GLOBAL DEFAULT 12 ppc_cpu_tir │ │ │ │ 12773: 00ad7298 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ 12774: 00ae8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_DSTATE │ │ │ │ - 12775: 006520d9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12775: 00652111 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12776: 00a9cd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12777: 00ae860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12778: 00ae87f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12779: 0071d091 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12779: 0071d0c9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12780: 0042f401 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12781: 00ae8dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12782: 006b8c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12782: 006b8cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12783: 00464351 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12784: 00ae771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12785: 006eacb1 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12786: 006a7c3d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12785: 006eace9 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12786: 006a7c75 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12787: 00ae752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12788: 009ef994 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12789: 006ab57d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12789: 006ab5b5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12790: 002c0829 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12791: 004d5325 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12792: 00490621 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12793: 00ae7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12794: 00ae7720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12795: 006b3791 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12795: 006b37c9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12796: 003d9cd9 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12797: 00433285 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12798: 00ae8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12799: 00ae807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12800: 002830dd 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12801: 006dafb9 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12801: 006daff1 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12802: 00405261 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 12803: 009ef3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12804: 004eb6a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 12805: 00aad4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12806: 006b66e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12806: 006b6719 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 12807: 004e6f69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12808: 00a9ce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12809: 0052fec9 220 FUNC GLOBAL DEFAULT 12 helper_xscvdphp │ │ │ │ 12810: 009ea798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12811: 00a9adf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12812: 00ae91d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12813: 00aad728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12814: 00a9af44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12815: 00ae83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12816: 005c0341 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12816: 005c0361 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12817: 0048cc15 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12818: 005bd3b5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12818: 005bd3d5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12819: 00a01cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsiz │ │ │ │ 12820: 00ae80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12821: 00a9e164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12822: 003ad429 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12823: 006f6671 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12824: 0072efb9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12823: 006f66a9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12824: 0072eff1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12825: 00373ca1 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12826: 004a45e1 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 12827: 0036ffdd 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12828: 00ae8a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 12829: 004cf579 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 12830: 0072c845 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 12830: 0072c87d 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 12831: 004a4925 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12832: 00aa3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12833: 00724e5d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12834: 005cc3c5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12835: 0070de09 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12836: 005dd59d 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12833: 00724e95 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12834: 005cc3e5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12835: 0070de41 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12836: 005dd5bd 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12837: 00a9c188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12838: 0028c825 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12839: 0085d48c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12839: 0085d4c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12840: 00518311 1212 FUNC GLOBAL DEFAULT 12 ppc_cpu_dump_state │ │ │ │ - 12841: 00724001 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12841: 00724039 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12842: 00400e81 184 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12843: 006a8ce1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12843: 006a8d19 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12844: 00a9ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12845: 00439f2d 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12846: 009aca1c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12847: 00711885 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12847: 007118bd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12848: 0052192d 192 FUNC GLOBAL DEFAULT 12 register_sdr1_sprs │ │ │ │ 12849: 00473e39 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12850: 00aa3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12851: 00ae837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12852: 00ae7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12853: 006c3b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12853: 006c3b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12854: 0028e7b5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12855: 006ff329 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12855: 006ff361 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12856: 0045ea85 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12857: 0033bdb9 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12858: 009f6984 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSB │ │ │ │ 12859: 00424b81 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12860: 00620dcd 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12860: 00620ded 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12861: 009aa53c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12862: 00470f41 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12863: 00ae898e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12864: 00ae9442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12865: 00ae79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12866: 009fa554 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsphp │ │ │ │ 12867: 00aac6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12868: 004ef6d9 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12869: 009ad6d8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12870: 009f6900 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSH │ │ │ │ 12871: 00ae99cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12872: 0061d169 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12872: 0061d189 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 12873: 004704e5 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12874: 002e45f5 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12875: 00aa6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12876: 00ae7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12877: 0072aed9 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12878: 006f2599 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12877: 0072af11 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12878: 006f25d1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12879: 004e37fd 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12880: 006b9085 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12880: 006b90bd 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12881: 009f0468 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12882: 0026eba1 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12883: 007230bd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12883: 007230f5 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12884: 00ae7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12885: 00ae7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 12886: 00aa071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12887: 00aa5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12888: 00aaf5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12889: 00aa2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12890: 00ae9302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12891: 00ae8ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12892: 006be8c9 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12892: 006be901 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12893: 00ae7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12894: 00ae995a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12895: 009f687c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSW │ │ │ │ 12896: 00aaa7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12897: 006850f9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12897: 00685131 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12898: 0046d429 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 12899: 006761fd 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12899: 00676235 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12900: 00aafe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12901: 006be359 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12901: 006be391 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12902: 009ac4b4 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12903: 006d53ad 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12903: 006d53e5 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12904: 00ab22d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12905: 006ea6cd 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12906: 005c5c19 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12905: 006ea705 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12906: 005c5c39 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12907: 00ae781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12908: 00a9b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12909: 0039a675 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12910: 006dca19 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 12911: 00725819 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12910: 006dca51 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12911: 00725851 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12912: 004d8ca5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12913: 009e70f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12914: 0027ba69 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12915: 00ae8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12916: 005eddd5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12916: 005eddf5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 12917: 002b0061 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12918: 00ae78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12919: 0026ffb9 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12920: 00a0452c 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgclr │ │ │ │ - 12921: 006cd101 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12922: 006148a9 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12923: 0067afa9 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12921: 006cd139 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12922: 006148c9 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12923: 0067afe1 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12924: 003fc5e1 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 12925: 00aae008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12926: 002c07b5 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12927: 00357a0d 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 12928: 00ae914a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12929: 006d48a9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12929: 006d48e1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12930: 00494c09 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 12931: 00aae748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12932: 00539701 340 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4SPP │ │ │ │ 12933: 009f9978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfvscr │ │ │ │ 12934: 00aa4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12935: 006e0295 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12935: 006e02cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12936: 00aa5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 12937: 00613ea5 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12937: 00613ec5 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 12938: 0044a1ad 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12939: 00a05bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIVQ │ │ │ │ 12940: 00ae7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12941: 0038f375 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12942: 004d57f9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12943: 00ae8e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12944: 00aa5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ - 12945: 0057cb31 14 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ + 12945: 0057cb55 14 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ 12946: 00aa4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12947: 00ae8cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12948: 00a00e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzb │ │ │ │ 12949: 00452079 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12950: 006ea371 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12950: 006ea3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12951: 00aa43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12952: 00a00c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzd │ │ │ │ 12953: 004d84ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12954: 00ae8bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12955: 00469471 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12956: 009aa530 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12957: 00a00d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzh │ │ │ │ 12958: 00ae7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12959: 0029b045 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12960: 009f6b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUB │ │ │ │ 12961: 002af6b5 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12962: 006feacd 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12963: 006ecc71 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 12964: 006bdfad 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12962: 006feb05 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12963: 006ecca9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 12964: 006bdfe5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12965: 00aa0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12966: 006a6f65 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12967: 005dd4e1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12966: 006a6f9d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12967: 005dd501 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12968: 00aa0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12969: 009f6a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUH │ │ │ │ 12970: 003c48cd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12971: 005aa645 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12971: 005aa665 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12972: 00ae713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12973: 00ae7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12974: 0070aba5 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12974: 0070abdd 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12975: 00a9d8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12976: 006d58cd 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12977: 005d536d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12976: 006d5905 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12977: 005d538d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12978: 009adaf0 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12979: 0070cb75 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12979: 0070cbad 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12980: 00ae8aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 12981: 009f5c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4SPP │ │ │ │ 12982: 00a00cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzw │ │ │ │ - 12983: 006019d1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12983: 006019f1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12984: 004564ad 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12985: 005d1851 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12986: 005d5249 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12985: 005d1871 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12986: 005d5269 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12987: 002c4c0d 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12988: 004a3381 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12989: 00690155 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12989: 0069018d 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12990: 004d757d 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12991: 0028b9f5 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ 12992: 009f6a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUW │ │ │ │ - 12993: 006c6415 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12993: 006c644d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12994: 00aa5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12995: 00aaa160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12996: 00284da9 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12997: 003228fd 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12998: 00aa04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 12999: 009eb710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13000: 006e5679 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13000: 006e56b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 13001: 00aa6634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 13002: 006e5025 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13002: 006e505d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13003: 00ae7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13004: 00ae7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13005: 00713979 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13005: 007139b1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13006: 0028d3f9 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13007: 004d7e25 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13008: 002f1d49 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13009: 002e4f79 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13010: 0068aa65 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13010: 0068aa9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13011: 002e9b7d 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13012: 0042a465 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13013: 0059458d 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13013: 005945ad 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13014: 009e7720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13015: 00ab0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13016: 009f0a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13017: 00ae6d69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13018: 00ae932e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13019: 00aa7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13020: 002e8291 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13021: 00686129 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13021: 00686161 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13022: 00ae8e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 13023: 00443d31 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13024: 005c8fa5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13024: 005c8fc5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13025: 00a9a934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13026: 0043ab11 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13027: 002e5995 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13028: 0028810d 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13029: 005bf165 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13029: 005bf185 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13030: 00a9db84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13031: 009e6ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13032: 009f0360 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13033: 00473ac5 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13034: 00ae7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13035: 00ae6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13036: 009ec058 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13037: 003fa519 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13038: 00aa7c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13039: 006ae2e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13039: 006ae31d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 13040: 00ae8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 13041: 006ef23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13042: 00614b1d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13041: 006ef275 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13042: 00614b3d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13043: 004d5881 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13044: 009ebe48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13045: 009f3c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_comp │ │ │ │ 13046: 00ae75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13047: 00ae90bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13048: 00aa09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 13049: 004d87f1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -13056,461 +13056,461 @@ │ │ │ │ 13052: 00aa132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 13053: 00a9b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13054: 003d2351 118 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 13055: 00a9b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13056: 00371231 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13057: 00aa37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13058: 00ae806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13059: 00728b31 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13059: 00728b69 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13060: 00aa46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13061: 00ae91f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13062: 00ae6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13063: 00ae6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 13064: 00444e49 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13065: 006c7975 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13065: 006c79ad 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13066: 00aa4eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13067: 00aa48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13068: 00486245 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13069: 00ae8ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13070: 00374d8d 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13071: 004a5471 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13072: 008b3b78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13072: 008b3bb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13073: 00284145 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13074: 009acab8 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13075: 00424af5 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13076: 00288019 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13077: 00ae71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13078: 00aa80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13079: 004a26e9 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13080: 00a9df84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13081: 00ae8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13082: 006afcf5 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13082: 006afd2d 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13083: 00a9af84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13084: 00ae7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ONE_SEC_TIMER_DSTATE │ │ │ │ 13085: 00ae8d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13086: 00aab5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13087: 00aa0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13088: 00ae6da4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13089: 00ae9990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13090: 00aa59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13091: 006adbfd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13091: 006adc35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13092: 00ae7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13093: 00528931 106 FUNC GLOBAL DEFAULT 12 helper_FADD │ │ │ │ 13094: 00aaf268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13095: 00a9aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13096: 009eb68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13097: 006f8d8d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13097: 006f8dc5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13098: 00ae80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13099: 00ae89d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13100: 00ae9420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13101: 00a9edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13102: 00457061 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13103: 00aa4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13104: 00734a85 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13104: 00734abd 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13105: 00aa4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13106: 00ae83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13107: 006ef099 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13107: 006ef0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13108: 00aa43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13109: 00aa9528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13110: 00aab720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13111: 00ae7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13112: 00aa6338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13113: 00aa0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13114: 00ae92e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13115: 009aa50c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13116: 00ae8fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13117: 00ab13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13118: 004a9b55 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13119: 004f34d5 228 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_phys_page_debug │ │ │ │ 13120: 0027d575 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13121: 003890d5 1120 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13122: 007226ad 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13122: 007226e5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13123: 0025c789 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13124: 009f1704 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPRTYBQ │ │ │ │ 13125: 00aae738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13126: 00ae77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13127: 00ae7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13128: 00aafd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_GET_EVENT │ │ │ │ 13129: 009e7510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13130: 00ab1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13131: 006b93b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13131: 006b93ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13132: 00aa5178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13133: 00682055 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13133: 0068208d 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13134: 00aaa5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13135: 00ae9424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13136: 0028366d 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13137: 0068a9d5 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13137: 0068aa0d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13138: 00ae8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 13139: 0044fd9d 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13140: 00aa2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_EVENT │ │ │ │ 13141: 00ae83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13142: 00ae727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13143: 006fecdd 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13143: 006fed15 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13144: 00aa003c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13145: 00aa3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13146: 00ae78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13147: 00aa5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13148: 00ae86c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13149: 00ab2d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13150: 0038e389 42 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 13151: 00ae843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13152: 005fe181 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13152: 005fe1a1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13153: 00ab1ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13154: 002e6169 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13155: 0028de05 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ 13156: 009f5b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2 │ │ │ │ - 13157: 00720f0d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13157: 00720f45 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13158: 00aa2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REPLY_EVENT │ │ │ │ 13159: 00397501 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13160: 00a9d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13161: 0042dd25 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13162: 0041eeb9 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13163: 004e64c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13164: 002e41a5 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13165: 00a9ac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13166: 004d9135 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13167: 0071e2dd 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13167: 0071e315 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13168: 00ae78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13169: 006b0629 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13169: 006b0661 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 13170: 009f0804 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13171: 006c4d81 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13171: 006c4db9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 13172: 00a037c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctn │ │ │ │ - 13173: 006d4739 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13174: 006bf221 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13173: 006d4771 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13174: 006bf259 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13175: 00aa2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13176: 006a92f9 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13176: 006a9331 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13177: 0039af05 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13178: 002e7fa1 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13179: 006ab8e9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13180: 0068e371 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 13181: 0070ecb1 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13179: 006ab921 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13180: 0068e3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13181: 0070ece9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13182: 00aa2b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13183: 00ae92aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13184: 0039453d 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13185: 00ae70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13186: 006e7f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13186: 006e7fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13187: 004b4fe9 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 13188: 006ff029 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13188: 006ff061 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13189: 009fa344 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctz │ │ │ │ 13190: 0043d9e1 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13191: 004d5909 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13192: 00a9c470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13193: 009f9348 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADD │ │ │ │ 13194: 00aaa780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13195: 00a06290 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPDQ │ │ │ │ 13196: 00a9a61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13197: 006f3d11 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13197: 006f3d49 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13198: 00538475 4 FUNC GLOBAL DEFAULT 12 helper_mtvscr │ │ │ │ 13199: 00ae6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13200: 00ae880c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13201: 004d8b11 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 13202: 0069c285 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13202: 0069c2bd 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13203: 002f14dd 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13204: 009eaab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13205: 00aa7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13206: 00aaa000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13207: 00a06944 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPDP │ │ │ │ 13208: 00aab890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13209: 00ae7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13210: 006b9c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13211: 006d7531 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 13212: 006004ed 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13210: 006b9c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13211: 006d7569 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13212: 0060050d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13213: 00ae8d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13214: 003abfb5 36 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13215: 009e6048 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13216: 00a9bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 13217: 0068ed85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13217: 0068edbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13218: 0047e24d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13219: 00aae5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13220: 00530ab5 276 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxds │ │ │ │ 13221: 00ae7878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13222: 00aadef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13223: 006985dd 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13223: 00698615 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13224: 0049127d 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13225: 00aa2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_EVENT │ │ │ │ - 13226: 0071c2a9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13226: 0071c2e1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13227: 00aa0c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13228: 009eb608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13229: 00439fd9 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13230: 00aada08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13231: 006b2921 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13231: 006b2959 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13232: 00ab2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13233: 009f2700 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMULS │ │ │ │ 13234: 00aa6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_WRITE_EVENT │ │ │ │ 13235: 00ae899c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13236: 00aa9f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13237: 003b5a59 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13238: 00a9a4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13239: 00ae857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13240: 00ae708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13241: 005f80ad 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13241: 005f80cd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13242: 0028bb31 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13243: 00699ab9 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13243: 00699af1 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13244: 00ae769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13245: 00ae7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13246: 00ae712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13247: 004e8785 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13248: 0052fde9 224 FUNC GLOBAL DEFAULT 12 helper_xscvdpqp │ │ │ │ 13249: 004d93c1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13250: 0039e879 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13251: 006fb9cd 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13251: 006fba05 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13252: 00539cfd 114 FUNC GLOBAL DEFAULT 12 helper_VMHRADDSHS │ │ │ │ 13253: 0028ed7d 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ 13254: 009f90b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCQP │ │ │ │ - 13255: 006de00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13255: 006de045 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13256: 00ae9604 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13257: 005fa0c5 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13257: 005fa0e5 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13258: 00ab07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ 13259: 009fbf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxws │ │ │ │ 13260: 0052a145 300 FUNC GLOBAL DEFAULT 12 helper_XSADDSP │ │ │ │ - 13261: 006c3bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13261: 006c3c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13262: 002c4c45 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13263: 004edae9 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13264: 00aaf368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13265: 00aa4e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13266: 00ae9190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13267: 006d3941 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13267: 006d3979 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13268: 004e3e95 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13269: 003d7301 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13270: 00397d31 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13271: 00ae8600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13272: 00aa71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_PUT_EVENT │ │ │ │ - 13273: 00691919 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13274: 006de085 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13273: 00691951 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13274: 006de0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13275: 0038dcf9 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13276: 002930c9 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13277: 00420625 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13278: 00aadfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13279: 00390b39 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13280: 003712d1 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13281: 002c22d9 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13282: 00ae75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13283: 00476839 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13284: 00679c31 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13284: 00679c69 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13285: 00ae6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13286: 006d397d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13286: 006d39b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13287: 0049fa25 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13288: 0060ccb9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13288: 0060ccd9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13289: 00aa2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13290: 009ef46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13291: 002ada91 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13292: 009eaa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13293: 004e9bf1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13294: 004e61c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13295: 00497a71 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13296: 006998b1 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13297: 00676b85 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13298: 006db149 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13296: 006998e9 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13297: 00676bbd 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13298: 006db181 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13299: 0039ab75 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13300: 00aad588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13301: 00ae7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13302: 00aabee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13303: 00aa90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13304: 0046ac1d 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13305: 006ab4a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13306: 006efbcd 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13305: 006ab4dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13306: 006efc05 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ 13307: 00aa710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_RESET_EVENT │ │ │ │ - 13308: 006da439 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13308: 006da471 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13309: 00aa100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 13310: 00aaf4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ - 13311: 008c0d1c 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ + 13311: 008c0d54 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ 13312: 00ae93fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13313: 00695281 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13313: 006952b9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13314: 00ae7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13315: 00a9f2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13316: 006250b5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13316: 006250d5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13317: 0025d0ed 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13318: 002857e9 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13319: 002e3d61 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13320: 00692ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13320: 00692bd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13321: 00aa9708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13322: 00ae8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13323: 0031ddc9 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13324: 00ae88b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13325: 00ae7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13326: 004cfdad 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13327: 005c8685 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13327: 005c86a5 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13328: 00ae81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13329: 00ae82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13330: 00ae8f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13331: 006f9259 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13331: 006f9291 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13332: 00aa080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13333: 00ae7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13334: 00ae99c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13335: 00ae7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13336: 00713995 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13336: 007139cd 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13337: 00ab0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13338: 00ae8eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13339: 009f99fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_reset_fpstatus │ │ │ │ - 13340: 006b3c95 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13341: 006c75fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13342: 006006d5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13340: 006b3ccd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13341: 006c7635 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13342: 006006f5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13343: 00ae858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13344: 0042982d 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13345: 0068de0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13345: 0068de45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13346: 009a9c10 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13347: 00aad788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13348: 006e8d21 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13349: 005c26a5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13348: 006e8d59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13349: 005c26c5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13350: 00ab1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13351: 0052fd15 212 FUNC GLOBAL DEFAULT 12 helper_xscvdpsp │ │ │ │ 13352: 00ae93e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13353: 00284d09 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13354: 00aa1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ 13355: 00530255 208 FUNC GLOBAL DEFAULT 12 helper_XVCVSPBF16 │ │ │ │ - 13356: 005f5eb9 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13356: 005f5ed9 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13357: 009ac548 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13358: 00ae7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13359: 009ac35c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 13360: 005c49ed 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13360: 005c4a0d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13361: 00a9f170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13362: 00ab26e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13363: 00ae8b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13364: 005403dd 148 FUNC GLOBAL DEFAULT 12 helper_stmw │ │ │ │ 13365: 00a9b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13366: 005dc8c1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13367: 005e0a65 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13366: 005dc8e1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13367: 005e0a85 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13368: 00aac970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13369: 0062286d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13370: 006ff979 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13369: 0062288d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13370: 006ff9b1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13371: 00ab27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13372: 00a05840 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVXSIGSP │ │ │ │ 13373: 00ae8f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13374: 006ea0b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13374: 006ea0e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13375: 00ae772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13376: 00541671 4 FUNC GLOBAL DEFAULT 12 helper_ppc_maybe_interrupt │ │ │ │ 13377: 00a9d268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13378: 00ab03d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13379: 00ae9446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13380: 002f1ca1 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13381: 00709435 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13381: 0070946d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13382: 0044c809 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 13383: 0057b085 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ + 13383: 0057b0a9 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ 13384: 00ae90c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13385: 00aaff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13386: 00ae804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13387: 009aa4ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13388: 004c59d5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13389: 00332b41 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13390: 00ab26a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13391: 00601dcd 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13391: 00601ded 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13392: 00ae913c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13393: 004f8071 168 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_hdecr │ │ │ │ 13394: 00ae72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13395: 00451025 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13396: 00aaebfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13397: 00ae8f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13398: 004d9681 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13399: 007306fd 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 13400: 00711395 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13401: 006ff115 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13399: 00730735 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13400: 007113cd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13401: 006ff14d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13402: 00ae8870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13403: 00ae8602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13404: 006478fd 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13404: 0064791d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13405: 00aaa5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13406: 00ae7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13407: 00ae8a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13408: 0071b13d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13409: 0072d125 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13410: 00698b0d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13411: 006f9855 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13412: 0061dab1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13408: 0071b175 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13409: 0072d15d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13410: 00698b45 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13411: 006f988d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13412: 0061dad1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13413: 00ae8a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13414: 00aab530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13415: 009ee2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13416: 00a9ae54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13417: 00aa5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13418: 0028cbb1 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13419: 00ae6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13420: 00ae6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13421: 00693e9d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13421: 00693ed5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13422: 005406f1 142 FUNC GLOBAL DEFAULT 12 helper_dcbz │ │ │ │ - 13423: 0072ef25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13423: 0072ef5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13424: 00487435 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13425: 0028ca75 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13426: 006b60b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13426: 006b60f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13427: 00aa3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13428: 00ae7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13429: 0068b265 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13429: 0068b29d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13430: 009f435c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTE │ │ │ │ 13431: 00ab0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13432: 006c71e5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13432: 006c721d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13433: 00aa7cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ 13434: 005383c1 178 FUNC GLOBAL DEFAULT 12 helper_PEXTD │ │ │ │ - 13435: 0060eaf9 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13435: 0060eb19 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13436: 009ac320 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13437: 00ae7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13438: 009ea9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13439: 006deaf1 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13440: 006b607d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13439: 006deb29 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13440: 006b60b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13441: 00ae8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13442: 00471b91 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13443: 006f283d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13443: 006f2875 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13444: 00437c11 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 13445: 00a9de34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13446: 0083c528 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13446: 0083c560 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13447: 00a9d218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13448: 00a9c640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13449: 00a9c710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ 13450: 0052ab51 252 FUNC GLOBAL DEFAULT 12 helper_XVMULDP │ │ │ │ - 13451: 005d9f09 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13451: 005d9f29 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13452: 00aa4e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 13453: 005a19ad 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13453: 005a19cd 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13454: 0052e479 252 FUNC GLOBAL DEFAULT 12 helper_XVMAXDP │ │ │ │ 13455: 0028cce5 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13456: 00aaab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13457: 004d6ec9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13458: 00aaa660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13459: 009eea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13460: 00538201 262 FUNC GLOBAL DEFAULT 12 helper_CFUGED │ │ │ │ 13461: 00ae7bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_NOBUS_DSTATE │ │ │ │ 13462: 00ae9134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13463: 006c4c3d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13463: 006c4c75 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13464: 00aa2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13465: 00aa6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_MAP_EVENT │ │ │ │ 13466: 00aa0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13467: 004cf661 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13468: 005f8125 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13469: 006ac159 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13468: 005f8145 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13469: 006ac191 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13470: 002c4c51 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13471: 00458689 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 13472: 00ae6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13473: 00332911 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13474: 00ae7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13475: 00ae7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13476: 00ae71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13477: 004d7755 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13478: 006fe369 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13478: 006fe3a1 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13479: 00ae889c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13480: 00393ce1 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13481: 009fa9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxdsp │ │ │ │ 13482: 009f66f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVB │ │ │ │ - 13483: 006926c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13483: 006926f9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13484: 009f6564 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVD │ │ │ │ 13485: 00a9f220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13486: 006463ad 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13486: 006463cd 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13487: 00456815 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13488: 00ae779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ 13489: 009f666c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVH │ │ │ │ - 13490: 00652fdd 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13490: 00653015 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13491: 00ae75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13492: 00aa3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13493: 00aa0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13494: 00a9f9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13495: 00ae7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13496: 00ae99f0 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13497: 006db831 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13498: 006f9935 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13497: 006db869 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13498: 006f996d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13499: 00aa8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13500: 00aaa930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13501: 00aaa530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13502: 009e90e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13503: 006e759d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13503: 006e75d5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13504: 00aa4ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13505: 00686009 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13505: 00686041 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13506: 00ab295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13507: 00aaa790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13508: 00a02f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfi │ │ │ │ 13509: 00a9ea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13510: 00a9dfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13511: 0049162d 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13512: 00ae7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ @@ -13519,116 +13519,116 @@ │ │ │ │ 13515: 00ab15f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13516: 004b97dd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13517: 009ec0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 13518: 0039aca9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13519: 00ae8874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13520: 009e88a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13521: 00a9b930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13522: 005f1311 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13522: 005f1331 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13523: 00a9b760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13524: 00717cc1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13524: 00717cf9 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13525: 00ae8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13526: 00aad938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13527: 00ae774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13528: 00aa6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13529: 006163fd 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13529: 0061641d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13530: 00aa0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13531: 0039cd99 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13532: 00ae76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13533: 00aa5078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13534: 00aaad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13535: 00a9c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13536: 006ff635 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13537: 0068a141 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13536: 006ff66d 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13537: 0068a179 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13538: 003fd379 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13539: 00a9aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13540: 00ae7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13541: 00ae7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ 13542: 009fb6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtdp │ │ │ │ - 13543: 0071a769 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13543: 0071a7a1 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13544: 002e45a5 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13545: 007109fd 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13546: 006a27a5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13545: 00710a35 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13546: 006a27dd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13547: 002e5481 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13548: 00a9a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13549: 00ab20f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13550: 006c2bb9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13551: 0068b32d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13550: 006c2bf1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13551: 0068b365 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13552: 00ae8fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13553: 00ae8cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13554: 00ae6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13555: 00aa112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13556: 00ae92d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13557: 006144f9 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13557: 00614519 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13558: 00ae8a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13559: 005ccf75 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13560: 0071cfa9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13561: 00621435 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13559: 005ccf95 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13560: 0071cfe1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13561: 00621455 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13562: 00a02954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwlx │ │ │ │ 13563: 004eeb65 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13564: 00aa86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13565: 003736c1 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13566: 003e71d1 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13567: 00ae85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13568: 0047c331 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13569: 009adb7c 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13570: 0061d391 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13570: 0061d3b1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13571: 00ae7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13572: 00ae9968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13573: 00aa6144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13574: 00aaea8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13575: 0068ee75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13575: 0068eead 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13576: 004f389d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13577: 00ae808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13578: 005f74a9 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13578: 005f74c9 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13579: 00ae7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13580: 00aaa0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13581: 00a9c4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13582: 007367fd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13583: 0072ed01 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13584: 008b3c80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13582: 00736835 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13583: 0072ed39 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13584: 008b3cb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13585: 00ae99eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13586: 00713a65 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13586: 00713a9d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13587: 00aa8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13588: 00aab750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13589: 00ae771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13590: 00aadff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13591: 00ab0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13592: 00ae85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13593: 006e1621 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13593: 006e1659 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13594: 0042f18d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13595: 00ae7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13596: 005cc92d 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13596: 005cc94d 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13597: 0039bcf1 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13598: 00489f45 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13599: 0031d50d 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13600: 005c1a2d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13600: 005c1a4d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13601: 004248ad 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13602: 00ae9356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13603: 00ae83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13604: 00581965 168 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ - 13605: 006ba03d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13604: 00581985 168 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ + 13605: 006ba075 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13606: 00a9c730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13607: 00ae6d46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13608: 009ad4ec 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13609: 00a9d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13610: 00ae7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13611: 00aa4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13612: 00ae8fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13613: 004d1af9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13614: 00ae8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13615: 00392a15 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13616: 00ae891a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13617: 00ae7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13618: 00ab2648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ 13619: 004f7f49 112 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_purr │ │ │ │ - 13620: 006c6e8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13620: 006c6ec5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13621: 00ae730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13622: 00719669 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13623: 006c155d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13622: 007196a1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13623: 006c1595 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13624: 00aaf798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13625: 00a9d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13626: 00a9af04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13627: 00ae8000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13628: 00ae82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13629: 00aa67b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13630: 0053e06d 156 FUNC GLOBAL DEFAULT 12 helper_vupkhpx │ │ │ │ @@ -13636,254 +13636,254 @@ │ │ │ │ 13632: 00ae7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13633: 00ab0544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13634: 00ae7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13635: 0039bf6d 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13636: 004c6ee5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13637: 00ae8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13638: 00a9ff4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13639: 006f9a15 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13639: 006f9a4d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13640: 00ae9621 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ 13641: 00540535 442 FUNC GLOBAL DEFAULT 12 helper_stsw │ │ │ │ - 13642: 0060cf8d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13642: 0060cfad 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13643: 004edd4d 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13644: 00ae8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13645: 00a9a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13646: 00aa7d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13647: 00334f95 224 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13648: 00486c19 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13649: 00aaa900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13650: 00ae8b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13651: 00ae87da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13652: 00734741 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13652: 00734779 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13653: 0028b955 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13654: 00651f59 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13654: 00651f91 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13655: 00a9d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13656: 0041b1dd 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13657: 00ae700e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 13658: 00529815 62 FUNC GLOBAL DEFAULT 12 helper_evfsmul │ │ │ │ - 13659: 005c9915 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13659: 005c9935 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13660: 00a006c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhlx │ │ │ │ 13661: 00aa36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13662: 00aac380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13663: 007177fd 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13663: 00717835 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13664: 00aab9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 13665: 0047d571 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13666: 00ae815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13667: 00a9ce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13668: 0072ed85 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13669: 006fee35 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13668: 0072edbd 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13669: 006fee6d 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 13670: 004e6d25 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13671: 005252f1 200 FUNC GLOBAL DEFAULT 12 helper_DCFFIX │ │ │ │ 13672: 00aa3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13673: 00375cc1 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13674: 00ae7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13675: 0046aab5 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13676: 00ae732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13677: 00ae81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13678: 00ae79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13679: 00ae8cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13680: 006e9175 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13680: 006e91ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13681: 00ae8892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13682: 00aae608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13683: 00ae7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13684: 00aa4bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ - 13685: 0057bfc9 100 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ + 13685: 0057bfed 100 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ 13686: 00ae88bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 13687: 005ffe91 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13687: 005ffeb1 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13688: 00ae8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13689: 00ae75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13690: 005c1af1 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13690: 005c1b11 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13691: 00ae7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13692: 00aa2b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13693: 00ae86e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13694: 004913c5 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13695: 006e337d 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13695: 006e33b5 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 13696: 0044d765 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13697: 005c8511 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13697: 005c8531 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13698: 009eff40 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13699: 009da434 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13700: 0061cff1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 13701: 00690ec9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 13700: 0061d011 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13701: 00690f01 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 13702: 00ae6d7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13703: 00aa2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13704: 00aae518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13705: 00ae7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_ASSERT_DSTATE │ │ │ │ 13706: 00ae8cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13707: 00aaff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13708: 00492c31 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13709: 005f803d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13710: 006cef59 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 13711: 007319a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 13709: 005f805d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13710: 006cef91 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13711: 007319dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 13712: 00ae8bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13713: 00aa6e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PACKAGE_EVENT │ │ │ │ 13714: 00aa58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13715: 00730529 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ - 13716: 006e6401 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13717: 00694b79 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13715: 00730561 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 13716: 006e6439 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13717: 00694bb1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13718: 0051f881 660 FUNC GLOBAL DEFAULT 12 ppc_cpu_exec_interrupt │ │ │ │ 13719: 009ef88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13720: 005d489d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13720: 005d48bd 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13721: 00aa2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13722: 00aa81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13723: 0052b0c5 316 FUNC GLOBAL DEFAULT 12 helper_XVDIVDP │ │ │ │ 13724: 00a9c480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13725: 00aa8444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13726: 006ab151 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13727: 005d46cd 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13728: 006ca5e1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13726: 006ab189 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13727: 005d46ed 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13728: 006ca619 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13729: 00a9be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13730: 00ae8ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13731: 00615f95 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13731: 00615fb5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13732: 008f622c 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13733: 006a95dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13733: 006a9615 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13734: 00ae6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13735: 005c65b9 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13735: 005c65d9 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13736: 004c5b29 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ 13737: 00aafdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_GET_EVENT │ │ │ │ - 13738: 005bd391 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13738: 005bd3b1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13739: 00ae8a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13740: 00585915 312 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ - 13741: 005d0a51 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13740: 00585935 312 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ + 13741: 005d0a71 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13742: 00ae8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13743: 00614bdd 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13744: 006f8a49 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13743: 00614bfd 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13744: 006f8a81 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13745: 0053e109 124 FUNC GLOBAL DEFAULT 12 helper_vupkhsb │ │ │ │ - 13746: 00722e95 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13747: 005bc11d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13746: 00722ecd 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13747: 005bc13d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13748: 00a9fb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13749: 0070da95 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13749: 0070dacd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13750: 0053e185 38 FUNC GLOBAL DEFAULT 12 helper_vupkhsh │ │ │ │ 13751: 0049137d 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13752: 00ae7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13753: 0025dfa5 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13754: 002ef3d9 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13755: 003328ed 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13756: 00ae8f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13757: 00470db5 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13758: 008c82a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13758: 008c82dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13759: 00ae7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13760: 0046a5d1 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13761: 00523b59 148 FUNC GLOBAL DEFAULT 12 helper_DCMPOQ │ │ │ │ 13762: 00393545 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13763: 006948fd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13764: 006009c5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13763: 00694935 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13764: 006009e5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13765: 00472b75 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13766: 00aa89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13767: 006ff259 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13767: 006ff291 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13768: 00ae7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13769: 00ae70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13770: 00ae7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13771: 005eda71 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13771: 005eda91 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 13772: 0044f26d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13773: 00ae74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13774: 006e2ca5 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13774: 006e2cdd 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13775: 00aa24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13776: 00ae83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13777: 00aa3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13778: 0053e1ad 26 FUNC GLOBAL DEFAULT 12 helper_vupkhsw │ │ │ │ 13779: 004c729d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13780: 00aae2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13781: 00ab03e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13782: 006d6581 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13782: 006d65b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13783: 00aa0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13784: 00602f85 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13784: 00602fa5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13785: 00aa0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13786: 00aa7e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13787: 00a130b0 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13788: 00ae91ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13789: 00ae6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13790: 006dfa09 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13790: 006dfa41 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13791: 00404dd5 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 13792: 00ab2678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13793: 00aa10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13794: 004d7059 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13795: 006e6345 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13795: 006e637d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13796: 00a9c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13797: 006ea4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13798: 006e1159 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13799: 005a8fd1 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13800: 0063b941 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13797: 006ea511 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13798: 006e1191 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13799: 005a8ff1 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13800: 0063b961 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13801: 0035fc65 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13802: 00ae790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13803: 007074ed 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13803: 00707525 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13804: 00a9a298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13805: 0067aaad 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13805: 0067aae5 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13806: 0028c289 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13807: 005d5215 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13808: 006ca985 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13807: 005d5235 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13808: 006ca9bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13809: 00aab770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13810: 005a92dd 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13810: 005a92fd 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13811: 00ae997a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13812: 005f6505 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13812: 005f6525 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13813: 004d78f1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13814: 006997a9 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13815: 00616265 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13814: 006997e1 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13815: 00616285 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13816: 00aa5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13817: 004a6411 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13818: 006134c9 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13818: 006134e9 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13819: 00aa7a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13820: 00aa5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13821: 00ae8ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13822: 00ae8694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13823: 00aa8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13824: 00aa0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13825: 0043801d 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13826: 002e8611 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13827: 00ab1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 13828: 0059e371 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13829: 006962cd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13828: 0059e391 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13829: 00696305 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13830: 009e8f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13831: 00aac790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13832: 00ae6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 13833: 00285275 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13834: 00aaca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13835: 00464361 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13836: 0069d775 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13837: 00673c91 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13836: 0069d7ad 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13837: 00673cc9 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13838: 009e6ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13839: 00ae8924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13840: 00457899 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13841: 00a02ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwrx │ │ │ │ 13842: 00ab20a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 13843: 006b7cc9 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13843: 006b7d01 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13844: 00aae934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13845: 009f8d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNEDP │ │ │ │ 13846: 0031e0b1 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13847: 00ae895e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13848: 00ab2708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13849: 005d3f09 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13849: 005d3f29 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13850: 00a9d1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13851: 00ae8da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13852: 00aa0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13853: 00ae7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13854: 00ab0254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13855: 009e871c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13856: 0059e409 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13856: 0059e429 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13857: 009b44b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13858: 00ae9112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13859: 00ae845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13860: 0054156d 74 FUNC GLOBAL DEFAULT 12 ppc_ldl_code │ │ │ │ 13861: 0045651d 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13862: 0072cf65 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13862: 0072cf9d 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13863: 00aade38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13864: 00ae9324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13865: 00a9e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13866: 00aa3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13867: 00322a71 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13868: 00aaa470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13869: 00ab294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13870: 00ae9180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13871: 00720dad 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 13872: 007365cd 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13871: 00720de5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13872: 00736605 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13873: 009fc234 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtedp │ │ │ │ 13874: 00a9c4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13875: 0028b061 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13876: 00ae86a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13877: 00aa95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13878: 006ed775 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13878: 006ed7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13879: 00ae7986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13880: 00aa702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNREALIZE_EVENT │ │ │ │ 13881: 004d19fd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13882: 00290b99 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13883: 00aab760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13884: 00aa6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_READ_EVENT │ │ │ │ 13885: 004798a5 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ @@ -13898,23 +13898,23 @@ │ │ │ │ 13894: 00ad7210 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13895: 00ae8b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13896: 00a9c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13897: 00ae9912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13898: 00aa722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_EVENT │ │ │ │ 13899: 00ab1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13900: 00aa8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 13901: 00705975 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13901: 007059ad 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13902: 00aa8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13903: 00aa7df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13904: 00ae8806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13905: 004249f5 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 13906: 00ae6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 13907: 006e3299 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 13907: 006e32d1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 13908: 00ae8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13909: 00712649 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13909: 00712681 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13910: 002b581d 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13911: 00ae9304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13912: 00ae7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13913: 00ab04f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13914: 00ae9962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13915: 00aa7a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 13916: 00ae8c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ @@ -13927,323 +13927,323 @@ │ │ │ │ 13923: 00aae188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13924: 004735fd 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13925: 00a9cb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13926: 009eeaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13927: 00a9f960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13928: 00aa0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13929: 00ae99ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13930: 00714751 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13930: 00714789 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13931: 00ae7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13932: 00ae707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 13933: 0044f06d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 13934: 002890f5 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13935: 00ae6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13936: 00aae9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 13937: 0048f639 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13938: 004719f1 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13939: 0057c431 96 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ - 13940: 0066474d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13939: 0057c455 96 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ + 13940: 00664785 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13941: 00ae7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13942: 00aac3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13943: 00a9a8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13944: 00aaa410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13945: 006b0f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13945: 006b0f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13946: 00ab0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13947: 0027d471 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13948: 006a2325 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13948: 006a235d 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 13949: 00a005c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhrx │ │ │ │ - 13950: 0072ffd1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 13950: 00730009 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 13951: 0042760d 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13952: 00ae8aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13953: 0027ee19 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13954: 00ae6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13955: 00ae770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13956: 00ae846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13957: 00722b71 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13957: 00722ba9 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13958: 003ab545 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13959: 00aacbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13960: 009ac458 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13961: 002bf0d5 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13962: 00ae70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13963: 00ae84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13964: 00ae7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13965: 00aa26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13966: 006e4a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13967: 0072d611 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 13968: 0067a405 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13969: 005f0349 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13966: 006e4a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13967: 0072d649 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 13968: 0067a43d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13969: 005f0369 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13970: 00ae7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13971: 00ae87ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13972: 00aa1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13973: 007128b9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13973: 007128f1 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13974: 00280689 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13975: 006088cd 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13975: 006088ed 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13976: 00ae932a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13977: 00aa8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13978: 0049f711 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13979: 00a9e504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13980: 00aabc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13981: 005c2729 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13981: 005c2749 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13982: 00ab1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13983: 00aaaf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13984: 00718071 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13984: 007180a9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13985: 00ae8a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13986: 00ae8810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13987: 00ae8e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13988: 00ae8b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13989: 00ae864c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 13990: 004b4f15 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13991: 00ae8fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 13992: 00aa6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13993: 00388079 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13994: 006dd0f1 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13994: 006dd129 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13995: 00ae76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13996: 00597a7d 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13996: 00597a9d 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13997: 0038d7dd 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13998: 00aa7a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13999: 0025e0f1 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 14000: 00ae8a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14001: 00439ec9 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14002: 00ae85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14003: 0071cdc9 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14003: 0071ce01 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14004: 00aa66c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 14005: 009acf9c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14006: 006efe7d 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14006: 006efeb5 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14007: 00457439 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14008: 0047e1ed 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14009: 00722db9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14009: 00722df1 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14010: 00ab2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14011: 009a20b4 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14012: 0071169d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14012: 007116d5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14013: 00a9dee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14014: 004a65dd 4 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14015: 0064e6a1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14015: 0064e6c1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14016: 00ae8966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14017: 00ab0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14018: 004b9841 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14019: 0053d545 256 FUNC GLOBAL DEFAULT 12 helper_VEXTDUWVLX │ │ │ │ 14020: 0028bd59 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14021: 00ae91b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14022: 00aab5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14023: 004edd65 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14024: 004e96a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14025: 00ab2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14026: 00ae9148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14027: 006d3f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ - 14028: 00586ff5 164 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ + 14027: 006d3f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14028: 00587015 164 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ 14029: 00529275 64 FUNC GLOBAL DEFAULT 12 helper_efsctsiz │ │ │ │ 14030: 004d52d9 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14031: 00ae9348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14032: 006eb6d1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ - 14033: 0057bf7d 76 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ + 14032: 006eb709 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14033: 0057bfa1 76 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ 14034: 00aa0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14035: 00aa85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14036: 00540a55 114 FUNC GLOBAL DEFAULT 12 helper_STVEBX │ │ │ │ 14037: 009aa458 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14038: 00415d21 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14039: 00615639 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14039: 00615659 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14040: 004b45e9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14041: 00a9d900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14042: 00ae6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14043: 006abc6d 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14043: 006abca5 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14044: 00ae8dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14045: 00ae8fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14046: 00ae7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_DEASSERT_DSTATE │ │ │ │ 14047: 00ae931c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ 14048: 005239d9 236 FUNC GLOBAL DEFAULT 12 helper_DCMPUQ │ │ │ │ - 14049: 006b3b51 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14049: 006b3b89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14050: 00ae9204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14051: 00ae98b8 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14052: 00694029 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14052: 00694061 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14053: 00ae8f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14054: 006b024d 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14054: 006b0285 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14055: 00a9f930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14056: 00700ef9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14056: 00700f31 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14057: 00ae7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14058: 004639c1 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14059: 004d71e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14060: 00aae588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14061: 00aac6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14062: 0025e0d1 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14063: 00470a0d 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14064: 00542111 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tcr │ │ │ │ 14065: 00ae87be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14066: 00ae8eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14067: 00ab16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14068: 0072fca9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14068: 0072fce1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14069: 00aa4e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14070: 00ab0764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14071: 004cc23d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14072: 0068d3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14072: 0068d431 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14073: 00ae758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14074: 00ae785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14075: 00ae8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14076: 003903e9 596 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14077: 00a9d048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14078: 0029e979 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14079: 00ae7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 14080: 00ae725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14081: 0049f879 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14082: 00ae7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14083: 006f0105 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14084: 006f1d05 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14083: 006f013d 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14084: 006f1d3d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14085: 00aad638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14086: 00ae8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14087: 00ae8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14088: 0038f0b1 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14089: 004577e9 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14090: 004d7a81 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14091: 0053d645 264 FUNC GLOBAL DEFAULT 12 helper_VEXTDDVLX │ │ │ │ 14092: 0028e421 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 14093: 005d1c2d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14093: 005d1c4d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14094: 00aac3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14095: 006aef21 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14096: 005c1965 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14095: 006aef59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14096: 005c1985 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14097: 00ae6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14098: 00ae716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14099: 0070f5e9 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14100: 006bad79 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14099: 0070f621 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14100: 006badb1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14101: 00ae7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14102: 0036ca85 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14103: 00ae702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14104: 002846b5 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14105: 002c3dd9 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14106: 00ae8872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14107: 0032d0c1 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14108: 00aaa560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14109: 004c67fd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14110: 00613659 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14111: 006e9ee9 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14110: 00613679 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14111: 006e9f21 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14112: 00aa7ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14113: 004668dd 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14114: 00ae6be8 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14115: 00731789 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14116: 00704c35 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14115: 007317c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14116: 00704c6d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14117: 00ae8c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14118: 00ac5594 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14119: 0047f2b5 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14120: 00ae8acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ - 14121: 0057c5b1 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ + 14121: 0057c5d5 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ 14122: 00ae6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14123: 004eaf85 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14124: 00aa4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14125: 00ae7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14126: 006b45d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14126: 006b4611 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14127: 00aaf6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14128: 006186d1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14128: 006186f1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14129: 00ae710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14130: 006bac51 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14130: 006bac89 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14131: 00ae8ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14132: 00aad908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14133: 00494b05 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14134: 00aaacb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14135: 006981d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14135: 0069820d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ 14136: 00a00854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklpx │ │ │ │ - 14137: 0070a371 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14138: 006945d9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14137: 0070a3a9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14138: 00694611 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14139: 00ae8cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14140: 00530bc9 224 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxws │ │ │ │ 14141: 004ebdb1 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14142: 006fe929 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14142: 006fe961 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14143: 0031df45 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 14144: 00ae87a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14145: 002c0e65 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14146: 004eff85 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14147: 006b7b85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14147: 006b7bbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14148: 004b4f49 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14149: 004448c9 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14150: 00ae8e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14151: 00a9e644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 14152: 006e47cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14152: 006e4805 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14153: 0038fe75 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14154: 004eeb9d 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14155: 004cc341 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14156: 00ae8774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14157: 00aa1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14158: 006c8135 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14159: 0068f055 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14158: 006c816d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14159: 0068f08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14160: 004d50d5 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14161: 00aaca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14162: 00a9f870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14163: 004e4901 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14164: 00ae7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 14165: 006b6fed 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14165: 006b7025 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14166: 00aa9398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14167: 00aa8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14168: 00aadcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14169: 004ead75 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14170: 00ae8646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14171: 009ed600 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14172: 00ae9350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14173: 00aae708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14174: 0052ac4d 232 FUNC GLOBAL DEFAULT 12 helper_XVMULSP │ │ │ │ 14175: 0052e575 224 FUNC GLOBAL DEFAULT 12 helper_XVMAXSP │ │ │ │ - 14176: 00675ee5 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14177: 005dd939 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14176: 00675f1d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14177: 005dd959 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14178: 004584a9 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 14179: 004e14d9 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14180: 00a9f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14181: 00ae896a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14182: 0046d3e1 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14183: 00529f15 16 FUNC GLOBAL DEFAULT 12 helper_efscfd │ │ │ │ 14184: 00aaf138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14185: 009b4558 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 14186: 0057c0f5 108 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ + 14186: 0057c119 108 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ 14187: 00995260 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14188: 008f9500 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 14189: 0071db29 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14190: 00723975 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14189: 0071db61 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14190: 007239ad 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14191: 00aa049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14192: 004c75cd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14193: 00541acd 32 FUNC GLOBAL DEFAULT 12 helper_load_atbl │ │ │ │ 14194: 00ae8838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14195: 007301f1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14196: 006e6045 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14197: 005ef641 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14195: 00730229 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14196: 006e607d 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14197: 005ef661 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14198: 00aad558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14199: 00aaab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14200: 00599c25 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14200: 00599c45 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14201: 004ace2d 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14202: 00ae85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14203: 00aab160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14204: 0069aac9 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14204: 0069ab01 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14205: 004cce55 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ 14206: 00541aed 4 FUNC GLOBAL DEFAULT 12 helper_load_atbu │ │ │ │ - 14207: 0064d26d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14208: 006d3b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14207: 0064d28d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14208: 006d3bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14209: 00ae7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14210: 004d1d85 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14211: 009ef910 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14212: 006c3f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14213: 0062470d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14212: 006c3f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14213: 0062472d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14214: 00ae7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14215: 00ae7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14216: 004e43a1 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14217: 0029b1bd 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14218: 00aa24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 14219: 005bde81 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14220: 0069aa45 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14219: 005bdea1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14220: 0069aa7d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14221: 00479f45 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14222: 003712cd 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14223: 00a02b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dcr │ │ │ │ 14224: 00ae7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14225: 00ae8d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14226: 009f4e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4PP │ │ │ │ 14227: 00ae8e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14228: 006ea925 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14228: 006ea95d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14229: 009acbdc 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14230: 00aabd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14231: 00674a69 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14232: 006f5af1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14231: 00674aa1 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14232: 006f5b29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14233: 00aa2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14234: 00a9aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14235: 003c48c1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14236: 00aae1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14237: 009e5018 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14238: 005e2219 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14238: 005e2239 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14239: 00ae7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14240: 00aaeb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14241: 003946d5 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14242: 00ae7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14243: 00a9ea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14244: 003c48d5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14245: 009ad728 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ @@ -14251,148 +14251,148 @@ │ │ │ │ 14247: 0044a1dd 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14248: 00a9c8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14249: 00aa59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14250: 00aa86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14251: 00a9add4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14252: 00a00a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsb │ │ │ │ 14253: 00ae8d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14254: 00691111 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14254: 00691149 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14255: 002bdb79 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14256: 00a009e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsh │ │ │ │ 14257: 004730c1 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14258: 00445311 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14259: 009ec160 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14260: 00ae8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_AVAIL_DSTATE │ │ │ │ 14261: 00a9dfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14262: 00708a99 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14263: 00682cfd 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14264: 005c049d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14262: 00708ad1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14263: 00682d35 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14264: 005c04bd 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14265: 00ab1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 14266: 0071c1a9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14267: 0061da91 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14266: 0071c1e1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14267: 0061dab1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14268: 004d5785 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14269: 006e74d9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14269: 006e7511 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14270: 009fae18 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtsp │ │ │ │ 14271: 005219ed 1116 FUNC GLOBAL DEFAULT 12 register_low_BATs │ │ │ │ - 14272: 008c82dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14273: 006dbf95 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14272: 008c8314 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14273: 006dbfcd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14274: 00ae7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14275: 00ae8c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14276: 00ae8f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14277: 00aa6348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14278: 002aed8d 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14279: 00a0095c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsw │ │ │ │ 14280: 009edd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14281: 00ae854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14282: 00aa9f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14283: 00ae72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14284: 002c1199 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14285: 005c6029 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14286: 008b3b60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14285: 005c6049 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14286: 008b3b98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14287: 00ae82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14288: 0047e0b1 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14289: 005bef81 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14289: 005befa1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14290: 00aa7a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14291: 00ae85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14292: 006d037d 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14292: 006d03b5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14293: 00464ec9 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14294: 00a9afa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14295: 009ad440 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14296: 006c46e9 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14296: 006c4721 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14297: 00ab1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14298: 00aa6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_SETUP_EVENT │ │ │ │ 14299: 004ebe6d 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14300: 00aa9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 14301: 005ccde9 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14301: 005cce09 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14302: 00429859 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14303: 006ee991 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14303: 006ee9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14304: 00ae76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14305: 009e4e0c 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14306: 00ae8418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14307: 0060af1d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14307: 0060af3d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14308: 00ae7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14309: 00aaad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14310: 00ae9966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14311: 00ae6d56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14312: 00aa9718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14313: 00682e25 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14313: 00682e5d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14314: 00ae7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14315: 00aa4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14316: 00714729 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14316: 00714761 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14317: 002c5ad9 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14318: 00ae92ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14319: 00ae93e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14320: 00439e65 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14321: 007265d9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14321: 00726611 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14322: 00ae7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14323: 009ee470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14324: 00ae7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14325: 00ae8a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14326: 00aaf8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14327: 007261a9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14327: 007261e1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14328: 0031498d 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14329: 005306a5 272 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxds │ │ │ │ 14330: 0038d56d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14331: 00726321 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14332: 005cd445 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14331: 00726359 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14332: 005cd465 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14333: 00a9d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14334: 0060cd2d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14334: 0060cd4d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14335: 00aa4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14336: 00ae7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14337: 00aa9f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14338: 0043828d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14339: 00540ac9 124 FUNC GLOBAL DEFAULT 12 helper_STVEHX │ │ │ │ 14340: 00ab297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14341: 00a9aec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14342: 006cdc99 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14342: 006cdcd1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14343: 0028e861 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14344: 00aa7a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14345: 00a9ddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14346: 004a5399 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14347: 00ae7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14348: 0071a86d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14349: 006b8d01 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14350: 0069a321 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14348: 0071a8a5 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14349: 006b8d39 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14350: 0069a359 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14351: 00ab04e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14352: 003fc3e9 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14353: 009fc4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfsx │ │ │ │ 14354: 00456741 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14355: 00700269 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14356: 00690f59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14355: 007002a1 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14356: 00690f91 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14357: 00aab520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14358: 00324de1 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14359: 005a1975 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14359: 005a1995 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14360: 00aad568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14361: 00ae8a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14362: 00ae7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14363: 00438391 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14364: 00aa6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14365: 00ab06d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14366: 00456645 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ - 14367: 005a2a39 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14367: 005a2a59 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14368: 004380e1 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14369: 0053d34d 248 FUNC GLOBAL DEFAULT 12 helper_VEXTDUBVLX │ │ │ │ 14370: 00aa28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14371: 00ae7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14372: 00a9e894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14373: 00703bd5 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14374: 0081bbb4 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14373: 00703c0d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14374: 0081bbec 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14375: 00aac850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14376: 004d22d5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14377: 009ade10 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14378: 00ae729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14379: 00ae90b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14380: 004911ad 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14381: 00ae84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14382: 00ae7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14383: 003b5825 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14384: 00ae755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14385: 00ab2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14386: 00ae6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14387: 005befc1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14387: 005befe1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14388: 00299535 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14389: 00284d49 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14390: 004f033d 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14391: 00ae7728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14392: 004ee665 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14393: 00ae8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14394: 00aa6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_TIMERS_INIT_EVENT │ │ │ │ @@ -14401,64 +14401,64 @@ │ │ │ │ 14397: 004bae39 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14398: 00ae8e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14399: 0039405d 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14400: 00ae6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14401: 00ae7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14402: 00aadf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14403: 0044ff1d 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14404: 0072ef15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14404: 0072ef4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14405: 00ab12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14406: 003da4e1 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14407: 009acacc 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14408: 00464ea5 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14409: 00aa0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14410: 00ae9178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14411: 00aaaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14412: 002ab011 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14413: 006e1b51 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14413: 006e1b89 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14414: 00284db1 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14415: 0072d2e9 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14415: 0072d321 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14416: 00ae8ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14417: 00ae91de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14418: 00ae8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14419: 00457549 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14420: 006b98a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14420: 006b98d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14421: 00ae6d8e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14422: 00ae6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14423: 0070f41d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14423: 0070f455 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14424: 00ae9986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14425: 00aaf058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14426: 009f42d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRE │ │ │ │ 14427: 00ae7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14428: 00ac557c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14429: 002857e1 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14430: 00aaab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ 14431: 0053dca1 196 FUNC GLOBAL DEFAULT 12 helper_vsumsws │ │ │ │ - 14432: 006ab765 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14433: 006e65ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14432: 006ab79d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14433: 006e65e5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14434: 00aa7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14435: 00ae8d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14436: 005cd4c1 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14437: 00674945 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14436: 005cd4e1 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14437: 0067497d 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14438: 00ae776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14439: 005f7781 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14439: 005f77a1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14440: 00ae9936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14441: 00aaafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14442: 00ae84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14443: 00ae88da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14444: 0027c6f5 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14445: 006a74dd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14445: 006a7515 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14446: 00aaefe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14447: 00ae7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14448: 007044d5 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14448: 0070450d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14449: 00ae8c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14450: 00ae665c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14451: 006ef779 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14451: 006ef7b1 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14452: 00315655 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14453: 0081bbb0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14453: 0081bbe8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14454: 004bb19d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14455: 00a9fb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14456: 00ab1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14457: 002e3f71 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14458: 00ae84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14459: 00317bad 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14460: 00a05a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADDQ │ │ │ │ @@ -14466,239 +14466,239 @@ │ │ │ │ 14462: 00ae9262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14463: 00ae82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_DSTATE │ │ │ │ 14464: 0028ff71 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14465: 004a6f75 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14466: 00467395 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14467: 00aaa680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14468: 0052b201 296 FUNC GLOBAL DEFAULT 12 helper_XVDIVSP │ │ │ │ - 14469: 006dcc71 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14469: 006dcca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14470: 00a9e604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14471: 0072d2f5 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14472: 0063d4e9 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14473: 006c8241 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14471: 0072d32d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14472: 0063d509 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14473: 006c8279 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14474: 00a05294 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPO │ │ │ │ 14475: 00aa3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14476: 00371031 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14477: 006e1879 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14478: 006f92c9 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14477: 006e18b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14478: 006f9301 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14479: 00ae7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14480: 00531ce9 144 FUNC GLOBAL DEFAULT 12 helper_xscvsdqp │ │ │ │ 14481: 00aad338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14482: 00ae7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14483: 004d2f31 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14484: 006bcf29 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14484: 006bcf61 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14485: 004ef4b5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14486: 00a05318 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPU │ │ │ │ 14487: 00aaba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14488: 00aa9dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14489: 0072c945 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14489: 0072c97d 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14490: 00ae82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14491: 00ae776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14492: 0031b291 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14493: 00a04424 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgsnd │ │ │ │ 14494: 0053a059 168 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHM │ │ │ │ 14495: 00aa67f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14496: 004a3de1 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14497: 00aa1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14498: 00ae7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14499: 00ae8b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14500: 00428c45 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14501: 0053a101 236 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHS │ │ │ │ - 14502: 005c4575 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14502: 005c4595 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14503: 004f2335 40 FUNC GLOBAL DEFAULT 12 ppc6xx_tlb_getnum │ │ │ │ 14504: 00ae8662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14505: 00a9a24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14506: 00aaea7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14507: 00aa6164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14508: 00ae8f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14509: 00ab0650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14510: 0069890d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14510: 00698945 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14511: 00ae7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14512: 00aa098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14513: 0071a365 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14514: 005adb31 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14513: 0071a39d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14514: 005adb51 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14515: 00283099 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14516: 0047e515 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14517: 004e7f61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14518: 00ae8fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14519: 00a9aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14520: 006e012d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14520: 006e0165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14521: 00ae7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14522: 00ae7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14523: 00492491 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14524: 002907ad 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14525: 005bf041 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14525: 005bf061 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14526: 00ae7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14527: 005c4629 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14528: 006a01f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14527: 005c4649 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14528: 006a0229 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14529: 0029ebd5 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14530: 002997a9 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14531: 00aa4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14532: 004be321 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14533: 00ae8d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14534: 006eb665 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14534: 006eb69d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14535: 00ae8db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14536: 00ae8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14537: 00ae6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14538: 005bd381 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14538: 005bd3a1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14539: 00aa127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14540: 00aa717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_XLATE_EVENT │ │ │ │ - 14541: 0068c525 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14542: 005d722d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14541: 0068c55d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14542: 005d724d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14543: 00a9bf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14544: 00440f89 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14545: 003fccc9 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14546: 002e305d 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14547: 00ae6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14548: 005b5869 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14549: 00713bb1 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14548: 005b5889 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14549: 00713be9 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14550: 00ae903c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14551: 00aacad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14552: 005f628d 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14552: 005f62ad 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14553: 00a9fe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14554: 00aaac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14555: 00aaeb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14556: 00aaa9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14557: 005d5e09 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14557: 005d5e29 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14558: 00ae860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14559: 00aab7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14560: 005cd01d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14560: 005cd03d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14561: 00aadd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14562: 0029a559 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14563: 00ae6c24 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 14564: 005cd501 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14565: 00707565 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14564: 005cd521 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14565: 0070759d 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14566: 0049f7dd 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14567: 00529f35 24 FUNC GLOBAL DEFAULT 12 helper_efdadd │ │ │ │ 14568: 00aa8504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14569: 00ae8e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14570: 0070d17d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14570: 0070d1b5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14571: 009f8d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNESP │ │ │ │ - 14572: 0068d5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14572: 0068d611 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14573: 0043a669 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14574: 00ae75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14575: 002e408d 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14576: 00ae79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 14577: 0063a669 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14578: 005f7995 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14577: 0063a689 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14578: 005f79b5 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14579: 00ae8bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14580: 004be9e5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14581: 00399355 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14582: 00371229 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14583: 00473b0d 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14584: 006aad55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14584: 006aad8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14585: 00ae744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14586: 00aa4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14587: 00a9b430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14588: 00a9d028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14589: 00ae88f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14590: 004462c9 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14591: 009fb8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtesp │ │ │ │ - 14592: 005f2839 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14592: 005f2859 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14593: 004ea11d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 14594: 005dc899 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14594: 005dc8b9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14595: 00ab1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14596: 00aa2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14597: 006b7b45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14598: 005dcf89 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14597: 006b7b7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14598: 005dcfa9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14599: 0049f741 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14600: 00ae7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14601: 0041616d 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 14602: 0061caa5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14603: 00713f51 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14602: 0061cac5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14603: 00713f89 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14604: 009ac9b4 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14605: 009adc48 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14606: 00aa25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14607: 00a9d8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14608: 0085d498 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14608: 0085d4d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14609: 009fc1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdphp │ │ │ │ 14610: 00539b09 332 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2SPP │ │ │ │ 14611: 00aa8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14612: 00641949 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14612: 00641969 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14613: 00ae84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14614: 006cbec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14614: 006cbf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14615: 004f5655 6 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_local │ │ │ │ - 14616: 008c8278 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14617: 0085d494 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14616: 008c82b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14617: 0085d4cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14618: 00aa6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14619: 005bdbad 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14620: 00711fa9 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14621: 0068d741 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14619: 005bdbcd 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14620: 00711fe1 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14621: 0068d779 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14622: 00ae7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14623: 00617195 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14623: 006171b5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14624: 00ae939a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14625: 00ae70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14626: 00703435 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14626: 0070346d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14627: 00ae6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14628: 009e979c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14629: 00ab21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14630: 00ad71f0 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14631: 00ae8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14632: 0043859d 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14633: 005f103d 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14633: 005f105d 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14634: 00ae86ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14635: 004e9f41 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 14636: 00424bd5 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14637: 00a9ceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14638: 00ae90e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14639: 009ed684 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 14640: 00a9a1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14641: 00aa21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14642: 00aa4608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14643: 004bb9dd 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 14644: 00a9a16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14645: 005cc46d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14645: 005cc48d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14646: 004ed509 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14647: 00ae74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14648: 00aa0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14649: 00ae74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 14650: 0044caf5 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14651: 00ae7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14652: 00aa57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14653: 006b9a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14653: 006b9ab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14654: 00aa41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14655: 006e0f95 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14655: 006e0fcd 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14656: 009ebecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14657: 00a9f270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14658: 00aac8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14659: 00aa59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14660: 0070e471 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14660: 0070e4a9 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14661: 00ae84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14662: 00ae720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14663: 00ae7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14664: 00ae9246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14665: 0032d631 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14666: 00ae8e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 14667: 004e5089 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14668: 00aaef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14669: 0083c3e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14669: 0083c418 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14670: 002f2935 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14671: 009fe85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsub │ │ │ │ 14672: 00ae6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14673: 0049f65d 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14674: 006e899d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14674: 006e89d5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14675: 00aa8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14676: 006debb1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14676: 006debe9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14677: 004a3c69 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14678: 004f36ed 48 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 14679: 00a14f94 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14680: 00ab0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14681: 00ae71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14682: 00aad888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14683: 00aa5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14684: 00ae8618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14685: 002c4c41 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 14686: 004b9b9d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14687: 0068ac15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14687: 0068ac4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14688: 0025d79d 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14689: 00284f09 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14690: 006bc705 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14691: 006dd031 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14692: 0071aafd 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14693: 005cd63d 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14690: 006bc73d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14691: 006dd069 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14692: 0071ab35 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14693: 005cd65d 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14694: 00aaa020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14695: 004edcd9 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14696: 00ae831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14697: 00aaf87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 14698: 004b5851 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14699: 00ab2d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14700: 0039abc1 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ @@ -14708,119 +14708,119 @@ │ │ │ │ 14704: 00392691 80 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14705: 00aac5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14706: 00aa8564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14707: 00aa8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14708: 009ec1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14709: 00ab2df0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14710: 00ae8a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14711: 006e1031 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14711: 006e1069 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14712: 003734dd 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14713: 00652119 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14714: 005b2911 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14715: 005ced89 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14713: 00652151 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14714: 005b2931 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14715: 005ceda9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ 14716: 009f1680 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBCUQ │ │ │ │ - 14717: 005d40d5 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14717: 005d40f5 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14718: 00aa2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14719: 009f6144 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQPO │ │ │ │ 14720: 00318181 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14721: 008f6b20 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14722: 0038d401 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14723: 00ae8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14724: 0028bd4d 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14725: 0099e744 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14726: 0039acc5 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14727: 009eddbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 14728: 009ac48c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 14729: 004bb75d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14730: 00ae83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14731: 00aafcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_GET_VPA_EVENT │ │ │ │ - 14732: 00710859 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14732: 00710891 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14733: 009ac9f8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14734: 006baabd 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14734: 006baaf5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14735: 00ae893c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14736: 00ae83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14737: 00ae7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14738: 00ae83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14739: 00ae8d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ 14740: 00aa6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_READ_EVENT │ │ │ │ - 14741: 006038c1 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14741: 006038e1 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14742: 00ae7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14743: 00ae7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14744: 006bde25 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14745: 005a7d2d 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14744: 006bde5d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14745: 005a7d4d 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 14746: 004c6b2d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14747: 00ae7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14748: 00aa74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14749: 00710a9d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14749: 00710ad5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14750: 00ae7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14751: 00ae996c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14752: 004a2e59 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14753: 007174c5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14753: 007174fd 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 14754: 002adff5 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14755: 00a9eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 14756: 006c9205 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14756: 006c923d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14757: 00aa9d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14758: 0064ec6d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14758: 0064ec8d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14759: 00aa13dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14760: 005c0501 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14760: 005c0521 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14761: 00aaeee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14762: 00ab16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14763: 00394431 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14764: 00402ebd 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 14765: 009ecb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 14766: 00a9c760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14767: 00ae9028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 14768: 004e7a5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14769: 00ae769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14770: 00aa84c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14771: 00ab03c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14772: 00aa71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_GET_EVENT │ │ │ │ - 14773: 0072ca79 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14773: 0072cab1 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14774: 00a9af24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14775: 005dce99 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14776: 0061f985 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14775: 005dceb9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14776: 0061f9a5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14777: 004c0a31 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 14778: 00ae746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14779: 009ee4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 14780: 003580cd 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14781: 00ae7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14782: 00702521 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14782: 00702559 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14783: 00ae8be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14784: 00aa38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14785: 00aa60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 14786: 0044405d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 14787: 006daccd 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14788: 00726199 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14789: 006f282d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14787: 006dad05 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14788: 007261d1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14789: 006f2865 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 14790: 00443a2d 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14791: 005bde39 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14791: 005bde59 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14792: 00a9dfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14793: 008f8328 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14794: 00ae8f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14795: 00aa4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14796: 00aa6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 14797: 00a9f4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14798: 0027b08d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14799: 00a9c8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14800: 00697a9d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14800: 00697ad5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14801: 00ae8d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14802: 006b514d 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14802: 006b5185 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14803: 0046d33d 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14804: 00ae812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14805: 00ae7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14806: 00a9de94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14807: 0069b11d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14807: 0069b155 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14808: 00392a05 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14809: 004a3ad9 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14810: 00a9ac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14811: 0027e70d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14812: 00994698 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14813: 00a9d2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14814: 00a9aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14815: 005f3249 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14815: 005f3269 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14816: 00ae8c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14817: 00a9eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 14818: 0028e359 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 14819: 004bcfa9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14820: 0028d9e9 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14821: 00aaf158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14822: 0028bea5 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ @@ -14828,121 +14828,121 @@ │ │ │ │ 14824: 00542115 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tsr │ │ │ │ 14825: 004ecd51 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14826: 00aa2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14827: 00aaf668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14828: 00ae7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14829: 00ae8ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ 14830: 00526561 320 FUNC GLOBAL DEFAULT 12 helper_DSCLIQ │ │ │ │ - 14831: 006c5311 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14832: 0064c6e9 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14831: 006c5349 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14832: 0064c709 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14833: 00ae7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_DSTATE │ │ │ │ 14834: 00aa1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 14835: 004e5c81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 14836: 004c62f9 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14837: 00ae797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14838: 006731d5 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14838: 0067320d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14839: 0046da11 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14840: 0060c7fd 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14840: 0060c81d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14841: 002f1bf1 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14842: 00392861 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14843: 00ae80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14844: 0039919d 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 14845: 004e5f9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14846: 00a9bc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ 14847: 00aafdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_SET_EVENT │ │ │ │ - 14848: 005b586d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14848: 005b588d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14849: 009ad700 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14850: 00aabea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14851: 006913d5 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14851: 0069140d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 14852: 004bb875 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14853: 00ae832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14854: 00ae7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14855: 00541469 54 FUNC GLOBAL DEFAULT 12 helper_HASHCHK │ │ │ │ 14856: 00ae9426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14857: 003e1021 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14858: 0061f9c9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14859: 0066422d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14860: 006beabd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14858: 0061f9e9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14859: 00664265 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14860: 006beaf5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14861: 00a12e80 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14862: 00ae85e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14863: 00aa2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14864: 00a04c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIX │ │ │ │ 14865: 00ae7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14866: 00ae86a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14867: 0041361d 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14868: 00aad878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14869: 005dc8ad 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14869: 005dc8cd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14870: 00a9a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14871: 00457595 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14872: 00ae72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14873: 00a9b1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14874: 002ec44d 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14875: 006aaca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14875: 006aacd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14876: 00aae098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14877: 00ae7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14878: 00aaa6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14879: 0039a31d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14880: 004c037d 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 14881: 006f2761 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14881: 006f2799 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14882: 00a9edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14883: 00a9ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 14884: 004e928d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14885: 00ae91b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14886: 009ef4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14887: 005c105d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14887: 005c107d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14888: 00a9bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14889: 0047f23d 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14890: 002eef4d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ 14891: 004f799d 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbl │ │ │ │ - 14892: 006163f1 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14892: 00616411 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14893: 00ae990e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14894: 003581a5 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14895: 00ae815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14896: 005ff3c1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14896: 005ff3e1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14897: 00ae6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14898: 00a9b1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14899: 00ae7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14900: 00ab02b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14901: 004f7a55 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbu │ │ │ │ 14902: 002e8f6d 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14903: 00395419 132 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 14904: 00ae8c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14905: 00ae8d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14906: 006dd6e5 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14906: 006dd71d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14907: 00aa0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14908: 006b9301 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14908: 006b9339 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14909: 00ae6da0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14910: 004ef101 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14911: 002958bd 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14912: 005c1559 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14912: 005c1579 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14913: 00ae9186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14914: 00ae90e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14915: 00aad418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14916: 00ae7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14917: 00ae73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 14918: 0044d541 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 14919: 00a9a44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14920: 00ae851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ 14921: 00aa6fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_STR_TRUNCATED_EVENT │ │ │ │ - 14922: 0067b41d 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14922: 0067b455 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14923: 00ae88d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14924: 004f81dd 576 FUNC GLOBAL DEFAULT 12 cpu_ppc_clock_vm_state_change │ │ │ │ 14925: 00ab23c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14926: 00aa3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14927: 00ab1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14928: 00ae7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14929: 00ae93e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14930: 00aa155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14931: 00aaab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14932: 00aa5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14933: 00338c65 80 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14934: 004f886d 132 FUNC GLOBAL DEFAULT 12 store_40x_tcr │ │ │ │ 14935: 0039b88d 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14936: 0027fbb1 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14937: 006ef32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14937: 006ef365 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14938: 00ae84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14939: 00ae928e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14940: 002aa281 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14941: 0027e7d9 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14942: 00ae90ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14943: 00ae8a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 14944: 00456b61 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ @@ -14953,29 +14953,29 @@ │ │ │ │ 14949: 004c7701 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14950: 00aa8514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14951: 00aabb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14952: 00aa8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14953: 00ae8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14954: 00ae6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14955: 0028e841 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 14956: 006e312d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 14956: 006e3165 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 14957: 009f0258 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14958: 00ae6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14959: 00aa128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14960: 0042ef71 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14961: 0069d8f5 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14961: 0069d92d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14962: 00aa46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14963: 00ae72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14964: 00ab2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14965: 0034e981 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14966: 002aed79 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14967: 00aa3758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14968: 002e8bf9 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14969: 0068bd89 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14970: 0071cd55 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14969: 0068bdc1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14970: 0071cd8d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 14971: 004ba075 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14972: 00ae819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14973: 0053bb29 112 FUNC GLOBAL DEFAULT 12 helper_vpmsumb │ │ │ │ 14974: 0034e745 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14975: 00ae7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14976: 0052ecad 312 FUNC GLOBAL DEFAULT 12 helper_XSMAXJDP │ │ │ │ 14977: 00aa3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ @@ -14983,177 +14983,177 @@ │ │ │ │ 14979: 00a9def4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 14980: 00ae72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 14981: 00aac5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14982: 00ae7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14983: 00290a85 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14984: 0053bb99 112 FUNC GLOBAL DEFAULT 12 helper_vpmsumh │ │ │ │ 14985: 00ae7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14986: 0069da59 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14986: 0069da91 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14987: 00ae8ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14988: 006f2909 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14989: 005d04fd 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14988: 006f2941 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14989: 005d051d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14990: 00aaf718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14991: 004ef44d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14992: 00aaa8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14993: 0068e641 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14993: 0068e679 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14994: 00aa4ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14995: 00ae7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14996: 00aa2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14997: 005c0685 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14997: 005c06a5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ 14998: 005274cd 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_clrbit │ │ │ │ - 14999: 006d60c5 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14999: 006d60fd 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15000: 00a9f890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15001: 00ae892a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15002: 00ac57d0 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15003: 00aac390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15004: 0070eb69 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15005: 00686a45 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15006: 0061da21 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15004: 0070eba1 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15005: 00686a7d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15006: 0061da41 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 15007: 004409b5 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15008: 006b23d5 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15008: 006b240d 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15009: 002812a1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15010: 00ade649 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15011: 0053bc09 100 FUNC GLOBAL DEFAULT 12 helper_vpmsumw │ │ │ │ - 15012: 007224dd 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15012: 00722515 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15013: 00540b45 122 FUNC GLOBAL DEFAULT 12 helper_STVEWX │ │ │ │ 15014: 009fca74 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpqp │ │ │ │ 15015: 0053c58d 132 FUNC GLOBAL DEFAULT 12 helper_vpkuwum │ │ │ │ 15016: 00aaf538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15017: 00aad548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15018: 00413ead 208 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15019: 004d846d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 15020: 0053c3a1 192 FUNC GLOBAL DEFAULT 12 helper_vpkuwus │ │ │ │ 15021: 00ae9210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15022: 00ae7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15023: 002c2555 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15024: 00ae81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_ID_READ_DSTATE │ │ │ │ 15025: 008f767c 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 15026: 00ae81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_INIT_DSTATE │ │ │ │ - 15027: 0070394d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15027: 00703985 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15028: 00ae6da7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15029: 0048a5d5 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15030: 0038eb39 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15031: 00aab660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15032: 006d4e45 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15032: 006d4e7d 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15033: 00a9ac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15034: 004774d1 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15035: 00423f79 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15036: 00aac2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15037: 00ae8cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15038: 00aacc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15039: 00aa8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15040: 00703ba9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15040: 00703be1 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15041: 00ae6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15042: 00ae7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15043: 0068ec59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15043: 0068ec91 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15044: 0048738d 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 15045: 0068ad59 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15045: 0068ad91 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15046: 0038c55d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15047: 004c1509 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15048: 005f2a85 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15048: 005f2aa5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15049: 00ae9260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15050: 0027e0a5 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15051: 00ae6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15052: 005ac1e5 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15053: 005cc859 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15052: 005ac205 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15053: 005cc879 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15054: 003da5f5 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15055: 003da499 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15056: 006c3ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15057: 00600a69 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15058: 0070cc41 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15056: 006c3ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15057: 00600a89 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15058: 0070cc79 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15059: 00a9d148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15060: 00aa3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15061: 005e9bc9 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15062: 006b5209 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15063: 006169cd 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15061: 005e9be9 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15062: 006b5241 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15063: 006169ed 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15064: 00ab115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15065: 0042f6a9 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15066: 00412b89 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15067: 00aad7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15068: 005dd92d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15068: 005dd94d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15069: 00483fbd 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15070: 009f0b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15071: 00ae7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15072: 00aa1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15073: 00ae86f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15074: 00ae7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15075: 007249e1 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15075: 00724a19 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15076: 002832f5 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15077: 009acc4c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15078: 00ae8f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15079: 00aa87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15080: 00ae88cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15081: 007308ed 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15081: 00730925 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15082: 004ba0f1 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15083: 0061d609 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15083: 0061d629 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15084: 00ac5580 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15085: 00aae688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15086: 00ae7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15087: 006ab415 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15088: 0062e9c1 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 15089: 0071e6a1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15087: 006ab44d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15088: 0062e9e1 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15089: 0071e6d9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15090: 00aadb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15091: 00a9ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 15092: 006c569d 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15093: 006eee7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15092: 006c56d5 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15093: 006eeeb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15094: 009ebf50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15095: 00ae8686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 15096: 0062000d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15096: 0062002d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 15097: 00525e69 428 FUNC GLOBAL DEFAULT 12 helper_DENBCDQ │ │ │ │ - 15098: 0070db41 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15098: 0070db79 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15099: 00aa8824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15100: 00ab2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15101: 00457ed9 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15102: 009fc12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsp │ │ │ │ 15103: 00ae7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15104: 009f01d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15105: 00ae8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15106: 004d876d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15107: 006e9839 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15107: 006e9871 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 15108: 00ae8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_PARAM_DSTATE │ │ │ │ - 15109: 006c7271 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15109: 006c72a9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15110: 0038d94d 244 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 15111: 002e5851 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15112: 00ae8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 15113: 00ae7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_DSTATE │ │ │ │ - 15114: 006de369 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15114: 006de3a1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15115: 009ea060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15116: 00aa10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15117: 00437ced 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15118: 002c086d 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15119: 0053c505 136 FUNC GLOBAL DEFAULT 12 helper_vpkuhum │ │ │ │ 15120: 004bd63d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15121: 006ce211 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15121: 006ce249 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15122: 002afc9d 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15123: 00ae8ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 15124: 006ee36d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15124: 006ee3a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15125: 00ae7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15126: 0053c2e1 192 FUNC GLOBAL DEFAULT 12 helper_vpkuhus │ │ │ │ 15127: 00ae8956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15128: 0035f4c1 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15129: 006ff1b5 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15130: 00613b95 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15131: 00686529 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15129: 006ff1ed 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15130: 00613bb5 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15131: 00686561 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15132: 00438105 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15133: 00ae7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15134: 002be3f9 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15135: 00ae7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15136: 00aa5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15137: 00ae896c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 15138: 003241ad 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15139: 00ae706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15140: 006ba6a1 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15140: 006ba6d9 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15141: 0038c699 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15142: 004f84d1 320 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_reset │ │ │ │ 15143: 00ae6d87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15144: 00aa5198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15145: 00aac9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15146: 00a9fe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15147: 006147c9 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15148: 0059ec11 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15147: 006147e9 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15148: 0059ec31 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15149: 00ae6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15150: 004edbfd 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15151: 00532d39 144 FUNC GLOBAL DEFAULT 12 helper_xsrsp │ │ │ │ 15152: 002bfe15 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15153: 004b98cd 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15154: 00aa6684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 15155: 0027e15d 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ @@ -15165,55 +15165,55 @@ │ │ │ │ 15161: 00aae6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15162: 00aa136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15163: 00ab178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15164: 00996bec 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15165: 00ae9088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_SET_DSTATE │ │ │ │ 15166: 002afb39 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 15167: 00a03194 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbiva │ │ │ │ - 15168: 00703cd1 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 15169: 006dcd85 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15170: 0069c381 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15168: 00703d09 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15169: 006dcdbd 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15170: 0069c3b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15171: 00ae87bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15172: 00aabe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15173: 00ab16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15174: 002c04c9 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15175: 0044b1e9 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15176: 00ae77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15177: 00aa88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15178: 00a9c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15179: 0070722d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15179: 00707265 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15180: 00ae6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15181: 00ae91ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15182: 00aae388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15183: 00aaa6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15184: 0059e095 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15184: 0059e0b5 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15185: 00ae86ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15186: 00424f21 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15187: 00695845 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15187: 0069587d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15188: 00a9e8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15189: 00ae813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15190: 00530fc1 256 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxws │ │ │ │ 15191: 00ae8c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15192: 004799ad 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15193: 006f4f39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15193: 006f4f71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15194: 0038e2c1 200 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 15195: 00994bc4 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15196: 00a9f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15197: 006afa75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15198: 007316d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15199: 0057b09d 20 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ - 15200: 006efb41 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15201: 0069e309 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15197: 006afaad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15198: 0073170d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15199: 0057b0c1 20 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ + 15200: 006efb79 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15201: 0069e341 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15202: 00ae91e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15203: 00aaf708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15204: 00aac7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15205: 00673359 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15205: 00673391 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15206: 009e9fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ 15207: 0052fc19 252 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsp │ │ │ │ - 15208: 0068e67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15208: 0068e6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15209: 009e0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15210: 00ae8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 15211: 00aa9188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15212: 00ae864a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15213: 0026f411 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15214: 009aa524 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15215: 00ae8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15221,763 +15221,763 @@ │ │ │ │ 15217: 00ab02c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15218: 00445559 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15219: 009f090c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15220: 00ae8910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15221: 00a9f1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15222: 004463a9 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15223: 009ecbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15224: 006ea515 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15224: 006ea54d 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15225: 00ae9410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15226: 00440df1 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15227: 004876a5 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15228: 00ae82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15229: 00497e15 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15230: 00ae6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15231: 005f8dc5 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15231: 005f8de5 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15232: 004ee191 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15233: 00ae7cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15234: 00ab21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 15235: 006038a1 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15235: 006038c1 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15236: 00aa4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15237: 00ae7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15238: 006e5a85 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15238: 006e5abd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15239: 00ae72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15240: 004bd3f5 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15241: 0081b4e0 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15241: 0081b518 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15242: 009aa47c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15243: 0027b88d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15244: 005aa015 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15244: 005aa035 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15245: 00aa8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 15246: 006caced 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15246: 006cad25 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15247: 0052a271 252 FUNC GLOBAL DEFAULT 12 helper_XVADDDP │ │ │ │ 15248: 0045319d 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15249: 00aaeb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15250: 005dee3d 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15250: 005dee5d 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15251: 00527d51 130 FUNC GLOBAL DEFAULT 12 helper_fctiduz │ │ │ │ 15252: 00ae751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15253: 0043a721 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15254: 0044a499 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15255: 006ac4b9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15256: 006baf5d 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15255: 006ac4f1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15256: 006baf95 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15257: 00ab0504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15258: 00413a01 1096 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15259: 005febfd 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15259: 005fec1d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15260: 00ae9956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15261: 004d8a81 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15262: 00ae90e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15263: 00ae871c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15264: 0069158d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15265: 006caee9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15264: 006915c5 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15265: 006caf21 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15266: 00ab19fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15267: 00ae9394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15268: 006b0341 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15269: 006b5ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15268: 006b0379 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15269: 006b5f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15270: 0048ab25 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15271: 00ae6ace 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15272: 009f4a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSBS │ │ │ │ 15273: 003fc7fd 440 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15274: 00713ba9 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15275: 00664969 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15274: 00713be1 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15275: 006649a1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15276: 00a9b6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15277: 0064e651 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15278: 006038d1 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15277: 0064e671 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15278: 006038f1 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15279: 003c2221 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15280: 00aa5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15281: 006ea3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15282: 006d5e8d 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15281: 006ea421 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15282: 006d5ec5 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15283: 009ad010 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15284: 00ae8d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15285: 0048f40d 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ 15286: 009f5eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBDP │ │ │ │ - 15287: 0070a1a9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 15288: 0071ffb1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15289: 006b84d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15287: 0070a1e1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15288: 0071ffe9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15289: 006b8509 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15290: 00ae8604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15291: 00ae8efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15292: 003d71d1 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15293: 00ae8ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15294: 005d1a95 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15295: 0070ee19 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15294: 005d1ab5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15295: 0070ee51 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15296: 00aa4508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15297: 0038c7e5 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15298: 00a9d970 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15299: 00ae749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15300: 00ae85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15301: 00a03e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_frim │ │ │ │ 15302: 004bca0d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15303: 00a04004 132 OBJECT GLOBAL DEFAULT 24 helper_info_frin │ │ │ │ 15304: 00ae745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15305: 00ae8d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15306: 0027e211 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15307: 005d4931 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15307: 005d4951 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15308: 00a03efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_frip │ │ │ │ 15309: 004e90c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15310: 00aab030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15311: 0048706d 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15312: 00a9b8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15313: 006ad6e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15313: 006ad71d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15314: 00aac780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15315: 00aa81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15316: 003d7499 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15317: 00687425 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15318: 0085d478 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15319: 005f5da1 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15320: 005cc5f9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15317: 0068745d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15318: 0085d4b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15319: 005f5dc1 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15320: 005cc619 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15321: 00a9a2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15322: 00700a41 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15323: 00704e8d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15324: 006c6f51 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15322: 00700a79 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15323: 00704ec5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15324: 006c6f89 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15325: 00ae7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15326: 002bf7d5 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15327: 00699b79 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15327: 00699bb1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ 15328: 00a03f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_friz │ │ │ │ - 15329: 0068da89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15329: 0068dac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15330: 00ae7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15331: 005d01ed 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15332: 005cc94d 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15331: 005d020d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15332: 005cc96d 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15333: 004f8a9d 176 FUNC GLOBAL DEFAULT 12 ppc_dcr_write │ │ │ │ 15334: 00aa9278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15335: 00ae803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15336: 006089dd 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15336: 006089fd 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15337: 002f1449 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15338: 005c880d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15338: 005c882d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15339: 00aa49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15340: 00ae7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15341: 00aadf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15342: 00ae865e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15343: 00ae86c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15344: 00aa05ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15345: 00ae839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15346: 00ae9184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15347: 00497c81 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15348: 00aa135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15349: 00601f85 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15349: 00601fa5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15350: 00ae8eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15351: 00a9ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15352: 0070755d 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15353: 0071eb71 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15352: 00707595 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15353: 0071eba9 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15354: 004e8f11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15355: 00ae886e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15356: 009ed708 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15357: 00ae9106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15358: 00ae8642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15359: 00aaf2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15360: 004d39d9 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15361: 00642f61 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15361: 00642f81 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15362: 00aad298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15363: 00ab2cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15364: 00486ab1 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15365: 008b3b90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15365: 008b3bc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15366: 009ef574 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15367: 0051f741 76 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_system_reset │ │ │ │ 15368: 00472f21 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15369: 00aac6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15370: 009e9f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15371: 0071e68d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15371: 0071e6c5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15372: 00ae8cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15373: 004e70fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15374: 00aa39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15375: 00ae7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15376: 00ae99aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15377: 00a9bea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15378: 004a65e5 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15379: 00a9e094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15380: 00526435 300 FUNC GLOBAL DEFAULT 12 helper_DSCLI │ │ │ │ 15381: 00aadd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15382: 00aa6edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_SETPROP_EVENT │ │ │ │ 15383: 0046d439 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15384: 00aae728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15385: 0070e329 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15385: 0070e361 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15386: 00ae7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 15387: 00719815 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15388: 006b9ec5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15387: 0071984d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15388: 006b9efd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15389: 00439535 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15390: 006afbb9 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15390: 006afbf1 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15391: 004061c5 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15392: 00ab08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15393: 006b0cd5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15393: 006b0d0d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15394: 003711bd 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15395: 00ab0c1c 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15396: 009d4398 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15397: 00ae7e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15398: 009e04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15399: 00aa0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15400: 00ae8762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15401: 00a9dd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15402: 00aadeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15403: 00ae99e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15404: 005ffd61 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15404: 005ffd81 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15405: 00ae8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15406: 00aa2c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 15407: 0061449d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15407: 006144bd 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15408: 00ae9300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15409: 0028900d 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15410: 00aa5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15411: 00aaf8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15412: 00ae79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15413: 0025d539 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15414: 0071ea15 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15415: 007089f1 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15414: 0071ea4d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15415: 00708a29 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15416: 00ae76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15417: 00696279 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15417: 006962b1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15418: 00a9bb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15419: 00aa50f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15420: 00a9acb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15421: 00ae92e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15422: 00691de5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15422: 00691e1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15423: 0025d3b1 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15424: 006f13e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15424: 006f1419 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15425: 00ae719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15426: 006ad969 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15426: 006ad9a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15427: 00490eb5 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15428: 00ae71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15429: 004c6cc5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15430: 00387b01 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15431: 006d38c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15431: 006d3901 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15432: 003740a1 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15433: 003c48dd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15434: 00436ec1 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15435: 00ae778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15436: 00371071 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 15437: 0045026d 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15438: 00ae6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15439: 00ae6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15440: 00aad6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15441: 00a9f7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15442: 004872e9 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15443: 0049178d 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15444: 006d9d89 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15444: 006d9dc1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15445: 00aa2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15446: 00aa059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15447: 0029acd9 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ - 15448: 0057d1f5 16 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ + 15448: 0057d219 16 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ 15449: 00ae99e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15450: 00ab117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15451: 00aa0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15452: 00706bb9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15452: 00706bf1 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15453: 00aa27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15454: 00aa37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15455: 009ede40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15456: 00ac559c 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15457: 005b28c5 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15457: 005b28e5 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15458: 00a9b1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15459: 009aa04c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15460: 0069edd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15460: 0069ee0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15461: 00aaa890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15462: 00445561 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15463: 00a9fc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15464: 0068d435 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15465: 006c5461 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15466: 0068aae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15467: 0068baa9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15464: 0068d46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15465: 006c5499 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15466: 0068ab21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15467: 0068bae1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15468: 00ae7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15469: 006aae09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15469: 006aae41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15470: 00443d95 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15471: 00ae755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15472: 004efcdd 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15473: 00ae6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15474: 006c760d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15474: 006c7645 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15475: 00ab0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15476: 005a9235 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15476: 005a9255 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15477: 0028210d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15478: 00437ee5 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15479: 004b1e59 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15480: 009e4e7c 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15481: 00ae7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15482: 006ca025 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15482: 006ca05d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15483: 0036cb0d 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15484: 00ae750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15485: 006e39b1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15486: 006eae3d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15487: 005dcd51 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15485: 006e39e9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15486: 006eae75 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15487: 005dcd71 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15488: 00ae810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15489: 00ae7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15490: 00ae6d79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15491: 00a9d8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15492: 00aaf89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15493: 0038fe95 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15494: 002c1551 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15495: 0061cc95 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15496: 0057b679 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ - 15497: 006647d1 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15498: 006f64a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15495: 0061ccb5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15496: 0057b69d 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ + 15497: 00664809 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15498: 006f64d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15499: 003375e9 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15500: 0043a3c9 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15501: 009ee578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15502: 006b7455 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15502: 006b748d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15503: 00aa5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15504: 0061d911 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15504: 0061d931 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15505: 00ab10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15506: 00ae856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15507: 002ef419 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15508: 00ae8876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15509: 00ae747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15510: 002e9c09 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15511: 00aaff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15512: 00ae7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15513: 006d2409 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15513: 006d2441 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15514: 00ae8a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15515: 006d3bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ - 15516: 0057b569 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ + 15515: 006d3c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15516: 0057b58d 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ 15517: 00ae713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15518: 0070d9a1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15519: 005d4f15 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15518: 0070d9d9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15519: 005d4f35 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15520: 004d6179 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15521: 00350f71 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15522: 004e5ba1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15523: 002e7891 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15524: 00ab1d2c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15525: 00524d11 184 FUNC GLOBAL DEFAULT 12 helper_DRINTN │ │ │ │ 15526: 004d16a5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15527: 00ae8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15528: 00ae891c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15529: 00ae8f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15530: 006dbc99 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15530: 006dbcd1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15531: 00aa6f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_METHOD_EVENT │ │ │ │ 15532: 00ae7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15533: 0044b465 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15534: 00470a65 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15535: 0057b1b9 100 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ - 15536: 005a9fe1 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15537: 005ba489 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15535: 0057b1dd 100 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ + 15536: 005aa001 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15537: 005ba4a9 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15538: 00ae8c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15539: 00492d25 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15540: 00aa16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ - 15541: 0057cc49 74 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ + 15541: 0057cc6d 74 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ 15542: 00524b49 220 FUNC GLOBAL DEFAULT 12 helper_DRINTX │ │ │ │ 15543: 004d5989 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15544: 006c3a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15545: 005eda09 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15546: 006e1801 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15544: 006c3aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15545: 005eda29 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15546: 006e1839 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15547: 00a9b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ - 15548: 0057b21d 100 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ + 15548: 0057b241 100 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ 15549: 004d816d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15550: 00ae8dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15551: 00709799 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15552: 00724f25 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15551: 007097d1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15552: 00724f5d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15553: 00ae76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15554: 009e958c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15555: 00aa5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15556: 00a9fcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15557: 006a4125 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15557: 006a415d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15558: 00aaef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15559: 0061d8a5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15559: 0061d8c5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15560: 00ae756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15561: 0061612d 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15562: 005a8b91 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15563: 006cb30d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15564: 0069251d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15561: 0061614d 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15562: 005a8bb1 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15563: 006cb345 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15564: 00692555 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15565: 00a9ac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15566: 009f4a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSHS │ │ │ │ 15567: 00ae819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15568: 0028265d 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15569: 00ae786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15570: 00456661 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15571: 002a907d 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15572: 004de57d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15573: 005d9e7d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15574: 008b3bf0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15573: 005d9e9d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15574: 008b3c28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15575: 00a9a22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15576: 0043aa39 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15577: 004e3f75 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15578: 00aa9508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15579: 00a12e50 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15580: 00ae76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15581: 00641ccd 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15582: 00651f99 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15581: 00641ced 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15582: 00651fd1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15583: 004a4e2d 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15584: 0068e9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15584: 0068e9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15585: 00ae91bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15586: 005e2239 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15586: 005e2259 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15587: 00aa84d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15588: 00ae6d92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15589: 0071aab9 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15589: 0071aaf1 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15590: 00a9a23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15591: 00ae9182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15592: 00ae81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_WRITE_DSTATE │ │ │ │ 15593: 0047ad8d 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15594: 006ef9d1 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15595: 0060d359 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15594: 006efa09 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15595: 0060d379 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15596: 00a9c540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15597: 00a07c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_lpidr │ │ │ │ 15598: 00aa6e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_AVAIL_EVENT │ │ │ │ 15599: 0046e1d1 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15600: 00aa0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15601: 00ae806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15602: 00ae793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15603: 00a06c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbl │ │ │ │ 15604: 00ae8a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15605: 0057f6b5 38 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ - 15606: 00709231 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15607: 006d4185 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 15608: 0061fda1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 15609: 005a2711 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 15605: 0057f6d5 38 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ + 15606: 00709269 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15607: 006d41bd 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 15608: 0061fdc1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15609: 005a2731 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 15610: 003969ed 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15611: 005c1a8d 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15612: 005f546d 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15611: 005c1aad 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15612: 005f548d 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15613: 00aaeacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15614: 00aaabf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15615: 004611f1 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15616: 00ae8650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15617: 00a06ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbu │ │ │ │ 15618: 005311c1 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpsdz │ │ │ │ 15619: 00ae6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15620: 00ae73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15621: 00aa9d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15622: 00a9b700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15623: 00ae750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15624: 00281c21 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15625: 006d89d9 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15625: 006d8a11 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15626: 00aabe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15627: 002a9a6d 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15628: 00396a5d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15629: 005c0741 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15629: 005c0761 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15630: 0047da69 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15631: 00aa96a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15632: 006e56f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15633: 006d336d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15632: 006e5729 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15633: 006d33a5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15634: 00ae91e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15635: 00700b4d 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15635: 00700b85 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15636: 004d6b29 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15637: 00a03c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwuz │ │ │ │ 15638: 00a9d178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ 15639: 009fcb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpxp │ │ │ │ - 15640: 006de689 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15640: 006de6c1 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15641: 009e4dfc 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15642: 00a9b450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 15643: 005ad061 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15644: 005cd731 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15643: 005ad081 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15644: 005cd751 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15645: 00aaf188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15646: 002e3fe1 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15647: 00371195 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15648: 00aadb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15649: 006f2ee9 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15650: 005f7f25 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15649: 006f2f21 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15650: 005f7f45 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15651: 00a07acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_vtb │ │ │ │ 15652: 004ebef9 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15653: 00ab0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15654: 00722069 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15654: 007220a1 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15655: 00aab630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15656: 00ae83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15657: 00aadad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15658: 00aa26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15659: 00ae87e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15660: 0048ecf5 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15661: 0061c63d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15661: 0061c65d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15662: 00ae99c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15663: 0069ee99 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15664: 006c1385 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15665: 0068d2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15666: 006b67e9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15667: 006b39e1 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15663: 0069eed1 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15664: 006c13bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15665: 0068d305 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15666: 006b6821 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15667: 006b3a19 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15668: 005266a1 300 FUNC GLOBAL DEFAULT 12 helper_DSCRI │ │ │ │ 15669: 00a078bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_setpid │ │ │ │ 15670: 00a9e134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15671: 00ae73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15672: 00ae75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15673: 00a9f9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 15674: 00444e89 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15675: 002c4c49 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15676: 00aa95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15677: 00aadde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15678: 00396db5 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15679: 00613699 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15680: 0068b47d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15679: 006136b9 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15680: 0068b4b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15681: 00a9cd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15682: 006cbfb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15682: 006cbff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15683: 00ae777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15684: 00703cfd 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15684: 00703d35 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15685: 00aa50c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15686: 00a9ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15687: 005c2639 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15687: 005c2659 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15688: 00aa64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15689: 00a9f250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15690: 005ff019 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15690: 005ff039 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15691: 0051f78d 244 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_fwnmi_machine_check │ │ │ │ 15692: 003fd2cd 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 15693: 002d6801 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15694: 009acc98 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15695: 00ae88dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15696: 00ae82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15697: 00ae6d54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15698: 0068a315 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15698: 0068a34d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15699: 0053a41d 58 FUNC GLOBAL DEFAULT 12 helper_VMULESB │ │ │ │ 15700: 002d6d89 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15701: 0042359d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15702: 00ae7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15703: 00700e31 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15703: 00700e69 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15704: 00ae8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15705: 00aa5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15706: 00aaa080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15707: 002a8889 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15708: 006b3bdd 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15708: 006b3c15 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15709: 00ae7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15710: 006af3bd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15710: 006af3f5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15711: 00ae825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_CHILD_DSTATE │ │ │ │ 15712: 009fe754 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdutrunc │ │ │ │ 15713: 00a9a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15714: 00aad698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15715: 0053a499 64 FUNC GLOBAL DEFAULT 12 helper_VMULESH │ │ │ │ 15716: 002ecae9 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15717: 00460f95 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15718: 006d3ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15718: 006d3b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15719: 00ae7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 15720: 0059ca45 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 15720: 0059ca65 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 15721: 004f87d1 156 FUNC GLOBAL DEFAULT 12 store_40x_tsr │ │ │ │ 15722: 00ae99d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15723: 00ae78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15724: 00aa4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15725: 00aac950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15726: 00282d59 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15727: 00aaaee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15728: 00aa47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15729: 0025dda9 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15730: 0069002d 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15730: 00690065 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15731: 00ae78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15732: 00aaf658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15733: 00ae746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15734: 00ae7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15735: 009eeec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15736: 006166f9 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15736: 00616719 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15737: 00287fa1 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15738: 0053a519 42 FUNC GLOBAL DEFAULT 12 helper_VMULESW │ │ │ │ 15739: 00ae6ad9 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15740: 00a129cc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15741: 00ae916a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15742: 00ae818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15743: 0072593d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15743: 00725975 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15744: 00ae7c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15745: 005bd37d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15745: 005bd39d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15746: 00ae8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15747: 003d7505 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15748: 00a9c1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15749: 00ae8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 15750: 004cbd89 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15751: 00aaa240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15752: 00ae8d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15753: 00ae707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15754: 00698d75 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15754: 00698dad 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15755: 00aa6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_READ_EVENT │ │ │ │ 15756: 0031d4f9 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15757: 00601159 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15757: 00601179 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15758: 0037013d 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15759: 006e9489 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15759: 006e94c1 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15760: 00a9f554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15761: 006fe5b9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15761: 006fe5f1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15762: 00ae6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15763: 00531c55 148 FUNC GLOBAL DEFAULT 12 helper_XSCVSQQP │ │ │ │ 15764: 00460fdd 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15765: 00a0683c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTNQ │ │ │ │ - 15766: 0068d309 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15766: 0068d341 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15767: 00ae7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15768: 00497861 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15769: 00ae6d52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15770: 006aafad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15770: 006aafe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15771: 00aac6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15772: 003d22a1 66 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15773: 009ad234 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15774: 00686191 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15775: 0072f2b5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15774: 006861c9 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15775: 0072f2ed 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15776: 00ae80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15777: 00a9cefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15778: 00ae7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15779: 006bc875 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15779: 006bc8ad 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15780: 009ac8bc 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15781: 00aa7dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15782: 00707441 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15782: 00707479 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15783: 009accec 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15784: 006f337d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15785: 005f7459 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15784: 006f33b5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15785: 005f7479 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15786: 00a9f494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15787: 006eea45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15788: 0072e459 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15787: 006eea7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15788: 0072e491 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15789: 00ae88b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15790: 0071cac5 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15790: 0071cafd 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15791: 00aa86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15792: 00aabf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 15793: 00ae8c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15794: 006d499d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15794: 006d49d5 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15795: 00ae6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 15796: 004511b1 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15797: 00ae915c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15798: 00ae7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15799: 00ae6d90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 15800: 004e8411 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15801: 00322a21 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 15802: 004ccfe1 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ 15803: 009f603c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDDP │ │ │ │ - 15804: 006b1ee5 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15804: 006b1f1d 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ 15805: 00a0410c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frsp │ │ │ │ - 15806: 005ddfe1 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15807: 005f8599 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15806: 005de001 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15807: 005f85b9 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15808: 00ae9256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15809: 0053a571 58 FUNC GLOBAL DEFAULT 12 helper_VMULEUB │ │ │ │ 15810: 00ab0294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15811: 00ab1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15812: 00ae70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15813: 00aafee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15814: 00aa3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15815: 0068e425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15815: 0068e45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 15816: 004514dd 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15817: 0053a5ed 64 FUNC GLOBAL DEFAULT 12 helper_VMULEUH │ │ │ │ - 15818: 006bed99 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 15818: 006bedd1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 15819: 00490d01 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15820: 009adb50 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15821: 0039a291 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15822: 002bfb21 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15823: 00ae734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15824: 00719335 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15824: 0071936d 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15825: 004771d5 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15826: 00ae6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15827: 00aa3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15828: 0061d8b5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15828: 0061d8d5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15829: 00a9c440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15830: 00370e6d 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15831: 00ae6d6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15832: 00ab1498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15833: 00ae7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15834: 009a9f84 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15835: 00aa4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15836: 004ed90d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15837: 0052be01 260 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtedp │ │ │ │ - 15838: 006f9695 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15838: 006f96cd 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15839: 002c0189 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15840: 00aa6318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ 15841: 0053a66d 42 FUNC GLOBAL DEFAULT 12 helper_VMULEUW │ │ │ │ - 15842: 005bee29 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15842: 005bee49 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15843: 00393ffd 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15844: 00aa1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15845: 004d8f2d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15846: 0063f1f5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15847: 007151f1 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15846: 0063f215 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15847: 00715229 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15848: 00a9ace4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15849: 006afedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15850: 005fc9cd 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15851: 0061d44d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15849: 006aff15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15850: 005fc9ed 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15851: 0061d46d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 15852: 004e8261 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15853: 009ed78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 15854: 00a9d128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15855: 00aac0a8 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15856: 006e1699 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15856: 006e16d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15857: 0042f0d9 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15858: 006b31cd 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15858: 006b3205 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15859: 00aa7cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15860: 00ae8d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15861: 00ae7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15862: 006c0151 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15862: 006c0189 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15863: 00aaefd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15864: 00a9a62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15865: 009ac78c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15866: 00a9aed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15867: 004776b1 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15868: 00aa1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15869: 0064c7c9 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15869: 0064c7e9 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15870: 00ae8732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15871: 0047255d 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15872: 00ae91e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15873: 003b3d59 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15874: 009a31d0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_cpu │ │ │ │ 15875: 00aa39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15876: 006dd385 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15876: 006dd3bd 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15877: 00ae8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15878: 005aa525 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15878: 005aa545 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15879: 00aa4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15880: 003d9481 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15881: 00ae873c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 15882: 004bb231 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15883: 00aaf7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15884: 00aac510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15885: 006b9739 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15885: 006b9771 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15886: 00335099 304 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ - 15887: 0071ba55 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15887: 0071ba8d 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15888: 009f7878 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHKP │ │ │ │ 15889: 00ae6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15890: 00ae7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15891: 00aa2c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15892: 00ab1618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15893: 009ea0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15894: 00a9f900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15895: 00ae7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 15896: 004c6bb5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15897: 00aa04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15898: 00ae9352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15899: 008b3cc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15899: 008b3d00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15900: 00ae8cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15901: 004568a1 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15902: 00ae8ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15903: 00ae7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15904: 005f099d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15904: 005f09bd 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15905: 00ae75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15906: 009a8584 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15907: 0046718d 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ - 15908: 0057cec1 452 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ + 15908: 0057cee5 452 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ 15909: 004d36dd 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 15910: 0042ee3d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15911: 003fedc1 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 15912: 00ae6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15913: 006a373d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15913: 006a3775 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15914: 00ae85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15915: 005d53b9 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ - 15916: 00580275 572 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ + 15915: 005d53d9 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15916: 00580295 572 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ 15917: 00aa23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15918: 00ae7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15919: 00aaf3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15920: 00ae700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15921: 00437051 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 15922: 00aa73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15923: 00ae916e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15924: 00529785 16 FUNC GLOBAL DEFAULT 12 helper_efsdiv │ │ │ │ 15925: 00443ccd 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15926: 00a9f4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15927: 003351c9 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ 15928: 009f62d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQP │ │ │ │ - 15929: 006161c1 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15929: 006161e1 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 15930: 0044df89 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15931: 00601e29 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15931: 00601e49 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15932: 00ab296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 15933: 0051f6f9 72 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_interrupt │ │ │ │ 15934: 00aa83b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15935: 0047f929 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15936: 00ae8b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15937: 0069397d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15937: 006939b5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15938: 009f897c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQDP │ │ │ │ 15939: 0044e1c1 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15940: 006cc121 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15940: 006cc159 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15941: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15942: 00405afd 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 15943: 00a9f2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15944: 006ebe11 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15944: 006ebe49 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15945: 00ae927c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15946: 002a8f75 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15947: 005c1b89 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15947: 005c1ba9 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15948: 00292091 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15949: 00ae87f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15950: 0046afe1 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15951: 0048f15d 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15952: 00ae8b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15953: 00aa3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15954: 006b6391 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15955: 006a03a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15956: 0073484d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15954: 006b63c9 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15955: 006a03d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15956: 00734885 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15957: 009edec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 15958: 0044603d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 15959: 0071c1fd 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15959: 0071c235 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15960: 00aa65b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15961: 002e6225 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15962: 00ae7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15963: 00aa61e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15964: 00ae85f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15965: 009f5778 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNN │ │ │ │ 15966: 00a9d660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15967: 00ae7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15968: 00ae7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15969: 009f5358 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNP │ │ │ │ 15970: 004506ad 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15971: 006d7db5 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ - 15972: 005b8899 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 15971: 006d7ded 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 15972: 005b88b9 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15973: 004ede3d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15974: 00ae72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15975: 00aac2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15976: 00ae8d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15977: 00ae8e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15978: 00ae701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 15979: 00ae7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -16008,260 +16008,260 @@ │ │ │ │ 16004: 00aa065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16005: 003d8e19 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16006: 00aa5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16007: 00aa2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_WRITE_EVENT │ │ │ │ 16008: 00a9f544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16009: 00535c39 794 FUNC GLOBAL DEFAULT 12 helper_XVF32GER │ │ │ │ 16010: 00ae83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16011: 006b3499 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16011: 006b34d1 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16012: 00ae8aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16013: 006db089 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16013: 006db0c1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16014: 004776d9 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16015: 00706925 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16015: 0070695d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16016: 00ae8bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16017: 009ac43c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16018: 00ae71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16019: 0038de19 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ 16020: 005222a5 524 FUNC GLOBAL DEFAULT 12 register_6xx_7xx_soft_tlb │ │ │ │ - 16021: 006ad52d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16022: 0068da4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16023: 005dc24d 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16021: 006ad565 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16022: 0068da85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16023: 005dc26d 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16024: 00ae71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16025: 006a52c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16025: 006a5301 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16026: 00ae89ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16027: 004b72f1 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16028: 00ae9104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16029: 009f5da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBSP │ │ │ │ 16030: 00aa4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16031: 004bf815 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16032: 00600c71 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16032: 00600c91 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16033: 00aaf448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16034: 0060cbc9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16034: 0060cbe9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16035: 0029b11d 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16036: 00ae7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16037: 00ae8a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16038: 00ab2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16039: 006879fd 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16039: 00687a35 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16040: 0028e0dd 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16041: 00ae7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 16042: 005e22f9 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16042: 005e2319 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16043: 00aa723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_EVENT │ │ │ │ 16044: 00ae933c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16045: 008b3ae8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16045: 008b3b20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16046: 00a9e5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16047: 00ae6d72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16048: 00690a3d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16049: 005dce85 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16048: 00690a75 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16049: 005dcea5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16050: 00ae88e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16051: 00aa2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16052: 00456d91 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16053: 0049e911 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16054: 00ae86d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16055: 00ae847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16056: 00aad618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16057: 0039b131 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16058: 00aa8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16059: 00ae734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16060: 00491d25 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16061: 006a9d91 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16061: 006a9dc9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16062: 00ab22b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16063: 00ae7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16064: 0053fda9 4 FUNC GLOBAL DEFAULT 12 helper_vcipher │ │ │ │ 16065: 00ae7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16066: 00aaf2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16067: 00ae8b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16068: 006b8cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16068: 006b8cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16069: 00ae8f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16070: 00aafe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16071: 009f25f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUBS │ │ │ │ 16072: 00ae7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16073: 00ab08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16074: 00a9c790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16075: 0043da6d 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16076: 00698c2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16076: 00698c65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16077: 00ae7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16078: 00ae9428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16079: 00ae6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16080: 0067b845 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16080: 0067b87d 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16081: 009f5568 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPN │ │ │ │ 16082: 00ae8a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16083: 009f5148 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPP │ │ │ │ 16084: 00ae924c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16085: 00a9ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16086: 00aa8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16087: 0052c345 198 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtdp │ │ │ │ 16088: 00aaa030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16089: 0063b7a9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16089: 0063b7c9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16090: 004e85d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16091: 00aa5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16092: 00ae925c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16093: 00a9fb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16094: 00a9c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16095: 006c73a1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16095: 006c73d9 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16096: 00ae71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16097: 0070febd 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16098: 006a247d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16097: 0070fef5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16098: 006a24b5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16099: 00ae74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16100: 002d65f5 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16101: 00ae7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16102: 00ae8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 16103: 005bd3ed 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16103: 005bd40d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16104: 00ae74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16105: 00704b01 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 16106: 005cae09 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16105: 00704b39 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16106: 005cae29 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16107: 00ae877e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16108: 0039ce89 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16109: 002e7941 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16110: 004f4179 128 FUNC GLOBAL DEFAULT 12 helper_store_dbatl │ │ │ │ 16111: 0053e5f1 198 FUNC GLOBAL DEFAULT 12 helper_VADDECUQ │ │ │ │ 16112: 00ae6d38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16113: 00ae7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16114: 00a9ddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16115: 00616a6d 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16115: 00616a8d 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16116: 003d7cb1 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16117: 005c50c1 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 16118: 00602825 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16117: 005c50e1 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16118: 00602845 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16119: 00ae8b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ 16120: 004f3f79 512 FUNC GLOBAL DEFAULT 12 helper_store_dbatu │ │ │ │ - 16121: 006ac599 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16121: 006ac5d1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16122: 00aaa820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16123: 00414135 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 16124: 0057ef9d 220 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ + 16124: 0057efbd 220 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ 16125: 004e7a49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16126: 00437959 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16127: 004ed8fd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16128: 0029b0b1 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16129: 004a5015 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16130: 002ef451 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16131: 0028ce89 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16132: 00ac68ec 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16133: 0068ddd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16134: 0083bfe4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16133: 0068de09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16134: 0083c01c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16135: 0042c0e1 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16136: 00ae7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16137: 00ae6d75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16138: 00460e25 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16139: 00ae735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16140: 009aa434 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16141: 00ae900e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16142: 00aa8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ 16143: 00520fd9 2 FUNC GLOBAL DEFAULT 12 hreg_update_pmu_hflags │ │ │ │ 16144: 00521001 100 FUNC GLOBAL DEFAULT 12 cpu_interrupt_exittb │ │ │ │ - 16145: 005ede71 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16145: 005ede91 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16146: 00ae9074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_SET_DSTATE │ │ │ │ 16147: 00ab299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16148: 0034fa91 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16149: 0036c635 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16150: 00ab1f00 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16151: 00ae88a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16152: 00aae8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16153: 0071116d 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16153: 007111a5 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16154: 00ae821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_WRITE_DSTATE │ │ │ │ 16155: 00ae6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16156: 00aa0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16157: 00a026c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbd │ │ │ │ 16158: 00aa7448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16159: 00ae7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16160: 00aae148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16161: 00285a35 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16162: 008c8284 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16162: 008c82bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16163: 00ae6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16164: 00520c19 552 FUNC GLOBAL DEFAULT 12 ppc_gdb_init │ │ │ │ 16165: 00ae90f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16166: 00a0263c 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbi │ │ │ │ - 16167: 0071f681 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16167: 0071f6b9 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16168: 00aabe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16169: 00ae8ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16170: 006940bd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16170: 006940f5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16171: 00ae842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16172: 0025ef71 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16173: 00710151 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16173: 00710189 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16174: 00ae7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16175: 00453075 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ - 16176: 00587099 148 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ + 16176: 005870b9 148 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ 16177: 00ae7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16178: 00aae308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16179: 00ae8a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 16180: 0048763d 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 16181: 002e9ab9 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 16182: 004e77d1 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 16183: 00406885 172 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ - 16184: 00581cb5 168 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ + 16184: 00581cd5 168 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ 16185: 00ae8660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 16186: 00aad6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 16187: 00aad8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16188: 009ea714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16189: 00ae8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16190: 00ae8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16191: 00ae852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16192: 0044c88d 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16193: 006790b5 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16193: 006790ed 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16194: 004f22a1 148 FUNC GLOBAL DEFAULT 12 ppc_store_sdr1 │ │ │ │ 16195: 0044df11 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16196: 00a0749c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_sler │ │ │ │ 16197: 00528711 206 FUNC GLOBAL DEFAULT 12 helper_FRES │ │ │ │ 16198: 00ae87c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16199: 006e53e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16199: 006e541d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16200: 00ae6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16201: 00ae8a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16202: 00445869 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16203: 008c82a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16203: 008c82e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16204: 004b3d61 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16205: 00ae9316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16206: 00ae8e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16207: 0069e005 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16207: 0069e03d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16208: 00aa6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_READ_EVENT │ │ │ │ 16209: 00aaeb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16210: 00ab1a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16211: 00a9a51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16212: 006e44e1 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16213: 006c7eb5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16212: 006e4519 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16213: 006c7eed 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16214: 00a9c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16215: 00476945 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ - 16216: 0057bb7d 144 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ + 16216: 0057bba1 144 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ 16217: 00ae8d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16218: 00ae77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16219: 005a36c5 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16220: 00678c21 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16219: 005a36e5 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16220: 00678c59 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16221: 00a9a4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16222: 0044d1ed 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16223: 00292ca5 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 16224: 006e01a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16224: 006e01dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16225: 00ae7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16226: 00ae7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16227: 0043db01 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16228: 00ae8dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16229: 00aaf208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16230: 002ade21 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16231: 00aabe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16232: 0067b0a5 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16233: 0070e961 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16232: 0067b0dd 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16233: 0070e999 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16234: 00aabe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16235: 0060e7cd 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16235: 0060e7ed 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16236: 00a06734 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTXQ │ │ │ │ 16237: 00ae8c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16238: 006b3189 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 16239: 005f9471 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16238: 006b31c1 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16239: 005f9491 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16240: 003386e1 320 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ 16241: 004e4351 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16242: 0042dc8d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16243: 00614e11 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16243: 00614e31 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16244: 00a9eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16245: 009e8fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16246: 009fc654 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsdqp │ │ │ │ 16247: 00424cf5 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16248: 00323635 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16249: 00ae7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16250: 0045b0b9 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16251: 00aa3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16252: 004e545d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16253: 0069f0c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16253: 0069f0f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16254: 0046d3f5 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16255: 00700e99 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 16256: 006d4481 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16255: 00700ed1 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16256: 006d44b9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16257: 009f7458 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHM │ │ │ │ 16258: 009e87a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16259: 004edbbd 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16260: 00aafccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_WRITE_EVENT │ │ │ │ 16261: 00a9abe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16262: 00ae788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16263: 00a043a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHS │ │ │ │ @@ -16279,64 +16279,64 @@ │ │ │ │ 16275: 00aa8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16276: 00ae7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16277: 00528e1d 128 FUNC GLOBAL DEFAULT 12 helper_FTSQRT │ │ │ │ 16278: 00a9fce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16279: 00aab010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16280: 00a9cedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16281: 00a9b690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16282: 006cc15d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16282: 006cc195 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16283: 004ecd4d 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16284: 00394c31 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16285: 006d35bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16285: 006d35f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16286: 00a9fb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16287: 006d7141 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16287: 006d7179 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16288: 00aa6134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16289: 00aaa580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16290: 006e0901 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16290: 006e0939 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16291: 00aa2af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16292: 00ae8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16293: 00ae7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16294: 009f4b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSWS │ │ │ │ - 16295: 005f2785 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16295: 005f27a5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16296: 004703e1 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16297: 002c0d4d 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16298: 00a9cb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16299: 0039930d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16300: 00290919 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16301: 00a9cb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16302: 004d8091 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16303: 006af9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16304: 0061d73d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16303: 006afa29 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16304: 0061d75d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16305: 004d86ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16306: 00aaf648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16307: 00aa3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16308: 006b9d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16308: 006b9d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16309: 00ae8fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16310: 00a9eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16311: 006c22d9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16311: 006c2311 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16312: 00406505 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16313: 003267f1 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16314: 00aa42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16315: 00466f09 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16316: 00ae75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16317: 00a9bee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16318: 0048f241 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16319: 009ec268 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16320: 00ab18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16321: 005e0f75 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16321: 005e0f95 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16322: 00ab0700 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16323: 0043b2b5 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16324: 00ae73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16325: 006b9211 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16326: 005c410d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16327: 005f5719 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16325: 006b9249 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16326: 005c412d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16327: 005f5739 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16328: 00aaa620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16329: 00ae6d91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16330: 002a3869 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16331: 0068e85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16331: 0068e895 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16332: 009f7770 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBECUQ │ │ │ │ 16333: 004b9899 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16334: 00a9e904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16335: 00ab1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16336: 00529765 16 FUNC GLOBAL DEFAULT 12 helper_efssub │ │ │ │ 16337: 004cff75 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16338: 00541675 6 FUNC GLOBAL DEFAULT 12 helper_rfi │ │ │ │ @@ -16348,65 +16348,65 @@ │ │ │ │ 16344: 00aae718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 16345: 004d0301 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16346: 00ae7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16347: 00aac4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16348: 00a9c720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16349: 004ba6dd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16350: 00ae8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16351: 006fef39 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16351: 006fef71 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16352: 0043d825 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16353: 00ab2114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16354: 00338821 8 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16355: 00a9e064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16356: 00aa28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16357: 0053e289 48 FUNC GLOBAL DEFAULT 12 helper_vclzb │ │ │ │ 16358: 00ae9452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16359: 00ae83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16360: 00aa107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16361: 004d02a5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16362: 00aab7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16363: 0053e2b9 48 FUNC GLOBAL DEFAULT 12 helper_vclzh │ │ │ │ 16364: 0039cec1 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16365: 00ae99c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16366: 005cd831 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16366: 005cd851 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16367: 00a9eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16368: 004c6aa5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16369: 00a9b6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16370: 0036d119 268 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16371: 00ae7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16372: 005d4071 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16373: 0059c8dd 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16374: 00690305 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16372: 005d4091 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16373: 0059c8fd 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16374: 0069033d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16375: 00ab15e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16376: 002e61a9 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16377: 0048647d 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16378: 00700c29 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16378: 00700c61 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16379: 004d89fd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16380: 00599ed5 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16381: 0069ac95 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16380: 00599ef5 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16381: 0069accd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16382: 0034b291 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16383: 00aa44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16384: 00ae8fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16385: 00aa0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16386: 00a9d1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 16387: 005d5071 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16387: 005d5091 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16388: 00ae78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16389: 00ac586c 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16390: 00ae8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16391: 003944c9 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16392: 00aa2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16393: 009f63d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQP │ │ │ │ 16394: 00aa90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16395: 00ae76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16396: 00ae8baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16397: 006e3069 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16397: 006e30a1 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16398: 003941e9 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16399: 00521351 1200 FUNC GLOBAL DEFAULT 12 register_generic_sprs │ │ │ │ 16400: 004a54b9 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16401: 005c6a91 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16401: 005c6ab1 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16402: 00aa71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_INDIRECT_EVENT │ │ │ │ 16403: 0025d8c5 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16404: 00a9a1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16405: 00aaccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16406: 002bc321 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16407: 004d0c01 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16408: 00456699 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ @@ -16414,35 +16414,35 @@ │ │ │ │ 16410: 00ae7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16411: 00ae752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16412: 00ae7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16413: 00aa6ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INTERPRET_EVENT │ │ │ │ 16414: 00ae8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16415: 004d2375 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16416: 00441015 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16417: 005bca11 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16417: 005bca31 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16418: 009f0570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16419: 00ae8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16420: 00aa116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16421: 003fbcc9 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16422: 00ae8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PACKAGE_DSTATE │ │ │ │ 16423: 00ae8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16424: 009eccb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16425: 00aab4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16426: 0071d535 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16426: 0071d56d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16427: 00ae7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16428: 00ae703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16429: 0062574d 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16429: 0062576d 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16430: 00aa4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16431: 00a9a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16432: 00ae9208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16433: 004d29b9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16434: 0068b33d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16434: 0068b375 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16435: 004ce1ed 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16436: 00ae9038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16437: 00686bbd 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16437: 00686bf5 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16438: 00412c65 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16439: 00540e69 2 FUNC GLOBAL DEFAULT 12 helper_msr_facility_check │ │ │ │ 16440: 00a04be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMUL │ │ │ │ 16441: 00a9e4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16442: 00491451 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16443: 00ae6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16444: 00a9bcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ @@ -16454,272 +16454,272 @@ │ │ │ │ 16450: 009fa134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmad │ │ │ │ 16451: 00ae8d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16452: 003956d5 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16453: 0035f5b1 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 16454: 004bc93d 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16455: 00ae7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16456: 00aa2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16457: 0069a25d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16457: 0069a295 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16458: 005273e1 234 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float128 │ │ │ │ - 16459: 0067afb5 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16460: 00723111 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16459: 0067afed 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16460: 00723149 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16461: 00a9d770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16462: 00a9f770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ 16463: 00a06ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbu │ │ │ │ - 16464: 0085d4bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16464: 0085d4f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16465: 00aa2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16466: 00338a5d 188 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16467: 006a452d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ - 16468: 0057c525 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ + 16467: 006a4565 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16468: 0057c549 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ 16469: 00ae7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16470: 00422525 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16471: 00678639 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16472: 0085d4b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16471: 00678671 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16472: 0085d4ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16473: 003d5649 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16474: 00ae6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16475: 00ae879e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16476: 00a12b4c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16477: 006d226d 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16477: 006d22a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16478: 00aadd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16479: 00a9e914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16480: 00a9b134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16481: 00ae8e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16482: 004bda25 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16483: 009f5f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDSP │ │ │ │ - 16484: 0069565d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16484: 00695695 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16485: 009fa1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmaw │ │ │ │ 16486: 00ae8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16487: 006948a9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16488: 006f96cd 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16487: 006948e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16488: 006f9705 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16489: 00aaa140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16490: 00ae81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16491: 00693699 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16491: 006936d1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16492: 00ae9052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_PRINT_DSTATE │ │ │ │ 16493: 00ae7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16494: 00aabc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16495: 00ae7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16496: 00ae7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16497: 004290e9 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16498: 00ae75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16499: 007305b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16499: 007305f1 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16500: 00ae8f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16501: 005312a1 228 FUNC GLOBAL DEFAULT 12 helper_xscvqpswz │ │ │ │ 16502: 00ab1608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16503: 00ae9108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16504: 00a9a60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16505: 00a12b58 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 16506: 0044b4a9 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16507: 00ae994a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16508: 00ab2134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16509: 004d8d29 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16510: 0052bf05 240 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtesp │ │ │ │ 16511: 00ae6d70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16512: 006da5e1 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16513: 0072f06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16514: 006dae75 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16512: 006da619 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16513: 0072f0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16514: 006daead 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16515: 00ae8afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16516: 00ab19dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16517: 00ae8c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16518: 00ae76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16519: 00a9d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 16520: 006beb51 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 16520: 006beb89 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 16521: 002f2939 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 16522: 004e641d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16523: 00ae8e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16524: 00aac370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16525: 00a9f4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16526: 00aa04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16527: 0049074d 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16528: 00ae709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16529: 00400da1 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16530: 006e5241 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16531: 0061feb1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16530: 006e5279 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16531: 0061fed1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16532: 009f06fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16533: 00a9cebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16534: 00ae6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16535: 00281771 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16536: 00aaf2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16537: 00ae869e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16538: 00ae7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16539: 00aa9de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16540: 00ae6d55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16541: 00ae70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16542: 00ae6d8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 16543: 004e6289 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16544: 005c6a95 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16545: 005bcb79 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16544: 005c6ab5 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16545: 005bcb99 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16546: 009ac3fc 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16547: 002b4219 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16548: 00ae81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_STORE_DSTATE │ │ │ │ 16549: 00aae834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16550: 006cbf05 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16551: 008c82f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16552: 0071a2cd 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16550: 006cbf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16551: 008c8330 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16552: 0071a305 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16553: 00aa154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16554: 006d2bb9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16554: 006d2bf1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16555: 00aa64e0 196 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16556: 005dcda1 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16556: 005dcdc1 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16557: 00ae7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16558: 00aabab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16559: 00ae753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16560: 00aa2b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16561: 00ae763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16562: 006a88e1 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16562: 006a8919 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16563: 00aaad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16564: 0062ec45 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16564: 0062ec65 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16565: 00aa7d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16566: 00ae7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16567: 003969fd 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16568: 0072f655 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16568: 0072f68d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16569: 00ae8af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16570: 006e572d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16570: 006e5765 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16571: 0053f545 136 FUNC GLOBAL DEFAULT 12 helper_bcdcpsgn │ │ │ │ 16572: 00ae6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16573: 006e0259 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16573: 006e0291 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ 16574: 00ae824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_H_REG_CRQ_DSTATE │ │ │ │ - 16575: 006e0c55 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16576: 0069af21 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16575: 006e0c8d 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16576: 0069af59 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16577: 00a9f7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16578: 00a9b294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16579: 0048a9e9 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16580: 00ae8d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16581: 00aae288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16582: 00ab0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16583: 00370d51 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16584: 005b75b1 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16584: 005b75d1 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16585: 00a9a074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16586: 00ae85ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16587: 004588e5 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16588: 006f2e25 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16588: 006f2e5d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16589: 00ae70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16590: 00ae802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16591: 00ae7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16592: 00ae909a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16593: 004d1951 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16594: 00710e41 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16594: 00710e79 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ 16595: 00526015 220 FUNC GLOBAL DEFAULT 12 helper_DXEX │ │ │ │ - 16596: 0071bcb5 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16597: 006780f1 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16596: 0071bced 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16597: 00678129 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16598: 00aa1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16599: 00ae8da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16600: 00aa8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16601: 006ee149 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16601: 006ee181 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16602: 004739ed 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16603: 002c4bd5 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16604: 008b3ce0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16604: 008b3d18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16605: 009f88f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQSP │ │ │ │ 16606: 009ad610 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16607: 006c6fe1 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16607: 006c7019 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16608: 00aa8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16609: 00a9fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16610: 00aa9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 16611: 0044d7e9 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16612: 00ae86f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16613: 006f7b89 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16613: 006f7bc1 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16614: 00aa2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 16615: 004bbfb5 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16616: 00ae7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16617: 00aa2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16618: 00ae7ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16619: 0081b6e4 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16620: 006e1789 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16619: 0081b71c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16620: 006e17c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16621: 0028e665 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16622: 00a9a2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16623: 004a5f6d 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16624: 0047ce31 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16625: 00ae8ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16626: 0028e461 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16627: 004e9b45 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 16628: 00ae854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16629: 00aa4558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16630: 00aa80f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16631: 00ae710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 16632: 009edcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16633: 00ab0304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16634: 00693f21 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16635: 006d0e15 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16634: 00693f59 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16635: 006d0e4d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16636: 00ae8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16637: 004ed97d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16638: 00ae84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16639: 00ae85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16640: 003d72ad 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16641: 005a1e0d 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 16642: 0061dfc1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16641: 005a1e2d 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 16642: 0061dfe1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16643: 00aa9dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16644: 00ae7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16645: 00ae6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16646: 005bd385 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16646: 005bd3a5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16647: 00aabc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16648: 00ab1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16649: 00aa2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16650: 0070378d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16650: 007037c5 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16651: 00ae7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16652: 00ae754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16653: 00ae90ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16654: 00625171 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16654: 00625191 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16655: 002864c5 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16656: 00686835 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16656: 0068686d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16657: 00ae6cec 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16658: 005ba79d 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16659: 0068e4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16658: 005ba7bd 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16659: 0068e511 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16660: 00ae7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16661: 00621379 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16661: 00621399 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 16662: 00ae7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16663: 0047a3cd 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16664: 00ae7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 16665: 003fc135 272 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 16666: 006c4f99 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16667: 00708b91 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16666: 006c4fd1 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16667: 00708bc9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16668: 00ae70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16669: 00a129b4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 16670: 005236dd 180 FUNC GLOBAL DEFAULT 12 helper_DMULQ │ │ │ │ - 16671: 005a81cd 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16672: 006d0ed5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16673: 006fe2a9 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16671: 005a81ed 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16672: 006d0f0d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16673: 006fe2e1 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16674: 00aa6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16675: 00aa5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16676: 00aa14dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ 16677: 00a03adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidus │ │ │ │ - 16678: 006be8b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 16679: 006c443d 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16680: 0059ecd5 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16678: 006be8f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 16679: 006c4475 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16680: 0059ecf5 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16681: 00ae8dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16682: 00ae6d3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16683: 00490e9d 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16684: 005f1c95 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16684: 005f1cb5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16685: 00aad508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16686: 004d70d9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16687: 00aae378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16688: 00ab1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16689: 00ae8da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 16690: 00a9b214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16691: 00ae91da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16692: 00aa5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16693: 00aa2cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16694: 00526215 264 FUNC GLOBAL DEFAULT 12 helper_DIEX │ │ │ │ - 16695: 006ea49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16695: 006ea4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16696: 00ae8d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16697: 00529d09 56 FUNC GLOBAL DEFAULT 12 helper_efdctsidz │ │ │ │ 16698: 003d8775 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16699: 00ae7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16700: 00ae8652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16701: 004d796d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16702: 00ae6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16703: 00aa6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16704: 00aaf548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 16705: 00ae7f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16706: 0061da9d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16706: 0061dabd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16707: 0046159d 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16708: 00ae6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16709: 00ab2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16710: 00ae8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16711: 006d43a9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 16712: 006bf2b1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16711: 006d43e1 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 16712: 006bf2e9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16713: 00a9bd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ - 16714: 00587939 976 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ + 16714: 00587959 976 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ 16715: 00aa8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16716: 00a9ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16717: 00ae8aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16718: 009f7a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUBS │ │ │ │ 16719: 00ae7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16720: 00ae7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16721: 00ae823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_WRITE_DSTATE │ │ │ │ @@ -16728,183 +16728,183 @@ │ │ │ │ 16724: 0025ee15 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16725: 00aa10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16726: 00ae8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_DSTATE │ │ │ │ 16727: 003c48e5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16728: 0052c40d 132 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtsp │ │ │ │ 16729: 0039bc61 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16730: 0034e089 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16731: 007188b1 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16731: 007188e9 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16732: 009ad3fc 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16733: 0041ed15 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16734: 00ae79de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16735: 00ae76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16736: 005b7555 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16736: 005b7575 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16737: 00ae7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16738: 005e1719 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16739: 0068677d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16740: 006abb91 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16741: 006cd4fd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16738: 005e1739 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16739: 006867b5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16740: 006abbc9 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16741: 006cd535 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16742: 009e8ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16743: 00ae795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16744: 006b57d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16744: 006b580d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16745: 00a9d840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16746: 00ae8800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16747: 00a9b790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16748: 00380c41 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16749: 00ae91d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16750: 00aa5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 16751: 004c1201 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16752: 00ae92b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16753: 00ae6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16754: 00608955 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16754: 00608975 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16755: 00a9b034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16756: 00371315 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16757: 00ae6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16758: 009ec2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 16759: 00655f91 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16759: 00655fc9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16760: 0041f9d9 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16761: 00a9d7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16762: 00aaa880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16763: 003ab0e1 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16764: 00aa3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16765: 009e8698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16766: 00ae8d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16767: 00aa9728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16768: 00ae6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16769: 00699221 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16769: 00699259 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16770: 00531545 144 FUNC GLOBAL DEFAULT 12 helper_xscvsxddp │ │ │ │ 16771: 00aadc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16772: 00a02d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWEU │ │ │ │ 16773: 0053f3ad 408 FUNC GLOBAL DEFAULT 12 helper_bcdctsq │ │ │ │ 16774: 002811f1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 16775: 004c6995 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16776: 00ae857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16777: 005bf495 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16778: 005ad001 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16779: 0068f091 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16777: 005bf4b5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16778: 005ad021 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16779: 0068f0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ 16780: 005368fd 822 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNN │ │ │ │ - 16781: 006b97ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16782: 00655ef1 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16781: 006b9825 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16782: 00655f29 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16783: 005365c5 822 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNP │ │ │ │ 16784: 00ae87d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16785: 00280731 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16786: 0068e1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16786: 0068e205 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16787: 00ae7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16788: 004f7cad 32 FUNC GLOBAL DEFAULT 12 cpu_ppc_increase_tb_by_offset │ │ │ │ 16789: 00ae8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16790: 00aaea6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16791: 006823d1 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16792: 0068dfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16791: 00682409 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16792: 0068e025 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16793: 00514715 54 FUNC GLOBAL DEFAULT 12 ppc_get_vscr │ │ │ │ 16794: 00ae8ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16795: 00a9ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 16796: 008b3c38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16797: 0071322d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16796: 008b3c70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16797: 00713265 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16798: 002b534d 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16799: 00328205 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16800: 00a07100 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatl │ │ │ │ 16801: 00aa713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_QUERY_EVENT │ │ │ │ 16802: 0025e985 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16803: 00475abd 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16804: 00ae741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16805: 006ca779 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16805: 006ca7b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16806: 00aaf92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16807: 0068f109 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16807: 0068f141 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16808: 00a003b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsdiv │ │ │ │ 16809: 00ae77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16810: 0053fa3d 480 FUNC GLOBAL DEFAULT 12 helper_bcdtrunc │ │ │ │ 16811: 00ae7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16812: 002e44ad 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 16813: 0085d4e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 16813: 0085d518 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 16814: 0038b33d 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16815: 002eca6d 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 16816: 0044c9c5 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16817: 00aa7e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16818: 00ab2284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16819: 00ae867c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16820: 002823e9 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16821: 00a0707c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatu │ │ │ │ 16822: 002ecacd 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16823: 009ad848 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16824: 006defd1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16824: 006df009 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16825: 003fee0d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 16826: 00ae8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16827: 0038ef39 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16828: 002a9865 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16829: 00a9aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16830: 002c9dc1 16 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16831: 00ae8c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16832: 00a9bc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16833: 0052f219 408 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTDP │ │ │ │ 16834: 00ae90cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16835: 006d6881 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16836: 008c8274 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16835: 006d68b9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16836: 008c82ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16837: 003fcd45 428 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16838: 005f8479 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16838: 005f8499 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16839: 00aa7fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16840: 006b92c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16840: 006b92fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16841: 00ae852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16842: 00ae8b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16843: 006e771d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16843: 006e7755 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16844: 004911e5 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16845: 00ae6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16846: 00ae7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16847: 00a9e044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16848: 00aa3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16849: 004a62a5 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16850: 00aadb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16851: 00aae768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16852: 006087a5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16852: 006087c5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16853: 00ae84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16854: 00ae7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16855: 00a9fc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16856: 006ac8b9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16857: 0070db4d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16858: 00689e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16856: 006ac8f1 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16857: 0070db85 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16858: 00689ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16859: 0047e4a5 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 16860: 005b5861 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 16861: 006e28ed 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16860: 005b5881 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16861: 006e2925 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16862: 005414a1 56 FUNC GLOBAL DEFAULT 12 helper_HASHSTP │ │ │ │ 16863: 00ae7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16864: 00aab000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16865: 00aa2fec 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16866: 009a8ba4 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16867: 00ab197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16868: 009f4044 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_comp │ │ │ │ 16869: 00ae87c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16870: 0069183d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16870: 00691875 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16871: 00aa6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16872: 00ae91d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16873: 0061e489 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 16874: 006d4565 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 16873: 0061e4a9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16874: 006d459d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 16875: 00a9f484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 16876: 006b7685 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16876: 006b76bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16877: 00ab2394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16878: 00a06b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_decr │ │ │ │ 16879: 0043b589 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16880: 00ae7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16881: 002807d9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16882: 00ab0274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16883: 0053628d 822 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPN │ │ │ │ 16884: 0029eb49 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16885: 006a3f55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16885: 006a3f8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16886: 00aa6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_WDT_EVENT │ │ │ │ 16887: 009e11e8 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 16888: 00535f55 822 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPP │ │ │ │ 16889: 00373575 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 16890: 00ae7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16891: 0070f4f9 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16891: 0070f531 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16892: 00ae8b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16893: 00a9f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16894: 005c42f9 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16895: 006f1df5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16896: 006c068d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16894: 005c4319 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16895: 006f1e2d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16896: 006c06c5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16897: 00a9dbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16898: 003d9241 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16899: 008c82a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16899: 008c82d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16900: 00ab2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16901: 004f87ad 36 FUNC GLOBAL DEFAULT 12 load_40x_pit │ │ │ │ 16902: 00aacbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16903: 0026f265 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16904: 008f4fa8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16905: 00ae9034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16906: 00473819 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ @@ -16912,244 +16912,244 @@ │ │ │ │ 16908: 00ae815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16909: 009eacc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16910: 00ae6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 16911: 00aa2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16912: 00ae7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16913: 00aa3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16914: 00aaa700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16915: 005f271d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16915: 005f273d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16916: 00437cc9 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16917: 00aa6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_READ_EVENT │ │ │ │ 16918: 004da93d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16919: 00638d2d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16919: 00638d4d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16920: 0039550d 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16921: 00ab29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16922: 009ac8e8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16923: 006b8301 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16923: 006b8339 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16924: 00a9c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16925: 00aa9e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16926: 00ae71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16927: 00aa09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 16928: 006ede41 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 16929: 0057d085 12 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ + 16928: 006ede79 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16929: 0057d0a9 12 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ 16930: 003ac059 112 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16931: 0067a8f9 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 16932: 006df631 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16931: 0067a931 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16932: 006df669 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16933: 00a9feac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16934: 00425091 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16935: 00ab4508 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16936: 00ae8d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16937: 006e2d8d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16937: 006e2dc5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16938: 00ae7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16939: 007085cd 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16939: 00708605 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16940: 0045afc5 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16941: 00ae991e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 16942: 004e95ed 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16943: 0052f081 408 FUNC GLOBAL DEFAULT 12 helper_XVCMPGEDP │ │ │ │ 16944: 00ab02d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16945: 006c3201 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 16945: 006c3239 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 16946: 004e4f2d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16947: 00ae7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 16948: 005b7311 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 16948: 005b7331 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16949: 00ae77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16950: 00714781 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16950: 007147b9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16951: 00ae8be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16952: 00648031 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16953: 00667059 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16952: 00648051 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16953: 00667091 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16954: 00aaeaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 16955: 0068f271 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16956: 005ddc41 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16955: 0068f2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16956: 005ddc61 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16957: 00ab21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16958: 00ae7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ 16959: 005400b1 170 FUNC GLOBAL DEFAULT 12 helper_dlmzb │ │ │ │ - 16960: 005c7921 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16960: 005c7941 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16961: 00a9c6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 16962: 005c77d1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 16962: 005c77f1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 16963: 00ae8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 16964: 009e68b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 16965: 0069915d 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 16965: 00699195 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 16966: 004c73ad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 16967: 005d7275 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 16967: 005d7295 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 16968: 004ee005 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 16969: 00ab23e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 16970: 003cdd09 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 16971: 0044f575 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 16972: 00aa2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 16973: 0035fcd1 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 16974: 002e9fa1 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 16975: 0068b961 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 16975: 0068b999 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 16976: 002ea095 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 16977: 00ae9448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 16978: 00ae801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 16979: 004dd5f5 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 16980: 00ae9396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 16981: 00aa8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 16982: 00aa4b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 16983: 00ae9450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 16984: 00ae70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 16985: 00441041 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 16986: 009fb5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsp │ │ │ │ 16987: 00aa9f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 16988: 00aab8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 16989: 00ae8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 16990: 005cf1e5 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 16990: 005cf205 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 16991: 0038f941 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 16992: 0043d9c9 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 16993: 004eb4b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 16994: 00aa26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 16995: 006f3585 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 16995: 006f35bd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 16996: 00ae93bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 16997: 00aad258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 16998: 009eac3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 16999: 00ae7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17000: 009fd650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp_dot │ │ │ │ 17001: 00ae7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17002: 00540c0d 24 FUNC GLOBAL DEFAULT 12 helper_store_dump_spr │ │ │ │ 17003: 00ae7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 17004: 006dda59 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17005: 00712d19 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17004: 006dda91 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17005: 00712d51 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17006: 009ad468 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17007: 00ae7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17008: 0025d5a1 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 17009: 00ae7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17010: 0069382d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17011: 006b924d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17010: 00693865 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17011: 006b9285 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17012: 003ff9d5 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17013: 00a9be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17014: 00290b0d 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17015: 004a1db1 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17016: 005bdbd9 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17016: 005bdbf9 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17017: 00ae8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17018: 00394ef5 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17019: 00aae4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17020: 00aa8244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17021: 00a9ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17022: 00aa0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17023: 00aa705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_EVENT │ │ │ │ 17024: 002de505 164 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 17025: 00aaad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17026: 005f3151 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17026: 005f3171 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17027: 00ae7ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17028: 006007fd 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17028: 0060081d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17029: 00aaf8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17030: 004c6665 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17031: 007261f9 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17032: 006e15e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17031: 00726231 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17032: 006e161d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17033: 00ae85f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17034: 00aaf1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17035: 00ae8ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17036: 0070815d 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17036: 00708195 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17037: 00aa2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17038: 00a9e084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17039: 006e0819 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17039: 006e0851 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17040: 00280881 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17041: 00a02df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sr │ │ │ │ 17042: 00ab2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17043: 006e9355 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17043: 006e938d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17044: 00ab21e0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17045: 00ae93f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17046: 002c3779 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17047: 00ae7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17048: 004a4b1d 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17049: 00ae7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 17050: 0085c5c8 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 17050: 0085c600 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 17051: 00ab2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17052: 0071c151 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17052: 0071c189 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17053: 00a9d008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17054: 00ae7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 17055: 00618de9 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17056: 006e9229 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17055: 00618e09 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17056: 006e9261 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17057: 00ae87ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17058: 0070d7b5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17059: 006eb021 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17058: 0070d7ed 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17059: 006eb059 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17060: 00ae907c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_GET_DSTATE │ │ │ │ 17061: 00514691 58 FUNC GLOBAL DEFAULT 12 cpu_write_xer │ │ │ │ - 17062: 0061d8ad 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17062: 0061d8cd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17063: 00a02c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_sr │ │ │ │ 17064: 00ae80c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17065: 00ae80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17066: 00aaf0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17067: 00ae8cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17068: 00a0284c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipher │ │ │ │ - 17069: 006aad91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17069: 006aadc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17070: 00ae993c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17071: 006cde31 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17071: 006cde69 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17072: 00ae8c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17073: 006f5715 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17073: 006f574d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17074: 00ae7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17075: 00aac6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17076: 006d50d5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17076: 006d510d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17077: 004e47c1 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17078: 00ae7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 17079: 00724975 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17079: 007249ad 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17080: 00ae7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17081: 00ae8d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17082: 00aa8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17083: 00ae8ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17084: 00a9aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17085: 006b9289 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17086: 005d654d 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17085: 006b92c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17086: 005d656d 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17087: 004277b9 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17088: 002e3d55 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17089: 006e4a8d 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17089: 006e4ac5 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17090: 003ce27d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17091: 00ae7f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17092: 00ae9030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17093: 00ab2c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17094: 00ae843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17095: 006ab4b5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17096: 00613f01 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17095: 006ab4ed 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17096: 00613f21 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17097: 0046a88d 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 17098: 00a9cc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17099: 00655fd5 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17099: 0065600d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17100: 004d2055 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17101: 005c64a5 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17101: 005c64c5 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17102: 00ae7bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_DSTATE │ │ │ │ 17103: 00317a29 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17104: 005c28dd 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17104: 005c28fd 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17105: 00aafb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17106: 002b419d 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17107: 00ae7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17108: 004ed981 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17109: 0070cce9 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 17110: 005dc179 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17109: 0070cd21 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17110: 005dc199 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17111: 002d84fd 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 17112: 002801c1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17113: 00ae71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17114: 003da559 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17115: 0029a7d9 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17116: 00ae8722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17117: 00ab2274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17118: 00ae99f0 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17119: 00ae7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17120: 009ff5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsid │ │ │ │ 17121: 00aae778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17122: 00279f8d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17123: 005a9299 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17124: 006fe429 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17125: 0069ab5d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17123: 005a92b9 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17124: 006fe461 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17125: 0069ab95 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17126: 00aa67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 17127: 00a9c530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17128: 00a9b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17129: 002e78e5 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17130: 005f99f5 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17131: 006989d1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17130: 005f9a15 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17131: 00698a09 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17132: 00aa4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17133: 00664825 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17133: 0066485d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17134: 00ae6d5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17135: 00aa3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17136: 00ae783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17137: 00a9a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17138: 005292b5 64 FUNC GLOBAL DEFAULT 12 helper_efsctuiz │ │ │ │ 17139: 004d0551 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17140: 009eabb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17141: 00288065 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17142: 00a9ffec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17143: 00ae8e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17144: 0061cb0d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17144: 0061cb2d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17145: 00ae83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17146: 00ae885c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17147: 00a0662c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRNDQ │ │ │ │ 17148: 00524e91 196 FUNC GLOBAL DEFAULT 12 helper_DCTDP │ │ │ │ 17149: 00ae8f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17150: 0044b979 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17151: 00ae754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ @@ -17157,64 +17157,64 @@ │ │ │ │ 17153: 00aa2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17154: 00ae78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 17155: 004d0899 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 17156: 00ae7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17157: 00ae8fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17158: 004d0a0d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17159: 00a9d670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17160: 006798f9 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17160: 00679931 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17161: 004ef481 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 17162: 00aab950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17163: 00aa4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17164: 00aab9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17165: 00a9bba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17166: 00322879 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17167: 00ae940c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17168: 00ae7b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17169: 00ae7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17170: 00ae8668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17171: 00614f49 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17171: 00614f69 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17172: 00ab2254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17173: 00ae81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TSR_DSTATE │ │ │ │ 17174: 00283cfd 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17175: 00ab0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17176: 00aa7ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17177: 00aa6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UNMAP_EVENT │ │ │ │ 17178: 00ae80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 17179: 009eeb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17180: 005c232d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17180: 005c234d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17181: 00a9cf2c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17182: 009b45a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17183: 00ae887e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17184: 00aaa5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17185: 00ae894e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17186: 00ae86e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17187: 009acfe0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17188: 00ae77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17189: 00ae746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17190: 00aa9178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17191: 00aacae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17192: 0071a3c9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17192: 0071a401 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17193: 00aa4f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17194: 00aa8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17195: 00a9bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17196: 00ae7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17197: 00478fed 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17198: 004d3679 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17199: 009f3e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_comp │ │ │ │ 17200: 00a9a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17201: 00287d05 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 17202: 005b71ed 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 17202: 005b720d 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17203: 00528641 206 FUNC GLOBAL DEFAULT 12 helper_FRE │ │ │ │ - 17204: 006a26cd 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17204: 006a2705 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17205: 00ae8e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17206: 00ae7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17207: 00ae74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17208: 00ae85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17209: 006fe9f1 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17209: 006fea29 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17210: 00ae6da9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17211: 00a9f454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17212: 00aa5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17213: 0045b331 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17214: 00ae83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17215: 00ae6d60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17216: 004f8c1d 140 FUNC GLOBAL DEFAULT 12 ppc_get_vcpu_by_pir │ │ │ │ @@ -17223,34 +17223,34 @@ │ │ │ │ 17219: 009e4fc4 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17220: 00a9fb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17221: 00aa093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17222: 00aa1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17223: 00ae6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17224: 00aa5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17225: 00ae9330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17226: 005f0b71 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17226: 005f0b91 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17227: 002eca75 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17228: 005ccd69 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17229: 005c42b5 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17228: 005ccd89 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17229: 005c42d5 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17230: 0025e131 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17231: 0069e929 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17231: 0069e961 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ 17232: 004f7fb9 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_decr │ │ │ │ - 17233: 006139d9 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17233: 006139f9 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17234: 00aa140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17235: 00ab244c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17236: 00a004b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfssub │ │ │ │ 17237: 00ae797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 17238: 00ae7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17239: 005aa76d 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17239: 005aa78d 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17240: 00ae911e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17241: 00a129a0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17242: 002bbb51 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17243: 006aab75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17243: 006aabad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17244: 004569f5 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17245: 006ef1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17245: 006ef1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17246: 00ae93ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17247: 00a014b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubdp │ │ │ │ 17248: 002bbe0d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17249: 004d9861 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17250: 00ae88d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17251: 00ae934c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17252: 00ae7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ @@ -17266,109 +17266,109 @@ │ │ │ │ 17262: 0053a1ed 176 FUNC GLOBAL DEFAULT 12 helper_VMSUMUBM │ │ │ │ 17263: 004a3669 268 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17264: 00aad7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17265: 00aad288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17266: 00ae99ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17267: 00ae7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17268: 00436c15 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17269: 0071e399 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17269: 0071e3d1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17270: 0027ef99 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17271: 006cccdd 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17271: 006ccd15 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17272: 00440c91 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17273: 00aafac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17274: 00aafa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17275: 002c0a31 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17276: 00aa4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17277: 00ae9270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17278: 00282875 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17279: 009b4620 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17280: 00677de5 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17281: 005f5349 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17280: 00677e1d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17281: 005f5369 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ 17282: 00540bc1 52 FUNC GLOBAL DEFAULT 12 helper_tbegin │ │ │ │ - 17283: 006a3d65 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17284: 006bb4e9 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17283: 006a3d9d 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17284: 006bb521 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17285: 00ae7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17286: 00aae8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17287: 004fad25 276 FUNC GLOBAL DEFAULT 12 ppc4xx_dma_init │ │ │ │ 17288: 004e6ad5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17289: 00ae6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17290: 009e7f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 17291: 0068eeed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17291: 0068ef25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17292: 00aaa090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17293: 0070f055 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17293: 0070f08d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17294: 00ae8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17295: 006ab1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17295: 006ab201 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17296: 0044d9bd 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17297: 009e06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17298: 004eb2b9 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17299: 009ad064 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17300: 006a8b99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17300: 006a8bd1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17301: 009ead44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17302: 00ae7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17303: 00a9ac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17304: 004edec5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17305: 00ae74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17306: 00ae9438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17307: 00ae801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17308: 006fe609 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17308: 006fe641 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17309: 00531955 78 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwdp │ │ │ │ 17310: 0043b489 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17311: 002bcca5 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17312: 0031834d 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17313: 004d3615 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17314: 002afb31 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17315: 0068ec95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17316: 0072592d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17315: 0068eccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17316: 00725965 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17317: 00aa3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17318: 00717a61 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17318: 00717a99 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17319: 00ab0574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17320: 005c69fd 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17320: 005c6a1d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17321: 00ae8736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17322: 003d8a15 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17323: 002f1201 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17324: 003468a5 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17325: 006cc5a9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17325: 006cc5e1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17326: 00aa5108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17327: 00aa3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17328: 005c68ed 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17328: 005c690d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17329: 00aa3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17330: 00585b85 180 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ + 17330: 00585ba5 180 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ 17331: 00ab2d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17332: 00ae8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PUT_DSTATE │ │ │ │ 17333: 00444e29 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17334: 00ae755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17335: 005fc315 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17336: 006db74d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17335: 005fc335 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17336: 006db785 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17337: 0035f851 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17338: 00aa3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ - 17339: 0057b319 120 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ + 17339: 0057b33d 120 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ 17340: 002c4bf9 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17341: 00ae8cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17342: 00281cd1 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17343: 005b72f9 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17343: 005b7319 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17344: 004e7449 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17345: 00a9bd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17346: 005d4591 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17346: 005d45b1 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17347: 00aabbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17348: 00a9e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17349: 0057b391 120 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ - 17350: 0070389d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17349: 0057b3b5 120 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ + 17350: 007038d5 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17351: 004dd6d5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17352: 00a01f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtsteq │ │ │ │ - 17353: 00624f45 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17353: 00624f65 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17354: 00ae9918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17355: 006e4ed5 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17355: 006e4f0d 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17356: 00ae7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17357: 00a9bdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17358: 00ae7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17359: 00aae078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17360: 00ae9122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17361: 00613a51 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17361: 00613a71 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17362: 00aade58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17363: 0068d4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17363: 0068d4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17364: 00ae938c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17365: 004d7269 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17366: 00aab860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17367: 004f8611 76 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_free │ │ │ │ 17368: 00ae8308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17369: 00ae7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17370: 00ab3338 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ @@ -17379,164 +17379,164 @@ │ │ │ │ 17375: 00ae8766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17376: 00a9b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17377: 00ae7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17378: 00aabe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17379: 009e9484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17380: 0047f159 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17381: 00ae7718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17382: 006fe42d 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17383: 006cef1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17382: 006fe465 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17383: 006cef55 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17384: 00aa5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17385: 00aad3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17386: 00ae7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17387: 00ae6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17388: 004d7b09 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17389: 004e7289 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17390: 00ae6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17391: 009ed810 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17392: 00ab1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17393: 005f1e41 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17393: 005f1e61 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17394: 0044ca29 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17395: 00aabd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17396: 00aa88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 17397: 00aa2d40 140 OBJECT GLOBAL DEFAULT 24 hw_misc_macio_trace_events │ │ │ │ - 17398: 005aaa6d 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17398: 005aaa8d 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17399: 00ae759c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17400: 002ef125 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17401: 00aa088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17402: 004d061d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17403: 00ae75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17404: 005ee9f1 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17404: 005eea11 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17405: 00ae8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_DSTATE │ │ │ │ 17406: 00ae7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17407: 006e6cf9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17407: 006e6d31 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17408: 004d4989 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17409: 00a9e974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17410: 009e8d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17411: 00a9d960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17412: 00aa8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17413: 00ae85fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17414: 009f97ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_fpscr │ │ │ │ 17415: 004d08dd 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17416: 00ae6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17417: 00a04f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCD │ │ │ │ 17418: 004edead 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17419: 004d0a71 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17420: 00aa2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17421: 0071e185 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17421: 0071e1bd 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17422: 00ab2074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17423: 00a9ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17424: 00ae9306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17425: 00ae8b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17426: 00ae88c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17427: 006a1f41 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17427: 006a1f79 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17428: 00a9cc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17429: 006e6221 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17429: 006e6259 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17430: 00aa3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17431: 0044d8bd 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17432: 004de039 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17433: 009e850c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17434: 00ae7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17435: 00a9ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17436: 00ab169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17437: 004e7d3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17438: 00ab10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17439: 006c47b1 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17439: 006c47e9 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17440: 00404bdd 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17441: 00724055 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17441: 0072408d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17442: 00aac920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17443: 006d7371 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17444: 0068e94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17443: 006d73a9 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17444: 0068e985 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17445: 009abf3c 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17446: 00aa8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17447: 00ae80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17448: 00aa117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17449: 0028af0d 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17450: 006f3ec5 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17450: 006f3efd 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17451: 004ea5e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17452: 00aaf7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17453: 00aa9648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17454: 0068efa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17454: 0068efd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17455: 00ae7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17456: 002bed51 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17457: 004eda99 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17458: 00aa2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17459: 002c4c39 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17460: 009ffcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstgt │ │ │ │ 17461: 00ae85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17462: 00ae91c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17463: 00ae9236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17464: 00a9fca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17465: 006161b1 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17465: 006161d1 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17466: 00aa63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17467: 0068a795 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17467: 0068a7cd 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17468: 00aa6624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17469: 00ae910e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17470: 006cebf5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17470: 006cec2d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17471: 00438521 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17472: 005dcd49 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17472: 005dcd69 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17473: 00aa9628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17474: 00ae8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17475: 00531665 220 FUNC GLOBAL DEFAULT 12 helper_xscvsxdsp │ │ │ │ 17476: 00a9ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17477: 00ae9244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 17478: 0057ba31 112 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ + 17478: 0057ba55 112 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ 17479: 00ab2638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17480: 00aad768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17481: 0034eef9 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17482: 00ae7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17483: 00ae6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17484: 00350ddd 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17485: 009fec7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssubqp │ │ │ │ - 17486: 006e4a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17486: 006e4a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17487: 002e2e25 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17488: 00aa2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17489: 0028a559 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17490: 009edf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17491: 004d38a1 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17492: 0044c3fd 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17493: 004372fd 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17494: 00aaa460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17495: 007033f9 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17495: 00703431 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17496: 00539c8d 110 FUNC GLOBAL DEFAULT 12 helper_VMHADDSHS │ │ │ │ 17497: 00ae770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17498: 00aab6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17499: 00426a51 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17500: 00ae8886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17501: 006c663d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17501: 006c6675 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17502: 004cfa99 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17503: 0068e605 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17504: 005ffe69 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17503: 0068e63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17504: 005ffe89 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17505: 00ae928a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17506: 0034dc29 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17507: 00ae86e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17508: 0057c529 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ - 17509: 006c3b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17510: 00695909 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17508: 0057c54d 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ + 17509: 006c3b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17510: 00695941 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17511: 00aadc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17512: 00ae902c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17513: 0052f7a9 360 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTSP │ │ │ │ 17514: 00a9b940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17515: 00615499 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17515: 006154b9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17516: 0026f2fd 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17517: 0053b1b5 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_comp │ │ │ │ 17518: 00aa83f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17519: 00400b05 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17520: 0068a675 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17520: 0068a6ad 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17521: 00a9a20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17522: 00aac750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17523: 006a9af9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17523: 006a9b31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17524: 00aad628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17525: 00ae6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17526: 005d7241 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17526: 005d7261 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17527: 00ae7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17528: 00473da5 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ - 17529: 0057b9a5 140 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ + 17529: 0057b9c9 140 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ 17530: 009ee680 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 17531: 006c3c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17531: 006c3c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17532: 00ae721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17533: 00ae72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17534: 00ae82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17535: 004723a9 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17536: 00a01094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlogefp │ │ │ │ 17537: 00291c41 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17538: 0053a29d 168 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHM │ │ │ │ @@ -17544,18 +17544,18 @@ │ │ │ │ 17540: 002f2115 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17541: 00ae8614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17542: 00a07628 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pid │ │ │ │ 17543: 00a9ccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17544: 009ee050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17545: 008f8200 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ 17546: 002adcbd 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 17547: 0060b5b9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17547: 0060b5d9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17548: 0053a345 216 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHS │ │ │ │ 17549: 00aafa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17550: 00736711 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17550: 00736749 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17551: 00aaae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17552: 003940a5 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17553: 00ae7c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17554: 00ae7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_STRING_DSTATE │ │ │ │ 17555: 00ae839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17556: 00ae6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17557: 00ae827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_QUERY_DSTATE │ │ │ │ @@ -17568,194 +17568,194 @@ │ │ │ │ 17564: 00357e99 564 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 17565: 0053d445 256 FUNC GLOBAL DEFAULT 12 helper_VEXTDUHVLX │ │ │ │ 17566: 00a07394 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pit │ │ │ │ 17567: 004e38c5 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17568: 00ae71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17569: 00aac5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17570: 00ae87b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17571: 006eecd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17572: 006aaa85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17573: 00708125 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17574: 006cbe8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17571: 006eed11 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17572: 006aaabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17573: 0070815d 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17574: 006cbec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17575: 00aae468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17576: 003925c5 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17577: 00ae834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17578: 006928d1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17579: 0068edfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17578: 00692909 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17579: 0068ee35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17580: 00aa3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17581: 00ae7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17582: 006bc419 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17583: 006b00d5 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17582: 006bc451 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17583: 006b010d 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17584: 002e482d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17585: 00ae7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17586: 00ae820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_START_DSTATE │ │ │ │ 17587: 00ae927e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17588: 009f83d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCDP │ │ │ │ - 17589: 005aa135 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17589: 005aa155 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17590: 004a66d1 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17591: 009fde0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdss │ │ │ │ 17592: 00529795 62 FUNC GLOBAL DEFAULT 12 helper_evfsadd │ │ │ │ 17593: 00ae8f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 17594: 0033ea25 124 FUNC GLOBAL DEFAULT 12 hmp_info_via │ │ │ │ 17595: 00ae703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17596: 00ae7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17597: 00aacc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17598: 0039bb99 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17599: 0061e239 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 17600: 006ada45 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17599: 0061e259 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 17600: 006ada7d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 17601: 004b5559 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17602: 00ae6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 17603: 004b5561 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17604: 00ae82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17605: 00aa88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17606: 003ab009 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 17607: 004b558d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17608: 0027f691 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17609: 00ae86b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 17610: 004b55f9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 17611: 004b5669 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17612: 006b9c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17612: 006b9cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17613: 00ae817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17614: 00ae8b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17615: 004b56dd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17616: 00ae7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 17617: 004b5755 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 17618: 004b97d1 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17619: 006b7b35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17619: 006b7b6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 17620: 004b57d1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17621: 0039c9c5 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 17622: 004b7285 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17623: 00aa095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17624: 0052f641 360 FUNC GLOBAL DEFAULT 12 helper_XVCMPGESP │ │ │ │ 17625: 00476ab1 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17626: 00472165 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17627: 009fb448 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxds │ │ │ │ 17628: 00aa5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17629: 00284249 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17630: 0047ac79 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 17631: 004e6bad 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17632: 006d1f99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17632: 006d1fd1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17633: 00ae9176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 17634: 004d05b1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17635: 00ae6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ 17636: 0032e119 164 FUNC GLOBAL DEFAULT 12 adb_autopoll_unblock │ │ │ │ - 17637: 005f8659 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17637: 005f8679 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17638: 00ae7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 17639: 004c59e1 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17640: 00ae736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17641: 0046a391 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17642: 0042e961 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17643: 00ae78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17644: 0031d151 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17645: 00aad968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17646: 00ae75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17647: 0068d345 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17647: 0068d37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17648: 0041adb1 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17649: 00ae70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17650: 00aadb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17651: 00a9c1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17652: 00aaeeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17653: 006e1bf1 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17654: 005cd6ed 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17655: 006f1bb1 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17656: 00704391 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17653: 006e1c29 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17654: 005cd70d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17655: 006f1be9 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17656: 007043c9 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17657: 00ae6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17658: 00616681 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17658: 006166a1 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17659: 00ae9010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17660: 006d39b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17660: 006d39f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17661: 00394ab1 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17662: 00a9c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17663: 00685415 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17664: 0070a2f5 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17665: 00703df5 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17663: 0068544d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17664: 0070a32d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17665: 00703e2d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17666: 00aad2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17667: 00a9fba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17668: 00704021 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17668: 00704059 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17669: 009e5b18 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17670: 00aaa1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17671: 006b6981 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17671: 006b69b9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 17672: 004bce11 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17673: 004d91b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17674: 00a9f514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17675: 00370fe1 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17676: 006173a9 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17676: 006173c9 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17677: 00aa08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17678: 0068df39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17678: 0068df71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 17679: 002adf11 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17680: 00ab1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17681: 00ae79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17682: 00ae7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17683: 00528c55 154 FUNC GLOBAL DEFAULT 12 helper_FDIVS │ │ │ │ 17684: 00aadc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17685: 00a9e014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17686: 009ffc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstlt │ │ │ │ 17687: 0029e83d 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17688: 002e488d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17689: 006a730d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17689: 006a7345 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17690: 00aa6734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17691: 00aa1ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17692: 0033be09 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17693: 00aae028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17694: 00ae7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17695: 0068a8b5 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17695: 0068a8ed 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17696: 00528cf1 66 FUNC GLOBAL DEFAULT 12 helper_FSEL │ │ │ │ 17697: 00ae81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_DSTATE │ │ │ │ 17698: 00283761 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17699: 003d70a9 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17700: 005cb579 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17700: 005cb599 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17701: 00ae7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17702: 006b12a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17702: 006b12dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17703: 009fdf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdus │ │ │ │ 17704: 00ae7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 17705: 004cee95 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17706: 009e727c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17707: 00538f19 132 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp_dot │ │ │ │ 17708: 00ae8d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17709: 00371191 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17710: 0047f32d 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17711: 00aa704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_CHILD_EVENT │ │ │ │ 17712: 0027f749 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17713: 00aa8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17714: 005978a5 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17714: 005978c5 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ 17715: 00aa725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_EVENT │ │ │ │ - 17716: 00615d21 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17716: 00615d41 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17717: 00ab1d80 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 17718: 00ae7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17719: 00ae8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_STOP_DSTATE │ │ │ │ 17720: 00ae7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17721: 006fee61 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17721: 006fee99 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17722: 00ae8dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17723: 00ab1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17724: 00ae77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17725: 009e6c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17726: 004eda51 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17727: 005d6111 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17727: 005d6131 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 17728: 004b4bb5 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 17729: 00731b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 17730: 0085d4dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17729: 00731b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 17730: 0085d514 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17731: 002b4095 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17732: 009f5904 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GER │ │ │ │ 17733: 00ae6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17734: 00a9bf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17735: 006bea39 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17735: 006bea71 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17736: 00ab0564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17737: 00719439 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17738: 0071ad59 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17737: 00719471 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17738: 0071ad91 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17739: 00ae77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17740: 00ab0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17741: 00702529 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17741: 00702561 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17742: 00ae89cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17743: 006ef805 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17743: 006ef83d 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17744: 00ae70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17745: 00ae73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17746: 0068e3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17746: 0068e421 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17747: 009ad750 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17748: 00aa8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17749: 005d4459 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17750: 0061d4e5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17749: 005d4479 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17750: 0061d505 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17751: 00aaeb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17752: 00aa1cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17753: 00aa36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17754: 00391bd9 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 17755: 0044f119 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17756: 00ae8f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17757: 00ae789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ @@ -17764,86 +17764,86 @@ │ │ │ │ 17760: 00aa7f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17761: 00a9fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17762: 00479bf5 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17763: 00aa8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17764: 00ae6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17765: 0026fed9 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17766: 004d9441 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17767: 0072ee59 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17768: 006cc0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17767: 0072ee91 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17768: 006cc0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17769: 00ae7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17770: 006f96dd 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17770: 006f9715 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17771: 00ab0630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17772: 00ae7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17773: 00ae8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17774: 009acda0 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 17775: 004f1625 192 FUNC GLOBAL DEFAULT 12 ppcemb_tlb_search │ │ │ │ 17776: 009f6774 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEVAL │ │ │ │ - 17777: 0069c635 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17778: 00608819 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17779: 0062e53d 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17777: 0069c66d 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17778: 00608839 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17779: 0062e55d 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17780: 00a9c870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17781: 00281819 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 17782: 004cc021 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17783: 0063bec5 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17784: 006d0c49 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17783: 0063bee5 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17784: 006d0c81 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17785: 00aa073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17786: 009acdec 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17787: 004ef2f1 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17788: 00663f29 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17789: 005c8f91 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17788: 00663f61 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17789: 005c8fb1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 17790: 00a05948 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTDIV │ │ │ │ - 17791: 005a9245 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17791: 005a9265 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17792: 00aa5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17793: 009e71f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17794: 00ae7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17795: 00ae6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17796: 00aaba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17797: 00ae78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17798: 00a9b6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17799: 00ab099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17800: 003ee961 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17801: 00a9d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 17802: 0044b365 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 17803: 003fc9c9 224 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 17804: 005bcc75 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17804: 005bcc95 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17805: 00ae7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17806: 00ae83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17807: 00ae9284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17808: 00652019 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17808: 00652051 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17809: 00aaa7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17810: 0042f28d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17811: 00aa5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17812: 00aa8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17813: 009fa23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctsq │ │ │ │ 17814: 00ae7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17815: 00279341 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17816: 00641a7d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17817: 0071b9c1 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17816: 00641a9d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17817: 0071b9f9 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17818: 009e6bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17819: 00aa2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17820: 004724b9 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17821: 0070d901 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17821: 0070d939 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17822: 002be4ed 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17823: 0060d02d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17823: 0060d04d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17824: 009f34ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBL │ │ │ │ - 17825: 006d7e79 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17825: 006d7eb1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17826: 0038fbed 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 17827: 004e6751 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17828: 00ae8a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 17829: 002af6a5 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17830: 00ae6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17831: 009f7668 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDECUQ │ │ │ │ 17832: 00ae8c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17833: 00ae7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17834: 009f3570 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBR │ │ │ │ 17835: 00ae8f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17836: 00a9fe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17837: 00aabc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17838: 006b18d1 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17838: 006b1909 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17839: 00398f41 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 17840: 0033bcf5 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17841: 00ae77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17842: 00ab0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17843: 00ae83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17844: 00aa2d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17845: 00ae7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ @@ -17851,391 +17851,391 @@ │ │ │ │ 17847: 00ae992c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17848: 00a9de44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17849: 00aae9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17850: 00a9b6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17851: 00a9fad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17852: 009f78fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUBS │ │ │ │ 17853: 009f4dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMLADDUHM │ │ │ │ - 17854: 006b9955 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17854: 006b998d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17855: 009fd0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslo │ │ │ │ - 17856: 0057b281 76 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ + 17856: 0057b2a5 76 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ 17857: 004ceef9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17858: 004f9231 200 FUNC GLOBAL DEFAULT 12 ppc_booke_timers_init │ │ │ │ 17859: 00ae7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17860: 0029211d 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17861: 00ae6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17862: 00530511 6 FUNC GLOBAL DEFAULT 12 helper_XSCVSPDPN │ │ │ │ 17863: 005260f1 292 FUNC GLOBAL DEFAULT 12 helper_DXEXQ │ │ │ │ 17864: 00ae7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17865: 00aa2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_EVENT │ │ │ │ 17866: 00aa0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17867: 00599d49 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17868: 006ba2ad 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17867: 00599d69 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17868: 006ba2e5 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17869: 0027f7fd 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 17870: 002ae479 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17871: 009fd128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslv │ │ │ │ 17872: 00aaf88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 17873: 004e65a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17874: 006a11cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17875: 006e09c9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ - 17876: 0057b2cd 76 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ + 17874: 006a1205 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17875: 006e0a01 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17876: 0057b2f1 76 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ 17877: 0039ae05 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17878: 00ab0424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17879: 009ed894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17880: 00ae761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17881: 0072f665 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17881: 0072f69d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17882: 00ae6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17883: 00689fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17883: 0068a011 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17884: 00282201 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17885: 006d3d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17885: 006d3d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17886: 00340ddd 464 FUNC GLOBAL DEFAULT 12 macio_set_gpio │ │ │ │ 17887: 00aad448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17888: 002818c1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17889: 00ae943e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17890: 006b1a71 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17890: 006b1aa9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17891: 00ae7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17892: 00ab0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17893: 00ae79ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17894: 004ef061 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ 17895: 0036d699 94 FUNC GLOBAL DEFAULT 12 etsec_update_irq │ │ │ │ - 17896: 006b94e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17896: 006b9519 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17897: 0053de85 116 FUNC GLOBAL DEFAULT 12 helper_vsum4sbs │ │ │ │ 17898: 0038e9d5 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 17899: 003e6f21 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17900: 00ae8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17901: 006a0845 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17901: 006a087d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17902: 00ae8c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17903: 00ae72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17904: 00aa4f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17905: 00a9d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 17906: 009f56f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NN │ │ │ │ 17907: 00ae7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17908: 00ae7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 17909: 006bcc71 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17909: 006bcca9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17910: 00ae7918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17911: 009f52d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NP │ │ │ │ 17912: 00ae7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17913: 0053ae89 164 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_exp │ │ │ │ 17914: 00400501 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17915: 00ae7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17916: 00ae80fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17917: 00317561 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17918: 00ae925a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17919: 006b6e55 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17919: 006b6e8d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17920: 00aa4438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17921: 00ae76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 17922: 00530519 200 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxds │ │ │ │ - 17923: 006b0499 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17924: 006d0f91 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17923: 006b04d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17924: 006d0fc9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17925: 00aa38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17926: 00a9acc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17927: 0038c3bd 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17928: 006da2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17929: 00702725 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17928: 006da309 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17929: 0070275d 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17930: 004d9721 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17931: 005c00fd 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17931: 005c011d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17932: 00aa57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17933: 00711f69 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17933: 00711fa1 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17934: 00539439 234 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8PP │ │ │ │ 17935: 0046883d 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17936: 002bcb79 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17937: 00ae87a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17938: 00aaa970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17939: 00aae6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17940: 00aaec1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17941: 00ae87ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17942: 00ae92ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17943: 00aa2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_EVENT │ │ │ │ 17944: 00ae7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17945: 00aa5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17946: 00aae4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17947: 00689f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17947: 00689f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17948: 00aa6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_STORE_EVENT │ │ │ │ 17949: 0049fb55 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 17950: 00370bed 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 17951: 006739e9 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17952: 006a9c4d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17951: 00673a21 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17952: 006a9c85 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17953: 009e7174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17954: 00ab06f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17955: 00ab0680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17956: 00aa2b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17957: 00aa148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17958: 00ae7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17959: 005c2499 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17960: 0072ff01 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 17959: 005c24b9 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17960: 0072ff39 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 17961: 004d2a41 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17962: 003b2d05 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17963: 00ae7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17964: 002910f1 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17965: 00aabff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 17966: 009e6b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17967: 00401931 932 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17968: 0068e0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17968: 0068e0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 17969: 00373505 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 17970: 005f27dd 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17970: 005f27fd 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 17971: 00ab2054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 17972: 00282769 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 17973: 00ae7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 17974: 00a012a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubsp │ │ │ │ 17975: 00ae81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UNMAP_DSTATE │ │ │ │ - 17976: 006fefd9 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 17977: 00719fd9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 17976: 006ff011 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 17977: 0071a011 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 17978: 003c48c9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 17979: 00aa49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 17980: 00aaa2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 17981: 002bfcf1 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 17982: 009edfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 17983: 0081b88c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 17984: 007139d5 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 17983: 0081b8c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 17984: 00713a0d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 17985: 00370c99 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 17986: 00aaa6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 17987: 00a9e674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 17988: 00a9d640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 17989: 00aa9208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 17990: 00a9ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 17991: 00aacb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 17992: 00aa9268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ 17993: 009f54e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PN │ │ │ │ 17994: 005390ed 150 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp_dot │ │ │ │ - 17995: 00736661 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 17995: 00736699 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 17996: 00ab0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 17997: 009f50c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PP │ │ │ │ 17998: 009fc3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctsxs │ │ │ │ - 17999: 006ef189 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 17999: 006ef1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18000: 004206a9 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18001: 00aabda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18002: 00aa8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18003: 00ae8b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18004: 00ae6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18005: 00ae72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18006: 009ecd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18007: 006cf175 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18008: 00692db1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18007: 006cf1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18008: 00692de9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18009: 00aaf828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18010: 009acadc 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18011: 00528bb9 154 FUNC GLOBAL DEFAULT 12 helper_FDIV │ │ │ │ 18012: 00aa118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 18013: 006b9a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18013: 006b9a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18014: 009ee704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18015: 0031d12d 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 18016: 006e81b9 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18016: 006e81f1 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18017: 00ae7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18018: 005319f9 148 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwsp │ │ │ │ 18019: 00524649 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFIQ │ │ │ │ - 18020: 0057d091 344 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ + 18020: 0057d0b5 344 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ 18021: 00aa5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18022: 005400a9 6 FUNC GLOBAL DEFAULT 12 helper_cntlzw32 │ │ │ │ 18023: 00281969 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18024: 009e6000 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18025: 00ae803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18026: 00ae7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18027: 006ad609 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18027: 006ad641 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18028: 004a282d 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18029: 00a9c880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18030: 00ae858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18031: 0068ba45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18031: 0068ba7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18032: 00ae82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18033: 006022d9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18034: 006ea935 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18033: 006022f9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18034: 006ea96d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18035: 00520759 496 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register_apple │ │ │ │ 18036: 009f8e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCDP │ │ │ │ 18037: 00a9e5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18038: 006af2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18038: 006af335 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18039: 002adb4d 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18040: 00a06188 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQ │ │ │ │ 18041: 009fd548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp_dot │ │ │ │ - 18042: 0057f68d 38 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ + 18042: 0057f6ad 38 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ 18043: 00a9ea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18044: 00aad708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18045: 0043dbe1 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18046: 00a9de74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18047: 00ae6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18048: 00ae7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18049: 00a10d9c 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18050: 00ae6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18051: 0034dae1 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18052: 00ae7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18053: 007271e9 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18053: 00727221 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18054: 00aa8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18055: 004d05e9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18056: 0061e5b5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18056: 0061e5d5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18057: 00ae7910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18058: 0052dba5 268 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQPO │ │ │ │ 18059: 002c4889 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18060: 00580ddd 384 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ - 18061: 005c7a79 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18062: 00585865 176 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ - 18063: 0068ef65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18060: 00580dfd 384 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ + 18061: 005c7a99 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18062: 00585885 176 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ + 18063: 0068ef9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18064: 00aa85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18065: 00aa66d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 18066: 005f9211 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18066: 005f9231 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18067: 00ae8628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18068: 00aa07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 18069: 00724865 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18069: 0072489d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18070: 00aa8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18071: 0070fa11 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18071: 0070fa49 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18072: 004b5029 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18073: 00ab2c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18074: 00ae8b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18075: 00aa4ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18076: 006f3891 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18076: 006f38c9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18077: 00471a31 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18078: 006acc8d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18078: 006accc5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18079: 00288fa5 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18080: 00ae8964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18081: 00ae7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18082: 00ae8940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18083: 006a9059 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18083: 006a9091 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18084: 00428e25 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18085: 00a9a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18086: 00aadf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18087: 0044b499 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18088: 009f2994 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPSQZ │ │ │ │ 18089: 00a9bbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18090: 00ae926a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18091: 005c057d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18091: 005c059d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18092: 0047203d 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18093: 00ae8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18094: 004e7ebd 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18095: 00ae7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18096: 00ab1eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18097: 00ae8eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18098: 00a9a59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18099: 0073507d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18100: 006a33d9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18099: 007350b5 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18100: 006a3411 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18101: 00a9f574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18102: 00aaaa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18103: 00ae75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18104: 00a9ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18105: 00713b8d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18105: 00713bc5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 18106: 009f35f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHL │ │ │ │ - 18107: 00615c8d 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18107: 00615cad 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18108: 00ae8c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18109: 00282e6d 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18110: 00461999 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18111: 00370381 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18112: 00ae6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18113: 00ae8678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18114: 0047c821 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18115: 008c82f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18115: 008c8328 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18116: 00aaf018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18117: 00aab920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18118: 009f3678 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHR │ │ │ │ 18119: 004bf565 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18120: 004667b9 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18121: 00ae996e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18122: 00613479 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18122: 00613499 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18123: 00ae7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18124: 00aa05bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18125: 0068b441 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18125: 0068b479 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18126: 00aa6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ - 18127: 006bdd0d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ - 18128: 0057f269 260 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ + 18127: 006bdd45 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18128: 0057f289 260 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ 18129: 00aa0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18130: 005c7325 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18130: 005c7345 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18131: 00aa5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18132: 00ae7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18133: 00a05000 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAI │ │ │ │ 18134: 0047acf1 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18135: 0072645d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18135: 00726495 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18136: 00a05f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDCQ │ │ │ │ 18137: 0053d0d1 160 FUNC GLOBAL DEFAULT 12 helper_vsldoi │ │ │ │ 18138: 00aaea3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18139: 00aae884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18140: 00ac57d8 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18141: 00aa7c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18142: 004d8dad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18143: 005c7d99 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18144: 006bb955 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18143: 005c7db9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18144: 006bb98d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18145: 00ae7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18146: 003d8935 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18147: 00398541 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ 18148: 009fd020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsro │ │ │ │ - 18149: 006e2741 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18149: 006e2779 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18150: 00ae7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18151: 005e1e09 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18151: 005e1e29 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18152: 00aae538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18153: 00a065a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAQ │ │ │ │ 18154: 009ad10c 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18155: 0071e2f5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18155: 0071e32d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ 18156: 009f225c 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEBX │ │ │ │ - 18157: 006ec465 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 18158: 0068fe51 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18157: 006ec49d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18158: 0068fe89 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18159: 009ad85c 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18160: 009fd1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrv │ │ │ │ 18161: 00aa4bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18162: 00ae6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18163: 0052e2f5 54 FUNC GLOBAL DEFAULT 12 helper_xscmpudp │ │ │ │ - 18164: 006f4981 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18164: 006f49b9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18165: 00aafd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_GET_EVENT │ │ │ │ 18166: 00421215 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18167: 00a054a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFI │ │ │ │ 18168: 00aa5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ 18169: 00ae7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DELAY_SET_SR_INT_DSTATE │ │ │ │ - 18170: 00616979 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18171: 0068ea01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18170: 00616999 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18171: 0068ea39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18172: 002bec41 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18173: 00a9deb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18174: 00ae8930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18175: 006d47f9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18175: 006d4831 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18176: 00ae79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18177: 00ae7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18178: 00aa3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18179: 00ae84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18180: 00a05ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFQ │ │ │ │ 18181: 00aa2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18182: 00ae7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18183: 003511e9 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 18184: 00735165 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18185: 006172bd 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18186: 00677c61 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18184: 0073519d 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18185: 006172dd 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18186: 00677c99 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18187: 00ae6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 18188: 00aaab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18189: 00a9ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18190: 00a9b084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 18191: 006f52fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18191: 006f5335 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18192: 004d1f15 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18193: 00ae799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18194: 00ae9934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18195: 006c77dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18195: 006c7815 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18196: 004e9509 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18197: 0053def9 122 FUNC GLOBAL DEFAULT 12 helper_vsum4shs │ │ │ │ 18198: 00aa8234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18199: 00aa9758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18200: 00ae71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18201: 005ccbc5 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18201: 005ccbe5 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18202: 00ab1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18203: 00a9fd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18204: 00aa9eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18205: 005f7da9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18205: 005f7dc9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18206: 0025dac1 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18207: 00aa60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18208: 00ae72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 18209: 005dc1c9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18210: 0068d049 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18209: 005dc1e9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18210: 0068d081 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18211: 00ae77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18212: 004c65dd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18213: 007223d5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18213: 0072240d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18214: 00ae7d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18215: 002e41f1 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18216: 00ae7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18217: 00ae72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18218: 004cc061 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18219: 00ae81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_TIMERS_INIT_DSTATE │ │ │ │ 18220: 004eb089 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18221: 005f67d5 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18221: 005f67f5 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18222: 00aa96b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18223: 00a9eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18224: 004cf821 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18225: 00ae782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18226: 004d6f41 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18227: 00a07ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lscbx │ │ │ │ 18228: 00ae82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18229: 0073082d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18230: 005f2575 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18229: 00730865 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18230: 005f2595 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18231: 00ae8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18232: 00aaf088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18233: 00aaf508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18234: 00443b89 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18235: 003d8319 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18236: 00ae7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18237: 00a9ac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ @@ -18243,405 +18243,405 @@ │ │ │ │ 18239: 00a9b4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18240: 00ae81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 18241: 00ae80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18242: 00ae7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18243: 004d77cd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18244: 0027f8ad 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 18245: 00423f5d 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 18246: 00696f35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18247: 00730b95 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18246: 00696f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18247: 00730bcd 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18248: 009f9138 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCQP │ │ │ │ 18249: 00ae790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18250: 006d67bd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18250: 006d67f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18251: 009adedc 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 18252: 0069ba81 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18253: 00697ef1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18252: 0069bab9 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18253: 00697f29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18254: 00ae7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18255: 00ae892e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18256: 002af6e5 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18257: 008f5070 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18258: 002c4849 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18259: 004ba841 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18260: 0039c395 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18261: 004eae79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18262: 002afccd 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18263: 006ecea9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 18264: 00700b05 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 18265: 00708739 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18263: 006ecee1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18264: 00700b3d 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18265: 00708771 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18266: 0026eca1 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18267: 00aa3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18268: 006dab05 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18268: 006dab3d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18269: 004e5bb5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18270: 00aad608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18271: 00ae7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18272: 009e9064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18273: 004b4f81 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18274: 0032de51 228 FUNC GLOBAL DEFAULT 12 adb_poll │ │ │ │ 18275: 00ae7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18276: 00ae76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18277: 0072ebed 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18277: 0072ec25 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18278: 00aaf838 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18279: 00ae7c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18280: 004bf14d 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18281: 006ed829 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18281: 006ed861 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18282: 00ae7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18283: 00ae77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18284: 009f3fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_exp │ │ │ │ 18285: 00ae8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18286: 002bae19 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18287: 00aaef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18288: 0071f741 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 18289: 00706249 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18290: 0070e50d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18288: 0071f779 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18289: 00706281 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18290: 0070e545 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18291: 002c4269 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18292: 00726509 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18292: 00726541 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18293: 00ae8fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18294: 00350e8d 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 18295: 0068f1bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18295: 0068f1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18296: 00aa084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18297: 0053d9b1 160 FUNC GLOBAL DEFAULT 12 helper_XXINSERTW │ │ │ │ 18298: 009e8824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18299: 006a0465 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18300: 0072f1f1 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18299: 006a049d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18300: 0072f229 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18301: 00ae8cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18302: 006ca1f5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18303: 0070de5d 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18302: 006ca22d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18303: 0070de95 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18304: 00a9f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18305: 00404d8d 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18306: 00ae761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18307: 00ae78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18308: 006a0899 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18309: 00648891 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18308: 006a08d1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18309: 006488b1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18310: 00ae832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18311: 00ae8b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18312: 0046fe31 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18313: 00aaa180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18314: 003cdfa5 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 18315: 00628f39 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18315: 00628f59 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18316: 00aa2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_EVENT │ │ │ │ 18317: 00aa086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18318: 00ae935e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18319: 00ae822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_SETPROP_DSTATE │ │ │ │ 18320: 0046e219 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18321: 00ae8dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18322: 0072a2bd 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18323: 006b0fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18324: 00624071 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18322: 0072a2f5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18323: 006b100d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18324: 00624091 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18325: 00aa1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 18326: 00aae1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18327: 00ae944e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18328: 004000b5 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18329: 00ab3354 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18330: 00ae8c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18331: 00ae80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18332: 006e688d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18333: 006bbf7d 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18332: 006e68c5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18333: 006bbfb5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18334: 00ae7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18335: 002e4f29 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18336: 00690cc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18336: 00690d01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18337: 002bfd41 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18338: 0027dff1 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18339: 00a05ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDGQ │ │ │ │ 18340: 00ae7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18341: 009b43f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18342: 00ae8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18343: 00371311 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18344: 00472fb1 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18345: 00a9ad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 18346: 0068d381 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18346: 0068d3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18347: 00ae93ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18348: 0064c635 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18349: 006c804d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18348: 0064c655 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18349: 006c8085 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18350: 004e3bf1 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18351: 009fbd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxddp │ │ │ │ 18352: 004ac56d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18353: 00712ec9 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18353: 00712f01 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18354: 00aa6874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18355: 009fe964 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcpsgn │ │ │ │ 18356: 00ae8dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18357: 00ae7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18358: 007295e9 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18358: 00729621 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18359: 00ae6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18360: 00aa29b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18361: 005c7b41 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18361: 005c7b61 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18362: 00ae8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18363: 00ae8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18364: 0060e729 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18364: 0060e749 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18365: 00aa2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18366: 00aa3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18367: 00ae9152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18368: 00a9ef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18369: 0068f2ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18369: 0068f2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18370: 003acf01 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18371: 00aa087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18372: 00aa0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18373: 00ae75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18374: 0028d5d5 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18375: 00a9c860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18376: 00aa9e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18377: 0028e3e1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18378: 004a2aa1 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18379: 004d18b1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18380: 0070994d 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18380: 00709985 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18381: 00aa4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18382: 0044c9d5 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18383: 00ae6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18384: 00aac550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18385: 009f4884 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUBS │ │ │ │ - 18386: 006ef14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18386: 006ef185 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18387: 00aa9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18388: 002f2349 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18389: 00ab2144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18390: 0048b129 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18391: 00ae870c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18392: 00ab2364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18393: 00a9cdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ 18394: 004bdc15 300 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18395: 00ab0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18396: 00ae831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18397: 00ae6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18398: 00aa8f34 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18399: 00ae72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18400: 006be109 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18400: 006be141 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18401: 004facc9 92 FUNC GLOBAL DEFAULT 12 ppc4xx_ahb_init │ │ │ │ 18402: 00ae8b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 18403: 00690de1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18403: 00690e19 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18404: 0029114d 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18405: 00ab2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18406: 0069a981 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18406: 0069a9b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18407: 003ab981 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18408: 00a039d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidu │ │ │ │ 18409: 00492cb9 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18410: 00ae7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18411: 006c29f5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18411: 006c2a2d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18412: 00ad7108 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18413: 004ef999 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18414: 00ae8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18415: 00ae7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18416: 00ae74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18417: 00414795 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18418: 00a03950 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidz │ │ │ │ 18419: 00280529 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18420: 00aa9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18421: 00652259 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18421: 00652291 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18422: 0028b7f1 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18423: 00aaa640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18424: 0070ad99 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18425: 0081b17c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18426: 0070ce89 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18427: 005f8679 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18424: 0070add1 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18425: 0081b1b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18426: 0070cec1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18427: 005f8699 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18428: 0027d6f9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18429: 00ae8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18430: 004774f5 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18431: 0071ea05 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18431: 0071ea3d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18432: 00aa9128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18433: 00aa73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18434: 0028504d 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18435: 0027fcf1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18436: 003764e1 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18437: 00aa4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18438: 00ac57cc 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18439: 005a1a59 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18439: 005a1a79 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18440: 00aadcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18441: 009f22e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEHX │ │ │ │ 18442: 00ae6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18443: 0028c9c9 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18444: 00436e11 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18445: 00aa2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18446: 0070ad3d 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18447: 005ada49 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18446: 0070ad75 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18447: 005ada69 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18448: 00aa9348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18449: 00ae8802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18450: 00aadd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18451: 004063fd 136 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18452: 00a9cd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18453: 00aa9fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18454: 004594c5 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18455: 0045f06d 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ 18456: 0053f155 600 FUNC GLOBAL DEFAULT 12 helper_bcdcfsq │ │ │ │ - 18457: 006226d9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18457: 006226f9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18458: 00ae6d9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18459: 00528a09 106 FUNC GLOBAL DEFAULT 12 helper_FSUB │ │ │ │ 18460: 00ae74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18461: 00aa8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18462: 0040d005 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18463: 0042ea95 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ 18464: 0051e309 5104 FUNC GLOBAL DEFAULT 12 powerpc_excp │ │ │ │ - 18465: 005f26f1 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18465: 005f2711 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18466: 00ae8bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18467: 00aa2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18468: 00a9d278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18469: 0044b4d5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18470: 0067c20d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18470: 0067c245 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18471: 002e8e85 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18472: 005ef5a5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18472: 005ef5c5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18473: 0032433d 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18474: 00ae8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18475: 0042cf09 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18476: 0045b31d 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18477: 00aaac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18478: 006c86f5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18479: 0059c931 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18480: 006e1969 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18478: 006c872d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18479: 0059c951 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18480: 006e19a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18481: 00a9c3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18482: 009ec790 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 18483: 006e00f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18484: 007318f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18485: 0069eaf1 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18483: 006e0129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18484: 00731929 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18485: 0069eb29 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18486: 00318115 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18487: 004d6909 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18488: 00aa0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18489: 006ddb69 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18489: 006ddba1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18490: 0053fdb1 4 FUNC GLOBAL DEFAULT 12 helper_vncipher │ │ │ │ 18491: 00ae92ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18492: 003d97ad 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18493: 0032461d 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18494: 009acc20 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18495: 006ceee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 18496: 005974e5 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18495: 006cef19 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18496: 00597505 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18497: 00ae791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18498: 00ae8ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18499: 00aadb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18500: 00ae78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18501: 00aa8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18502: 00a9f940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18503: 009ecdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18504: 0039063d 228 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18505: 00ae893e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18506: 00371211 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18507: 0028e625 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18508: 0068f505 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18508: 0068f53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18509: 00ae73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18510: 00aab0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18511: 00aaf0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18512: 006d3725 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18512: 006d375d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18513: 00ae7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18514: 004d6bb5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18515: 006e7ac9 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18516: 00674d89 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18515: 006e7b01 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18516: 00674dc1 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18517: 00a9ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18518: 00aaf818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18519: 006ff75d 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18519: 006ff795 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18520: 00aa8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18521: 00aa2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18522: 006eeabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18522: 006eeaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18523: 00427a9d 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18524: 0032b921 196 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18525: 0070f6a1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18525: 0070f6d9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 18526: 00ae6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 18527: 004e4369 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18528: 0072f38d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18529: 00694475 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18528: 0072f3c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18529: 006944ad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18530: 002bdb35 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18531: 00aa70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_EVENT │ │ │ │ 18532: 00ae8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18533: 003acdcd 308 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18534: 00ae872a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18535: 00aaab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18536: 00607639 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18536: 00607659 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18537: 009acec4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 18538: 0064ee11 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18538: 0064ee31 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18539: 004efa0d 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18540: 0070cddd 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18540: 0070ce15 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18541: 009e9e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18542: 00a04df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRND │ │ │ │ 18543: 00ae9150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18544: 0035fc6d 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18545: 002bd91d 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18546: 00aa2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18547: 005d56f9 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18547: 005d5719 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18548: 00ae8eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18549: 002cc519 88 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18550: 00ae74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18551: 002bafb1 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18552: 005dd061 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18553: 006143b9 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18554: 005c63b5 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18555: 006abed5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18552: 005dd081 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18553: 006143d9 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18554: 005c63d5 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18555: 006abf0d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 18556: 009fb3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxws │ │ │ │ - 18557: 005d4371 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18557: 005d4391 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18558: 002f10ed 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18559: 00ae70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18560: 0025e811 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18561: 00ae7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18562: 00ae7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18563: 00a9bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ 18564: 009f92c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUB │ │ │ │ 18565: 005247c9 192 FUNC GLOBAL DEFAULT 12 helper_DQUAIQ │ │ │ │ - 18566: 006ac7e1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18567: 006146a9 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18566: 006ac819 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18567: 006146c9 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18568: 00a9b7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18569: 006b22bd 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18569: 006b22f5 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18570: 00aa4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18571: 00ab182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18572: 006e0751 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18572: 006e0789 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18573: 00428ea1 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18574: 00aaeadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18575: 00ae8946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 18576: 0059a78d 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 18576: 0059a7ad 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18577: 00ab2354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18578: 005a91d5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18578: 005a91f5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18579: 00ab1148 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 18580: 00ae74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18581: 00aa6764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18582: 0059e0cd 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18583: 006ace95 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18582: 0059e0ed 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18583: 006acecd 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18584: 00aa6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18585: 00aaddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18586: 006f4c19 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18586: 006f4c51 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18587: 00aafa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18588: 00a9cbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18589: 00ae71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18590: 0036caad 96 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 18591: 00ab06b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 18592: 004ccce9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18593: 00ae8e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18594: 00a9b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18595: 00284d91 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18596: 002bb20d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18597: 006cbf41 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18597: 006cbf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18598: 003d9689 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18599: 00ab175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18600: 00581815 168 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ - 18601: 0071a419 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18600: 00581835 168 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ + 18601: 0071a451 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ 18602: 009fe7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdtrunc │ │ │ │ - 18603: 006a8add 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18604: 006c11ad 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18603: 006a8b15 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18604: 006c11e5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18605: 00ae74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18606: 0070cbb5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18606: 0070cbed 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18607: 00ae731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18608: 00ab1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18609: 0069e6e5 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18610: 0068e6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18611: 005a34b1 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 18612: 006c4595 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18609: 0069e71d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18610: 0068e6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18611: 005a34d1 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 18612: 006c45cd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18613: 0036dab9 48 FUNC GLOBAL DEFAULT 12 etsec_miim_link_status │ │ │ │ 18614: 004f4d95 28 FUNC GLOBAL DEFAULT 12 helper_booke_set_eplc │ │ │ │ 18615: 003ab5d5 938 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18616: 009addfc 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18617: 005cc521 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18617: 005cc541 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18618: 00aa8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18619: 0046d461 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18620: 009eb164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18621: 005094cd 5408 FUNC GLOBAL DEFAULT 12 vof_client_call │ │ │ │ 18622: 003d1ba1 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18623: 00ab1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 18624: 00ae7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 18625: 004e415d 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18626: 009fa86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspi │ │ │ │ 18627: 00aa12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18628: 004589b1 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 18629: 005aa1cd 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18629: 005aa1ed 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18630: 00295695 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18631: 00ae77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18632: 00423a09 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18633: 002a381d 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18634: 00a9d750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18635: 005c5fa5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18636: 0069a689 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18635: 005c5fc5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18636: 0069a6c1 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18637: 00aaccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18638: 00ae8f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18639: 009e9dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18640: 00aab050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18641: 002bfad1 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18642: 009acfb0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18643: 00404f89 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ @@ -18649,364 +18649,364 @@ │ │ │ │ 18645: 00ae6d74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 18646: 00472e91 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 18647: 0045661d 16 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 18648: 00a9b5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 18649: 004761e9 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 18650: 004d549d 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 18651: 00ae7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ - 18652: 0057c161 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ + 18652: 0057c185 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ 18653: 00a9d6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18654: 00ae8816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ - 18655: 0057c1b5 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ + 18655: 0057c1d9 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ 18656: 00ae73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18657: 00ae75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18658: 006837b1 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18659: 0061d735 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18658: 006837e9 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18659: 0061d755 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18660: 00ae9146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18661: 00aa5088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18662: 00ae8a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18663: 00ae8de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18664: 00ae77f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18665: 003e70e5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18666: 0039cc09 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18667: 00aae788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18668: 006dd525 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18668: 006dd55d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 18669: 004e8849 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18670: 00a9d650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18671: 00ae8f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 18672: 003b2f35 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18673: 00455a2d 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18674: 00a9ddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18675: 00aafc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_DSI_EVENT │ │ │ │ 18676: 00a9fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18677: 00aa5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18678: 00ae8902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ 18679: 009f4908 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUHS │ │ │ │ - 18680: 006d4939 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18680: 006d4971 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18681: 00a129d8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18682: 004f4c51 296 FUNC GLOBAL DEFAULT 12 helper_440_tlbre │ │ │ │ 18683: 00ae8af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18684: 0060c899 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18684: 0060c8b9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 18685: 00445ef1 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18686: 00a9f750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18687: 00aaf178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 18688: 004ea201 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 18689: 007068c5 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18689: 007068fd 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18690: 00455eb1 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18691: 0036c625 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18692: 006e2c51 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18692: 006e2c89 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18693: 009e8b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18694: 00aa6294 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 18695: 00613801 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18696: 006641ed 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18697: 006a76b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18695: 00613821 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18696: 00664225 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18697: 006a76e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18698: 002e8d75 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18699: 00ab1538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18700: 008b3c20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18700: 008b3c58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18701: 00aa5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18702: 00aa5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18703: 00423c95 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18704: 00ae7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18705: 00aa8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18706: 005d7281 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18706: 005d72a1 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18707: 0045edbd 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18708: 00ae782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18709: 004d923d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18710: 00a9aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18711: 00ae93f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 18712: 009e82fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18713: 0072e16d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18714: 00614015 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18713: 0072e1a5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18714: 00614035 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 18715: 004c7105 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18716: 00a12b28 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18717: 004eb19d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 18718: 003aae7d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18719: 00aa07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18720: 006d3a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18720: 006d3aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ 18721: 0036dae9 852 FUNC GLOBAL DEFAULT 12 etsec_walk_tx_ring │ │ │ │ - 18722: 006ad88d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18722: 006ad8c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 18723: 00416061 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 18724: 004443f9 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18725: 00ae7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18726: 009fb130 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpi │ │ │ │ - 18727: 0085b27c 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18727: 0085b2b4 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18728: 003a9b35 18 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18729: 00aa3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18730: 00aaba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18731: 00aa4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18732: 00531385 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpudz │ │ │ │ 18733: 00ae9414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18734: 00674851 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18734: 00674889 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18735: 00aa5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18736: 004ea025 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 18737: 00ab2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18738: 006b2a69 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18739: 006dbe51 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18738: 006b2aa1 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18739: 006dbe89 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18740: 00aa63d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18741: 00711185 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18741: 007111bd 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18742: 009f9d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpspn │ │ │ │ 18743: 004148a1 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18744: 00ad7290 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18745: 00ac57d4 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18746: 002c07fd 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18747: 00ae7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18748: 00a9c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18749: 005f1d21 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18749: 005f1d41 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18750: 00ae828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_STUFF_DSTATE │ │ │ │ 18751: 00aa3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18752: 00ae74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18753: 00ae6d59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18754: 005c4561 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18755: 006a20d5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18754: 005c4581 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18755: 006a210d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18756: 009ac650 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18757: 0042f801 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18758: 006b395d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18759: 006f94f9 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18758: 006b3995 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18759: 006f9531 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18760: 00aaea2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18761: 00aa2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_NOBUS_EVENT │ │ │ │ 18762: 00ae93fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 18763: 0060ce15 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18764: 006f9aa9 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18765: 00714e29 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18763: 0060ce35 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18764: 006f9ae1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18765: 00714e61 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18766: 00464d99 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18767: 00ae74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18768: 002db4c1 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18769: 00ae84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ 18770: 004f4d79 12 FUNC GLOBAL DEFAULT 12 helper_440_tlbsx │ │ │ │ - 18771: 006a2a95 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18771: 006a2acd 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18772: 0038fca9 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18773: 00aa4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18774: 003d88b1 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18775: 006aff19 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18775: 006aff51 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18776: 009e6a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18777: 00a9c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18778: 005c225d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18778: 005c227d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18779: 00ae887c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18780: 00726acd 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18781: 006cf621 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18780: 00726b05 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18781: 006cf659 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18782: 009f8ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCSP │ │ │ │ 18783: 00ae7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18784: 00ae85de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18785: 009e9d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18786: 00ae7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18787: 00ae82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ 18788: 00aa6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_EVENT │ │ │ │ - 18789: 00625895 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18789: 006258b5 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18790: 00ae8d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18791: 00aa3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18792: 0061daa1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18793: 0069654d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18792: 0061dac1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18793: 00696585 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18794: 00aac470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18795: 00317f49 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18796: 0052e365 54 FUNC GLOBAL DEFAULT 12 helper_xscmpuqp │ │ │ │ - 18797: 005d5125 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18798: 0067974d 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18797: 005d5145 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18798: 00679785 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18799: 00ae82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18800: 0070a26d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18800: 0070a2a5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18801: 00ab2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18802: 00a9e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18803: 004a3b39 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18804: 004d54b9 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18805: 00aa2ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18806: 009ad154 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18807: 00ae9044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18808: 0036ca1d 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18809: 00425019 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18810: 00ae7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18811: 005a2ff5 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18811: 005a3015 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18812: 00ae84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18813: 00ae7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18814: 006b1089 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18814: 006b10c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18815: 00ae8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18816: 009f3a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_comp │ │ │ │ - 18817: 005f5971 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18817: 005f5991 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18818: 00ae8ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18819: 005b638d 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18819: 005b63ad 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18820: 00ae7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18821: 00ae9904 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18822: 00ae8370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18823: 00392a25 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18824: 004d94c1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18825: 00ab18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18826: 00ad721c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18827: 00aa8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18828: 0070777d 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18828: 007077b5 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18829: 00a9e694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18830: 0058bd49 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ - 18831: 0058712d 500 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ - 18832: 0058665d 12 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ + 18830: 0058bd69 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18831: 0058714d 500 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ + 18832: 0058667d 12 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ 18833: 00aa5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18834: 009f3888 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRTS │ │ │ │ 18835: 00ae8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18836: 004a6f21 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18837: 00ae8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 18838: 00698299 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18838: 006982d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18839: 00ae8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18840: 00ae8aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18841: 003fff41 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 18842: 004e5d6d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ 18843: 00530e41 192 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxws │ │ │ │ - 18844: 005d1c81 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18844: 005d1ca1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18845: 0039ab39 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18846: 00423bf9 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18847: 005407c9 32 FUNC GLOBAL DEFAULT 12 helper_icbiep │ │ │ │ 18848: 0042067d 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 18849: 009e7ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ 18850: 00521221 52 FUNC GLOBAL DEFAULT 12 store_40x_sler │ │ │ │ - 18851: 007246ad 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18852: 00614779 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18851: 007246e5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18852: 00614799 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 18853: 0044c2b5 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18854: 00aac068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 18855: 00ac55c4 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18856: 00ae83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18857: 00aae7d8 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18858: 00ae7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18859: 008b3b48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18860: 006da9f5 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18859: 008b3b80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18860: 006daa2d 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18861: 00aa2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18862: 00aa10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 18863: 004bc089 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18864: 0070dce5 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18864: 0070dd1d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18865: 00ae9216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18866: 006e18f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18866: 006e1929 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18867: 00476185 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18868: 00ae81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_WRITE_DSTATE │ │ │ │ 18869: 00aab060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18870: 00aafdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_SET_EVENT │ │ │ │ 18871: 00ab1928 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18872: 00ae85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18873: 009e69b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18874: 00aaadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18875: 005f648d 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18875: 005f64ad 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18876: 0031d139 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18877: 00aaab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18878: 00aa147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18879: 003d898d 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18880: 00707fe1 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18880: 00708019 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18881: 00aa2c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18882: 005f25d1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18882: 005f25f1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18883: 00456e3d 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18884: 00ae924a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18885: 00ab0344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18886: 00ae7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18887: 00ae89c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18888: 00ae7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18889: 002f11bd 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18890: 00aae558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18891: 008b80d8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18891: 008b8110 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18892: 0038b081 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18893: 00aa3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ - 18894: 005804b1 144 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ + 18894: 005804d1 144 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ 18895: 00aa4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18896: 0034db89 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18897: 00ae81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_START_DSTATE │ │ │ │ 18898: 00ae859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18899: 005415b9 102 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_unaligned_access │ │ │ │ 18900: 0053847d 76 FUNC GLOBAL DEFAULT 12 helper_VPRTYBQ │ │ │ │ 18901: 004d2195 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18902: 00373609 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18903: 00284e49 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18904: 00ae7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18905: 009e5b40 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18906: 00ae78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18907: 005ccdd1 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18907: 005ccdf1 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18908: 00ae8690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18909: 00ae7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18910: 006f06a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 18911: 005d1735 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18912: 006dfb65 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18910: 006f06e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18911: 005d1755 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18912: 006dfb9d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18913: 00392791 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18914: 00ae929e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18915: 00aabfa0 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 18916: 00ae8a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18917: 004eee81 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18918: 0072131d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18919: 005c78b9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18918: 00721355 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18919: 005c78d9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18920: 002a3765 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18921: 005e211d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18922: 006b01f9 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18921: 005e213d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18922: 006b0231 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18923: 00ab07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 18924: 004e551d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 18925: 0081baa4 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18926: 00714659 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18925: 0081badc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18926: 00714691 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18927: 009fb1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwdp │ │ │ │ 18928: 00ae7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18929: 00aa8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18930: 0068a0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18930: 0068a101 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18931: 00a9d920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18932: 00aaf218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18933: 006b7e15 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18933: 006b7e4d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18934: 00ab2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18935: 004693d5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18936: 006a713d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18936: 006a7175 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18937: 00ae727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18938: 00ae7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18939: 0027d7b9 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18940: 00aa8944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18941: 00aac980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18942: 004f4a8d 452 FUNC GLOBAL DEFAULT 12 helper_440_tlbwe │ │ │ │ 18943: 009e7c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18944: 00ae7898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18945: 0041f431 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18946: 00286569 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18947: 00ae7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18948: 00460949 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18949: 00a9d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ 18950: 009f1db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPMSUMD │ │ │ │ - 18951: 006c4ef9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18951: 006c4f31 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18952: 00aa5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18953: 00ab1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18954: 006b104d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18954: 006b1085 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18955: 00ae77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18956: 00ae8b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18957: 00ae7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18958: 0069fae1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18958: 0069fb19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18959: 00aa24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18960: 004f4db1 28 FUNC GLOBAL DEFAULT 12 helper_booke_set_epsc │ │ │ │ 18961: 002afa3d 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18962: 00a9e8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 18963: 004e7619 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ 18964: 00525b99 352 FUNC GLOBAL DEFAULT 12 helper_DDEDPDQ │ │ │ │ - 18965: 0062f3ad 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18966: 00699265 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18965: 0062f3cd 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18966: 0069929d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18967: 00ab2124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 18968: 00a9b650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18969: 0038fd95 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18970: 00a9a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18971: 004d97c1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18972: 00ae7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18973: 00aa9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18974: 009ec814 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 18975: 00aaaaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18976: 006c5d59 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18977: 0059c9e9 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18976: 006c5d91 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18977: 0059ca09 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18978: 00ae904a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 18979: 004dce29 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18980: 00aaac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 18981: 00aab170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 18982: 00a9cb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 18983: 0048f18d 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 18984: 00aaa7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 18985: 00aa9798 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 18986: 00aa4758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 18987: 00ae8ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 18988: 002c4c09 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 18989: 00ab0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 18990: 00280479 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 18991: 0068a051 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 18991: 0068a089 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 18992: 004d37bd 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 18993: 00ae6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 18994: 004380e5 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 18995: 005f2c15 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 18995: 005f2c35 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 18996: 00ae990f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 18997: 00ae7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 18998: 0035fbf9 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 18999: 0027d639 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19000: 00ae990d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19001: 00709fc5 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19001: 00709ffd 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19002: 00aac840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19003: 00a9db54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19004: 00437f71 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19005: 00a9d7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19006: 00ae7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19007: 004d9f89 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19008: 00289061 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19015,1041 +19015,1041 @@ │ │ │ │ 19011: 00ae741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 19012: 004b99e1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19013: 0027f4ed 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19014: 00ae8e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19015: 004be469 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19016: 00538161 28 FUNC GLOBAL DEFAULT 12 helper_CMPB │ │ │ │ 19017: 00aa8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19018: 006b122d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19018: 006b1265 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19019: 00aad5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19020: 00ae998a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19021: 009f5e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDDP │ │ │ │ 19022: 00ae6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19023: 00714361 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19023: 00714399 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19024: 009e6934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19025: 009adec8 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19026: 00aae418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19027: 00ae7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19028: 00487221 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19029: 00a9eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19030: 004ee755 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19031: 00703645 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19031: 0070367d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19032: 004e4cf1 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19033: 0038ea51 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19034: 00a9b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19035: 00390e59 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19036: 00ae81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_SET_TB_CLK_DSTATE │ │ │ │ - 19037: 0072c60d 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 19037: 0072c645 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 19038: 0027c2dd 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19039: 002f3429 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19040: 00ae6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19041: 00714d45 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19041: 00714d7d 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19042: 00ae7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19043: 00aa124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 19044: 0071b9fd 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19044: 0071ba35 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19045: 00ae9434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19046: 00696849 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19046: 00696881 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19047: 00aac830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 19048: 0061e289 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19048: 0061e2a9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19049: 0039265d 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19050: 0063858d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19050: 006385ad 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19051: 00aa4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19052: 004edeb5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19053: 0068ea79 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19053: 0068eab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19054: 004bc745 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19055: 004dd9f5 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19056: 009ac3e0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19057: 00ae725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19058: 009acff4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19059: 00ae7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19060: 00ae70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19061: 0068325d 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19062: 006b27a1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19061: 00683295 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19062: 006b27d9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19063: 00a9f8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19064: 002cc4dd 60 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 19065: 00ae8f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19066: 00679f69 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19066: 00679fa1 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19067: 00ae8e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19068: 00413055 1480 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19069: 00ae6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19070: 00ae84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19071: 00ae9322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19072: 00aa9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 19073: 006d1051 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19073: 006d1089 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19074: 002ea039 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19075: 00ae8ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19076: 00ae76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ 19077: 004f193d 240 FUNC GLOBAL DEFAULT 12 ppcmas_tlb_check │ │ │ │ - 19078: 005ffb89 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19078: 005ffba9 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19079: 00ae7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19080: 00440e89 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19081: 009f20d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESD │ │ │ │ 19082: 00a9a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19083: 00ae8eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19084: 00aa5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19085: 0046ad59 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19086: 00ae6d7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19087: 006c8e21 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19087: 006c8e59 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19088: 009fb7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxdsp │ │ │ │ - 19089: 0069d995 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19089: 0069d9cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19090: 004ea93d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19091: 009e7bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19092: 004646d9 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19093: 00ae77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19094: 004da005 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19095: 004638c9 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19096: 005e1805 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19096: 005e1825 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19097: 009f72cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUBM │ │ │ │ 19098: 00ae8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 19099: 00aaacc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19100: 009f204c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESQ │ │ │ │ 19101: 00ae8bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19102: 00aa8024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19103: 00ae90be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19104: 0042cca1 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19105: 002e5201 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19106: 00ae83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19107: 00439769 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19108: 005d9dd1 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19108: 005d9df1 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19109: 002bebe9 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19110: 00ae8a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19111: 00ae7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19112: 00aa8314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19113: 00a07a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu40 │ │ │ │ 19114: 00ae8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19115: 00468d05 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19116: 0042662d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19117: 004eb6c5 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19118: 0053afc5 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_exp │ │ │ │ - 19119: 00601f1d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19120: 006d939d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19119: 00601f3d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19120: 006d93d5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19121: 003dac61 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ 19122: 004f4779 412 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_hi │ │ │ │ - 19123: 006ba90d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19123: 006ba945 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19124: 009f15fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUQM │ │ │ │ 19125: 009ade2c 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19126: 00aa3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19127: 00373311 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19128: 004ecb25 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19129: 00aaa1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 19130: 005b8c39 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 19130: 005b8c59 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19131: 00ab0754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19132: 00391ec5 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19133: 00a12b70 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19134: 00a9e9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 19135: 006e0b89 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19135: 006e0bc1 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19136: 009acaa0 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19137: 00aaf328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19138: 008c82d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19138: 008c8310 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19139: 00ae8ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19140: 00ae7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19141: 00aa3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19142: 00aab900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 19143: 00ae8972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 19144: 006eed51 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19144: 006eed89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19145: 00539c55 26 FUNC GLOBAL DEFAULT 12 helper_vclzlsbb │ │ │ │ 19146: 004ac4d5 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19147: 00ab0174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19148: 00aae2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19149: 00aa8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19150: 0072f675 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19151: 0063d5e9 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19150: 0072f6ad 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19151: 0063d609 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19152: 00ae8e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19153: 002affa1 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19154: 00aaa8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19155: 00ae8bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19156: 004bcefd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19157: 00aa9e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19158: 00aae138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19159: 00ae8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19160: 003fbe05 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19161: 006ef279 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19161: 006ef2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19162: 00ae8740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19163: 00ab0334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19164: 00a9c8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19165: 00aaa110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19166: 00aa7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19167: 00aa3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 19168: 00a9bd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 19169: 0041b6c1 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19170: 002c443d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19171: 0047aaa5 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19172: 0048ef95 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19173: 00327811 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19174: 00ae7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19175: 0049b5c1 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19176: 0072e3c9 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19176: 0072e401 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19177: 00aaef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19178: 00ae8d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19179: 006c3f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19180: 0057baa1 100 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ - 19181: 007187bd 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19179: 006c3f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19180: 0057bac5 100 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ + 19181: 007187f5 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19182: 00aae328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ 19183: 009f1fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUD │ │ │ │ - 19184: 0060cd79 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19184: 0060cd99 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19185: 00ae7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19186: 009f2364 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEWX │ │ │ │ 19187: 00ae8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19188: 00a9c960 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19189: 005e0f69 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19189: 005e0f89 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19190: 00a12970 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19191: 00ae8a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19192: 009ac668 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19193: 00aaba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19194: 0042d42d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19195: 0034f2c5 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19196: 00aa82e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19197: 004bcb61 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 19198: 009f1f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUQ │ │ │ │ - 19199: 005b7b25 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 19199: 005b7b45 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19200: 00aa9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19201: 006bb4d9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19201: 006bb511 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19202: 00ae6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19203: 005fef0d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19204: 006a5a0d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19203: 005fef2d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19204: 006a5a45 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19205: 004730ed 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19206: 0028e4a1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19207: 0069982d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19207: 00699865 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19208: 0048c591 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19209: 0052899d 106 FUNC GLOBAL DEFAULT 12 helper_FADDS │ │ │ │ 19210: 004bc7d5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19211: 00ae870e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19212: 006f1a3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19212: 006f1a75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19213: 00487191 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19214: 00aaabd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19215: 00ae777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19216: 005287e1 166 FUNC GLOBAL DEFAULT 12 helper_FRSQRTE │ │ │ │ 19217: 0026e879 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19218: 00ae8e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19219: 00aa6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_WRITE_EVENT │ │ │ │ 19220: 00ab2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19221: 00ae7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 19222: 004ea301 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 19223: 0072a479 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19223: 0072a4b1 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19224: 00a9afc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 19225: 004e951d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19226: 00ae77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19227: 00a9f7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19228: 00aafa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19229: 00323991 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19230: 0047d24d 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19231: 00aaef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 19232: 00ae829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_DSTATE │ │ │ │ - 19233: 00729d1d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19233: 00729d55 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19234: 003d85c5 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19235: 00a9df14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19236: 00aaf1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19237: 00aaac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19238: 0073183d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19238: 00731875 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19239: 00aa5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19240: 00aa5048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19241: 00ab095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19242: 004ddee5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19243: 006cee69 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19243: 006ceea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19244: 004da085 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19245: 00a00098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzlsbb │ │ │ │ 19246: 0045708d 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19247: 00aa7e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19248: 0070bacd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19249: 00617491 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 19250: 0071a691 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19248: 0070bb05 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19249: 006174b1 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19250: 0071a6c9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19251: 00aa4ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19252: 00ae6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19253: 00437a8d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19254: 006d3aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19254: 006d3ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19255: 00436bad 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19256: 00370c9d 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19257: 00aae2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19258: 0070f9e1 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19258: 0070fa19 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19259: 00ae8658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 19260: 008bfd64 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ + 19260: 008bfd9c 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ 19261: 002e8539 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19262: 00291f11 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19263: 006f21b5 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19264: 008c8290 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19263: 006f21ed 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19264: 008c82c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19265: 00ae7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19266: 00a9d5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19267: 00a9dc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19268: 004d2515 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19269: 006c3d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19270: 0068df75 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19271: 006dd60d 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19269: 006c3d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19270: 0068dfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19271: 006dd645 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19272: 00420701 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19273: 00a9a1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19274: 00a9ccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19275: 00aab7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19276: 00ae9214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19277: 0046aa91 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19278: 00aa3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19279: 00aaeb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19280: 002c5e51 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 19281: 00712459 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19281: 00712491 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19282: 00ae8b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19283: 00a9b980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19284: 009adb20 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19285: 0043a001 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19286: 002f1ffd 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19287: 00aa4b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 19288: 0057bf35 72 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ + 19288: 0057bf59 72 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ 19289: 0044c755 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19290: 005ff6e9 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19290: 005ff709 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19291: 00ae7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19292: 00ae8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19293: 00a9ffac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19294: 00aa1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19295: 00aa80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19296: 0047ee3d 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19297: 0027bf39 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19298: 00aaf0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19299: 00ae833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 19300: 0070acb9 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19300: 0070acf1 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19301: 004e14e1 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19302: 0045323d 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19303: 004f4915 364 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_lo │ │ │ │ 19304: 00aa3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19305: 0068a555 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19305: 0068a58d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19306: 004640f5 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19307: 00ae73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19308: 00ae7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19309: 00a9bf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19310: 00a9ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19311: 008f4f58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19312: 00aae268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19313: 00a9f950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19314: 00aac610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19315: 0064c969 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19315: 0064c989 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19316: 00aa12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19317: 00ae8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19318: 0044f3c5 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19319: 0048a931 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19320: 006938f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19321: 0062dce5 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19320: 00693929 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19321: 0062dd05 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19322: 002e93c9 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19323: 009a8f94 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 19324: 006f96bd 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19325: 007156a1 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19324: 006f96f5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19325: 007156d9 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19326: 003c48b1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ 19327: 00a03d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwu │ │ │ │ 19328: 00a07cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_pidr │ │ │ │ - 19329: 006d3e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19329: 006d3e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19330: 004dc50d 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19331: 00a12d8c 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19332: 00a9e684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19333: 0025c88d 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19334: 00ae8760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19335: 009ad7e0 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19336: 00ae7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19337: 00a9e474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19338: 0043c2d9 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19339: 00aa50a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19340: 0068e245 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19340: 0068e27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19341: 00a9fa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19342: 002aff91 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19343: 00437ba9 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19344: 00aa5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ 19345: 00a03cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwz │ │ │ │ - 19346: 0070d1e9 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19346: 0070d221 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19347: 00aaa1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19348: 009943cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19349: 00ae8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19350: 00aaeec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19351: 00aa14ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19352: 005be0a1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19352: 005be0c1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19353: 004bcd19 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19354: 00712761 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19355: 006afea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19354: 00712799 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19355: 006afed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19356: 00aaa5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19357: 004298e1 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19358: 00aa5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19359: 00ae7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19360: 00a9e614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 19361: 006b9865 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19361: 006b989d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19362: 00ae71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19363: 00ae7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19364: 00ae8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19365: 00ae6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19366: 0068f019 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 19367: 00599999 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19366: 0068f051 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19367: 005999b9 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19368: 00aab870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19369: 00a9ac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19370: 00ae7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19371: 0027dc39 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19372: 00ae7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19373: 00405451 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19374: 00aaf5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19375: 00aa4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19376: 004a593d 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19377: 00ae89a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19378: 0072ad69 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19378: 0072ada1 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19379: 009f73d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHM │ │ │ │ 19380: 002ba4e5 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19381: 009ad590 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19382: 0061f915 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19382: 0061f935 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19383: 00a9a26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19384: 00aaf7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19385: 00aafd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_SET_EVENT │ │ │ │ - 19386: 0068a435 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19386: 0068a46d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19387: 004389c5 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19388: 00677631 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19388: 00677669 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ 19389: 00a0431c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHS │ │ │ │ - 19390: 0073625d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19390: 00736295 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19391: 00aa9d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19392: 005e9f95 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19392: 005e9fb5 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19393: 004bb7c9 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19394: 00ae8f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19395: 0027c035 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19396: 006150a9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19396: 006150c9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19397: 00a9f1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19398: 0047a151 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19399: 00a12a58 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19400: 00aa5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19401: 00649181 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19401: 006491a1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19402: 00aa1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19403: 006e9d75 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19403: 006e9dad 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19404: 002e3f45 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19405: 00aa92b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19406: 00ae6d5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19407: 00ae7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19408: 004c7435 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19409: 00721e9d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19409: 00721ed5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19410: 004e4829 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19411: 004c5c69 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19412: 009f498c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUWS │ │ │ │ 19413: 00ab1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19414: 00ae8c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19415: 004516dd 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19416: 00aad278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19417: 00ae93c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19418: 00729c21 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19418: 00729c59 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19419: 00ae7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19420: 004e5509 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19421: 00aa1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19422: 003d9d9d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19423: 00ab2628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19424: 00ae6d67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19425: 00a9c7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19426: 00aaa570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19427: 00ae8ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19428: 009acb04 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19429: 00aa6204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19430: 004d8fad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19431: 00aaf3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19432: 00371041 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19433: 006e52f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19433: 006e532d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19434: 00aa2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19435: 009feb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsmulqp │ │ │ │ 19436: 004a1cad 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19437: 008b3bd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19437: 008b3c10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 19438: 004e9199 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19439: 0083ca54 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19439: 0083ca8c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19440: 00ae6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19441: 005f5985 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19442: 0068e821 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19441: 005f59a5 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19442: 0068e859 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19443: 00a9ffdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19444: 002e8121 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19445: 0083ca50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19445: 0083ca88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19446: 00ae7db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19447: 00aacccc 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19448: 006b6005 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19448: 006b603d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19449: 0037a339 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19450: 00ae849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19451: 00621865 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19451: 00621885 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19452: 00ae93cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19453: 0047d309 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19454: 006a263d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19455: 00712be9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19454: 006a2675 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19455: 00712c21 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19456: 0052bbe5 232 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtedp │ │ │ │ 19457: 00aa4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19458: 00ae8952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19459: 0073521d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19459: 00735255 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19460: 002ba4ed 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19461: 006d4511 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19461: 006d4549 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19462: 00ae6ac3 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19463: 00ab2548 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19464: 0083c904 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19464: 0083c93c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19465: 0047a9dd 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19466: 00ae88e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19467: 009f3eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_exp │ │ │ │ 19468: 00a9dbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19469: 004e463d 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19470: 00473ae9 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19471: 00ae9402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 19472: 00ae7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19473: 005a99fd 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19473: 005a9a1d 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19474: 00335075 36 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19475: 00714275 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19476: 006c3b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19475: 007142ad 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19476: 006c3bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19477: 0028dea9 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19478: 00ab2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 19479: 004e8fe9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19480: 00ae8e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19481: 00676371 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19481: 006763a9 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19482: 0031c879 500 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19483: 00aa2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_WRITE_EVENT │ │ │ │ 19484: 0034b50d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19485: 00aacc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19486: 00a9f564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19487: 00734a7d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19487: 00734ab5 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19488: 00ab298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19489: 00ae7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19490: 0068db79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19490: 0068dbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19491: 00aab4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 19492: 004e4db1 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 19493: 00702c09 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19493: 00702c41 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 19494: 004e4979 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 19495: 00440bad 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19496: 006ae059 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19496: 006ae091 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19497: 00ae913a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19498: 00ab2404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19499: 0034b37d 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19500: 005833a9 168 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ - 19501: 006aaf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19502: 005b745d 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19500: 005833c9 168 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ + 19501: 006aaf6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19502: 005b747d 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19503: 00ae7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19504: 00a9ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19505: 00472fd5 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19506: 00ae747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ 19507: 00529f7d 24 FUNC GLOBAL DEFAULT 12 helper_efddiv │ │ │ │ - 19508: 0071c155 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19509: 006e9629 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19508: 0071c18d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19509: 006e9661 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19510: 009aa1b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 19511: 00523511 292 FUNC GLOBAL DEFAULT 12 helper_DSUBQ │ │ │ │ - 19512: 006c5c95 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19512: 006c5ccd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 19513: 003952e1 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 19514: 006e8ef1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19515: 0067b4cd 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19514: 006e8f29 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19515: 0067b505 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19516: 00a9ea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 19517: 00614cfd 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19517: 00614d1d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19518: 00ae8832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19519: 006b3605 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19519: 006b363d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19520: 00ae6d99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19521: 004ee5fd 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19522: 00ae97c8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19523: 009fa2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfsq │ │ │ │ 19524: 002e5a1d 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 19525: 002b0015 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19526: 00ab14f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19527: 00ae82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19528: 006aaebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19528: 006aaef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19529: 00ae7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 19530: 004c08a1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19531: 00aa3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19532: 005c5139 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19532: 005c5159 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19533: 00ae8a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 19534: 0063315d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19534: 0063317d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19535: 00ae868e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19536: 00ae8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_DSTATE │ │ │ │ 19537: 00ae91f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19538: 0050ab29 260 FUNC GLOBAL DEFAULT 12 vof_build_dt │ │ │ │ - 19539: 005dd389 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19539: 005dd3a9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19540: 004e569d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19541: 006d748d 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19541: 006d74c5 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19542: 00aafe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19543: 006a6825 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19543: 006a685d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19544: 00aa5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19545: 00ae8cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19546: 0027d939 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19547: 002baac9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19548: 00ae7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19549: 00a9e624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19550: 005cc70d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19550: 005cc72d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19551: 00aa2b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19552: 00ae7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19553: 00aa8464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19554: 003db145 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 19555: 004c5fc9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19556: 00ae8632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19557: 00aa66b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19558: 00a9a30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19559: 0068e335 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19559: 0068e36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19560: 00ae728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19561: 006cdfc9 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19561: 006ce001 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19562: 0048f49d 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19563: 00ae6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19564: 00710781 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19564: 007107b9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19565: 00ae903e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19566: 00aa7f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19567: 00ae6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19568: 006ca3d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19568: 006ca40d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19569: 00ab0324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19570: 00ab03b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19571: 005dcc95 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19571: 005dccb5 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19572: 0028feb1 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19573: 00682215 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19574: 006e4dd5 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19573: 0068224d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19574: 006e4e0d 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19575: 00a07d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_vtb │ │ │ │ 19576: 004c690d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19577: 00aabdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19578: 00aa42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19579: 005f0f11 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19580: 006c4009 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19579: 005f0f31 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19580: 006c4041 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19581: 00ae72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19582: 009ad398 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19583: 006e64c5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19583: 006e64fd 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19584: 0049f771 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19585: 00aa56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19586: 00aa7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19587: 006d6885 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19587: 006d68bd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ 19588: 009f1578 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDCUQ │ │ │ │ - 19589: 0070b8c9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19590: 006b195d 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19589: 0070b901 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19590: 006b1995 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19591: 00ae844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19592: 0043ff99 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19593: 00ae7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19594: 00ae9086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_GET_DSTATE │ │ │ │ - 19595: 0068d705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19596: 005c8b35 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19595: 0068d73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19596: 005c8b55 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19597: 00ae9026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19598: 00ab2cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19599: 00aa2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19600: 00ae6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19601: 002c9e35 212 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19602: 009ac414 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19603: 007361d9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19603: 00736211 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19604: 00ae7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19605: 00ae79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19606: 00281631 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19607: 00aafe0c 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19608: 00aa4fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19609: 005c2389 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19609: 005c23a9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19610: 00438d95 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 19611: 00415e65 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19612: 0064ed99 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19612: 0064edb9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19613: 00ae938a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19614: 005b75fd 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19614: 005b761d 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19615: 00aaa3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19616: 00aafad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19617: 005d06bd 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19617: 005d06dd 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19618: 0099633c 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 19619: 00643611 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19619: 00643631 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19620: 00324e65 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19621: 006f8959 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19621: 006f8991 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19622: 00288299 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19623: 006cf48d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19623: 006cf4c5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19624: 00aaaf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ 19625: 009f61c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQP │ │ │ │ - 19626: 006966a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19626: 006966e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19627: 009fa8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwsp │ │ │ │ 19628: 00ae84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19629: 00624ffd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19629: 0062501d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19630: 00ae8bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19631: 00a9e174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19632: 006e1edd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19633: 006edb09 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19634: 0063c165 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19632: 006e1f15 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19633: 006edb41 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19634: 0063c185 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19635: 00ae72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19636: 00aa7af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19637: 006822f1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19637: 00682329 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 19638: 004de611 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19639: 00aa62d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19640: 006f1efd 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19640: 006f1f35 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19641: 00aad2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19642: 00531465 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpuwz │ │ │ │ 19643: 00ab2d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19644: 00490a95 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19645: 00aadaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19646: 0068fb7d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19647: 006dce65 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19646: 0068fbb5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19647: 006dce9d 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19648: 00ae70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19649: 005d9f89 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19650: 0071af91 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19649: 005d9fa9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19650: 0071afc9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19651: 00a9e0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19652: 00ae85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19653: 00ae7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19654: 00aa8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ 19655: 0032df35 108 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_enabled │ │ │ │ - 19656: 00731b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 19656: 00731b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 19657: 00445505 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19658: 006b349d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19658: 006b34d5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19659: 00aabbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19660: 00aafab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19661: 006e0169 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19661: 006e01a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19662: 00a9e924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19663: 00ae6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19664: 0048a765 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19665: 0069a791 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19666: 007170dd 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19665: 0069a7c9 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19666: 00717115 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19667: 00ae8e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19668: 005a9e11 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19669: 0071df89 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19668: 005a9e31 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19669: 0071dfc1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19670: 004738d9 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19671: 00ae7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19672: 00aa1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 19673: 006dee65 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19673: 006dee9d 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19674: 00a027c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipherlast │ │ │ │ 19675: 00371391 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19676: 00ae762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19677: 006f8665 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19677: 006f869d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19678: 00aa94d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19679: 00475d79 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 19680: 00731ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 19680: 00731b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 19681: 00ae84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19682: 006b2ca9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19682: 006b2ce1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19683: 009ec898 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19684: 00458de9 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19685: 00aa5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19686: 00a9b970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19687: 0028ed09 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19688: 00621965 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19688: 00621985 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19689: 00ab0690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19690: 00292b99 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19691: 00a9a4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19692: 009fdd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4sbs │ │ │ │ 19693: 00a9e844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19694: 00ae7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19695: 00aae6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19696: 00aab550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19697: 009feaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsdivqp │ │ │ │ 19698: 00ae7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19699: 002830bd 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19700: 00aa5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19701: 00705a35 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19702: 006e7ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19701: 00705a6d 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19702: 006e8029 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 19703: 00aa06cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 19704: 0044102d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19705: 00735f3d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19705: 00735f75 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19706: 00ae6d40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19707: 00ae818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19708: 005aa761 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19708: 005aa781 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19709: 00aab500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19710: 00ab1ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19711: 009f5d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDSP │ │ │ │ 19712: 00ab170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19713: 00ae7d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19714: 00614861 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19715: 0068e731 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19714: 00614881 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19715: 0068e769 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19716: 00aa4b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19717: 00472e01 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ 19718: 00514815 132 FUNC GLOBAL DEFAULT 12 ppc_store_fpscr │ │ │ │ - 19719: 006add39 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19719: 006add71 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 19720: 004e1479 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19721: 00aa42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19722: 0048c42d 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19723: 00492b21 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19724: 005c7129 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19724: 005c7149 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 19725: 004d1e75 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19726: 00714fe1 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19727: 00700d09 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19728: 00608841 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19726: 00715019 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19727: 00700d41 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19728: 00608861 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 19729: 004d01fd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19730: 006eb179 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19730: 006eb1b1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19731: 009fb760 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvredp │ │ │ │ 19732: 00a9b810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19733: 00a9cacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19734: 00aa4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19735: 002898e9 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19736: 0068de85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19736: 0068debd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19737: 00aa8284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ 19738: 00520a75 408 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register_apple │ │ │ │ - 19739: 006ae0ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19740: 005a9dc1 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19739: 006ae0e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19740: 005a9de1 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19741: 002e4389 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19742: 006f109d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19742: 006f10d5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19743: 0034b471 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19744: 00aad4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19745: 00ae8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19746: 004a3d7d 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19747: 00ae7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19748: 00ae82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19749: 00aab100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19750: 004ee7c9 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 19751: 0072c76d 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 19751: 0072c7a5 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 19752: 00aa2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19753: 00603931 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19753: 00603951 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19754: 0034b301 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19755: 00ae9058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_ISI_DSTATE │ │ │ │ 19756: 004142c9 1212 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19757: 00aa5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19758: 00aa0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19759: 00a9aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19760: 00ae79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19761: 00ae7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19762: 006e0c65 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19762: 006e0c9d 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19763: 00aa711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_REMOVE_EVENT │ │ │ │ - 19764: 006b71e1 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19764: 006b7219 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ 19765: 00539611 240 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4PP │ │ │ │ - 19766: 005bdba5 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19766: 005bdbc5 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19767: 00995a08 48 OBJECT GLOBAL DEFAULT 21 ppc440_pcix_host_conf_ops │ │ │ │ - 19768: 006d13c1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19768: 006d13f9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19769: 003b504d 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19770: 00698495 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19770: 006984cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19771: 004b4651 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19772: 002b52ed 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19773: 00ae8730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19774: 004689f1 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19775: 0060cc61 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19775: 0060cc81 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19776: 00ae8b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19777: 0034a8a5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19778: 00ae8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19779: 004d66ed 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19780: 004a2989 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19781: 00ae768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19782: 00ac5ecc 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19783: 00aa8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19784: 002847cd 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19785: 00712855 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19785: 0071288d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19786: 00ae900c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19787: 00aa4898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 19788: 00ae93f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19789: 004b9479 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19790: 00aa0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 19791: 004b94ad 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19792: 006e9569 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19792: 006e95a1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19793: 00ae8be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 19794: 004b94e5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 19795: 004b95a9 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 19796: 004b95e9 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19797: 00aaaef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19798: 00aae458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 19799: 004b962d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 19800: 006b9d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19800: 006b9dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19801: 00ae8df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 19802: 00aadd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 19803: 00441019 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19804: 00ae87ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19805: 005dd935 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19805: 005dd955 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19806: 00aaaf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19807: 00ae801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19808: 00aae2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19809: 00aa8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19810: 006e7ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 19811: 0073192d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 19810: 006e7bd9 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19811: 00731965 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 19812: 00ae75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19813: 002bc849 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19814: 006b4ea5 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19814: 006b4edd 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19815: 009f9660 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlzw32 │ │ │ │ 19816: 00aa1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19817: 00ae92b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 19818: 004e14fd 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19819: 00aa6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 19820: 00aa9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19821: 006777a9 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 19822: 005ba7dd 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 19821: 006777e1 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19822: 005ba7fd 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19823: 00ae81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_LOAD_DSTATE │ │ │ │ 19824: 004f9049 42 FUNC GLOBAL DEFAULT 12 booke_set_tlb │ │ │ │ 19825: 00ae6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19826: 006b798d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19827: 005f7c6d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19826: 006b79c5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19827: 005f7c8d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19828: 00aa8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19829: 00aa08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19830: 00aaabc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19831: 006d20b5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19831: 006d20ed 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19832: 00aa4f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19833: 00aae8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19834: 0046d489 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19835: 00ae91ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19836: 002f1f4d 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19837: 00a05528 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDC │ │ │ │ 19838: 00a9d2c8 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19839: 006dd6d5 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19840: 005d1a1d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19839: 006dd70d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19840: 005d1a3d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19841: 00aab8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19842: 00473945 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19843: 006de175 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19843: 006de1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ 19844: 00a055ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDG │ │ │ │ - 19845: 0061741d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19845: 0061743d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19846: 00aae8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19847: 00aa4ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19848: 009ad13c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19849: 004224a5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 19850: 004b52f9 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19851: 00ae791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19852: 00aa5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19853: 00aa8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 19854: 0072a629 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 19855: 005a099d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19854: 0072a661 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 19855: 005a09bd 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19856: 00ae6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 19857: 004505f9 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19858: 00ae7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 19859: 00ae8f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 19860: 004cbd5d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19861: 00ae79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19862: 0049e959 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19863: 00471fd9 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19864: 0039d8dd 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19865: 0053dfd1 156 FUNC GLOBAL DEFAULT 12 helper_vupklpx │ │ │ │ 19866: 00473065 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19867: 006d3761 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19867: 006d3799 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19868: 00ae9080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_GET_DSTATE │ │ │ │ 19869: 00ae7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19870: 00ae6d6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19871: 00ae75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19872: 005dcc4d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19873: 005ed859 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19874: 006e9f3d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19872: 005dcc6d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19873: 005ed879 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19874: 006e9f75 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19875: 00ae7be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_READ_DSTATE │ │ │ │ 19876: 0051d619 344 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_name │ │ │ │ - 19877: 005f7aa1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19877: 005f7ac1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19878: 00aa07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 19879: 004e84e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19880: 005bdc45 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19881: 00700e65 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19880: 005bdc65 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19881: 00700e9d 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19882: 00ae9909 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19883: 0029e9cd 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19884: 00ab23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19885: 00a9c1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19886: 00aae904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19887: 00a9cd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19888: 006b9559 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19888: 006b9591 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19889: 00ae8c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19890: 00621791 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19890: 006217b1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 19891: 009f9c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpo │ │ │ │ 19892: 00ae7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19893: 006a7881 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19893: 006a78b9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19894: 002c1e71 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19895: 0070da91 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19896: 0070501d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19895: 0070dac9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19896: 00705055 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19897: 009f9b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpu │ │ │ │ 19898: 00529f4d 24 FUNC GLOBAL DEFAULT 12 helper_efdsub │ │ │ │ 19899: 00ae8744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19900: 00aa2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 19901: 004e9279 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19902: 00ae8008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19903: 00ae7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19904: 0049059d 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19905: 00a0539c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEX │ │ │ │ 19906: 00463fe9 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19907: 005dd931 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 19908: 005e777d 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19907: 005dd951 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19908: 005e779d 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19909: 00aade88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 19910: 004e8339 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19911: 003c7d79 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19912: 00aab740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19913: 00aa9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19914: 00ab2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19915: 00aafa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19916: 0071b0f9 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19917: 005c082d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19916: 0071b131 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19917: 005c084d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19918: 00aac740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19919: 0028de1d 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19920: 00a9a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19921: 009fe544 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpudp │ │ │ │ 19922: 00ae8f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19923: 00aa720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_TPM_EXECUTE_EVENT │ │ │ │ - 19924: 00621581 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19924: 006215a1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19925: 00ae8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19926: 009f4d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDDVLX │ │ │ │ 19927: 00ae8782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19928: 0049785d 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 19929: 00440881 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19930: 002c8ce1 2576 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19931: 006d70ed 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19931: 006d7125 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19932: 00ae7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19933: 00ae70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19934: 00ae8dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 19935: 004bc0d1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19936: 00a9b6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19937: 00477715 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19938: 00ae784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19939: 00ae768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19940: 0068e461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19940: 0068e499 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19941: 0027e929 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19942: 00613b1d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19942: 00613b3d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19943: 00ae7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19944: 00ae88ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19945: 00aa3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19946: 009fdc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4shs │ │ │ │ 19947: 00ae74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19948: 00aaafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19949: 00ae738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19950: 00aae238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19951: 006ff7c1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19951: 006ff7f9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 19952: 0044b475 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19953: 0043a27d 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19954: 006cc3a9 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19954: 006cc3e1 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19955: 00aa6f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_PATH_EVENT │ │ │ │ 19956: 00aa709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_ATTACH_EVENT │ │ │ │ 19957: 00ae8c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19958: 00ae7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19959: 00ae8764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19960: 005f1bb9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19960: 005f1bd9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19961: 00ae66b0 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19962: 00ae8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19963: 0053ec1d 296 FUNC GLOBAL DEFAULT 12 helper_bcdcfn │ │ │ │ 19964: 0052ede5 316 FUNC GLOBAL DEFAULT 12 helper_XSMINJDP │ │ │ │ 19965: 00aa91b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19966: 00a9e6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19967: 002c4c01 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19968: 006642a5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 19968: 006642dd 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 19969: 0053e1c9 124 FUNC GLOBAL DEFAULT 12 helper_vupklsb │ │ │ │ - 19970: 006c0bb1 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19970: 006c0be9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 19971: 004147ad 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 19972: 006d73b1 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 19972: 006d73e9 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 19973: 00aaf698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 19974: 00aae048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 19975: 006cc689 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 19976: 005bf3e9 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 19975: 006cc6c1 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 19976: 005bf409 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 19977: 009aa4a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 19978: 00aa0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 19979: 0053e245 38 FUNC GLOBAL DEFAULT 12 helper_vupklsh │ │ │ │ 19980: 00479665 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 19981: 0053ee6d 352 FUNC GLOBAL DEFAULT 12 helper_bcdcfz │ │ │ │ 19982: 00aa43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 19983: 00a9fe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 19984: 00ae8f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 19985: 009ffb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpeq │ │ │ │ 19986: 004b9149 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 19987: 00a9adb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 19988: 00734a25 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 19988: 00734a5d 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 19989: 00aa8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 19990: 0033030d 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 19991: 00536c35 898 FUNC GLOBAL DEFAULT 12 helper_XVF64GER │ │ │ │ 19992: 00a9e4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 19993: 00aa6308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 19994: 005b71b5 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 19994: 005b71d5 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 19995: 00ae87f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 19996: 00ae8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ - 19997: 006e19a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 19997: 006e19dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 19998: 00aabd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 19999: 0053e26d 26 FUNC GLOBAL DEFAULT 12 helper_vupklsw │ │ │ │ - 20000: 006ef2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20000: 006ef329 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20001: 004be519 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20002: 00a9a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20003: 00ae8e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20004: 006135dd 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20004: 006135fd 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 20005: 009928d8 4500 OBJECT GLOBAL DEFAULT 21 eTSEC_registers_def │ │ │ │ - 20006: 0071ccd5 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20006: 0071cd0d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20007: 00ae7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20008: 00ae82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_DSTATE │ │ │ │ 20009: 00284b7d 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20010: 00aa7c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20011: 00ae6d9f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20012: 005ed929 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20012: 005ed949 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20013: 00995480 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20014: 00373815 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20015: 00ae7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20016: 009e9a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20017: 00717e81 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20017: 00717eb9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20018: 004e515d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 20019: 005b7db1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 20020: 006c6b21 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20019: 005b7dd1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 20020: 006c6b59 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20021: 0025dc45 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20022: 00a01f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbre │ │ │ │ 20023: 0044f0c9 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20024: 00ae7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20025: 00aa5158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20026: 0034dd8d 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20027: 00aa6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_READ_EVENT │ │ │ │ - 20028: 00586441 164 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ + 20028: 00586461 164 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ 20029: 00aa57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20030: 0031d605 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20031: 0041b845 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20032: 00aa4ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20033: 006be41d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20033: 006be455 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20034: 00ab116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20035: 0062f26d 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20035: 0062f28d 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20036: 00ab0454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20037: 00aa2970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20038: 009b45d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20039: 002e58dd 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20040: 00ae8fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20041: 004eefdd 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20042: 006d2151 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20042: 006d2189 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20043: 00ab22a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20044: 0069f685 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20044: 0069f6bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20045: 00ae76fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20046: 0025bd79 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20047: 003179c5 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20048: 00ae796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 20049: 00ae6d4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20050: 00ae71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20051: 00ae6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -20064,326 +20064,326 @@ │ │ │ │ 20060: 00aa70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_EVENT │ │ │ │ 20061: 00a9e494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20062: 0044b1c1 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20063: 00aa8394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20064: 00ab1dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20065: 004edb51 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20066: 00ae935c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20067: 006478cd 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20067: 006478ed 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20068: 002931a5 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20069: 00ae7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20070: 00398c01 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20071: 00702dcd 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20071: 00702e05 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20072: 00ae9212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20073: 00ae82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20074: 00712899 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20075: 006de83d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20074: 007128d1 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20075: 006de875 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20076: 009e4d24 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20077: 002c4271 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20078: 0034f28d 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20079: 00aa106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20080: 006ac355 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20080: 006ac38d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20081: 00ae6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20082: 00699c3d 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20082: 00699c75 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20083: 00a9a64c 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20084: 00ae8c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20085: 0068f57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20085: 0068f5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20086: 00ae6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20087: 00ae7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20088: 00ae85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20089: 00ae7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20090: 0028fff5 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20091: 0063bf09 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20091: 0063bf29 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20092: 00295969 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20093: 006f1735 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20093: 006f176d 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20094: 00a9ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20095: 004d553d 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20096: 006b5f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20096: 006b5f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20097: 002d616d 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20098: 00aa3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20099: 0046a359 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20100: 009ffe04 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpgt │ │ │ │ 20101: 00ae7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20102: 006bd6a9 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20102: 006bd6e1 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20103: 004be4c1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20104: 0046a101 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20105: 00ae6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20106: 00aa84f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20107: 005c0dc5 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20107: 005c0de5 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20108: 00ae6abd 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20109: 006e4075 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20109: 006e40ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20110: 00ab12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20111: 0027ea21 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20112: 00a02f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbsx │ │ │ │ 20113: 00ae76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20114: 00ae92bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20115: 007253ed 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20115: 00725425 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20116: 00ae6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20117: 00ae8d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20118: 006b75b9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20118: 006b75f1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20119: 002c9e19 26 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 20120: 00aa9328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20121: 003d8ce1 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20122: 004e691d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20123: 00ae7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20124: 004ea6c1 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 20125: 005809e9 156 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ + 20125: 00580a09 156 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ 20126: 00542119 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tcr │ │ │ │ 20127: 00a17438 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20128: 00ae8638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20129: 004f08b5 44 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20130: 002c364d 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20131: 009e99ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20132: 006b2f2d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20132: 006b2f65 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20133: 00aa2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20134: 00ae8b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20135: 004eb0a5 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20136: 0048941d 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 20137: 009f46f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSBS │ │ │ │ - 20138: 00686091 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20138: 006860c9 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20139: 00ae9138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20140: 00ae7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20141: 00aaa800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20142: 006de7ad 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20143: 00730279 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20144: 006bb5b5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20142: 006de7e5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20143: 007302b1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20144: 006bb5ed 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20145: 00ae762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20146: 00ae7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20147: 006aa159 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20147: 006aa191 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20148: 00ae712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20149: 0063c229 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20149: 0063c249 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20150: 00440ac5 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20151: 008f4d5c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20152: 00ae9094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20153: 00ae735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20154: 00ae7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_RECEIVE_PACKET_CMD_DSTATE │ │ │ │ 20155: 00aaf95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20156: 00a9d710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20157: 00aa5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 20158: 00aa6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 20159: 00601fc1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20159: 00601fe1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20160: 0052bccd 308 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtesp │ │ │ │ 20161: 00ae906a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_READ_DSTATE │ │ │ │ 20162: 00ae8cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20163: 00aa5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20164: 00a9fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20165: 0061503d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20165: 0061505d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20166: 00aae648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20167: 00aae6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20168: 00476401 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20169: 009ec91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20170: 006eefa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20170: 006eefe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20171: 00ae7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20172: 00ae7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20173: 00633085 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20173: 006330a5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20174: 004409ed 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20175: 00ae811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 20176: 005de495 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20176: 005de4b5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20177: 00ae8cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20178: 00ae70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20179: 00ae901c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20180: 00ae8c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20181: 00521e49 1116 FUNC GLOBAL DEFAULT 12 register_high_BATs │ │ │ │ 20182: 00ae7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20183: 004d4801 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20184: 00a9dba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20185: 00616189 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20185: 006161a9 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20186: 0026eaa5 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20187: 00aa6154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20188: 0061dab9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20188: 0061dad9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20189: 004eafa1 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20190: 006c3cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20190: 006c3d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20191: 00ae7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20192: 00ae74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20193: 00aa84e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20194: 00ae6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20195: 00aa6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_WRITE_EVENT │ │ │ │ 20196: 00ae8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20197: 00ae78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20198: 00a9fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20199: 0070d249 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20199: 0070d281 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20200: 00aad5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20201: 006ceea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20201: 006ceedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20202: 004de6f1 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20203: 00329509 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20204: 00ae87e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20205: 006fcc6d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20205: 006fcca5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20206: 004d538d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20207: 00ae7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20208: 006a02b5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20209: 005b283d 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20210: 0071f9d5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20208: 006a02ed 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20209: 005b285d 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20210: 0071fa0d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20211: 00ae8808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20212: 00ae74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20213: 006bdf9d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20213: 006bdfd5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20214: 004e4b91 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20215: 00aabba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20216: 00ae941a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20217: 0028d0cd 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20218: 00aaebec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20219: 006aabb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20220: 006c64a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20219: 006aabe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20220: 006c64d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20221: 00ae79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20222: 00aaa8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20223: 00ae72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 20224: 00ae6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20225: 00ae73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20226: 005d9c21 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20226: 005d9c41 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20227: 00ae7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20228: 00ae931a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 20229: 006d3671 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20229: 006d36a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20230: 00aaea5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 20231: 00723fe1 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20232: 006bc9e9 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20233: 006e17c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20231: 00724019 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20232: 006bca21 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20233: 006e17fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20234: 00538d25 64 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZB │ │ │ │ 20235: 008f66ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 20236: 009ad760 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20237: 006b8c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20237: 006b8c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20238: 00ae7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_CMD_DSTATE │ │ │ │ 20239: 00ae93ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20240: 00a9b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20241: 00ae7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20242: 006e98f9 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20243: 006ee785 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20242: 006e9931 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20243: 006ee7bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20244: 004e9a7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20245: 00ae8ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20246: 00ae853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20247: 00ab0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20248: 00538d65 66 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZH │ │ │ │ 20249: 00aaf3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20250: 00ac55a5 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20251: 00a9eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20252: 00ae8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20253: 00aaf568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20254: 00ab2ec8 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20255: 004d555d 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20256: 005d3b75 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20256: 005d3b95 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 20257: 009ff648 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuid │ │ │ │ - 20258: 0071ddc9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20259: 00699375 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20258: 0071de01 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20259: 006993ad 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20260: 00ae8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20261: 00ae78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20262: 006ed6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20263: 005b2265 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20262: 006ed6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20263: 005b2285 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20264: 00538da9 64 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZW │ │ │ │ 20265: 00ae7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20266: 006aa879 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20266: 006aa8b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20267: 00aaad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20268: 00ae7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20269: 0060f3dd 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20269: 0060f3fd 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20270: 00ae7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20271: 009e9928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20272: 00490c81 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20273: 004e7899 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20274: 00397ee1 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20275: 00412f09 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20276: 00aad748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20277: 00a9f8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20278: 00708e55 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20278: 00708e8d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20279: 0028d105 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20280: 00aab780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20281: 00a01e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbwe │ │ │ │ - 20282: 006e0ab1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 20283: 006fe22d 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20282: 006e0ae9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20283: 006fe265 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20284: 00ae88ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20285: 00ae92a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20286: 00aa0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20287: 00aaa860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20288: 006b7b95 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20288: 006b7bcd 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20289: 00aa4f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20290: 00aacab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20291: 00ae6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20292: 00ae8672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20293: 00a9cabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20294: 003735fd 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20295: 004a65d1 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20296: 0083c530 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 20297: 005c9565 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20296: 0083c568 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20297: 005c9585 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20298: 00aa5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20299: 004a6d39 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20300: 00ae72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20301: 0045c5d5 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20302: 00ae90f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20303: 0033164d 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 20304: 00a9bb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20305: 00ae7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_WRITE_DSTATE │ │ │ │ 20306: 00a9c1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20307: 0042f50d 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20308: 006a5839 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20308: 006a5871 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20309: 00aac360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20310: 00ae8970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20311: 006a84b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20311: 006a84ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20312: 00a9aee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20313: 00ae8b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20314: 00ae8c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20315: 005bfe9d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20315: 005bfebd 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20316: 00aa6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PRESENCE_READ_EVENT │ │ │ │ 20317: 00324b85 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20318: 004ba029 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20319: 00ae9346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20320: 009ad200 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20321: 00aad5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20322: 0033273d 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20323: 002bb8b9 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20324: 00ae8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20325: 00a9f424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20326: 005de3e5 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20326: 005de405 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20327: 00ae7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20328: 00ae751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20329: 0071080d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20329: 00710845 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20330: 00aa2ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20331: 00ae8c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20332: 00692011 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20332: 00692049 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20333: 00a06104 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRDPQ │ │ │ │ 20334: 00ae7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20335: 004d72e9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20336: 00aa3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 20337: 0028ed31 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20338: 00ae6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20339: 00ae80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20340: 00aa4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20341: 00a9ce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 20342: 009ffd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmplt │ │ │ │ - 20343: 005a96a9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20343: 005a96c9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20344: 005292f5 80 FUNC GLOBAL DEFAULT 12 helper_efsctsf │ │ │ │ 20345: 00aa2fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_SEND_EVENT │ │ │ │ 20346: 005291f5 64 FUNC GLOBAL DEFAULT 12 helper_efsctsi │ │ │ │ 20347: 00ae733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20348: 002e43b9 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20349: 0042d465 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20350: 002afc59 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20351: 00ae89c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20352: 004d7b85 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20353: 00601a51 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20353: 00601a71 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20354: 00a12e74 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20355: 00538a85 52 FUNC GLOBAL DEFAULT 12 helper_VAVGSB │ │ │ │ 20356: 0044e779 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20357: 00aacb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20358: 00726611 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20358: 00726649 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20359: 00a9e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 20360: 006a1b9d 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20360: 006a1bd5 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20361: 0040ced5 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20362: 006a9661 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20362: 006a9699 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20363: 004899cd 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20364: 00652299 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20364: 006522d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20365: 00538aed 52 FUNC GLOBAL DEFAULT 12 helper_VAVGSH │ │ │ │ 20366: 00ab0af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20367: 00aa6694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 20368: 0041fb41 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20369: 00729fad 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20369: 00729fe5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20370: 00ae9744 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20371: 008f96c4 52 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 20372: 004379fd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20373: 002e7b71 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20374: 004e7bc5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20375: 00a9db94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20376: 004e6ded 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20377: 00ae7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20378: 006e7f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20378: 006e7f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20379: 00ae9418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20380: 002bcc55 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20381: 003cdbf5 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20382: 00aaafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20383: 00aae7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20384: 00aa3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20385: 00ae8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ @@ -20391,348 +20391,348 @@ │ │ │ │ 20387: 00a9f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20388: 00aa6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_UNMAP_EVENT │ │ │ │ 20389: 00538b55 68 FUNC GLOBAL DEFAULT 12 helper_VAVGSW │ │ │ │ 20390: 004d6801 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20391: 00ae8c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20392: 0028bc2d 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20393: 009adf54 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20394: 0071eaf9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20394: 0071eb31 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20395: 0028c681 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20396: 00ae7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20397: 006be975 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20397: 006be9ad 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20398: 00aa12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20399: 00ae9318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20400: 00aae168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20401: 00615111 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20401: 00615131 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20402: 00aa5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20403: 00ab14a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20404: 004ccf0d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20405: 004eed9d 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20406: 00ae7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20407: 009e8488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20408: 004e85c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20409: 00ae7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20410: 006ad89d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20410: 006ad8d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20411: 00aa22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20412: 0069c7f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20412: 0069c82d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20413: 00ae7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20414: 009f1ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVSQ │ │ │ │ 20415: 009fcc00 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpi │ │ │ │ 20416: 004e5add 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20417: 00ae924e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20418: 009ac8a0 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20419: 009f477c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSHS │ │ │ │ 20420: 00ae8cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20421: 00a9e004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20422: 00a9f4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20423: 0033bced 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20424: 00538479 4 FUNC GLOBAL DEFAULT 12 helper_mfvscr │ │ │ │ - 20425: 005c5b9d 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20426: 005dd2b5 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20427: 006cab55 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20425: 005c5bbd 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20426: 005dd2d5 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20427: 006cab8d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20428: 00ae8d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20429: 006f17b9 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20429: 006f17f1 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20430: 0053e3f5 52 FUNC GLOBAL DEFAULT 12 helper_vpopcntb │ │ │ │ 20431: 00aae824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20432: 00aa06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20433: 0053e491 62 FUNC GLOBAL DEFAULT 12 helper_vpopcntd │ │ │ │ 20434: 004d1bc9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20435: 00a9c7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20436: 004cdc81 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20437: 004ce4f9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20438: 00ae6d80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20439: 006ab839 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20439: 006ab871 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ 20440: 00a0494c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADD │ │ │ │ - 20441: 0064bea5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20441: 0064bec5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20442: 004ce825 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20443: 0053e429 52 FUNC GLOBAL DEFAULT 12 helper_vpopcnth │ │ │ │ 20444: 00ae8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20445: 00aaeafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20446: 00529345 80 FUNC GLOBAL DEFAULT 12 helper_efsctuf │ │ │ │ 20447: 00358209 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20448: 00529235 64 FUNC GLOBAL DEFAULT 12 helper_efsctui │ │ │ │ 20449: 00ab27f8 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ 20450: 00ae7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_DSTATE │ │ │ │ 20451: 009fae9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvresp │ │ │ │ 20452: 00538ab9 52 FUNC GLOBAL DEFAULT 12 helper_VAVGUB │ │ │ │ - 20453: 0072e765 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20453: 0072e79d 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20454: 00aa6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20455: 006435c1 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20455: 006435e1 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20456: 003d8839 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20457: 00ae8ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20458: 0053e45d 52 FUNC GLOBAL DEFAULT 12 helper_vpopcntw │ │ │ │ 20459: 00999ac4 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20460: 00ab2314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20461: 00ae7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20462: 00aaf4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20463: 00538b21 52 FUNC GLOBAL DEFAULT 12 helper_VAVGUH │ │ │ │ 20464: 003ce2fd 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20465: 002c2eb5 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 20466: 004bd0e5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20467: 003901e1 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20468: 00ae8748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20469: 0069a441 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20469: 0069a479 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20470: 00a9b840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20471: 0053e511 114 FUNC GLOBAL DEFAULT 12 helper_VADDEUQM │ │ │ │ - 20472: 005d0939 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20472: 005d0959 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20473: 002875e1 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20474: 0070041d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20474: 00700455 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20475: 00a9fc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20476: 006da7dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20476: 006da815 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20477: 00aa44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20478: 00aa9258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20479: 00aa2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_DEASSERT_EVENT │ │ │ │ 20480: 00aad4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20481: 005ccab1 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20481: 005ccad1 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20482: 00aa95f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20483: 004a4a11 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20484: 005413a5 40 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20485: 00aaa370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20486: 00ae8f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20487: 00538b99 66 FUNC GLOBAL DEFAULT 12 helper_VAVGUW │ │ │ │ 20488: 00ae8afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20489: 002f1f9d 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20490: 0045f23d 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20491: 002f0efd 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20492: 003d7ab5 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20493: 00aa2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20494: 005c19cd 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20495: 00724b6d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20494: 005c19ed 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20495: 00724ba5 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20496: 00ae9032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20497: 006e99a9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20497: 006e99e1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20498: 00ae761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20499: 0054137d 40 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20500: 0029a7ed 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20501: 0028c861 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20502: 0053e781 164 FUNC GLOBAL DEFAULT 12 helper_VSUBCUQ │ │ │ │ 20503: 00ae7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20504: 00490c6d 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20505: 00ae721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 20506: 00ae7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 20507: 00aaa0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 20508: 00ab0584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20509: 00420f49 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20510: 00397699 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 20511: 006e313d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 20511: 006e3175 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 20512: 00ae6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20513: 0027eb15 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20514: 00a9f9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20515: 00ae9264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ 20516: 009f1e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVUQ │ │ │ │ - 20517: 0072d2d9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20518: 005ea5ad 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20517: 0072d311 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20518: 005ea5cd 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20519: 00ae83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20520: 00693c19 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 20521: 0068a1f5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20520: 00693c51 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20521: 0068a22d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20522: 00ae8fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20523: 00a9b0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20524: 005d7279 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20525: 006ba4bd 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20526: 0071ba9d 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20524: 005d7299 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20525: 006ba4f5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20526: 0071bad5 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20527: 00ae82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ - 20528: 00580221 82 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ + 20528: 00580241 82 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ 20529: 00aa4df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20530: 005f9d99 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20530: 005f9db9 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20531: 002c05b9 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20532: 00a9b830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20533: 004642e9 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 20534: 00ae72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20535: 00aaca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20536: 0059c9a1 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20536: 0059c9c1 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20537: 0048c86d 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20538: 00ae7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DATA_DSTATE │ │ │ │ 20539: 0032a079 236 FUNC GLOBAL DEFAULT 12 isa_ide_init │ │ │ │ 20540: 004b9919 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20541: 00393f99 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20542: 006df2c5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20543: 005f8b65 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20542: 006df2fd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20543: 005f8b85 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20544: 00ae6abf 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ 20545: 009f70bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSBLX │ │ │ │ - 20546: 00664909 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20546: 00664941 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20547: 009acdbc 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20548: 006e7071 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20548: 006e70a9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20549: 00a9d8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20550: 005036e5 3580 FUNC GLOBAL DEFAULT 12 ppce500_init │ │ │ │ 20551: 00ae7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20552: 00ab0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20553: 005e1ad5 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20553: 005e1af5 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20554: 004da331 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20555: 00ae8ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20556: 00ae9400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20557: 00ae8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20558: 00aabc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20559: 00ae6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ - 20560: 008bf350 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ + 20560: 008bf388 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ 20561: 009ad08c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20562: 004fcec1 208 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr2_enable │ │ │ │ 20563: 004e8b4d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20564: 00394d85 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 20565: 00ae869c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20566: 0099d9e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20567: 006bb8d1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20567: 006bb909 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20568: 00374ddd 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20569: 005c5ea5 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20569: 005c5ec5 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20570: 0043da59 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20571: 002859f1 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20572: 004eb5b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 20573: 00aa2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20574: 00460bd1 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20575: 00ae9298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20576: 004cf33d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20577: 00ae91b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ - 20578: 0057c351 112 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ + 20578: 0057c375 112 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ 20579: 00ae86ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20580: 00489481 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20581: 009fc6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpuqp │ │ │ │ 20582: 00aaafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20583: 00a05420 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSF │ │ │ │ 20584: 004ef709 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20585: 0061a801 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20586: 005f0729 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20587: 005f55cd 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20585: 0061a821 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20586: 005f0749 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20587: 005f55ed 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20588: 00aa4768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20589: 0060e461 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20589: 0060e481 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20590: 00aa2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_STRING_EVENT │ │ │ │ 20591: 00a9d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 20592: 00588579 152 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ + 20592: 00588599 152 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ 20593: 00a10cf0 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20594: 005c2959 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20594: 005c2979 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20595: 00ae93d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20596: 003c7a79 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20597: 004b4001 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20598: 005acee1 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20599: 00712c39 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ - 20600: 0057aaa1 44 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ + 20598: 005acf01 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20599: 00712c71 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20600: 0057aac5 44 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ 20601: 004eab99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 20602: 0053f8b1 396 FUNC GLOBAL DEFAULT 12 helper_bcdsr │ │ │ │ 20603: 00a9cc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20604: 00291c8d 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20605: 00ae9232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20606: 00a9bb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20607: 00291ba9 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20608: 00ab0354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20609: 00ae78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20610: 00ae9444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20611: 00a9f8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20612: 005cd7b1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20612: 005cd7d1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20613: 00aabac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20614: 0068e3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20614: 0068e3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 20615: 003fd1ad 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 20616: 006c7f69 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20616: 006c7fa1 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20617: 00aad388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 20618: 006d08f9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20619: 007201b5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20618: 006d0931 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20619: 007201ed 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20620: 00ae793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20621: 00ae7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20622: 00ae7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20623: 00aae658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20624: 00a9a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20625: 0060ec69 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20626: 006da4bd 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20627: 006dbd49 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20625: 0060ec89 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20626: 006da4f5 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20627: 006dbd81 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20628: 00ae6d6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20629: 00ae8982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20630: 00695bd5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20630: 00695c0d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20631: 00ae8700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20632: 009acd24 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20633: 00ae6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20634: 00aa91c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20635: 00a9cc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20636: 00a9b5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20637: 00ae8ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20638: 0069bdd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20638: 0069be09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20639: 00ae9924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 20640: 004eae95 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 20641: 004cf4d5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20642: 00ae77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20643: 00aaddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20644: 0047d1f1 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20645: 003fc681 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 20646: 00aafc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_PAPR_HCALL_EVENT │ │ │ │ 20647: 00ae7fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20648: 00aa5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20649: 00338f35 136 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20650: 00a9be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 20651: 00ae90a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20652: 006a9119 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20652: 006a9151 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20653: 00ae7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20654: 006b41dd 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20654: 006b4215 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20655: 00ae75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20656: 006ab9a9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20657: 0070f579 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20656: 006ab9e1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20657: 0070f5b1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20658: 0047769d 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 20659: 004babb5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20660: 0070c9b1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20661: 006ad7b1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20662: 006cbff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20660: 0070c9e9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20661: 006ad7e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20662: 006cc02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20663: 00a9d6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20664: 00a9c940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20665: 00a12b34 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20666: 00ae7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ - 20667: 008bf2b0 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ + 20667: 008bf2e8 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ 20668: 00aa5028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20669: 00aa2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_INT_MASK_EVENT │ │ │ │ 20670: 00aa6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_MSG_RECV_EVENT │ │ │ │ 20671: 00aa82b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20672: 006b68b9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20672: 006b68f1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20673: 00ae8724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20674: 00456715 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20675: 00ae7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20676: 002e3fc9 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20677: 00aaf048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20678: 00ae8d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20679: 0053ed45 296 FUNC GLOBAL DEFAULT 12 helper_bcdctn │ │ │ │ 20680: 004f42e1 352 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_one │ │ │ │ 20681: 00aa8334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20682: 00424fcd 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20683: 004739c1 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20684: 0068c139 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20684: 0068c171 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20685: 009940f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20686: 00ae6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20687: 0063f19d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20687: 0063f1bd 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ 20688: 0053efcd 392 FUNC GLOBAL DEFAULT 12 helper_bcdctz │ │ │ │ - 20689: 007115b1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20689: 007115e9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20690: 002880b9 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20691: 00528245 118 FUNC GLOBAL DEFAULT 12 helper_FNMADD │ │ │ │ 20692: 002afde5 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 20693: 004bcec1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ 20694: 008f84a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_adb_device │ │ │ │ - 20695: 006c64b1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20695: 006c64e9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20696: 00ae71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20697: 00aa2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20698: 0036d9dd 218 FUNC GLOBAL DEFAULT 12 etsec_write_miim │ │ │ │ 20699: 003d0e89 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20700: 00713289 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20701: 0072c119 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20700: 007132c1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20701: 0072c151 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20702: 00ae6d8d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20703: 00aab9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 20704: 00a9c6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20705: 00a9dc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20706: 006ad5f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20707: 006d3a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20708: 006ef3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20709: 006e6a0d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20710: 005edcf5 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20706: 006ad631 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20707: 006d3a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20708: 006ef419 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20709: 006e6a45 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20710: 005edd15 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20711: 00ab1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20712: 0036e249 228 FUNC GLOBAL DEFAULT 12 etsec_rx_ring_write │ │ │ │ 20713: 004e4c41 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20714: 00ab0534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20715: 00724c11 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20715: 00724c49 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20716: 002c46e1 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20717: 0053f7b5 252 FUNC GLOBAL DEFAULT 12 helper_bcdus │ │ │ │ 20718: 0036ca19 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20719: 006c3f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20719: 006c3fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20720: 00aabb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20721: 006d1ed5 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20721: 006d1f0d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20722: 002eca09 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ - 20723: 0057bd75 128 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ + 20723: 0057bd99 128 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ 20724: 00ab0214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20725: 006be8a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20725: 006be8e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20726: 0038f711 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 20727: 005a1e25 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 20727: 005a1e45 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 20728: 002d85e5 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 20729: 0044e3b5 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20730: 00aaa840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20731: 0048f0b1 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20732: 00ae84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20733: 00ab05a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20734: 009f76ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBEUQM │ │ │ │ @@ -20744,41 +20744,41 @@ │ │ │ │ 20740: 00ae7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20741: 00aa2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20742: 00ae9166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20743: 00ae7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20744: 00ae8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_XLATE_DSTATE │ │ │ │ 20745: 00a05e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEXQ │ │ │ │ 20746: 00ae6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20747: 006e0489 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 20748: 0057bb05 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ + 20747: 006e04c1 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20748: 0057bb29 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ 20749: 00ae863a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20750: 0071319d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20750: 007131d5 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20751: 00aa7d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20752: 006ef369 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20752: 006ef3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20753: 00a9ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20754: 005bf389 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20754: 005bf3a9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20755: 00ae6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 20756: 00715079 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20756: 007150b1 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20757: 00ae8c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20758: 00aa5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20759: 002c3909 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 20760: 0052d76d 272 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQPO │ │ │ │ - 20761: 00728095 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20761: 007280cd 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20762: 00aaff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20763: 00aa95d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20764: 00540bf5 24 FUNC GLOBAL DEFAULT 12 helper_load_dump_spr │ │ │ │ 20765: 00aa73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20766: 004a5679 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20767: 00437e05 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20768: 006efd65 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 20769: 0059f639 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20768: 006efd9d 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20769: 0059f659 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20770: 00ab0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20771: 00a9b730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20772: 009e1210 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20773: 006a1259 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20773: 006a1291 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20774: 00aa8474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20775: 002e872d 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20776: 00a9bc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20777: 00ae8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20778: 00aa8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20779: 00aaac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20780: 009ac854 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -20786,252 +20786,252 @@ │ │ │ │ 20782: 0028de85 26 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20783: 00aa88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 20784: 004e6b99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20785: 00aa3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20786: 00ae7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20787: 00aaa120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20788: 00ae8bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20789: 006aae81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20789: 006aaeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20790: 0028ec11 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20791: 0068f325 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20791: 0068f35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20792: 00ae8796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20793: 00ae8c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20794: 00aa115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20795: 00aa8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20796: 00aae844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20797: 00ab0464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 20798: 00a03638 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx0 │ │ │ │ 20799: 00a036bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx1 │ │ │ │ - 20800: 00721335 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20800: 0072136d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20801: 00ae932c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ 20802: 00a03740 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx3 │ │ │ │ - 20803: 0069cdb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20803: 0069cded 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20804: 00aa81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20805: 00491da1 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20806: 00ae6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20807: 005bab89 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20808: 006ea865 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20807: 005baba9 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20808: 006ea89d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20809: 00ae8c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20810: 00ae8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 20811: 004be0a9 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20812: 00ae8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20813: 006c6a95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20813: 006c6acd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20814: 00a9ae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20815: 007243f9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20815: 00724431 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20816: 00ae8f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20817: 00aa48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20818: 0072aa21 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20819: 00648681 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20820: 006c2825 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20818: 0072aa59 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20819: 006486a1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20820: 006c285d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20821: 00ae6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 20822: 00a035b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbsx │ │ │ │ 20823: 009ad04c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20824: 0027de71 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20825: 00ae91e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20826: 002803c9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20827: 00aa55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20828: 00ae9120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20829: 004ec90d 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20830: 00ae87dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 20831: 0085d4a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20832: 0071e065 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20833: 007196f1 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20834: 006d8a11 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20835: 006ab0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20836: 006bbe29 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20831: 0085d4dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20832: 0071e09d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20833: 00719729 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20834: 006d8a49 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20835: 006ab111 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20836: 006bbe61 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20837: 00ab2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20838: 006d3c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20838: 006d3c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20839: 002830a5 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20840: 00aa4578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20841: 0085d49c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20842: 0061fac9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20841: 0085d4d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20842: 0061fae9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20843: 00370b21 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 20844: 00aaad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20845: 00a016c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lswx │ │ │ │ 20846: 00277399 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20847: 00ae8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20848: 00ae80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20849: 00aa89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20850: 006bd795 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20850: 006bd7cd 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20851: 00aa9358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20852: 006d3b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20853: 00692a0d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20852: 006d3b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20853: 00692a45 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20854: 00ae811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20855: 00aab0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20856: 005e9619 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20856: 005e9639 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20857: 004ef819 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20858: 002e8e19 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20859: 00aad3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 20860: 0044e5bd 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20861: 00ae6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20862: 00aaeb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20863: 00aa92c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20864: 005bd3a1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20864: 005bd3c1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20865: 0038ff19 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20866: 00618a9d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20866: 00618abd 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20867: 00ae74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20868: 0026e7cd 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20869: 00ae7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20870: 00aaf3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20871: 00ae7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20872: 00ae92e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20873: 006c96cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20873: 006c9705 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 20874: 0044d32d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20875: 00ae71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20876: 00490b0d 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20877: 00ae6d3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20878: 00aa4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 20879: 00ae89e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20880: 00aaf0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20881: 00ab27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20882: 00a9febc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20883: 005d1cd5 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20883: 005d1cf5 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20884: 00466fb1 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20885: 00527669 16 FUNC GLOBAL DEFAULT 12 helper_reset_fpstatus │ │ │ │ 20886: 00ae6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20887: 00ae8f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20888: 00714ef9 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20888: 00714f31 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20889: 00a9d7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20890: 00aa5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20891: 009fea6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcds │ │ │ │ 20892: 00ab0524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20893: 00aa83d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20894: 004d5209 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20895: 00ae8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20896: 00683291 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20896: 006832c9 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20897: 002db4b9 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20898: 00a06a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_core_write_generic │ │ │ │ 20899: 00ae7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20900: 00ae724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20901: 002926e5 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20902: 009aa024 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 20903: 004d1859 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20904: 00aa137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 20905: 004dbb61 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20906: 00aac5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20907: 006e78d5 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20908: 0070d261 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20907: 006e790d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20908: 0070d299 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20909: 0028e7f9 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20910: 00284d71 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20911: 0043a019 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20912: 00ae7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20913: 00ae9164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20914: 004b42bd 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 20915: 00aa1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 20916: 00456875 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20917: 00aa8964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20918: 00ab0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20919: 0054211d 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tsr │ │ │ │ 20920: 0044609d 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20921: 00aaadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20922: 0070691d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20923: 005d6f85 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20922: 00706955 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20923: 005d6fa5 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20924: 00453121 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20925: 00aadd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20926: 006e1be1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20926: 006e1c19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20927: 00ae72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20928: 00ae8e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20929: 00ab0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20930: 00aa5038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20931: 00a9dd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 20932: 004d19a9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 20933: 00723e01 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20934: 005c0e25 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ - 20935: 0057c3c1 112 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ + 20933: 00723e39 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20934: 005c0e45 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20935: 0057c3e5 112 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ 20936: 004912bd 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20937: 00a0011c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzlsbb │ │ │ │ 20938: 0044a56d 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20939: 00ae773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20940: 007315fd 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20941: 0085dbcc 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20940: 00731635 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20941: 0085dc04 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20942: 00ae717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 20943: 0060aa01 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20943: 0060aa21 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20944: 00ae8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20945: 005c93cd 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20945: 005c93ed 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20946: 00a13034 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20947: 00ae826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_DSTATE │ │ │ │ 20948: 002baf35 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20949: 00695611 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20949: 00695649 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 20950: 0043baad 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20951: 00602e55 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20951: 00602e75 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20952: 00472069 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20953: 00ae92b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20954: 006fe571 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20954: 006fe5a9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20955: 009e7edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20956: 009e1184 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 20957: 00a9d820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20958: 00ae9940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20959: 0043b2cd 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 20960: 005b77d9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20961: 006ef41d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20960: 005b77f9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 20961: 006ef455 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20962: 00ae7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 20963: 0043bc45 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20964: 00ae8bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ 20965: 004f743d 228 FUNC GLOBAL DEFAULT 12 store_40x_dbcr0 │ │ │ │ - 20966: 006c3c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20966: 006c3cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20967: 00ae7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20968: 00600029 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20968: 00600049 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20969: 00ab00e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20970: 00ae90e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20971: 00ae9360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20972: 0071d691 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20972: 0071d6c9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 20973: 004e4199 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 20974: 00687d61 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 20974: 00687d99 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 20975: 0043bb61 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 20976: 00ab15a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 20977: 00aab5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 20978: 00aa4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 20979: 00ae7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 20980: 00ae73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 20981: 00aad248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 20982: 00ae6d50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 20983: 006daddd 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 20984: 00734e49 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 20983: 006dae15 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 20984: 00734e81 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 20985: 00ae8ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 20986: 006b65b5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 20987: 006f0b39 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 20986: 006b65ed 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 20987: 006f0b71 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 20988: 0043b315 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 20989: 005bef41 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 20990: 005f8985 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 20991: 006e174d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 20992: 005e1945 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 20989: 005bef61 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 20990: 005f89a5 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 20991: 006e1785 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 20992: 005e1965 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 20993: 002be665 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 20994: 002af699 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 20995: 006a8a01 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 20995: 006a8a39 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 20996: 00ae8676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 20997: 006d3815 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 20997: 006d384d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ 20998: 00aa6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UPDATE_MAPPINGS_EVENT │ │ │ │ - 20999: 006f3f99 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 20999: 006f3fd1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21000: 00aa58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21001: 00aab080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21002: 0060271d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21002: 0060273d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21003: 00aae208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21004: 009e5004 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21005: 003735f5 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21006: 00469185 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21007: 00ae990a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21008: 006d181d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21008: 006d1855 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21009: 00ae7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21010: 00ae81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 21011: 00ae8896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21012: 00708ec1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21012: 00708ef9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21013: 0047776d 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21014: 006a9f85 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21015: 0067aa7d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21016: 005fa611 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21014: 006a9fbd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21015: 0067aab5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21016: 005fa631 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21017: 0039ac71 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21018: 005c5365 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21018: 005c5385 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21019: 0034ddf9 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21020: 00ae878c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21021: 00ae855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ 21022: 00a01538 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmadddp │ │ │ │ - 21023: 005f6669 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21023: 005f6689 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21024: 00ae991c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21025: 004d5305 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21026: 006a4705 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21026: 006a473d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21027: 008f81d0 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 21028: 00ae7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21029: 009e7e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21030: 003d9905 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21031: 00ae920e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21032: 004610f9 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21033: 00ae76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -21040,266 +21040,266 @@ │ │ │ │ 21036: 00ae83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 21037: 00ae73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21038: 00a9f760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21039: 00ae7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21040: 00ae6d3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21041: 00ae7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21042: 00ae8c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 21043: 006e08f1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21043: 006e0929 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21044: 00aaca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21045: 00528155 118 FUNC GLOBAL DEFAULT 12 helper_FMADD │ │ │ │ 21046: 00ae905e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_NMI_EXCEPTION_DSTATE │ │ │ │ 21047: 00ae8c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21048: 004e7985 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21049: 00ab08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21050: 00ae915e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21051: 00489f05 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21052: 00697ee1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21052: 00697f19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21053: 004e98d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 21054: 0071b5d9 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21054: 0071b611 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21055: 00a9bdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21056: 00392b9d 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21057: 00ae99d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21058: 00397295 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21059: 0049e7fd 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21060: 006ff43d 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21060: 006ff475 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21061: 009ad3ac 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21062: 0025ca45 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21063: 00a9f1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21064: 0064be35 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21064: 0064be55 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 21065: 0053df75 90 FUNC GLOBAL DEFAULT 12 helper_vsum4ubs │ │ │ │ 21066: 00538705 84 FUNC GLOBAL DEFAULT 12 helper_VSUBSBS │ │ │ │ - 21067: 006ab359 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21067: 006ab391 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21068: 00ae729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21069: 00a9cc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21070: 006b7395 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21070: 006b73cd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21071: 00441819 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21072: 004ef21d 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21073: 00ae87fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21074: 00599191 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21074: 005991b1 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21075: 00a9b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21076: 00ae835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21077: 00ae8c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21078: 00aac410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21079: 00aad998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21080: 004e9d81 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21081: 00aab620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21082: 00734a71 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21082: 00734aa9 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21083: 00ab20d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21084: 00a9b990 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21085: 00a9c218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21086: 0031d501 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21087: 00aa06ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21088: 00aae318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21089: 00a9feec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21090: 005c51ed 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21090: 005c520d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21091: 00ae72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21092: 00ab181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21093: 00ae878e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 21094: 0068d9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21094: 0068da0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21095: 0025e049 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21096: 00aac8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21097: 00ae85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21098: 009f3780 132 OBJECT GLOBAL DEFAULT 24 helper_info_PEXTD │ │ │ │ 21099: 0039a70d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21100: 00a9beb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21101: 006d6959 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21101: 006d6991 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21102: 00ae90e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21103: 00aa4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21104: 00ae717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21105: 00ae8a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21106: 005a9a7d 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21106: 005a9a9d 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21107: 00479cc5 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21108: 0032d681 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21109: 0025c355 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21110: 00aa9fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21111: 00ae7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21112: 00aa3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21113: 006010e5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21113: 00601105 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21114: 00ab0204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21115: 004ead91 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21116: 005c2841 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21116: 005c2861 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21117: 00a9ea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21118: 002bcc11 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21119: 00ae7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21120: 00ae8ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21121: 00a9f8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21122: 00281091 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21123: 00ae8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21124: 00ae75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21125: 00aaa8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21126: 0071da61 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21127: 007248a9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21128: 006ab061 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21126: 0071da99 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21127: 007248e1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21128: 006ab099 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21129: 00ae72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21130: 00ae7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21131: 00aaac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21132: 00538e41 124 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp_dot │ │ │ │ 21133: 009f4800 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSWS │ │ │ │ 21134: 00a9ad94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21135: 00aacac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21136: 00ae8854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21137: 00603055 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21137: 00603075 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21138: 00aaaf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21139: 00ae844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21140: 00aac078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21141: 0039b819 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21142: 00a0200c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststeq │ │ │ │ 21143: 00ae8a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21144: 00aac930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21145: 00aae9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21146: 006d6be9 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21146: 006d6c21 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21147: 004ecae5 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21148: 00542205 172 FUNC GLOBAL DEFAULT 12 helper_store_dcr │ │ │ │ 21149: 00ae8900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21150: 00aa8584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21151: 00a9bf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21152: 002e97dd 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21153: 00ae837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21154: 0067c015 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21154: 0067c04d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21155: 00ae7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21156: 00aa40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21157: 00326779 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21158: 0068b069 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21158: 0068b0a1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21159: 0053ff65 152 FUNC GLOBAL DEFAULT 12 helper_vpermxor │ │ │ │ 21160: 00ae7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21161: 009fc444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctuxs │ │ │ │ 21162: 009e7dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21163: 00aa3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21164: 00ae7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21165: 005c01a9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21165: 005c01c9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21166: 00ab2cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21167: 004b3751 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21168: 002afe51 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21169: 0028e1a5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21170: 00aa41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21171: 00ae9314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21172: 00a9ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21173: 00731969 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21173: 007319a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21174: 00a9bb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21175: 00ae8936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21176: 0027ce69 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21177: 00ae7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21178: 006dbb45 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21178: 006dbb7d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21179: 00aa82c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21180: 00ac5874 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21181: 008b062c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21181: 008b0664 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21182: 00ab27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21183: 005e22ed 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 21184: 005f530d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21183: 005e230d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21184: 005f532d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21185: 0044e1f9 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 21186: 0070f509 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21186: 0070f541 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21187: 00ae8d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21188: 00aa88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21189: 006e5b45 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21190: 0069b311 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21189: 006e5b7d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21190: 0069b349 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21191: 0046ab31 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21192: 00ae7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21193: 00aa9fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21194: 00aa7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21195: 005c163d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21196: 006bae9d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21197: 006d3135 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21195: 005c165d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21196: 006baed5 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21197: 006d316d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21198: 00ae7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21199: 00a9a39c 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21200: 00a9eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21201: 006f08dd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21201: 006f0915 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21202: 00ae87c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21203: 00ae875c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21204: 00ae7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21205: 00371351 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21206: 006acf29 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21206: 006acf61 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21207: 002c48bd 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21208: 00aa0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 21209: 006e9319 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21209: 006e9351 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21210: 00ae6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21211: 00ae79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21212: 00460f91 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21213: 00ae6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21214: 006fea85 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 21215: 006ef0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21214: 006feabd 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21215: 006ef10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21216: 00ae6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21217: 00aa9e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21218: 00ae8bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ - 21219: 005865dd 128 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ + 21219: 005865fd 128 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ 21220: 00a9b154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21221: 00a9bef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21222: 00ae72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21223: 004bb129 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21224: 00ae8a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21225: 00ae7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21226: 00ae7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21227: 004eaae5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 21228: 009fff0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststgt │ │ │ │ 21229: 009febf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsaddqp │ │ │ │ - 21230: 007241b5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21230: 007241ed 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21231: 009f288c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPUQZ │ │ │ │ 21232: 00ae7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21233: 00aa51a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21234: 004768a9 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 21235: 0071dfdd 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21235: 0071e015 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21236: 00aa26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21237: 00aa40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21238: 00ae91ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21239: 00ae83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21240: 00ae93d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21241: 00ae7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21242: 0067ae35 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21242: 0067ae6d 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21243: 004d5175 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ 21244: 00ae81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_MAP_DSTATE │ │ │ │ - 21245: 006db2e9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21245: 006db321 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21246: 00489f61 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21247: 00aab7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21248: 002a3861 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21249: 005c0349 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21249: 005c0369 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21250: 00424add 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21251: 00ae7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21252: 00aa90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21253: 0028b93d 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21254: 0046e211 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21255: 005e0a59 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21255: 005e0a79 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21256: 00ae817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 21257: 00406f25 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21258: 00ae7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21259: 00a9b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21260: 00aa7f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21261: 00ae8904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21262: 005ccec5 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21263: 006ad005 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21262: 005ccee5 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21263: 006ad03d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21264: 004e584d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21265: 002a9bfd 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21266: 00ae8a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21267: 00aa08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21268: 00aad838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21269: 00715071 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21269: 007150a9 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21270: 00406ffd 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21271: 00aa5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21272: 00aa1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21273: 00aa0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21274: 0072d2ed 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21274: 0072d325 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 21275: 004f7ee5 28 FUNC GLOBAL DEFAULT 12 ppc_decr_clear_on_delivery │ │ │ │ - 21276: 0070c745 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21276: 0070c77d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21277: 00ab17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21278: 0027df31 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21279: 003969f5 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21280: 00ae848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21281: 0028e561 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 21282: 006da869 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21282: 006da8a1 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21283: 00aac4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21284: 008b3cf8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21284: 008b3d30 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21285: 00ae8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_DSTATE │ │ │ │ 21286: 00aa2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21287: 00aa9538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21288: 0060b8c1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21288: 0060b8e1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21289: 00aa2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21290: 00406f91 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21291: 004e9765 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21292: 003d8a1d 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21293: 00444d19 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21294: 00702e85 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21294: 00702ebd 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21295: 0044b4c5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21296: 00a9fe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21297: 002cc571 466 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 21298: 00ae89e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21299: 00ae7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21300: 00ae88a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21301: 00aae0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -21310,71 +21310,71 @@ │ │ │ │ 21306: 009fbe98 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxds │ │ │ │ 21307: 00aa7f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21308: 0025c8b9 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21309: 00ae8c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21310: 00ae6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21311: 003fd0ad 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21312: 00ae7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21313: 00699df9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21313: 00699e31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21314: 00ae7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21315: 00a9fc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21316: 00aa13cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21317: 00ab0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21318: 002b5601 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21319: 002b4271 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21320: 00aa3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21321: 002e8ef1 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21322: 00619345 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21322: 00619365 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21323: 00aa8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21324: 00aa0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21325: 006dd17d 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21325: 006dd1b5 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21326: 00ae6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21327: 005c456d 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21328: 0068d8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21327: 005c458d 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21328: 0068d91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21329: 00aa8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21330: 00ae8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21331: 00ae9020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21332: 002c4bd9 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21333: 00aa3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21334: 00ae8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21335: 00ae7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21336: 0060e859 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21336: 0060e879 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21337: 00ae8aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21338: 00aa21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21339: 0031d239 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21340: 005387b1 88 FUNC GLOBAL DEFAULT 12 helper_VSUBSHS │ │ │ │ 21341: 00a9e6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21342: 00451561 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21343: 00ae8778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21344: 00ae7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21345: 00a9ac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21346: 00aaca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21347: 007139d1 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21348: 005f35ad 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21347: 00713a09 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21348: 005f35cd 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21349: 00a9f260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21350: 0051e2a5 100 FUNC GLOBAL DEFAULT 12 ppc_maybe_interrupt │ │ │ │ 21351: 0027ddb1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21352: 00aa1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21353: 00a9bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21354: 00a9a43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21355: 004d2545 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21356: 00a9c420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21357: 00ab1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 21358: 00aa1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 21359: 00aaf97c 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 21360: 00aa81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21361: 00aa57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ - 21362: 0057cb41 218 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ + 21362: 0057cb65 218 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ 21363: 00ae8c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21364: 00497e6d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21365: 004ea139 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21366: 00a9bb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 21367: 006ed685 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21367: 006ed6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21368: 00ae8a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ - 21369: 00677f6d 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21369: 00677fa5 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21370: 00ae7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21371: 00442601 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21372: 00ab2374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21373: 009efe38 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21374: 00a069c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXPERMX │ │ │ │ 21375: 00529e4d 98 FUNC GLOBAL DEFAULT 12 helper_efdctsf │ │ │ │ 21376: 00ab0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ @@ -21386,21 +21386,21 @@ │ │ │ │ 21382: 003d724d 96 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 21383: 00ae8db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21384: 009ace7c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21385: 00aa8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21386: 00aab6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21387: 004be9b5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21388: 004276a1 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ - 21389: 00580541 152 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ + 21389: 00580561 152 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ 21390: 00281571 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21391: 0068e155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21391: 0068e18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21392: 00ae764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21393: 00ad728c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21394: 00a9d930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21395: 006d5369 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21395: 006d53a1 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21396: 00ab1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21397: 00ae826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_DSTATE │ │ │ │ 21398: 003735f9 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21399: 009f30cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsf │ │ │ │ 21400: 00388d31 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21401: 00ae999e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21402: 00ae8b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21415,53 +21415,53 @@ │ │ │ │ 21411: 00ae8daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21412: 00533245 404 FUNC GLOBAL DEFAULT 12 helper_xsrqpxp │ │ │ │ 21413: 009e9cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21414: 002e60ed 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21415: 00aa9158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21416: 00a9ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21417: 00aafc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_EVENT │ │ │ │ - 21418: 006bc355 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21418: 006bc38d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21419: 00aa6714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21420: 00ae6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21421: 00ae7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21422: 00ae8e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21423: 00aabb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21424: 00ab0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21425: 00ae890a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21426: 00ab0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21427: 00aa4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21428: 009eb584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21429: 006aadcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21430: 0070e8ed 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21429: 006aae05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21430: 0070e925 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21431: 00ae726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21432: 006148fd 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21432: 0061491d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21433: 00aa6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21434: 0028252d 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21435: 005aa649 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21435: 005aa669 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21436: 00ae8a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 21437: 00aae5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21438: 00ae6ac2 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 21439: 0072d6d1 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 21439: 0072d709 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 21440: 00ab06c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21441: 00a9aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21442: 00ae91e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21443: 00ae7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21444: 00aaabb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 21445: 0037103d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_msix_vector │ │ │ │ 21446: 00396ee1 94 FUNC GLOBAL DEFAULT 12 pci_bridge_disable_base_limit │ │ │ │ 21447: 004da535 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 21448: 00370fd9 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 21449: 00ae80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21450: 00a9b6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21451: 002bd709 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21452: 0038fcd9 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21453: 002e3eb5 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 21454: 0061f32d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21455: 006c2661 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21456: 005f35cd 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21454: 0061f34d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21455: 006c2699 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21456: 005f35ed 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21457: 00aae248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21458: 002c046d 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21459: 00ae7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21460: 00ae941c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21461: 00a047c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_CDTBCD │ │ │ │ 21462: 00529eb1 98 FUNC GLOBAL DEFAULT 12 helper_efdctuf │ │ │ │ 21463: 00499eb5 3740 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ @@ -21469,28 +21469,28 @@ │ │ │ │ 21465: 00ae7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 21466: 00ae8efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21467: 00aa3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21468: 00ae7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21469: 004eaa15 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 21470: 00ae72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21471: 00aa9f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21472: 0068e989 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21472: 0068e9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 21473: 0044e3ed 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21474: 00a9b1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21475: 009ffe88 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststlt │ │ │ │ 21476: 00a9be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21477: 009e5bbc 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21478: 006a142d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21478: 006a1465 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21479: 00ae7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21480: 00ab0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21481: 00ae8b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21482: 00ae9480 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21483: 006a2bf1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21484: 00714491 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21485: 0072f1e1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21483: 006a2c29 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21484: 007144c9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21485: 0072f219 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21486: 00ae90de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21487: 00aae5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21488: 009f3150 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuf │ │ │ │ 21489: 0052631d 280 FUNC GLOBAL DEFAULT 12 helper_DIEXQ │ │ │ │ 21490: 002aeda1 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 21491: 004cf691 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21492: 00aac890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ @@ -21508,16 +21508,16 @@ │ │ │ │ 21504: 00ae7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21505: 004d7151 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21506: 002ec3d9 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ 21507: 00aa6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_EXCP_EVENT │ │ │ │ 21508: 00524dc9 200 FUNC GLOBAL DEFAULT 12 helper_DRINTNQ │ │ │ │ 21509: 009f5a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2 │ │ │ │ 21510: 009f8874 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQDP │ │ │ │ - 21511: 006a1485 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21512: 005c1c45 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21511: 006a14bd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21512: 005c1c65 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21513: 00ae939c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21514: 00aa06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21515: 0039cb85 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21516: 00ab2d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21517: 009acaf0 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21518: 00aaddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 21519: 004e5911 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ @@ -21528,119 +21528,119 @@ │ │ │ │ 21524: 00aa87d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21525: 00ae8862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21526: 00ab1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21527: 004d79e5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21528: 00291db1 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21529: 0028a4a1 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21530: 00ae8f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21531: 0085d47c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21531: 0085d4b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21532: 004206d5 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 21533: 0046e141 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21534: 00ae7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21535: 00ae91ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 21536: 0043c331 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21537: 0042f321 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21538: 00338d25 104 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21539: 003ac5fd 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 21540: 00450cfd 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21541: 00aa41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21542: 00ae8b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 21543: 004e7369 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21544: 0071d051 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21545: 008bf4e4 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ + 21544: 0071d089 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21545: 008bf51c 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ 21546: 004e605d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21547: 00676e89 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21547: 00676ec1 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21548: 004a3e2d 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21549: 00ab1e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21550: 00398a41 182 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ - 21551: 0072b289 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21551: 0072b2c1 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21552: 00ae90a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21553: 004eac85 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 21554: 00aa8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21555: 00497961 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21556: 00ae856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21557: 00ae7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21558: 00a9a2a8 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21559: 005c7a05 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21559: 005c7a25 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21560: 009e8e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21561: 00aa2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21562: 00ae7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21563: 00a9be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21564: 0042e845 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21565: 00456781 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21566: 00aa061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 21567: 00ae7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ - 21568: 005878a5 148 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ + 21568: 005878c5 148 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ 21569: 00ae894c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21570: 0036c609 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21571: 009e8614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21572: 005fc2b5 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21572: 005fc2d5 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21573: 00aa724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_EVENT │ │ │ │ 21574: 00ae8dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21575: 0067aa95 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21575: 0067aacd 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21576: 00ae70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21577: 00ae7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21578: 006ae0cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21578: 006ae105 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21579: 00aa157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21580: 00ae902e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21581: 00aa005c 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21582: 0068cc75 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21582: 0068ccad 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21583: 002ef411 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21584: 004d1d11 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21585: 0060d4a1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21585: 0060d4c1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21586: 00ae7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21587: 00ae9098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21588: 00492b75 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21589: 00ae882a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21590: 00aa4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21591: 006b08bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21592: 005ae30d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21593: 006beead 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21591: 006b08f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21592: 005ae32d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21593: 006beee5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21594: 00aae874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21595: 0070cf81 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21595: 0070cfb9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21596: 00a9e4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21597: 00a9bc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ - 21598: 00581a0d 168 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ + 21598: 00581a2d 168 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ 21599: 00ae874c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 21600: 004e8911 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 21601: 00443875 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21602: 006d1bbd 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21602: 006d1bf5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21603: 00a9e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21604: 00a9ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21605: 006ea3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21606: 00615f19 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21605: 006ea3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21606: 00615f39 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21607: 0043a4a5 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21608: 00ae70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21609: 00ae6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21610: 00ae9172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21611: 0061da89 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21611: 0061daa9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21612: 00aaa4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 21613: 003950ad 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 21614: 005e1711 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21614: 005e1731 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21615: 00ae7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21616: 004eddbd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21617: 002e83cd 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 21618: 0061f1b1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21618: 0061f1d1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21619: 00a9b960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21620: 00452ca1 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21621: 00413869 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21622: 00aaaae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 21623: 0044b48d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21624: 00ae766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21625: 00aa5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21626: 00ae8840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21627: 005c4abd 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21627: 005c4add 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21628: 00ae6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21629: 0070980d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21629: 00709845 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21630: 00ae8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21631: 0047ab7d 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21632: 00aa6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_ID_READ_EVENT │ │ │ │ 21633: 002c0011 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21634: 004916fd 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21635: 00723479 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21635: 007234b1 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21636: 00ae6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21637: 00a9bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 21638: 004cbe79 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21639: 00aa5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21640: 00ab2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21641: 0048a54d 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21642: 00aa65d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ @@ -21648,106 +21648,106 @@ │ │ │ │ 21644: 00aac440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21645: 00aaaa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21646: 009e8ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21647: 00ae8860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21648: 00ae8714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21649: 00438049 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21650: 00a9bc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21651: 005ededd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21652: 0071d739 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21653: 00709449 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21651: 005edefd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21652: 0071d771 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21653: 00709481 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21654: 003fc325 96 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_register_listener │ │ │ │ 21655: 00ae8f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21656: 00ae8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21657: 00615b5d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21657: 00615b7d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21658: 002b4215 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 21659: 004e90d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21660: 007066e1 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21660: 00706719 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21661: 009e8278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21662: 00ae8f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21663: 006a93d9 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21663: 006a9411 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21664: 00ae8c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21665: 005cbdf9 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21665: 005cbe19 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21666: 0039b9b9 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21667: 00aab640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21668: 00aa48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21669: 00465791 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21670: 00ae91a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21671: 004d6885 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21672: 00a9e6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21673: 006ff075 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21674: 005f8c09 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21675: 006e79dd 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21673: 006ff0ad 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21674: 005f8c29 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21675: 006e7a15 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21676: 00a9c400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 21677: 00aab7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21678: 003ab50d 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21679: 00a9c3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21680: 00aa4ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21681: 00aabb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21682: 003297b9 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ 21683: 00ae7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DSTATE │ │ │ │ - 21684: 006bb385 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21684: 006bb3bd 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 21685: 004b9b51 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21686: 00ae740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21687: 00ab0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21688: 00ae8eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 21689: 0064cfc9 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21690: 005e9c51 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21689: 0064cfe9 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21690: 005e9c71 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21691: 00ae6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21692: 0039be01 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21693: 005a839d 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21694: 007020e9 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21693: 005a83bd 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21694: 00702121 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21695: 00a01328 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmaddsp │ │ │ │ 21696: 00ae7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21697: 00292a9d 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21698: 0072a799 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21699: 005d0025 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21700: 006d37d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21698: 0072a7d1 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21699: 005d0045 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21700: 006d3811 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21701: 0043a901 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21702: 009f6d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDMI │ │ │ │ 21703: 004e7dfd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21704: 007002d1 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21704: 00700309 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21705: 00ae9328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21706: 00ae7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21707: 00aac9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21708: 00aa8764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21709: 00ae8ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21710: 00ae7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21711: 00498fc1 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21712: 004d35f9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21713: 00a9b0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21714: 004ea849 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 21715: 0068fc3d 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21715: 0068fc75 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21716: 0053b46d 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_comp │ │ │ │ 21717: 003d716d 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21718: 00ae7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21719: 0039098d 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21720: 00aa4b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21721: 002f16b9 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21722: 00735f25 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21722: 00735f5d 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21723: 00ae7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21724: 005d7271 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21724: 005d7291 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21725: 00ae8770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21726: 00464395 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21727: 004f00fd 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21728: 00694189 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21728: 006941c1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21729: 00aa6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_WRITEB_EVENT │ │ │ │ 21730: 00a12ae8 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21731: 00aa004c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21732: 00ae8e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21733: 005bd3e9 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21733: 005bd409 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21734: 00aa29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21735: 00aaa610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21736: 004ef5e5 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21737: 00456dc5 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21738: 009aca48 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21739: 009ec9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21740: 0070de0d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21741: 005d3a9d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21742: 0072f121 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21740: 0070de45 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21741: 005d3abd 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21742: 0072f159 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21743: 00ae70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 21744: 00ae8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21745: 0042cc2d 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 21746: 00443c29 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21747: 00ae7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 21748: 004e95d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21749: 0029ec55 140 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -21757,547 +21757,547 @@ │ │ │ │ 21753: 00ae86f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21754: 00ae71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21755: 00ae865a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21756: 0038ebe5 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21757: 009f6e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDNM │ │ │ │ 21758: 00a9b770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21759: 009f9450 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_trace │ │ │ │ - 21760: 005a86c5 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21760: 005a86e5 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21761: 00437b1d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21762: 00ae7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21763: 0026f0a1 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21764: 00aa125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21765: 00ae7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21766: 00a9b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21767: 00458d29 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21768: 00aa22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21769: 004ea041 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 21770: 00aa8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21771: 00ae8820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21772: 005d5fbd 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21772: 005d5fdd 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21773: 009f5b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GER │ │ │ │ 21774: 00aaf348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21775: 00720d25 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21775: 00720d5d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21776: 00540e65 2 FUNC GLOBAL DEFAULT 12 helper_fscr_facility_check │ │ │ │ 21777: 004e8d79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21778: 00a9ae44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21779: 004d6fd9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21780: 00ae8b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21781: 006f3495 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21781: 006f34cd 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21782: 00a9c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21783: 0028d651 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21784: 006bcc01 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21784: 006bcc39 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21785: 00ae8bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21786: 00ae8e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21787: 00aab810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21788: 00ae75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 21789: 004508b9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21790: 00ae84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21791: 006a1e89 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21791: 006a1ec1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21792: 0028967d 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21793: 006cc295 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21793: 006cc2cd 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21794: 00ae940a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 21795: 004d7869 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21796: 00ae99e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21797: 005ffe61 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21798: 005aa8c1 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21797: 005ffe81 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21798: 005aa8e1 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21799: 00ae6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21800: 00ae733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21801: 00ae7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21802: 006cd075 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21802: 006cd0ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21803: 00ae7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21804: 006e05a1 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21804: 006e05d9 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21805: 00aaaf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21806: 006e11e9 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21807: 006d8ae1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21806: 006e1221 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21807: 006d8b19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21808: 00aabeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21809: 00aa5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 21810: 004b9a2d 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21811: 00700acd 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21811: 00700b05 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21812: 00ae90ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21813: 006cbadd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21813: 006cbb15 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 21814: 004bcf39 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21815: 006f1489 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21815: 006f14c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21816: 004d2415 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21817: 00aa72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_WRITE_EVENT │ │ │ │ 21818: 00ae89b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21819: 00ae8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21820: 00aaa380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21821: 00412bc9 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 21822: 004d067d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21823: 0046a4ed 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21824: 006e2f79 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21825: 006a3531 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21824: 006e2fb1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21825: 006a3569 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21826: 0038aecd 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21827: 00ae8520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21828: 0048562d 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21829: 0070396d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21829: 007039a5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21830: 00ae78de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21831: 00ae8980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21832: 00a04ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPD │ │ │ │ 21833: 00aa2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21834: 0064e775 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21835: 0061527d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21834: 0064e795 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21835: 0061529d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21836: 00ab00d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21837: 006dbdf9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21838: 006c09bd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21837: 006dbe31 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21838: 006c09f5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21839: 00aa22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 21840: 00ae8faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 21841: 006fe65d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21841: 006fe695 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21842: 00ab0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21843: 00ae7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 21844: 004ba4d9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21845: 00ae6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21846: 009ad364 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21847: 00aa4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21848: 00ae90ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21849: 0070ca71 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21850: 00693a91 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21849: 0070caa9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21850: 00693ac9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21851: 00ae6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21852: 00aa58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21853: 00279669 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21854: 00ae7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21855: 006216bd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21856: 008b3c98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21855: 006216dd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21856: 008b3cd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21857: 00aa5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21858: 006ffb8d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21859: 0061ca99 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21858: 006ffbc5 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21859: 0061cab9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21860: 00ae7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21861: 005edbe1 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21861: 005edc01 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21862: 00ae8eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21863: 006acff5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21864: 0064e909 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21863: 006ad02d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21864: 0064e929 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21865: 0099e040 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21866: 00aaf7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21867: 006dfad5 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21867: 006dfb0d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 21868: 00ab0244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21869: 006c7671 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21869: 006c76a9 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21870: 00a9c8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21871: 00ae7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21872: 006f4431 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21872: 006f4469 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21873: 00ae8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21874: 0069f459 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21874: 0069f491 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 21875: 00491931 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21876: 00ae7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21877: 00ae7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21878: 00ab2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21879: 00aaf618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21880: 00ae99f0 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21881: 00ae7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21882: 002e2fb1 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 21883: 0042946d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21884: 00436f79 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21885: 00ae8cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21886: 005aa379 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21886: 005aa399 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21887: 004da5b1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21888: 00ae6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21889: 0061d509 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21889: 0061d529 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21890: 00aa8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21891: 00ae861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21892: 00ae84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21893: 00639de1 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 21894: 0072f2c5 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21893: 00639e01 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21894: 0072f2fd 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21895: 00a9aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 21896: 0044e185 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21897: 00a9a4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21898: 00ae85fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21899: 003fcf29 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21900: 006bff45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21900: 006bff7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 21901: 004e1481 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21902: 005c6131 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21902: 005c6151 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21903: 00aa6f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIM_EVENT │ │ │ │ 21904: 009a3714 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_timebase │ │ │ │ 21905: 00ae8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21906: 00ae8a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21907: 00ae8a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 21908: 004f8ca9 16 FUNC GLOBAL DEFAULT 12 ppc_irq_reset │ │ │ │ - 21909: 0064028d 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21909: 006402ad 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21910: 005269e5 240 FUNC GLOBAL DEFAULT 12 helper_CBCDTD │ │ │ │ - 21911: 00730c01 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21911: 00730c39 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21912: 004917cd 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21913: 00aa5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21914: 003da27d 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21915: 0041fb31 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21916: 00aad958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21917: 00ae8758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21918: 00aa5118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 21919: 00ac55a0 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 21920: 0047d2e1 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21921: 0045b269 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21922: 00aa5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 21923: 004e1811 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 21924: 00ae8bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 21925: 0029f9e9 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 21926: 0068f1f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 21926: 0068f231 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 21927: 00ae840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 21928: 00ae85e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 21929: 00ab1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 21930: 0026e685 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 21931: 00aa05cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 21932: 0057af19 200 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ + 21932: 0057af3d 200 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ 21933: 00396d55 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 21934: 004bc6fd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 21935: 00ae8942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 21936: 00aaefb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 21937: 005fa1a1 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 21938: 005f28fd 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 21937: 005fa1c1 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 21938: 005f291d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 21939: 00aac570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 21940: 00ae8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 21941: 005dd39d 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 21941: 005dd3bd 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 21942: 00ae85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 21943: 00ae7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 21944: 00ae7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 21945: 00464a31 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 21946: 00707789 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 21946: 007077c1 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 21947: 004e55c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 21948: 005cd139 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 21948: 005cd159 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 21949: 004372d1 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 21950: 00586079 516 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ + 21950: 00586099 516 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ 21951: 00ae6daa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 21952: 00ae8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_PACKAGE_TO_PATH_DSTATE │ │ │ │ 21953: 0031d1f9 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 21954: 006fed0d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 21954: 006fed45 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 21955: 00ae76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 21956: 005818bd 168 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ - 21957: 0060198d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 21956: 005818dd 168 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ + 21957: 006019ad 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 21958: 00aa07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 21959: 009e049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 21960: 00ae8738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 21961: 00ae78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 21962: 009ac534 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 21963: 00ab0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21964: 004e6829 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 21965: 00490f85 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 21966: 00281de9 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 21967: 00ae7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 21968: 00ae93ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 21969: 00ae7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 21970: 005aac3d 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 21970: 005aac5d 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 21971: 00ae7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 21972: 00524c25 236 FUNC GLOBAL DEFAULT 12 helper_DRINTXQ │ │ │ │ 21973: 00ae8ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 21974: 004bd2c9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 21975: 002b5321 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 21976: 00aa39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 21977: 00ae87b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 21978: 004da62d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 21979: 00aa5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 21980: 00ae8e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 21981: 004cc0c9 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 21982: 0060d7fd 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 21982: 0060d81d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 21983: 009f2784 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEXTRACTUW │ │ │ │ 21984: 00aae1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 21985: 00ae8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 21986: 002b5645 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 21987: 00618ce1 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 21987: 00618d01 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 21988: 00ae6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 21989: 009e80ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 21990: 006ab691 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 21990: 006ab6c9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 21991: 00ae7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 21992: 00673e29 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 21992: 00673e61 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 21993: 00ae725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 21994: 004bd141 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 21995: 00a9eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 21996: 0071aea9 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 21996: 0071aee1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 21997: 004e7605 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 21998: 005f8815 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 21999: 006bb099 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22000: 005863a1 160 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ + 21998: 005f8835 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 21999: 006bb0d1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22000: 005863c1 160 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ 22001: 00ae82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_WRITE_DSTATE │ │ │ │ - 22002: 00710745 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22003: 00697ed1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22002: 0071077d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22003: 00697f09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22004: 00ae7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22005: 0053d7a9 54 FUNC GLOBAL DEFAULT 12 helper_vextractd │ │ │ │ 22006: 00ae6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22007: 00ae7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22008: 009f7038 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZB │ │ │ │ 22009: 00ae893a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22010: 00aada88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22011: 00ab0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22012: 00aa1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22013: 003d7835 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22014: 0060c6fd 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22014: 0060c71d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22015: 002accc9 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22016: 004e6679 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22017: 004e12f1 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22018: 00284ab1 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22019: 005c83d9 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22019: 005c83f9 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22020: 002bc125 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ 22021: 005291bd 54 FUNC GLOBAL DEFAULT 12 helper_efscfsf │ │ │ │ - 22022: 006b68a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22022: 006b68e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22023: 009f6fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZH │ │ │ │ 22024: 00529165 14 FUNC GLOBAL DEFAULT 12 helper_efscfsi │ │ │ │ - 22025: 006d3ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22025: 006d3edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22026: 00ab172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22027: 00aa079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22028: 0053934d 236 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8 │ │ │ │ 22029: 00aabb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22030: 009ec70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22031: 00ae898c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22032: 00a9f444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22033: 0043d591 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22034: 00ae828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_PUT_DSTATE │ │ │ │ 22035: 0039bf1d 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22036: 004a6049 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22037: 00ae7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22038: 006ccae5 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22038: 006ccb1d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22039: 00541d69 4 FUNC GLOBAL DEFAULT 12 helper_store_atbl │ │ │ │ 22040: 00a9b1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22041: 00aad988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22042: 009f6f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZW │ │ │ │ 22043: 00538871 102 FUNC GLOBAL DEFAULT 12 helper_VSUBSWS │ │ │ │ 22044: 00a12a68 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 22045: 0053fe31 306 FUNC GLOBAL DEFAULT 12 helper_vshasigmad │ │ │ │ 22046: 00aa130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22047: 00aa4a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22048: 0061c8e9 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22049: 005c68a9 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22048: 0061c909 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22049: 005c68c9 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22050: 00aae4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22051: 00aac630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22052: 00ae93c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ - 22053: 0057b141 120 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ + 22053: 0057b165 120 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ 22054: 00541d6d 4 FUNC GLOBAL DEFAULT 12 helper_store_atbu │ │ │ │ 22055: 00aabf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22056: 004d1901 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22057: 009e06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22058: 00ae928c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22059: 004062a9 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22060: 00ab22e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22061: 0041b309 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22062: 00ab13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22063: 0044aa39 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 22064: 006d5f51 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22064: 006d5f89 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22065: 0046adf5 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22066: 00ae888c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22067: 004b4fb5 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22068: 00ae7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22069: 00ae7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22070: 00ae7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22071: 00283919 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 22072: 007289cd 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22072: 00728a05 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22073: 00491385 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22074: 008c82d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22074: 008c8308 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22075: 00396859 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22076: 006ff4ed 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22076: 006ff525 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22077: 00ab23d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 22078: 0053fdb9 120 FUNC GLOBAL DEFAULT 12 helper_vshasigmaw │ │ │ │ - 22079: 006eea09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22079: 006eea41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22080: 00520fdd 36 FUNC GLOBAL DEFAULT 12 ppc_get_tb_cpu_state │ │ │ │ 22081: 004db5f9 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22082: 00a9a1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22083: 00aa4ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22084: 00ae6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22085: 00aa7bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22086: 00ab094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22087: 00aa81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22088: 00ae8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_METHOD_DSTATE │ │ │ │ 22089: 00ab0640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22090: 008b3bc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22090: 008b3bf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22091: 004bcaf5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22092: 00ae780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 22093: 00ae826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_DSTATE │ │ │ │ - 22094: 005f5945 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22094: 005f5965 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22095: 00aaf96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22096: 00ae8bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22097: 004871c9 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22098: 004e8ffd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22099: 00394bc5 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22100: 006dd375 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22101: 00708911 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22100: 006dd3ad 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22101: 00708949 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22102: 00ae8612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 22103: 006f3e39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22103: 006f3e71 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22104: 00ab2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 22105: 0071df49 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22105: 0071df81 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22106: 00a9b900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22107: 00473921 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22108: 006911d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22108: 0069120d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22109: 00ae775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22110: 006ab09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22110: 006ab0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22111: 00aaf5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22112: 00aa3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22113: 006bd871 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22113: 006bd8a9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22114: 00424461 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22115: 00ae7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22116: 004397dd 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22117: 00486aed 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22118: 00529185 54 FUNC GLOBAL DEFAULT 12 helper_efscfuf │ │ │ │ 22119: 00aa5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22120: 00ae726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22121: 00ae8654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22122: 00529175 14 FUNC GLOBAL DEFAULT 12 helper_efscfui │ │ │ │ 22123: 00aa2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_DATA_EVENT │ │ │ │ 22124: 00ae9222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ 22125: 009f8f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQQP │ │ │ │ - 22126: 0072a0c5 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22126: 0072a0fd 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22127: 00a9ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22128: 00370fdd 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22129: 00a9e0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22130: 004b9aad 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22131: 005348f9 976 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2 │ │ │ │ 22132: 00ae7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22133: 003b3331 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22134: 004da6ad 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22135: 002bc4a9 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22136: 0085b1fc 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22136: 0085b234 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22137: 00ae91dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22138: 00ae84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22139: 0053eb7d 160 FUNC GLOBAL DEFAULT 12 helper_bcdsub │ │ │ │ 22140: 00aa0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22141: 006bd6b9 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22141: 006bd6f1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22142: 00ae6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22143: 00ae8e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22144: 00ae7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22145: 00ae93e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22146: 0067a0f5 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22146: 0067a12d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22147: 004de1a5 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22148: 005bf001 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22148: 005bf021 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22149: 0040660d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 22150: 0072f899 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22150: 0072f8d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22151: 00a9efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22152: 006e8401 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22152: 006e8439 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22153: 00ab29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22154: 0071c3c9 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22154: 0071c401 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22155: 00283edd 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22156: 0057aacd 52 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ - 22157: 0072133d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22156: 0057aaf1 52 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ + 22157: 00721375 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22158: 004faa0d 444 FUNC GLOBAL DEFAULT 12 ppc4xx_l2sram_init │ │ │ │ 22159: 00aa9cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22160: 00aae178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22161: 002c4be1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22162: 0058ea15 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22162: 0058ea35 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22163: 00ae77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22164: 00ae8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_RESET_DSTATE │ │ │ │ 22165: 00457105 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22166: 00ae7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22167: 00703641 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22167: 00703679 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22168: 00aafa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22169: 00aa099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22170: 00aaf098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22171: 00ae7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22172: 00ae86a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22173: 005d0169 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22174: 005d9ff9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22173: 005d0189 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22174: 005da019 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22175: 004ef1a1 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22176: 005bd3dd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22176: 005bd3fd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22177: 002c19cd 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22178: 00689f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22178: 00689f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22179: 0047f1b5 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22180: 00ae8608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22181: 00ab096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22182: 00aaf788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22183: 00ae92c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22184: 0072ab39 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22185: 007114c9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22184: 0072ab71 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22185: 00711501 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22186: 00ae79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22187: 006ea2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22187: 006ea331 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22188: 004e61dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22189: 004c7215 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22190: 00ae87ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ - 22191: 0057c02d 200 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ + 22191: 0057c051 200 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ 22192: 00467a01 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22193: 0048c7dd 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22194: 0061fe6d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22194: 0061fe8d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22195: 009fbe14 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxws │ │ │ │ 22196: 00ae8e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22197: 003d8c29 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22198: 004e9999 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22199: 00a02534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntb │ │ │ │ 22200: 00ae90b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22201: 00ae8c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22202: 00a9c930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22203: 006d27e5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22203: 006d281d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22204: 00a025b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntd │ │ │ │ 22205: 00aaa100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22206: 00ae9004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22207: 00ae8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22208: 00aae7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22209: 0061d7e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22209: 0061d801 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22210: 0042f98d 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22211: 00a0242c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcnth │ │ │ │ 22212: 00ab2d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 22213: 008c82cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22214: 006007f9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22213: 008c8304 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22214: 00600819 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22215: 00479db9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22216: 00ae75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22217: 00ab1e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22218: 00ae83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22219: 00695d49 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22219: 00695d81 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22220: 00aa5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22221: 00aa9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22222: 002e3f29 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22223: 00ae72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22224: 00ab17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22225: 00ae8932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22226: 00ae8e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22227: 00ae7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ - 22228: 0057cc1d 4 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ + 22228: 0057cc41 4 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ 22229: 00ae8b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22230: 009eca24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22231: 00a01dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntw │ │ │ │ 22232: 00a9d0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22233: 0046abad 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22234: 00aa6244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22235: 00ae915a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22236: 0072a54d 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22236: 0072a585 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 22237: 004e7c69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22238: 00677941 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22238: 00677979 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22239: 00aab180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22240: 002c02d1 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22241: 009f75e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDEUQM │ │ │ │ 22242: 00ae72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22243: 004f41f9 232 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_all │ │ │ │ 22244: 003920ed 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22245: 004d50fd 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 22246: 00aa24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22247: 006fda5d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22247: 006fda95 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22248: 0046fdd5 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22249: 0027fc51 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22250: 00ae8f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22251: 0046d291 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22252: 006bb80d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22252: 006bb845 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22253: 00ab0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22254: 009fac8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxds │ │ │ │ 22255: 00aa1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22256: 0071261d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22256: 00712655 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22257: 00ae6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22258: 00a9caec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22259: 00aa8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22260: 00aa7bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22261: 00ae7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22262: 00a9b740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ - 22263: 0057c559 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ + 22263: 0057c57d 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ 22264: 00326075 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22265: 00ae6d4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22266: 0061d425 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22266: 0061d445 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22267: 00995354 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 22268: 00a02e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ppc_maybe_interrupt │ │ │ │ 22269: 004e80d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22270: 00aaebac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22271: 004611a5 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 22272: 005f7145 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 22273: 0070e8dd 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22272: 005f7165 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22273: 0070e915 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22274: 009aa470 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22275: 00ab1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22276: 004bd351 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22277: 00690701 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22277: 00690739 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22278: 00aa104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22279: 0028a5d5 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22280: 006eabf1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22281: 005bde41 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22280: 006eac29 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22281: 005bde61 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22282: 00aa6f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_RELEASE_EVENT │ │ │ │ 22283: 00aa3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22284: 002e79c9 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22285: 006e0dbd 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22285: 006e0df5 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22286: 004e4a29 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22287: 005b585d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22287: 005b587d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22288: 00aa5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22289: 006a0a61 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22289: 006a0a99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22290: 00ae6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22291: 007280ed 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22292: 006f32f1 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22291: 00728125 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22292: 006f3329 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22293: 00a9cbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22294: 00aaf528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22295: 00aa7bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22296: 00ae88f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22297: 0034f711 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22298: 00a9eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22299: 00aafdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_SET_EVENT │ │ │ │ @@ -22311,156 +22311,156 @@ │ │ │ │ 22307: 00ae6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 22308: 00284439 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22309: 00ae933a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22310: 00ae77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22311: 004ba8f5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22312: 00ae6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22313: 00aa4518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22314: 005d9e2d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22314: 005d9e4d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22315: 009fd968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminfp │ │ │ │ 22316: 002c4bdd 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22317: 00ae889a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22318: 00ae6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22319: 00ae7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22320: 005c499d 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22320: 005c49bd 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22321: 00ae9620 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22322: 006ef201 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22322: 006ef239 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22323: 00374dd5 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22324: 004d5291 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22325: 0047df85 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22326: 00ab17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22327: 006b9af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22327: 006b9b31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22328: 00ae8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 22329: 00ae7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22330: 00a9b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22331: 006e7659 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22331: 006e7691 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22332: 00ae7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22333: 006ffb19 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22334: 008c82b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22333: 006ffb51 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22334: 008c82e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22335: 00529901 54 FUNC GLOBAL DEFAULT 12 helper_efststeq │ │ │ │ 22336: 0028d061 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22337: 00aa9ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22338: 00ae8ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22339: 00aa44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22340: 0028ca29 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22341: 00651e45 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22341: 00651e7d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22342: 004656fd 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22343: 005271cd 166 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float16 │ │ │ │ 22344: 00ac55b0 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22345: 00aafe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22346: 00ae7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22347: 00aad898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22348: 006a9a0d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22348: 006a9a45 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22349: 002aa23d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22350: 0069f9dd 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22351: 007251c1 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22350: 0069fa15 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22351: 007251f9 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22352: 00ae711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22353: 00458c6d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22354: 00a9b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22355: 00ab10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22356: 008c8298 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22356: 008c82d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22357: 00aa1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22358: 00aa3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22359: 002edb01 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22360: 00aa9778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22361: 0069c445 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22362: 008b3cb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22361: 0069c47d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22362: 008b3ce8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22363: 00aab930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22364: 00a9a944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22365: 0027ed59 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22366: 00ae8bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22367: 00ae9404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22368: 00aab040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22369: 005c4a1d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22370: 006f412d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22371: 006838e5 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22369: 005c4a3d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22370: 006f4165 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22371: 0068391d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22372: 00ae8e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22373: 006fd981 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22373: 006fd9b9 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 22374: 00540eb9 14 FUNC GLOBAL DEFAULT 12 helper_store_lpidr │ │ │ │ - 22375: 006dccad 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22375: 006dcce5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22376: 00aa25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22377: 00ae76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22378: 00a9e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22379: 009e1220 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22380: 00ae8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22381: 00aaf1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ - 22382: 0057b5f1 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ + 22382: 0057b615 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ 22383: 00aaad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22384: 00aa0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22385: 0069b71d 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22385: 0069b755 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 22386: 0044dfc5 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22387: 00ae6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22388: 00a15778 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22389: 00aabec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 22390: 004b9b29 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22391: 00ae7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22392: 00ae922c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22393: 005f827d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22393: 005f829d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22394: 00419589 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22395: 00ae7fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22396: 009adb94 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22397: 00ae8916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22398: 00aaf6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22399: 00ab173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22400: 00a9e784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22401: 0039016d 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22402: 0069ad59 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22402: 0069ad91 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22403: 00ae7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22404: 00ae9988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22405: 0048c381 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22406: 0046fea5 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22407: 0064c0e9 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 22408: 00723d8d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22409: 0064ccd1 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22407: 0064c109 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22408: 00723dc5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22409: 0064ccf1 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22410: 0041478d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 22411: 005dcbdd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22411: 005dcbfd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 22412: 004b914d 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22413: 007093e5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22413: 0070941d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22414: 00a9fe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 22415: 0038832d 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22416: 0034ee41 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22417: 0069dc09 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22417: 0069dc41 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22418: 00ae9274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 22419: 005fb09d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22419: 005fb0bd 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22420: 00ae792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 22421: 00690c65 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22421: 00690c9d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22422: 009ff2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsf │ │ │ │ 22423: 009ff3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsi │ │ │ │ 22424: 00527275 168 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float32 │ │ │ │ 22425: 00ae7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 22426: 0072d49d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 22426: 0072d4d5 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 22427: 00aab0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22428: 00ae73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ 22429: 005298c9 56 FUNC GLOBAL DEFAULT 12 helper_efststgt │ │ │ │ - 22430: 0061c84d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22430: 0061c86d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22431: 00ab2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 22432: 004e5839 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22433: 002a99ed 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 22434: 005a8441 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22434: 005a8461 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22435: 00ae7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22436: 00ae79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22437: 00ae758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22438: 00a9f200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22439: 00ae89b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22440: 00aa9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22441: 00ab2064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 22442: 00459375 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22443: 005b730d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22444: 006e0679 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22443: 005b732d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22444: 006e06b1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22445: 00ae7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22446: 006992e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22446: 00699321 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22447: 0052de21 200 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTDP │ │ │ │ 22448: 004bdd41 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22449: 00ae8e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22450: 00443df5 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22451: 00ae8cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22452: 002ab0dd 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22453: 00ae90d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22454: 00ae9996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 22455: 0081bfe0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22455: 0081c018 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22456: 009b4530 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22457: 00ae716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22458: 00aa5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22459: 00331609 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22460: 00ae7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22461: 00aa8414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22462: 00424905 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ @@ -22468,66 +22468,66 @@ │ │ │ │ 22464: 00aa8144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22465: 004eb29d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 22466: 00aab9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22467: 0045edd9 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22468: 0029f881 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22469: 00ab2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22470: 00ae7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22471: 00717d4d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22471: 00717d85 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22472: 00aa8264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22473: 00aab1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 22474: 006beb41 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 22474: 006beb79 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 22475: 00ae7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_DSTATE │ │ │ │ 22476: 00ae8fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22477: 00ae8798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22478: 00708bd1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22478: 00708c09 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22479: 00ae76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22480: 00aa143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22481: 005f580d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22481: 005f582d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22482: 0030fd2d 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22483: 00ae8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 22484: 00448e21 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22485: 0071ad6d 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22485: 0071ada5 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22486: 00aa0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22487: 00ae80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22488: 006b5e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22488: 006b5e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22489: 00aac3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22490: 0072cff1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22490: 0072d029 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 22491: 004e6909 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22492: 00aaddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22493: 00287e81 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22494: 00ae6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22495: 006ad441 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22495: 006ad479 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22496: 00527ea5 78 FUNC GLOBAL DEFAULT 12 helper_fcfidus │ │ │ │ 22497: 00ae8e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22498: 00a9c560 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22499: 00aaa990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22500: 00a9cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22501: 0038c2e1 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22502: 00ae784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22503: 006eee05 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22504: 006fe3e1 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22503: 006eee3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22504: 006fe419 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22505: 00ae7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22506: 00aa2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22507: 00ae711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22508: 00464f8d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22509: 006e73b1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22510: 006b9685 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22511: 0067c1c9 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22512: 006d5509 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22513: 006ebbd1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22509: 006e73e9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22510: 006b96bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22511: 0067c201 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22512: 006d5541 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22513: 006ebc09 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22514: 00ae90d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22515: 00ae8ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22516: 0067adb5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22517: 0071dd09 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22516: 0067aded 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22517: 0071dd41 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22518: 00aa0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22519: 00ae7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22520: 006fe3f9 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22520: 006fe431 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22521: 00ab02a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22522: 00719329 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22522: 00719361 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22523: 00ae7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22524: 009ff330 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuf │ │ │ │ 22525: 00ae7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22526: 00a9dde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22527: 0099658c 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22528: 00aaa350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22529: 00ae76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ @@ -22538,140 +22538,140 @@ │ │ │ │ 22534: 00ae8dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22535: 00aaacf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22536: 005284a5 118 FUNC GLOBAL DEFAULT 12 helper_FNMSUBS │ │ │ │ 22537: 004c6775 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22538: 00470dc5 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22539: 00aa092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22540: 00aaf318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 22541: 0068d831 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 22541: 0068d869 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 22542: 00ad70b0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22543: 00ab1db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22544: 00394645 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22545: 00ae75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 22546: 004bd3ad 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22547: 0038839d 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22548: 006b9cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22548: 006b9d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22549: 00ae7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22550: 00616a1d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22551: 006de6d5 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22550: 00616a3d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22551: 006de70d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22552: 00ae812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22553: 00ae7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22554: 002822f5 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22555: 00a9ce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22556: 00ae9018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22557: 0060d1b5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22557: 0060d1d5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22558: 00a9a030 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22559: 00aa0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22560: 00541b11 300 FUNC GLOBAL DEFAULT 12 helper_store_tbl │ │ │ │ 22561: 00ae7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22562: 0069efe9 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22562: 0069f021 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 22563: 004c1579 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22564: 0068d999 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22564: 0068d9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22565: 00a9fc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22566: 0071aa25 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22566: 0071aa5d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 22567: 0044b66d 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22568: 005a2f7d 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ - 22569: 005f8c8d 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22568: 005a2f9d 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 22569: 005f8cad 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22570: 00ae87fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22571: 00aae8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22572: 00ae6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22573: 00ae8ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22574: 00ae7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22575: 006b62a5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22575: 006b62dd 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22576: 00422485 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22577: 00aa92f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22578: 00aadb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ 22579: 00541c3d 300 FUNC GLOBAL DEFAULT 12 helper_store_tbu │ │ │ │ - 22580: 006bd561 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22580: 006bd599 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22581: 0052dd4d 210 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEDP │ │ │ │ 22582: 0026e9e1 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22583: 00ae912a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22584: 00ae934e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22585: 00ae7e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22586: 006b951d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22586: 006b9555 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22587: 004eed6d 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22588: 00717561 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22588: 00717599 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22589: 00ae879a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22590: 00ae9928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22591: 005bf609 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22591: 005bf629 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22592: 004a56b9 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22593: 0052731d 194 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float64 │ │ │ │ 22594: 00aa4598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22595: 002847c1 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22596: 005c9011 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22596: 005c9031 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22597: 00aa6284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22598: 0071a96d 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22598: 0071a9a5 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22599: 005280bd 150 FUNC GLOBAL DEFAULT 12 helper_frim │ │ │ │ 22600: 00ae7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 22601: 00527ef5 150 FUNC GLOBAL DEFAULT 12 helper_frin │ │ │ │ 22602: 00528025 150 FUNC GLOBAL DEFAULT 12 helper_frip │ │ │ │ 22603: 00aafd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_GET_EVENT │ │ │ │ - 22604: 00623e39 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22604: 00623e59 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22605: 00ae918e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22606: 00ab2618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22607: 00aa2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22608: 003f1efd 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22609: 0083c908 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22609: 0083c940 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22610: 0028b919 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22611: 0083c7c0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22611: 0083c7f8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22612: 00291fb5 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22613: 005c7d29 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22613: 005c7d49 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22614: 00ae8b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22615: 0083c678 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22615: 0083c6b0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22616: 00ac5878 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22617: 00aa0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22618: 00ae862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22619: 006e3bed 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22619: 006e3c25 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22620: 003c48b9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22621: 00aa7fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22622: 00527f8d 150 FUNC GLOBAL DEFAULT 12 helper_friz │ │ │ │ 22623: 00aa6368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22624: 0072a919 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22625: 005cc575 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22624: 0072a951 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22625: 005cc595 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22626: 00aad828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22627: 00aac480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22628: 00aa56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22629: 00529855 62 FUNC GLOBAL DEFAULT 12 helper_evfsdiv │ │ │ │ 22630: 004648ed 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 22631: 004c7545 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22632: 0060074d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22632: 0060076d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22633: 00ae9136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22634: 00ae943a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22635: 00ae8a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ 22636: 00aafc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_EVENT │ │ │ │ - 22637: 006e5035 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22637: 006e506d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22638: 002bcd4d 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22639: 00aadd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22640: 00392579 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22641: 006e1e49 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22641: 006e1e81 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22642: 00ae6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22643: 0068dec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22643: 0068def9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22644: 0028ec95 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22645: 005c1c11 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22645: 005c1c31 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22646: 00473861 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22647: 00497fa5 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22648: 00aa6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22649: 006ba91d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22649: 006ba955 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22650: 00ab1f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22651: 00ae7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22652: 005f2f09 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22652: 005f2f29 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22653: 0038c46d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22654: 00a9e9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22655: 009ff4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsidz │ │ │ │ 22656: 00a017cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsiz │ │ │ │ 22657: 0038ec4d 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22658: 00aa2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22659: 004591fd 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22660: 00aa1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22661: 00aaa300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22662: 00ab0844 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22663: 00aa0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22664: 00aa6124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22665: 0072726d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22666: 007236f9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22665: 007272a5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22666: 00723731 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22667: 0038e7a1 148 FUNC GLOBAL DEFAULT 12 pmac_format_nvram_partition │ │ │ │ 22668: 00aa21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22669: 00ae99a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22670: 002c4bf5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22671: 00aad928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22672: 00aa87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22673: 00ae7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22680,620 +22680,620 @@ │ │ │ │ 22676: 00ae75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22677: 00ae8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22678: 00ae85e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22679: 00290a55 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22680: 00ae8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROP_DSTATE │ │ │ │ 22681: 00aa12ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22682: 00ab2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22683: 006d36ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22683: 006d36e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22684: 00ae93c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22685: 006a0e65 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22685: 006a0e9d 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22686: 00aa715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PRE_SAVE_EVENT │ │ │ │ 22687: 00a9cddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22688: 005c7b99 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22689: 00719ea1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22690: 005f7a41 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22688: 005c7bb9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22689: 00719ed9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22690: 005f7a61 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22691: 0035f9c5 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22692: 0047e16d 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22693: 005f2e8d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22693: 005f2ead 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22694: 00a9e564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22695: 00457dcd 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22696: 00618e71 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22696: 00618e91 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 22697: 00ae7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22698: 00ae7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22699: 009f0048 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22700: 00aa61a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22701: 00315ce1 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22702: 00ae9158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22703: 00aa6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_EVENT │ │ │ │ 22704: 004f4635 76 FUNC GLOBAL DEFAULT 12 helper_tlbiva │ │ │ │ - 22705: 006becd5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 22706: 006ec2cd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 22705: 006bed0d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 22706: 006ec305 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 22707: 004d34c1 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22708: 00472d95 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22709: 00529895 50 FUNC GLOBAL DEFAULT 12 helper_efststlt │ │ │ │ 22710: 002cd1b5 390 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22711: 006aac29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22712: 0069465d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22713: 005c040d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22711: 006aac61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22712: 00694695 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22713: 005c042d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22714: 0034ef91 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22715: 00aa5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22716: 00aa8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22717: 00a07bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_hdecr │ │ │ │ 22718: 00aa4568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22719: 00a9de14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22720: 006145e1 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22721: 006bbbc9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22722: 005f83bd 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22720: 00614601 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22721: 006bbc01 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22722: 005f83dd 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22723: 00ae7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22724: 00ae7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ 22725: 00444a9d 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22726: 00ae7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22727: 00aa1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 22728: 004ba78d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 22729: 004b46b9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22730: 00ae6dab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22731: 0085d4c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22732: 006a81c1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22733: 0068ab25 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22731: 0085d500 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22732: 006a81f9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22733: 0068ab5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22734: 00ae75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22735: 00ae8bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22736: 002d8e89 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22737: 0085d4c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22738: 00648959 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22737: 0085d4f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22738: 00648979 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22739: 00a04b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUA │ │ │ │ 22740: 00aa94e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22741: 00a12d84 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22742: 0068edc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22743: 0085d4b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22742: 0068edf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22743: 0085d4f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22744: 00ae925e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22745: 00ae7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22746: 005bca41 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22746: 005bca61 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22747: 00ae8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_READ_DSTATE │ │ │ │ 22748: 00aa060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 22749: 00aa3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22750: 00ae881e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22751: 004d9d59 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 22752: 006851ad 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 22752: 006851e5 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 22753: 00aad318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22754: 009f36fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_CFUGED │ │ │ │ 22755: 00ae749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22756: 00ae908a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_SET_DSTATE │ │ │ │ 22757: 00ae7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22758: 0039c3ed 1496 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22759: 0028c5cd 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22760: 004e9e65 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 22761: 00ae8996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 22762: 003926e1 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22763: 00aa0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22764: 00ae7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22765: 00ae7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22766: 00651fd9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22766: 00652011 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22767: 009ecaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22768: 00aa72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_LSI_SET_EVENT │ │ │ │ - 22769: 007125e9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22769: 00712621 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22770: 00406669 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22771: 006d5011 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22772: 006bbb05 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22771: 006d5049 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22772: 006bbb3d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22773: 002abf81 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22774: 0063c1d9 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22774: 0063c1f9 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22775: 00ae9366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22776: 00ae9908 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22777: 00ae8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22778: 006b8f39 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22778: 006b8f71 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22779: 004a3f59 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22780: 0042db01 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22781: 006e24e5 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22781: 006e251d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 22782: 00446339 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22783: 00ae72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22784: 002b4115 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22785: 00aafc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_ISI_EVENT │ │ │ │ 22786: 00ae8a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 22787: 00ae7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22788: 00ae8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_REMOVE_DSTATE │ │ │ │ 22789: 00437a45 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 22790: 004e4ae1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22791: 00ae7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22792: 00ae8502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22793: 00ae91ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22794: 0039b8ed 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22795: 005f5ab1 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22795: 005f5ad1 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22796: 00aa4e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22797: 00aafae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22798: 00aa5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22799: 00ae7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22800: 00ae7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22801: 00ae6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22802: 002c1429 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22803: 00ae77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 22804: 004e7b09 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22805: 00ab1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22806: 00ae9220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22807: 006edc91 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22807: 006edcc9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22808: 00ae89e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22809: 009e03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22810: 0028b779 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22811: 00ae6d4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22812: 00aa5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22813: 00aa4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22814: 0069efa1 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22814: 0069efd9 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 22815: 0044b4e9 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 22816: 006b15a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22816: 006b15dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22817: 00a9f9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22818: 00aa5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22819: 00ae8fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22820: 00ae7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22821: 0028ffb1 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22822: 00ae71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22823: 00ae8edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22824: 00ab09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22825: 00ae8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22826: 004d9dd9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22827: 009ef25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 22828: 00733085 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22829: 0068de49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22828: 007330bd 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22829: 0068de81 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22830: 0048a8e5 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22831: 004a2a5d 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 22832: 005ba6ed 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 22832: 005ba70d 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22833: 00ae6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22834: 00ae85fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22835: 00ae88d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 22836: 00aa12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22837: 00ae8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_READ_DSTATE │ │ │ │ 22838: 00a9bcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22839: 00aadf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22840: 002f3425 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22841: 00aac990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22842: 0060cdc5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22842: 0060cde5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22843: 009f9c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsp │ │ │ │ 22844: 00aa5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22845: 00438025 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 22846: 0070383d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22847: 006aeb31 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22846: 00703875 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22847: 006aeb69 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22848: 00ae918a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22849: 006b3a8d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22849: 006b3ac5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22850: 00ae83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22851: 003d773d 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22852: 002b55c5 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22853: 009fdd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4ubs │ │ │ │ 22854: 00aa000c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22855: 003da6cd 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22856: 004ef38d 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 22857: 004e8425 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22858: 00ae73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22859: 0028b835 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 22860: 004bdae9 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22861: 006cf229 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22862: 00696489 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22861: 006cf261 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22862: 006964c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22863: 0027bdf9 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22864: 00aaa710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22865: 004f4441 12 FUNC GLOBAL DEFAULT 12 helper_load_sr │ │ │ │ 22866: 00aa47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22867: 006b75a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22867: 006b75e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22868: 00aa4908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22869: 00732aa9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22869: 00732ae1 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22870: 00aad468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22871: 009f3db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_exp │ │ │ │ 22872: 00ab04a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22873: 003fd035 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22874: 006a110d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22874: 006a1145 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22875: 00ae7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22876: 004a4fdd 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22877: 004737ad 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22878: 0057c919 212 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ + 22878: 0057c93d 212 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ 22879: 00aa4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 22880: 004bc8ad 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22881: 00aaef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22882: 00aa36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22883: 00527be5 114 FUNC GLOBAL DEFAULT 12 helper_fctid │ │ │ │ 22884: 004a34e9 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22885: 009ecec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 22886: 00350ff5 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22887: 00ae8d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22888: 006ccead 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22888: 006ccee5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22889: 0043a9e5 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22890: 00aa2c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22891: 00ae7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22892: 00ae7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 22893: 0060d22d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22893: 0060d24d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22894: 00aa62e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22895: 00678d9d 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22895: 00678dd5 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22896: 00ae8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22897: 00aa3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22898: 007142ad 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22898: 007142e5 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22899: 004008a1 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22900: 00ae7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22901: 006490e1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22901: 00649101 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22902: 00ae8768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22903: 00ae7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22904: 005f2789 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22904: 005f27a9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22905: 00527a2d 110 FUNC GLOBAL DEFAULT 12 helper_fctiw │ │ │ │ 22906: 00aadbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22907: 003c48b5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22908: 009effc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22909: 00ae75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22910: 003107d9 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22911: 00731711 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22912: 005bca7d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22911: 00731749 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22912: 005bca9d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 22913: 003594d1 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 22914: 006d59f5 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 22915: 005dd319 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22914: 006d5a2d 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 22915: 005dd339 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 22916: 00ab27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 22917: 00ae75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 22918: 008f4638 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 22919: 00ae77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 22920: 00a9ade4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 22921: 00ae7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 22922: 00aabdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 22923: 00724e71 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 22924: 007246e1 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 22923: 00724ea9 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 22924: 00724719 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 22925: 00a9b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 22926: 00a9fbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 22927: 002c462d 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 22928: 0045123d 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 22929: 00491e85 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 22930: 00338941 80 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 22931: 00aa40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 22932: 00ae8a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 22933: 00ae8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 22934: 00587429 120 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ - 22935: 00724bc5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 22936: 006d2395 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 22934: 00587449 120 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ + 22935: 00724bfd 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 22936: 006d23cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 22937: 00ae842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 22938: 00a9d7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ 22939: 0052c759 236 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBDP │ │ │ │ - 22940: 0072e9cd 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 22941: 006e84f5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 22940: 0072ea05 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 22941: 006e852d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 22942: 00a9dd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 22943: 0062e1c9 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 22944: 005d196d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 22943: 0062e1e9 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 22944: 005d198d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 22945: 00aaa3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 22946: 005ccc99 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 22946: 005cccb9 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 22947: 00455b89 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 22948: 00400df5 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 22949: 00a02a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpermxor │ │ │ │ 22950: 0040acd1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 22951: 006db915 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 22951: 006db94d 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 22952: 004f8b4d 108 FUNC GLOBAL DEFAULT 12 ppc_dcr_register │ │ │ │ 22953: 00a04d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIX │ │ │ │ 22954: 004ea3f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 22955: 004e8a79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 22956: 0047a1e9 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 22957: 005c07c9 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 22958: 006d8f91 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 22959: 006b7159 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 22957: 005c07e9 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 22958: 006d8fc9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 22959: 006b7191 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 22960: 004d9f0d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 22961: 0052d989 272 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQPO │ │ │ │ 22962: 00a9e704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 22963: 00aa0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 22964: 00aa0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 22965: 005cdc89 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 22965: 005cdca9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 22966: 004d9e5d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 22967: 004e8c0d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 22968: 00aac7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 22969: 00ae7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 22970: 0050aaed 60 FUNC GLOBAL DEFAULT 12 vof_cleanup │ │ │ │ 22971: 002ec5a1 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 22972: 00599f99 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 22973: 00691aa5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 22972: 00599fb9 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 22973: 00691add 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 22974: 00a9e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 22975: 00ae7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 22976: 00aa5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 22977: 00486bc9 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 22978: 006d91c9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 22978: 006d9201 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 22979: 00aaa3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 22980: 0042e479 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 22981: 00ab03a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 22982: 0072d395 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 22982: 0072d3cd 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 22983: 00396831 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 22984: 00aa93b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 22985: 00473685 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 22986: 00aa2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 22987: 00a9c770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 22988: 00aa7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 22989: 006e7959 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 22989: 006e7991 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 22990: 0044b469 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 22991: 00ae866a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 22992: 00ae72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 22993: 002e5035 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 22994: 00aaa730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 22995: 0044b4e1 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 22996: 00452d71 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 22997: 00ae8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_RESET_DSTATE │ │ │ │ 22998: 004382a5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 22999: 00ae8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_ADJUST_DSTATE │ │ │ │ - 23000: 00700325 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23000: 0070035d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23001: 00aad808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23002: 009eeba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23003: 00ae926e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23004: 004a44c9 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23005: 00ae7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 23006: 0068e899 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23006: 0068e8d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 23007: 00aa67e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 23008: 006fefdd 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23008: 006ff015 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23009: 00ae763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23010: 004bce59 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23011: 00ab0224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23012: 005bd3d9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 23013: 0057ab35 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ + 23012: 005bd3f9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23013: 0057ab59 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ 23014: 0034df49 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23015: 00ae71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23016: 006e72f5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23016: 006e732d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23017: 00497e75 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23018: 00ae8ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23019: 0053ad5d 148 FUNC GLOBAL DEFAULT 12 helper_VPERM │ │ │ │ 23020: 00ae8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23021: 00ae7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23022: 0060ce3d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23022: 0060ce5d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23023: 00ae7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23024: 00ae7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23025: 00ae92dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23026: 004ed3ad 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23027: 006fe991 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23027: 006fe9c9 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23028: 00ae8f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23029: 00aa7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ 23030: 00a05d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPOQ │ │ │ │ - 23031: 006dc9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23031: 006dca15 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23032: 00ae6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23033: 004e8e4d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23034: 0069f919 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23034: 0069f951 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23035: 00aa15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 23036: 002be499 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23037: 0045f871 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23038: 0069ffc1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23038: 0069fff9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23039: 005297d5 62 FUNC GLOBAL DEFAULT 12 helper_evfssub │ │ │ │ 23040: 00283591 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23041: 00ae9932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23042: 00ab1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23043: 006c72f5 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23044: 006b3f81 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23045: 006c7bcd 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23043: 006c732d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23044: 006b3fb9 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23045: 006c7c05 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23046: 009f2d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsmul │ │ │ │ 23047: 00529db5 74 FUNC GLOBAL DEFAULT 12 helper_efdcfsf │ │ │ │ 23048: 00ae8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23049: 00aa41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23050: 0072438d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23051: 006ac475 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23052: 006f90d5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23050: 007243c5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23051: 006ac4ad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23052: 006f910d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23053: 004edfd1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23054: 00aa053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 23055: 00529c15 14 FUNC GLOBAL DEFAULT 12 helper_efdcfsi │ │ │ │ 23056: 00a04e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLI │ │ │ │ - 23057: 006cdb01 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23058: 0070d95d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23057: 006cdb39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23058: 0070d995 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ 23059: 0052851d 100 FUNC GLOBAL DEFAULT 12 helper_frsp │ │ │ │ - 23060: 0068f145 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23061: 0071b181 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23060: 0068f17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23061: 0071b1b9 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23062: 00ae72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23063: 00a9a50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23064: 0063fd71 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23065: 006dfe21 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23064: 0063fd91 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23065: 006dfe59 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23066: 00aa131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23067: 00aaa260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23068: 00295a35 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23069: 00467489 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ 23070: 0052e071 214 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTQP │ │ │ │ - 23071: 0081bfe4 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23071: 0081c01c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23072: 0036de3d 1036 FUNC GLOBAL DEFAULT 12 etsec_walk_rx_ring │ │ │ │ 23073: 00aaaf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23074: 006b9abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23074: 006b9af5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23075: 009f32dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsf │ │ │ │ 23076: 00ae83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23077: 0072d4e9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23077: 0072d521 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23078: 0027bef5 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23079: 00ab00c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23080: 009f33e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsi │ │ │ │ 23081: 00ae89ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23082: 00ae7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23083: 00ae6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23084: 005f02d5 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23085: 006e92dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23086: 006821c5 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23084: 005f02f5 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23085: 006e9315 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23086: 006821fd 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23087: 00ae8b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23088: 00aaaa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23089: 0069184d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23090: 00736941 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23089: 00691885 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23090: 00736979 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23091: 00443365 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23092: 00ae78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23093: 004141ed 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23094: 005a93d1 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23094: 005a93f1 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23095: 00ae7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23096: 00ae82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_SETUP_DSTATE │ │ │ │ 23097: 002956a1 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23098: 00aa14cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23099: 00aaf1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 23100: 005d43b9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23100: 005d43d9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23101: 00ae93d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23102: 00497e79 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23103: 00ae8c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23104: 00aa56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23105: 00aac7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23106: 00aa3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23107: 00a9d1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23108: 00468c2d 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23109: 00ae92b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23110: 00a9eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23111: 008c82ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23111: 008c82e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23112: 00440d39 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23113: 00ae767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23114: 00ae992a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23115: 004d398d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23116: 00ae7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23117: 002ae3e1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23118: 00a9ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23119: 00ae8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23120: 0072e949 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23120: 0072e981 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23121: 00a9af14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23122: 00ab1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23123: 0070d7ed 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23123: 0070d825 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23124: 00ab1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23125: 00ae711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23126: 00aa92e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23127: 00284db9 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23128: 00ae8858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23129: 00aa721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_TPM_COMM_EVENT │ │ │ │ 23130: 00ae81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_READ_DSTATE │ │ │ │ 23131: 00ae6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23132: 00524f55 284 FUNC GLOBAL DEFAULT 12 helper_DCTQPQ │ │ │ │ 23133: 004381fd 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23134: 00aa4468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23135: 00aa47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23136: 00ae83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23137: 00436dfd 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 23138: 006b17bd 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23138: 006b17f5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23139: 00a9ad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23140: 004c62f5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23141: 00ae73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23142: 006edbc5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23142: 006edbfd 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23143: 00a9f404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23144: 00529e01 74 FUNC GLOBAL DEFAULT 12 helper_efdcfuf │ │ │ │ 23145: 00aad2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23146: 00ae805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23147: 00ae8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23148: 00ae76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23149: 00529c35 14 FUNC GLOBAL DEFAULT 12 helper_efdcfui │ │ │ │ 23150: 00ae8b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23151: 00445f19 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 23152: 00ae748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ - 23153: 00581e05 156 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ + 23153: 00581e25 156 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ 23154: 00aabe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 23155: 00ae7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 23156: 0031e7e9 88 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 23157: 00ae882e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23158: 00ab0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23159: 0046e2d5 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23160: 002e9f25 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23161: 00ae717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23162: 006d2025 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23162: 006d205d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23163: 00aa4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23164: 00ae77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23165: 009fac08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxws │ │ │ │ 23166: 00ae9430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23167: 00ae9364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23168: 004ef939 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23169: 00aa0c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23170: 00a9bc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23171: 009f3360 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfuf │ │ │ │ 23172: 0053c8d5 76 FUNC GLOBAL DEFAULT 12 helper_vrsqrtefp │ │ │ │ 23173: 00aa5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23174: 00ae79e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23175: 0072a3a1 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23175: 0072a3d9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23176: 009f3468 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfui │ │ │ │ 23177: 00aaa670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23178: 00ae8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23179: 00290d05 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ 23180: 0052df91 224 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEQP │ │ │ │ - 23181: 005bca19 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23181: 005bca39 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23182: 00aa40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23183: 006e7f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23183: 006e7f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23184: 00a9ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23185: 00284cf9 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23186: 0068d68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23186: 0068d6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23187: 00414129 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23188: 0071153d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23188: 00711575 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23189: 00a9d7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23190: 00ab15c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23191: 00ae7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23192: 006b3d59 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23192: 006b3d91 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23193: 00ae7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 23194: 00aabb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23195: 0032b8f5 42 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 23196: 00ae7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23197: 0036c67d 552 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23198: 00ae930e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23199: 0072f7fd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23199: 0072f835 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23200: 00a9c740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23201: 00ae87b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23202: 00ae7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23203: 00420e95 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23204: 00aa51b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23205: 005c8a31 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23205: 005c8a51 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23206: 00ae9128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23207: 0061d31d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23207: 0061d33d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23208: 0034f081 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23209: 00ae6c24 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23210: 00ae79ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23211: 0083c1e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23212: 006ab241 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23213: 00616901 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23214: 006f4209 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23211: 0083c218 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23212: 006ab279 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23213: 00616921 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23214: 006f4241 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23215: 00ab1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23216: 00ab2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23217: 004eddb9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23218: 00a9fedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23219: 00aa2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_READ_EVENT │ │ │ │ 23220: 00ae7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23221: 006ce5b1 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23221: 006ce5e9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23222: 00aa3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 23223: 005edb51 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23224: 00679259 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 23225: 0059c861 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 23226: 005bef21 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23223: 005edb71 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23224: 00679291 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23225: 0059c881 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 23226: 005bef41 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23227: 00a9b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23228: 00aa6eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_PACKAGE_TO_PATH_EVENT │ │ │ │ - 23229: 00614551 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23230: 0069d611 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23231: 006db46d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23232: 006e183d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 23233: 00641951 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23229: 00614571 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23230: 0069d649 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23231: 006db4a5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23232: 006e1875 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23233: 00641971 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23234: 002ab089 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23235: 005307b5 268 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxds │ │ │ │ 23236: 00ae823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_FINDDEVICE_DSTATE │ │ │ │ 23237: 00ae88c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23238: 006963b5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23238: 006963ed 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23239: 00ae8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23240: 00aabfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 23241: 006df86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23241: 006df8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23242: 00ae8b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 23243: 004c62f1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23244: 004f77fd 216 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbl │ │ │ │ 23245: 00ae873e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23246: 00ab1b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23247: 00ae6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23248: 00ae81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_WRITEB_DSTATE │ │ │ │ 23249: 00aa0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23250: 00a9a17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23251: 009f456c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUBS │ │ │ │ 23252: 00aaa200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23253: 006f5509 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23253: 006f5541 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23254: 00ae78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23255: 006027d5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23255: 006027f5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23256: 00ae9312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23257: 0057c585 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ - 23258: 005ce421 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23257: 0057c5a9 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ + 23258: 005ce441 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23259: 00aa2ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 23260: 004e834d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 23261: 00ae79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23262: 00472e49 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 23263: 00450671 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23264: 00ae6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23265: 002f1ad9 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ 23266: 004f78d5 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu │ │ │ │ - 23267: 0057cc21 4 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ - 23268: 0068db3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23267: 0057cc45 4 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ + 23268: 0068db75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23269: 009e128c 1024 OBJECT GLOBAL DEFAULT 24 qcode_to_adb_keycode │ │ │ │ 23270: 00aa9768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 23271: 0032dfa1 94 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_rate_ms │ │ │ │ - 23272: 0070ac61 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23273: 006ac97d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23272: 0070ac99 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23273: 006ac9b5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23274: 00ae6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23275: 006a7e11 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23275: 006a7e49 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23276: 00aada18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 23277: 005aa0dd 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23277: 005aa0fd 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23278: 00ae883c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23279: 00a9d298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23280: 006a19f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23280: 006a1a31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23281: 0028ae5d 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23282: 00ae8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 23283: 004e78ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23284: 00a9bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23285: 006d1c8d 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23286: 00729e9d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23285: 006d1cc5 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23286: 00729ed5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23287: 002e3d79 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23288: 006b8871 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23288: 006b88a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23289: 004f88f1 268 FUNC GLOBAL DEFAULT 12 ppc_40x_timers_init │ │ │ │ 23290: 005334d5 264 FUNC GLOBAL DEFAULT 12 helper_xssubqp │ │ │ │ 23291: 00ae8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 23292: 004cf96d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23293: 00491045 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23294: 00ae76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23295: 00aa90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ @@ -23307,446 +23307,446 @@ │ │ │ │ 23303: 00a05dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPUQ │ │ │ │ 23304: 009ad124 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23305: 00ae80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23306: 00479b35 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23307: 00ae7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23308: 00ae8fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23309: 00a9fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23310: 005945e5 2172 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23310: 00594605 2172 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23311: 00ae86b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23312: 00aae0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23313: 006f127d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23313: 006f12b5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23314: 004d902d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23315: 00ae85f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23316: 00a9ff8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23317: 00ae8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23318: 004d9b1d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23319: 002e406d 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23320: 00539525 234 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4 │ │ │ │ 23321: 00405dad 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23322: 005dc219 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23322: 005dc239 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23323: 00aaa4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23324: 00a9e534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23325: 00ae7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23326: 0053af2d 152 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_comp │ │ │ │ 23327: 00a05084 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRI │ │ │ │ - 23328: 0057f16d 114 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ + 23328: 0057f18d 114 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ 23329: 00aaa3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23330: 009ecf4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23331: 006ffde5 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23331: 006ffe1d 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23332: 00ae86cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23333: 002ad919 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23334: 00aaca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23335: 00ae7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23336: 003cdee1 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23337: 00ae7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23338: 00a9ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23339: 0099a224 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23340: 009aa074 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23341: 00a9d058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23342: 00a9df04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23343: 006bdb81 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23343: 006bdbb9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23344: 00423845 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 23345: 006edf95 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23345: 006edfcd 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23346: 00aa8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 23347: 0069c8b9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23348: 006eef31 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23349: 007059e9 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23347: 0069c8f1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23348: 006eef69 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23349: 00705a21 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 23350: 0053ccc9 64 FUNC GLOBAL DEFAULT 12 helper_vlogefp │ │ │ │ - 23351: 006b0005 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23351: 006b003d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23352: 0047f8bd 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23353: 00ae930c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23354: 00ae83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23355: 00ae7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23356: 00aa3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 23357: 0044c495 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23358: 00ae76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23359: 00ae7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23360: 00ae71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23361: 00ae6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23362: 005f6079 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23362: 005f6099 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23363: 0049268d 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23364: 005c02fd 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23364: 005c031d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23365: 00aa4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 23366: 0043bd25 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23367: 00ae7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 23368: 004e4e5d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23369: 0061f319 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23369: 0061f339 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 23370: 0044641d 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23371: 00ae80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23372: 004ede81 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23373: 00ae7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_INT_MASK_DSTATE │ │ │ │ 23374: 00a9b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23375: 00ae7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23376: 00aaaca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23377: 006b06e9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23377: 006b0721 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 23378: 00ae8c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 23379: 005a93ed 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23379: 005a940d 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 23380: 0043c0f9 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 23381: 0044b649 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 23382: 004bc1a9 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 23383: 004c7655 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23384: 00280271 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23385: 00ae884a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23386: 00aae438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 23387: 00531d79 144 FUNC GLOBAL DEFAULT 12 helper_xscvudqp │ │ │ │ 23388: 00ab0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23389: 0028e5a1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23390: 00aafaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23391: 005f1eb9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23391: 005f1ed9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23392: 00aa93d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23393: 00aaf608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 23394: 00ae88fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 23395: 0071094d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23395: 00710985 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23396: 00a9ad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 23397: 0043bf09 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23398: 00ae86ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23399: 002c0345 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 23400: 004e7d29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23401: 00ae809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 23402: 004e1709 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23403: 00ae807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23404: 0032b7f1 260 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 23405: 004d92c1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23406: 004d9ba5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23407: 004923fd 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 23408: 004bccad 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23409: 006ea639 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23410: 0060b439 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23409: 006ea671 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23410: 0060b459 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23411: 0053c149 222 FUNC GLOBAL DEFAULT 12 helper_vpksdss │ │ │ │ 23412: 00ae84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23413: 00ae71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23414: 00aabd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23415: 00ad7218 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 23416: 0044d90d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23417: 0028aac9 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23418: 00ae8d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23419: 009acee4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 23420: 00704a91 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23420: 00704ac9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23421: 00456265 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23422: 00a9dda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23423: 005c7ad1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23424: 006d15b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23423: 005c7af1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23424: 006d15ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23425: 00475b55 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23426: 00a07f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dump_spr │ │ │ │ 23427: 00aab5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23428: 0041edad 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23429: 005a8fc9 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23429: 005a8fe9 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23430: 004ccb6d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23431: 00ae71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23432: 002902e1 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23433: 0028549d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 23434: 0068b585 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23434: 0068b5bd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23435: 00ae8d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23436: 009f7560 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERMR │ │ │ │ 23437: 00aa37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 23438: 00ae7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23439: 00aa1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23440: 006a3b89 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23440: 006a3bc1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23441: 00a9f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23442: 00ae79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 23443: 0057b529 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ + 23443: 0057b54d 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ 23444: 009e9718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23445: 006d9b7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23445: 006d9bb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23446: 00ae80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23447: 004659bd 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23448: 00a9aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23449: 009eec2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 23450: 00ae7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23451: 00ae9188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 23452: 004be695 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23453: 003ee949 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23454: 00284e79 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23455: 00aad6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 23456: 004b9cdd 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23457: 0069cf1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23457: 0069cf55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23458: 00ae7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 23459: 004b4519 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23460: 0025d395 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23461: 00ab17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23462: 00aa5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23463: 00ae8e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23464: 00aa4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23465: 0071a21d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23465: 0071a255 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23466: 00ae740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23467: 0046364d 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23468: 0027f2b5 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23469: 005cc6cd 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23469: 005cc6ed 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23470: 00a9ac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23471: 00699f01 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23471: 00699f39 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23472: 004ec3d9 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23473: 003283bd 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23474: 00ae7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23475: 0062dd5d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23475: 0062dd7d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23476: 00ae6da6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23477: 006e6afd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23477: 006e6b35 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23478: 00a9ae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23479: 00438a51 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23480: 006e5ddd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23480: 006e5e15 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23481: 0026e6d9 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ 23482: 0053c229 182 FUNC GLOBAL DEFAULT 12 helper_vpksdus │ │ │ │ - 23483: 007094c5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23484: 00709635 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23485: 005c61b9 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23483: 007094fd 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23484: 0070966d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23485: 005c61d9 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23486: 00aa3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 23487: 004ccb1d 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23488: 005a8c9d 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23488: 005a8cbd 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23489: 00ab01d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23490: 005fc811 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23491: 0070a411 1420 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23492: 00726551 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23490: 005fc831 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23491: 0070a449 1420 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23492: 00726589 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23493: 00ae7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23494: 00ae72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23495: 006bae39 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23495: 006bae71 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23496: 00ae8f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23497: 009ac774 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23498: 00ae6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23499: 0068ab9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23500: 007068b5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23499: 0068abd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23500: 007068ed 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23501: 00ae8a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23502: 00ae765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23503: 00aa2cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23504: 009f5ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2PP │ │ │ │ 23505: 004f86d9 80 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_exit │ │ │ │ 23506: 00a9eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23507: 00a9cc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23508: 00ae7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23509: 00ae79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 23510: 004be571 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23511: 007124c5 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23511: 007124fd 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23512: 00ae9254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23513: 00ae850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23514: 009e688c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23515: 006eb2a5 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23515: 006eb2dd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23516: 00ae742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23517: 00a9bad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23518: 00aa24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23519: 0052da99 268 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQP │ │ │ │ 23520: 00aa0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23521: 00a9b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23522: 00aa81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23523: 00284d19 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23524: 003cd95d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23525: 006e3209 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23525: 006e3241 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23526: 00a9dd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23527: 009f45f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUHS │ │ │ │ 23528: 00aa8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23529: 00ae788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23530: 00aad4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23531: 009acf1c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23532: 00ae846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23533: 00ae7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23534: 006a2e89 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23535: 006e0829 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23534: 006a2ec1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23535: 006e0861 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23536: 00ae8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23537: 00aa2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23538: 00aa4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23539: 004d9541 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23540: 0069df25 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23541: 006ffbf9 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23540: 0069df5d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23541: 006ffc31 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23542: 004d9c2d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23543: 00ae7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23544: 002bc059 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23545: 00ae722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23546: 0034fa11 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23547: 00ae8c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23548: 00ae7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23549: 00438c49 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23550: 006c9c79 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23551: 006f0a75 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23550: 006c9cb1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23551: 006f0aad 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23552: 0043a0e9 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23553: 0060e72d 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23554: 0085d958 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23553: 0060e74d 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23554: 0085d990 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23555: 003d79e9 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23556: 00ab0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23557: 005fb859 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23557: 005fb879 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23558: 00aa2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_CMD_EVENT │ │ │ │ 23559: 00400f39 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23560: 00a07520 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tcr │ │ │ │ 23561: 00ae87e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23562: 005bcf25 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23562: 005bcf45 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23563: 00472eb5 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23564: 009f8454 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXJDP │ │ │ │ 23565: 005224b1 272 FUNC GLOBAL DEFAULT 12 register_thrm_sprs │ │ │ │ 23566: 00ae7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23567: 006d3905 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23567: 006d393d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23568: 00456c3d 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23569: 007226dd 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23569: 00722715 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23570: 00aa8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23571: 005f84ed 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23571: 005f850d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23572: 00ae82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23573: 004f3ef9 128 FUNC GLOBAL DEFAULT 12 helper_store_ibatl │ │ │ │ 23574: 00aa719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_EVENT │ │ │ │ 23575: 004385fd 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23576: 00a9f5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23577: 00ae8aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23578: 0068dd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23578: 0068dd91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23579: 00ab01f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23580: 00ae9916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23581: 00aaa290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23582: 00ab0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23583: 006ef6bd 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23583: 006ef6f5 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23584: 00a9e554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23585: 00a9a5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23586: 005bdd35 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23586: 005bdd55 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ 23587: 004f3cf9 512 FUNC GLOBAL DEFAULT 12 helper_store_ibatu │ │ │ │ - 23588: 006b1afd 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23588: 006b1b35 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23589: 00a9cdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23590: 00aa8524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23591: 00a9b144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23592: 00ae7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23593: 00aa4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23594: 006521d9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23594: 00652211 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23595: 00ae8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23596: 006ab60d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23597: 0068efdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23596: 006ab645 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23597: 0068f015 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23598: 00426b35 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 23599: 004be8f1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23600: 00ae74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23601: 00ab1598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23602: 00aa5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23603: 0099eacc 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23604: 006d6fb1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23604: 006d6fe9 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23605: 00ae93b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 23606: 00a9fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23607: 008f5bbc 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23608: 00aaa7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23609: 00aa1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23610: 00aa1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23611: 002e8bc5 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23612: 005fb289 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23612: 005fb2a9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23613: 0053d7e1 80 FUNC GLOBAL DEFAULT 12 helper_VSTRIBL │ │ │ │ 23614: 004c59f1 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23615: 00aafb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 23616: 004bd455 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23617: 0061cddd 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23617: 0061cdfd 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23618: 00aa4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 23619: 004b4581 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23620: 002bcbc5 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23621: 005318b9 156 FUNC GLOBAL DEFAULT 12 helper_xvcvuxddp │ │ │ │ 23622: 00a9f780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 23623: 0053d831 80 FUNC GLOBAL DEFAULT 12 helper_VSTRIBR │ │ │ │ - 23624: 005b79b1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23624: 005b79d1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23625: 002e4679 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23626: 00aa6784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23627: 00ab19cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23628: 0052cb0d 236 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBSP │ │ │ │ - 23629: 007252cd 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23629: 00725305 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ 23630: 004fac25 164 FUNC GLOBAL DEFAULT 12 ppc4xx_sdr_init │ │ │ │ - 23631: 006aafe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23631: 006ab021 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23632: 00aade18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23633: 00ae73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23634: 00ae926c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23635: 005c5b45 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23636: 006aba8d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23635: 005c5b65 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23636: 006abac5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23637: 00285f49 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23638: 00ae8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23639: 004615e5 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23640: 006db5f1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23640: 006db629 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23641: 009fbc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpi │ │ │ │ 23642: 00475ae1 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23643: 00714e05 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23643: 00714e3d 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23644: 00a9a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23645: 00995294 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23646: 00aa22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23647: 00472d4d 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23648: 005d9b19 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23648: 005d9b39 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23649: 00ae8f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23650: 00a07de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_facility_check │ │ │ │ 23651: 00ae7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23652: 00ae8e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 23653: 004e9351 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23654: 009f7248 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSDLX │ │ │ │ - 23655: 005884d1 168 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ + 23655: 005884f1 168 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ 23656: 00ae7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23657: 00a057bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCDP │ │ │ │ 23658: 00aacbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23659: 00a9b0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23660: 006be1c1 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23660: 006be1f9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23661: 00ae922a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23662: 00aacaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23663: 00a9c850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23664: 00aa7e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23665: 006aa4c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23666: 007082a5 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23665: 006aa501 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23666: 007082dd 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23667: 00a9fd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23668: 00ae72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23669: 00aabc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23670: 00ae6d47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23671: 00538f9d 84 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp │ │ │ │ 23672: 002bc531 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23673: 00ae7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23674: 00a9c198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23675: 00472ddd 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23676: 004ef951 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23677: 00aa4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23678: 00615511 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23679: 005bda5d 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23678: 00615531 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23679: 005bda7d 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23680: 00ae782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23681: 00ab16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23682: 0068539d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23682: 006853d5 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23683: 00aa054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23684: 00ae73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23685: 0061358d 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23685: 006135ad 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 23686: 00aab980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 23687: 007025dd 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23687: 00702615 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23688: 00aaa320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23689: 00540ef1 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_sler │ │ │ │ 23690: 00ab1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23691: 002bc3dd 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23692: 00ab1e2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23693: 00ac58a8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23694: 006de5c9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23695: 005d726d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23694: 006de601 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23695: 005d728d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23696: 00529595 94 FUNC GLOBAL DEFAULT 12 helper_evfsctsiz │ │ │ │ 23697: 00ae77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23698: 0061d7d5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23698: 0061d7f5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23699: 00aafa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23700: 00ae8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23701: 00ae7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23702: 00ae7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23703: 0068d921 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23703: 0068d959 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23704: 00ae7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23705: 00ab14d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23706: 0025db7d 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 23707: 00730499 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 23707: 007304d1 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 23708: 00ab01b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23709: 00ae82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ 23710: 00540e61 2 FUNC GLOBAL DEFAULT 12 helper_hfscr_facility_check │ │ │ │ - 23711: 006b30c5 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ - 23712: 00584e11 844 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ + 23711: 006b30fd 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23712: 00584e31 844 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ 23713: 00aaac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ - 23714: 005874a1 664 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ + 23714: 005874c1 664 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ 23715: 00471311 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23716: 0047a481 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 23717: 00ae7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23718: 00ae7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23719: 00290541 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23720: 00ae8dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23721: 006bd1ed 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23721: 006bd225 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23722: 00523635 168 FUNC GLOBAL DEFAULT 12 helper_DMUL │ │ │ │ 23723: 00a9fcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23724: 00ae8a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23725: 00ae8b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23726: 0071c435 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23726: 0071c46d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23727: 00ae8e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23728: 00aa8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23729: 00aade08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23730: 0058330d 156 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ - 23731: 0072d65d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 23732: 006dc22d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23730: 0058332d 156 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ + 23731: 0072d695 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 23732: 006dc265 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23733: 00aaa770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23734: 00aa2940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23735: 006b2865 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23735: 006b289d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23736: 00aae198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23737: 004de555 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23738: 003c48d9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23739: 005d6299 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23739: 005d62b9 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23740: 00a9cb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23741: 007147a5 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23741: 007147dd 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23742: 00aac430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23743: 00ae7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23744: 00aaf408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23745: 002e2361 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23746: 00aa2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23747: 00290fa1 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23748: 00514779 52 FUNC GLOBAL DEFAULT 12 ppc_get_cr │ │ │ │ @@ -23758,98 +23758,98 @@ │ │ │ │ 23754: 00a9e724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23755: 00aaa4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23756: 004235bd 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23757: 00aa111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 23758: 004dddcd 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23759: 00aac330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23760: 00ae8718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23761: 005ff29d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23761: 005ff2bd 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23762: 00ae8e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23763: 005da049 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23763: 005da069 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23764: 002c49a5 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23765: 00ae927a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23766: 00712bb5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23766: 00712bed 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 23767: 00451705 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23768: 00a02090 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpeq │ │ │ │ 23769: 00ab21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23770: 006d52a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23770: 006d52dd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23771: 00ae74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23772: 00ae8bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23773: 002bfa79 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23774: 0050a9ed 256 FUNC GLOBAL DEFAULT 12 vof_init │ │ │ │ 23775: 00ae7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23776: 006a3129 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23776: 006a3161 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23777: 002997f1 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23778: 00ab0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23779: 00aaf478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23780: 0057afe1 120 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ - 23781: 0068a945 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23780: 0057b005 120 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ + 23781: 0068a97d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23782: 00ae72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23783: 0038db2d 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23784: 00aa7fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23785: 00ae7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23786: 006df121 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23786: 006df159 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23787: 00ae997e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23788: 00ae8e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 23789: 002bf6bd 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23790: 00527169 100 FUNC GLOBAL DEFAULT 12 helper_tosingle │ │ │ │ 23791: 0038d829 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23792: 00ae7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23793: 00538ebd 90 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp │ │ │ │ 23794: 009fde90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswss │ │ │ │ 23795: 009aa164 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 23796: 006d6949 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23796: 006d6981 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23797: 00ae7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 23798: 00404fd1 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 23799: 006c3ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23799: 006c3e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23800: 00aa94c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23801: 00aa8664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23802: 003988e9 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23803: 0027cd79 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23804: 006029d9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23804: 006029f9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23805: 004a4ec5 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23806: 0034eeed 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23807: 00aa5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23808: 00453309 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23809: 006c4655 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23809: 006c468d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23810: 00a9e744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23811: 009aa7b0 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23812: 006ffc5d 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23812: 006ffc95 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23813: 003734cd 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 23814: 004d24b5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23815: 00ae7ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23816: 004ee6e9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23817: 00704a59 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23817: 00704a91 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23818: 00ae7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 23819: 00673dc9 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 23819: 00673e01 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 23820: 004edd31 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23821: 006cd191 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23822: 0081b890 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23821: 006cd1c9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23822: 0081b8c8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23823: 00ae772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23824: 003d7365 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23825: 00ae8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_TPM_COMM_DSTATE │ │ │ │ 23826: 00ae99ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 23827: 009fda70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsubfp │ │ │ │ - 23828: 005aa16d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23828: 005aa18d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23829: 0045ceb9 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23830: 002857d9 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23831: 00ae6f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23832: 00aa47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23833: 00ae8cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23834: 002830d1 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 23835: 006d4249 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 23835: 006d4281 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 23836: 00ae990b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23837: 00aa3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23838: 00ae90c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 23839: 0072b169 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 23839: 0072b1a1 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 23840: 004795ed 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23841: 0046a2a9 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 23842: 004e7971 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23843: 00673215 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23844: 00700ecd 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23843: 0067324d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23844: 00700f05 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23845: 00aa6614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23846: 00525725 400 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQ │ │ │ │ 23847: 00ae7d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23848: 0028aded 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23849: 00aa23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23850: 00a9dfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23851: 009aaf18 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ @@ -23857,68 +23857,68 @@ │ │ │ │ 23853: 004d5fe5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23854: 00ae841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23855: 00aabf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23856: 00a9d198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23857: 00ae93dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23858: 003d22e5 108 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23859: 0042a4c5 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23860: 006ae121 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 23861: 006efa81 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 23862: 0070ed85 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23863: 005d4205 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23860: 006ae159 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23861: 006efab9 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23862: 0070edbd 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23863: 005d4225 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23864: 00aa0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23865: 00a9dcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23866: 006480c9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23866: 006480e9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23867: 00a00014 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpgt │ │ │ │ 23868: 00ae7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23869: 00484a55 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23870: 006b16ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23871: 005bcde9 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23870: 006b16e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23871: 005bce09 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 23872: 004e70e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23873: 00ae9376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23874: 00ae79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23875: 005d5a7d 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23876: 0061f629 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23875: 005d5a9d 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23876: 0061f649 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23877: 002b4275 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23878: 00280321 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23879: 009aa13c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23880: 00a15954 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23881: 00ae71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23882: 0027f129 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23883: 009fe01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswus │ │ │ │ 23884: 00ae9140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23885: 005fe3cd 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23885: 005fe3ed 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23886: 002d9831 84 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23887: 00ae8cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23888: 00ae8e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23889: 00ae7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23890: 0068ba55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23891: 00703ef1 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23890: 0068ba8d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23891: 00703f29 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23892: 00ae7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23893: 006af441 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23893: 006af479 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23894: 002bd789 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23895: 005c1bb9 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23896: 005da03d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23895: 005c1bd9 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23896: 005da05d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23897: 0029f9f1 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23898: 00ae6d6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23899: 004ed891 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23900: 00aad348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23901: 007040e9 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23901: 00704121 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23902: 0043b4cd 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23903: 006bbeed 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23903: 006bbf25 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23904: 00ae6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23905: 009eaed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23906: 00ae7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23907: 00aa09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ 23908: 009fb340 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxddp │ │ │ │ 23909: 009fdf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshss │ │ │ │ - 23910: 006c4f89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23911: 0073149d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23910: 006c4fc1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23911: 007314d5 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23912: 00aaba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23913: 005f90c1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23913: 005f90e1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23914: 00ae84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23915: 00426ac1 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23916: 0027cb91 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23917: 00ae8bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23918: 00ae76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23919: 00ae93b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 23920: 0053d881 82 FUNC GLOBAL DEFAULT 12 helper_VSTRIHL │ │ │ │ @@ -23928,15 +23928,15 @@ │ │ │ │ 23924: 00aa8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 23925: 00aa8534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 23926: 00ae7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 23927: 00aa14fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 23928: 002bab69 688 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 23929: 0053d8d5 84 FUNC GLOBAL DEFAULT 12 helper_VSTRIHR │ │ │ │ 23930: 00aa4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 23931: 0057ad45 60 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ + 23931: 0057ad69 60 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ 23932: 00323aad 176 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ 23933: 0044c629 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 23934: 00a9d6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 23935: 00ab1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 23936: 00ab01c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 23937: 009e125c 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 23938: 0027fe51 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ @@ -23948,196 +23948,196 @@ │ │ │ │ 23944: 00ab0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 23945: 00aac530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 23946: 00ab20c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 23947: 002afbe1 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 23948: 004d6069 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 23949: 00ae7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 23950: 00ab2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 23951: 006cefd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 23952: 005d4995 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 23951: 006cf009 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 23952: 005d49b5 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 23953: 008f4270 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 23954: 00aa3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 23955: 00ae6d78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 23956: 004d6371 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 23957: 00ae70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 23958: 00aad3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 23959: 00aa6754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 23960: 00ae8a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 23961: 00aab120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 23962: 00aa57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ - 23963: 0057c261 112 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ + 23963: 0057c285 112 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ 23964: 00ae71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 23965: 00a9b910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 23966: 0052457d 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFI │ │ │ │ 23967: 0042664d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 23968: 00aa1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 23969: 006b9bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 23969: 006b9be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 23970: 00ae6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 23971: 00483bd9 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 23972: 00a9de24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 23973: 00492ed5 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 23974: 00ae7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 23975: 005b21c9 156 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 23976: 005f838d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 23975: 005b21e9 156 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 23976: 005f83ad 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ 23977: 005244b1 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFQ │ │ │ │ 23978: 009f14f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUQM │ │ │ │ - 23979: 006c524d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 23980: 006a1ce5 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 23979: 006c5285 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 23980: 006a1d1d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 23981: 00aa6644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 23982: 00a9bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ 23983: 00ae81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_READ_DSTATE │ │ │ │ - 23984: 0068f451 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 23984: 0068f489 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 23985: 00ae7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 23986: 006ddcc1 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 23987: 006e003d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 23986: 006ddcf9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 23987: 006e0075 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 23988: 00aac7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 23989: 0072775d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 23989: 00727795 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 23990: 0046104d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 23991: 00a9df54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 23992: 004d3569 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 23993: 00ae8ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 23994: 004867c1 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 23995: 00288c41 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 23996: 006ff9a9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 23996: 006ff9e1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 23997: 00ae89a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 23998: 00424611 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 23999: 00aa2990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24000: 0042ec45 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24001: 006e16d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24001: 006e170d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24002: 00ae70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24003: 0085d484 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24003: 0085d4bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24004: 00ae8a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24005: 00aa3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24006: 009eae4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24007: 00aae108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24008: 00ab0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24009: 00ae937e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24010: 00aa0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24011: 00ae863c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24012: 0099e63c 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24013: 009fe0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshus │ │ │ │ 24014: 00a9c0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24015: 00aa8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24016: 00690675 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24016: 006906ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24017: 003ab371 244 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24018: 00ae99e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24019: 004a42bd 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24020: 0064bbed 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 24021: 006d1b89 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24022: 005b5a71 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24020: 0064bc0d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24021: 006d1bc1 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24022: 005b5a91 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24023: 00aad8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24024: 00ae8a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24025: 0081b4dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24025: 0081b514 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24026: 00aa13fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24027: 00ae77ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24028: 00ae9230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 24029: 00ae819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 24030: 006290a1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24030: 006290c1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24031: 00ae86dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24032: 00588359 252 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ + 24032: 00588379 252 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ 24033: 00539855 208 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2 │ │ │ │ - 24034: 006b253d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24034: 006b2575 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24035: 00a024b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzb │ │ │ │ 24036: 00ae8bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24037: 009f3ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_exp │ │ │ │ - 24038: 005813f5 220 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ + 24038: 00581415 220 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ 24039: 00a9e104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24040: 00ae7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24041: 00a023a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzh │ │ │ │ 24042: 00ae8720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24043: 00ab0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24044: 00ae897a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 24045: 009aa0ec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24046: 00aaf4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24047: 00ae907e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_GET_DSTATE │ │ │ │ 24048: 00a9e524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 24049: 005c0489 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 24050: 007113fd 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24049: 005c04a9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24050: 00711435 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24051: 00451249 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24052: 00472445 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24053: 00ab2d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24054: 00aa3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24055: 006c69c9 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24055: 006c6a01 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24056: 0045ecc9 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24057: 00aaa2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24058: 00ae85e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24059: 00aae298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24060: 00ae75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24061: 0046d7a9 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24062: 0026fd75 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24063: 006c035d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24064: 0060c269 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24063: 006c0395 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24064: 0060c289 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24065: 00ae8844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24066: 00456a15 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24067: 0068a105 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24067: 0068a13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24068: 009e7300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24069: 00ae93d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24070: 00ae8fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24071: 004bb6a9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24072: 005a2e7d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24072: 005a2e9d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24073: 00aaca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24074: 00529ccd 58 FUNC GLOBAL DEFAULT 12 helper_efdctsiz │ │ │ │ 24075: 00ae851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24076: 009ecfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24077: 006cf049 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24077: 006cf081 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24078: 00ae770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24079: 00ae88b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24080: 004e1871 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24081: 0070a1f5 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24082: 006dbcf1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24081: 0070a22d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24082: 006dbd29 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24083: 0042f5a5 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24084: 00ae7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24085: 006f9479 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24085: 006f94b1 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24086: 0038f115 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24087: 00371251 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24088: 006f1d71 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24089: 005c46c9 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24088: 006f1da9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24089: 005c46e9 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24090: 002be989 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24091: 004edfcd 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24092: 006c85a9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24093: 0061c875 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24092: 006c85e1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24093: 0061c895 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24094: 0027fa31 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24095: 00ae7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24096: 004d60f1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24097: 00a9ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24098: 00aa0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24099: 00ab1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24100: 00a9d610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24101: 00ae89d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24102: 00706295 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24102: 007062cd 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24103: 00ae769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24104: 00a05c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLIQ │ │ │ │ 24105: 004bc81d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24106: 00ae9228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24107: 005c04a1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24107: 005c04c1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 24108: 009f9f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsf │ │ │ │ - 24109: 0069ae45 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24109: 0069ae7d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24110: 00ae8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24111: 0038da41 92 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ 24112: 004cfc8d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24113: 009fa02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsi │ │ │ │ 24114: 00290f89 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24115: 003d75cd 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24116: 0038f429 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24117: 00723775 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24117: 007237ad 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24118: 009fff90 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmplt │ │ │ │ 24119: 00ae76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24120: 00ae84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24121: 004e450d 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24122: 00aa55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24123: 006e7231 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24123: 006e7269 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24124: 00ab2d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24125: 006b6bbd 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24125: 006b6bf5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24126: 00ae81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_READ_DSTATE │ │ │ │ 24127: 00484bc5 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24128: 0026f49d 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24129: 004e7f75 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24130: 003d89e9 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24131: 00aabaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24132: 0061e541 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24132: 0061e561 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24133: 00ae7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24134: 00aa1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24135: 00aa5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24136: 00524001 444 FUNC GLOBAL DEFAULT 12 helper_DTSTDGQ │ │ │ │ 24137: 00ae8670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24138: 0034f9d1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24139: 00a9e184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ @@ -24145,63 +24145,63 @@ │ │ │ │ 24141: 009eadc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 24142: 00ae9276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24143: 00ab0374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24144: 00ae837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24145: 00ae90d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24146: 003db2d5 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24147: 004e8699 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24148: 005f9121 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24148: 005f9141 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24149: 00ab2344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24150: 006ba9f5 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24150: 006baa2d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24151: 004d1aa5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24152: 00ae8f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24153: 00aa8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24154: 00aa92d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24155: 00ae7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24156: 00aa48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24157: 00ae721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24158: 00437535 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24159: 007207f5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24159: 0072082d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24160: 00ae8f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24161: 00ae77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24162: 005c043d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24163: 0071fcb1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 24164: 005e2941 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24162: 005c045d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24163: 0071fce9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24164: 005e2961 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 24165: 004500d1 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24166: 00aad5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ 24167: 005310c1 256 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxws │ │ │ │ - 24168: 0070a99d 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24168: 0070a9d5 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24169: 00ae7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24170: 00aa8434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24171: 00aac500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24172: 00ae8734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24173: 00ae868c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24174: 00538655 92 FUNC GLOBAL DEFAULT 12 helper_vnmsubfp │ │ │ │ 24175: 004d73f9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24176: 0068b749 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24177: 006152d1 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24176: 0068b781 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24177: 006152f1 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24178: 00aa87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24179: 00616861 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24179: 00616881 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24180: 00aa9608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24181: 00ae8b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24182: 00520579 168 FUNC GLOBAL DEFAULT 12 ppc_maybe_bswap_register │ │ │ │ 24183: 004dc5c1 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 24184: 0048f725 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24185: 009ace28 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24186: 00538921 70 FUNC GLOBAL DEFAULT 12 helper_VSUBUBS │ │ │ │ 24187: 004d7c99 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 24188: 0044ca85 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24189: 00678709 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24189: 00678741 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 24190: 004e5149 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 24191: 0072ead5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 24192: 006dd5fd 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24191: 0072eb0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 24192: 006dd635 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ 24193: 009f9fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuf │ │ │ │ - 24194: 0070338d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24195: 0068e58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24196: 006cbf7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24194: 007033c5 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24195: 0068e5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24196: 006cbfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24197: 00ae7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24198: 00a04ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRSP │ │ │ │ 24199: 009fa0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfui │ │ │ │ 24200: 00aa8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24201: 00aaa430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24202: 00aa4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24203: 00aa8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ @@ -24214,148 +24214,148 @@ │ │ │ │ 24210: 00ae82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_DSTATE │ │ │ │ 24211: 004c00f9 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24212: 00375c7d 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 24213: 004449f5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24214: 00ae70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24215: 00ae81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PARITY_READ_DSTATE │ │ │ │ 24216: 00ae86f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24217: 005adc51 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24217: 005adc71 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24218: 005267cd 320 FUNC GLOBAL DEFAULT 12 helper_DSCRIQ │ │ │ │ 24219: 009e8bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24220: 00aa1cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24221: 0046196d 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24222: 0070fa31 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 24223: 006e9c49 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24222: 0070fa69 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24223: 006e9c81 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24224: 00281b71 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24225: 006c3db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24226: 006b10c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24225: 006c3de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24226: 006b10fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24227: 00aa28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24228: 00a9d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24229: 00ae706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24230: 0052751d 78 FUNC GLOBAL DEFAULT 12 helper_store_fpscr │ │ │ │ 24231: 00ae775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24232: 006e1d89 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24232: 006e1dc1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24233: 00427a1d 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24234: 009e8380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24235: 00ab17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24236: 00aaff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24237: 004bcd81 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24238: 0068b129 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24238: 0068b161 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24239: 00a9db34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24240: 0046d4ed 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24241: 00a9c8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24242: 005c802d 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24242: 005c804d 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24243: 00aae4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24244: 0071bd79 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 24245: 006b4ff5 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24244: 0071bdb1 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24245: 006b502d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24246: 0038fef5 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24247: 00ae668c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24248: 00ab2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24249: 00a9bf74 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24250: 006c6535 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24250: 006c656d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24251: 00ae83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24252: 0046d2c1 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24253: 003dc2f1 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24254: 00aaf0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 24255: 00ae7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24256: 00ab2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24257: 009e0914 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24258: 006dedd5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24258: 006dee0d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24259: 004a4935 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24260: 00aadbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24261: 009f4674 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUWS │ │ │ │ 24262: 009e0944 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24263: 00aaf3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24264: 00719bc5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24265: 00651e81 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24264: 00719bfd 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24265: 00651eb9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24266: 009e0994 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24267: 009e0a34 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24268: 00a9bc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 24269: 00ae8e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24270: 00ae8974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 24271: 00ae7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_RECV_DSTATE │ │ │ │ - 24272: 00734e41 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24272: 00734e79 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 24273: 004cf60d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24274: 0028a849 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 24275: 004eaac9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 24276: 005c6a71 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ - 24277: 0057b059 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ + 24276: 005c6a91 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24277: 0057b07d 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ 24278: 00ae867a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24279: 003cdadd 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24280: 00aabfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 24281: 00ae805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24282: 00ae7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24283: 00ae8be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24284: 00aa3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24285: 006c4cfd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24286: 005f0c11 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24285: 006c4d35 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24286: 005f0c31 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24287: 00aa9618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24288: 00324765 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24289: 00ae8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_DSTATE │ │ │ │ 24290: 00ae935a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 24291: 004cf5dd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24292: 006c8321 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24292: 006c8359 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24293: 002bf9d1 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24294: 00a068c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCQP │ │ │ │ 24295: 0054151d 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_watchpoint │ │ │ │ 24296: 00ae6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24297: 005d71f1 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24297: 005d7211 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24298: 004eef49 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 24299: 004d1199 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24300: 00a9e6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24301: 005c75c1 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24302: 0072f15d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24301: 005c75e1 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24302: 0072f195 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24303: 00a9f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24304: 005f8661 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24304: 005f8681 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24305: 00aab8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ 24306: 004f73f9 68 FUNC GLOBAL DEFAULT 12 ppc40x_system_reset │ │ │ │ - 24307: 006aab39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24307: 006aab71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24308: 003ad04d 224 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24309: 006d4575 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 24310: 006b12e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24309: 006d45ad 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 24310: 006b1319 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24311: 00aaef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 24312: 004d0f01 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24313: 00ae720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24314: 00aa9e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24315: 006da349 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24315: 006da381 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24316: 00ae7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24317: 00aa6f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_EVENT │ │ │ │ 24318: 00aa2ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 24319: 004d2235 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24320: 00ae88d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24321: 00ae87ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 24322: 004d1589 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24323: 0061a62d 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24323: 0061a64d 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 24324: 004d15c9 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 24325: 004d160d 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24326: 00ae6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24327: 00ae78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24328: 009ace40 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 24329: 004e5f89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24330: 00ae87d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 24331: 004d1655 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24332: 00ae70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24333: 00ae942c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24334: 00580f5d 280 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ - 24335: 005a7d25 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24334: 00580f7d 280 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ + 24335: 005a7d45 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24336: 00aa5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24337: 005f1185 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24337: 005f11a5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24338: 00aaaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24339: 006a8401 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24339: 006a8439 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24340: 00527659 14 FUNC GLOBAL DEFAULT 12 helper_float_check_status │ │ │ │ 24341: 00aa46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24342: 00a1312c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24343: 00ae7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24344: 00ae9002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24345: 00aa1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24346: 006dd45d 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24346: 006dd495 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24347: 00ae7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24348: 00aa47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 24349: 0069c449 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24350: 006ded15 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24349: 0069c481 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24350: 006ded4d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24351: 00ae9408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 24352: 00aae448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24353: 00aa714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_POST_LOAD_EVENT │ │ │ │ 24354: 00a9d158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 24355: 009f2a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSQQP │ │ │ │ 24356: 00a9f464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24357: 00ae7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ @@ -24363,183 +24363,183 @@ │ │ │ │ 24359: 004a2bb5 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24360: 0053db95 54 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVB │ │ │ │ 24361: 00531b71 80 FUNC GLOBAL DEFAULT 12 helper_xvcvuxdsp │ │ │ │ 24362: 00a075a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tsr │ │ │ │ 24363: 0053dc3d 50 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVD │ │ │ │ 24364: 00ae6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24365: 004e6409 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24366: 006ade61 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24366: 006ade99 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24367: 00aa7e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24368: 00ae7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24369: 005c5ccd 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24369: 005c5ced 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24370: 00a9e0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24371: 00ae8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24372: 0053dbcd 56 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVH │ │ │ │ 24373: 00468bc1 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24374: 00a9d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24375: 005fee95 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24376: 0059eaf9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24375: 005feeb5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24376: 0059eb19 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24377: 00ae6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24378: 004615c9 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24379: 004ea921 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 24380: 00ae7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24381: 00ae718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24382: 00ae854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24383: 006e0591 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24383: 006e05c9 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 24384: 004e167d 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24385: 00aa7fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 24386: 0044eda9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24387: 00ae86d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24388: 005e9e39 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24388: 005e9e59 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24389: 00a05b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMULQ │ │ │ │ 24390: 0053dc05 56 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVW │ │ │ │ - 24391: 0064e9d5 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24391: 0064e9f5 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24392: 008f754c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24393: 00aa09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24394: 00ae7f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24395: 00685769 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24395: 006857a1 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 24396: 004e3db9 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24397: 00aafeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24398: 00ae7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24399: 0068eb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24399: 0068eb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24400: 0039cf25 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24401: 006f02d5 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24401: 006f030d 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24402: 00aafcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_EVENT │ │ │ │ 24403: 00ae77ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24404: 00aae698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24405: 0071b049 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24405: 0071b081 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24406: 00a056b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCSP │ │ │ │ 24407: 009e9694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24408: 00679405 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24408: 0067943d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24409: 004b4c61 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24410: 003fcf59 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24411: 0028e8d5 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24412: 005a83e5 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24412: 005a8405 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24413: 00ae766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24414: 00a9b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24415: 004c6dd5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 24416: 005b74b1 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 24417: 005882b9 160 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ + 24416: 005b74d1 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 24417: 005882d9 160 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ 24418: 00445871 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24419: 00ab0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24420: 006c3edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24421: 006d388d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24422: 00687b2d 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24423: 0064ed8d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 24424: 00731801 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 24420: 006c3f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24421: 006d38c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24422: 00687b65 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24423: 0064edad 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24424: 00731839 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 24425: 009e9400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 24426: 006df3f1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24426: 006df429 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24427: 00ae81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_COMPUTE_DSTATE │ │ │ │ 24428: 0025e675 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24429: 00ae783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24430: 00aa5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24431: 00aa8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24432: 00ae8d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24433: 007157c1 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24433: 007157f9 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24434: 00aadbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24435: 005cc6c1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24435: 005cc6e1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24436: 00ae6d45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24437: 0034b23d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24438: 00ae6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24439: 0027ff01 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24440: 00a9d5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24441: 00aa86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24442: 00ae86ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24443: 00ae78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24444: 00aa93c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 24445: 004dd781 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24446: 00ae9950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24447: 00ae7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ 24448: 004fbb9d 112 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_realize │ │ │ │ - 24449: 006f2af1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24449: 006f2b29 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24450: 00a9b800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24451: 00aa4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24452: 00aa4ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24453: 00685f5d 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24453: 00685f95 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24454: 00ab1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24455: 00717135 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24455: 0071716d 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24456: 00ae739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24457: 00685ed1 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24457: 00685f09 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24458: 00ae6d85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24459: 0060b2d5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24459: 0060b2f5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24460: 00aa46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24461: 0053c631 68 FUNC GLOBAL DEFAULT 12 helper_vrefp │ │ │ │ 24462: 00aaba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24463: 006912e9 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24463: 00691321 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ 24464: 005380e9 120 FUNC GLOBAL DEFAULT 12 helper_DIVWE │ │ │ │ - 24465: 00733021 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24465: 00733059 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24466: 00ae6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24467: 00aa2b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24468: 00aa5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24469: 00aa2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24470: 00aaa210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 24471: 004e5edd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24472: 00ae8a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24473: 00aa5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24474: 00466c45 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24475: 00ae83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24476: 0063a2cd 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24476: 0063a2ed 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24477: 004140c9 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24478: 00ae998c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24479: 00ae7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24480: 00aa3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24481: 005389ad 66 FUNC GLOBAL DEFAULT 12 helper_VSUBUHS │ │ │ │ 24482: 00aa139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24483: 005c7f2d 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24483: 005c7f4d 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24484: 00ae8b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24485: 00aa5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24486: 00a9d700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24487: 002e62a9 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ 24488: 00a076ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tcr │ │ │ │ - 24489: 0062af11 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24489: 0062af31 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24490: 009f3a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_exp │ │ │ │ 24491: 004cfbc5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24492: 00aac940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24493: 00a9dc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24494: 00ab1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24495: 00ab0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24496: 0027fda1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24497: 002baa21 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24498: 00a9efe4 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24499: 00ae8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24500: 002be7b9 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24501: 006c4081 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 24502: 0063b309 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24501: 006c40b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24502: 0063b329 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24503: 0034f881 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24504: 006c7ff9 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24505: 006bfb2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24506: 0068d4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24504: 006c8031 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24505: 006bfb65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24506: 0068d521 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24507: 00467749 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24508: 00685d55 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24508: 00685d8d 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24509: 00a9ddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 24510: 00444e3d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24511: 00aaf6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24512: 00ae6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24513: 00719079 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24514: 0061ceb9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24513: 007190b1 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24514: 0061ced9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24515: 00aa8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24516: 00338991 128 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24517: 00710945 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24517: 0071097d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24518: 0027e8a1 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24519: 002f33dd 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24520: 00aa6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EXIT_EVENT │ │ │ │ 24521: 00ae7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24522: 00ae7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24523: 00aa2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REQUEST_EVENT │ │ │ │ 24524: 0028ce2d 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24525: 00437e79 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24526: 003fcbf1 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 24527: 00ab1cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24528: 004a1df1 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24529: 006c5589 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24529: 006c55c1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24530: 00ae70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 24531: 0041b9cd 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ 24532: 00a058c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCVSPBF16 │ │ │ │ - 24533: 0057cc25 18 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ - 24534: 0070cadd 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24533: 0057cc49 18 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ + 24534: 0070cb15 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24535: 00aa6184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24536: 00ae9610 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24537: 008f7654 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24538: 003992e9 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24539: 00ae919a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24540: 0046dc0d 1220 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24541: 0036ca8d 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x2528b8 │ │ │ │ - 0x0000000d (FINI) 0x737c00 │ │ │ │ + 0x0000000d (FINI) 0x737c38 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x8eae48 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3348 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x8ebb5c │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8af18 │ │ │ │ 0x00000006 (SYMTAB) 0x2b128 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6ccdccb67ef15591776cfce722cb16b69485a2e8 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c2648822e16235ffbb66178752d8e594add61e28 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux-armhf.so.3 │ │ │ │ +(/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR %F │ │ │ │ (0p{&o8d │ │ │ │ !*C._!`&O2 │ │ │ │ x9d.x{9, │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"^(6b │ │ │ │ .:Trq|xK │ │ │ │ @@ -24514,15 +24514,15 @@ │ │ │ │ NHYF*FxD │ │ │ │ :K0F:J:I{DzD │ │ │ │ 3K0F3J4I{D │ │ │ │ F#JM##I|DzD │ │ │ │ 1F%JM#%NzD~D │ │ │ │ I="|D8FyD │ │ │ │ ID"|D8FyD │ │ │ │ -3LhdIeOyD/ │ │ │ │ +3LhdIeOyD0 │ │ │ │ VKVJWI{D │ │ │ │ FSK FSJSI{DzD │ │ │ │ ,K-J!F{D │ │ │ │ #(J(IxDzD │ │ │ │ .K F.J.I{D │ │ │ │ #&I|DzD0FyD │ │ │ │ J}D|D)FzD │ │ │ │ @@ -24552,15 +24552,15 @@ │ │ │ │ "K@F"J"I{DzDT3 │ │ │ │ H{DyDl3xD │ │ │ │ H2F)FxDz │ │ │ │ (a6J3KzD │ │ │ │ 3F"FAF8F │ │ │ │ K!J!I{DzD │ │ │ │ /JM#IFzD │ │ │ │ -h!F HxDy │ │ │ │ +h!F HxDz │ │ │ │ ##asJpKzD │ │ │ │ a2F9F(F │ │ │ │ 3FBF9F F │ │ │ │ 3FBF9F F │ │ │ │ 0I|D0K1J{DaX │ │ │ │ F}D)K)J{D,Y │ │ │ │ F|DfMfK}D │ │ │ │ @@ -24843,15 +24843,15 @@ │ │ │ │ CKCJDI{DzD │ │ │ │ 5J6HzDxD8 │ │ │ │ 4IZF FyD │ │ │ │ J{DyDx3zD │ │ │ │ #=J}D|D)FzD(4 │ │ │ │ I|DzD04yD │ │ │ │ H{DyDP3xDw │ │ │ │ -FEHaFxD6 │ │ │ │ +FEHaFxD7 │ │ │ │ H{DyD$3xDv │ │ │ │ +JM#+I|D │ │ │ │ F'ID4zD #yD0F │ │ │ │ #K$I{D$JCfyD#KzD │ │ │ │ #"KyD"J{D │ │ │ │ !KzD!I{D │ │ │ │ # JyD KzD │ │ │ │ @@ -29080,35 +29080,35 @@ │ │ │ │ P0!"`!`F │ │ │ │ #m!"`! F │ │ │ │ P0!"`!`F │ │ │ │ #)F0F "L │ │ │ │ mJ)F0FzD │ │ │ │ AJ)F0FzD │ │ │ │ 9J)F0FzD │ │ │ │ -D;FzDAF0FR │ │ │ │ +D;FzDIF0FR │ │ │ │ 9J)F0FzD │ │ │ │ p?8hyD hBF[X │ │ │ │ yD h-hJF[X │ │ │ │ p?8hyD hJF[X │ │ │ │ p?8hyD hJF[X │ │ │ │ -EzD;FAF0FR │ │ │ │ +EzD;FIF0FR │ │ │ │ #JF)F(FI │ │ │ │ #C)FzD0F[ │ │ │ │ p?yD hZX │ │ │ │ p?yD hZX │ │ │ │ nJXIzD;h │ │ │ │ p?JFyD h[X │ │ │ │ p?JFyD h[X │ │ │ │ -2nCFyD h= │ │ │ │ +2n;FyD h- │ │ │ │ pOyD h2nCFaX │ │ │ │ rJ)F0FzD │ │ │ │ D$)F0FzD │ │ │ │ p?yD hZX │ │ │ │ p?yD hZX │ │ │ │ -2J&IzD;h │ │ │ │ +1J&IzD;h │ │ │ │ JJ)F0FzD │ │ │ │ QJ)F0FzD │ │ │ │ p?yD hZX │ │ │ │ p?yD hZX │ │ │ │ ;hyD h*FAX │ │ │ │ zJ)F0FzD │ │ │ │ tJ)F0FzD │ │ │ │ @@ -29118,23 +29118,22 @@ │ │ │ │ IJ)F0FzD │ │ │ │ >J)F0FzD │ │ │ │ (J)F0FzD │ │ │ │ {J)F0FzD │ │ │ │ YJ)F0FzD │ │ │ │ t$)F0FzD │ │ │ │ 3m!"`!0F │ │ │ │ - #sfrM}DU │ │ │ │ p?8hyD hBF[X │ │ │ │ p?8hyD hJF[X │ │ │ │ p?8hyD h │ │ │ │ 3m!"`!0F │ │ │ │ H&)F0FzD │ │ │ │ +F:F1F0FH │ │ │ │ #)F(F?"D │ │ │ │ -_J)F0FzD │ │ │ │ +`J)F0FzD │ │ │ │ [0*F!FHF │ │ │ │ #m!"`! F │ │ │ │ % yD h4hCX │ │ │ │ K!F F{DS │ │ │ │ J)F(FzDR │ │ │ │ +m!"`!(F │ │ │ │ K"F1F{DS │ │ │ │ @@ -29912,15 +29911,15 @@ │ │ │ │ $5I F{D6"yD │ │ │ │ H;FYFxD0 │ │ │ │ H#F:FYFxD0 │ │ │ │ F#F)F0FR │ │ │ │ !K"0I{D(3yD* │ │ │ │ (3&J'IzD │ │ │ │ H{DyD@3xDp │ │ │ │ -H{DyDP3xDp │ │ │ │ +H{DyDP3xDo │ │ │ │ &K(F&J&I{DzDx3 │ │ │ │ I~"|D(FyD │ │ │ │ K2F jAF{D │ │ │ │ LJ"yD(F|D │ │ │ │ F+F1FxD0 │ │ │ │ H{DyDxDo │ │ │ │ H{DyDxDo │ │ │ │ @@ -30315,15 +30314,15 @@ │ │ │ │ K*F1FpF{D │ │ │ │ D:F)F0FL │ │ │ │ D:F)F0FL │ │ │ │ 'K(J|D(I{DzD │ │ │ │ ,Kl",I-H{DyD03xDJ │ │ │ │ H{DyDxDJ │ │ │ │ +F"FQFHF │ │ │ │ -IHAVEOPT │ │ │ │ +IHAVEOPT │ │ │ │ H{DyDxDJ │ │ │ │ H{DyDxDJ │ │ │ │ H{DyDxDJ │ │ │ │ gI*F FyD │ │ │ │ PK FPJPI{DzD43 │ │ │ │ 3F2HBF!FxD │ │ │ │ SFZF)F i │ │ │ │ @@ -30514,16 +30513,16 @@ │ │ │ │ H{DyD$3xD8 │ │ │ │ H{DyDxD8 │ │ │ │ (KL"(L0F(I{D|D │ │ │ │ H{DyDxD8 │ │ │ │ HFYF"F+F │ │ │ │ +F"F0F9F │ │ │ │ H{DyD$3xD8 │ │ │ │ -H{DyD$3xD8 │ │ │ │ -H{DyD$3xD8 │ │ │ │ +H{DyD$3xD7 │ │ │ │ +H{DyD$3xD7 │ │ │ │ H{DyD<3xD7 │ │ │ │ H{DyD<3xD7 │ │ │ │ H{DyD<3xD7 │ │ │ │ I{Dl3xDyD │ │ │ │ H{DyDT3xD7 │ │ │ │ OK8FOJPI{DzD │ │ │ │ +FRF1F F │ │ │ │ @@ -31812,15 +31811,15 @@ │ │ │ │ H{DyD@3xDx │ │ │ │ H{DyDh3xDw │ │ │ │ ~DAJAIzD │ │ │ │ "'HyDxD7 │ │ │ │ "'HyDxD7 │ │ │ │ H{DyDxDv │ │ │ │ H{DyD$3xDv │ │ │ │ -H{DyDD3xDv │ │ │ │ +H{DyDD3xDu │ │ │ │ H{DyDd3xDu │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ H{DyDxDt │ │ │ │ @@ -31999,29 +31998,29 @@ │ │ │ │ H{DyD83xDT │ │ │ │ H{DyD$3xDT │ │ │ │ H{DyD$3xDT │ │ │ │ H{DyD$3xDT │ │ │ │ H{DyD$3xDT │ │ │ │ H{DyD$3xDT │ │ │ │ H{DyD$3xDT │ │ │ │ -H{DyD$3xDT │ │ │ │ +H{DyD$3xDS │ │ │ │ H{DyD$3xDS │ │ │ │ H{DyD$3xDS │ │ │ │ H{DyD$3xDS │ │ │ │ H{DyD43xDS │ │ │ │ H{DyD$3xDS │ │ │ │ H{DyD$3xDS │ │ │ │ H{DyDxDS │ │ │ │ K8" I H{DyD │ │ │ │ H{DyDxDS │ │ │ │ H{DyD$3xDS │ │ │ │ !d{D"IH3)"yD │ │ │ │ H{DyD83xDS │ │ │ │ H{DyD83xDS │ │ │ │ -H{DyDX3xDS │ │ │ │ +H{DyDX3xDR │ │ │ │ H{DyDt3xDR │ │ │ │ " I H{DyDt3xDR │ │ │ │ H{DyDxDR │ │ │ │ H{DyDxDR │ │ │ │ I H{DyDxDR │ │ │ │ H{DyDxDR │ │ │ │ IRh{D`hyD │ │ │ │ @@ -32070,15 +32069,15 @@ │ │ │ │ H{DyD@3xDO │ │ │ │ H{DyDP3xDO │ │ │ │ H{DyD\3xDO │ │ │ │ H{DyDl3xDN │ │ │ │ H{DyD|3xDN │ │ │ │ /`(J&KzD │ │ │ │ H2FAFxD │ │ │ │ -H{DyDxDN │ │ │ │ +H{DyDxDM │ │ │ │ H{DyD(3xDM │ │ │ │ "FCFDhXF │ │ │ │ H{DyDxDM │ │ │ │ DH2F3hxD │ │ │ │ +Ke"+I+H{DyD 3xDM │ │ │ │ "(I)H{DyD │ │ │ │ 1"&I&H{DyD │ │ │ │ @@ -32324,15 +32323,15 @@ │ │ │ │ I H{DyDxD+ │ │ │ │ H{DyDxD+ │ │ │ │ I{D|D 3yD │ │ │ │ ?arJsKzD │ │ │ │ H{DyD,3xD+ │ │ │ │ H{DyD,3xD+ │ │ │ │ H{DyD<3xD+ │ │ │ │ -H{DyD\3xD+ │ │ │ │ +H{DyD\3xD* │ │ │ │ H{DyDt3xD* │ │ │ │ H{DyDt3xD* │ │ │ │ H{DyDt3xD* │ │ │ │ 3F2F1F h │ │ │ │ K J(F I{DzD │ │ │ │ #&H)FzDxD │ │ │ │ A"(I(H{DyDxD* │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,2669 +9,2669 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399a34 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebfc │ │ │ │ - subseq r2, ip, r8, asr sp │ │ │ │ - strheq r2, [lr], #-54 @ 0xffffffca │ │ │ │ - subeq r2, lr, ip, asr #7 │ │ │ │ + @ instruction: 0x005c2d90 │ │ │ │ + subeq r2, lr, lr, ror #7 │ │ │ │ + subeq r2, lr, r4, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacc7c <__bss_end__@@Base+0xfe2c328c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 359a64 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffb93a88 <__bss_end__@@Base+0xff0aa098> │ │ │ │ - subseq r3, ip, lr, lsl #13 │ │ │ │ - subeq r3, lr, r8, ror r1 │ │ │ │ - umaaleq r3, lr, r2, r1 │ │ │ │ + subseq r3, ip, r6, asr #13 │ │ │ │ + strheq r3, [lr], #-16 │ │ │ │ + subeq r3, lr, sl, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacca8 <__bss_end__@@Base+0xfe2c32b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 359a90 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff613ab4 <__bss_end__@@Base+0xfeb2a0c4> │ │ │ │ - @ instruction: 0x005c3792 │ │ │ │ - subeq r3, lr, ip, asr r4 │ │ │ │ - subeq r3, lr, sl, ror #8 │ │ │ │ + subseq r3, ip, sl, asr #15 │ │ │ │ + umaaleq r3, lr, r4, r4 │ │ │ │ + subeq r3, lr, r2, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaccd4 <__bss_end__@@Base+0xfe2c32e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 359abc │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff093ae0 <__bss_end__@@Base+0xfe5aa0f0> │ │ │ │ - subseq r5, ip, lr, asr r2 │ │ │ │ - subeq r3, lr, r8, lsl #31 │ │ │ │ - umaaleq r3, lr, sl, pc @ │ │ │ │ + @ instruction: 0x005c5296 │ │ │ │ + subeq r3, lr, r0, asr #31 │ │ │ │ + ldrdeq r3, [lr], #-242 @ 0xffffff0e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacd00 <__bss_end__@@Base+0xfe2c3310> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399ae8 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eba2 │ │ │ │ - mlseq r0, lr, r3, r3 │ │ │ │ - subeq r6, lr, r0, lsl #17 │ │ │ │ - subeq r6, lr, ip, lsl #17 │ │ │ │ + ldrdeq r3, [r0], #-54 @ 0xffffffca @ │ │ │ │ + strheq r6, [lr], #-136 @ 0xffffff78 │ │ │ │ + subeq r6, lr, r4, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacd30 <__bss_end__@@Base+0xfe2c3340> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399b18 │ │ │ │ stmdbmi r5, {r0, r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb8a │ │ │ │ - rsbeq r5, r0, r2, lsl r2 │ │ │ │ - subeq sl, lr, ip, lsl r2 │ │ │ │ - subeq sl, lr, ip, lsr #4 │ │ │ │ + rsbeq r5, r0, sl, asr #4 │ │ │ │ + subeq sl, lr, r4, asr r2 │ │ │ │ + subeq sl, lr, r4, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacd60 <__bss_end__@@Base+0xfe2c3370> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 359b48 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1f13b6c <__bss_end__@@Base+0x142a17c> │ │ │ │ - rsbeq r5, r0, r2, ror r2 │ │ │ │ - subeq sl, lr, ip, lsl #8 │ │ │ │ - subeq sl, lr, r2, lsr #8 │ │ │ │ + rsbeq r5, r0, sl, lsr #5 │ │ │ │ + subeq sl, lr, r4, asr #8 │ │ │ │ + subeq sl, lr, sl, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacd8c <__bss_end__@@Base+0xfe2c339c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399b74 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 1913b9c <__bss_end__@@Base+0xe2a1ac> │ │ │ │ - rsbeq r6, r0, r0, asr #26 │ │ │ │ - subeq pc, lr, lr, lsl #19 │ │ │ │ - subeq pc, lr, r2, lsr #19 │ │ │ │ + rsbeq r6, r0, r8, ror sp │ │ │ │ + subeq pc, lr, r6, asr #19 │ │ │ │ + ldrdeq pc, [lr], #-154 @ 0xffffff66 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacdbc <__bss_end__@@Base+0xfe2c33cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399ba4 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl 1313bcc <__bss_end__@@Base+0x82a1dc> │ │ │ │ - rsbeq r6, r0, r0, lsl sp │ │ │ │ - subeq pc, lr, lr, asr r9 @ │ │ │ │ - subeq pc, lr, r2, ror r9 @ │ │ │ │ + rsbeq r6, r0, r8, asr #26 │ │ │ │ + umaaleq pc, lr, r6, r9 @ │ │ │ │ + subeq pc, lr, sl, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacdec <__bss_end__@@Base+0xfe2c33fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399bd4 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl d13bfc <__bss_end__@@Base+0x22a20c> │ │ │ │ - rsbeq r6, r0, r0, asr pc │ │ │ │ - subeq pc, lr, lr, lsr #18 │ │ │ │ - subeq pc, lr, r2, asr #18 │ │ │ │ + rsbeq r6, r0, r8, lsl #31 │ │ │ │ + subeq pc, lr, r6, ror #18 │ │ │ │ + subeq pc, lr, sl, ror r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedace1c <__bss_end__@@Base+0xfe2c342c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399c04 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ - bl 713c2c │ │ │ │ - rsbeq r6, r0, r0, lsr #30 │ │ │ │ - strdeq pc, [lr], #-142 @ 0xffffff72 │ │ │ │ - strheq r0, [pc], #-138 @ │ │ │ │ + bl 713c2c │ │ │ │ + rsbeq r6, r0, r8, asr pc │ │ │ │ + subeq pc, lr, r6, lsr r9 @ │ │ │ │ + strdeq r0, [pc], #-130 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedace4c <__bss_end__@@Base+0xfe2c345c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399c34 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eafc │ │ │ │ - rsbeq r7, r0, r4, asr #5 │ │ │ │ - subeq r1, pc, r2, lsl #9 │ │ │ │ - umaaleq r1, pc, r4, r4 @ │ │ │ │ + strdeq r7, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq r1, [pc], #-74 @ │ │ │ │ + subeq r1, pc, ip, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedace7c <__bss_end__@@Base+0xfe2c348c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 359c64 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffb93c88 <__bss_end__@@Base+0xff0aa298> │ │ │ │ - rsbeq r7, r0, r6, ror #8 │ │ │ │ - strheq r1, [pc], #-164 @ │ │ │ │ - subeq r1, pc, r2, asr #21 │ │ │ │ + mlseq r0, lr, r4, r7 │ │ │ │ + subeq r1, pc, ip, ror #21 │ │ │ │ + strdeq r1, [pc], #-170 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacea8 <__bss_end__@@Base+0xfe2c34b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399c90 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff593cb8 <__bss_end__@@Base+0xfeaaa2c8> │ │ │ │ - strdeq r7, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - umaaleq r4, pc, r2, lr @ │ │ │ │ - ldrdeq r5, [pc], #-46 @ │ │ │ │ + rsbeq r7, r0, ip, lsr #20 │ │ │ │ + subeq r4, pc, sl, asr #29 │ │ │ │ + subeq r5, pc, r6, lsl r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaced8 <__bss_end__@@Base+0xfe2c34e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 359cc0 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff013ce4 <__bss_end__@@Base+0xfe52a2f4> │ │ │ │ - strdeq r7, [r0], #-178 @ 0xffffff4e @ │ │ │ │ - subeq r5, pc, r8, lsr #21 │ │ │ │ - subeq r5, pc, sl, asr #21 │ │ │ │ + rsbeq r7, r0, sl, lsr #24 │ │ │ │ + subeq r5, pc, r0, ror #21 │ │ │ │ + subeq r5, pc, r2, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacf04 <__bss_end__@@Base+0xfe2c3514> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 359cec │ │ │ │ stmdbmi r4, {r1, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fea93d10 <__bss_end__@@Base+0xfdfaa320> │ │ │ │ - strdeq r8, [r0], #-170 @ 0xffffff56 @ │ │ │ │ - strdeq sl, [pc], #-88 @ │ │ │ │ - subeq sl, pc, r6, lsl #12 │ │ │ │ + rsbeq r8, r0, r2, lsr fp │ │ │ │ + subeq sl, pc, r0, lsr r6 @ │ │ │ │ + subeq sl, pc, lr, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacf30 <__bss_end__@@Base+0xfe2c3540> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399d18 │ │ │ │ stmdbmi r5, {r0, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea8a │ │ │ │ - rsbeq r9, r0, lr, asr r5 │ │ │ │ - subeq ip, pc, ip, asr r1 @ │ │ │ │ - subeq ip, pc, ip, ror #2 │ │ │ │ + mlseq r0, r6, r5, r9 │ │ │ │ + umaaleq ip, pc, r4, r1 @ │ │ │ │ + subeq ip, pc, r4, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacf60 <__bss_end__@@Base+0xfe2c3570> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399d48 │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea72 │ │ │ │ - rsbeq r9, r0, lr, asr #28 │ │ │ │ - subeq sp, pc, ip, ror #30 │ │ │ │ - strdeq sp, [pc], #-252 @ │ │ │ │ + rsbeq r9, r0, r6, lsl #29 │ │ │ │ + subeq sp, pc, r4, lsr #31 │ │ │ │ + subeq lr, pc, r4, lsr r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacf90 <__bss_end__@@Base+0xfe2c35a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399d78 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b 1893da0 <__bss_end__@@Base+0xdaa3b0> │ │ │ │ - strhteq sl, [r0], #-20 @ 0xffffffec │ │ │ │ - subeq lr, pc, r6, asr fp @ │ │ │ │ - subeq lr, pc, r6, ror #22 │ │ │ │ + rsbeq sl, r0, ip, ror #3 │ │ │ │ + subeq lr, pc, lr, lsl #23 │ │ │ │ + umaaleq lr, pc, lr, fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacfc0 <__bss_end__@@Base+0xfe2c35d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399da8 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 1293dd0 <__bss_end__@@Base+0x7aa3e0> │ │ │ │ - rsbeq sl, r0, r4, lsl #3 │ │ │ │ - subeq lr, pc, r6, lsr #22 │ │ │ │ - subeq lr, pc, r6, lsr fp @ │ │ │ │ + strhteq sl, [r0], #-28 @ 0xffffffe4 │ │ │ │ + subeq lr, pc, lr, asr fp @ │ │ │ │ + subeq lr, pc, lr, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedacff0 <__bss_end__@@Base+0xfe2c3600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399dd8 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ b c93e00 <__bss_end__@@Base+0x1aa410> │ │ │ │ - rsbeq sl, r0, r4, asr r1 │ │ │ │ - strdeq lr, [pc], #-166 @ │ │ │ │ - subeq lr, pc, r6, lsr #22 │ │ │ │ + rsbeq sl, r0, ip, lsl #3 │ │ │ │ + subeq lr, pc, lr, lsr #22 │ │ │ │ + subeq lr, pc, lr, asr fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad020 <__bss_end__@@Base+0xfe2c3630> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399e08 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ - b 693e30 │ │ │ │ - rsbeq sl, r0, r4, lsr #2 │ │ │ │ - subeq lr, pc, r6, asr #21 │ │ │ │ - umaaleq lr, pc, sl, fp @ │ │ │ │ + b 693e30 │ │ │ │ + rsbeq sl, r0, ip, asr r1 │ │ │ │ + strdeq lr, [pc], #-174 @ │ │ │ │ + ldrdeq lr, [pc], #-178 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad050 <__bss_end__@@Base+0xfe2c3660> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399e38 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9fa │ │ │ │ - rsbeq r8, r1, ip, asr #32 │ │ │ │ - ldrdeq pc, [pc], #-246 @ │ │ │ │ - subseq r0, fp, r4, lsl #2 │ │ │ │ + rsbeq r8, r1, r4, lsl #1 │ │ │ │ + subseq r0, r0, lr │ │ │ │ + subseq r0, fp, ip, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad080 <__bss_end__@@Base+0xfe2c3690> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399e68 │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9e2 │ │ │ │ - rsbeq r8, r1, r0, lsl #9 │ │ │ │ - subseq r1, r0, r2, asr #10 │ │ │ │ - subseq r1, r0, r8, asr r5 │ │ │ │ + strhteq r8, [r1], #-72 @ 0xffffffb8 │ │ │ │ + subseq r1, r0, sl, ror r5 │ │ │ │ + @ instruction: 0x00501590 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad0b0 <__bss_end__@@Base+0xfe2c36c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399e98 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ stmib r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r3, r5, r4, lsr #32 │ │ │ │ - subeq r2, pc, sl, lsr r0 @ │ │ │ │ - subeq r2, pc, lr, asr #32 │ │ │ │ + rsbeq r3, r5, ip, asr r0 │ │ │ │ + subeq r2, pc, r2, ror r0 @ │ │ │ │ + subeq r2, pc, r6, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad0e0 <__bss_end__@@Base+0xfe2c36f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399ec8 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ ldmib r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strdeq r2, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - subseq r8, r0, lr, lsr #19 │ │ │ │ - ldrheq r8, [r0], #-154 @ 0xffffff66 │ │ │ │ + rsbeq r3, r5, ip, lsr #32 │ │ │ │ + subseq r8, r0, r6, ror #19 │ │ │ │ + ldrsheq r8, [r0], #-146 @ 0xffffff6e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad110 <__bss_end__@@Base+0xfe2c3720> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399ef8 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ ldmib r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r2, r5, r4, asr #31 │ │ │ │ - subseq r8, r0, lr, ror r9 │ │ │ │ - subseq r8, r0, r2, lsr #19 │ │ │ │ + strdeq r2, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r8, [r0], #-150 @ 0xffffff6a │ │ │ │ + ldrsbeq r8, [r0], #-154 @ 0xffffff66 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad140 <__bss_end__@@Base+0xfe2c3750> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399f28 │ │ │ │ adcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ stmib r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r5, r4, pc, r2 @ │ │ │ │ - subseq r8, r0, lr, asr #18 │ │ │ │ - subseq r8, r0, lr, lsl #19 │ │ │ │ + rsbeq r2, r5, ip, asr #31 │ │ │ │ + subseq r8, r0, r6, lsl #19 │ │ │ │ + subseq r8, r0, r6, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad170 <__bss_end__@@Base+0xfe2c3780> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d9f58 │ │ │ │ adcspl pc, r2, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e968 │ │ │ │ - rsbeq r2, r5, r4, ror #30 │ │ │ │ - ldrsheq r8, [r0], #-70 @ 0xffffffba │ │ │ │ - subseq r8, r0, ip, asr #19 │ │ │ │ + mlseq r5, ip, pc, r2 @ │ │ │ │ + subseq r8, r0, lr, lsr #10 │ │ │ │ + subseq r8, r0, r4, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad1a4 <__bss_end__@@Base+0xfe2c37b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d9f8c │ │ │ │ adcspl pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e94e │ │ │ │ - rsbeq r2, r5, r0, lsr pc │ │ │ │ - subseq r8, r0, r2, asr #9 │ │ │ │ - @ instruction: 0x00508998 │ │ │ │ + rsbeq r2, r5, r8, ror #30 │ │ │ │ + ldrsheq r8, [r0], #-74 @ 0xffffffb6 │ │ │ │ + ldrsbeq r8, [r0], #-144 @ 0xffffff70 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad1d8 <__bss_end__@@Base+0xfe2c37e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d9fc0 │ │ │ │ rscscs pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e934 │ │ │ │ - strdeq r2, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r8, r0, lr, lsl #9 │ │ │ │ - subseq r8, r0, r4, lsl #19 │ │ │ │ + rsbeq r2, r5, r4, lsr pc │ │ │ │ + subseq r8, r0, r6, asr #9 │ │ │ │ + ldrheq r8, [r0], #-156 @ 0xffffff64 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad20c <__bss_end__@@Base+0xfe2c381c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 399ff4 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldmdb sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r5, r5, r4, lsl r3 │ │ │ │ - subseq r8, r0, r2, lsl #17 │ │ │ │ - subseq r8, r0, lr, lsl #17 │ │ │ │ + rsbeq r5, r5, ip, asr #6 │ │ │ │ + ldrheq r8, [r0], #-138 @ 0xffffff76 │ │ │ │ + subseq r8, r0, r6, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad23c <__bss_end__@@Base+0xfe2c384c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a024 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stmdb r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r5, r5, r4, ror #5 │ │ │ │ - subseq r8, r0, r2, asr r8 │ │ │ │ - subseq r8, r0, r6, ror r8 │ │ │ │ + rsbeq r5, r5, ip, lsl r3 │ │ │ │ + subseq r8, r0, sl, lsl #17 │ │ │ │ + subseq r8, r0, lr, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad26c <__bss_end__@@Base+0xfe2c387c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a054 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8ec │ │ │ │ - mlseq r5, sl, r8, r5 │ │ │ │ - ldrdeq r4, [pc], #-216 @ │ │ │ │ - subeq r4, pc, ip, ror #27 │ │ │ │ + ldrdeq r5, [r5], #-130 @ 0xffffff7e @ │ │ │ │ + subeq r4, pc, r0, lsl lr @ │ │ │ │ + subeq r4, pc, r4, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad29c <__bss_end__@@Base+0xfe2c38ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a084 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldm r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r5, r5, r8, ror #16 │ │ │ │ - subseq lr, r0, r6, ror #5 │ │ │ │ - @ instruction: 0x0050e392 │ │ │ │ + rsbeq r5, r5, r0, lsr #17 │ │ │ │ + subseq lr, r0, lr, lsl r3 │ │ │ │ + subseq lr, r0, sl, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad2cc <__bss_end__@@Base+0xfe2c38dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a0b4 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8bc │ │ │ │ - mlseq r5, r0, lr, r5 │ │ │ │ - subseq pc, r0, r6, ror #30 │ │ │ │ - subseq pc, r0, r4, ror pc @ │ │ │ │ + rsbeq r5, r5, r8, asr #29 │ │ │ │ + @ instruction: 0x0050ff9e │ │ │ │ + subseq pc, r0, ip, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad2fc <__bss_end__@@Base+0xfe2c390c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a0e4 │ │ │ │ sbcspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmia r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r6, r5, r0, lsr fp │ │ │ │ - subseq r1, r1, sl, lsl #19 │ │ │ │ - @ instruction: 0x0051199a │ │ │ │ + rsbeq r6, r5, r8, ror #22 │ │ │ │ + subseq r1, r1, r2, asr #19 │ │ │ │ + ldrsbeq r1, [r1], #-146 @ 0xffffff6e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad32c <__bss_end__@@Base+0xfe2c393c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a114 │ │ │ │ stmdbmi r5, {r0, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e88c │ │ │ │ - rsbeq r7, r5, sl, ror r9 │ │ │ │ - subseq r8, r1, r4, lsr #12 │ │ │ │ - subseq r8, r1, ip, lsr #12 │ │ │ │ + strhteq r7, [r5], #-146 @ 0xffffff6e │ │ │ │ + subseq r8, r1, ip, asr r6 │ │ │ │ + subseq r8, r1, r4, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad35c <__bss_end__@@Base+0xfe2c396c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a144 │ │ │ │ subvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldmda r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r5, ip, asr #1 │ │ │ │ - subseq r0, r2, r2, asr #16 │ │ │ │ - subseq r0, r2, r2, asr r8 │ │ │ │ + rsbeq r9, r5, r4, lsl #2 │ │ │ │ + subseq r0, r2, sl, ror r8 │ │ │ │ + subseq r0, r2, sl, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad38c <__bss_end__@@Base+0xfe2c399c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35a174 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r5, sl, lsl r8 │ │ │ │ - subseq r2, r2, ip, asr #21 │ │ │ │ - subseq r2, r2, r6, ror #21 │ │ │ │ + rsbeq r9, r5, r2, asr r8 │ │ │ │ + subseq r2, r2, r4, lsl #22 │ │ │ │ + subseq r2, r2, lr, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad3b8 <__bss_end__@@Base+0xfe2c39c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35a1a0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strhteq r9, [r5], #-222 @ 0xffffff22 │ │ │ │ - subeq r2, lr, r4, ror #21 │ │ │ │ - strdeq r2, [lr], #-174 @ 0xffffff52 │ │ │ │ + strdeq r9, [r5], #-214 @ 0xffffff2a @ │ │ │ │ + subeq r2, lr, ip, lsl fp │ │ │ │ + subeq r2, lr, r6, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad3e4 <__bss_end__@@Base+0xfe2c39f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a1cc │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ stmda lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq sl, r5, r8, asr #1 │ │ │ │ - umaaleq lr, lr, r6, r2 │ │ │ │ - subseq r4, r2, r6, lsr #10 │ │ │ │ + rsbeq sl, r5, r0, lsl #2 │ │ │ │ + subeq lr, lr, lr, asr #5 │ │ │ │ + subseq r4, r2, lr, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad414 <__bss_end__@@Base+0xfe2c3a24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a1fc │ │ │ │ subsvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ ldmda r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r5, r8, r0, sl │ │ │ │ - ldrsbeq r4, [r2], #-74 @ 0xffffffb6 │ │ │ │ - subeq r9, lr, r2, lsl #25 │ │ │ │ + ldrdeq sl, [r5], #-0 @ │ │ │ │ + subseq r4, r2, r2, lsl r5 │ │ │ │ + strheq r9, [lr], #-202 @ 0xffffff36 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad444 <__bss_end__@@Base+0xfe2c3a54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a22c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e800 │ │ │ │ - rsbeq sl, r5, sl, ror #8 │ │ │ │ - subeq r4, pc, r0, lsl #24 │ │ │ │ - subeq r4, pc, r0, asr ip @ │ │ │ │ + rsbeq sl, r5, r2, lsr #9 │ │ │ │ + subeq r4, pc, r8, lsr ip @ │ │ │ │ + subeq r4, pc, r8, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad474 <__bss_end__@@Base+0xfe2c3a84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a25c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efe8 │ │ │ │ - rsbeq sl, r5, sl, lsr r4 │ │ │ │ - ldrdeq r4, [pc], #-176 @ │ │ │ │ - subeq r4, pc, r0, lsr #24 │ │ │ │ + rsbeq sl, r5, r2, ror r4 │ │ │ │ + subeq r4, pc, r8, lsl #24 │ │ │ │ + subeq r4, pc, r8, asr ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad4a4 <__bss_end__@@Base+0xfe2c3ab4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a28c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ svc 0x00cef7fc │ │ │ │ - rsbeq sl, r5, r8, lsr #14 │ │ │ │ - ldrdeq lr, [lr], #-22 @ 0xffffffea │ │ │ │ - subseq r4, r2, r6, ror #8 │ │ │ │ + rsbeq sl, r5, r0, ror #14 │ │ │ │ + subeq lr, lr, lr, lsl #4 │ │ │ │ + @ instruction: 0x0052449e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad4d4 <__bss_end__@@Base+0xfe2c3ae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a2bc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ svc 0x00b6f7fc │ │ │ │ - strdeq sl, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - subeq r1, pc, r6, lsl ip @ │ │ │ │ - subeq r1, pc, sl, lsr #24 │ │ │ │ + rsbeq sl, r5, r0, lsr r7 │ │ │ │ + subeq r1, pc, lr, asr #24 │ │ │ │ + subeq r1, pc, r2, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad504 <__bss_end__@@Base+0xfe2c3b14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a2ec │ │ │ │ stmdbmi r5, {r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efa0 │ │ │ │ - rsbeq sl, r5, sl, asr #13 │ │ │ │ - subseq r6, r2, ip │ │ │ │ - ldrsheq r6, [r2], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq sl, r5, r2, lsl #14 │ │ │ │ + subseq r6, r2, r4, asr #32 │ │ │ │ + subseq r6, r2, r4, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad534 <__bss_end__@@Base+0xfe2c3b44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a31c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef88 │ │ │ │ - mlseq r5, sl, r6, sl │ │ │ │ - subeq r9, lr, r8, lsr ip │ │ │ │ - subeq r9, lr, ip, asr #24 │ │ │ │ + ldrdeq sl, [r5], #-98 @ 0xffffff9e @ │ │ │ │ + subeq r9, lr, r0, ror ip │ │ │ │ + subeq r9, lr, r4, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad564 <__bss_end__@@Base+0xfe2c3b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a34c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x006ef7fc │ │ │ │ - rsbeq sl, r5, r4, asr lr │ │ │ │ - subeq r1, pc, r6, lsl #23 │ │ │ │ - umaaleq r1, pc, sl, fp @ │ │ │ │ + rsbeq sl, r5, ip, lsl #29 │ │ │ │ + strheq r1, [pc], #-190 @ │ │ │ │ + ldrdeq r1, [pc], #-178 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad594 <__bss_end__@@Base+0xfe2c3ba4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a37c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef58 │ │ │ │ - rsbeq ip, r5, sl, lsr #2 │ │ │ │ - subeq r2, lr, r8, lsl #18 │ │ │ │ - subseq r3, r2, r4, lsr #23 │ │ │ │ + rsbeq ip, r5, r2, ror #2 │ │ │ │ + subeq r2, lr, r0, asr #18 │ │ │ │ + ldrsbeq r3, [r2], #-188 @ 0xffffff44 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad5c4 <__bss_end__@@Base+0xfe2c3bd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a3ac │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef40 │ │ │ │ - strdeq ip, [r5], #-10 @ │ │ │ │ - ldrdeq r2, [lr], #-136 @ 0xffffff78 │ │ │ │ - strdeq r2, [lr], #-128 @ 0xffffff80 │ │ │ │ + rsbeq ip, r5, r2, lsr r1 │ │ │ │ + subeq r2, lr, r0, lsl r9 │ │ │ │ + subeq r2, lr, r8, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad5f4 <__bss_end__@@Base+0xfe2c3c04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a3dc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ svc 0x0026f7fc │ │ │ │ - ldrdeq ip, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - strdeq r1, [pc], #-166 @ │ │ │ │ - subeq r1, pc, sl, lsl #22 │ │ │ │ + rsbeq ip, r5, r8, lsl #10 │ │ │ │ + subeq r1, pc, lr, lsr #22 │ │ │ │ + subeq r1, pc, r2, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad624 <__bss_end__@@Base+0xfe2c3c34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a40c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x000ef7fc │ │ │ │ - strdeq ip, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - subeq r1, pc, r6, asr #21 │ │ │ │ - ldrdeq r1, [pc], #-170 @ │ │ │ │ + rsbeq ip, r5, r0, lsr r7 │ │ │ │ + strdeq r1, [pc], #-174 @ │ │ │ │ + subeq r1, pc, r2, lsl fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad654 <__bss_end__@@Base+0xfe2c3c64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a43c │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ mrc 7, 7, APSR_nzcv, cr6, cr12, {7} │ │ │ │ - rsbeq ip, r5, r8, asr #13 │ │ │ │ - subseq r7, r3, sl, lsr #7 │ │ │ │ - ldrsbeq r7, [r3], #-50 @ 0xffffffce │ │ │ │ + rsbeq ip, r5, r0, lsl #14 │ │ │ │ + subseq r7, r3, r2, ror #7 │ │ │ │ + subseq r7, r3, sl, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad684 <__bss_end__@@Base+0xfe2c3c94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a46c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 6, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - rsbeq ip, r5, ip, ror #23 │ │ │ │ - subeq r1, pc, r6, ror #20 │ │ │ │ - subeq r1, pc, sl, ror sl @ │ │ │ │ + rsbeq ip, r5, r4, lsr #24 │ │ │ │ + umaaleq r1, pc, lr, sl @ │ │ │ │ + strheq r1, [pc], #-162 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad6b4 <__bss_end__@@Base+0xfe2c3cc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a49c │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eec8 │ │ │ │ - strhteq ip, [r5], #-190 @ 0xffffff42 │ │ │ │ - subseq r7, r3, r4, ror sp │ │ │ │ - subseq r7, r3, ip, lsl #27 │ │ │ │ + strdeq ip, [r5], #-182 @ 0xffffff4a @ │ │ │ │ + subseq r7, r3, ip, lsr #27 │ │ │ │ + subseq r7, r3, r4, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad6e4 <__bss_end__@@Base+0xfe2c3cf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a4cc │ │ │ │ eorvs pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mcr 7, 5, pc, cr14, cr12, {7} @ │ │ │ │ - rsbeq ip, r5, ip, lsl #23 │ │ │ │ - subseq r7, r3, lr, lsr ip │ │ │ │ - subseq r7, r3, lr, ror sp │ │ │ │ + rsbeq ip, r5, r4, asr #23 │ │ │ │ + subseq r7, r3, r6, ror ip │ │ │ │ + ldrheq r7, [r3], #-214 @ 0xffffff2a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad714 <__bss_end__@@Base+0xfe2c3d24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a4fc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee98 │ │ │ │ - rsbeq ip, r5, lr, asr fp │ │ │ │ - subeq r9, lr, r8, asr sl │ │ │ │ - subeq r9, lr, ip, ror #20 │ │ │ │ + mlseq r5, r6, fp, ip │ │ │ │ + umaaleq r9, lr, r0, sl │ │ │ │ + subeq r9, lr, r4, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedad744 <__bss_end__@@Base+0xfe2c3d54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b 1c9454c <__bss_end__@@Base+0x11aab5c> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ blt 121455c <__bss_end__@@Base+0x72ab6c> │ │ │ │ - subseq r7, r3, r6, asr #26 │ │ │ │ + subseq r7, r3, lr, ror sp │ │ │ │ rsbseq r4, r8, r6, lsl #7 │ │ │ │ andeq r4, r0, r8, lsr sl │ │ │ │ - subseq r7, r3, r6, asr #26 │ │ │ │ + subseq r7, r3, lr, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad784 <__bss_end__@@Base+0xfe2c3d94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a56c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee60 │ │ │ │ - rsbeq ip, r5, lr, ror #30 │ │ │ │ - subeq r2, lr, r8, lsl r7 │ │ │ │ - subeq r2, lr, r0, lsr r7 │ │ │ │ + rsbeq ip, r5, r6, lsr #31 │ │ │ │ + subeq r2, lr, r0, asr r7 │ │ │ │ + subeq r2, lr, r8, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad7b4 <__bss_end__@@Base+0xfe2c3dc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35a59c │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr8, cr12, {7} @ │ │ │ │ - rsbeq lr, r5, sl, lsl #10 │ │ │ │ - strheq r9, [lr], #-152 @ 0xffffff68 │ │ │ │ - subeq r9, lr, lr, asr #19 │ │ │ │ + rsbeq lr, r5, r2, asr #10 │ │ │ │ + strdeq r9, [lr], #-144 @ 0xffffff70 │ │ │ │ + subeq r9, lr, r6, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad7e0 <__bss_end__@@Base+0xfe2c3df0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a5c8 │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrc 7, 1, APSR_nzcv, cr0, cr12, {7} │ │ │ │ - strdeq lr, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq sp, r3, lr, ror r8 │ │ │ │ - @ instruction: 0x0053d892 │ │ │ │ + rsbeq lr, r5, r0, lsr r6 │ │ │ │ + ldrheq sp, [r3], #-134 @ 0xffffff7a │ │ │ │ + subseq sp, r3, sl, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad810 <__bss_end__@@Base+0xfe2c3e20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a5f8 │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrc 7, 0, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - rsbeq lr, r5, r8, asr #11 │ │ │ │ - subseq sp, r3, lr, asr #16 │ │ │ │ - subseq sp, r3, r6, ror r8 │ │ │ │ + rsbeq lr, r5, r0, lsl #12 │ │ │ │ + subseq sp, r3, r6, lsl #17 │ │ │ │ + subseq sp, r3, lr, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad840 <__bss_end__@@Base+0xfe2c3e50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a628 │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mcr 7, 0, pc, cr0, cr12, {7} @ │ │ │ │ - mlseq r5, r8, r5, lr │ │ │ │ - subseq sp, r3, lr, lsl r8 │ │ │ │ - subseq sp, r3, sl, asr r8 │ │ │ │ + ldrdeq lr, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq sp, r3, r6, asr r8 │ │ │ │ + @ instruction: 0x0053d892 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad870 <__bss_end__@@Base+0xfe2c3e80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35a658 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - rsbeq lr, r5, sl, ror #26 │ │ │ │ - subeq r2, lr, ip, lsr #12 │ │ │ │ - subeq r2, lr, r6, asr #12 │ │ │ │ + rsbeq lr, r5, r2, lsr #27 │ │ │ │ + subeq r2, lr, r4, ror #12 │ │ │ │ + subeq r2, lr, lr, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad89c <__bss_end__@@Base+0xfe2c3eac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a684 │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldcl 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ - rsbeq lr, r5, ip, lsr sp │ │ │ │ - subseq pc, r3, lr, lsr #22 │ │ │ │ - subseq pc, r3, lr, lsr fp @ │ │ │ │ + rsbeq lr, r5, r4, ror sp │ │ │ │ + subseq pc, r3, r6, ror #22 │ │ │ │ + subseq pc, r3, r6, ror fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad8cc <__bss_end__@@Base+0xfe2c3edc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35a6b4 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ - ldrdeq pc, [r5], #-138 @ 0xffffff76 @ │ │ │ │ - subseq r5, r4, r4, ror #20 │ │ │ │ - subseq r5, r4, r6, lsr #21 │ │ │ │ + rsbeq pc, r5, r2, lsl r9 @ │ │ │ │ + @ instruction: 0x00545a9c │ │ │ │ + ldrsbeq r5, [r4], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad8f8 <__bss_end__@@Base+0xfe2c3f08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a6e0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eda6 │ │ │ │ - rsbeq pc, r5, lr, lsr #17 │ │ │ │ - subeq r2, lr, r4, lsr #11 │ │ │ │ - strheq r2, [lr], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq pc, r5, r6, ror #17 │ │ │ │ + ldrdeq r2, [lr], #-92 @ 0xffffffa4 │ │ │ │ + strdeq r2, [lr], #-84 @ 0xffffffac │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad928 <__bss_end__@@Base+0xfe2c3f38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a710 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed8e │ │ │ │ - mlseq r6, r2, r4, r0 │ │ │ │ - subseq r8, r4, r0, lsl #27 │ │ │ │ - subseq r8, r4, ip, ror lr │ │ │ │ + rsbeq r0, r6, sl, asr #9 │ │ │ │ + ldrheq r8, [r4], #-216 @ 0xffffff28 │ │ │ │ + ldrheq r8, [r4], #-228 @ 0xffffff1c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad958 <__bss_end__@@Base+0xfe2c3f68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a740 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-968 @ 0xfffffc38 │ │ │ │ ldcl 7, cr15, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r0, r6, r0, asr #11 │ │ │ │ - subseq r9, r4, r6, ror #8 │ │ │ │ - subseq r9, r4, r6, ror r4 │ │ │ │ + strdeq r0, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x0054949e │ │ │ │ + subseq r9, r4, lr, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad988 <__bss_end__@@Base+0xfe2c3f98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a770 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldcl 7, cr15, [ip, #-1008] @ 0xfffffc10 │ │ │ │ - rsbeq r0, r6, r8, lsr lr │ │ │ │ - umaaleq lr, lr, r2, sp │ │ │ │ - subseq ip, r0, lr, lsl #28 │ │ │ │ + rsbeq r0, r6, r0, ror lr │ │ │ │ + subeq lr, lr, sl, asr #27 │ │ │ │ + subseq ip, r0, r6, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad9b8 <__bss_end__@@Base+0xfe2c3fc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a7a0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stcl 7, cr15, [r4, #-1008] @ 0xfffffc10 │ │ │ │ - rsbeq r0, r6, r8, lsl #28 │ │ │ │ - subeq lr, lr, r2, ror #26 │ │ │ │ - ldrsbeq ip, [r0], #-222 @ 0xffffff22 │ │ │ │ + rsbeq r0, r6, r0, asr #28 │ │ │ │ + umaaleq lr, lr, sl, sp │ │ │ │ + subseq ip, r0, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedad9e8 <__bss_end__@@Base+0xfe2c3ff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a7d0 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stc 7, cr15, [ip, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrdeq r0, [r6], #-216 @ 0xffffff28 @ │ │ │ │ - subeq lr, lr, r2, lsr sp │ │ │ │ - subseq ip, r0, lr, lsr #27 │ │ │ │ + rsbeq r0, r6, r0, lsl lr │ │ │ │ + subeq lr, lr, sl, ror #26 │ │ │ │ + subseq ip, r0, r6, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedada18 <__bss_end__@@Base+0xfe2c4028> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a800 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [r4, #-1008] @ 0xfffffc10 │ │ │ │ - mlseq r6, r0, fp, r1 │ │ │ │ - subseq fp, r4, r2, lsr #9 │ │ │ │ - subseq fp, r4, r2, lsl #10 │ │ │ │ + rsbeq r1, r6, r8, asr #23 │ │ │ │ + ldrsbeq fp, [r4], #-74 @ 0xffffffb6 │ │ │ │ + subseq fp, r4, sl, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedada48 <__bss_end__@@Base+0xfe2c4058> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35a830 │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ - rsbeq r2, r6, r2, asr #4 │ │ │ │ - subseq sp, r4, ip, lsl #19 │ │ │ │ - @ instruction: 0x00553e92 │ │ │ │ + rsbeq r2, r6, sl, ror r2 │ │ │ │ + subseq sp, r4, r4, asr #19 │ │ │ │ + subseq r3, r5, sl, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedada74 <__bss_end__@@Base+0xfe2c4084> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a85c │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ece8 │ │ │ │ - strdeq r7, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - subeq lr, lr, r6, lsr #25 │ │ │ │ - subseq ip, r0, r4, lsr #26 │ │ │ │ + rsbeq r7, r6, ip, lsr #10 │ │ │ │ + ldrdeq lr, [lr], #-206 @ 0xffffff32 │ │ │ │ + subseq ip, r0, ip, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadaa4 <__bss_end__@@Base+0xfe2c40b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a88c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stcl 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - rsbeq r7, r6, r4, asr #9 │ │ │ │ - subeq lr, lr, r6, ror ip │ │ │ │ - ldrsheq ip, [r0], #-194 @ 0xffffff3e │ │ │ │ + strdeq r7, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + subeq lr, lr, lr, lsr #25 │ │ │ │ + subseq ip, r0, sl, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadad4 <__bss_end__@@Base+0xfe2c40e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a8bc │ │ │ │ andscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - rsbeq r7, r6, r4, ror #12 │ │ │ │ - @ instruction: 0x0054f49e │ │ │ │ - ldrheq pc, [r4], #-66 @ 0xffffffbe @ │ │ │ │ + mlseq r6, ip, r6, r7 │ │ │ │ + ldrsbeq pc, [r4], #-70 @ 0xffffffba @ │ │ │ │ + subseq pc, r4, sl, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadb04 <__bss_end__@@Base+0xfe2c4114> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a8ec │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #17529 @ 0x4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eca0 │ │ │ │ - rsbeq r8, r6, lr, lsr r0 │ │ │ │ - umaaleq r2, lr, r8, r3 │ │ │ │ - strheq r2, [lr], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq r8, r6, r6, ror r0 │ │ │ │ + ldrdeq r2, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subeq r2, lr, r8, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadb34 <__bss_end__@@Base+0xfe2c4144> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a91c │ │ │ │ addsne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - rsbeq r8, r6, r4, ror #7 │ │ │ │ - subseq r6, r5, r6, lsl #13 │ │ │ │ - subseq r7, r3, sl, lsr r9 │ │ │ │ + rsbeq r8, r6, ip, lsl r4 │ │ │ │ + ldrheq r6, [r5], #-110 @ 0xffffff92 │ │ │ │ + subseq r7, r3, r2, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadb64 <__bss_end__@@Base+0xfe2c4174> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a94c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec70 │ │ │ │ - rsbeq r8, r6, ip, lsl #11 │ │ │ │ - strheq lr, [lr], #-182 @ 0xffffff4a │ │ │ │ - subeq lr, lr, ip, asr #23 │ │ │ │ + rsbeq r8, r6, r4, asr #11 │ │ │ │ + subeq lr, lr, lr, ror #23 │ │ │ │ + subeq lr, lr, r4, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadb94 <__bss_end__@@Base+0xfe2c41a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a97c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec58 │ │ │ │ - rsbeq r8, r6, r8, lsl #11 │ │ │ │ - subeq lr, lr, r6, lsl #23 │ │ │ │ - umaaleq lr, lr, ip, fp │ │ │ │ + rsbeq r8, r6, r0, asr #11 │ │ │ │ + strheq lr, [lr], #-190 @ 0xffffff42 │ │ │ │ + ldrdeq lr, [lr], #-180 @ 0xffffff4c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadbc4 <__bss_end__@@Base+0xfe2c41d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a9ac │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec40 │ │ │ │ - strhteq r8, [r6], #-84 @ 0xffffffac │ │ │ │ - subeq lr, lr, r6, asr fp │ │ │ │ - subeq lr, lr, ip, ror #22 │ │ │ │ + rsbeq r8, r6, ip, ror #11 │ │ │ │ + subeq lr, lr, lr, lsl #23 │ │ │ │ + subeq lr, lr, r4, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadbf4 <__bss_end__@@Base+0xfe2c4204> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39a9dc │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ stc 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ - mlseq r6, r4, pc, sl @ │ │ │ │ - subeq sp, lr, r6, lsl #21 │ │ │ │ - subseq r3, r2, r6, lsl sp │ │ │ │ + rsbeq sl, r6, ip, asr #31 │ │ │ │ + strheq sp, [lr], #-174 @ 0xffffff52 │ │ │ │ + subseq r3, r2, lr, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadc24 <__bss_end__@@Base+0xfe2c4234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39aa0c │ │ │ │ stmdbmi r5, {r1, r2, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec10 │ │ │ │ - rsbeq sl, r6, r6, ror #30 │ │ │ │ - subseq sl, r5, r8, lsl #31 │ │ │ │ - subseq fp, r5, r8, ror r0 │ │ │ │ + mlseq r6, lr, pc, sl @ │ │ │ │ + subseq sl, r5, r0, asr #31 │ │ │ │ + ldrheq fp, [r5], #-0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadc54 <__bss_end__@@Base+0xfe2c4264> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39aa3c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebf8 │ │ │ │ - rsbeq sl, r6, r6, lsr pc │ │ │ │ - subeq r2, lr, r8, asr #4 │ │ │ │ - subeq r2, lr, r0, ror #4 │ │ │ │ + rsbeq sl, r6, lr, ror #30 │ │ │ │ + subeq r2, lr, r0, lsl #5 │ │ │ │ + umaaleq r2, lr, r8, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadc84 <__bss_end__@@Base+0xfe2c4294> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39aa6c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ bl ffa14a90 <__bss_end__@@Base+0xfef2b0a0> │ │ │ │ - rsbeq fp, r6, r0, lsl r5 │ │ │ │ - subeq r1, pc, r6, ror #8 │ │ │ │ - subeq r1, pc, sl, ror r4 @ │ │ │ │ + rsbeq fp, r6, r8, asr #10 │ │ │ │ + umaaleq r1, pc, lr, r4 @ │ │ │ │ + strheq r1, [pc], #-66 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadcb4 <__bss_end__@@Base+0xfe2c42c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39aa9c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebc8 │ │ │ │ - rsbeq fp, r6, r2, ror #9 │ │ │ │ - strheq r9, [lr], #-72 @ 0xffffffb8 │ │ │ │ - subeq r9, lr, ip, asr #9 │ │ │ │ + rsbeq fp, r6, sl, lsl r5 │ │ │ │ + strdeq r9, [lr], #-64 @ 0xffffffc0 │ │ │ │ + subeq r9, lr, r4, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadce4 <__bss_end__@@Base+0xfe2c42f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39aacc │ │ │ │ subvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ bl fee14af0 <__bss_end__@@Base+0xfe32b100> │ │ │ │ - rsbeq fp, r6, r0, lsr #20 │ │ │ │ - subseq sp, r5, lr, lsl #27 │ │ │ │ - ldrsbeq lr, [r5], #-198 @ 0xffffff3a │ │ │ │ + rsbeq fp, r6, r8, asr sl │ │ │ │ + subseq sp, r5, r6, asr #27 │ │ │ │ + subseq lr, r5, lr, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadd14 <__bss_end__@@Base+0xfe2c4324> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39aafc │ │ │ │ rsbsmi pc, pc, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl fe814b20 <__bss_end__@@Base+0xfdd2b130> │ │ │ │ - rsbeq fp, r6, ip, lsl sp │ │ │ │ - subseq r1, r2, lr, lsr #8 │ │ │ │ - subseq r0, r6, r2, ror #7 │ │ │ │ + rsbeq fp, r6, r4, asr sp │ │ │ │ + subseq r1, r2, r6, ror #8 │ │ │ │ + subseq r0, r6, sl, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadd44 <__bss_end__@@Base+0xfe2c4354> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ab2c │ │ │ │ addsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ bl 2214b50 <__bss_end__@@Base+0x172b160> │ │ │ │ - rsbeq fp, r6, ip, ror #25 │ │ │ │ - ldrsheq r1, [r2], #-62 @ 0xffffffc2 │ │ │ │ - ldrheq r0, [r6], #-50 @ 0xffffffce │ │ │ │ + rsbeq fp, r6, r4, lsr #26 │ │ │ │ + subseq r1, r2, r6, lsr r4 │ │ │ │ + subseq r0, r6, sl, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadd74 <__bss_end__@@Base+0xfe2c4384> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ab5c │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ bl 1c14b80 <__bss_end__@@Base+0x112b190> │ │ │ │ - mlseq r6, r0, r0, ip │ │ │ │ - ldrsheq r2, [r6], #-182 @ 0xffffff4a │ │ │ │ - ldrsbeq r2, [r6], #-210 @ 0xffffff2e │ │ │ │ + rsbeq ip, r6, r8, asr #1 │ │ │ │ + subseq r2, r6, lr, lsr #24 │ │ │ │ + subseq r2, r6, sl, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadda4 <__bss_end__@@Base+0xfe2c43b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ab8c │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ bl 1614bb0 <__bss_end__@@Base+0xb2b1c0> │ │ │ │ - rsbeq ip, r6, r0, rrx │ │ │ │ - subseq r2, r6, r6, asr #23 │ │ │ │ - ldrheq r2, [r6], #-222 @ 0xffffff22 │ │ │ │ + mlseq r6, r8, r0, ip │ │ │ │ + ldrsheq r2, [r6], #-190 @ 0xffffff42 │ │ │ │ + ldrsheq r2, [r6], #-214 @ 0xffffff2a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaddd4 <__bss_end__@@Base+0xfe2c43e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39abbc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb38 │ │ │ │ - strdeq ip, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - subeq r1, pc, r6, lsl r3 @ │ │ │ │ - subeq r1, pc, ip, lsr #6 │ │ │ │ + rsbeq ip, r6, r8, lsr #10 │ │ │ │ + subeq r1, pc, lr, asr #6 │ │ │ │ + subeq r1, pc, r4, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedade04 <__bss_end__@@Base+0xfe2c4414> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39abec │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl a14c10 │ │ │ │ - rsbeq ip, r6, r0, asr #9 │ │ │ │ - subseq r4, r6, r6, lsl #8 │ │ │ │ - subseq r4, r6, r2, lsl r4 │ │ │ │ + strdeq ip, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq r4, r6, lr, lsr r4 │ │ │ │ + subseq r4, r6, sl, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedade34 <__bss_end__@@Base+0xfe2c4444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ac1c │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb08 │ │ │ │ - rsbeq ip, r6, sl, ror #15 │ │ │ │ - subseq fp, r6, ip, ror #14 │ │ │ │ - @ instruction: 0x0056b894 │ │ │ │ + rsbeq ip, r6, r2, lsr #16 │ │ │ │ + subseq fp, r6, r4, lsr #15 │ │ │ │ + subseq fp, r6, ip, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedade64 <__bss_end__@@Base+0xfe2c4474> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ac4c │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaf0 │ │ │ │ - strhteq ip, [r6], #-122 @ 0xffffff86 │ │ │ │ - subseq fp, r6, ip, lsr r7 │ │ │ │ - subseq fp, r6, r4, lsl #17 │ │ │ │ + strdeq ip, [r6], #-114 @ 0xffffff8e @ │ │ │ │ + subseq fp, r6, r4, ror r7 │ │ │ │ + ldrheq fp, [r6], #-140 @ 0xffffff74 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedade94 <__bss_end__@@Base+0xfe2c44a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ac7c │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b ff814ca0 <__bss_end__@@Base+0xfed2b2b0> │ │ │ │ - ldrdeq ip, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - subseq fp, r6, lr, asr sl │ │ │ │ - subseq sp, r7, sl, lsr ip │ │ │ │ + rsbeq ip, r6, r4, lsl r9 │ │ │ │ + @ instruction: 0x0056ba96 │ │ │ │ + subseq sp, r7, r2, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadec4 <__bss_end__@@Base+0xfe2c44d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35acac │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff294ccc <__bss_end__@@Base+0xfe7ab2dc> │ │ │ │ - rsbeq ip, r6, r2, ror #22 │ │ │ │ - ldrsheq fp, [r6], #-244 @ 0xffffff0c │ │ │ │ - subseq ip, r6, r2 │ │ │ │ + mlseq r6, sl, fp, ip │ │ │ │ + subseq ip, r6, ip, lsr #32 │ │ │ │ + subseq ip, r6, sl, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadef0 <__bss_end__@@Base+0xfe2c4500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35acd8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fed14cf8 <__bss_end__@@Base+0xfe22b308> │ │ │ │ - rsbeq ip, r6, sl, ror #23 │ │ │ │ - subeq r1, lr, ip, lsr #31 │ │ │ │ - subeq r1, lr, r6, asr #31 │ │ │ │ + rsbeq ip, r6, r2, lsr #24 │ │ │ │ + subeq r1, lr, r4, ror #31 │ │ │ │ + strdeq r1, [lr], #-254 @ 0xffffff02 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadf1c <__bss_end__@@Base+0xfe2c452c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ad04 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea94 │ │ │ │ - strhteq ip, [r6], #-190 @ 0xffffff42 │ │ │ │ - subseq ip, r6, r4, lsr #3 │ │ │ │ - subseq ip, r6, r4, asr #3 │ │ │ │ + strdeq ip, [r6], #-182 @ 0xffffff4a @ │ │ │ │ + ldrsbeq ip, [r6], #-28 @ 0xffffffe4 │ │ │ │ + ldrsheq ip, [r6], #-28 @ 0xffffffe4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadf4c <__bss_end__@@Base+0xfe2c455c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ad34 │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ b 2114d58 <__bss_end__@@Base+0x162b368> │ │ │ │ - rsbeq ip, r6, ip, lsl #23 │ │ │ │ - subseq ip, r6, r2, ror r1 │ │ │ │ - subseq fp, r6, r2, ror #21 │ │ │ │ + rsbeq ip, r6, r4, asr #23 │ │ │ │ + subseq ip, r6, sl, lsr #3 │ │ │ │ + subseq fp, r6, sl, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadf7c <__bss_end__@@Base+0xfe2c458c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35ad64 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1b94d84 <__bss_end__@@Base+0x10ab394> │ │ │ │ - rsbeq ip, r6, lr, lsl pc │ │ │ │ - subeq r1, lr, r0, lsr #30 │ │ │ │ - ldrheq r3, [r2], #-30 @ 0xffffffe2 │ │ │ │ + rsbeq ip, r6, r6, asr pc │ │ │ │ + subeq r1, lr, r8, asr pc │ │ │ │ + ldrsheq r3, [r2], #-22 @ 0xffffffea │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadfa8 <__bss_end__@@Base+0xfe2c45b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ad90 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - strdeq ip, [r6], #-226 @ 0xffffff1e @ │ │ │ │ - strdeq r1, [lr], #-228 @ 0xffffff1c │ │ │ │ - subeq r1, lr, ip, lsl #30 │ │ │ │ + rsbeq ip, r6, sl, lsr #30 │ │ │ │ + subeq r1, lr, ip, lsr #30 │ │ │ │ + subeq r1, lr, r4, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedadfd8 <__bss_end__@@Base+0xfe2c45e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35adc0 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1014de0 <__bss_end__@@Base+0x52b3f0> │ │ │ │ - strdeq sp, [r6], #-62 @ 0xffffffc2 @ │ │ │ │ - subseq ip, r6, r4, lsr pc │ │ │ │ - subseq ip, r6, r6, asr #30 │ │ │ │ + rsbeq sp, r6, r6, lsr r4 │ │ │ │ + subseq ip, r6, ip, ror #30 │ │ │ │ + subseq ip, r6, lr, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae004 <__bss_end__@@Base+0xfe2c4614> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39adec │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b a14e10 │ │ │ │ - ldrdeq lr, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - subseq r2, r7, r6, asr #6 │ │ │ │ - ldrsbeq r2, [r7], #-82 @ 0xffffffae │ │ │ │ + rsbeq lr, r6, ip, lsl #24 │ │ │ │ + subseq r2, r7, lr, ror r3 │ │ │ │ + subseq r2, r7, sl, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae034 <__bss_end__@@Base+0xfe2c4644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ae1c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea08 │ │ │ │ - rsbeq pc, r6, r2, ror #2 │ │ │ │ - subeq r1, lr, r8, ror #28 │ │ │ │ - subseq r3, r2, r4, lsl #2 │ │ │ │ + mlseq r6, sl, r1, pc @ │ │ │ │ + subeq r1, lr, r0, lsr #29 │ │ │ │ + subseq r3, r2, ip, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae064 <__bss_end__@@Base+0xfe2c4674> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ae4c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9f0 │ │ │ │ - rsbeq pc, r6, r2, lsr r1 @ │ │ │ │ - subeq r1, lr, r8, lsr lr │ │ │ │ - subeq r1, lr, r0, asr lr │ │ │ │ + rsbeq pc, r6, sl, ror #2 │ │ │ │ + subeq r1, lr, r0, ror lr │ │ │ │ + subeq r1, lr, r8, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae094 <__bss_end__@@Base+0xfe2c46a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ae7c │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ ldmib r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq pc, r6, r2, lsl #2 │ │ │ │ - subseq r4, r7, r0, asr #2 │ │ │ │ - subseq r0, r1, r6, ror #25 │ │ │ │ + rsbeq pc, r6, sl, lsr r1 @ │ │ │ │ + subseq r4, r7, r8, ror r1 │ │ │ │ + subseq r0, r1, lr, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae0c4 <__bss_end__@@Base+0xfe2c46d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39aeac │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9c0 │ │ │ │ - rsbeq pc, r6, r6, lsr #14 │ │ │ │ - ldrdeq r1, [lr], #-216 @ 0xffffff28 │ │ │ │ - subseq r3, r2, r4, ror r0 │ │ │ │ + rsbeq pc, r6, lr, asr r7 @ │ │ │ │ + subeq r1, lr, r0, lsl lr │ │ │ │ + subseq r3, r2, ip, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae0f4 <__bss_end__@@Base+0xfe2c4704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3daedc │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9a6 │ │ │ │ - strdeq pc, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r6, r9, r2, lsl r9 │ │ │ │ - subseq r0, r1, r4, lsl #25 │ │ │ │ + rsbeq pc, r6, ip, lsr #14 │ │ │ │ + subseq r6, r9, sl, asr #18 │ │ │ │ + ldrheq r0, [r1], #-204 @ 0xffffff34 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae128 <__bss_end__@@Base+0xfe2c4738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3daf10 │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e98c │ │ │ │ - rsbeq pc, r6, r0, asr #13 │ │ │ │ - ldrsbeq r6, [r9], #-142 @ 0xffffff72 │ │ │ │ - subseq r0, r1, r0, asr ip │ │ │ │ + strdeq pc, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + subseq r6, r9, r6, lsl r9 │ │ │ │ + subseq r0, r1, r8, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae15c <__bss_end__@@Base+0xfe2c476c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3daf44 │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e972 │ │ │ │ - rsbeq pc, r6, ip, lsl #13 │ │ │ │ - subseq r6, r9, sl, lsr #17 │ │ │ │ - subseq r0, r1, ip, lsl ip │ │ │ │ + rsbeq pc, r6, r4, asr #13 │ │ │ │ + subseq r6, r9, r2, ror #17 │ │ │ │ + subseq r0, r1, r4, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae190 <__bss_end__@@Base+0xfe2c47a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3daf78 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e958 │ │ │ │ - rsbeq pc, r6, r8, asr r6 @ │ │ │ │ - subseq r6, r9, r6, ror r8 │ │ │ │ - subseq r0, r1, r8, ror #23 │ │ │ │ + mlseq r6, r0, r6, pc @ │ │ │ │ + subseq r6, r9, lr, lsr #17 │ │ │ │ + subseq r0, r1, r0, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae1c4 <__bss_end__@@Base+0xfe2c47d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3dafac │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e93e │ │ │ │ - rsbeq pc, r6, r4, lsr #12 │ │ │ │ - subseq r6, r9, r2, asr #16 │ │ │ │ - ldrheq r0, [r1], #-180 @ 0xffffff4c │ │ │ │ + rsbeq pc, r6, ip, asr r6 @ │ │ │ │ + subseq r6, r9, sl, ror r8 │ │ │ │ + subseq r0, r1, ip, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae1f8 <__bss_end__@@Base+0xfe2c4808> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39afe0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stmdb r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strdeq pc, [r6], #-82 @ 0xffffffae @ │ │ │ │ - subeq r1, lr, r4, lsr #25 │ │ │ │ - strheq r1, [lr], #-202 @ 0xffffff36 │ │ │ │ + rsbeq pc, r6, sl, lsr #12 │ │ │ │ + ldrdeq r1, [lr], #-204 @ 0xffffff34 │ │ │ │ + strdeq r1, [lr], #-194 @ 0xffffff3e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae228 <__bss_end__@@Base+0xfe2c4838> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db010 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e90c │ │ │ │ - rsbeq pc, r6, r0, asr #11 │ │ │ │ - ldrsbeq r6, [r9], #-126 @ 0xffffff82 │ │ │ │ - subseq r0, r1, r0, asr fp │ │ │ │ + strdeq pc, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq r6, r9, r6, lsl r8 │ │ │ │ + subseq r0, r1, r8, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae25c <__bss_end__@@Base+0xfe2c486c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db044 │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8f2 │ │ │ │ - rsbeq pc, r6, ip, lsl #11 │ │ │ │ - subseq r6, r9, sl, lsr #15 │ │ │ │ - subseq r0, r1, ip, lsl fp │ │ │ │ + rsbeq pc, r6, r4, asr #11 │ │ │ │ + subseq r6, r9, r2, ror #15 │ │ │ │ + subseq r0, r1, r4, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae290 <__bss_end__@@Base+0xfe2c48a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db078 │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8d8 │ │ │ │ - rsbeq pc, r6, r8, asr r5 @ │ │ │ │ - subseq r6, r9, r6, ror r7 │ │ │ │ - subseq r0, r1, r8, ror #21 │ │ │ │ + mlseq r6, r0, r5, pc @ │ │ │ │ + subseq r6, r9, lr, lsr #15 │ │ │ │ + subseq r0, r1, r0, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae2c4 <__bss_end__@@Base+0xfe2c48d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db0ac │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8be │ │ │ │ - rsbeq pc, r6, r4, lsr #10 │ │ │ │ - subseq r6, r9, r2, asr #14 │ │ │ │ - subseq r5, r7, r4, lsr #17 │ │ │ │ + rsbeq pc, r6, ip, asr r5 @ │ │ │ │ + subseq r6, r9, sl, ror r7 │ │ │ │ + ldrsbeq r5, [r7], #-140 @ 0xffffff74 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae2f8 <__bss_end__@@Base+0xfe2c4908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db0e0 │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8a4 │ │ │ │ - strdeq pc, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r6, r9, lr, lsl #14 │ │ │ │ - subseq r0, r1, r0, lsl #21 │ │ │ │ + rsbeq pc, r6, r8, lsr #10 │ │ │ │ + subseq r6, r9, r6, asr #14 │ │ │ │ + ldrheq r0, [r1], #-168 @ 0xffffff58 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae32c <__bss_end__@@Base+0xfe2c493c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db114 │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e88a │ │ │ │ - strhteq pc, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsbeq r6, [r9], #-106 @ 0xffffff96 │ │ │ │ - @ instruction: 0x00575890 │ │ │ │ + strdeq pc, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + subseq r6, r9, r2, lsl r7 │ │ │ │ + subseq r5, r7, r8, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae360 <__bss_end__@@Base+0xfe2c4970> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db148 │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e870 │ │ │ │ - rsbeq pc, r6, r8, lsl #9 │ │ │ │ - subseq r6, r9, r6, lsr #13 │ │ │ │ - subseq r5, r7, ip, ror r8 │ │ │ │ + rsbeq pc, r6, r0, asr #9 │ │ │ │ + ldrsbeq r6, [r9], #-110 @ 0xffffff92 │ │ │ │ + ldrheq r5, [r7], #-132 @ 0xffffff7c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae394 <__bss_end__@@Base+0xfe2c49a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db17c │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e856 │ │ │ │ - rsbeq pc, r6, r4, asr r4 @ │ │ │ │ - subseq r6, r9, r2, ror r6 │ │ │ │ - subseq r0, r1, r4, ror #19 │ │ │ │ + rsbeq pc, r6, ip, lsl #9 │ │ │ │ + subseq r6, r9, sl, lsr #13 │ │ │ │ + subseq r0, r1, ip, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae3c8 <__bss_end__@@Base+0xfe2c49d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db1b0 │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e83c │ │ │ │ - rsbeq pc, r6, r0, lsr #8 │ │ │ │ - subseq r6, r9, lr, lsr r6 │ │ │ │ - ldrheq r0, [r1], #-144 @ 0xffffff70 │ │ │ │ + rsbeq pc, r6, r8, asr r4 @ │ │ │ │ + subseq r6, r9, r6, ror r6 │ │ │ │ + subseq r0, r1, r8, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae3fc <__bss_end__@@Base+0xfe2c4a0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3db1e4 │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e822 │ │ │ │ - rsbeq pc, r6, ip, ror #7 │ │ │ │ - subseq r6, r9, sl, lsl #12 │ │ │ │ - subseq r0, r1, ip, ror r9 │ │ │ │ + rsbeq pc, r6, r4, lsr #8 │ │ │ │ + subseq r6, r9, r2, asr #12 │ │ │ │ + ldrheq r0, [r1], #-148 @ 0xffffff6c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae430 <__bss_end__@@Base+0xfe2c4a40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b218 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r0, r7, r6, lsl #16 │ │ │ │ - subseq r7, r7, r0, asr #14 │ │ │ │ - subseq r7, r7, sl, asr r7 │ │ │ │ + rsbeq r0, r7, lr, lsr r8 │ │ │ │ + subseq r7, r7, r8, ror r7 │ │ │ │ + @ instruction: 0x00577792 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae45c <__bss_end__@@Base+0xfe2c4a6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b244 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eff4 │ │ │ │ - ldrdeq r0, [r7], #-122 @ 0xffffff86 @ │ │ │ │ - subseq r7, r7, r0, asr #14 │ │ │ │ - subseq r0, r1, r0, lsr #18 │ │ │ │ + rsbeq r0, r7, r2, lsl r8 │ │ │ │ + subseq r7, r7, r8, ror r7 │ │ │ │ + subseq r0, r1, r8, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae48c <__bss_end__@@Base+0xfe2c4a9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b274 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efdc │ │ │ │ - rsbeq r0, r7, lr, asr r9 │ │ │ │ - subseq r8, r9, r0, asr #1 │ │ │ │ - subseq r7, r7, r8, asr #17 │ │ │ │ + mlseq r7, r6, r9, r0 │ │ │ │ + ldrsheq r8, [r9], #-8 │ │ │ │ + subseq r7, r7, r0, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae4bc <__bss_end__@@Base+0xfe2c4acc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b2a4 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efc4 │ │ │ │ - rsbeq r0, r7, lr, lsr #18 │ │ │ │ - @ instruction: 0x00598090 │ │ │ │ - subseq r7, r7, r4, lsr #17 │ │ │ │ + rsbeq r0, r7, r6, ror #18 │ │ │ │ + subseq r8, r9, r8, asr #1 │ │ │ │ + ldrsbeq r7, [r7], #-140 @ 0xffffff74 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae4ec <__bss_end__@@Base+0xfe2c4afc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b2d4 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ svc 0x00aaf7fb │ │ │ │ - strdeq r0, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r8, r9, lr, asr r0 │ │ │ │ - @ instruction: 0x0057789a │ │ │ │ + rsbeq r0, r7, r4, lsr r9 │ │ │ │ + @ instruction: 0x00598096 │ │ │ │ + ldrsbeq r7, [r7], #-130 @ 0xffffff7e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae51c <__bss_end__@@Base+0xfe2c4b2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r8, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae530 <__bss_end__@@Base+0xfe2c4b40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b318 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef8a │ │ │ │ - rsbeq r1, r7, sl, ror #3 │ │ │ │ - subeq r1, lr, ip, ror #18 │ │ │ │ - subeq r1, lr, r4, lsl #19 │ │ │ │ + rsbeq r1, r7, r2, lsr #4 │ │ │ │ + subeq r1, lr, r4, lsr #19 │ │ │ │ + strheq r1, [lr], #-156 @ 0xffffff64 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae560 <__bss_end__@@Base+0xfe2c4b70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-3782] @ 0xfffff13a │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef68 │ │ │ │ - rsbeq r1, r7, sl, lsl #6 │ │ │ │ - subseq sp, r7, r0, asr #2 │ │ │ │ - subseq r0, r1, r8, lsl #16 │ │ │ │ + rsbeq r1, r7, r2, asr #6 │ │ │ │ + subseq sp, r7, r8, ror r1 │ │ │ │ + subseq r0, r1, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae5a4 <__bss_end__@@Base+0xfe2c4bb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b38c │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ svc 0x004ef7fb │ │ │ │ - ldrdeq r1, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq sp, r7, lr, lsl #2 │ │ │ │ - ldrsbeq r0, [r1], #-118 @ 0xffffff8a │ │ │ │ + rsbeq r1, r7, r0, lsl r3 │ │ │ │ + subseq sp, r7, r6, asr #2 │ │ │ │ + subseq r0, r1, lr, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae5d4 <__bss_end__@@Base+0xfe2c4be4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b3bc │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ svc 0x0036f7fb │ │ │ │ - rsbeq r1, r7, r8, lsr #5 │ │ │ │ - ldrsbeq sp, [r7], #-14 │ │ │ │ - subseq r0, r1, r6, lsr #15 │ │ │ │ + rsbeq r1, r7, r0, ror #5 │ │ │ │ + subseq sp, r7, r6, lsl r1 │ │ │ │ + ldrsbeq r0, [r1], #-126 @ 0xffffff82 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae604 <__bss_end__@@Base+0xfe2c4c14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b3ec │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ svc 0x001ef7fb │ │ │ │ - rsbeq r1, r7, r8, ror r2 │ │ │ │ - subseq sp, r7, lr, lsr #1 │ │ │ │ - subseq r0, r1, r6, ror r7 │ │ │ │ + strhteq r1, [r7], #-32 @ 0xffffffe0 │ │ │ │ + subseq sp, r7, r6, ror #1 │ │ │ │ + subseq r0, r1, lr, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae634 <__bss_end__@@Base+0xfe2c4c44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b41c │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ svc 0x0006f7fb │ │ │ │ - rsbeq r1, r7, r8, asr #4 │ │ │ │ - subseq sp, r7, lr, ror r0 │ │ │ │ - subseq r0, r1, r6, asr #14 │ │ │ │ + rsbeq r1, r7, r0, lsl #5 │ │ │ │ + ldrheq sp, [r7], #-6 │ │ │ │ + subseq r0, r1, lr, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae664 <__bss_end__@@Base+0xfe2c4c74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b44c │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ mcr 7, 7, pc, cr14, cr11, {7} @ │ │ │ │ - rsbeq r1, r7, r8, lsl r2 │ │ │ │ - subseq sp, r7, lr, asr #32 │ │ │ │ - subseq r0, r1, r6, lsl r7 │ │ │ │ + rsbeq r1, r7, r0, asr r2 │ │ │ │ + subseq sp, r7, r6, lsl #1 │ │ │ │ + subseq r0, r1, lr, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae694 <__bss_end__@@Base+0xfe2c4ca4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b47c │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - rsbeq r1, r7, r6, ror r8 │ │ │ │ - ldrsbeq r7, [r7], #-76 @ 0xffffffb4 │ │ │ │ - ldrsheq r7, [r7], #-70 @ 0xffffffba │ │ │ │ + rsbeq r1, r7, lr, lsr #17 │ │ │ │ + subseq r7, r7, r4, lsl r5 │ │ │ │ + subseq r7, r7, lr, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae6c0 <__bss_end__@@Base+0xfe2c4cd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b4a8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ mcr 7, 6, pc, cr0, cr11, {7} @ │ │ │ │ - rsbeq r1, r7, sl, asr #21 │ │ │ │ - ldrdeq r1, [lr], #-124 @ 0xffffff84 │ │ │ │ - strdeq r1, [lr], #-114 @ 0xffffff8e │ │ │ │ + rsbeq r1, r7, r2, lsl #22 │ │ │ │ + subeq r1, lr, r4, lsl r8 │ │ │ │ + subeq r1, lr, sl, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae6f0 <__bss_end__@@Base+0xfe2c4d00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b4d8 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mcr 7, 5, pc, cr8, cr11, {7} @ │ │ │ │ - strhteq r1, [r7], #-192 @ 0xffffff40 │ │ │ │ - subseq lr, r7, lr, lsr #2 │ │ │ │ - subseq lr, r7, sl, lsr #3 │ │ │ │ + rsbeq r1, r7, r8, ror #25 │ │ │ │ + subseq lr, r7, r6, ror #2 │ │ │ │ + subseq lr, r7, r2, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae720 <__bss_end__@@Base+0xfe2c4d30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b508 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mrc 7, 4, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - rsbeq r1, r7, r0, lsl #25 │ │ │ │ - ldrsheq lr, [r7], #-14 │ │ │ │ - subseq lr, r7, sl, ror r1 │ │ │ │ + strhteq r1, [r7], #-200 @ 0xffffff38 │ │ │ │ + subseq lr, r7, r6, lsr r1 │ │ │ │ + ldrheq lr, [r7], #-18 @ 0xffffffee │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae750 <__bss_end__@@Base+0xfe2c4d60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b538 │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - mlseq r7, ip, pc, r1 @ │ │ │ │ - subseq lr, r7, r6, lsr #12 │ │ │ │ - subseq r0, r1, sl, lsr #12 │ │ │ │ + ldrdeq r1, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + subseq lr, r7, lr, asr r6 │ │ │ │ + subseq r0, r1, r2, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae780 <__bss_end__@@Base+0xfe2c4d90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b568 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ mcr 7, 3, pc, cr0, cr11, {7} @ │ │ │ │ - rsbeq r1, r7, ip, ror #30 │ │ │ │ - ldrsheq lr, [r7], #-86 @ 0xffffffaa │ │ │ │ + rsbeq r1, r7, r4, lsr #31 │ │ │ │ subseq lr, r7, lr, lsr #12 │ │ │ │ + subseq lr, r7, r6, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae7b0 <__bss_end__@@Base+0xfe2c4dc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b598 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr10, cr11, {7} @ │ │ │ │ - rsbeq r2, r7, lr, ror #20 │ │ │ │ - subeq r1, lr, ip, ror #13 │ │ │ │ - subseq r2, r2, sl, lsl #19 │ │ │ │ + rsbeq r2, r7, r6, lsr #21 │ │ │ │ + subeq r1, lr, r4, lsr #14 │ │ │ │ + subseq r2, r2, r2, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae7dc <__bss_end__@@Base+0xfe2c4dec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b5c4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ mrc 7, 1, APSR_nzcv, cr2, cr11, {7} │ │ │ │ - strhteq r2, [r7], #-166 @ 0xffffff5a │ │ │ │ - subeq r1, lr, r0, asr #13 │ │ │ │ - ldrdeq r1, [lr], #-102 @ 0xffffff9a │ │ │ │ + rsbeq r2, r7, lr, ror #21 │ │ │ │ + strdeq r1, [lr], #-104 @ 0xffffff98 │ │ │ │ + subeq r1, lr, lr, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae80c <__bss_end__@@Base+0xfe2c4e1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b5f4 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 0, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - strdeq r3, [r7], #-30 @ 0xffffffe2 @ │ │ │ │ - subseq r4, r8, ip, lsl #18 │ │ │ │ - subseq r4, r8, lr, lsl r9 │ │ │ │ + rsbeq r3, r7, r6, lsr r2 │ │ │ │ + subseq r4, r8, r4, asr #18 │ │ │ │ + subseq r4, r8, r6, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae838 <__bss_end__@@Base+0xfe2c4e48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b620 │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mcr 7, 0, pc, cr4, cr11, {7} @ │ │ │ │ - rsbeq r3, r7, r0, lsl #5 │ │ │ │ - subseq r4, r8, r2, lsl ip │ │ │ │ - subseq r4, r8, lr, lsl ip │ │ │ │ + strhteq r3, [r7], #-40 @ 0xffffffd8 │ │ │ │ + subseq r4, r8, sl, asr #24 │ │ │ │ + subseq r4, r8, r6, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae868 <__bss_end__@@Base+0xfe2c4e78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b650 │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stcl 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ - rsbeq r3, r7, ip, lsl #9 │ │ │ │ - subseq r5, r8, r2, ror #16 │ │ │ │ - subseq r5, r8, lr, lsl #20 │ │ │ │ + rsbeq r3, r7, r4, asr #9 │ │ │ │ + @ instruction: 0x0058589a │ │ │ │ + subseq r5, r8, r6, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae898 <__bss_end__@@Base+0xfe2c4ea8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b680 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edd6 │ │ │ │ - rsbeq r3, r7, r6, lsl #19 │ │ │ │ - subseq r7, r8, r0, lsl #19 │ │ │ │ - subseq r0, r1, r4, ror #9 │ │ │ │ + strhteq r3, [r7], #-158 @ 0xffffff62 │ │ │ │ + ldrheq r7, [r8], #-152 @ 0xffffff68 │ │ │ │ + subseq r0, r1, ip, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae8c8 <__bss_end__@@Base+0xfe2c4ed8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b6b0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edbe │ │ │ │ - rsbeq r3, r7, r6, asr r9 │ │ │ │ - ldrdeq r1, [lr], #-84 @ 0xffffffac │ │ │ │ - subeq r1, lr, ip, ror #11 │ │ │ │ + rsbeq r3, r7, lr, lsl #19 │ │ │ │ + subeq r1, lr, ip, lsl #12 │ │ │ │ + subeq r1, lr, r4, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae8f8 <__bss_end__@@Base+0xfe2c4f08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b6e0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda6 │ │ │ │ - mlseq r7, r2, sp, r3 │ │ │ │ - subeq r1, lr, r4, lsr #11 │ │ │ │ - strheq r1, [lr], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq r3, r7, sl, asr #27 │ │ │ │ + ldrdeq r1, [lr], #-92 @ 0xffffffa4 │ │ │ │ + strdeq r1, [lr], #-84 @ 0xffffffac │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae928 <__bss_end__@@Base+0xfe2c4f38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b710 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed8e │ │ │ │ - rsbeq r4, r7, sl, lsr r5 │ │ │ │ - ldrheq sl, [r8], #-128 @ 0xffffff80 │ │ │ │ - subseq sl, r8, r4, lsr #18 │ │ │ │ + rsbeq r4, r7, r2, ror r5 │ │ │ │ + subseq sl, r8, r8, ror #17 │ │ │ │ + subseq sl, r8, ip, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae958 <__bss_end__@@Base+0xfe2c4f68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b740 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [r4, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r4, r7, r8, lsl #10 │ │ │ │ - subseq sl, r8, lr, ror r8 │ │ │ │ - subseq sl, r8, r2, lsl #18 │ │ │ │ + rsbeq r4, r7, r0, asr #10 │ │ │ │ + ldrheq sl, [r8], #-134 @ 0xffffff7a │ │ │ │ + subseq sl, r8, sl, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae988 <__bss_end__@@Base+0xfe2c4f98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b770 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldcl 7, cr15, [ip, #-1004] @ 0xfffffc14 │ │ │ │ - ldrdeq r4, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq sl, r8, lr, asr #16 │ │ │ │ - subseq sl, r8, r2, ror #17 │ │ │ │ + rsbeq r4, r7, r0, lsl r5 │ │ │ │ + subseq sl, r8, r6, lsl #17 │ │ │ │ + subseq sl, r8, sl, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae9b8 <__bss_end__@@Base+0xfe2c4fc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b7a0 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed46 │ │ │ │ - rsbeq r4, r7, sl, lsr #9 │ │ │ │ - subseq sl, r8, r0, lsr #16 │ │ │ │ - subseq sl, r8, ip, ror #17 │ │ │ │ + rsbeq r4, r7, r2, ror #9 │ │ │ │ + subseq sl, r8, r8, asr r8 │ │ │ │ + subseq sl, r8, r4, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedae9e8 <__bss_end__@@Base+0xfe2c4ff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b7d0 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed2e │ │ │ │ - rsbeq r4, r7, sl, ror r4 │ │ │ │ - ldrsheq sl, [r8], #-112 @ 0xffffff90 │ │ │ │ - subseq sl, r8, r4, ror #16 │ │ │ │ + strhteq r4, [r7], #-66 @ 0xffffffbe │ │ │ │ + subseq sl, r8, r8, lsr #16 │ │ │ │ + @ instruction: 0x0058a89c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaea18 <__bss_end__@@Base+0xfe2c5028> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b800 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed16 │ │ │ │ - rsbeq r4, r7, sl, asr #8 │ │ │ │ - subseq sl, r8, r0, asr #15 │ │ │ │ - subseq sl, r8, ip, asr #17 │ │ │ │ + rsbeq r4, r7, r2, lsl #9 │ │ │ │ + ldrsheq sl, [r8], #-120 @ 0xffffff88 │ │ │ │ + subseq sl, r8, r4, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaea48 <__bss_end__@@Base+0xfe2c5058> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b830 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [ip], #1004 @ 0x3ec │ │ │ │ - rsbeq r4, r7, r0, lsl #13 │ │ │ │ - subseq fp, r8, r6, lsr #13 │ │ │ │ - ldrsbeq fp, [r8], #-106 @ 0xffffff96 │ │ │ │ + strhteq r4, [r7], #-104 @ 0xffffff98 │ │ │ │ + ldrsbeq fp, [r8], #-110 @ 0xffffff92 │ │ │ │ + subseq fp, r8, r2, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaea78 <__bss_end__@@Base+0xfe2c5088> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b860 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1004 @ 0x3ec │ │ │ │ - ldrdeq r4, [r7], #-234 @ 0xffffff16 @ │ │ │ │ - subseq lr, r8, r8, lsl #22 │ │ │ │ - ldrheq r0, [r1], #-130 @ 0xffffff7e │ │ │ │ + rsbeq r4, r7, r2, lsl pc │ │ │ │ + subseq lr, r8, r0, asr #22 │ │ │ │ + subseq r0, r1, sl, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeaa4 <__bss_end__@@Base+0xfe2c50b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r4, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeab8 <__bss_end__@@Base+0xfe2c50c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b8a0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecc6 │ │ │ │ - mlseq r7, r2, r7, r5 │ │ │ │ - subeq r1, lr, r4, ror #7 │ │ │ │ - strdeq r1, [lr], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq r5, r7, sl, asr #15 │ │ │ │ + subeq r1, lr, ip, lsl r4 │ │ │ │ + subeq r1, lr, r4, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeae8 <__bss_end__@@Base+0xfe2c50f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39b8d0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecae │ │ │ │ - rsbeq r5, r7, r6, lsr #19 │ │ │ │ - strheq r1, [lr], #-52 @ 0xffffffcc │ │ │ │ - subeq r1, lr, ip, asr #7 │ │ │ │ + ldrdeq r5, [r7], #-158 @ 0xffffff62 @ │ │ │ │ + subeq r1, lr, ip, ror #7 │ │ │ │ + subeq r1, lr, r4, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeb18 <__bss_end__@@Base+0xfe2c5128> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b900 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - rsbeq r5, r7, lr, asr fp │ │ │ │ - subeq r1, lr, r4, lsl #7 │ │ │ │ - umaaleq r1, lr, lr, r3 │ │ │ │ + mlseq r7, r6, fp, r5 │ │ │ │ + strheq r1, [lr], #-60 @ 0xffffffc4 │ │ │ │ + ldrdeq r1, [lr], #-54 @ 0xffffffca │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeb44 <__bss_end__@@Base+0xfe2c5154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b92c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0], {251} @ 0xfb │ │ │ │ - rsbeq r6, r7, r2, asr #28 │ │ │ │ - subeq r1, lr, r8, asr r3 │ │ │ │ - subeq r1, lr, r2, ror r3 │ │ │ │ + rsbeq r6, r7, sl, ror lr │ │ │ │ + umaaleq r1, lr, r0, r3 │ │ │ │ + subeq r1, lr, sl, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeb70 <__bss_end__@@Base+0xfe2c5180> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b958 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl], #-1004 @ 0xfffffc14 │ │ │ │ - strhteq r6, [r7], #-250 @ 0xffffff06 │ │ │ │ - subeq r1, lr, ip, lsr #6 │ │ │ │ - subeq r1, lr, r6, asr #6 │ │ │ │ + strdeq r6, [r7], #-242 @ 0xffffff0e @ │ │ │ │ + subeq r1, lr, r4, ror #6 │ │ │ │ + subeq r1, lr, lr, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeb9c <__bss_end__@@Base+0xfe2c51ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b984 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r4, cr11 @ │ │ │ │ - rsbeq r7, r7, sl, asr r4 │ │ │ │ - subeq r1, lr, r0, lsl #6 │ │ │ │ - subeq r1, lr, sl, lsl r3 │ │ │ │ + mlseq r7, r2, r4, r7 │ │ │ │ + subeq r1, lr, r8, lsr r3 │ │ │ │ + subeq r1, lr, r2, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaebc8 <__bss_end__@@Base+0xfe2c51d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b9b0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r7, r7, r2, asr r8 │ │ │ │ - ldrdeq r1, [lr], #-36 @ 0xffffffdc │ │ │ │ - subeq r1, lr, lr, ror #5 │ │ │ │ + rsbeq r7, r7, sl, lsl #17 │ │ │ │ + subeq r1, lr, ip, lsl #6 │ │ │ │ + subeq r1, lr, r6, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaebf4 <__bss_end__@@Base+0xfe2c5204> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35b9dc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], #-1004 @ 0xfffffc14 │ │ │ │ - ldrdeq r7, [r7], #-150 @ 0xffffff6a @ │ │ │ │ - subeq r1, lr, r8, lsr #5 │ │ │ │ - subeq r1, lr, r2, asr #5 │ │ │ │ + rsbeq r7, r7, lr, lsl #20 │ │ │ │ + subeq r1, lr, r0, ror #5 │ │ │ │ + strdeq r1, [lr], #-42 @ 0xffffffd6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaec20 <__bss_end__@@Base+0xfe2c5230> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35ba08 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], {251} @ 0xfb │ │ │ │ - rsbeq r7, r7, lr, asr #30 │ │ │ │ - subeq r1, lr, ip, ror r2 │ │ │ │ - umaaleq r1, lr, r6, r2 │ │ │ │ + rsbeq r7, r7, r6, lsl #31 │ │ │ │ + strheq r1, [lr], #-36 @ 0xffffffdc │ │ │ │ + subeq r1, lr, lr, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaec4c <__bss_end__@@Base+0xfe2c525c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35ba34 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 195a50 │ │ │ │ - rsbeq r8, r7, lr, ror #6 │ │ │ │ - subeq r1, lr, r0, asr r2 │ │ │ │ - subeq r1, lr, sl, ror #4 │ │ │ │ + rsbeq r8, r7, r6, lsr #7 │ │ │ │ + subeq r1, lr, r8, lsl #5 │ │ │ │ + subeq r1, lr, r2, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaec78 <__bss_end__@@Base+0xfe2c5288> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35ba60 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffc15a7c <__bss_end__@@Base+0xff12c08c> │ │ │ │ - rsbeq r8, r7, r2, lsr #8 │ │ │ │ - subeq r1, lr, r4, lsr #4 │ │ │ │ - subeq r1, lr, lr, lsr r2 │ │ │ │ + rsbeq r8, r7, sl, asr r4 │ │ │ │ + subeq r1, lr, ip, asr r2 │ │ │ │ + subeq r1, lr, r6, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeca4 <__bss_end__@@Base+0xfe2c52b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35ba8c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff695aa8 <__bss_end__@@Base+0xfebac0b8> │ │ │ │ - rsbeq r8, r7, sl, lsr r6 │ │ │ │ - strdeq r1, [lr], #-24 @ 0xffffffe8 │ │ │ │ - subeq r1, lr, r2, lsl r2 │ │ │ │ + rsbeq r8, r7, r2, ror r6 │ │ │ │ + subeq r1, lr, r0, lsr r2 │ │ │ │ + subeq r1, lr, sl, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaecd0 <__bss_end__@@Base+0xfe2c52e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bab8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff115ad4 <__bss_end__@@Base+0xfe62c0e4> │ │ │ │ - rsbeq r8, r7, lr, lsr #28 │ │ │ │ - subeq r1, lr, ip, asr #3 │ │ │ │ - subeq r1, lr, r6, ror #3 │ │ │ │ + rsbeq r8, r7, r6, ror #28 │ │ │ │ + subeq r1, lr, r4, lsl #4 │ │ │ │ + subeq r1, lr, lr, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaecfc <__bss_end__@@Base+0xfe2c530c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bae4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl feb95b00 <__bss_end__@@Base+0xfe0ac110> │ │ │ │ - rsbeq r9, r7, lr, lsl #5 │ │ │ │ - subeq r1, lr, r0, lsr #3 │ │ │ │ - strheq r1, [lr], #-26 @ 0xffffffe6 │ │ │ │ + rsbeq r9, r7, r6, asr #5 │ │ │ │ + ldrdeq r1, [lr], #-24 @ 0xffffffe8 │ │ │ │ + strdeq r1, [lr], #-18 @ 0xffffffee │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaed28 <__bss_end__@@Base+0xfe2c5338> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bb10 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe615b2c <__bss_end__@@Base+0xfdb2c13c> │ │ │ │ - ldrdeq r9, [r7], #-114 @ 0xffffff8e @ │ │ │ │ - subeq r1, lr, r4, ror r1 │ │ │ │ - subeq r1, lr, lr, lsl #3 │ │ │ │ + rsbeq r9, r7, sl, lsl #16 │ │ │ │ + subeq r1, lr, ip, lsr #3 │ │ │ │ + subeq r1, lr, r6, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaed54 <__bss_end__@@Base+0xfe2c5364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bb3c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 2095b58 <__bss_end__@@Base+0x15ac168> │ │ │ │ - rsbeq r9, r7, sl, ror #28 │ │ │ │ - subeq r1, lr, r8, asr #2 │ │ │ │ - subeq r1, lr, r2, ror #2 │ │ │ │ + rsbeq r9, r7, r2, lsr #29 │ │ │ │ + subeq r1, lr, r0, lsl #3 │ │ │ │ + umaaleq r1, lr, sl, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaed80 <__bss_end__@@Base+0xfe2c5390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bb68 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 1a95b88 <__bss_end__@@Base+0xfac198> │ │ │ │ - rsbeq r9, r7, r0, ror #28 │ │ │ │ - subseq r8, fp, sl, lsr r2 │ │ │ │ - subseq r8, fp, lr, asr r3 │ │ │ │ + mlseq r7, r8, lr, r9 │ │ │ │ + subseq r8, fp, r2, ror r2 │ │ │ │ + @ instruction: 0x005b8396 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaedb0 <__bss_end__@@Base+0xfe2c53c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bb98 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb4a │ │ │ │ - rsbeq r9, r7, r2, lsr pc │ │ │ │ - subseq r8, fp, r8, asr #7 │ │ │ │ - subseq r8, fp, r0, ror #7 │ │ │ │ + rsbeq r9, r7, sl, ror #30 │ │ │ │ + subseq r8, fp, r0, lsl #8 │ │ │ │ + subseq r8, fp, r8, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaede0 <__bss_end__@@Base+0xfe2c53f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bbc8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl f15be4 <__bss_end__@@Base+0x42c1f4> │ │ │ │ - rsbeq r9, r7, lr, asr #31 │ │ │ │ - strheq r1, [lr], #-12 │ │ │ │ - ldrdeq r1, [lr], #-6 │ │ │ │ + rsbeq sl, r7, r6 │ │ │ │ + strdeq r1, [lr], #-4 │ │ │ │ + subeq r1, lr, lr, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaee0c <__bss_end__@@Base+0xfe2c541c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bbf4 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 995c10 │ │ │ │ - strdeq sl, [r7], #-22 @ 0xffffffea @ │ │ │ │ - umaaleq r1, lr, r0, r0 │ │ │ │ - subseq r2, r2, lr, lsr #6 │ │ │ │ + rsbeq sl, r7, lr, lsr #4 │ │ │ │ + subeq r1, lr, r8, asr #1 │ │ │ │ + subseq r2, r2, r6, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaee38 <__bss_end__@@Base+0xfe2c5448> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bc20 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ bl 395c40 │ │ │ │ - rsbeq sl, r7, r8, asr #3 │ │ │ │ - ldrsheq r8, [fp], #-170 @ 0xffffff56 │ │ │ │ - subseq r8, fp, lr, asr #22 │ │ │ │ + rsbeq sl, r7, r0, lsl #4 │ │ │ │ + subseq r8, fp, r2, lsr fp │ │ │ │ + subseq r8, fp, r6, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaee68 <__bss_end__@@Base+0xfe2c5478> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bc50 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaee │ │ │ │ - mlseq r7, sl, r1, sl │ │ │ │ - subeq r1, lr, r4, lsr r0 │ │ │ │ - subeq r1, lr, ip, asr #32 │ │ │ │ + ldrdeq sl, [r7], #-18 @ 0xffffffee @ │ │ │ │ + subeq r1, lr, ip, rrx │ │ │ │ + subeq r1, lr, r4, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaee98 <__bss_end__@@Base+0xfe2c54a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bc80 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ead6 │ │ │ │ - mlseq r7, r6, r4, sl │ │ │ │ - subeq r1, lr, r4 │ │ │ │ - subseq r2, r2, r0, lsr #5 │ │ │ │ + rsbeq sl, r7, lr, asr #9 │ │ │ │ + subeq r1, lr, ip, lsr r0 │ │ │ │ + ldrsbeq r2, [r2], #-40 @ 0xffffffd8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeec8 <__bss_end__@@Base+0xfe2c54d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bcb0 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eabe │ │ │ │ - rsbeq sl, r7, r6, ror #8 │ │ │ │ - subseq r8, fp, r8, lsl sp │ │ │ │ - subseq lr, r4, r4, asr fp │ │ │ │ + mlseq r7, lr, r4, sl │ │ │ │ + subseq r8, fp, r0, asr sp │ │ │ │ + subseq lr, r4, ip, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaeef8 <__bss_end__@@Base+0xfe2c5508> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bce0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaa6 │ │ │ │ - rsbeq sl, r7, lr, ror r6 │ │ │ │ - subeq r0, lr, r4, lsr #31 │ │ │ │ - subseq r2, r2, r0, asr #4 │ │ │ │ + strhteq sl, [r7], #-102 @ 0xffffff9a │ │ │ │ + ldrdeq r0, [lr], #-252 @ 0xffffff04 │ │ │ │ + subseq r2, r2, r8, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaef28 <__bss_end__@@Base+0xfe2c5538> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bd10 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea8e │ │ │ │ - rsbeq sl, r7, lr, asr #12 │ │ │ │ - subeq r0, lr, r4, ror pc │ │ │ │ - subeq r0, lr, ip, lsl #31 │ │ │ │ + rsbeq sl, r7, r6, lsl #13 │ │ │ │ + subeq r0, lr, ip, lsr #31 │ │ │ │ + subeq r0, lr, r4, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaef58 <__bss_end__@@Base+0xfe2c5568> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bd40 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 2015d5c <__bss_end__@@Base+0x152c36c> │ │ │ │ - rsbeq sl, r7, sl, asr r7 │ │ │ │ - subseq r9, fp, ip, lsl #5 │ │ │ │ - @ instruction: 0x005b929e │ │ │ │ + mlseq r7, r2, r7, sl │ │ │ │ + subseq r9, fp, r4, asr #5 │ │ │ │ + ldrsbeq r9, [fp], #-38 @ 0xffffffda │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaef84 <__bss_end__@@Base+0xfe2c5594> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bd6c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1a95d88 <__bss_end__@@Base+0xfac398> │ │ │ │ - rsbeq sl, r7, sl, ror r7 │ │ │ │ - subeq r0, lr, r8, lsl pc │ │ │ │ - subeq r0, lr, r2, lsr pc │ │ │ │ + strhteq sl, [r7], #-114 @ 0xffffff8e │ │ │ │ + subeq r0, lr, r0, asr pc │ │ │ │ + subeq r0, lr, sl, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaefb0 <__bss_end__@@Base+0xfe2c55c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bd98 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1515db4 <__bss_end__@@Base+0xa2c3c4> │ │ │ │ - mlseq r7, r6, r7, sl │ │ │ │ - subeq r0, lr, ip, ror #29 │ │ │ │ - subeq r0, lr, r6, lsl #30 │ │ │ │ + rsbeq sl, r7, lr, asr #15 │ │ │ │ + subeq r0, lr, r4, lsr #30 │ │ │ │ + subeq r0, lr, lr, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaefdc <__bss_end__@@Base+0xfe2c55ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bdc4 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b f95de0 <__bss_end__@@Base+0x4ac3f0> │ │ │ │ - ldrdeq sl, [r7], #-122 @ 0xffffff86 @ │ │ │ │ - subeq r0, lr, r0, asr #29 │ │ │ │ - subseq r2, r2, lr, asr r1 │ │ │ │ + rsbeq sl, r7, r2, lsl r8 │ │ │ │ + strdeq r0, [lr], #-232 @ 0xffffff18 │ │ │ │ + @ instruction: 0x00522196 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf008 <__bss_end__@@Base+0xfe2c5618> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bdf0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea1e │ │ │ │ - ldrdeq sl, [r7], #-114 @ 0xffffff8e @ │ │ │ │ - umaaleq r0, lr, r4, lr │ │ │ │ - subseq r2, r2, r0, lsr r1 │ │ │ │ + rsbeq sl, r7, sl, lsl #16 │ │ │ │ + subeq r0, lr, ip, asr #29 │ │ │ │ + subseq r2, r2, r8, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf038 <__bss_end__@@Base+0xfe2c5648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39be20 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea06 │ │ │ │ - rsbeq sl, r7, r2, lsr #15 │ │ │ │ - subeq r0, lr, r4, ror #28 │ │ │ │ - subeq r0, lr, ip, ror lr │ │ │ │ + ldrdeq sl, [r7], #-122 @ 0xffffff86 @ │ │ │ │ + umaaleq r0, lr, ip, lr │ │ │ │ + strheq r0, [lr], #-228 @ 0xffffff1c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf068 <__bss_end__@@Base+0xfe2c5678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39be50 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9ee │ │ │ │ - rsbeq sl, r7, lr, ror r8 │ │ │ │ - subeq r0, lr, r4, lsr lr │ │ │ │ - subeq r0, lr, ip, asr #28 │ │ │ │ + strhteq sl, [r7], #-134 @ 0xffffff7a │ │ │ │ + subeq r0, lr, ip, ror #28 │ │ │ │ + subeq r0, lr, r4, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf098 <__bss_end__@@Base+0xfe2c56a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35be80 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strdeq sl, [r7], #-130 @ 0xffffff7e @ │ │ │ │ - subeq r0, lr, r4, lsl #28 │ │ │ │ - subseq r2, r2, r2, lsr #1 │ │ │ │ + rsbeq sl, r7, sl, lsr #18 │ │ │ │ + subeq r0, lr, ip, lsr lr │ │ │ │ + ldrsbeq r2, [r2], #-10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf0c4 <__bss_end__@@Base+0xfe2c56d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39beac │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9c0 │ │ │ │ - rsbeq sl, r7, r6, asr #17 │ │ │ │ - ldrdeq r0, [lr], #-216 @ 0xffffff28 │ │ │ │ - strdeq r0, [lr], #-208 @ 0xffffff30 │ │ │ │ + strdeq sl, [r7], #-142 @ 0xffffff72 @ │ │ │ │ + subeq r0, lr, r0, lsl lr │ │ │ │ + subeq r0, lr, r8, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf0f4 <__bss_end__@@Base+0xfe2c5704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bedc │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stmib r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r7, r4, r9, sl │ │ │ │ - subseq r9, fp, r6, lsl #19 │ │ │ │ - @ instruction: 0x005b999e │ │ │ │ + rsbeq sl, r7, ip, asr #19 │ │ │ │ + ldrheq r9, [fp], #-158 @ 0xffffff62 │ │ │ │ + ldrsbeq r9, [fp], #-150 @ 0xffffff6a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf124 <__bss_end__@@Base+0xfe2c5734> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bf0c │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ stmib lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq sl, r7, r4, ror #18 │ │ │ │ - subseq r9, fp, r6, asr r9 │ │ │ │ - subseq r9, fp, r2, lsr #19 │ │ │ │ + mlseq r7, ip, r9, sl │ │ │ │ + subseq r9, fp, lr, lsl #19 │ │ │ │ + ldrsbeq r9, [fp], #-154 @ 0xffffff66 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf154 <__bss_end__@@Base+0xfe2c5764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35bf3c │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - mlseq r7, lr, fp, sl │ │ │ │ - subseq sl, fp, r0, ror #2 │ │ │ │ - subseq sl, fp, sl, ror r1 │ │ │ │ + ldrdeq sl, [r7], #-182 @ 0xffffff4a @ │ │ │ │ + @ instruction: 0x005ba198 │ │ │ │ + ldrheq sl, [fp], #-18 @ 0xffffffee │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf180 <__bss_end__@@Base+0xfe2c5790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bf68 │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e962 │ │ │ │ - rsbeq sl, r7, r2, ror fp │ │ │ │ - subseq sl, fp, r4, lsr r1 │ │ │ │ - subseq sl, fp, ip, asr #2 │ │ │ │ + rsbeq sl, r7, sl, lsr #23 │ │ │ │ + subseq sl, fp, ip, ror #2 │ │ │ │ + subseq sl, fp, r4, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf1b0 <__bss_end__@@Base+0xfe2c57c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bf98 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e94a │ │ │ │ - rsbeq sl, r7, r2, asr #22 │ │ │ │ - subseq sl, fp, r4, lsl #2 │ │ │ │ - subseq sl, fp, r0, lsr r1 │ │ │ │ + rsbeq sl, r7, sl, ror fp │ │ │ │ + subseq sl, fp, ip, lsr r1 │ │ │ │ + subseq sl, fp, r8, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf1e0 <__bss_end__@@Base+0xfe2c57f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bfc8 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e932 │ │ │ │ - rsbeq sl, r7, r2, lsl fp │ │ │ │ - ldrsbeq sl, [fp], #-4 │ │ │ │ - subseq sl, fp, r0, lsl #2 │ │ │ │ + rsbeq sl, r7, sl, asr #22 │ │ │ │ + subseq sl, fp, ip, lsl #2 │ │ │ │ + subseq sl, fp, r8, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf210 <__bss_end__@@Base+0xfe2c5820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39bff8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e91a │ │ │ │ - strhteq sl, [r7], #-250 @ 0xffffff06 │ │ │ │ - subeq r0, lr, ip, lsl #25 │ │ │ │ - subeq r0, lr, r4, lsr #25 │ │ │ │ + strdeq sl, [r7], #-242 @ 0xffffff0e @ │ │ │ │ + subeq r0, lr, r4, asr #25 │ │ │ │ + ldrdeq r0, [lr], #-204 @ 0xffffff34 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf240 <__bss_end__@@Base+0xfe2c5850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c028 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e902 │ │ │ │ - rsbeq fp, r7, lr, lsl r0 │ │ │ │ - subeq r0, lr, ip, asr ip │ │ │ │ - ldrsheq r1, [r2], #-232 @ 0xffffff18 │ │ │ │ + rsbeq fp, r7, r6, asr r0 │ │ │ │ + umaaleq r0, lr, r4, ip │ │ │ │ + subseq r1, r2, r0, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf270 <__bss_end__@@Base+0xfe2c5880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35c058 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - mlseq r7, lr, r1, fp │ │ │ │ - subeq r0, lr, ip, lsr #24 │ │ │ │ - subseq r1, r2, sl, asr #29 │ │ │ │ + ldrdeq fp, [r7], #-22 @ 0xffffffea @ │ │ │ │ + subeq r0, lr, r4, ror #24 │ │ │ │ + subseq r1, r2, r2, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf29c <__bss_end__@@Base+0xfe2c58ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c084 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8d4 │ │ │ │ - rsbeq fp, r7, r2, ror r1 │ │ │ │ - subeq r0, lr, r0, lsl #24 │ │ │ │ - subeq r0, lr, r8, lsl ip │ │ │ │ + rsbeq fp, r7, sl, lsr #3 │ │ │ │ + subeq r0, lr, r8, lsr ip │ │ │ │ + subeq r0, lr, r0, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf2cc <__bss_end__@@Base+0xfe2c58dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c0b4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8bc │ │ │ │ - rsbeq fp, r7, lr, lsl r6 │ │ │ │ - subeq r7, lr, r0, lsr #29 │ │ │ │ - strheq r7, [lr], #-228 @ 0xffffff1c │ │ │ │ + rsbeq fp, r7, r6, asr r6 │ │ │ │ + ldrdeq r7, [lr], #-232 @ 0xffffff18 │ │ │ │ + subeq r7, lr, ip, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf2fc <__bss_end__@@Base+0xfe2c590c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35c0e4 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq fp, r7, sl, ror #13 │ │ │ │ - subeq r2, pc, r8, asr #26 │ │ │ │ - subeq r2, pc, lr, asr sp @ │ │ │ │ + rsbeq fp, r7, r2, lsr #14 │ │ │ │ + subeq r2, pc, r0, lsl #27 │ │ │ │ + umaaleq r2, pc, r6, sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf328 <__bss_end__@@Base+0xfe2c5938> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c110 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e88e │ │ │ │ - strhteq fp, [r7], #-110 @ 0xffffff92 │ │ │ │ - subeq r2, pc, ip, lsl sp @ │ │ │ │ - subeq r2, pc, ip, ror #26 │ │ │ │ + strdeq fp, [r7], #-102 @ 0xffffff9a @ │ │ │ │ + subeq r2, pc, r4, asr sp @ │ │ │ │ + subeq r2, pc, r4, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf358 <__bss_end__@@Base+0xfe2c5968> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c140 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e876 │ │ │ │ - rsbeq fp, r7, lr, lsl #13 │ │ │ │ - subeq r2, pc, ip, ror #25 │ │ │ │ - subeq r2, pc, ip, lsr sp @ │ │ │ │ + rsbeq fp, r7, r6, asr #13 │ │ │ │ + subeq r2, pc, r4, lsr #26 │ │ │ │ + subeq r2, pc, r4, ror sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf388 <__bss_end__@@Base+0xfe2c5998> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35c170 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strhteq fp, [r7], #-110 @ 0xffffff92 │ │ │ │ - strheq r2, [pc], #-204 @ │ │ │ │ - subeq r2, pc, lr, lsl #26 │ │ │ │ + strdeq fp, [r7], #-102 @ 0xffffff9a @ │ │ │ │ + strdeq r2, [pc], #-196 @ │ │ │ │ + subeq r2, pc, r6, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf3b4 <__bss_end__@@Base+0xfe2c59c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c19c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e848 │ │ │ │ - mlseq r7, r2, r6, fp │ │ │ │ - umaaleq r2, pc, r0, ip @ │ │ │ │ - subeq r2, pc, r0, ror #25 │ │ │ │ + rsbeq fp, r7, sl, asr #13 │ │ │ │ + subeq r2, pc, r8, asr #25 │ │ │ │ + subeq r2, pc, r8, lsl sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf3e4 <__bss_end__@@Base+0xfe2c59f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c1cc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e830 │ │ │ │ - rsbeq fp, r7, r2, ror #12 │ │ │ │ - subeq r2, pc, r0, ror #24 │ │ │ │ - strheq r2, [pc], #-192 @ │ │ │ │ + mlseq r7, sl, r6, fp │ │ │ │ + umaaleq r2, pc, r8, ip @ │ │ │ │ + subeq r2, pc, r8, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf414 <__bss_end__@@Base+0xfe2c5a24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c1fc │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e818 │ │ │ │ - rsbeq fp, r7, ip, ror #18 │ │ │ │ - subseq ip, fp, lr, lsl #4 │ │ │ │ - subseq ip, fp, ip, asr r2 │ │ │ │ + rsbeq fp, r7, r4, lsr #19 │ │ │ │ + subseq ip, fp, r6, asr #4 │ │ │ │ + @ instruction: 0x005bc294 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf444 <__bss_end__@@Base+0xfe2c5a54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c22c │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x00fef7fa │ │ │ │ - ldrdeq fp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - subseq ip, fp, sl, ror #19 │ │ │ │ - subseq fp, r4, r6, asr #3 │ │ │ │ + rsbeq fp, r7, r0, lsl ip │ │ │ │ + subseq ip, fp, r2, lsr #20 │ │ │ │ + ldrsheq fp, [r4], #-30 @ 0xffffffe2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf474 <__bss_end__@@Base+0xfe2c5a84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c25c │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00e6f7fa │ │ │ │ - rsbeq fp, r7, r8, lsr #23 │ │ │ │ - ldrheq ip, [fp], #-154 @ 0xffffff66 │ │ │ │ - @ instruction: 0x0054b196 │ │ │ │ + rsbeq fp, r7, r0, ror #23 │ │ │ │ + ldrsheq ip, [fp], #-146 @ 0xffffff6e │ │ │ │ + subseq fp, r4, lr, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf4a4 <__bss_end__@@Base+0xfe2c5ab4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c28c │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ svc 0x00cef7fa │ │ │ │ - rsbeq fp, r7, r8, ror fp │ │ │ │ - subseq ip, fp, sl, lsl #19 │ │ │ │ - ldrsbeq ip, [fp], #-146 @ 0xffffff6e │ │ │ │ + strhteq fp, [r7], #-176 @ 0xffffff50 │ │ │ │ + subseq ip, fp, r2, asr #19 │ │ │ │ + subseq ip, fp, sl, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf4d4 <__bss_end__@@Base+0xfe2c5ae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35c2bc │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00b8f7fa │ │ │ │ - rsbeq fp, r7, sl, lsr #27 │ │ │ │ - subseq ip, fp, r4, ror #29 │ │ │ │ - ldrsheq ip, [fp], #-238 @ 0xffffff12 │ │ │ │ + rsbeq fp, r7, r2, ror #27 │ │ │ │ + subseq ip, fp, ip, lsl pc │ │ │ │ + subseq ip, fp, r6, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedaf500 <__bss_end__@@Base+0xfe2c5b10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39c2e8 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efa2 │ │ │ │ - rsbeq pc, r7, r2, ror #9 │ │ │ │ - @ instruction: 0x005be394 │ │ │ │ - subseq lr, fp, ip, lsr #7 │ │ │ │ + rsbeq pc, r7, sl, lsl r5 @ │ │ │ │ + subseq lr, fp, ip, asr #7 │ │ │ │ + subseq lr, fp, r4, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7bb │ │ │ │ andeq r3, r0, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b7b3 │ │ │ │ andeq r0, r3, r9, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b7ab │ │ │ │ andeq r2, r3, r9, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b7a3 │ │ │ │ andeq r2, r3, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b79b │ │ │ │ andeq r2, r3, r9, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b793 │ │ │ │ andeq r6, r3, r5, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b78b │ │ │ │ andeq fp, r3, r5, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b783 │ │ │ │ andeq fp, r3, r1, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b77b │ │ │ │ andeq sp, r3, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b773 │ │ │ │ andeq lr, r3, r9, lsl fp │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b76b │ │ │ │ andeq r0, r4, r5, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b763 │ │ │ │ andeq r6, r5, r9, lsr #26 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedaf5f0 <__bss_end__@@Base+0xfe2c5c00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 258098 │ │ │ │ bmi e44614 <__bss_end__@@Base+0x35ac24> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2692,1270 +2692,1270 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fede9832 <__bss_end__@@Base+0xfe2ffe42> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 39984c │ │ │ │ blne 19199a4 <__bss_end__@@Base+0xe2ffb4> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 319856 │ │ │ │ - blx 61485e │ │ │ │ + blx 61485e │ │ │ │ blx feb1c872 <__bss_end__@@Base+0xfe032e82> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 7244c4 │ │ │ │ + blmi 7244c4 │ │ │ │ b 12da5c0 <__bss_end__@@Base+0x7f0bd0> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6b05e8 │ │ │ │ + bmi 6b05e8 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0b64478 │ │ │ │ - andcs pc, r1, r7, lsr #4 │ │ │ │ + andcs pc, r1, r3, asr #4 │ │ │ │ svc 0x000ef7fc │ │ │ │ mcr 7, 7, pc, cr12, cr10, {7} @ │ │ │ │ ldrsbteq r2, [r8], #-78 @ 0xffffffb2 │ │ │ │ andeq r4, r0, r8, lsl #8 │ │ │ │ strheq ip, [r5], r8 │ │ │ │ addeq ip, r5, sl, ror r0 │ │ │ │ rsbseq r2, r8, sl, asr r4 │ │ │ │ - subeq r8, lr, r8, lsl #29 │ │ │ │ + subeq r8, lr, r0, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b6cd │ │ │ │ + svclt 0x0000b6e9 │ │ │ │ ldrdeq r4, [r6], -sp │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b6c5 │ │ │ │ + svclt 0x0000b6e1 │ │ │ │ @ instruction: 0x0006b7b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b6bd │ │ │ │ + svclt 0x0000b6d9 │ │ │ │ @ instruction: 0x0006c9b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b6b5 │ │ │ │ + svclt 0x0000b6d1 │ │ │ │ muleq r6, r9, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b6ad │ │ │ │ + svclt 0x0000b6c9 │ │ │ │ strdeq r1, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b6a5 │ │ │ │ + svclt 0x0000b6c1 │ │ │ │ andeq r1, r7, r1, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b69d │ │ │ │ + svclt 0x0000b6b9 │ │ │ │ andeq r2, r7, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b695 │ │ │ │ + svclt 0x0000b6b1 │ │ │ │ andeq r3, r7, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b68d │ │ │ │ + svclt 0x0000b6a9 │ │ │ │ andeq r4, r7, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b685 │ │ │ │ + svclt 0x0000b6a1 │ │ │ │ strdeq r6, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b67d │ │ │ │ + svclt 0x0000b699 │ │ │ │ andeq r8, r7, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b675 │ │ │ │ + svclt 0x0000b691 │ │ │ │ andeq r8, r7, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b66d │ │ │ │ + svclt 0x0000b689 │ │ │ │ andeq sl, r7, r1, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b665 │ │ │ │ + svclt 0x0000b681 │ │ │ │ andeq fp, r7, r9, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b65d │ │ │ │ + svclt 0x0000b679 │ │ │ │ andeq sp, r7, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b655 │ │ │ │ + svclt 0x0000b671 │ │ │ │ muleq r7, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b64d │ │ │ │ + svclt 0x0000b669 │ │ │ │ @ instruction: 0x00080abd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b645 │ │ │ │ + svclt 0x0000b661 │ │ │ │ andeq r1, r8, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b63d │ │ │ │ + svclt 0x0000b659 │ │ │ │ andeq r3, r8, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b635 │ │ │ │ + svclt 0x0000b651 │ │ │ │ andeq r4, r8, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b62d │ │ │ │ + svclt 0x0000b649 │ │ │ │ andeq r5, r8, r5, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b625 │ │ │ │ + svclt 0x0000b641 │ │ │ │ andeq r6, r8, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b61d │ │ │ │ + svclt 0x0000b639 │ │ │ │ andeq r7, r8, r1, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b615 │ │ │ │ + svclt 0x0000b631 │ │ │ │ andeq r7, r8, r1, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b60d │ │ │ │ + svclt 0x0000b629 │ │ │ │ andeq r7, r8, r1, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b605 │ │ │ │ + svclt 0x0000b621 │ │ │ │ andeq r7, r8, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5fd │ │ │ │ + svclt 0x0000b619 │ │ │ │ @ instruction: 0x000882b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5f5 │ │ │ │ + svclt 0x0000b611 │ │ │ │ andeq r8, r8, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5ed │ │ │ │ + svclt 0x0000b609 │ │ │ │ andeq r9, r8, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5e5 │ │ │ │ + svclt 0x0000b601 │ │ │ │ andeq r9, r8, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5dd │ │ │ │ + svclt 0x0000b5f9 │ │ │ │ andeq r9, r8, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5d5 │ │ │ │ + svclt 0x0000b5f1 │ │ │ │ ldrdeq r9, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ + svclt 0x0000b5e9 │ │ │ │ andeq fp, r8, r9, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ + svclt 0x0000b5e1 │ │ │ │ andeq ip, r8, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ + svclt 0x0000b5d9 │ │ │ │ ldrdeq r1, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ andeq r4, r9, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5ad │ │ │ │ + svclt 0x0000b5c9 │ │ │ │ andeq r4, r9, sp, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b5a5 │ │ │ │ + svclt 0x0000b5c1 │ │ │ │ andeq r8, r9, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b59d │ │ │ │ + svclt 0x0000b5b9 │ │ │ │ andeq r9, r9, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b595 │ │ │ │ + svclt 0x0000b5b1 │ │ │ │ andeq r9, r9, r1, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ + svclt 0x0000b5a9 │ │ │ │ strdeq sl, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ + svclt 0x0000b5a1 │ │ │ │ strdeq r0, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ + svclt 0x0000b599 │ │ │ │ andeq r7, fp, r1, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ + svclt 0x0000b591 │ │ │ │ andeq r8, fp, sp, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ + svclt 0x0000b589 │ │ │ │ andeq r8, fp, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ + svclt 0x0000b581 │ │ │ │ andeq pc, fp, r9, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ + svclt 0x0000b579 │ │ │ │ andeq r3, ip, r5, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ + svclt 0x0000b571 │ │ │ │ andeq r3, ip, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ + svclt 0x0000b569 │ │ │ │ andeq r4, ip, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ + svclt 0x0000b561 │ │ │ │ andeq r4, ip, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ + svclt 0x0000b559 │ │ │ │ muleq ip, r5, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ + svclt 0x0000b551 │ │ │ │ @ instruction: 0x000c61bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ + svclt 0x0000b549 │ │ │ │ @ instruction: 0x000c65b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ + svclt 0x0000b541 │ │ │ │ andeq r6, ip, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ + svclt 0x0000b539 │ │ │ │ andeq r7, ip, r9, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ + svclt 0x0000b531 │ │ │ │ andeq sl, ip, sp, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ + svclt 0x0000b529 │ │ │ │ @ instruction: 0x000cabb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ + svclt 0x0000b521 │ │ │ │ andeq sl, ip, sp, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ + svclt 0x0000b519 │ │ │ │ andeq r0, sp, r5, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ + svclt 0x0000b511 │ │ │ │ andeq r1, sp, r1, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ + svclt 0x0000b509 │ │ │ │ ldrdeq r1, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ + svclt 0x0000b501 │ │ │ │ andeq r2, sp, r1, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ muleq sp, r9, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ andeq r3, sp, r9, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ ldrdeq r5, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ andeq r5, sp, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ andeq r5, sp, r1, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ andeq r6, sp, r9, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ andeq r7, sp, r1, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ andeq r9, sp, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ ldrdeq sl, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ + svclt 0x0000b4b1 │ │ │ │ andeq sl, sp, r1, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ + svclt 0x0000b4a9 │ │ │ │ strdeq fp, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ + svclt 0x0000b4a1 │ │ │ │ andeq fp, sp, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b47d │ │ │ │ + svclt 0x0000b499 │ │ │ │ andeq fp, sp, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b475 │ │ │ │ + svclt 0x0000b491 │ │ │ │ andeq fp, sp, sp, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b46d │ │ │ │ + svclt 0x0000b489 │ │ │ │ andeq ip, sp, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b465 │ │ │ │ + svclt 0x0000b481 │ │ │ │ andeq lr, sp, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b45d │ │ │ │ + svclt 0x0000b479 │ │ │ │ @ instruction: 0x000de9b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b455 │ │ │ │ + svclt 0x0000b471 │ │ │ │ andeq lr, sp, r9, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b44d │ │ │ │ + svclt 0x0000b469 │ │ │ │ andeq pc, sp, r9, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b445 │ │ │ │ + svclt 0x0000b461 │ │ │ │ strdeq pc, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b43d │ │ │ │ + svclt 0x0000b459 │ │ │ │ andeq r0, lr, sp, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b435 │ │ │ │ + svclt 0x0000b451 │ │ │ │ strdeq r0, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b42d │ │ │ │ + svclt 0x0000b449 │ │ │ │ andeq r1, lr, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b425 │ │ │ │ + svclt 0x0000b441 │ │ │ │ andeq r3, lr, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b41d │ │ │ │ + svclt 0x0000b439 │ │ │ │ muleq lr, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b415 │ │ │ │ + svclt 0x0000b431 │ │ │ │ andeq r4, lr, r1, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b40d │ │ │ │ + svclt 0x0000b429 │ │ │ │ andeq r4, lr, r9, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b405 │ │ │ │ + svclt 0x0000b421 │ │ │ │ andeq r4, lr, r9, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3fd │ │ │ │ + svclt 0x0000b419 │ │ │ │ andeq r6, lr, r1, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3f5 │ │ │ │ + svclt 0x0000b411 │ │ │ │ muleq lr, r9, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3ed │ │ │ │ + svclt 0x0000b409 │ │ │ │ andeq r8, lr, r1, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3e5 │ │ │ │ + svclt 0x0000b401 │ │ │ │ andeq r8, lr, r1, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3dd │ │ │ │ + svclt 0x0000b3f9 │ │ │ │ andeq r9, lr, r5, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3d5 │ │ │ │ + svclt 0x0000b3f1 │ │ │ │ andeq sl, lr, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3cd │ │ │ │ + svclt 0x0000b3e9 │ │ │ │ ldrdeq ip, [lr], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3c5 │ │ │ │ + svclt 0x0000b3e1 │ │ │ │ andeq ip, lr, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3bd │ │ │ │ + svclt 0x0000b3d9 │ │ │ │ andeq ip, lr, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3b5 │ │ │ │ + svclt 0x0000b3d1 │ │ │ │ andeq sp, lr, sp, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ + svclt 0x0000b3c9 │ │ │ │ andeq sp, lr, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ + svclt 0x0000b3c1 │ │ │ │ andeq r0, pc, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b39d │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ andeq r2, pc, r9, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b395 │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ andeq r8, pc, r5, lsl ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b38d │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ andeq pc, pc, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b385 │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ andseq r0, r0, sp, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b37d │ │ │ │ + svclt 0x0000b399 │ │ │ │ @ instruction: 0x001074fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b375 │ │ │ │ + svclt 0x0000b391 │ │ │ │ andseq sl, r0, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b36d │ │ │ │ + svclt 0x0000b389 │ │ │ │ andseq ip, r0, r1, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b365 │ │ │ │ + svclt 0x0000b381 │ │ │ │ andseq r0, r1, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b35d │ │ │ │ + svclt 0x0000b379 │ │ │ │ andseq r0, r1, sp, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b355 │ │ │ │ + svclt 0x0000b371 │ │ │ │ andseq r2, r1, r9, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b34d │ │ │ │ + svclt 0x0000b369 │ │ │ │ andseq r4, r1, r1, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b345 │ │ │ │ + svclt 0x0000b361 │ │ │ │ andseq r5, r1, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b33d │ │ │ │ + svclt 0x0000b359 │ │ │ │ andseq ip, r1, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b335 │ │ │ │ + svclt 0x0000b351 │ │ │ │ andseq ip, r1, r1, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b349 │ │ │ │ andseq ip, r1, r1, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b341 │ │ │ │ andseq sp, r1, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b339 │ │ │ │ andseq lr, r1, r9, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b315 │ │ │ │ + svclt 0x0000b331 │ │ │ │ andseq r0, r3, r5, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b30d │ │ │ │ + svclt 0x0000b329 │ │ │ │ andseq r1, r3, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b305 │ │ │ │ + svclt 0x0000b321 │ │ │ │ andseq r2, r3, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2fd │ │ │ │ + svclt 0x0000b319 │ │ │ │ andseq r2, r3, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2f5 │ │ │ │ + svclt 0x0000b311 │ │ │ │ mulseq r3, sp, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2ed │ │ │ │ + svclt 0x0000b309 │ │ │ │ andseq r5, r3, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2e5 │ │ │ │ + svclt 0x0000b301 │ │ │ │ andseq r5, r3, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2dd │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ @ instruction: 0x00135ff1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2d5 │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ andseq r8, r3, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2cd │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ andseq sp, r3, r1, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2c5 │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ andseq lr, r3, sp, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2bd │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ andseq r4, r4, sp, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2b5 │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ andseq r4, r4, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2ad │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ andseq r4, r4, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b2a5 │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ andseq r4, r4, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b29d │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ andseq r5, r4, sp, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b295 │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ andseq r5, r4, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b28d │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ andseq r5, r4, sp, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b285 │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ mulseq r4, r9, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b27d │ │ │ │ + svclt 0x0000b299 │ │ │ │ andseq r6, r4, r9, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b275 │ │ │ │ + svclt 0x0000b291 │ │ │ │ andseq r6, r4, r1, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b26d │ │ │ │ + svclt 0x0000b289 │ │ │ │ andseq r7, r4, r9, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b265 │ │ │ │ + svclt 0x0000b281 │ │ │ │ andseq r8, r4, r9, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b25d │ │ │ │ + svclt 0x0000b279 │ │ │ │ andseq r8, r4, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b255 │ │ │ │ + svclt 0x0000b271 │ │ │ │ mulseq r4, sp, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b24d │ │ │ │ + svclt 0x0000b269 │ │ │ │ @ instruction: 0x0014a3bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b245 │ │ │ │ + svclt 0x0000b261 │ │ │ │ andseq sl, r4, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b23d │ │ │ │ + svclt 0x0000b259 │ │ │ │ @ instruction: 0x0014aaf9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b235 │ │ │ │ + svclt 0x0000b251 │ │ │ │ andseq sp, r4, r1, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b22d │ │ │ │ + svclt 0x0000b249 │ │ │ │ mulseq r4, sp, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b225 │ │ │ │ + svclt 0x0000b241 │ │ │ │ andseq sp, r4, r1, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b21d │ │ │ │ + svclt 0x0000b239 │ │ │ │ andseq lr, r4, r9, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ + svclt 0x0000b231 │ │ │ │ andseq pc, r4, r9, ror r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ + svclt 0x0000b229 │ │ │ │ andseq r1, r5, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ + svclt 0x0000b221 │ │ │ │ andseq r4, r5, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ + svclt 0x0000b219 │ │ │ │ mulseq r5, r1, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ + svclt 0x0000b211 │ │ │ │ andseq sl, r5, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ + svclt 0x0000b209 │ │ │ │ andseq sp, r5, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1e5 │ │ │ │ + svclt 0x0000b201 │ │ │ │ mulseq r5, r9, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ @ instruction: 0x00162dd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1d5 │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ andseq r8, r6, r5, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ andseq fp, r6, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ andseq pc, r6, r5, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ @ instruction: 0x0016f8f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ @ instruction: 0x001705bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ andseq r4, r7, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ mulseq r7, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ @ instruction: 0x00178cd1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ @ instruction: 0x00178ed1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ andseq r9, r7, r9, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ andseq r9, r7, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ + svclt 0x0000b199 │ │ │ │ andseq r9, r7, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ + svclt 0x0000b191 │ │ │ │ andseq sp, r7, r9, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ + svclt 0x0000b189 │ │ │ │ andseq sp, r7, sp, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ + svclt 0x0000b181 │ │ │ │ @ instruction: 0x00182df9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ + svclt 0x0000b179 │ │ │ │ andseq r8, r8, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ + svclt 0x0000b171 │ │ │ │ andseq r8, r8, r9, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ + svclt 0x0000b169 │ │ │ │ andseq lr, r8, r5, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ + svclt 0x0000b161 │ │ │ │ andseq lr, r8, r1, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ + svclt 0x0000b159 │ │ │ │ andseq pc, r8, r1, asr r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ + svclt 0x0000b151 │ │ │ │ andseq r5, r9, r9, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ + svclt 0x0000b149 │ │ │ │ andseq r6, r9, r5, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ + svclt 0x0000b141 │ │ │ │ andseq r6, r9, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b11d │ │ │ │ + svclt 0x0000b139 │ │ │ │ andseq r6, r9, sp, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b115 │ │ │ │ + svclt 0x0000b131 │ │ │ │ andseq r6, r9, sp, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b10d │ │ │ │ + svclt 0x0000b129 │ │ │ │ andseq r7, r9, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b105 │ │ │ │ + svclt 0x0000b121 │ │ │ │ andseq r7, r9, r9, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0fd │ │ │ │ + svclt 0x0000b119 │ │ │ │ andseq r8, r9, r9, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0f5 │ │ │ │ + svclt 0x0000b111 │ │ │ │ andseq r8, r9, r1, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0ed │ │ │ │ + svclt 0x0000b109 │ │ │ │ @ instruction: 0x00198ff5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0e5 │ │ │ │ + svclt 0x0000b101 │ │ │ │ andseq r9, r9, sp, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0dd │ │ │ │ + svclt 0x0000b0f9 │ │ │ │ andseq sl, r9, r9, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0d5 │ │ │ │ + svclt 0x0000b0f1 │ │ │ │ @ instruction: 0x0019afb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0cd │ │ │ │ + svclt 0x0000b0e9 │ │ │ │ andseq fp, r9, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0c5 │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ andseq ip, r9, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0bd │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ andseq pc, r9, sp, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0b5 │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ andseq r1, sl, r9, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0ad │ │ │ │ + svclt 0x0000b0c9 │ │ │ │ andseq r1, sl, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b0a5 │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ andseq r2, sl, r9, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b09d │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ @ instruction: 0x001a25dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b095 │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ andseq r8, sl, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b08d │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ andseq r9, sl, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b085 │ │ │ │ + svclt 0x0000b0a1 │ │ │ │ andseq ip, sl, r1, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b07d │ │ │ │ + svclt 0x0000b099 │ │ │ │ andseq lr, sl, r9, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b075 │ │ │ │ + svclt 0x0000b091 │ │ │ │ @ instruction: 0x001b1ed1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b06d │ │ │ │ + svclt 0x0000b089 │ │ │ │ andseq r3, fp, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b065 │ │ │ │ + svclt 0x0000b081 │ │ │ │ andseq r4, fp, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b05d │ │ │ │ + svclt 0x0000b079 │ │ │ │ @ instruction: 0x001b6dfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b055 │ │ │ │ + svclt 0x0000b071 │ │ │ │ andseq sp, fp, r5, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b04d │ │ │ │ + svclt 0x0000b069 │ │ │ │ andseq sp, fp, r1, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b045 │ │ │ │ + svclt 0x0000b061 │ │ │ │ andseq sp, fp, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b03d │ │ │ │ + svclt 0x0000b059 │ │ │ │ @ instruction: 0x001bdbf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b035 │ │ │ │ + svclt 0x0000b051 │ │ │ │ @ instruction: 0x001bdcfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b02d │ │ │ │ + svclt 0x0000b049 │ │ │ │ andseq sp, fp, r9, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b025 │ │ │ │ + svclt 0x0000b041 │ │ │ │ andseq sp, fp, sp, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b01d │ │ │ │ + svclt 0x0000b039 │ │ │ │ andseq lr, fp, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b015 │ │ │ │ + svclt 0x0000b031 │ │ │ │ andseq lr, fp, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b00d │ │ │ │ + svclt 0x0000b029 │ │ │ │ andseq lr, fp, r9, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b14478 │ │ │ │ - svclt 0x0000b005 │ │ │ │ + svclt 0x0000b021 │ │ │ │ andseq lr, fp, r5, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7fd │ │ │ │ + @ instruction: 0xf0b14478 │ │ │ │ + svclt 0x0000b019 │ │ │ │ mulseq fp, r9, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7f5 │ │ │ │ + @ instruction: 0xf0b14478 │ │ │ │ + svclt 0x0000b011 │ │ │ │ andseq lr, fp, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7ed │ │ │ │ + @ instruction: 0xf0b14478 │ │ │ │ + svclt 0x0000b009 │ │ │ │ andseq r2, ip, r5, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7e5 │ │ │ │ + @ instruction: 0xf0b14478 │ │ │ │ + svclt 0x0000b001 │ │ │ │ @ instruction: 0x001c2cfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7dd │ │ │ │ + svclt 0x0000b7f9 │ │ │ │ mulseq ip, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7d5 │ │ │ │ + svclt 0x0000b7f1 │ │ │ │ andseq r3, ip, r9, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7cd │ │ │ │ + svclt 0x0000b7e9 │ │ │ │ andseq r3, ip, r5, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7c5 │ │ │ │ + svclt 0x0000b7e1 │ │ │ │ andseq r3, ip, r5, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7bd │ │ │ │ + svclt 0x0000b7d9 │ │ │ │ @ instruction: 0x001c3cf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7b5 │ │ │ │ + svclt 0x0000b7d1 │ │ │ │ @ instruction: 0x001c3edd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7ad │ │ │ │ + svclt 0x0000b7c9 │ │ │ │ ldrheq r4, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b7a5 │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ andseq r4, ip, sp, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b79d │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ @ instruction: 0x001c42dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b795 │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ andseq r4, ip, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b78d │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ andseq r4, ip, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b785 │ │ │ │ + svclt 0x0000b7a1 │ │ │ │ @ instruction: 0x001c49d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b77d │ │ │ │ + svclt 0x0000b799 │ │ │ │ andseq r4, ip, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b775 │ │ │ │ + svclt 0x0000b791 │ │ │ │ mulseq ip, r5, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b76d │ │ │ │ + svclt 0x0000b789 │ │ │ │ andseq r4, ip, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b765 │ │ │ │ + svclt 0x0000b781 │ │ │ │ @ instruction: 0x001c51bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b75d │ │ │ │ + svclt 0x0000b779 │ │ │ │ @ instruction: 0x001c53f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b755 │ │ │ │ + svclt 0x0000b771 │ │ │ │ andseq r5, ip, r9, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b74d │ │ │ │ + svclt 0x0000b769 │ │ │ │ andseq r6, ip, r9, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b745 │ │ │ │ + svclt 0x0000b761 │ │ │ │ andseq r7, ip, r5, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b73d │ │ │ │ + svclt 0x0000b759 │ │ │ │ @ instruction: 0x001cd7dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b735 │ │ │ │ + svclt 0x0000b751 │ │ │ │ andseq sp, ip, r9, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b72d │ │ │ │ + svclt 0x0000b749 │ │ │ │ andseq lr, ip, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b725 │ │ │ │ + svclt 0x0000b741 │ │ │ │ andseq lr, ip, r1, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b71d │ │ │ │ + svclt 0x0000b739 │ │ │ │ andseq pc, ip, sp, lsr r6 @ │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b715 │ │ │ │ + svclt 0x0000b731 │ │ │ │ @ instruction: 0x001cf7bd │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b70d │ │ │ │ + svclt 0x0000b729 │ │ │ │ @ instruction: 0x001d3bb1 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - adcslt pc, lr, pc, lsr #1 │ │ │ │ + sbcslt pc, sl, pc, lsr #1 │ │ │ │ addeq ip, r6, r2, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b71b │ │ │ │ mulseq lr, r9, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b713 │ │ │ │ andseq r3, lr, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b70b │ │ │ │ andseq r5, lr, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b703 │ │ │ │ andseq sl, pc, r5, ror #4 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6fb │ │ │ │ andseq lr, pc, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6f3 │ │ │ │ eoreq r0, r0, sp, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6eb │ │ │ │ ldrdeq r0, [r0], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ eoreq r1, r0, r9, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6db │ │ │ │ eoreq r1, r0, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ eoreq r3, r0, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6cb │ │ │ │ eoreq r3, r0, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ eoreq r3, r0, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6bb │ │ │ │ eoreq r3, r0, r9, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ ldrdeq r3, [r0], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6ab │ │ │ │ ldrdeq r3, [r0], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b6a3 │ │ │ │ eoreq r4, r0, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b69b │ │ │ │ eoreq r4, r0, r9, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b693 │ │ │ │ eoreq r5, r0, sp, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b68b │ │ │ │ mlaeq r0, r9, r2, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b683 │ │ │ │ eoreq r5, r0, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b67b │ │ │ │ eoreq r6, r0, r5, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b673 │ │ │ │ ldrdeq r7, [r0], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b66b │ │ │ │ strhteq sl, [r0], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b663 │ │ │ │ eoreq r0, r1, r1, ror #2 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b65b │ │ │ │ eoreq r8, r1, r1, asr #14 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b653 │ │ │ │ strhteq r8, [r1], -sp │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strblt pc, [r8, lr, lsr #1]! @ │ │ │ │ + andlt pc, r4, pc, lsr #1 │ │ │ │ addeq sp, r6, r2, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b629 │ │ │ │ + svclt 0x0000b645 │ │ │ │ eoreq r6, r2, sp, lsl #11 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b621 │ │ │ │ + svclt 0x0000b63d │ │ │ │ eoreq ip, r2, r1, lsl #4 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrblt pc, [r2, lr, lsr #1] @ │ │ │ │ + strblt pc, [lr, lr, lsr #1]! @ │ │ │ │ strdeq sp, [r7], r2 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedb0848 <__bss_end__@@Base+0xfe2c6e58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 885868 │ │ │ │ + blmi 885868 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - vaddl.u8 , d0, d30 │ │ │ │ + vaddl.u16 , d12, d30 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - pldw [r8], -r4, lsr #1 │ │ │ │ + @ instruction: 0xf634f0a4 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 66fa08 │ │ │ │ + blmi 66fa08 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 3222a4 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf608f0a4 │ │ │ │ + @ instruction: 0xf624f0a4 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbseq r1, r8, r6, lsl #5 │ │ │ │ andeq r1, r0, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, lsl r9 │ │ │ │ - subseq r3, r4, sl, lsr #1 │ │ │ │ + subseq r3, r4, r2, ror #1 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x0054309e │ │ │ │ + ldrsbeq r3, [r4], #-6 │ │ │ │ andeq r4, r0, r4, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ + svclt 0x0000b5e9 │ │ │ │ eoreq r2, r3, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ + svclt 0x0000b5e1 │ │ │ │ mlaeq r3, sp, r8, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ + svclt 0x0000b5d9 │ │ │ │ eoreq r3, r3, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ eoreq r4, r3, r5, ror #22 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf0ae207c │ │ │ │ - svclt 0x0000b761 │ │ │ │ + svclt 0x0000b77d │ │ │ │ addeq sp, r7, r8, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b5a1 │ │ │ │ + svclt 0x0000b5bd │ │ │ │ strdeq fp, [r3], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b599 │ │ │ │ + svclt 0x0000b5b5 │ │ │ │ eoreq lr, r3, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b591 │ │ │ │ + svclt 0x0000b5ad │ │ │ │ eoreq lr, r3, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b589 │ │ │ │ + svclt 0x0000b5a5 │ │ │ │ eoreq r8, r4, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b581 │ │ │ │ + svclt 0x0000b59d │ │ │ │ eoreq r8, r4, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b579 │ │ │ │ + svclt 0x0000b595 │ │ │ │ eoreq r8, r4, r9, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b571 │ │ │ │ + svclt 0x0000b58d │ │ │ │ strhteq r9, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b569 │ │ │ │ + svclt 0x0000b585 │ │ │ │ eoreq r2, r8, r1, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b561 │ │ │ │ + svclt 0x0000b57d │ │ │ │ mlaeq r9, sp, ip, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b559 │ │ │ │ + svclt 0x0000b575 │ │ │ │ eoreq r2, r9, r9, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedb09cc <__bss_end__@@Base+0xfe2c6fdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ea6e │ │ │ │ @ instruction: 0xf0af0040 │ │ │ │ - bmi 855914 │ │ │ │ - blmi 82a9e8 │ │ │ │ + bmi 855984 │ │ │ │ + blmi 82a9e8 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ svc 0x0042f7fa │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3964,1826 +3964,1826 @@ │ │ │ │ tstcs r0, r8, lsr pc │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ @ instruction: 0xf0bb6064 │ │ │ │ - stmdami sl, {r0, r3, r7, r9, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r2, r5, r7, r9, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - ldrsblt pc, [r0, #14] @ │ │ │ │ + ldrdlt pc, [ip, #14]! │ │ │ │ ldrdeq ip, [r8], r6 │ │ │ │ rsbseq r1, r8, ip, ror #1 │ │ │ │ andeq r5, r0, r8, ror #1 │ │ │ │ andeq r1, r0, r0, ror #30 │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ muleq r0, ip, sl │ │ │ │ eoreq r5, r9, fp, asr r0 │ │ │ │ eoreq r5, r9, r5, ror #2 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf2964479 │ │ │ │ svclt 0x0000b871 │ │ │ │ - ldrdeq pc, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, r5, r4, lsl r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b513 │ │ │ │ eoreq pc, r9, sp, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b50b │ │ │ │ eoreq r0, sl, r1, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b503 │ │ │ │ eoreq r1, sl, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4fb │ │ │ │ eoreq r2, sl, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ ldrdeq r3, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4eb │ │ │ │ ldrdeq r4, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ strdeq r5, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4db │ │ │ │ eoreq r5, sl, r9, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ eoreq r5, sl, r1, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4cb │ │ │ │ eoreq r6, sl, r9, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ eoreq r7, sl, r5, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4bb │ │ │ │ eoreq r8, sl, r5, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ strdeq r8, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b4ab │ │ │ │ mlaeq sl, r5, fp, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ eoreq sl, sl, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b49b │ │ │ │ eoreq fp, sl, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b493 │ │ │ │ ldrdeq fp, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b48b │ │ │ │ eoreq fp, sl, r9, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b483 │ │ │ │ eoreq ip, sl, r9, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b47b │ │ │ │ strhteq pc, [sl], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b473 │ │ │ │ eoreq r1, fp, r1, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b46b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b463 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b45b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b453 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b44b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b443 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b43b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b433 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b42b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b423 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b41b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b413 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b40b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b403 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3eb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3e3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3db │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3cb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3bb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b3b3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b3ab │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b39b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b393 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b38b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b383 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b37b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b373 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b36b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b363 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b35b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b353 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b34b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b343 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b33b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b333 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b32b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b323 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b31b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b313 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b30b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b303 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2f3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2eb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2e3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2db │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2d3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2cb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2c3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2bb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b2b3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b2ab │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b2a3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b29b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b293 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b28b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b283 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b27b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b273 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b26b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b263 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b25b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b253 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b24b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b243 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b23b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b233 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b22b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b223 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b21b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b213 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b20b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b203 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b1fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b1f3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1eb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1e3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1db │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1d3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1cb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1c3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1bb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b1b3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b1ab │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b1a3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b19b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b193 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b18b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b183 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b17b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b173 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b16b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b163 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b15b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b153 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b14b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b143 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b13b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b133 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b12b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b123 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b11b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b113 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b10b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b103 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0f3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0eb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0e3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0db │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0d3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0cb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0c3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0bb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b0b3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b0ab │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b0a3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b09b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b093 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b08b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b083 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b07b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b073 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b06b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b063 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b05b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b053 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b04b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b043 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b03b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b033 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b02b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b04478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b023 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf0b04478 │ │ │ │ + svclt 0x0000b01b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + @ instruction: 0xf0b04478 │ │ │ │ + svclt 0x0000b013 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + @ instruction: 0xf0b04478 │ │ │ │ + svclt 0x0000b00b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + @ instruction: 0xf0b04478 │ │ │ │ + svclt 0x0000b003 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7f3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7eb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7e3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7db │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7d3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7cb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7c3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7bb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b7b3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b7ab │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b7a3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b79b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b793 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b78b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b783 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b77b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b773 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b76b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b763 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b75b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b753 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b74b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b743 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b73b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b733 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b72b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b723 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b71b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b713 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b70b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b703 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6f3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6eb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6db │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6cb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6bb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6ab │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b6a3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b69b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b693 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b68b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b683 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b67b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b673 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b66b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b663 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b65b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b653 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b64b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b643 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b63b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b633 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b62b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b623 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b61b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b613 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b60b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b603 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5eb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5e3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5db │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5d3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5cb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5c3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5bb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b5b3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b5ab │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b5a3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b59b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b593 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b58b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b583 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b57b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b573 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b56b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b563 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b55b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b553 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b54b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b543 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b53b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b533 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b52b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b523 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b51b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b513 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b50b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b503 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4eb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4db │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4cb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4bb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b4ab │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b49b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b493 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b48b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b483 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b47b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b473 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b46b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b463 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b45b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b453 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b44b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b443 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b43b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b433 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b42b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b423 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b41b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b413 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b40b │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b403 │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3fb │ │ │ │ eoreq r1, fp, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ eoreq r9, fp, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3eb │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3e3 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3db │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3cb │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3bb │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b3b3 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b3ab │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b39b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b393 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b38b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b383 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b37b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b373 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b36b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b363 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b35b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b353 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b34b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b343 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b33b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b333 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b32b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b323 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b31b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b313 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b30b │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b303 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2fb │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2f3 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2eb │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2e3 │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2db │ │ │ │ eoreq r9, fp, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ - eorseq sp, r2, r1, lsr #18 │ │ │ │ + svclt 0x0000b2d3 │ │ │ │ + eorseq sp, r2, r1, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ - ldrhteq lr, [r2], -r5 │ │ │ │ + svclt 0x0000b2cb │ │ │ │ + ldrsbteq lr, [r2], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ - eorseq r1, r3, sp, ror r1 │ │ │ │ + svclt 0x0000b2c3 │ │ │ │ + mlaseq r3, sp, r1, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ - eorseq r2, r3, r5, lsl #6 │ │ │ │ + svclt 0x0000b2bb │ │ │ │ + eorseq r2, r3, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ - ldrsbteq r4, [r3], -r9 │ │ │ │ + svclt 0x0000b2b3 │ │ │ │ + ldrshteq r4, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ - eorseq r4, r3, sp, lsl #14 │ │ │ │ + svclt 0x0000b2ab │ │ │ │ + eorseq r4, r3, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ - ldrhteq sl, [r3], -r9 │ │ │ │ + svclt 0x0000b2a3 │ │ │ │ + ldrsbteq sl, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ - mlaseq r3, r1, r8, ip │ │ │ │ + svclt 0x0000b29b │ │ │ │ + ldrhteq ip, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ - ldrsbteq lr, [r3], -r5 │ │ │ │ + svclt 0x0000b293 │ │ │ │ + ldrshteq lr, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ - eorseq pc, r3, sp, asr #20 │ │ │ │ + svclt 0x0000b28b │ │ │ │ + eorseq pc, r3, sp, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ - eorseq r4, r4, r5, asr #27 │ │ │ │ + svclt 0x0000b283 │ │ │ │ + eorseq r4, r4, r5, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ - eorseq sl, r4, r1, asr r0 │ │ │ │ + svclt 0x0000b27b │ │ │ │ + eorseq sl, r4, r1, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ - mlaseq r4, sp, lr, sl │ │ │ │ + svclt 0x0000b273 │ │ │ │ + ldrhteq sl, [r4], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ - ldrsbteq r7, [r5], -sp │ │ │ │ + svclt 0x0000b26b │ │ │ │ + ldrshteq r7, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ - eorseq r9, r5, r1, asr #17 │ │ │ │ + svclt 0x0000b263 │ │ │ │ + eorseq r9, r5, r1, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ - eorseq sl, r5, sp, ror r4 │ │ │ │ + svclt 0x0000b25b │ │ │ │ + mlaseq r5, sp, r4, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedb2000 <__bss_end__@@Base+0xfe2c8610> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4dedc8 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f89301 │ │ │ │ stmdami r7, {r7, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs pc, r8, ror r4 @ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f8eb04 │ │ │ │ svclt 0x0000b873 │ │ │ │ - ldrshteq r2, [r6], -pc │ │ │ │ + eorseq r2, r6, pc, lsl r3 │ │ │ │ ldrshteq r6, [fp], #-150 @ 0xffffff6a │ │ │ │ rsbseq r5, fp, r8, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ - eorseq r2, r6, r1, lsr r5 │ │ │ │ + svclt 0x0000b231 │ │ │ │ + eorseq r2, r6, r1, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ - eorseq r2, r6, sp, ror r7 │ │ │ │ + svclt 0x0000b229 │ │ │ │ + mlaseq r6, sp, r7, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ - eorseq r4, r6, r5, ror #18 │ │ │ │ + svclt 0x0000b221 │ │ │ │ + eorseq r4, r6, r5, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ - eorseq r6, r6, sp │ │ │ │ + svclt 0x0000b219 │ │ │ │ + eorseq r6, r6, sp, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ - eorseq r6, r6, r5, ror #3 │ │ │ │ + svclt 0x0000b211 │ │ │ │ + eorseq r6, r6, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ - eorseq r6, r6, r5, ror fp │ │ │ │ + svclt 0x0000b209 │ │ │ │ + mlaseq r6, r5, fp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1e5 │ │ │ │ - eorseq r6, r6, r1, lsl #23 │ │ │ │ + svclt 0x0000b201 │ │ │ │ + eorseq r6, r6, r1, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ - eorseq r6, r6, r1, lsl #29 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ + eorseq r6, r6, r1, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1d5 │ │ │ │ - eorseq r7, r6, r1, ror #21 │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ + eorseq r7, r6, r1, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ - eorseq r8, r6, sp, lsr #19 │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ + eorseq r8, r6, sp, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ - ldrsbteq sp, [r6], -sp │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ + ldrshteq sp, [r6], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ - eorseq sp, r6, r9, lsl sp │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ + eorseq sp, r6, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ - eorseq r2, r7, r9, lsr #20 │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ + eorseq r2, r7, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ - ldrshteq r2, [r7], -r9 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ + eorseq r2, r7, r9, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ - eorseq r3, r7, sp, ror #12 │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ + eorseq r3, r7, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ - eorseq r4, r7, r1, lsr r0 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ + eorseq r4, r7, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ - eorseq r4, r7, r9, lsl #7 │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ + eorseq r4, r7, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ - eorseq r6, r7, r1, lsr r0 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ + eorseq r6, r7, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ - eorseq r6, r7, sp, lsr #30 │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ + eorseq r6, r7, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ - eorseq r8, r7, r1, ror #25 │ │ │ │ + svclt 0x0000b199 │ │ │ │ + eorseq r8, r7, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ - eorseq sl, r7, r5, lsl #7 │ │ │ │ + svclt 0x0000b191 │ │ │ │ + eorseq sl, r7, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ - eorseq sl, r7, r1, ror #17 │ │ │ │ + svclt 0x0000b189 │ │ │ │ + eorseq sl, r7, r1, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ - eorseq r2, r8, sp, asr #26 │ │ │ │ + svclt 0x0000b181 │ │ │ │ + eorseq r2, r8, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ - eorseq r3, r8, sp, ror #10 │ │ │ │ + svclt 0x0000b179 │ │ │ │ + eorseq r3, r8, sp, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ - eorseq r3, r8, r1, lsr #17 │ │ │ │ + svclt 0x0000b171 │ │ │ │ + eorseq r3, r8, r1, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ - eorseq r4, r8, r1, rrx │ │ │ │ + svclt 0x0000b169 │ │ │ │ + eorseq r4, r8, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ - ldrhteq r4, [r8], -r1 │ │ │ │ + svclt 0x0000b161 │ │ │ │ + ldrsbteq r4, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ - eorseq r4, r8, r1, lsl #15 │ │ │ │ + svclt 0x0000b159 │ │ │ │ + eorseq r4, r8, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ - eorseq r7, r8, r1, lsl #11 │ │ │ │ + svclt 0x0000b151 │ │ │ │ + eorseq r7, r8, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ - eorseq r7, r8, r5, lsl #17 │ │ │ │ + svclt 0x0000b149 │ │ │ │ + eorseq r7, r8, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ - ldrshteq r7, [r8], -r5 │ │ │ │ + svclt 0x0000b141 │ │ │ │ + eorseq r7, r8, r5, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b11d │ │ │ │ - ldrsbteq r7, [r8], -r9 │ │ │ │ + svclt 0x0000b139 │ │ │ │ + ldrshteq r7, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b115 │ │ │ │ - eorseq r8, r8, r1, asr r7 │ │ │ │ + svclt 0x0000b131 │ │ │ │ + eorseq r8, r8, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b10d │ │ │ │ - eorseq r6, r9, sp, lsl #30 │ │ │ │ + svclt 0x0000b129 │ │ │ │ + eorseq r6, r9, sp, lsr #30 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - adcslt pc, lr, #173 @ 0xad │ │ │ │ + sbcslt pc, sl, #173 @ 0xad │ │ │ │ addeq fp, r8, r2, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedb2270 <__bss_end__@@Base+0xfe2c8880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vshr.u64 d0, d0, #20 │ │ │ │ - @ instruction: 0xf104fa93 │ │ │ │ + @ instruction: 0xf104faa3 │ │ │ │ vmla.i32 q0, q6, d0[1] │ │ │ │ - @ instruction: 0xf104fa8f │ │ │ │ + @ instruction: 0xf104fa9f │ │ │ │ vmla.i32 q0, q14, d0[0] │ │ │ │ - @ instruction: 0xf104fa8b │ │ │ │ + @ instruction: 0xf104fa9b │ │ │ │ vshr.u64 q0, q8, #20 │ │ │ │ - @ instruction: 0xf504fa87 │ │ │ │ + @ instruction: 0xf504fa97 │ │ │ │ vshr.u64 d7, d0, #20 │ │ │ │ - @ instruction: 0xf104fa83 │ │ │ │ + @ instruction: 0xf104fa93 │ │ │ │ vshr.u32 d0, d16, #20 │ │ │ │ - @ instruction: 0x4620fa7f │ │ │ │ - blx 2197f60 <__bss_end__@@Base+0x16ae570> │ │ │ │ + strtmi pc, [r0], -pc, lsl #21 │ │ │ │ + blx fe597f60 <__bss_end__@@Base+0xfdaae570> │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - blx 2097f68 <__bss_end__@@Base+0x15ae578> │ │ │ │ + blx fe497f68 <__bss_end__@@Base+0xfd9ae578> │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1f97f70 <__bss_end__@@Base+0x14ae580> │ │ │ │ + blx fe397f70 <__bss_end__@@Base+0xfd8ae580> │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - blx 1e97f78 <__bss_end__@@Base+0x13ae588> │ │ │ │ + blx fe297f78 <__bss_end__@@Base+0xfd7ae588> │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1d97f80 <__bss_end__@@Base+0x12ae590> │ │ │ │ + blx 2197f80 <__bss_end__@@Base+0x16ae590> │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - blx 1c97f88 <__bss_end__@@Base+0x11ae598> │ │ │ │ + blx 2097f88 <__bss_end__@@Base+0x15ae598> │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1b97f90 <__bss_end__@@Base+0x10ae5a0> │ │ │ │ + blx 1f97f90 <__bss_end__@@Base+0x14ae5a0> │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - blx 1a97f98 <__bss_end__@@Base+0xfae5a8> │ │ │ │ + blx 1e97f98 <__bss_end__@@Base+0x13ae5a8> │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - blx 1997fa0 <__bss_end__@@Base+0xeae5b0> │ │ │ │ + blx 1d97fa0 <__bss_end__@@Base+0x12ae5b0> │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - blx 1897fa8 <__bss_end__@@Base+0xdae5b8> │ │ │ │ + blx 1c97fa8 <__bss_end__@@Base+0x11ae5b8> │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1797fb0 <__bss_end__@@Base+0xcae5c0> │ │ │ │ + blx 1b97fb0 <__bss_end__@@Base+0x10ae5c0> │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - blx 1697fb8 <__bss_end__@@Base+0xbae5c8> │ │ │ │ + blx 1a97fb8 <__bss_end__@@Base+0xfae5c8> │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - blx 1597fc0 <__bss_end__@@Base+0xaae5d0> │ │ │ │ + blx 1997fc0 <__bss_end__@@Base+0xeae5d0> │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - blx 1497fc8 <__bss_end__@@Base+0x9ae5d8> │ │ │ │ + blx 1897fc8 <__bss_end__@@Base+0xdae5d8> │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1397fd0 <__bss_end__@@Base+0x8ae5e0> │ │ │ │ + blx 1797fd0 <__bss_end__@@Base+0xcae5e0> │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - blx 1297fd8 <__bss_end__@@Base+0x7ae5e8> │ │ │ │ + blx 1697fd8 <__bss_end__@@Base+0xbae5e8> │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - blx 1197fe0 <__bss_end__@@Base+0x6ae5f0> │ │ │ │ + blx 1597fe0 <__bss_end__@@Base+0xaae5f0> │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - blx 1097fe8 <__bss_end__@@Base+0x5ae5f8> │ │ │ │ + blx 1497fe8 <__bss_end__@@Base+0x9ae5f8> │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - blx f97ff0 <__bss_end__@@Base+0x4ae600> │ │ │ │ + blx 1397ff0 <__bss_end__@@Base+0x8ae600> │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - blx e97ff8 <__bss_end__@@Base+0x3ae608> │ │ │ │ + blx 1297ff8 <__bss_end__@@Base+0x7ae608> │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - blx d98000 <__bss_end__@@Base+0x2ae610> │ │ │ │ + blx 1198000 <__bss_end__@@Base+0x6ae610> │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - blx c98008 <__bss_end__@@Base+0x1ae618> │ │ │ │ + blx 1098008 <__bss_end__@@Base+0x5ae618> │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt b18014 <__bss_end__@@Base+0x2e624> │ │ │ │ + blt f18014 <__bss_end__@@Base+0x42e624> │ │ │ │ rsbseq pc, r4, r0, lsr pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ - ldrshteq r2, [fp], -r1 │ │ │ │ + svclt 0x0000b09b │ │ │ │ + eorseq r2, fp, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ - mlaseq fp, r5, r7, r2 │ │ │ │ + svclt 0x0000b093 │ │ │ │ + ldrhteq r2, [fp], -r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ - eorseq r4, fp, r9, ror #17 │ │ │ │ + svclt 0x0000b08b │ │ │ │ + eorseq r4, fp, r9, lsl #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ - eorseq r6, fp, r9, lsr #6 │ │ │ │ + svclt 0x0000b083 │ │ │ │ + eorseq r6, fp, r9, asr #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ - eorseq r7, fp, r9, lsl r0 │ │ │ │ + svclt 0x0000b07b │ │ │ │ + eorseq r7, fp, r9, lsr r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ - eorseq lr, fp, sp, ror #19 │ │ │ │ + svclt 0x0000b073 │ │ │ │ + eorseq lr, fp, sp, lsl #20 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ - mlaseq fp, r5, r6, pc @ │ │ │ │ + svclt 0x0000b06b │ │ │ │ + ldrhteq pc, [fp], -r5 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ - eorseq pc, fp, r9, lsr #26 │ │ │ │ + svclt 0x0000b063 │ │ │ │ + eorseq pc, fp, r9, asr #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ - eorseq r2, ip, sp, asr #22 │ │ │ │ + svclt 0x0000b05b │ │ │ │ + eorseq r2, ip, sp, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedb2400 <__bss_end__@@Base+0xfe2c8a10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0ad9001 │ │ │ │ - stmdals r1, {r0, r1, r2, r5, r6, r7, r8, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r9, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 399390 │ │ │ │ - ldrblt pc, [r0, r0, asr #1]! @ │ │ │ │ + andlt pc, ip, r1, asr #1 │ │ │ │ addeq fp, r8, sl, ror #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b021 │ │ │ │ - eorseq lr, ip, sp, lsr r1 │ │ │ │ + svclt 0x0000b03d │ │ │ │ + eorseq lr, ip, sp, asr r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b019 │ │ │ │ - ldrshteq r1, [sp], -r1 │ │ │ │ + svclt 0x0000b035 │ │ │ │ + eorseq r1, sp, r1, lsl r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b011 │ │ │ │ - eorseq r1, sp, r9, ror #28 │ │ │ │ + svclt 0x0000b02d │ │ │ │ + eorseq r1, sp, r9, lsl #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b009 │ │ │ │ - ldrsbteq r6, [sp], -r5 │ │ │ │ + svclt 0x0000b025 │ │ │ │ + ldrshteq r6, [sp], -r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0af4478 │ │ │ │ - svclt 0x0000b001 │ │ │ │ - ldrshteq lr, [lr], -r5 │ │ │ │ + svclt 0x0000b01d │ │ │ │ + eorseq lr, lr, r5, lsl fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7f9 │ │ │ │ - eorseq pc, lr, r9, ror #30 │ │ │ │ + @ instruction: 0xf0af4478 │ │ │ │ + svclt 0x0000b015 │ │ │ │ + eorseq pc, lr, r9, lsl #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7f1 │ │ │ │ - ldrsbteq r2, [pc], -sp │ │ │ │ + @ instruction: 0xf0af4478 │ │ │ │ + svclt 0x0000b00d │ │ │ │ + ldrshteq r2, [pc], -sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ - ldrhteq r2, [pc], -r9 │ │ │ │ + @ instruction: 0xf0af4478 │ │ │ │ + svclt 0x0000b005 │ │ │ │ + ldrsbteq r2, [pc], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ - eorseq r2, pc, r5, lsl #22 │ │ │ │ + svclt 0x0000b7fd │ │ │ │ + eorseq r2, pc, r5, lsr #22 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7d9 │ │ │ │ - eorseq r3, pc, r5, asr #24 │ │ │ │ + svclt 0x0000b7f5 │ │ │ │ + eorseq r3, pc, sp, ror ip @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7d1 │ │ │ │ - eorseq r5, pc, sp, lsl #20 │ │ │ │ + svclt 0x0000b7ed │ │ │ │ + eorseq r5, pc, r5, asr #20 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7c9 │ │ │ │ - eorseq r8, pc, r5, lsr #8 │ │ │ │ + svclt 0x0000b7e5 │ │ │ │ + eorseq r8, pc, sp, asr r4 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7c1 │ │ │ │ - eorseq sl, pc, r1, lsr #27 │ │ │ │ + svclt 0x0000b7dd │ │ │ │ + ldrsbteq sl, [pc], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7b9 │ │ │ │ - eorseq pc, pc, r9, lsr #14 │ │ │ │ + svclt 0x0000b7d5 │ │ │ │ + eorseq pc, pc, r1, ror #14 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7b1 │ │ │ │ - umaaleq r1, r0, r1, r0 │ │ │ │ + svclt 0x0000b7cd │ │ │ │ + subeq r1, r0, r9, asr #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7a9 │ │ │ │ - subeq r1, r0, r9, asr #13 │ │ │ │ + svclt 0x0000b7c5 │ │ │ │ + subeq r1, r0, r1, lsl #14 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b7a1 │ │ │ │ - subeq r1, r0, r9, asr sp │ │ │ │ + svclt 0x0000b7bd │ │ │ │ + umaaleq r1, r0, r1, sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b799 │ │ │ │ - subeq r7, r0, r1, asr r7 │ │ │ │ + svclt 0x0000b7b5 │ │ │ │ + subeq r7, r0, r9, lsl #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b791 │ │ │ │ - subeq r9, r0, r1, lsl #14 │ │ │ │ + svclt 0x0000b7ad │ │ │ │ + subeq r9, r0, r9, lsr r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b789 │ │ │ │ - subeq fp, r0, r9, lsr lr │ │ │ │ + svclt 0x0000b7a5 │ │ │ │ + subeq fp, r0, r1, ror lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b781 │ │ │ │ - subeq pc, r0, r5, asr #29 │ │ │ │ + svclt 0x0000b79d │ │ │ │ + strdeq pc, [r0], #-237 @ 0xffffff13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b779 │ │ │ │ - subeq r3, r1, r5, ror #13 │ │ │ │ + svclt 0x0000b795 │ │ │ │ + subeq r3, r1, sp, lsl r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b771 │ │ │ │ - subeq r3, r1, r5, lsl #16 │ │ │ │ + svclt 0x0000b78d │ │ │ │ + subeq r3, r1, sp, lsr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b769 │ │ │ │ - subeq r6, r1, r5, asr #17 │ │ │ │ + svclt 0x0000b785 │ │ │ │ + strdeq r6, [r1], #-141 @ 0xffffff73 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b761 │ │ │ │ - umaaleq r0, r2, r9, r1 │ │ │ │ + svclt 0x0000b77d │ │ │ │ + ldrdeq r0, [r2], #-17 @ 0xffffffef │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b759 │ │ │ │ - strheq r0, [r2], #-85 @ 0xffffffab │ │ │ │ + svclt 0x0000b775 │ │ │ │ + subeq r0, r2, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b751 │ │ │ │ - subeq r1, r2, r1, ror r3 │ │ │ │ + svclt 0x0000b76d │ │ │ │ + subeq r1, r2, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b749 │ │ │ │ - subeq r1, r2, r9, lsl r9 │ │ │ │ + svclt 0x0000b765 │ │ │ │ + subeq r1, r2, r1, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b741 │ │ │ │ - subeq r1, r2, r9, ror #18 │ │ │ │ + svclt 0x0000b75d │ │ │ │ + subeq r1, r2, r1, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b739 │ │ │ │ - subeq r1, r2, r1, lsl #23 │ │ │ │ + svclt 0x0000b755 │ │ │ │ + strheq r1, [r2], #-185 @ 0xffffff47 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b731 │ │ │ │ - ldrdeq r2, [r2], #-5 │ │ │ │ + svclt 0x0000b74d │ │ │ │ + subeq r2, r2, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b729 │ │ │ │ - subeq r2, r2, r9, lsl #14 │ │ │ │ + svclt 0x0000b745 │ │ │ │ + subeq r2, r2, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b721 │ │ │ │ - subeq r5, r2, r1, ror #17 │ │ │ │ + svclt 0x0000b73d │ │ │ │ + subeq r5, r2, r9, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b719 │ │ │ │ - subeq r5, r2, sp, asr #25 │ │ │ │ + svclt 0x0000b735 │ │ │ │ + subeq r5, r2, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b711 │ │ │ │ - subeq r6, r2, sp, lsl #10 │ │ │ │ + svclt 0x0000b72d │ │ │ │ + subeq r6, r2, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b709 │ │ │ │ - subeq r8, r2, r5, lsl r7 │ │ │ │ + svclt 0x0000b725 │ │ │ │ + subeq r8, r2, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b701 │ │ │ │ - umaaleq r8, r2, r5, sp │ │ │ │ + svclt 0x0000b71d │ │ │ │ + subeq r8, r2, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ae4478 │ │ │ │ - svclt 0x0000b6f9 │ │ │ │ - strdeq r9, [r2], #-21 @ 0xffffffeb │ │ │ │ + svclt 0x0000b715 │ │ │ │ + subeq r9, r2, sp, lsr #4 │ │ │ │ │ │ │ │ 0025b480 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (25b4f0 ) │ │ │ │ @@ -5806,635 +5806,635 @@ │ │ │ │ ldr r1, [pc, #68] @ (25b500 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 709110 │ │ │ │ + bl 709148 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (25b504 ) │ │ │ │ ldr r3, [pc, #32] @ (25b4f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 25b4ea │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 687d28 │ │ │ │ + bl 687d60 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orr.w r0, r4, #16187392 @ 0xf70000 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb86c │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldmia r0, {r0, r3, r5, r6} │ │ │ │ + ldmia r0, {r0, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ and.w r0, r6, #16187392 @ 0xf70000 │ │ │ │ ldr r0, [pc, #8] @ (25b514 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b56e │ │ │ │ + cbz r5, 25b57c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b524 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b57e │ │ │ │ + cbz r1, 25b58c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b534 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b58c │ │ │ │ + cbz r5, 25b59a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b544 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b59c │ │ │ │ + cbz r1, 25b5aa │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b554 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b5aa │ │ │ │ + cbz r5, 25b5b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b564 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b5ba │ │ │ │ + cbz r1, 25b5c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b574 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b5c8 │ │ │ │ + cbz r5, 25b5d6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b584 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b5d8 │ │ │ │ + cbz r1, 25b5e6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b594 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b5e6 │ │ │ │ + cbz r5, 25b5f4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b5a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b5f6 │ │ │ │ + cbz r1, 25b604 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b5b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b604 │ │ │ │ + cbz r5, 25b612 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b5c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b614 │ │ │ │ + cbz r1, 25b622 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b5d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b622 │ │ │ │ + cbz r5, 25b630 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b5e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b632 │ │ │ │ + cbz r1, 25b640 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b5f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b640 │ │ │ │ + cbz r5, 25b64e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b604 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b650 │ │ │ │ + cbz r1, 25b65e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b614 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b65e │ │ │ │ + cbz r5, 25b66c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b624 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b66e │ │ │ │ + cbz r1, 25b67c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b634 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b67c │ │ │ │ + cbz r5, 25b68a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b644 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b68c │ │ │ │ + cbz r1, 25b69a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b654 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b69a │ │ │ │ + cbz r5, 25b6a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b664 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b6aa │ │ │ │ + cbz r1, 25b6b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b674 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r5, 25b6b8 │ │ │ │ + cbz r5, 25b6c6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b684 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - cbz r1, 25b6c8 │ │ │ │ + cbz r1, 25b6d6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b694 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r5, r7 │ │ │ │ + cbz r5, 25b6e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b6a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r1, r7 │ │ │ │ + cbz r1, 25b6f4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b6b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r5, r6 │ │ │ │ + cbz r5, 25b702 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b6c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r1, r6 │ │ │ │ + cbz r1, 25b712 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b6d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r5, r5 │ │ │ │ + cbz r5, 25b720 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b6e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r1, r5 │ │ │ │ + cbz r1, 25b730 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b6f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r5, r4 │ │ │ │ + cbz r5, 25b73e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b704 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r1, r4 │ │ │ │ + cbz r1, 25b74e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b714 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r5, r3 │ │ │ │ + cbz r5, 25b75c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b724 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r1, r3 │ │ │ │ + cbz r1, 25b76c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b734 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r5, r2 │ │ │ │ + cbz r5, 25b77a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b744 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r1, r2 │ │ │ │ + cbz r1, 25b78a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b754 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r5, r1 │ │ │ │ + cbz r5, 25b798 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b764 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r1, r1 │ │ │ │ + cbz r1, 25b7a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b774 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r5, r0 │ │ │ │ + uxtb r5, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b784 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxtb r1, r0 │ │ │ │ + uxtb r1, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b794 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r5, r7 │ │ │ │ + uxtb r5, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b7a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r1, r7 │ │ │ │ + uxtb r1, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b7b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r5, r6 │ │ │ │ + uxtb r5, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b7c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r1, r6 │ │ │ │ + uxtb r1, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b7d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r5, r5 │ │ │ │ + uxtb r5, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b7e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r1, r5 │ │ │ │ + uxtb r1, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b7f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r5, r4 │ │ │ │ + uxtb r5, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b804 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r1, r4 │ │ │ │ + uxtb r1, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b814 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r5, r3 │ │ │ │ + uxtb r5, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b824 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r1, r3 │ │ │ │ + uxtb r1, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b834 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r5, r2 │ │ │ │ + uxtb r5, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b844 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r1, r2 │ │ │ │ + uxtb r1, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b854 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r5, r1 │ │ │ │ + uxtb r5, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b864 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r1, r1 │ │ │ │ + uxtb r1, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b874 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r5, r0 │ │ │ │ + uxth r5, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b884 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - uxth r1, r0 │ │ │ │ + uxth r1, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b894 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r5, r7 │ │ │ │ + uxth r5, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b8a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r1, r7 │ │ │ │ + uxth r1, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b8b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r5, r6 │ │ │ │ + uxth r5, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b8c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r1, r6 │ │ │ │ + uxth r1, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b8d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r5, r5 │ │ │ │ + uxth r5, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b8e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r1, r5 │ │ │ │ + uxth r1, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b8f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r5, r4 │ │ │ │ + uxth r5, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b904 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r1, r4 │ │ │ │ + uxth r1, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b914 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r5, r3 │ │ │ │ + uxth r5, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b924 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r1, r3 │ │ │ │ + uxth r1, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b934 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r5, r2 │ │ │ │ + uxth r5, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b944 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r1, r2 │ │ │ │ + uxth r1, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b954 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r5, r1 │ │ │ │ + uxth r5, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b964 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r1, r1 │ │ │ │ + uxth r1, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b974 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r5, r0 │ │ │ │ + sxtb r5, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b984 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxtb r1, r0 │ │ │ │ + sxtb r1, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b994 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r5, r7 │ │ │ │ + sxtb r5, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b9a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r1, r7 │ │ │ │ + sxtb r1, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b9b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r5, r6 │ │ │ │ + sxtb r5, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b9c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r1, r6 │ │ │ │ + sxtb r1, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b9d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r5, r5 │ │ │ │ + sxtb r5, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b9e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r1, r5 │ │ │ │ + sxtb r1, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25b9f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r5, r4 │ │ │ │ + sxtb r5, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25ba04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r1, r4 │ │ │ │ + sxtb r1, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25ba14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r5, r3 │ │ │ │ + sxtb r5, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25ba24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r1, r3 │ │ │ │ + sxtb r1, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25ba34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r5, r2 │ │ │ │ + sxtb r5, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25ba44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r1, r2 │ │ │ │ + sxtb r1, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25ba54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - sxth r5, r1 │ │ │ │ + sxtb r5, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 25bb3c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -6584,59 +6584,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (25bc08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bge.n 25bcc8 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb r4, [r6, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r4, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r4, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (25bc34 ) │ │ │ │ ldr r1, [pc, #24] @ (25bc38 ) │ │ │ │ ldr r0, [pc, #28] @ (25bc3c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 737bf0 │ │ │ │ + bl 737c28 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 712f70 │ │ │ │ + b.w 712fa8 │ │ │ │ nop │ │ │ │ - strb r5, [r6, #15] │ │ │ │ + strb r5, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [r4, #96] @ 0x60 │ │ │ │ + ldr r7, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [r1, #104] @ 0x68 │ │ │ │ + ldr r1, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25bc4c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 7085dc │ │ │ │ + b.w 708614 │ │ │ │ nop │ │ │ │ blt.n 25bd04 │ │ │ │ lsls r0, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (25bc5c ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf781004b │ │ │ │ + @ instruction: 0xf7b9004b │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (25bd00 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [pc, #144] @ (25bd04 ) │ │ │ │ @@ -6644,15 +6644,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (25bd08 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ ldr r0, [pc, #128] @ (25bd0c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 25495c │ │ │ │ @@ -6680,15 +6680,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 703df4 │ │ │ │ + bl 703e2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25bc9e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -6698,15 +6698,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r2], #-476 @ 0xfffffe24 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 25bcd0 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ blt.n 25bc74 │ │ │ │ lsls r0, r1, #2 │ │ │ │ stc 0, cr0, [sl], #-476 @ 0xfffffe24 │ │ │ │ ldr r3, [pc, #20] @ (25bd30 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [pc, #20] @ (25bd34 ) │ │ │ │ @@ -6716,43 +6716,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ blt.n 25bc88 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldr r5, [r0, r3] │ │ │ │ + ldr r5, [r7, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25bd44 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 7085dc │ │ │ │ + b.w 708614 │ │ │ │ nop │ │ │ │ blt.n 25bc74 │ │ │ │ lsls r0, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (25bd54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #244] @ (25be4c <_start@@Base+0xd4>) │ │ │ │ + ldr r4, [pc, #468] @ (25bf2c <_start@@Base+0x1b4>) │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25bd64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #228] @ (25be4c <_start@@Base+0xd4>) │ │ │ │ + ldr r4, [pc, #452] @ (25bf2c <_start@@Base+0x1b4>) │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (25bd74 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 70a26c │ │ │ │ + b.w 70a2a4 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #612] @ (25bfdc <_start@@Base+0x264>) │ │ │ │ + ldr r6, [pc, #836] @ (25c0bc <_start@@Base+0x344>) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025bd78 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -6867,15 +6867,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (25be8c <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldc2l 0, cr0, [r6], {104} @ 0x68 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (25bf70 <_start@@Base+0x1f8>) │ │ │ │ sub sp, #8 │ │ │ │ @@ -6909,15 +6909,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 2554cc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 5bf1f0 │ │ │ │ + bl 5bf210 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 2556ec │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 25bf2e <_start@@Base+0x1b6> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -6931,15 +6931,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (25bf84 <_start@@Base+0x20c>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -6961,29 +6961,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [r1, #116] @ 0x74 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - adds r7, #104 @ 0x68 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #82 @ 0x52 │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r4, r5, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r3, r6, pc} │ │ │ │ + pop {r7, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (25bff4 <_start@@Base+0x27c>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -6995,19 +6995,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 25dc44 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 25bfc2 <_start@@Base+0x24a> │ │ │ │ movs r1, #1 │ │ │ │ blx 252a78 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 719334 │ │ │ │ + bl 71936c │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 708618 │ │ │ │ + bl 708650 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 708b48 │ │ │ │ + bl 708b80 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 252fec │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 252ff0 │ │ │ │ @@ -7019,31 +7019,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (25c074 <_start@@Base+0x2fc>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 25c04a <_start@@Base+0x2d2> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #80] @ 25c078 <_start@@Base+0x300> │ │ │ │ ldr r2, [pc, #80] @ (25c07c <_start@@Base+0x304>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ cbz r0, 25c04a <_start@@Base+0x2d2> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 25c062 <_start@@Base+0x2ea> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -7055,68 +7055,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 437b54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 438340 │ │ │ │ - add r7, pc, #64 @ (adr r7, 25c0b8 <_start@@Base+0x340>) │ │ │ │ + add r7, pc, #288 @ (adr r7, 25c198 <_start@@Base+0x420>) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (25c158 <_start@@Base+0x3e0>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (25c15c <_start@@Base+0x3e4>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #192] @ (25c160 <_start@@Base+0x3e8>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ bl 2e4020 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 252cb8 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (25c164 <_start@@Base+0x3ec>) │ │ │ │ blx 252cb8 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 708a98 │ │ │ │ + bl 708ad0 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 719328 │ │ │ │ + bl 719360 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -7138,19 +7138,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4eeda8 │ │ │ │ nop │ │ │ │ - b.n 25bdec <_start@@Base+0x74> │ │ │ │ + b.n 25be5c <_start@@Base+0xe4> │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 25c0e4 <_start@@Base+0x36c> │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldr r7, [pc, #432] @ (25c31c <_start@@Base+0x5a4>) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7163,35 +7163,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (25c220 <_start@@Base+0x4a8>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (25c224 <_start@@Base+0x4ac>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (25c228 <_start@@Base+0x4b0>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (25c22c <_start@@Base+0x4b4>) │ │ │ │ ldr r1, [pc, #124] @ (25c230 <_start@@Base+0x4b8>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #108] @ (25c234 <_start@@Base+0x4bc>) │ │ │ │ ldr r3, [pc, #112] @ (25c238 <_start@@Base+0x4c0>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (25c23c <_start@@Base+0x4c4>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -7220,27 +7220,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 25c286 <_start@@Base+0x50e> │ │ │ │ + cbnz r2, 25c294 <_start@@Base+0x51c> │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r6, 25c28e <_start@@Base+0x516> │ │ │ │ + cbnz r6, 25c29c <_start@@Base+0x524> │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r4, 25c298 <_start@@Base+0x520> │ │ │ │ + cbnz r4, 25c2a6 <_start@@Base+0x52e> │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r6, 25c284 <_start@@Base+0x50c> │ │ │ │ + cbnz r6, 25c292 <_start@@Base+0x51a> │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 25bc8c │ │ │ │ + b.n 25bcfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -7305,18 +7305,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 437ba8 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (25c350 <_start@@Base+0x5d8>) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 7139d0 │ │ │ │ + bl 713a08 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25c2b8 <_start@@Base+0x540> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 25c334 <_start@@Base+0x5bc> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -7326,23 +7326,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 7139d4 │ │ │ │ + bl 713a0c │ │ │ │ b.n 25c2b8 <_start@@Base+0x540> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ b.n 25bfa0 <_start@@Base+0x228> │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r4 │ │ │ │ + hlt 0x001e │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025c354 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7403,29 +7403,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r1, [pc, #100] @ (25c458 ) │ │ │ │ ldr r2, [pc, #104] @ (25c45c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (25c460 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cbz r0, 25c43a │ │ │ │ ldr r2, [pc, #80] @ (25c464 ) │ │ │ │ ldr r3, [pc, #60] @ (25c454 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -7437,29 +7437,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ b.n 25be48 <_start@@Base+0xd0> │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r4, 25c468 │ │ │ │ + cbnz r4, 25c476 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - uxtb r6, r6 │ │ │ │ + cbz r6, 25c4ae │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 25bdec <_start@@Base+0x74> │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 0025c468 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7484,15 +7484,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 438104 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 438170 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb82e │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025c4c0 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -7546,16 +7546,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (25c5b4 ) │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c0340 │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c0360 │ │ │ │ ldr r3, [pc, #84] @ (25c5b8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25c580 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -7576,63 +7576,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25c56c │ │ │ │ ldr r0, [pc, #44] @ (25c5c4 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7d4 │ │ │ │ + @ instruction: 0xb80c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r6, 25c5dc │ │ │ │ + cbz r6, 25c5ea │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 25cca0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #1008] @ (25c9b0 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb81a │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025c5c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (25c664 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c4574 │ │ │ │ + bl 5c4594 │ │ │ │ ldr r2, [pc, #132] @ (25c668 ) │ │ │ │ ldr r1, [pc, #132] @ (25c66c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 25c63e │ │ │ │ cbz r4, 25c650 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c410c │ │ │ │ + bl 5c412c │ │ │ │ cbz r0, 25c628 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c4560 │ │ │ │ + bl 5c4580 │ │ │ │ cbnz r0, 25c628 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -7658,27 +7658,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (25c67c ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb720 │ │ │ │ + @ instruction: 0xb758 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 25c860 │ │ │ │ + b.n 25c8d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb688 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb742 │ │ │ │ + @ instruction: 0xb77a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + cpsid ai │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + @ instruction: 0xb77c │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025c680 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7686,15 +7686,15 @@ │ │ │ │ bl 25e0d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (25c6fc ) │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c4574 │ │ │ │ + bl 5c4594 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 25c6bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 253550 │ │ │ │ cbnz r0, 25c6d0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -7719,15 +7719,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r0, 25c726 │ │ │ │ + cbz r0, 25c734 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 25c774 │ │ │ │ sub sp, #20 │ │ │ │ @@ -7736,50 +7736,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (25c77c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c456c │ │ │ │ + bl 5c458c │ │ │ │ bl 25c680 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 25c75a │ │ │ │ ldr r0, [pc, #60] @ (25c780 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 70ed84 │ │ │ │ + bl 70edbc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 252fec │ │ │ │ ldr r0, [pc, #40] @ (25c784 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 70ed84 │ │ │ │ + bl 70edbc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 252fec │ │ │ │ nop │ │ │ │ - itee al │ │ │ │ - lslal r3, r3, #1 │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ - lsl r5, r1, #1 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + @ instruction: 0xb624 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + svc 254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cpsie ai │ │ │ │ + @ instruction: 0xb69e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r2, [r7, r1] │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0025c788 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -7794,27 +7794,27 @@ │ │ │ │ cbz r3, 25c802 │ │ │ │ mov r4, r0 │ │ │ │ bl 25e0d0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 25c5c8 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 25c810 │ │ │ │ - bl 5c456c │ │ │ │ + bl 5c458c │ │ │ │ ldr r3, [pc, #112] @ (25c830 ) │ │ │ │ ldr r2, [pc, #112] @ (25c834 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (25c838 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #96] @ (25c83c ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -7827,41 +7827,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (25c840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #48] @ (25c844 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ mov r0, r4 │ │ │ │ blx 255918 │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ nop │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #182 @ 0xb6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 25ca94 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ittt mi │ │ │ │ - lslmi r3, r3, #1 │ │ │ │ - pushmi {r6, lr} │ │ │ │ - lslmi r5, r1, #1 │ │ │ │ - svc 24 │ │ │ │ + itte vc │ │ │ │ + lslvc r3, r3, #1 │ │ │ │ + pushvc {r3, r4, r5, r6, lr} │ │ │ │ + lslvs r5, r1, #1 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025c848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7907,73 +7907,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (25c920 ) │ │ │ │ bl 25e0d0 │ │ │ │ - bl 5c4574 │ │ │ │ + bl 5c4594 │ │ │ │ ldr r1, [pc, #80] @ (25c924 ) │ │ │ │ ldr r2, [pc, #80] @ (25c928 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 25c8f4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c4920 │ │ │ │ + bl 5c4940 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (25c92c ) │ │ │ │ add r0, pc │ │ │ │ - bl 70ed84 │ │ │ │ + bl 70edbc │ │ │ │ ldr r1, [pc, #36] @ (25c930 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 254db8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 254144 │ │ │ │ - udf #18 │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0030 │ │ │ │ + bkpt 0x0068 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r4, r5} │ │ │ │ + push {r3, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 25cd30 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (25ca18 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #204] @ (25ca1c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (25ca20 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 2534c4 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 25c9c2 │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -8033,57 +8033,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (25ca40 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 2537c4 │ │ │ │ b.n 25c98c │ │ │ │ nop │ │ │ │ - bkpt 0x0062 │ │ │ │ + bkpt 0x009a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 25ca88 │ │ │ │ + cbz r0, 25ca96 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, lr} │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r3, r5, r7} │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025ca44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w r3, [pc, #1540] @ 25d068 │ │ │ │ ldr.w r2, [pc, #1540] @ 25d06c │ │ │ │ ldr.w r1, [pc, #1540] @ 25d070 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 25cd24 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -8272,30 +8272,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (25d07c ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25cce6 │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 25cb4a │ │ │ │ ldr r3, [pc, #944] @ (25d080 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (25d084 ) │ │ │ │ ldr r1, [pc, #944] @ (25d088 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -8354,15 +8354,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -8404,15 +8404,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 252fec │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 25cfa8 │ │ │ │ @@ -8427,15 +8427,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 25cd98 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (25d098 ) │ │ │ │ ldr r4, [pc, #564] @ (25d09c ) │ │ │ │ @@ -8444,15 +8444,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (25d0a0 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25cce6 │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 25cbaa │ │ │ │ ldr r3, [pc, #528] @ (25d0a4 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -8460,15 +8460,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (25d0ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25cce6 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 25cbba │ │ │ │ ldr r3, [pc, #500] @ (25d0b0 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -8476,15 +8476,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (25d0b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25cce6 │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -8509,15 +8509,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (25d0c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25ce1e │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 25cbcc │ │ │ │ ldr r3, [pc, #392] @ (25d0c8 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -8525,15 +8525,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (25d0d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25cce6 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 25cbdc │ │ │ │ ldr r3, [pc, #364] @ (25d0d4 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -8541,15 +8541,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (25d0dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25cce6 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 25cbec │ │ │ │ ldr r3, [pc, #336] @ (25d0e0 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -8557,15 +8557,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (25d0e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25cce6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 25d002 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -8574,15 +8574,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 25cd98 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 25d002 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -8591,15 +8591,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 25cd98 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25cd98 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -8607,15 +8607,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 25cd98 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 25ced2 │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -8629,79 +8629,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 25cdec │ │ │ │ nop │ │ │ │ - pop {r2, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxth r4, r0 │ │ │ │ + uxth r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 25d0b8 │ │ │ │ + cbnz r6, 25d0c6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r2, r3, r5, r7} │ │ │ │ + push {r2, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r4, 25d094 │ │ │ │ + cbz r4, 25d0a2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - revsh r2, r3 │ │ │ │ + cbnz r2, 25d0c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxth r4, r2 │ │ │ │ + sxtb r4, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r4, 25d098 │ │ │ │ + cbz r4, 25d0a6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - uxth r6, r5 │ │ │ │ + uxtb r6, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r0, 25d0be │ │ │ │ + cbnz r0, 25d0cc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #1016 @ 0x3f8 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r6, 25d0ac │ │ │ │ + cbnz r6, 25d0ba │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxth r0, r5 │ │ │ │ + uxtb r0, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #600 @ 0x258 │ │ │ │ + add r7, sp, #824 @ 0x338 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r0, 25d0ae │ │ │ │ + cbnz r0, 25d0bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #104 @ 0x68 │ │ │ │ + sub sp, #328 @ 0x148 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add r7, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + cbnz r0, 25d0be │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #408 @ 0x198 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb894 │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 25d0d2 │ │ │ │ + cbz r2, 25d0e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb842 │ │ │ │ + @ instruction: 0xb87a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #464 @ 0x1d0 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #16 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025d0ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -8714,25 +8714,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (25d330 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #532] @ (25d334 ) │ │ │ │ ldr r2, [pc, #536] @ (25d338 ) │ │ │ │ ldr r1, [pc, #536] @ (25d33c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 25d1aa │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -8758,27 +8758,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 25d142 │ │ │ │ ldr r3, [pc, #444] @ (25d340 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #436] @ (25d344 ) │ │ │ │ ldr r2, [pc, #440] @ (25d348 ) │ │ │ │ ldr r1, [pc, #440] @ (25d34c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25d24c │ │ │ │ ldr r3, [pc, #420] @ (25d350 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (25d354 ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -8793,21 +8793,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d2d8 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 25d2aa │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #368] @ (25d358 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 25d218 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 25d286 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 25d276 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -8824,27 +8824,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25d20a │ │ │ │ ldr r3, [pc, #312] @ (25d35c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #300] @ (25d360 ) │ │ │ │ ldr r2, [pc, #304] @ (25d364 ) │ │ │ │ ldr r1, [pc, #304] @ (25d368 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (25d36c ) │ │ │ │ ldr r3, [pc, #216] @ (25d32c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -8882,114 +8882,114 @@ │ │ │ │ bne.n 25d1c2 │ │ │ │ b.n 25d210 │ │ │ │ ldr r3, [pc, #176] @ (25d35c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #180] @ (25d370 ) │ │ │ │ ldr r2, [pc, #180] @ (25d374 ) │ │ │ │ ldr r1, [pc, #184] @ (25d378 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25d24c │ │ │ │ ldr r3, [pc, #100] @ (25d340 ) │ │ │ │ ldr r4, [pc, #160] @ (25d37c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #148] @ (25d380 ) │ │ │ │ ldr r1, [pc, #148] @ (25d384 ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25d24c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #120] @ (25d388 ) │ │ │ │ ldr r2, [pc, #120] @ (25d38c ) │ │ │ │ ldr r1, [pc, #124] @ (25d390 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ b.n 25d20a │ │ │ │ nop │ │ │ │ bvc.n 25d2d4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 25d2c8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r4, sp, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb61e │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #472 @ 0x1d8 │ │ │ │ + add r4, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb636 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #840 @ 0x348 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bvs.n 25d27c │ │ │ │ lsls r7, r6, #1 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r3, r5, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #328 @ 0x148 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #288 @ 0x120 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r7, sp, #256 @ 0x100 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ + add r3, sp, #328 @ 0x148 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0025d394 : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -9064,15 +9064,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (25d498 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -9083,29 +9083,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (25d4a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 25d45a │ │ │ │ bl 255a40 │ │ │ │ nop │ │ │ │ - cbz r0, 25d4ee │ │ │ │ + cbz r0, 25d4fc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #520 @ 0x208 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #768 @ 0x300 │ │ │ │ + add r1, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r2, 25d4ee │ │ │ │ + cbz r2, 25d4fc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (25d4bc ) │ │ │ │ ldr r2, [pc, #20] @ (25d4c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25d4c4 ) │ │ │ │ @@ -9113,22 +9113,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bmi.n 25d518 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #568 @ 0x238 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (25d4d4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ nop │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (25d52c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -9148,44 +9148,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 437f70 │ │ │ │ bcc.n 25d504 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #648 @ (adr r7, 25d7c0 ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 25d8a0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025d538 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (25d574 ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 708a98 │ │ │ │ + bl 708ad0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 708a98 │ │ │ │ + bl 708ad0 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 708a98 │ │ │ │ + b.w 708ad0 │ │ │ │ nop │ │ │ │ ldr r2, [r5, r2] │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 0025d578 : │ │ │ │ ldr r3, [pc, #20] @ (25d590 ) │ │ │ │ ldr r2, [pc, #24] @ (25d594 ) │ │ │ │ @@ -9201,28 +9201,28 @@ │ │ │ │ bx r3 │ │ │ │ bcc.n 25d64c │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r7, pc, #88 @ (adr r7, 25d5f8 ) │ │ │ │ + add r7, pc, #312 @ (adr r7, 25d6d8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025d5a0 : │ │ │ │ ldr r0, [pc, #12] @ (25d5b0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (25d5b4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ ldr r6, [r1, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r6, pc, #992 @ (adr r6, 25d998 ) │ │ │ │ + add r7, pc, #192 @ (adr r7, 25d678 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025d5b8 : │ │ │ │ ldr r3, [pc, #40] @ (25d5e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 25d5da │ │ │ │ @@ -9334,33 +9334,33 @@ │ │ │ │ nop │ │ │ │ bcs.n 25d654 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r7] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrsb r6, [r4, r6] │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r1, #154 @ 0x9a │ │ │ │ lsls r0, r7, #1 │ │ │ │ - cbz r4, 25d702 │ │ │ │ + cbz r4, 25d710 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #40 @ (adr r6, 25d704 ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 25d7e4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r4, 25d708 │ │ │ │ + cbz r4, 25d716 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #968 @ (adr r5, 25dab0 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 25d790 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025d6ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9407,15 +9407,15 @@ │ │ │ │ nop │ │ │ │ bne.n 25d710 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r4, r3] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r4, sp, #200 @ 0xc8 │ │ │ │ + add r4, sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrsb r2, [r7, r2] │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r0, #172 @ 0xac │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0025d778 : │ │ │ │ @@ -9522,15 +9522,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bne.n 25d8a8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ beq.n 25d864 │ │ │ │ lsls r7, r6, #1 │ │ │ │ strb r6, [r2, r7] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r4, pc, #432 @ (adr r4, 25da34 ) │ │ │ │ + add r4, pc, #656 @ (adr r4, 25db14 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r4, r6, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 0025d888 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -9653,15 +9653,15 @@ │ │ │ │ bgt.n 25d9a2 │ │ │ │ ldr r0, [pc, #116] @ (25da2c ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (25da30 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -9687,35 +9687,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r3] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r3, pc, #520 @ (adr r3, 25dc20 ) │ │ │ │ + add r3, pc, #744 @ (adr r3, 25dd00 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, r2] │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r6, #170 @ 0xaa │ │ │ │ lsls r0, r7, #1 │ │ │ │ strb r2, [r5, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r3, pc, #16 @ (adr r3, 25da3c ) │ │ │ │ + add r3, pc, #240 @ (adr r3, 25db1c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ strb r0, [r7, r0] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r2, pc, #904 @ (adr r2, 25ddbc ) │ │ │ │ + add r3, pc, #104 @ (adr r3, 25da9c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #304 @ 0x130 │ │ │ │ + add r6, sp, #528 @ 0x210 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #664 @ (adr r2, 25dcd8 ) │ │ │ │ + add r2, pc, #888 @ (adr r2, 25ddb8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025da40 : │ │ │ │ ldr r2, [pc, #104] @ (25daac ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (25dab0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -9746,30 +9746,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 708bd0 │ │ │ │ + bl 708c08 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r4, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, r5] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r2, pc, #104 @ (adr r2, 25db28 ) │ │ │ │ + add r2, pc, #328 @ (adr r2, 25dc08 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025dac0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -9834,21 +9834,21 @@ │ │ │ │ nop │ │ │ │ ldmia r6!, {} │ │ │ │ lsls r7, r6, #1 │ │ │ │ strh r0, [r2, r4] │ │ │ │ lsls r5, r0, #2 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r0, [r3, r3] │ │ │ │ lsls r5, r0, #2 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #424 @ (adr r1, 25dd24 ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 25de04 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025db7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -9891,23 +9891,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 25dbcc │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 708b90 │ │ │ │ + bl 708bc8 │ │ │ │ b.n 25dbcc │ │ │ │ ldmia r5!, {r3, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ strh r0, [r3, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #528 @ (adr r7, 25de14 ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 25def4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r6, [r4, r0] │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 0025dc08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10003,15 +10003,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25dd7a │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 25dd5a │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -10027,20 +10027,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25dcee │ │ │ │ ldr r1, [pc, #96] @ (25dda0 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r0, [pc, #84] @ (25dda4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 708bd0 │ │ │ │ + b.w 708c08 │ │ │ │ bl 438170 │ │ │ │ bl 25d8c4 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 25da40 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -10050,22 +10050,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 25dd04 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ ldmia r4, {r1, r2, r3, r4} │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + add r0, pc, #32 @ (adr r0, 25ddc0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r4, r2] │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 0025dda8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10133,25 +10133,25 @@ │ │ │ │ bpl.n 25de0c │ │ │ │ ldr r0, [pc, #32] @ (25de78 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 25de0c │ │ │ │ ldmia r3!, {r4} │ │ │ │ lsls r7, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #376 @ (adr r5, 25dff4 ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 25e0d4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025de7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10188,25 +10188,25 @@ │ │ │ │ bpl.n 25deae │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (25def8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 25deae │ │ │ │ ldmia r2!, {r3, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #48 @ (adr r5, 25df2c ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 25e00c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025defc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10337,27 +10337,27 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 0025e028 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5b5abc │ │ │ │ + bl 5b5adc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 0025e048 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5b5abc │ │ │ │ + bl 5b5adc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 0025e068 : │ │ │ │ @@ -10365,89 +10365,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (25e0c4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 5b5abc │ │ │ │ + bl 5b5adc │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 25e09a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5b5abc │ │ │ │ + bl 5b5adc │ │ │ │ ldr.w ip, [pc, #40] @ 25e0c8 │ │ │ │ ldr r3, [pc, #40] @ (25e0cc ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6f88cc │ │ │ │ + b.w 6f8904 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldr r3, [pc, #528] @ (25e2dc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #960] @ (25e490 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 0025e0d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5b5abc │ │ │ │ + bl 5b5adc │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 0025e0f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5b5abc │ │ │ │ + bl 5b5adc │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 0025e110 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5b5abc │ │ │ │ + bl 5b5adc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 0025e130 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5b5abc │ │ │ │ + bl 5b5adc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -10580,23 +10580,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r2, pc, #512 @ (adr r2, 25e49c ) │ │ │ │ + add r2, pc, #736 @ (adr r2, 25e57c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 25e3a8 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 25e488 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #80 @ (adr r2, 25e2f4 ) │ │ │ │ + add r2, pc, #304 @ (adr r2, 25e3d4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #904 @ (adr r1, 25e630 ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 25e310 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #688 @ (adr r1, 25e55c ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 25e63c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (25e38c ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -10621,15 +10621,15 @@ │ │ │ │ bl 25e178 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 25e32a │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr r1, [pc, #140] @ (25e390 ) │ │ │ │ ldr r3, [pc, #140] @ (25e394 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -10679,24 +10679,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #432 @ (adr r1, 25e540 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 25e620 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #216 @ (adr r1, 25e46c ) │ │ │ │ + add r1, pc, #440 @ (adr r1, 25e54c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-340] @ 0xfffffeac │ │ │ │ - add r1, pc, #152 @ (adr r1, 25e434 ) │ │ │ │ + ldc2l 0, cr0, [ip, #-340]! @ 0xfffffeac │ │ │ │ + add r1, pc, #376 @ (adr r1, 25e514 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #56 @ (adr r1, 25e3d8 ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 25e4b8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #40] @ (25e3cc ) │ │ │ │ + ldr r6, [pc, #264] @ (25e4ac ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -10895,17 +10895,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r4, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [sp, #224] @ 0xe0 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025e5ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -10981,15 +10981,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r3} │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmia r2!, {r4, r5, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r6, [sp, #584] @ 0x248 │ │ │ │ + ldr r6, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025e674 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -11127,23 +11127,23 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r2, r3, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - add r0, pc, #488 @ (adr r0, 25e9f0 ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 25ead0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025e810 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -11231,33 +11231,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r3, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (25e918 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + strb r4, [r5, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -11395,15 +11395,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ite cs │ │ │ │ lslcs r7, r6, #1 │ │ │ │ vmaxnmcc.f16 , , @ │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bkpt 0x00a8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ str r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -11543,21 +11543,21 @@ │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r4, r6, r7, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r1, #1 │ │ │ │ pop {r1, r5, r6, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025ebf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -11723,47 +11723,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #560] @ 0x230 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r7, #8] │ │ │ │ + ldrb r2, [r6, #9] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025eda4 : │ │ │ │ ldr r3, [pc, #4] @ (25edac ) │ │ │ │ add r3, pc │ │ │ │ b.n 25ecd4 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025edb0 : │ │ │ │ ldr r3, [pc, #4] @ (25edb8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 25ecd4 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (25edd4 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - cmp r7, #30 │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -11779,17 +11779,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (25ee10 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025ee14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -11872,19 +11872,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r1, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0025ef00 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -11963,15 +11963,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ subs r7, #84 @ 0x54 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - eors.w r0, lr, #85 @ 0x55 │ │ │ │ + @ instruction: 0xf0d60055 │ │ │ │ │ │ │ │ 0025efc8 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0025efcc : │ │ │ │ movs r0, #0 │ │ │ │ @@ -12586,23 +12586,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (25f668 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -12687,29 +12687,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 252cd0 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r6, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r4, #56] @ 0x38 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #424] @ 0x1a8 │ │ │ │ + str r1, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r3, #58] @ 0x3a │ │ │ │ + ldrh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r1, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -13675,61 +13675,61 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ cbz r0, 260252 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #216 @ 0xd8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r2, #60] @ 0x3c │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r5, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r2, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r6, #52] @ 0x34 │ │ │ │ + strh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 260d4c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -14679,61 +14679,61 @@ │ │ │ │ nop │ │ │ │ add r6, pc, #64 @ (adr r6, 260d90 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #8 @ (adr r5, 260d60 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r7, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r3, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r7, #20] │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r4, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r3, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r1, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r5, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r6, #8] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r2, #15] │ │ │ │ + ldrb r0, [r1, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrb r4, [r5, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r4, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 261914 │ │ │ │ @@ -15740,61 +15740,61 @@ │ │ │ │ blx 252cd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r2, [r5, #14] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r5, #11] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r2, #2] │ │ │ │ + strb r0, [r1, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r7, #8] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r5, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + strb r6, [r2, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r5, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r4, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #92] @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + strb r2, [r4, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r2, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + strb r6, [r0, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r6, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r0, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 262428 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -16747,61 +16747,61 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + ldr r4, [r1, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ + str r2, [r1, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r4, #88] @ 0x58 │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r0, #84] @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r2, #52] @ 0x34 │ │ │ │ + str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r5, #40] @ 0x28 │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r4, #72] @ 0x48 │ │ │ │ + str r4, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r2, #72] @ 0x48 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 26257c │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -16887,17 +16887,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r4, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -18680,61 +18680,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (263ac8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r6, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r1, r1] │ │ │ │ + strb r0, [r0, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + strh r6, [r6, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r5, r7] │ │ │ │ + strh r0, [r4, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #872] @ (263dec ) │ │ │ │ + ldr r7, [pc, #72] @ (263acc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #144] @ (263b18 ) │ │ │ │ + ldr r5, [pc, #368] @ (263bf8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [pc, #488] @ (263c74 ) │ │ │ │ + ldr r4, [pc, #712] @ (263d54 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #760] @ (263d88 ) │ │ │ │ + ldr r6, [pc, #984] @ (263e68 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #224] @ (263b74 ) │ │ │ │ + ldr r5, [pc, #448] @ (263c54 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [pc, #752] @ (263d88 ) │ │ │ │ + ldr r4, [pc, #976] @ (263e68 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #672] @ (263d3c ) │ │ │ │ + ldr r6, [pc, #896] @ (263e1c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #56] @ (263ad8 ) │ │ │ │ + ldr r5, [pc, #280] @ (263bb8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [pc, #288] @ (263bc4 ) │ │ │ │ + ldr r4, [pc, #512] @ (263ca4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #568] @ (263ce0 ) │ │ │ │ + ldr r6, [pc, #792] @ (263dc0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #200] @ (263b74 ) │ │ │ │ + ldr r4, [pc, #424] @ (263c54 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #488] @ (263c98 ) │ │ │ │ + ldr r6, [pc, #712] @ (263d78 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #496] @ (263ca4 ) │ │ │ │ + ldr r4, [pc, #720] @ (263d84 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [pc, #608] @ (263d18 ) │ │ │ │ + ldr r4, [pc, #832] @ (263df8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #400] @ (263c4c ) │ │ │ │ + ldr r6, [pc, #624] @ (263d2c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #32] @ (263ae0 ) │ │ │ │ + ldr r4, [pc, #256] @ (263bc0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #312] @ (263bfc ) │ │ │ │ + ldr r6, [pc, #536] @ (263cdc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #976] @ (263e98 ) │ │ │ │ + ldr r4, [pc, #176] @ (263b78 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [pc, #48] @ (263afc ) │ │ │ │ + ldr r4, [pc, #272] @ (263bdc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -18813,15 +18813,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -18842,15 +18842,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 263dae │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -19581,49 +19581,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r0, [pc, #992] @ (2647a4 ) │ │ │ │ + ldr r1, [pc, #192] @ (264484 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov lr, r2 │ │ │ │ + mov lr, r9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #608] @ (264630 ) │ │ │ │ + ldr r0, [pc, #832] @ (264710 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mov r6, r7 │ │ │ │ + mov r6, lr │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov lr, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r8, r9 │ │ │ │ + mov r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mvns r2, r1 │ │ │ │ + add r2, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mvns r6, r4 │ │ │ │ + add r6, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orrs r4, r1 │ │ │ │ + muls r4, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmp r0, lr │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bics r2, r6 │ │ │ │ + mvns r2, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - orrs r6, r6 │ │ │ │ + muls r6, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r0, sl │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmn r4, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmn r2, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 264d80 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -19707,15 +19707,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -19736,15 +19736,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 264718 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -20512,57 +20512,57 @@ │ │ │ │ ... │ │ │ │ str r4, [r6, #72] @ 0x48 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #32] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r7, #76 @ 0x4c │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r6, #42 @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, #228 @ 0xe4 │ │ │ │ + subs r7, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r4, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #6 │ │ │ │ + subs r2, #62 @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #194 @ 0xc2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #140 @ 0x8c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #64 @ 0x40 │ │ │ │ + subs r3, #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r1, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (264de0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (264de4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r3, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #122 @ 0x7a │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -20738,23 +20738,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (264fe8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r1, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #228 @ 0xe4 │ │ │ │ + adds r7, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + adds r7, #56 @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 265072 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -20817,17 +20817,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - subs r0, #36 @ 0x24 │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r6, #238 @ 0xee │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -20994,21 +20994,21 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 252cd0 │ │ │ │ ... │ │ │ │ - adds r6, #90 @ 0x5a │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #254 @ 0xfe │ │ │ │ + adds r4, #54 @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, #66 @ 0x42 │ │ │ │ + adds r6, #122 @ 0x7a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r4, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21106,17 +21106,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - adds r5, #28 │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21231,17 +21231,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r1, #156 @ 0x9c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -21327,17 +21327,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2655ec ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 252cd0 │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r3, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -21567,19 +21567,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 2657ae │ │ │ │ b.n 26570e │ │ │ │ nop │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -21810,19 +21810,19 @@ │ │ │ │ bne.n 2659ea │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 265a10 │ │ │ │ b.n 26598c │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #100 @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -22095,19 +22095,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 265cf8 │ │ │ │ b.n 265c36 │ │ │ │ - cmp r3, #166 @ 0xa6 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22338,19 +22338,19 @@ │ │ │ │ bne.n 265f5a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 265f80 │ │ │ │ b.n 265efc │ │ │ │ - cmp r1, #30 │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #224 @ 0xe0 │ │ │ │ + cmp r0, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r6, #244 @ 0xf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -22785,19 +22785,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 2663a8 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 266248 │ │ │ │ nop │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + movs r4, #188 @ 0xbc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #96 @ 0x60 │ │ │ │ + movs r3, #152 @ 0x98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23031,25 +23031,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (266834 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r1, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r1, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r5, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r7, #0 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -23111,15 +23111,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 26698e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -23770,49 +23770,49 @@ │ │ │ │ ... │ │ │ │ eors r6, r7 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #168 @ 0xa8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r2, r7, r7 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r4, r6 │ │ │ │ + adds r0, r3, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + adds r0, r6, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r3, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + adds r2, r0, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r3, r7 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + adds r6, r5, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r6, r5 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r4, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r6, #29 │ │ │ │ + asrs r0, r5, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r3, r5 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r7, r0 │ │ │ │ + adds r2, r6, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r4, r4 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r0, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 267860 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -23879,15 +23879,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 26718a │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24576,57 +24576,57 @@ │ │ │ │ ... │ │ │ │ subs r0, #198 @ 0xc6 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r4, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r2, #4 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r4, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r6, #5 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r2, #28 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r7, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r7, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r3, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r3, #2 │ │ │ │ + asrs r0, r2, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r2, #28 │ │ │ │ + lsrs r2, r1, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + lsrs r6, r1, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r7, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r3, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r7, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2678c0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2678c4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ - lsrs r6, r6, #31 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r2, r2, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (267c84 ) │ │ │ │ @@ -24688,31 +24688,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -24957,27 +24957,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ cmp r7, #248 @ 0xf8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r6, #20 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r4, r0, #18 │ │ │ │ + lsrs r4, r7, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r7, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r4, #10 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r6, #16 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r2, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (267cd4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -24987,19 +24987,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 252cd0 │ │ │ │ - lsrs r2, r5, #15 │ │ │ │ + lsrs r2, r4, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 267cf6 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -25477,23 +25477,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 268130 │ │ │ │ b.n 26802a │ │ │ │ nop │ │ │ │ - lsls r6, r5, #29 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r1, #27 │ │ │ │ + lsls r0, r0, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r4, r2, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 268ea0 │ │ │ │ @@ -26571,24 +26571,24 @@ │ │ │ │ b.n 26881c │ │ │ │ movs r6, #154 @ 0x9a │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #100 @ 0x64 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r2, r6, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #6 │ │ │ │ + lsls r6, r3, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r7, #1 │ │ │ │ + lsls r0, r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [r8, #-360] @ 0xfffffe98 │ │ │ │ - stc2 0, cr0, [ip], {90} @ 0x5a │ │ │ │ + stc2l 0, cr0, [r0, #-360] @ 0xfffffe98 │ │ │ │ + stc2l 0, cr0, [r4], {90} @ 0x5a │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26976c │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 268ede │ │ │ │ ldrb.w lr, [r6, #10] │ │ │ │ @@ -27686,46 +27686,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (269bc4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ - vst1.8 @ instruction: 0xf9c6005a │ │ │ │ - str.w r0, [ip, #90] @ 0x5a │ │ │ │ - @ instruction: 0xf672004c │ │ │ │ - @ instruction: 0xf68a004c │ │ │ │ - sbcs.w r0, sl, #90 @ 0x5a │ │ │ │ - vhadd.s q8, q6, q6 │ │ │ │ - vmla.i16 d0, d8, d4[1] │ │ │ │ - vqadd.s16 q0, q3, q5 │ │ │ │ - stc 0, cr0, [sl, #304]! @ 0x130 │ │ │ │ - mcr 0, 2, r0, cr14, cr10, {2} │ │ │ │ - ldc 0, cr0, [r4], #304 @ 0x130 │ │ │ │ - @ instruction: 0xebee004c │ │ │ │ - mrc 0, 1, r0, cr4, cr10, {2} │ │ │ │ - ldcl 0, cr0, [lr], #-304 @ 0xfffffed0 │ │ │ │ - rsbs r0, r4, ip, lsl #1 │ │ │ │ - mrc 0, 0, r0, cr12, cr10, {2} │ │ │ │ - mrrc 0, 4, r0, r2, cr12 │ │ │ │ - subs.w r0, ip, ip, lsl #1 │ │ │ │ - ldcl 0, cr0, [lr, #360] @ 0x168 │ │ │ │ - mrrc 0, 4, r0, r8, cr12 │ │ │ │ - rsbs r0, ip, ip, lsl #1 │ │ │ │ - stcl 0, cr0, [r6, #360] @ 0x168 │ │ │ │ - mrrc 0, 4, r0, sl, cr12 │ │ │ │ - ldc 0, cr0, [r0, #360]! @ 0x168 │ │ │ │ - adcs.w r0, r4, ip, lsl #1 │ │ │ │ - ldc 0, cr0, [sl, #360] @ 0x168 │ │ │ │ - adc.w r0, r0, ip, lsl #1 │ │ │ │ - adcs.w r0, r8, ip, lsl #1 │ │ │ │ - stc 0, cr0, [r4, #360] @ 0x168 │ │ │ │ - @ instruction: 0xeb28004c │ │ │ │ - stcl 0, cr0, [lr, #-360]! @ 0xfffffe98 │ │ │ │ - adds.w r0, r2, ip, lsl #1 │ │ │ │ + ldr??.w r0, [lr, #90] @ 0x5a │ │ │ │ + vst4.16 {d0-d3}, [r4 :64], sl │ │ │ │ + subw r0, sl, #2124 @ 0x84c │ │ │ │ + movt r0, #10316 @ 0x284c │ │ │ │ + subs.w r0, r2, #90 @ 0x5a │ │ │ │ + vext.8 q0, q2, q6, #0 │ │ │ │ + vmla.i16 d16, d0, d4[1] │ │ │ │ + vqadd.s8 q8, q7, q5 │ │ │ │ + stcl 0, cr0, [r2, #304]! @ 0x130 │ │ │ │ + mcr 0, 4, r0, cr6, cr10, {2} │ │ │ │ + stcl 0, cr0, [ip], #304 @ 0x130 │ │ │ │ + stc 0, cr0, [r6], #-304 @ 0xfffffed0 │ │ │ │ + mcr 0, 3, r0, cr12, cr10, {2} │ │ │ │ + ldc 0, cr0, [r6], #304 @ 0x130 │ │ │ │ + stc 0, cr0, [ip], {76} @ 0x4c │ │ │ │ + mrc 0, 2, r0, cr4, cr10, {2} │ │ │ │ + stc 0, cr0, [sl], {76} @ 0x4c │ │ │ │ + @ instruction: 0xebf4004c │ │ │ │ + mrc 0, 0, r0, cr6, cr10, {2} │ │ │ │ + ldc 0, cr0, [r0], {76} @ 0x4c │ │ │ │ + ldc 0, cr0, [r4], {76} @ 0x4c │ │ │ │ + ldcl 0, cr0, [lr, #360]! @ 0x168 │ │ │ │ + ldc 0, cr0, [r2], {76} @ 0x4c │ │ │ │ + stcl 0, cr0, [r8, #360]! @ 0x168 │ │ │ │ + @ instruction: 0xeb8c004c │ │ │ │ + ldcl 0, cr0, [r2, #360] @ 0x168 │ │ │ │ + sbcs.w r0, r8, ip, lsl #1 │ │ │ │ + @ instruction: 0xeb90004c │ │ │ │ + ldc 0, cr0, [ip, #360]! @ 0x168 │ │ │ │ + sbc.w r0, r0, ip, lsl #1 │ │ │ │ + stc 0, cr0, [r6, #360]! @ 0x168 │ │ │ │ + adc.w r0, sl, ip, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 269be2 │ │ │ │ ldrb.w lr, [r1, #4] │ │ │ │ @@ -28074,17 +28074,17 @@ │ │ │ │ ldr r1, [pc, #24] @ (269fd4 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 252cd0 │ │ │ │ - strd r0, r0, [ip, #-360]! @ 0x168 │ │ │ │ - strd r0, r0, [lr], #360 @ 0x168 │ │ │ │ - b.n 269edc │ │ │ │ + @ instruction: 0xe9a4005a │ │ │ │ + stmdb r6!, {r1, r3, r4, r6} │ │ │ │ + b.n 269f4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -28369,19 +28369,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26a340 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 269e40 │ │ │ │ + b.n 269eb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 26aa48 │ │ │ │ + b.n 26aab8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 26aa84 │ │ │ │ + b.n 26aaf4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 26a37e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -28445,17 +28445,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 252cd0 │ │ │ │ bl 267ca8 │ │ │ │ - b.n 269d88 │ │ │ │ + b.n 269df8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 26a8d4 │ │ │ │ + b.n 26a944 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -28587,17 +28587,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (26a558 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 252cd0 │ │ │ │ - b.n 26ac20 │ │ │ │ + b.n 26ac90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 26a76c │ │ │ │ + b.n 26a7dc │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -28786,21 +28786,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (26a780 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 252cd0 │ │ │ │ - b.n 26aaf4 │ │ │ │ + b.n 26ab64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 98 @ 0x62 │ │ │ │ + svc 154 @ 0x9a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 26aa0c │ │ │ │ + b.n 26aa7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #234 @ 0xea │ │ │ │ + svc 34 @ 0x22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -28915,21 +28915,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 26a8c2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -28960,15 +28960,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 26a948 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -28977,21 +28977,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -29085,24 +29085,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 26aabe │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -29169,22 +29169,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -29566,15 +29566,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 252cd0 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 26acbc │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 26b13a │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -29709,19 +29709,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 26ae82 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 26ae98 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - bhi.n 26b0fc │ │ │ │ + bhi.n 26b16c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 26b0f4 │ │ │ │ + bvc.n 26b164 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 26b240 │ │ │ │ + bvs.n 26b0b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ @ instruction: 0xf7c20076 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -30064,21 +30064,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (26b594 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 252cd0 │ │ │ │ - bcc.n 26b620 │ │ │ │ + bcc.n 26b490 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 26b56c │ │ │ │ + bne.n 26b5dc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcc.n 26b5f8 │ │ │ │ + bcc.n 26b668 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 26b544 │ │ │ │ + bne.n 26b5b4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -30176,17 +30176,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (26b6a8 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 252cd0 │ │ │ │ - bcs.n 26b6d4 │ │ │ │ + bcs.n 26b744 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -30277,17 +30277,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (26b7a8 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 252cd0 │ │ │ │ - bne.n 26b7d4 │ │ │ │ + bne.n 26b844 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -30478,20 +30478,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 252cd0 │ │ │ │ add.w r0, r6, #118 @ 0x76 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 26b958 │ │ │ │ + beq.n 26b9c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ vshr.s32 q8, q11, #4 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5!, {r1, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -30665,20 +30665,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 252cd0 │ │ │ │ mcr 0, 6, r0, cr12, cr6, {3} │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc 0, cr0, [r4, #472] @ 0x1d8 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -31303,23 +31303,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (26c2ec ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 252cd0 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r3!, {r4, r5, r7} │ │ │ │ + stmia r3!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (26c438 ) │ │ │ │ @@ -31444,27 +31444,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ b.n 26bfe0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 26bf34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r3, r4} │ │ │ │ + stmia r3!, {r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -31557,19 +31557,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -31666,23 +31666,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (26c6b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - it le │ │ │ │ - lslle r4, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r0!, {r4} │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r0!, {r3, r4, r5} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -31829,23 +31829,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x00d4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bkpt 0x00b8 │ │ │ │ + bkpt 0x00f0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x002a │ │ │ │ + bkpt 0x0062 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -31998,37 +31998,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (26ca08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ite cs │ │ │ │ - lslcs r2, r3, #1 │ │ │ │ - popcc {r1, r5, r6, pc} │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + itt vs │ │ │ │ + lslvs r2, r3, #1 │ │ │ │ + popvs {r1, r3, r4, r7, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - itee ne │ │ │ │ - lslne r2, r3, #1 │ │ │ │ - popeq {r2, r3, r4, r6, pc} │ │ │ │ - lsleq r4, r1, #1 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r2, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bkpt 0x00f4 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - pop {r1, r3, r4, r6, pc} │ │ │ │ + itet mi │ │ │ │ + lslmi r2, r3, #1 │ │ │ │ + poppl {r2, r4, r7, pc} │ │ │ │ + lslmi r4, r1, #1 │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + ite cs │ │ │ │ + lslcs r2, r3, #1 │ │ │ │ + popcc {r1, r4, r7, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bkpt 0x00de │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7} │ │ │ │ + itet ne │ │ │ │ + lslne r2, r3, #1 │ │ │ │ + popeq {r3, r4, pc} │ │ │ │ + lslne r4, r1, #1 │ │ │ │ + pop {r2, r4, r5, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -32210,21 +32210,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - revsh r2, r0 │ │ │ │ + revsh r2, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r2, r3, r5, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev16 r0, r2 │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -32303,15 +32303,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 26cc40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r6} │ │ │ │ + pop {r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 26cd0c │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32392,15 +32392,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 26cd4c │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 26ce5e │ │ │ │ + cbnz r4, 26ce6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 26ce18 │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32479,15 +32479,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bge.n 26ce54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r7 │ │ │ │ + hlt 0x0030 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bge.n 26cf20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32570,15 +32570,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bls.n 26cf6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 26d00c │ │ │ │ + cbnz r6, 26d01a │ │ │ │ lsls r2, r3, #1 │ │ │ │ bls.n 26d024 │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -32781,36 +32781,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -32863,15 +32863,15 @@ │ │ │ │ b.n 26d104 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 26d104 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -33007,23 +33007,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (26d4e8 ) │ │ │ │ ldr r0, [pc, #28] @ (26d4ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - cbz r6, 26d55c │ │ │ │ + push {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 26d50a │ │ │ │ + cbz r2, 26d518 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r4, 26d55e │ │ │ │ + push {r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 26d522 │ │ │ │ + sxth r6, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r2, 26d52e │ │ │ │ + sxth r2, r6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (26d7f8 ) │ │ │ │ @@ -33095,22 +33095,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 26d5ce │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -33138,28 +33138,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 26d64c │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -33316,23 +33316,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 26d84e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -33361,15 +33361,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 26d9d2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 26d9cc │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -33378,15 +33378,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -33594,29 +33594,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (26db74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #432 @ 0x1b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldmia r5, {r1, r5, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #624 @ 0x270 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #736 @ 0x2e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -33658,15 +33658,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -33687,15 +33687,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 26dcde │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -33832,25 +33832,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (26ddf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, sp, #608 @ 0x260 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, sp, #888 @ 0x378 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (26df7c ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -33884,15 +33884,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -34000,27 +34000,27 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #808 @ 0x328 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #328 @ (adr r7, 26e0dc ) │ │ │ │ + add r7, pc, #552 @ (adr r7, 26e1bc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r1, sp, #240 @ 0xf0 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #248 @ (adr r7, 26e098 ) │ │ │ │ + add r7, pc, #472 @ (adr r7, 26e178 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #360 @ (adr r7, 26e10c ) │ │ │ │ + add r7, pc, #584 @ (adr r7, 26e1ec ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 26e59c │ │ │ │ @@ -34080,15 +34080,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 26e0a2 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -34548,41 +34548,41 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldmia r1!, {r3, r4} │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r3, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r3, pc, #952 @ (adr r3, 26e964 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 26e644 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #256 @ (adr r3, 26e6b0 ) │ │ │ │ + add r3, pc, #480 @ (adr r3, 26e790 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, pc, #560 @ (adr r1, 26e7e4 ) │ │ │ │ + add r1, pc, #784 @ (adr r1, 26e8c4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 26e8b0 ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 26e990 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #768 @ (adr r1, 26e8bc ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 26e99c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, pc, #880 @ (adr r1, 26e930 ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 26e610 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #480 @ (adr r3, 26e7a4 ) │ │ │ │ + add r3, pc, #704 @ (adr r3, 26e884 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #112 @ (adr r1, 26e638 ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 26e718 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #232 @ (adr r3, 26e6b4 ) │ │ │ │ + add r3, pc, #456 @ (adr r3, 26e794 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #96 @ (adr r2, 26e630 ) │ │ │ │ + add r2, pc, #320 @ (adr r2, 26e710 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 26e93c ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 26e61c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #120 @ (adr r3, 26e650 ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 26e730 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #784 @ (adr r0, 26e8ec ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 26e9cc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, pc, #296 @ (adr r2, 26e708 ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 26e7e8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0026e5e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -34612,19 +34612,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26e644 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #504 @ (adr r2, 26e838 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 26e918 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #512 @ (adr r0, 26e844 ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 26e924 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, pc, #624 @ (adr r0, 26e8b8 ) │ │ │ │ + add r0, pc, #848 @ (adr r0, 26e998 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0026e648 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -35090,19 +35090,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (26eaa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0026eaa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -35742,15 +35742,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb81c │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xb786 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0026f184 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -35826,15 +35826,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb738 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xb6a6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0026f264 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 261980 │ │ │ │ @@ -36126,15 +36126,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 26f5f0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -36791,49 +36791,49 @@ │ │ │ │ ... │ │ │ │ push {r1, r3, r4} │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r2, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r5, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r1, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r7, #26] │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r4, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r0, #30] │ │ │ │ + ldrh r2, [r7, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r0, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #18] │ │ │ │ + ldrh r0, [r1, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0026fc6c : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 26fd48 │ │ │ │ @@ -37123,15 +37123,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #912 @ 0x390 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #12] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, sp, #336 @ 0x150 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0026ffb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -37197,15 +37197,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 27010e │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -37856,49 +37856,49 @@ │ │ │ │ ... │ │ │ │ add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #152 @ (adr r7, 2707c4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #16] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r7, #16] │ │ │ │ + strh r4, [r6, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r2, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r6, #31] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r7, #29] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r3, #29] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00270774 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -38010,35 +38010,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -39016,23 +39016,23 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #280 @ (adr r1, 271530 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r6, #16] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r5, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r2, #16] │ │ │ │ + strb r0, [r1, #17] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 271456 │ │ │ │ @@ -39106,39 +39106,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (271524 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 252cd0 │ │ │ │ - strb r0, [r6, #16] │ │ │ │ + strb r0, [r5, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r1, #7] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r0, #16] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, #10] │ │ │ │ + strb r0, [r7, #10] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r0, #8] │ │ │ │ + strb r4, [r7, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r5, #15] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r3, #15] │ │ │ │ + strb r0, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r7, #5] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r0, #15] │ │ │ │ + strb r4, [r7, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00271528 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39265,35 +39265,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -40249,41 +40249,41 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 2718b6 │ │ │ │ nop │ │ │ │ str r3, [sp, #608] @ 0x260 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r3, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r0, [r0, #0] │ │ │ │ + strb r0, [r7, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2724e2 │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 27250a │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -40851,51 +40851,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (2728cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r2, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r2, #28] │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r4, #4] │ │ │ │ + str r4, [r3, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r2, #12] │ │ │ │ + str r6, [r1, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ + ldrsh r0, [r1, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r1, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r1, #8] │ │ │ │ + str r4, [r0, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + str r4, [r5, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r3, r0] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r4, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r1, #4] │ │ │ │ + str r4, [r0, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r6, r7] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r6, #0] │ │ │ │ + str r6, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r3, r7] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r6, r7] │ │ │ │ + ldrsh r4, [r5, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002728d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -41011,15 +41011,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 272a66 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -42008,29 +42008,29 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #31] │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrsb r0, [r2, r0] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r6, r6] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r4, r5] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r3, r6] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r4, r6] │ │ │ │ + strh r0, [r3, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r7, r6] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -42414,45 +42414,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2739fc ) │ │ │ │ ldr r0, [pc, #72] @ (273a00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #472] @ (273ba0 ) │ │ │ │ + ldr r7, [pc, #696] @ (273c80 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #336] @ (273b1c ) │ │ │ │ + ldr r6, [pc, #560] @ (273bfc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #88] @ (273a28 ) │ │ │ │ + ldr r5, [pc, #312] @ (273b08 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #376] @ (273b4c ) │ │ │ │ + ldr r7, [pc, #600] @ (273c2c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #8] @ (2739e0 ) │ │ │ │ + ldr r5, [pc, #232] @ (273ac0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #216] @ (273ab4 ) │ │ │ │ + ldr r7, [pc, #440] @ (273b94 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #704] @ (273ca0 ) │ │ │ │ + ldr r5, [pc, #928] @ (273d80 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #208] @ (273ab4 ) │ │ │ │ + ldr r5, [pc, #432] @ (273b94 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #120] @ (273a60 ) │ │ │ │ + ldr r7, [pc, #344] @ (273b40 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #776] @ (273cf4 ) │ │ │ │ + ldr r4, [pc, #1000] @ (273dd4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #40] @ (273a18 ) │ │ │ │ + ldr r7, [pc, #264] @ (273af8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #704] @ (273cb4 ) │ │ │ │ + ldr r4, [pc, #928] @ (273d94 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #800] @ (273d18 ) │ │ │ │ + ldr r5, [pc, #0] @ (2739f8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #984] @ (273dd4 ) │ │ │ │ + ldr r7, [pc, #184] @ (273ab4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #624] @ (273c70 ) │ │ │ │ + ldr r4, [pc, #848] @ (273d50 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #136] @ (273a8c ) │ │ │ │ + ldr r6, [pc, #360] @ (273b6c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00273a04 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -42589,15 +42589,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 273bce │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -43579,29 +43579,29 @@ │ │ │ │ b.n 2744ba │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r8, r7 │ │ │ │ + add r8, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - negs r4, r3 │ │ │ │ + cmp r4, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, sp │ │ │ │ + add sl, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics r4, r7 │ │ │ │ + mvns r4, r6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - tst r2, r1 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, r8 │ │ │ │ + add r6, pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - negs r0, r1 │ │ │ │ + cmp r0, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - negs r4, r4 │ │ │ │ + cmp r4, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -43990,45 +43990,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (274b64 ) │ │ │ │ ldr r0, [pc, #72] @ (274b68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - subs r6, #14 │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r6, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + subs r4, #128 @ 0x80 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r4, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #182 @ 0xb6 │ │ │ │ + subs r5, #238 @ 0xee │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #146 @ 0x92 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r3, #108 @ 0x6c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, #186 @ 0xba │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00274b6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -44151,15 +44151,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 274d26 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -45153,29 +45153,29 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r1, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #208 @ 0xd0 │ │ │ │ + adds r1, #8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r0, #200 @ 0xc8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #200 @ 0xc8 │ │ │ │ + adds r3, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #202 @ 0xca │ │ │ │ + adds r1, #2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #230 @ 0xe6 │ │ │ │ + adds r1, #30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 27510e │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -45554,45 +45554,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (275d40 ) │ │ │ │ ldr r0, [pc, #72] @ (275d44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - cmp r4, #52 @ 0x34 │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r1, #212 @ 0xd4 │ │ │ │ + cmp r2, #12 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #82 @ 0x52 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #24 │ │ │ │ + cmp r2, #80 @ 0x50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r4, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #168 @ 0xa8 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #218 @ 0xda │ │ │ │ + cmp r4, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ + cmp r1, #182 @ 0xb6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r4, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #244 @ 0xf4 │ │ │ │ + cmp r3, #44 @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00275d48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -46015,15 +46015,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - movs r7, #124 @ 0x7c │ │ │ │ + movs r7, #180 @ 0xb4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0x479e │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ mov lr, r8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -46144,15 +46144,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 2763e6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -47132,29 +47132,29 @@ │ │ │ │ nop │ │ │ │ mov r4, lr │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ + movs r0, #132 @ 0x84 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + subs r0, r5, #0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r0, #1 │ │ │ │ + adds r0, r7, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + subs r0, r3, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, r3, #0 │ │ │ │ + adds r4, r2, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r3, r0 │ │ │ │ + subs r6, r2, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r2, r7, r0 │ │ │ │ + subs r2, r6, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 2769c8 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 2767c8 │ │ │ │ @@ -47522,45 +47522,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (277390 ) │ │ │ │ ldr r0, [pc, #72] @ (277394 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - asrs r2, r4, #23 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r0, #19 │ │ │ │ + asrs r0, r7, #19 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r7, #17 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r2, #13 │ │ │ │ + asrs r6, r1, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r6, #19 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r3, #12 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r0, #12 │ │ │ │ + asrs r6, r7, #12 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00277398 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -47742,35 +47742,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -50165,29 +50165,29 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 278b08 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r7, #8 │ │ │ │ + lsls r2, r6, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #14 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r6, #8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r2, #16 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r2, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r6, #8 │ │ │ │ + lsls r4, r5, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -50337,30 +50337,30 @@ │ │ │ │ ldr r1, [pc, #72] @ (279248 ) │ │ │ │ ldr r0, [pc, #72] @ (27924c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf7200059 │ │ │ │ - @ instruction: 0xf4c4004b │ │ │ │ - @ instruction: 0xf7080059 │ │ │ │ - @ instruction: 0xf582004b │ │ │ │ - add.w r0, r6, #13303808 @ 0xcb0000 │ │ │ │ - @ instruction: 0xf6ee0059 │ │ │ │ - rsb r0, ip, #13303808 @ 0xcb0000 │ │ │ │ - eor.w r0, lr, #13303808 @ 0xcb0000 │ │ │ │ - @ instruction: 0xf6d40059 │ │ │ │ - orns r0, sl, #13303808 @ 0xcb0000 │ │ │ │ - eors.w r0, r2, #13303808 @ 0xcb0000 │ │ │ │ - @ instruction: 0xf6be0059 │ │ │ │ - orn r0, r2, #13303808 @ 0xcb0000 │ │ │ │ - subw r0, sl, #2137 @ 0x859 │ │ │ │ - orrs.w r0, r0, #13303808 @ 0xcb0000 │ │ │ │ - rsbs r0, r6, #13303808 @ 0xcb0000 │ │ │ │ + @ instruction: 0xf7580059 │ │ │ │ + @ instruction: 0xf4fc004b │ │ │ │ + @ instruction: 0xf7400059 │ │ │ │ + subs.w r0, sl, #13303808 @ 0xcb0000 │ │ │ │ + @ instruction: 0xf53e004b │ │ │ │ + @ instruction: 0xf7260059 │ │ │ │ + addw r0, r4, #2123 @ 0x84b │ │ │ │ + @ instruction: 0xf4c6004b │ │ │ │ + @ instruction: 0xf70c0059 │ │ │ │ + @ instruction: 0xf4b2004b │ │ │ │ + @ instruction: 0xf4ca004b │ │ │ │ + @ instruction: 0xf6f60059 │ │ │ │ + eors.w r0, sl, #13303808 @ 0xcb0000 │ │ │ │ + @ instruction: 0xf6e20059 │ │ │ │ + eor.w r0, r8, #13303808 @ 0xcb0000 │ │ │ │ + addw r0, lr, #2123 @ 0x84b │ │ │ │ │ │ │ │ 00279250 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -50439,15 +50439,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r6, #25 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf63c0059 │ │ │ │ + @ instruction: 0xf6740059 │ │ │ │ asrs r2, r2, #23 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00279340 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ @@ -50730,15 +50730,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r6, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2f60059 │ │ │ │ + ssat r0, #26, lr, asr #1 │ │ │ │ asrs r4, r4, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00279668 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -50820,15 +50820,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -50849,15 +50849,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27994c │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -51587,35 +51587,35 @@ │ │ │ │ nop │ │ │ │ asrs r0, r2, #9 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - stcl 0, cr0, [r6, #-356]! @ 0xfffffe9c │ │ │ │ - stc 0, cr0, [ip], {75} @ 0x4b │ │ │ │ - add.w r0, r4, fp, lsl #1 │ │ │ │ - stc 0, cr0, [r6, #-356] @ 0xfffffe9c │ │ │ │ - @ instruction: 0xeaac004b │ │ │ │ - pkhbt r0, r4, fp, lsl #1 │ │ │ │ - orr.w r0, r0, r9, lsr #1 │ │ │ │ - strex r0, r0, [r2, #300] @ 0x12c │ │ │ │ - @ instruction: 0xe85e004b │ │ │ │ - strd r0, r0, [r4, #356]! @ 0x164 │ │ │ │ - b.n 279e80 │ │ │ │ + ldc 0, cr0, [lr, #356] @ 0x164 │ │ │ │ + mcrr 0, 4, r0, r4, cr11 │ │ │ │ + @ instruction: 0xeb3c004b │ │ │ │ + ldc 0, cr0, [lr, #-356]! @ 0xfffffe9c │ │ │ │ + @ instruction: 0xeae4004b │ │ │ │ + @ instruction: 0xeafc004b │ │ │ │ + orns r0, r8, r9, lsr #1 │ │ │ │ + ldrd r0, r0, [sl], #-300 @ 0x12c │ │ │ │ + ldmia.w r6, {r0, r1, r3, r6} │ │ │ │ + ands.w r0, ip, r9, lsr #1 │ │ │ │ + b.n 279ef0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe9b40059 │ │ │ │ - @ instruction: 0xe82e004b │ │ │ │ - b.n 279ee0 │ │ │ │ + strd r0, r0, [ip, #356]! @ 0x164 │ │ │ │ + strd r0, r0, [r6], #-300 @ 0x12c │ │ │ │ + b.n 279f50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe9940059 │ │ │ │ - b.n 279df4 │ │ │ │ + strd r0, r0, [ip, #356] @ 0x164 │ │ │ │ + b.n 279e64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe9820059 │ │ │ │ - b.n 279dd8 │ │ │ │ + @ instruction: 0xe9ba0059 │ │ │ │ + b.n 279e48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00279f8c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -51751,25 +51751,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27a116 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -51797,36 +51797,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27a192 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 27a498 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -51900,21 +51900,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27a2d8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -51944,31 +51944,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27a35e │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -53160,49 +53160,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r5, #11 │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - svc 0 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 27af98 │ │ │ │ + ble.n 27b008 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 27af8c │ │ │ │ + bgt.n 27affc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 27b140 │ │ │ │ + bge.n 27afb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 27b148 │ │ │ │ + bhi.n 27afb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 27af84 │ │ │ │ + bhi.n 27aff4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 27b044 │ │ │ │ + bls.n 27b0b4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 27b13c │ │ │ │ + bvc.n 27afac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 27b048 │ │ │ │ + bvc.n 27b0b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 27b020 │ │ │ │ + bls.n 27b090 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 27b16c │ │ │ │ + bvs.n 27afdc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 27afc4 │ │ │ │ + bhi.n 27b034 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 27b110 │ │ │ │ + bvs.n 27af80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 27afa4 │ │ │ │ + bhi.n 27b014 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 27b0f0 │ │ │ │ + bvs.n 27b160 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 27b180 │ │ │ │ + bhi.n 27aff0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 27b0d0 │ │ │ │ + bvs.n 27b140 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 27b104 │ │ │ │ + bvs.n 27b174 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027b08c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53337,24 +53337,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27b226 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -53383,15 +53383,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27b2aa │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 27b5c0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -53399,22 +53399,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -53490,21 +53490,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27b3ec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -53535,33 +53535,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27b478 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ vldr d7, [pc, #328] @ 27b5c0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -53747,19 +53747,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 26a400 │ │ │ │ mov r1, r0 │ │ │ │ b.n 27b586 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 27b5cc │ │ │ │ + bcs.n 27b63c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 27b71c │ │ │ │ + bne.n 27b78c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 27b710 │ │ │ │ + beq.n 27b780 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027b6a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -53838,15 +53838,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf21c0075 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 27b760 │ │ │ │ + bcs.n 27b7d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ sbcs.w r0, lr, #117 @ 0x75 │ │ │ │ │ │ │ │ 0027b794 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53929,15 +53929,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf1280075 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 27b85c │ │ │ │ + bne.n 27b8cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ eor.w r0, r0, #117 @ 0x75 │ │ │ │ │ │ │ │ 0027b88c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -54021,15 +54021,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bic.w r0, r8, #117 @ 0x75 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + beq.n 27b9b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ vshr.s8 q0, , #4 │ │ │ │ │ │ │ │ 0027b988 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -54361,20 +54361,20 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 27bc70 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldc 0, cr0, [r2], #468 @ 0x1d4 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldc 0, cr0, [r2], #-468 @ 0xfffffe2c │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0027bd00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54459,20 +54459,20 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 27bd60 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rsb r0, r2, r5, ror #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xeb3a0075 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0027bdf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54558,17 +54558,17 @@ │ │ │ │ ldrb.w r5, [sp, #1] │ │ │ │ b.n 27be5c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeac80075 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r7} │ │ │ │ + ldmia r2, {r1, r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ orr.w r0, r4, r5, ror #1 │ │ │ │ │ │ │ │ 0027bef4 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ tst.w r2, #254 @ 0xfe │ │ │ │ @@ -54680,17 +54680,17 @@ │ │ │ │ ldrb.w r3, [sp] │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 27bf9e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xe9840075 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb r6, {r0, r2, r4, r5, r6} │ │ │ │ │ │ │ │ 0027c034 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54764,19 +54764,19 @@ │ │ │ │ bl 26c58c │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 27c090 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia.w lr, {r0, r2, r4, r5, r6} │ │ │ │ - ldmia r0!, {r3, r4, r6} │ │ │ │ + ldmia r0!, {r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xe8140075 │ │ │ │ │ │ │ │ 0027c114 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54850,17 +54850,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 27c174 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ b.n 27c13c │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r2, r4, r5} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 27c054 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027c1f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54938,17 +54938,17 @@ │ │ │ │ b.n 27c254 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27c064 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 27bf6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027c2dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55025,17 +55025,17 @@ │ │ │ │ b.n 27c33c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27bf78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 27be90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027c3c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55113,19 +55113,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 27c41c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27be98 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r2} │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 27bdb8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027c4a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55226,17 +55226,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 27c594 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ b.n 27bdf0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 27cc9c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027c5c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55340,17 +55340,17 @@ │ │ │ │ b.n 27c6be │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27ccd4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 27cb70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027c6f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55430,15 +55430,15 @@ │ │ │ │ b.n 27c772 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27cb64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 27ca6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027c7d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55520,15 +55520,15 @@ │ │ │ │ b.n 27c862 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27ca8c │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ + stmia r0!, {r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 27c97c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027c8c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55650,23 +55650,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ svc 252 @ 0xfc │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - itt cs │ │ │ │ - lslcs r1, r3, #1 │ │ │ │ - svccs 50 @ 0x32 │ │ │ │ + itt pl │ │ │ │ + lslpl r1, r3, #1 │ │ │ │ + svcpl 50 @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bkpt 0x00ac │ │ │ │ + bkpt 0x00e4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r3, r6, r7} │ │ │ │ + pop {r1, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027ca28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -55788,23 +55788,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ udf #152 @ 0x98 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r6, r7, pc} │ │ │ │ + pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ble.n 27cb0c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - pop {r2, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r6, 27cbdc │ │ │ │ + cbnz r6, 27cbea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r2, 27cbe8 │ │ │ │ + cbnz r2, 27cbf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027cb90 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55898,19 +55898,19 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ble.n 27ccc0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 27cc50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - pop {r3, r4, r5} │ │ │ │ + pop {r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rev r2, r7 │ │ │ │ + rev16 r2, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rev16 r6, r2 │ │ │ │ + hlt 0x000e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027cc98 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55988,15 +55988,15 @@ │ │ │ │ b.n 27cd16 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 27cdc0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 27cdec │ │ │ │ + pop {r2, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ blt.n 27ccc8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027cd78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56078,15 +56078,15 @@ │ │ │ │ b.n 27ce06 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 27cee8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 27cea4 │ │ │ │ + cbnz r4, 27ceb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bge.n 27cdd8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ce68 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56161,15 +56161,15 @@ │ │ │ │ b.n 27ced4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 27cfe0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r1 │ │ │ │ + rev16 r0, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bls.n 27cf0c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027cf38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56263,23 +56263,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 252cd0 │ │ │ │ bls.n 27cf40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 27d042 │ │ │ │ + cbnz r2, 27d050 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 27d038 │ │ │ │ + cbnz r0, 27d046 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bls.n 27d058 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027d044 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56371,23 +56371,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ bhi.n 27d234 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb82e │ │ │ │ + @ instruction: 0xb866 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + @ instruction: 0xb82c │ │ │ │ lsls r1, r3, #1 │ │ │ │ bhi.n 27d14c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027d150 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56480,25 +56480,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 252cd0 │ │ │ │ bvc.n 27d330 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb774 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6e2 │ │ │ │ + @ instruction: 0xb71a │ │ │ │ lsls r1, r3, #1 │ │ │ │ bvs.n 27d228 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r4} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027d264 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56590,23 +56590,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 252cd0 │ │ │ │ bvs.n 27d414 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + @ instruction: 0xb646 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60c │ │ │ │ lsls r1, r3, #1 │ │ │ │ bpl.n 27d330 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - push {r1, r2, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 27d3b2 │ │ │ │ + cbz r2, 27d3c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027d370 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56695,21 +56695,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 252cd0 │ │ │ │ bpl.n 27d500 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - push {lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ bmi.n 27d41c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - push {r1, r5, r6} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxth r6, r0 │ │ │ │ + sxth r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027d470 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56803,19 +56803,19 @@ │ │ │ │ nop │ │ │ │ bmi.n 27d5dc │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 27d548 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cbz r6, 27d5d0 │ │ │ │ + cbz r6, 27d5de │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 27d5c8 │ │ │ │ + cbz r0, 27d5d6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 27d574 │ │ │ │ + cbz r4, 27d582 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027d574 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56882,15 +56882,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bcc.n 27d6c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 27d674 │ │ │ │ + cbz r4, 27d682 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcs.n 27d610 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027d638 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56958,15 +56958,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsubl.u , d31, d10 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r0 │ │ │ │ + sxtb r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcs.n 27d748 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027d6f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57034,15 +57034,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bne.n 27d740 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 27d7d4 │ │ │ │ + cbz r0, 27d7e2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bne.n 27d888 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027d7b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57109,15 +57109,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ bne.n 27d880 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ beq.n 27d7c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027d878 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57185,15 +57185,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmla.i , , d10[0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #0 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r7, {r3, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027d938 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57261,15 +57261,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldmia r7, {r1, r3, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #256 @ 0x100 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r7!, {r3, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027d9f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57336,15 +57336,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldmia r6, {r1, r3, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ + add r6, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r6, {r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027dab8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57410,15 +57410,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vraddhn.i d20, , q4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + add r6, sp, #48 @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldmia r5, {r3, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027db78 : │ │ │ │ @@ -57486,15 +57486,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #80 @ 0x50 │ │ │ │ + add r5, sp, #304 @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r5, {r3, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027dc38 : │ │ │ │ @@ -57559,15 +57559,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r4, {r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldmia r4!, {r3, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027dcf0 : │ │ │ │ @@ -57637,15 +57637,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #544 @ 0x220 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r3!, {r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ddb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57713,15 +57713,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffcb12 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r3, sp, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r2!, {r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027de70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57789,15 +57789,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #32 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027df30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57864,15 +57864,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldmia r1, {r1, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r1!, {r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027dff0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57935,15 +57935,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e0a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58006,15 +58006,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #856 @ (adr r7, 27e4b0 ) │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r7!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e15c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58076,15 +58076,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #120 @ (adr r7, 27e284 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 27e364 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r7!, {} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e210 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58144,15 +58144,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #424 @ (adr r6, 27e464 ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 27e544 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r6!, {r2, r3, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e2c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58215,15 +58215,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r1} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #744 @ (adr r5, 27e65c ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 27e73c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r5!, {r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e378 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58285,15 +58285,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r3, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #8 @ (adr r5, 27e430 ) │ │ │ │ + add r5, pc, #232 @ (adr r5, 27e510 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e42c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58353,15 +58353,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #312 @ (adr r4, 27e610 ) │ │ │ │ + add r4, pc, #536 @ (adr r4, 27e6f0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r4!, {r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e4dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58424,15 +58424,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r3, pc, #696 @ (adr r3, 27e84c ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 27e92c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e59c : │ │ │ │ @@ -58494,15 +58494,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r2, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r2, pc, #952 @ (adr r2, 27ea04 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 27e6e4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e654 : │ │ │ │ @@ -58564,15 +58564,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r2, pc, #216 @ (adr r2, 27e7dc ) │ │ │ │ + add r2, pc, #440 @ (adr r2, 27e8bc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e70c : │ │ │ │ @@ -58641,15 +58641,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #528 @ (adr r1, 27e9e4 ) │ │ │ │ + add r1, pc, #752 @ (adr r1, 27eac4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r1!, {r2, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e7d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58714,15 +58714,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #736 @ (adr r0, 27eb7c ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 27ec5c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r0!, {r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027e8a0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58858,19 +58858,19 @@ │ │ │ │ nop │ │ │ │ itt ls │ │ │ │ lslls r5, r6, #1 │ │ │ │ addls r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ittt mi │ │ │ │ lslmi r5, r6, #1 │ │ │ │ - ldrmi r6, [sp, #712] @ 0x2c8 │ │ │ │ + ldrmi r6, [sp, #936] @ 0x3a8 │ │ │ │ lslmi r1, r3, #1 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027ea20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58951,19 +58951,19 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bkpt 0x00a4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x004a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027eb14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59027,15 +59027,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffbda8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {r1, r2, r3, r6, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ebd8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59099,15 +59099,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ pop {r2, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {r1, r3, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ec98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59171,15 +59171,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ pop {r2, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r2, 27edca │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ed58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59244,15 +59244,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d27, {d15-d18}, d20 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r2, 27ee5a │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ee18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59316,15 +59316,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ hlt 0x0024 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r3, #1 │ │ │ │ rev16 r2, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027eed8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59388,15 +59388,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cbnz r4, 27efc4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r2, 27efba │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ef98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59463,15 +59463,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d27, {d15-d16}, d24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb8c4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f060 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59538,15 +59538,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xb860 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb7fc │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f128 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59610,15 +59610,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xb798 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb734 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f1e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59685,15 +59685,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb6da │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r3, #1 │ │ │ │ setend be │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f2b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59758,15 +59758,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb60e │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r2, r3, r7, lr} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f37c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59899,19 +59899,19 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ push {r3, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027f4ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -59991,19 +59991,19 @@ │ │ │ │ nop │ │ │ │ cbz r0, 27f63e │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 27f630 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0027f5dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -60064,15 +60064,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ uxtb r6, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #632] @ 0x278 │ │ │ │ + str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ uxth r2, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f690 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60135,15 +60135,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ sxth r2, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r0, 27f77a │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f748 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60205,15 +60205,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 27f80e │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r4, 27f800 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f7fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60273,15 +60273,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add sp, #384 @ 0x180 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f8ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60347,15 +60347,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r7, sp, #728 @ 0x2d8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027f970 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60420,15 +60420,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqrdmlsh.s q13, , d12[0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, sp, #968 @ 0x3c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027fa30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60492,15 +60492,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r6, sp, #560 @ 0x230 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027faf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60564,15 +60564,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r5, sp, #816 @ 0x330 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027fbb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60627,15 +60627,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, sp, #744 @ 0x2e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027fc50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60690,15 +60690,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #432 @ 0x1b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #32] │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, sp, #104 @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027fcf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60762,15 +60762,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #840 @ 0x348 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #28] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027fda0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60833,15 +60833,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #22] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, sp, #800 @ 0x320 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027fe50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60904,15 +60904,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #16] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ff00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60973,15 +60973,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r1, sp, #776 @ 0x308 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r6, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0027ffb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61044,15 +61044,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #6] │ │ │ │ + ldrh r0, [r0, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, sp, #736 @ 0x2e0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280060 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61115,15 +61115,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #392 @ 0x188 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, sp, #32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280110 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61184,15 +61184,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r7, pc, #712 @ (adr r7, 28047c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #58] @ 0x3a │ │ │ │ + strh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r7, pc, #352 @ (adr r7, 280320 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002801c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61253,15 +61253,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #54] @ 0x36 │ │ │ │ + strh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, pc, #960 @ (adr r6, 28062c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r6, pc, #672 @ (adr r6, 280510 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280270 : │ │ │ │ @@ -61324,15 +61324,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, pc, #256 @ (adr r6, 28041c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r5, pc, #992 @ (adr r5, 280700 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280320 : │ │ │ │ @@ -61391,15 +61391,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #576 @ (adr r5, 280604 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r5, pc, #288 @ (adr r5, 2804e8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002803c8 : │ │ │ │ @@ -61465,15 +61465,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #1000 @ (adr r4, 280854 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, pc, #640 @ (adr r4, 2806f8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280478 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61536,15 +61536,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #296 @ (adr r4, 280644 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #32] │ │ │ │ + strh r0, [r7, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, pc, #960 @ (adr r3, 2808e8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280528 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61607,15 +61607,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #616 @ (adr r3, 280834 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #26] │ │ │ │ + strh r0, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, pc, #256 @ (adr r3, 2806d8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002805d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61676,15 +61676,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r2, pc, #936 @ (adr r2, 280a24 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, pc, #576 @ (adr r2, 2808c8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280688 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61744,15 +61744,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, pc, #232 @ (adr r2, 28080c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r1, pc, #904 @ (adr r1, 280ab8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280730 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61811,15 +61811,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #584 @ (adr r1, 280a14 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r0, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r1, pc, #224 @ (adr r1, 2808b8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002807d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61878,15 +61878,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #936 @ (adr r0, 280c1c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #4] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #576 @ (adr r0, 280ac0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280880 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61944,15 +61944,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #264 @ (adr r0, 280a24 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #31] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280928 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62011,15 +62011,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + ldrb r2, [r1, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002809d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62078,15 +62078,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r4, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280a78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62144,15 +62144,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280b20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62211,15 +62211,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r4, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280bd0 : │ │ │ │ @@ -62278,15 +62278,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r6, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280c7c : │ │ │ │ @@ -62344,15 +62344,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r0, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280d28 : │ │ │ │ @@ -62418,15 +62418,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #13] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280de8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62489,15 +62489,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r4, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280ea8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62608,15 +62608,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00280fe0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62675,15 +62675,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281090 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62741,15 +62741,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r7, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281140 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62809,15 +62809,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #28] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002811f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62876,15 +62876,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r7, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002812a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62942,15 +62942,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r5, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281350 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63012,15 +63012,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + strb r2, [r4, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281408 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63082,15 +63082,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002814c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63148,15 +63148,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281570 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63220,15 +63220,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281630 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63291,15 +63291,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002816f0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63410,15 +63410,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281818 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63477,15 +63477,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + strb r2, [r3, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002818c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63544,15 +63544,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + ldr r2, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281968 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63610,15 +63610,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #112] @ 0x70 │ │ │ │ + ldr r2, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281a10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63679,15 +63679,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281ac0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63747,15 +63747,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281b70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63814,15 +63814,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #80] @ 0x50 │ │ │ │ + ldr r0, [r7, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281c20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63880,15 +63880,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281cd0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63983,15 +63983,15 @@ │ │ │ │ b.n 281dac │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r4, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281de8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64086,15 +64086,15 @@ │ │ │ │ b.n 281ec2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r1, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00281efc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64189,15 +64189,15 @@ │ │ │ │ b.n 281fd6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r0, #14] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r6, [r6, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00282010 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64281,15 +64281,15 @@ │ │ │ │ bne.n 282062 │ │ │ │ b.n 2820d2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r7, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028210c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64372,15 +64372,15 @@ │ │ │ │ b.n 2821c6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #112] @ 0x70 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00282200 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64463,15 +64463,15 @@ │ │ │ │ b.n 2822ba │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002822f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64554,15 +64554,15 @@ │ │ │ │ b.n 2823ae │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #84] @ 0x54 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002823e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64581,15 +64581,15 @@ │ │ │ │ cbnz r2, 282456 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 282456 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 282456 │ │ │ │ - bl 7377f4 │ │ │ │ + bl 73782c │ │ │ │ ldr r2, [pc, #240] @ (282524 ) │ │ │ │ ldr r3, [pc, #236] @ (282520 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64668,15 +64668,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r6, #56] @ 0x38 │ │ │ │ + str r4, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0028252c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 2823e8 │ │ │ │ @@ -64706,15 +64706,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2825aa │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2825aa │ │ │ │ - bl 7377f4 │ │ │ │ + bl 73782c │ │ │ │ ldr r2, [pc, #204] @ (282654 ) │ │ │ │ ldr r3, [pc, #200] @ (282650 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64783,15 +64783,15 @@ │ │ │ │ nop │ │ │ │ strh r4, [r7, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0028265c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64882,15 +64882,15 @@ │ │ │ │ nop │ │ │ │ strh r0, [r5, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00282768 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64981,15 +64981,15 @@ │ │ │ │ nop │ │ │ │ strh r4, [r3, #10] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r4, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00282874 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65006,15 +65006,15 @@ │ │ │ │ cbnz r2, 2828e0 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2828e0 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2828e0 │ │ │ │ - bl 7375f8 │ │ │ │ + bl 737630 │ │ │ │ ldr r2, [pc, #244] @ (2829b4 ) │ │ │ │ ldr r3, [pc, #240] @ (2829b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65096,15 +65096,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r1, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrsh r2, [r5, r4] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002829bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65211,15 +65211,15 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #27] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r4, [r5, r7] │ │ │ │ + ldrsh r4, [r4, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00282afc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65326,15 +65326,15 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #23] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r4, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00282c3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65350,15 +65350,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 282ca0 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 282ca0 │ │ │ │ - bl 7375f8 │ │ │ │ + bl 737630 │ │ │ │ ldr r2, [pc, #208] @ (282d50 ) │ │ │ │ ldr r3, [pc, #204] @ (282d4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65430,15 +65430,15 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #17] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00282d58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65533,15 +65533,15 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #13] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #13] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r4, [r7, r1] │ │ │ │ + ldrh r4, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00282e6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65636,15 +65636,15 @@ │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #9] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00282f80 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65737,15 +65737,15 @@ │ │ │ │ b.n 28305c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, r2] │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r6, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00283098 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -66372,15 +66372,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2836b0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r2, #9] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r0, #7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00283760 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66451,15 +66451,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2837ce │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r4, #5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r5, #3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028383c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66530,15 +66530,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2838aa │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #992] @ (283cf4 ) │ │ │ │ + str r0, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r4, [r1, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00283918 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66608,15 +66608,15 @@ │ │ │ │ b.n 283958 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #152] @ (283a80 ) │ │ │ │ + ldr r7, [pc, #376] @ (283b60 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002839ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66675,15 +66675,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r2, #108] @ 0x6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #416] @ (283c38 ) │ │ │ │ + ldr r6, [pc, #640] @ (283d18 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00283a9c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66742,15 +66742,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r4, #96] @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #736] @ (283e28 ) │ │ │ │ + ldr r5, [pc, #960] @ (283f08 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00283b4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66809,15 +66809,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, #84] @ 0x54 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #32] @ (283c18 ) │ │ │ │ + ldr r5, [pc, #256] @ (283cf8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00283bfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66835,15 +66835,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 283c5e │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 283c5e │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 283c5e │ │ │ │ - bl 7377e4 │ │ │ │ + bl 73781c │ │ │ │ ldr r2, [pc, #184] @ (283cf4 ) │ │ │ │ ldr r3, [pc, #180] @ (283cf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66905,15 +66905,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #72] @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r3, [pc, #928] @ (28409c ) │ │ │ │ + ldr r4, [pc, #128] @ (283d7c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00283cfc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66992,15 +66992,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r3, [pc, #224] @ (283ecc ) │ │ │ │ + ldr r3, [pc, #448] @ (283fac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00283dec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67079,15 +67079,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r2, [pc, #288] @ (283ffc ) │ │ │ │ + ldr r2, [pc, #512] @ (2840dc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00283edc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67102,15 +67102,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 283f38 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 283f38 │ │ │ │ - bl 7377e4 │ │ │ │ + bl 73781c │ │ │ │ ldr r2, [pc, #168] @ (283fbc ) │ │ │ │ ldr r3, [pc, #160] @ (283fb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67164,15 +67164,15 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r4, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r1, [pc, #168] @ (28406c ) │ │ │ │ + ldr r1, [pc, #392] @ (28414c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00283fc4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67239,15 +67239,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r0, #16] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r0, [pc, #368] @ (2841f4 ) │ │ │ │ + ldr r0, [pc, #592] @ (2842d4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00284084 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67314,15 +67314,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r0, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - blxns r3 │ │ │ │ + blxns sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00284144 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67338,15 +67338,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2841a4 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2841a4 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2841a4 │ │ │ │ - bl 7375e8 │ │ │ │ + bl 737620 │ │ │ │ ldr r2, [pc, #188] @ (284240 ) │ │ │ │ ldr r3, [pc, #184] @ (28423c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67410,15 +67410,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r4, [r7, #116] @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - mov sl, r4 │ │ │ │ + mov sl, fp │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00284248 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -67500,15 +67500,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r7, #100] @ 0x64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #100] @ 0x64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp sl, sp │ │ │ │ + mov r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00284340 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -67590,15 +67590,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add sl, lr │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00284438 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67613,15 +67613,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 284492 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 284492 │ │ │ │ - bl 7375e8 │ │ │ │ + bl 737620 │ │ │ │ ldr r2, [pc, #172] @ (28451c ) │ │ │ │ ldr r3, [pc, #164] @ (284518 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67677,15 +67677,15 @@ │ │ │ │ nop │ │ │ │ str r0, [r1, #72] @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - mvns r0, r2 │ │ │ │ + add r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00284524 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -67755,15 +67755,15 @@ │ │ │ │ nop │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmn r2, r7 │ │ │ │ + orrs r2, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002845ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -67833,15 +67833,15 @@ │ │ │ │ nop │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - tst r2, r6 │ │ │ │ + negs r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002846b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67918,15 +67918,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2846f8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r6, [r1, #32] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r5 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r6, [r7, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002847a8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -68017,15 +68017,15 @@ │ │ │ │ b.n 28480c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r6, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002848a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68084,15 +68084,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r4, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #236 @ 0xec │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r6, [r1, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00284950 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68151,15 +68151,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r6, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r6, [r3, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00284a00 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68218,15 +68218,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r0, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #84 @ 0x54 │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r6, [r5, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00284ab0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68789,15 +68789,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r1, #132 @ 0x84 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r6, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -68892,15 +68892,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, #56 @ 0x38 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r3, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r6, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -68995,15 +68995,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r7, #36 @ 0x24 │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r0, [r1, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -69098,15 +69098,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, #16 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r4, [r6, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -69201,15 +69201,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r4, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -69304,15 +69304,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r4, [r1, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -69407,15 +69407,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #212 @ 0xd4 │ │ │ │ + adds r3, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r0, [r7, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -69510,15 +69510,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r4, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -69916,23 +69916,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 252cd0 │ │ │ │ ldr r6, [pc, #8] @ (285bd0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #88 @ 0x58 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #408] @ (285d70 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r4, #246 @ 0xf6 │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #154 @ 0x9a │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00285be0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70032,23 +70032,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #904] @ (286070 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #158 @ 0x9e │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + cmp r4, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [pc, #280] @ (285e10 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r3, #216 @ 0xd8 │ │ │ │ + cmp r4, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r1, #180 @ 0xb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00285d00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70149,25 +70149,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 252cd0 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #720] @ (2860e8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r3, #20 │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #96] @ (285e80 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #82 @ 0x52 │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00285e28 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70267,23 +70267,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 252cd0 │ │ │ │ ldr r2, [pc, #616] @ (286198 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #240 @ 0xf0 │ │ │ │ + cmp r2, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #0] @ (285f40 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #50 @ 0x32 │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00285f48 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -70378,21 +70378,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 252cd0 │ │ │ │ ldr r1, [pc, #456] @ (28620c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r1, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #912] @ (2863e0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r0, #122 @ 0x7a │ │ │ │ + cmp r0, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #30 │ │ │ │ + movs r6, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00286058 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -70486,17 +70486,17 @@ │ │ │ │ blx 252cd0 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #344] @ (2862ac ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0x47e6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - movs r7, #110 @ 0x6e │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00286160 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -70733,25 +70733,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (286444 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - movs r6, #250 @ 0xfa │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #228 @ 0xe4 │ │ │ │ + movs r3, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #136 @ 0x88 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00286448 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -70924,31 +70924,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -71086,33 +71086,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ muls r0, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - movs r3, #28 │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r2, #238 @ 0xee │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #154 @ 0x9a │ │ │ │ + movs r1, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ sbcs r2, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r1, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, r7, #1 │ │ │ │ + subs r0, r6, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #186 @ 0xba │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r7, #2 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r3, #3 │ │ │ │ + subs r0, r2, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028682c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -71347,25 +71347,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (286b10 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ - movs r0, #50 @ 0x32 │ │ │ │ + movs r0, #106 @ 0x6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r6, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r7, r7 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r2, #0 │ │ │ │ + adds r6, r1, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r7, #6 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r3, r5 │ │ │ │ + subs r6, r2, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00286b14 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -71456,59 +71456,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -71529,38 +71529,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -71616,33 +71616,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -71702,53 +71702,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 286f6c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ subs r5, #152 @ 0x98 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r4, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -71799,15 +71799,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -72323,33 +72323,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 252cd0 │ │ │ │ adds r6, #238 @ 0xee │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r6, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r3, #11 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r3, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + asrs r6, r2, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r0, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r5, #2 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002875e0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -72436,58 +72436,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -72511,42 +72511,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -72603,33 +72603,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -72691,44 +72691,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 287a24 │ │ │ │ ... │ │ │ │ adds r2, #198 @ 0xc6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -72786,15 +72786,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 70b2f8 │ │ │ │ + bl 70b330 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -72976,17 +72976,17 @@ │ │ │ │ blx 252cd0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #176 @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287d04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -73047,15 +73047,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #190 @ 0xbe │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #13 │ │ │ │ + lsrs r4, r5, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #82 @ 0x52 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00287dbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73121,15 +73121,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #11 │ │ │ │ + lsrs r6, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00287e80 : │ │ │ │ @@ -73159,19 +73159,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (287ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #7 │ │ │ │ + lsrs r2, r4, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsrs r4, r4, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r1, #32 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287edc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73197,19 +73197,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (287f34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsrs r6, r0, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r2, #30 │ │ │ │ + lsls r0, r1, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r5, #30 │ │ │ │ + lsls r4, r4, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287f38 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73238,19 +73238,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (287f9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r4, #4 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r4, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r0, #29 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287fa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73283,19 +73283,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (288010 ) │ │ │ │ ldr r0, [pc, #20] @ (288014 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r4, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #26 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r1, #27 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00288018 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73316,19 +73316,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28805c ) │ │ │ │ ldr r0, [pc, #20] @ (288060 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r3, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r6, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00288064 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74301,16 +74301,16 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 288926 │ │ │ │ b.n 28885a │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r8, #352] @ 0x160 │ │ │ │ - mrrc2 0, 4, r0, ip, cr10 │ │ │ │ + mcr2 0, 0, r0, cr0, cr8, {2} │ │ │ │ + ldc2 0, cr0, [r4], {74} @ 0x4a │ │ │ │ │ │ │ │ 00288b14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #268] @ (288c34 ) │ │ │ │ @@ -74610,21 +74610,21 @@ │ │ │ │ bne.n 288e04 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 288e86 │ │ │ │ adds r4, r7, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6], {88} @ 0x58 │ │ │ │ - @ instruction: 0xfbb80058 │ │ │ │ + mcrr2 0, 5, r0, lr, cr8 │ │ │ │ + @ instruction: 0xfbf00058 │ │ │ │ subs r2, r6, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xfaaa0058 │ │ │ │ - @ instruction: 0xfa660058 │ │ │ │ - ldr??.w r0, [sl, #74] @ 0x4a │ │ │ │ + @ instruction: 0xfae20058 │ │ │ │ + @ instruction: 0xfa9e0058 │ │ │ │ + ldrsh.w r0, [r2, sl] │ │ │ │ │ │ │ │ 00288e88 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -74697,15 +74697,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (288f8c ) │ │ │ │ ldr r1, [pc, #76] @ (288f90 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 288f62 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -74720,23 +74720,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stcl 0, cr0, [r6, #296] @ 0x128 │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + ldcl 0, cr0, [lr, #296]! @ 0x128 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (288fa0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ cmp r4, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00288fa4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74744,106 +74744,107 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (288ffc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c4628 │ │ │ │ + bl 5c4648 │ │ │ │ ldr.w ip, [pc, #56] @ 289000 │ │ │ │ ldr r2, [pc, #56] @ (289004 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (289008 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb.w r0, [r0, #74] @ 0x4a │ │ │ │ - movs r6, r6 │ │ │ │ + ldrh.w r0, [r8, #74] @ 0x4a │ │ │ │ + lsls r6, r5, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr??.w r0, [r0, sl] │ │ │ │ - add r5, pc, #424 @ (adr r5, 2891b4 ) │ │ │ │ + strh.w r0, [r8, #74] @ 0x4a │ │ │ │ + add r5, pc, #648 @ (adr r5, 289294 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0028900c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4d35f8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #44] @ 289054 │ │ │ │ ldr r2, [pc, #44] @ (289058 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (28905c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - vshr.u16 q8, q4, #10 │ │ │ │ - ldrb.w r0, [r0, sl] │ │ │ │ - add r5, pc, #40 @ (adr r5, 289088 ) │ │ │ │ + movs r6, r1 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + str.w r0, [r8, sl] │ │ │ │ + add r5, pc, #264 @ (adr r5, 289168 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 00289060 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4d36dc │ │ │ │ bl 25e0d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c456c │ │ │ │ + bl 5c458c │ │ │ │ cbz r0, 2890c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2890e0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c4574 │ │ │ │ + bl 5c4594 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 2890b4 │ │ │ │ ldr r0, [pc, #64] @ (2890e4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c4774 │ │ │ │ + b.w 5c4794 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -74855,20 +74856,20 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - blt.n 289058 │ │ │ │ + blt.n 2890c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - vqadd.u64 q0, q2, q4 │ │ │ │ - @ instruction: 0xf78a004a │ │ │ │ - @ instruction: 0xf76e004a │ │ │ │ + vqadd.u32 q8, q6, q4 │ │ │ │ + @ instruction: 0xf7c2004a │ │ │ │ + @ instruction: 0xf7a6004a │ │ │ │ │ │ │ │ 002890f4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 289102 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ cbz r3, 289102 │ │ │ │ @@ -74883,25 +74884,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4d35f8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #80] @ (28917c ) │ │ │ │ ldr r2, [pc, #84] @ (289180 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (289184 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 289158 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 289158 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -74921,93 +74922,93 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mrc2 0, 6, r0, cr6, cr8, {2} │ │ │ │ - @ instruction: 0xf70e004a │ │ │ │ - add r4, pc, #32 @ (adr r4, 2891a8 ) │ │ │ │ + vqadd.u8 q0, q7, q4 │ │ │ │ + @ instruction: 0xf746004a │ │ │ │ + add r4, pc, #256 @ (adr r4, 289288 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 00289188 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4d35f8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #60] @ 2891e0 │ │ │ │ ldr r2, [pc, #60] @ (2891e4 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (2891e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2891cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mrc2 0, 2, r0, cr8, cr8, {2} │ │ │ │ - @ instruction: 0xf692004a │ │ │ │ - add r3, pc, #560 @ (adr r3, 28941c ) │ │ │ │ + mrc2 0, 4, r0, cr0, cr8, {2} │ │ │ │ + movt r0, #43082 @ 0xa84a │ │ │ │ + add r3, pc, #784 @ (adr r3, 2894fc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002891ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4d35f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #60] @ 289244 │ │ │ │ ldr r2, [pc, #60] @ (289248 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (28924c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 289230 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldc2l 0, cr0, [r4, #352]! @ 0x160 │ │ │ │ - @ instruction: 0xf62e004a │ │ │ │ - add r3, pc, #160 @ (adr r3, 2892f0 ) │ │ │ │ + mcr2 0, 1, r0, cr12, cr8, {2} │ │ │ │ + @ instruction: 0xf666004a │ │ │ │ + add r3, pc, #384 @ (adr r3, 2893d0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (289264 ) │ │ │ │ ldr r2, [pc, #20] @ (289268 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (28926c ) │ │ │ │ @@ -75015,21 +75016,21 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ asrs r4, r0, #26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0e6004a │ │ │ │ + adds.w r0, lr, #74 @ 0x4a │ │ │ │ ldr r1, [pc, #8] @ (28927c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 7089f0 │ │ │ │ + b.w 708a28 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0d0004a │ │ │ │ + add.w r0, r8, #74 @ 0x4a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -75101,26 +75102,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 718914 │ │ │ │ + bl 71894c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 252fec │ │ │ │ blx 253b70 │ │ │ │ ldr r1, [pc, #104] @ (2893c8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (2893cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ b.n 289318 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 2892fe │ │ │ │ ldr r4, [pc, #92] @ (2893d0 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (2893d4 ) │ │ │ │ ldr r1, [pc, #92] @ (2893d8 ) │ │ │ │ @@ -75145,33 +75146,33 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 252cd0 │ │ │ │ ldr r0, [pc, #60] @ (2893f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ blx 2550f0 │ │ │ │ asrs r0, r0, #25 │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r4, #-352] @ 0xfffffea0 │ │ │ │ - @ instruction: 0xf6fa0053 │ │ │ │ - uxth r0, r7 │ │ │ │ + ldc2l 0, cr0, [ip, #-352]! @ 0xfffffea0 │ │ │ │ + @ instruction: 0xf7320053 │ │ │ │ + uxtb r0, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc2 0, cr0, [sl, #-352]! @ 0xfffffea0 │ │ │ │ - @ instruction: 0xf4ea004a │ │ │ │ - @ instruction: 0xf4ee004a │ │ │ │ - ldc2 0, cr0, [r4, #-352] @ 0xfffffea0 │ │ │ │ - @ instruction: 0xf4d4004a │ │ │ │ - @ instruction: 0xf4ec004a │ │ │ │ - stc2 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ - @ instruction: 0xf4c2004a │ │ │ │ - @ instruction: 0xf4ee004a │ │ │ │ + stc2l 0, cr0, [r2, #-352]! @ 0xfffffea0 │ │ │ │ + @ instruction: 0xf522004a │ │ │ │ + @ instruction: 0xf526004a │ │ │ │ + stc2l 0, cr0, [ip, #-352] @ 0xfffffea0 │ │ │ │ + add.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf524004a │ │ │ │ + ldc2 0, cr0, [sl, #-352]! @ 0xfffffea0 │ │ │ │ + @ instruction: 0xf4fa004a │ │ │ │ + @ instruction: 0xf526004a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (2895a0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #408] @ (2895a4 ) │ │ │ │ @@ -75273,58 +75274,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f8958 │ │ │ │ + bl 6f8990 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28949e │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 253618 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28958a │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (2895c8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr r0, [pc, #168] @ (2895cc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 70e50c │ │ │ │ + bl 70e544 │ │ │ │ b.n 2894ac │ │ │ │ ldr r3, [pc, #160] @ (2895d0 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (2895d4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (2895d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2894cc │ │ │ │ ldr r3, [pc, #144] @ (2895dc ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (2895e0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (2895e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 289546 │ │ │ │ movs r0, #20 │ │ │ │ blx 252cb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -75347,35 +75348,35 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 289518 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r1, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ea004a │ │ │ │ - @ instruction: 0xf4f2004a │ │ │ │ - add.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ - @ instruction: 0xf4c2004a │ │ │ │ - ldrb r4, [r5, #30] │ │ │ │ + @ instruction: 0xf522004a │ │ │ │ + @ instruction: 0xf52a004a │ │ │ │ + @ instruction: 0xf53e004a │ │ │ │ + @ instruction: 0xf4fa004a │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ - add.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ + adc.w r0, lr, #13238272 @ 0xca0000 │ │ │ │ + adc.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ asrs r0, r1, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - eors.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ - @ instruction: 0xf4b2004a │ │ │ │ - @ instruction: 0xfb700058 │ │ │ │ - bic.w r0, sl, #13238272 @ 0xca0000 │ │ │ │ - ssat r0, #11, lr, asr #1 │ │ │ │ - @ instruction: 0xfb540058 │ │ │ │ - bic.w r0, lr, #13238272 @ 0xca0000 │ │ │ │ - @ instruction: 0xf312004a │ │ │ │ - lsrs r4, r0, #18 │ │ │ │ + @ instruction: 0xf4d4004a │ │ │ │ + @ instruction: 0xf4ea004a │ │ │ │ + @ instruction: 0xfba80058 │ │ │ │ + orn r0, r2, #13238272 @ 0xca0000 │ │ │ │ + bfi r0, r6, #1, #10 │ │ │ │ + @ instruction: 0xfb8c0058 │ │ │ │ + orn r0, r6, #13238272 @ 0xca0000 │ │ │ │ + sbfx r0, sl, #1, #11 │ │ │ │ + lsrs r4, r7, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ands.w r0, lr, #13238272 @ 0xca0000 │ │ │ │ + orrs.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #88] @ (289660 ) │ │ │ │ @@ -75397,15 +75398,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 289280 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7089f0 │ │ │ │ + b.w 708a28 │ │ │ │ ldr r3, [pc, #40] @ (289670 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (289674 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (289678 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -75416,18 +75417,18 @@ │ │ │ │ nop │ │ │ │ asrs r2, r2, #11 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ + @ instruction: 0xf286004a │ │ │ │ + @ instruction: 0xfa900058 │ │ │ │ + @ instruction: 0xf3da004a │ │ │ │ movw r0, #57418 @ 0xe04a │ │ │ │ - @ instruction: 0xfa580058 │ │ │ │ - usat r0, #10, r2, asr #1 │ │ │ │ - @ instruction: 0xf216004a │ │ │ │ │ │ │ │ 0028967c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw ip, #51831 @ 0xca77 │ │ │ │ @@ -75463,15 +75464,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 715078 │ │ │ │ + bl 7150b0 │ │ │ │ cbz r0, 289724 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -75487,18 +75488,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ asrs r4, r4, #8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [sl, r8, lsl #1] │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + ldrsh.w r0, [r2, #88] @ 0x58 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf138004a │ │ │ │ + sbcs.w r0, r0, #74 @ 0x4a │ │ │ │ │ │ │ │ 00289754 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -75514,31 +75515,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (2897f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (2897f4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70f39c │ │ │ │ + bl 70f3d4 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 7113fc │ │ │ │ + bl 711434 │ │ │ │ cbz r0, 2897de │ │ │ │ ldr r3, [pc, #92] @ (2897f8 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2897fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 710dcc │ │ │ │ + bl 710e04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 711174 │ │ │ │ + bl 7111ac │ │ │ │ ldr r2, [pc, #72] @ (289800 ) │ │ │ │ ldr r3, [pc, #52] @ (2897ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75555,15 +75556,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r5, #5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf296004a │ │ │ │ + movt r0, #57418 @ 0xe04a │ │ │ │ asrs r0, r1, #5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ asrs r0, r4, #4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -75640,26 +75641,26 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 289280 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7089f0 │ │ │ │ + b.w 708a28 │ │ │ │ bxns r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r4, r7, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, lr, sl, lsl #1 │ │ │ │ + adc.w r0, r6, sl, lsl #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - vext.8 q0, q7, q5, #0 │ │ │ │ + vext.8 q8, q3, q5, #0 │ │ │ │ │ │ │ │ 002898e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #852] @ (289c50 ) │ │ │ │ @@ -75708,15 +75709,15 @@ │ │ │ │ beq.w 289c10 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 7188b0 │ │ │ │ + bl 7188e8 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 254cbc │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -75815,15 +75816,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 289bb2 │ │ │ │ ldr r1, [pc, #464] @ (289c74 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 7089f0 │ │ │ │ + bl 708a28 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 289960 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 289962 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -75836,18 +75837,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 718914 │ │ │ │ + bl 71894c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #396] @ (289c84 ) │ │ │ │ ldr r3, [pc, #348] @ (289c54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -75873,15 +75874,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 254edc │ │ │ │ b.n 289ae6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -75891,43 +75892,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (289c9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 289b44 │ │ │ │ ldr r2, [pc, #300] @ (289ca0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (289ca4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (289ca8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 289b44 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 253b70 │ │ │ │ ldr r3, [pc, #276] @ (289cac ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (289cb0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (289cb4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 289b44 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (289cb8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -75937,21 +75938,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (289cc0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 289c14 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 7089f0 │ │ │ │ + bl 708a28 │ │ │ │ b.n 289aee │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (289cc4 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -75959,25 +75960,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (289cc8 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (289ccc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 289b44 │ │ │ │ movs r7, #0 │ │ │ │ b.n 289aee │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 289804 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 7089f0 │ │ │ │ + bl 708a28 │ │ │ │ b.n 289aee │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 289a06 │ │ │ │ ldr r3, [pc, #152] @ (289cd0 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (289cd4 ) │ │ │ │ ldr r1, [pc, #156] @ (289cd8 ) │ │ │ │ @@ -75993,49 +75994,49 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #31 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r4, #74 @ 0x4a │ │ │ │ - @ instruction: 0xf0c2004a │ │ │ │ + @ instruction: 0xf0cc004a │ │ │ │ + @ instruction: 0xf0fa004a │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 7, cr0, cr14, cr10, {2} │ │ │ │ - stcl 0, cr0, [r0, #296] @ 0x128 │ │ │ │ - rsbs r0, r6, #14155776 @ 0xd80000 │ │ │ │ - vhadd.s8 q8, q4, q5 │ │ │ │ - ldc 0, cr0, [r4, #296] @ 0x128 │ │ │ │ + cdp 0, 11, cr0, cr6, cr10, {2} │ │ │ │ + ldcl 0, cr0, [r8, #296]! @ 0x128 │ │ │ │ + addw r0, lr, #2136 @ 0x858 │ │ │ │ + vmla.i d0, d0, d2[2] │ │ │ │ + stcl 0, cr0, [ip, #296] @ 0x128 │ │ │ │ lsrs r0, r4, #23 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - sbcs.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ - cdp 0, 14, cr0, cr10, cr10, {2} │ │ │ │ - ldc 0, cr0, [r6, #-296]! @ 0xfffffed8 │ │ │ │ - vext.8 q8, q3, q5, #0 │ │ │ │ - adc.w r0, r4, #14155776 @ 0xd80000 │ │ │ │ + subs.w r0, r0, #14155776 @ 0xd80000 │ │ │ │ + vhadd.s32 q0, q1, q5 │ │ │ │ + stcl 0, cr0, [lr, #-296]! @ 0xfffffed8 │ │ │ │ + bic.w r0, lr, #74 @ 0x4a │ │ │ │ + sbcs.w r0, ip, #14155776 @ 0xd80000 │ │ │ │ + ldc 0, cr0, [ip, #-296]! @ 0xfffffed8 │ │ │ │ + vhadd.s16 q0, q0, q5 │ │ │ │ + adcs.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ + ldc 0, cr0, [lr, #-296] @ 0xfffffed8 │ │ │ │ + vhadd.s q0, q5, q5 │ │ │ │ stc 0, cr0, [r4, #-296] @ 0xfffffed8 │ │ │ │ - cdp 0, 13, cr0, cr8, cr10, {2} │ │ │ │ - @ instruction: 0xf5260058 │ │ │ │ - stcl 0, cr0, [r6], #296 @ 0x128 │ │ │ │ - vhadd.s8 q0, q1, q5 │ │ │ │ - stcl 0, cr0, [ip], {74} @ 0x4a │ │ │ │ - add.w r0, r0, #14155776 @ 0xd80000 │ │ │ │ - vext.8 q8, q4, q5, #0 │ │ │ │ - @ instruction: 0xf4e20058 │ │ │ │ - stc 0, cr0, [r2], #296 @ 0x128 │ │ │ │ - cdp 0, 14, cr0, cr8, cr10, {2} │ │ │ │ + @ instruction: 0xf5380058 │ │ │ │ + bics.w r0, r0, #74 @ 0x4a │ │ │ │ + adds.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ + ldcl 0, cr0, [sl], {74} @ 0x4a │ │ │ │ + vhadd.s32 q0, q0, q5 │ │ │ │ + @ instruction: 0xf4dc0058 │ │ │ │ + ldc 0, cr0, [ip], {74} @ 0x4a │ │ │ │ @ instruction: 0xf4a40058 │ │ │ │ - stcl 0, cr0, [r4], #-296 @ 0xfffffed8 │ │ │ │ - orn r0, ip, #14155776 @ 0xd80000 │ │ │ │ - add r1, sp, #984 @ 0x3d8 │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc 0, cr0, [sl], #-296 @ 0xfffffed8 │ │ │ │ + stcl 0, cr0, [r2], #-296 @ 0xfffffed8 │ │ │ │ │ │ │ │ 00289cdc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #100] @ 289d50 │ │ │ │ @@ -76083,17 +76084,17 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bl 255a70 │ │ │ │ lsrs r2, r5, #15 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3d40058 │ │ │ │ - cdp 0, 14, cr0, cr6, cr10, {2} │ │ │ │ - cdp 0, 15, cr0, cr10, cr10, {2} │ │ │ │ + and.w r0, ip, #14155776 @ 0xd80000 │ │ │ │ + vhadd.s16 q0, q7, q5 │ │ │ │ + vhadd.s q0, q1, q5 │ │ │ │ │ │ │ │ 00289d64 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #100] @ 289dd8 │ │ │ │ @@ -76141,17 +76142,17 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bl 255a70 │ │ │ │ lsrs r2, r4, #13 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - sbfx r0, ip, #1, #25 │ │ │ │ - cdp 0, 5, cr0, cr14, cr10, {2} │ │ │ │ - cdp 0, 7, cr0, cr2, cr10, {2} │ │ │ │ + usat r0, #24, r4, lsl #1 │ │ │ │ + cdp 0, 9, cr0, cr6, cr10, {2} │ │ │ │ + cdp 0, 10, cr0, cr10, cr10, {2} │ │ │ │ │ │ │ │ 00289dec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #112] @ (289e6c ) │ │ │ │ @@ -76162,32 +76163,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (289e74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #92] @ (289e78 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff074 │ │ │ │ + bl 6ff0ac │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 72d218 │ │ │ │ + bl 72d250 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 289e40 │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ ldr r2, [pc, #56] @ (289e7c ) │ │ │ │ ldr r3, [pc, #44] @ (289e70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76202,17 +76203,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r2, #11 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xeb84004a │ │ │ │ + subs.w r0, ip, sl, lsl #1 │ │ │ │ lsrs r4, r2, #10 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00289e80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76225,40 +76226,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (289f2c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 289f18 │ │ │ │ mov r1, sp │ │ │ │ - bl 72d124 │ │ │ │ + bl 72d15c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 289f12 │ │ │ │ cbz r7, 289ee4 │ │ │ │ ldr r6, [pc, #108] @ (289f30 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 289ec6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6df8a8 │ │ │ │ + bl 6df8e0 │ │ │ │ ldr r2, [pc, #72] @ (289f34 ) │ │ │ │ ldr r3, [pc, #56] @ (289f28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76268,31 +76269,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ b.n 289eea │ │ │ │ ldr r0, [pc, #28] @ (289f38 ) │ │ │ │ add r0, pc │ │ │ │ b.n 289eb2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r0, #9 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc 0, cr0, [r0, #296]! @ 0x128 │ │ │ │ + ldcl 0, cr0, [r8, #296] @ 0x128 │ │ │ │ lsrs r2, r5, #7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r2, [r1, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00289f3c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76307,15 +76308,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 254480 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72592c │ │ │ │ + bl 725964 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 289f9c │ │ │ │ ldr r2, [pc, #108] @ (289fe4 ) │ │ │ │ ldr r3, [pc, #104] @ (289fe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76337,35 +76338,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 252d38 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 72ca90 │ │ │ │ + bl 72cac8 │ │ │ │ b.n 289fc4 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 725868 │ │ │ │ + bl 7258a0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 72cabc │ │ │ │ + bl 72caf4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 289fbc │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ b.n 289f74 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r0, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldcl 0, cr0, [r2], {74} @ 0x4a │ │ │ │ + stc 0, cr0, [sl, #-296] @ 0xfffffed8 │ │ │ │ │ │ │ │ 00289fec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -76379,15 +76380,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 254480 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72592c │ │ │ │ + bl 725964 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 28a050 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 28a08a │ │ │ │ ldr r2, [pc, #156] @ (28a0c8 ) │ │ │ │ ldr r3, [pc, #152] @ (28a0c4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -76411,31 +76412,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 252d38 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 72ca90 │ │ │ │ + bl 72cac8 │ │ │ │ b.n 28a078 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 725868 │ │ │ │ + bl 7258a0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 72cabc │ │ │ │ + bl 72caf4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28a070 │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ b.n 28a028 │ │ │ │ ldr r2, [pc, #68] @ (28a0d0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7258e4 │ │ │ │ + bl 72591c │ │ │ │ ldr r2, [pc, #60] @ (28a0d4 ) │ │ │ │ ldr r3, [pc, #40] @ (28a0c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76443,64 +76444,64 @@ │ │ │ │ bne.n 28a0bc │ │ │ │ ldr r2, [pc, #44] @ (28a0d8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7258e4 │ │ │ │ + b.w 72591c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r2, #3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldc 0, cr0, [sl], {74} @ 0x4a │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + mrrc 0, 4, r0, r2, cr10 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r6, r7, #32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 25537c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c65b8 │ │ │ │ + bl 5c65d8 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 28a16c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r3, [pc, #92] @ (28a174 ) │ │ │ │ ldr r1, [pc, #92] @ (28a178 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #80] @ (28a17c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5c4840 │ │ │ │ + bl 5c4860 │ │ │ │ ldr r1, [pc, #68] @ (28a180 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 253efc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 28a15e │ │ │ │ @@ -76517,35 +76518,35 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 252a74 │ │ │ │ ldr.w r8, [pc, #20] @ 28a184 │ │ │ │ add r8, pc │ │ │ │ b.n 28a110 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs.w r0, r6, sl, lsl #1 │ │ │ │ + @ instruction: 0xeb8e004a │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2548bc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76579,20 +76580,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (28a294 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 28a27a │ │ │ │ mov r1, sp │ │ │ │ - bl 6850f8 │ │ │ │ + bl 685130 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 28a254 │ │ │ │ mov r0, r5 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #104] @ (28a298 ) │ │ │ │ ldr r3, [pc, #96] @ (28a290 ) │ │ │ │ @@ -76615,39 +76616,39 @@ │ │ │ │ ldr r6, [pc, #68] @ (28a29c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28a25c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6d3634 │ │ │ │ + bl 6d366c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 28a226 │ │ │ │ ldr r1, [pc, #36] @ (28a2a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 28a22c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r3, #27 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28a064 │ │ │ │ + b.n 28a0d4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r0, r5, #26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bic.w r0, r2, sl, lsl #1 │ │ │ │ - and.w r0, sl, sl, lsl #1 │ │ │ │ + orrs.w r0, sl, sl, lsl #1 │ │ │ │ + orr.w r0, r2, sl, lsl #1 │ │ │ │ │ │ │ │ 0028a2a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #208] @ (28a388 ) │ │ │ │ @@ -76660,42 +76661,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff258 │ │ │ │ + bl 6ff290 │ │ │ │ ldr r1, [pc, #188] @ (28a394 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #180] @ (28a398 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #172] @ (28a39c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 28a348 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c75b0 │ │ │ │ + bl 5c75d0 │ │ │ │ cbz r0, 28a364 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5c645c │ │ │ │ + bl 5c647c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #128] @ (28a3a0 ) │ │ │ │ ldr r3, [pc, #104] @ (28a38c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -76709,57 +76710,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 7001c8 │ │ │ │ + bl 700200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 28a318 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6852b8 │ │ │ │ + bl 6852f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 28a318 │ │ │ │ ldr r2, [pc, #60] @ (28a3a4 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (28a3a8 ) │ │ │ │ ldr r1, [pc, #64] @ (28a3ac ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 70e04c │ │ │ │ + bl 70e084 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 28a318 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r3, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #296] @ 0x128 │ │ │ │ - b.n 289fb8 │ │ │ │ + and.w r0, r0, sl, lsl #1 │ │ │ │ + b.n 28a028 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r4, r1, #6 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r3, r4, r5} │ │ │ │ + stmia r5!, {r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r6, r6, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r2, #92 @ 0x5c │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mcr 0, 0, r0, cr8, cr8, {2} │ │ │ │ - stmdb r2!, {r1, r3, r6} │ │ │ │ + mcr 0, 2, r0, cr0, cr8, {2} │ │ │ │ + ldrd r0, r0, [sl, #-296] @ 0x128 │ │ │ │ │ │ │ │ 0028a3b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ (28a47c ) │ │ │ │ @@ -76771,26 +76772,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #168] @ (28a488 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 68532c │ │ │ │ + bl 685364 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 28a442 │ │ │ │ cbz r4, 28a40a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28a466 │ │ │ │ subs r3, #1 │ │ │ │ @@ -76813,25 +76814,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 70041c │ │ │ │ + bl 700454 │ │ │ │ b.n 28a40a │ │ │ │ movs r1, #1 │ │ │ │ - bl 7003bc │ │ │ │ + bl 7003f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (28a490 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 252b54 │ │ │ │ b.n 28a3fe │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (28a494 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -76843,25 +76844,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r2, #20 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 289ec4 │ │ │ │ + b.n 289f34 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r2, r0, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + strh r6, [r6, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stc 0, cr0, [sl, #-352] @ 0xfffffea0 │ │ │ │ - @ instruction: 0xe838004a │ │ │ │ - @ instruction: 0xe850004a │ │ │ │ + stcl 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ + ldrd r0, r0, [r0], #-296 @ 0x128 │ │ │ │ + stmia.w r8, {r1, r3, r6} │ │ │ │ │ │ │ │ 0028a4a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (28a540 ) │ │ │ │ @@ -76872,21 +76873,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (28a548 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 28a51a │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5c75b0 │ │ │ │ + bl 5c75d0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 28a52e │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 28a522 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -76904,40 +76905,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ mov r1, r0 │ │ │ │ b.n 28a4ea │ │ │ │ ldr r1, [pc, #44] @ (28a550 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 28a4f2 │ │ │ │ ldr r1, [pc, #36] @ (28a554 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 28a4f2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r4, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 289da8 │ │ │ │ + b.n 289e18 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r2, r4, #15 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28a510 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - b.n 28a4b4 │ │ │ │ + @ instruction: 0xe816004a │ │ │ │ + b.n 28a524 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028a558 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76949,19 +76949,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (28a5cc ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5c8940 │ │ │ │ + bl 5c8960 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #56] @ (28a5d0 ) │ │ │ │ ldr r3, [pc, #44] @ (28a5c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -76980,15 +76980,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r5, #13 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5 │ │ │ │ + adcs r0, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r6, r7, #12 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028a5d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77002,19 +77002,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (28a648 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5c8a30 │ │ │ │ + bl 5c8a50 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #56] @ (28a64c ) │ │ │ │ ldr r3, [pc, #44] @ (28a644 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -77033,15 +77033,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r5, #11 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r2, r0, #11 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028a650 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 28a662 │ │ │ │ @@ -77060,43 +77060,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 254480 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72592c │ │ │ │ + bl 725964 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4850 │ │ │ │ + bl 5c4870 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 28a6c0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 28a69e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 28a6c0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c456c │ │ │ │ + bl 5c458c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28a69a │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7258e4 │ │ │ │ + bl 72591c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28a69e │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 254144 │ │ │ │ nop │ │ │ │ - b.n 28a428 │ │ │ │ + b.n 28a498 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028a6d0 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 28a6e2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -77111,19 +77111,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 254480 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72592c │ │ │ │ + bl 725964 │ │ │ │ ldr r0, [pc, #68] @ (28a74c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6850f8 │ │ │ │ + bl 685130 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 28a740 │ │ │ │ ldr r6, [pc, #56] @ (28a750 ) │ │ │ │ add r6, pc │ │ │ │ b.n 28a720 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -77134,29 +77134,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 2530a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28a71c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7258e4 │ │ │ │ + bl 72591c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28a720 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6d3634 │ │ │ │ + b.w 6d366c │ │ │ │ nop │ │ │ │ - b.n 28a3ac │ │ │ │ + b.n 28a41c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a3ac │ │ │ │ + b.n 28a41c │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (28a75c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ asrs r2, r7, #17 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -77165,47 +77165,47 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (28a7c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #64] @ (28a7c8 ) │ │ │ │ ldr r1, [pc, #64] @ (28a7cc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #48] @ (28a7d0 ) │ │ │ │ ldr r3, [pc, #52] @ (28a7d4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bic.w r0, r0, r8, lsr #1 │ │ │ │ - b.n 28a368 │ │ │ │ + orrs.w r0, r8, r8, lsr #1 │ │ │ │ + b.n 28a3d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a31c │ │ │ │ + b.n 28a38c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a390 │ │ │ │ + b.n 28a400 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a3c8 │ │ │ │ + b.n 28a438 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77218,15 +77218,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (28a83c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 28a81a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -77237,25 +77237,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (28a840 ) │ │ │ │ ldr r4, [pc, #32] @ (28a844 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 28a806 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9a80058 │ │ │ │ - b.n 28a398 │ │ │ │ + strd r0, r0, [r0, #352]! @ 0x160 │ │ │ │ + b.n 28a408 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a3cc │ │ │ │ + b.n 28a43c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a394 │ │ │ │ + b.n 28a404 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a3c8 │ │ │ │ + b.n 28a438 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028a848 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -77275,15 +77275,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (28aa04 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -77365,15 +77365,15 @@ │ │ │ │ blx 255370 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (28aa14 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28a8ea │ │ │ │ blx 25419c │ │ │ │ ldr r3, [pc, #160] @ (28aa18 ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (28aa1c ) │ │ │ │ add r3, pc │ │ │ │ @@ -77381,15 +77381,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 28a912 │ │ │ │ ldr r3, [pc, #136] @ (28aa24 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -77397,15 +77397,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (28aa10 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 28a8a0 │ │ │ │ ldr r0, [pc, #112] @ (28aa28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 28a8a0 │ │ │ │ ldr r3, [pc, #104] @ (28aa2c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28a90c │ │ │ │ @@ -77414,49 +77414,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28a90c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (28aa30 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28a90c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - ldmdb r8!, {r3, r4, r6} │ │ │ │ + ldrd r0, r0, [r0, #-352]! @ 0x160 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28a458 │ │ │ │ + b.n 28a4c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28a494 │ │ │ │ + b.n 28a504 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vmvn.i32 q8, #164 @ 0x000000a4 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28a40c │ │ │ │ + b.n 28a47c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xe81a0058 │ │ │ │ - b.n 28a384 │ │ │ │ + @ instruction: 0xe8520058 │ │ │ │ + b.n 28a3f4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a2a8 │ │ │ │ + b.n 28a318 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsb r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28a2cc │ │ │ │ + b.n 28a33c │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28a3c4 │ │ │ │ + b.n 28a434 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 28aa70 │ │ │ │ sub sp, #8 │ │ │ │ @@ -77465,25 +77465,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (28aa78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28a848 │ │ │ │ nop │ │ │ │ - b.n 28a908 │ │ │ │ + b.n 28a978 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 28a378 │ │ │ │ + b.n 28a3e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a3c8 │ │ │ │ + b.n 28a438 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028aa7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -77495,15 +77495,15 @@ │ │ │ │ cbz r1, 28aaa8 │ │ │ │ ldr r0, [pc, #40] @ (28aac0 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 70f978 │ │ │ │ + b.w 70f9b0 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (28aac4 ) │ │ │ │ add r0, pc │ │ │ │ bl 456844 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -77583,15 +77583,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 28ab88 │ │ │ │ ldr r0, [pc, #112] @ (28abe0 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28ab88 │ │ │ │ ldr r3, [pc, #84] @ (28abd4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 28aba2 │ │ │ │ movs r3, #1 │ │ │ │ @@ -77618,28 +77618,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 28ab86 │ │ │ │ ldr r0, [pc, #40] @ (28abe4 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28ab86 │ │ │ │ ldc2 0, cr0, [r2, #464]! @ 0x1d0 │ │ │ │ strh r2, [r5, #28] │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28b398 │ │ │ │ + b.n 28a408 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28b2f8 │ │ │ │ + b.n 28b368 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028abe8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77713,15 +77713,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (28acec ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 70f9b0 │ │ │ │ + bl 70f9e8 │ │ │ │ b.n 28ac32 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28acac │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28ac20 │ │ │ │ ldr r3, [pc, #64] @ (28acf0 ) │ │ │ │ @@ -77749,25 +77749,25 @@ │ │ │ │ strh r0, [r4, #20] │ │ │ │ lsls r2, r0, #2 │ │ │ │ strh r6, [r6, #18] │ │ │ │ lsls r2, r0, #2 │ │ │ │ stc2l 0, cr0, [r8], #-464 @ 0xfffffe30 │ │ │ │ strh r0, [r0, #18] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 28a814 │ │ │ │ + b.n 28a884 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 28b1ac │ │ │ │ + b.n 28b21c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28b2e0 │ │ │ │ + b.n 28b350 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28a7f0 │ │ │ │ + b.n 28a860 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 28b188 │ │ │ │ + b.n 28b1f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28b254 │ │ │ │ + b.n 28b2c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028ad08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -77833,15 +77833,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 28adb8 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 28ad9c │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 70f990 │ │ │ │ + b.w 70f9c8 │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -77971,19 +77971,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28af04 ) │ │ │ │ ldr r0, [pc, #20] @ (28af08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - b.n 28b5a4 │ │ │ │ + b.n 28b614 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 28af3c │ │ │ │ + b.n 28afac │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 28b0b8 │ │ │ │ + b.n 28b128 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028af0c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78028,15 +78028,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 456494 │ │ │ │ cbz r0, 28afa8 │ │ │ │ ldr r0, [pc, #120] @ (28aff0 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 70f9b0 │ │ │ │ + bl 70f9e8 │ │ │ │ ldr r2, [pc, #112] @ (28aff4 ) │ │ │ │ ldr r3, [pc, #92] @ (28afe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78063,15 +78063,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (28b000 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28af42 │ │ │ │ ldr r0, [pc, #60] @ (28b004 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28af42 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrsh.w r0, [r0, #116] @ 0x74 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vld1.8 @ instruction: 0xf9aa0074 │ │ │ │ add r0, r1 │ │ │ │ @@ -78087,15 +78087,15 @@ │ │ │ │ ldr??.w r0, [r4, r4, lsl #3] │ │ │ │ ldrb r4, [r5, #28] │ │ │ │ lsls r2, r0, #2 │ │ │ │ adds r4, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28b048 │ │ │ │ + b.n 28b0b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cbz r1, 28b04a │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (28b058 ) │ │ │ │ @@ -78180,21 +78180,21 @@ │ │ │ │ b.n 28b0ac │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (28b0f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ lsrs r6, r1, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (28b100 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ nop │ │ │ │ lsrs r2, r0, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78207,50 +78207,50 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (28b16c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5c6a98 │ │ │ │ + bl 5c6ab8 │ │ │ │ ldr r3, [pc, #60] @ (28b170 ) │ │ │ │ ldr r2, [pc, #64] @ (28b174 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (28b178 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c5244 │ │ │ │ + bl 5c5264 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xf7be0074 │ │ │ │ str r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + svc 44 @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxtb r0, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (28b184 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 70e960 │ │ │ │ - udf #186 @ 0xba │ │ │ │ + b.w 70e998 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -78309,24 +78309,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28b1f8 │ │ │ │ ldr r0, [pc, #24] @ (28b238 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28b1f8 │ │ │ │ @ instruction: 0xf6e80074 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #124 @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -78364,26 +78364,26 @@ │ │ │ │ bne.n 28b278 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 28b2cc │ │ │ │ movs r0, #0 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldr r3, [pc, #56] @ (28b308 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28b2a4 │ │ │ │ ldr r3, [pc, #48] @ (28b30c ) │ │ │ │ @@ -78395,28 +78395,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28b2a4 │ │ │ │ ldr r0, [pc, #36] @ (28b314 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28b2a4 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 28b298 │ │ │ │ @ instruction: 0xf6820074 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #320] @ (28b450 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 28b23c │ │ │ │ + ble.n 28b2ac │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -78441,15 +78441,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28b348 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 252ff0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -78466,80 +78466,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (28b444 ) │ │ │ │ ldr r2, [pc, #100] @ (28b448 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (28b44c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 28b402 │ │ │ │ bl 28b1dc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 28b416 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 28b430 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 252fec │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 28b3c0 │ │ │ │ + bgt.n 28b430 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 28b3ec │ │ │ │ + ble.n 28b45c │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (28b5d4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -78548,21 +78548,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (28b5dc ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (28b5e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 28b592 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 71c1fc │ │ │ │ + bl 71c234 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (28b5e4 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 252cb8 │ │ │ │ add r5, pc │ │ │ │ @@ -78571,45 +78571,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28b56e │ │ │ │ ldr r6, [pc, #296] @ (28b5ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28b53c │ │ │ │ movs r0, #5 │ │ │ │ - bl 5c0e0c │ │ │ │ + bl 5c0e2c │ │ │ │ cbnz r0, 28b53c │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 28b4ec │ │ │ │ b.n 28b4f8 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 28b4f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28b4e2 │ │ │ │ ldr r1, [pc, #244] @ (28b5f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28b59e │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -78685,27 +78685,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (28b5f8 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 28b520 │ │ │ │ ldrb r0, [r1, #10] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - udf #28 │ │ │ │ + udf #84 @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 28b64c │ │ │ │ + bgt.n 28b6bc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 28b678 │ │ │ │ + bgt.n 28b4e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [pc, #600] @ (28b840 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 28b600 │ │ │ │ + bgt.n 28b670 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 28b594 │ │ │ │ + bgt.n 28b604 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [pc, #944] @ (28b9a8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [pc, #392] @ (28b784 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78720,28 +78720,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (28b64c ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6f9934 │ │ │ │ + b.w 6f996c │ │ │ │ nop │ │ │ │ - bgt.n 28b72c │ │ │ │ + bgt.n 28b59c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 28b5a4 │ │ │ │ + bge.n 28b614 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bge.n 28b554 │ │ │ │ + bge.n 28b5c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 28b6a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -78749,50 +78749,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (28b6b0 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 28b692 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c4abc │ │ │ │ + b.w 5c4adc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bgt.n 28b6e8 │ │ │ │ + bgt.n 28b758 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 28b71c │ │ │ │ + bge.n 28b78c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bge.n 28b76c │ │ │ │ + bge.n 28b5dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 28b6dc │ │ │ │ ldr r1, [pc, #56] @ (28b708 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 28b6ee │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -78802,22 +78802,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (28b710 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 28b6dc │ │ │ │ - bls.n 28b708 │ │ │ │ + bge.n 28b778 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 28b638 │ │ │ │ + blt.n 28b6a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 28b66c │ │ │ │ + bls.n 28b6dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ cbz r0, 28b760 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 28b76e │ │ │ │ push {lr} │ │ │ │ @@ -78832,15 +78832,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 28b74c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71c36c │ │ │ │ + b.w 71c3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -78849,22 +78849,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 71c36c │ │ │ │ + b.w 71c3a4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0028b778 : │ │ │ │ cbz r0, 28b782 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 71c36c │ │ │ │ + b.w 71c3a4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0028b78c : │ │ │ │ cbz r0, 28b7d8 │ │ │ │ @@ -78884,15 +78884,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 28b7c4 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71c36c │ │ │ │ + b.w 71c3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -78901,40 +78901,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 71c36c │ │ │ │ + b.w 71c3a4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0028b7f0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 71c410 │ │ │ │ + bl 71c448 │ │ │ │ cbnz r0, 28b818 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 71c208 │ │ │ │ - bl 71b5c8 │ │ │ │ + b.w 71c240 │ │ │ │ + bl 71b600 │ │ │ │ ldr r3, [pc, #12] @ (28b82c ) │ │ │ │ ldr r1, [pc, #16] @ (28b830 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 71abb0 │ │ │ │ + bl 71abe8 │ │ │ │ b.n 28b808 │ │ │ │ - bhi.n 28b7b4 │ │ │ │ + bhi.n 28b824 │ │ │ │ lsls r2, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 0028b834 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78980,31 +78980,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28b86a │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldr r3, [pc, #36] @ (28b900 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (28b904 ) │ │ │ │ ldr r0, [pc, #40] @ (28b908 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -79015,25 +79015,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (28b910 ) │ │ │ │ ldr r0, [pc, #32] @ (28b914 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - bls.n 28b854 │ │ │ │ + bls.n 28b8c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 28b93c │ │ │ │ + bhi.n 28b9ac │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 28b970 │ │ │ │ + bhi.n 28b9e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 28b838 │ │ │ │ + bls.n 28b8a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 28b920 │ │ │ │ + bhi.n 28b990 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 28b93c │ │ │ │ + bhi.n 28b9ac │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028b918 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0028b91c : │ │ │ │ @@ -79098,17 +79098,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bls.n 28b9e8 │ │ │ │ + bls.n 28ba58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 28b9b8 │ │ │ │ + bls.n 28ba28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0028b9b0 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 28b9e8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79157,19 +79157,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28ba3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 28bb00 │ │ │ │ + bhi.n 28b970 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 28b9e8 │ │ │ │ + bvc.n 28ba58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 28ba40 │ │ │ │ + bvc.n 28bab0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028ba40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -79233,15 +79233,15 @@ │ │ │ │ bpl.n 28ba6e │ │ │ │ ldr r0, [pc, #68] @ (28bb20 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28ba6e │ │ │ │ ldr r3, [pc, #52] @ (28bb24 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (28bb28 ) │ │ │ │ ldr r0, [pc, #52] @ (28bb2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -79250,27 +79250,27 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mrc 0, 3, r0, cr4, cr4, {3} │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #528] @ (28bd24 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 28bac8 │ │ │ │ + bvc.n 28bb38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 28bc08 │ │ │ │ + bvs.n 28ba78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 28ba48 │ │ │ │ + bvc.n 28bab8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 28bb30 │ │ │ │ + bvs.n 28bba0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 28ba70 │ │ │ │ + bvs.n 28bae0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028bb30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79308,25 +79308,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28bb50 │ │ │ │ ldr r0, [pc, #28] @ (28bbb0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28bb50 │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r2, #464] @ 0x1d0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 28bbf8 │ │ │ │ + bvs.n 28bc68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028bbb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -79361,24 +79361,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28bbd8 │ │ │ │ ldr r0, [pc, #24] @ (28bc28 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28bbd8 │ │ │ │ stc 0, cr0, [sl, #-464] @ 0xfffffe30 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 28bbbc │ │ │ │ + bvs.n 28bc2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028bc2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -79470,17 +79470,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldc 0, cr0, [r4], {116} @ 0x74 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 28bd78 │ │ │ │ + bvs.n 28bde8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 28bd30 │ │ │ │ + udf #52 @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ rsbs r0, sl, r4, ror #1 │ │ │ │ │ │ │ │ 0028bd3c : │ │ │ │ cbz r0, 28bd42 │ │ │ │ b.w 28b1dc │ │ │ │ movs r0, #0 │ │ │ │ @@ -79603,29 +79603,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (28bea0 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bmi.n 28bee0 │ │ │ │ + bmi.n 28bf50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 28bdbc │ │ │ │ + bcs.n 28be2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 28bdc4 │ │ │ │ + bcc.n 28be34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028bea4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -79637,34 +79637,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (28bef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r3, [pc, #28] @ (28bef4 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (28bef8 ) │ │ │ │ ldr r0, [pc, #28] @ (28befc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 28bfc8 │ │ │ │ + bcc.n 28be38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 28be48 │ │ │ │ + bcc.n 28beb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 28bf30 │ │ │ │ + bcs.n 28bfa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 28bf90 │ │ │ │ + bcc.n 28be00 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028bf00 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -79751,28 +79751,28 @@ │ │ │ │ beq.w 28c19e │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 28c108 │ │ │ │ ldr r6, [pc, #580] @ (28c21c ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28c09e │ │ │ │ ldr r5, [pc, #564] @ (28c220 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (28c224 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 28c024 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 28c014 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 28c014 │ │ │ │ @@ -79809,15 +79809,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (28c230 ) │ │ │ │ ldr r2, [pc, #476] @ (28c234 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r6, [pc, #460] @ (28c238 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 28c1ae │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 28c094 │ │ │ │ @@ -79837,27 +79837,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 28b188 │ │ │ │ b.n 28bfd6 │ │ │ │ ldr r6, [pc, #420] @ (28c244 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28c024 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (28c248 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (28c24c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 295920 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2958bc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -79875,15 +79875,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (28c258 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 28c068 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 28bfd6 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -79918,15 +79918,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (28c264 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 28c068 │ │ │ │ ldr r3, [pc, #248] @ (28c268 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28bf2a │ │ │ │ ldr r3, [pc, #240] @ (28c26c ) │ │ │ │ @@ -79935,15 +79935,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 28bf2a │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (28c270 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28bf2a │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 28bfa6 │ │ │ │ b.n 28c0e4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -79991,67 +79991,67 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ strd r0, r0, [r4, #464] @ 0x1d0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #124] @ 0x7c │ │ │ │ lsls r2, r0, #2 │ │ │ │ - beq.n 28c204 │ │ │ │ + bne.n 28c274 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 28c150 │ │ │ │ + bcs.n 28c1c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 28c184 │ │ │ │ + beq.n 28c1f4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 28c2b0 │ │ │ │ + bcs.n 28c320 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 28c178 │ │ │ │ + beq.n 28c1e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 28c2b0 │ │ │ │ + bcs.n 28c320 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - bcs.n 28c340 │ │ │ │ + bcs.n 28c1b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 28c1f0 │ │ │ │ + bcs.n 28c260 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ + beq.n 28c298 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 28c190 │ │ │ │ + bne.n 28c200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 28c268 │ │ │ │ + beq.n 28c2d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 28c240 │ │ │ │ + bcs.n 28c2b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 28c2d4 │ │ │ │ + bne.n 28c344 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7, {r2, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 28c33c │ │ │ │ + bne.n 28c1ac │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 28c234 │ │ │ │ + bne.n 28c2a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 28c218 │ │ │ │ + bne.n 28c288 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 28c1e8 │ │ │ │ + beq.n 28c258 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 28c18c │ │ │ │ + beq.n 28c1fc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 28c334 │ │ │ │ + beq.n 28c1a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c288 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 28c2a0 │ │ │ │ @@ -80073,15 +80073,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ nop │ │ │ │ │ │ │ │ 0028c2d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80125,26 +80125,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28c2f6 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (28c358 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 28c2f6 │ │ │ │ b.n 28bf28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 28c3b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c35c : │ │ │ │ cbz r0, 28c368 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -80173,19 +80173,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28c3ac ) │ │ │ │ ldr r0, [pc, #20] @ (28c3b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c3b4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28c448 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -80217,25 +80217,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -80341,23 +80341,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (28c55c ) │ │ │ │ ldr r0, [pc, #28] @ (28c560 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c564 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80538,15 +80538,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (28c758 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 28c738 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -80574,19 +80574,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r4, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r7} │ │ │ │ + ldmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c75c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80598,15 +80598,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 28de84 │ │ │ │ mov r0, r6 │ │ │ │ bl 28de78 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -80636,19 +80636,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r2, r4} │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5} │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c7e8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 28c7f2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -80662,19 +80662,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28c81c ) │ │ │ │ ldr r0, [pc, #20] @ (28c820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c824 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 28c82e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -80688,19 +80688,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28c858 ) │ │ │ │ ldr r0, [pc, #20] @ (28c85c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c860 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 28c86a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -80714,19 +80714,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28c894 ) │ │ │ │ ldr r0, [pc, #20] @ (28c898 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldmia r2, {r1, r2} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3, {r1, r3} │ │ │ │ + ldmia r3!, {r1, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028c89c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81022,19 +81022,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28cb34 ) │ │ │ │ ldr r0, [pc, #20] @ (28cb38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028cb3c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81047,18 +81047,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 252d38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c6f44 │ │ │ │ + bl 5c6f64 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28cb5a │ │ │ │ ldr r3, [pc, #28] @ (28cba0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81067,17 +81067,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 0028cba4 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -81097,15 +81097,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (28cc04 ) │ │ │ │ add r5, pc │ │ │ │ b.n 28cbd2 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 28cbea │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28cbcc │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -81116,15 +81116,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028cc0c : │ │ │ │ ldr r3, [pc, #28] @ (28cc2c ) │ │ │ │ add r3, pc │ │ │ │ @@ -81169,27 +81169,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 28cc72 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 28ccb2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c7324 │ │ │ │ + bl 5c7344 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 28cc6c │ │ │ │ ldr r1, [pc, #80] @ (28cce0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c62c4 │ │ │ │ + bl 5c62e4 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 28cc6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81207,36 +81207,36 @@ │ │ │ │ nop │ │ │ │ adds r3, #234 @ 0xea │ │ │ │ lsls r5, r6, #1 │ │ │ │ bgt.n 28cbf0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r3, [pc, #528] @ (28cee4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #600 @ 0x258 │ │ │ │ + add r2, sp, #824 @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub sp, #240 @ 0xf0 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0028cce4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2f23e4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c057c │ │ │ │ + bl 5c059c │ │ │ │ cbz r0, 28cd26 │ │ │ │ mov r1, r5 │ │ │ │ bl 28cc30 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 28cd4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -81256,79 +81256,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 70e04c │ │ │ │ + bl 70e084 │ │ │ │ b.n 28cd12 │ │ │ │ ldr r3, [pc, #44] @ (28cd7c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (28cd80 ) │ │ │ │ ldr r1, [pc, #48] @ (28cd84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 28cd12 │ │ │ │ nop │ │ │ │ - stmia r5!, {r3, r4, r6} │ │ │ │ + stmia r5!, {r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r2, #2 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r2, r4, r5} │ │ │ │ + stmia r5!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028cd88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (28cdd8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 28cdc4 │ │ │ │ ldr.w ip, [pc, #52] @ 28cddc │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (28cde0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r4, r5} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028cde4 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -81339,67 +81339,67 @@ │ │ │ │ cbz r0, 28ce1c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (28ce28 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028ce2c : │ │ │ │ cbz r0, 28ce58 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (28ce80 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 28ce62 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (28ce84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r2!, {r2, r3, r7} │ │ │ │ + stmia r2!, {r2, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028ce88 : │ │ │ │ cbz r0, 28ce9e │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -81418,56 +81418,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (28cec8 ) │ │ │ │ ldr r0, [pc, #20] @ (28cecc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r6} │ │ │ │ + stmia r2!, {r1, r2, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028ced0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (28d01c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28cf90 │ │ │ │ ldr r4, [pc, #300] @ (28d020 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (28d024 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28cfe8 │ │ │ │ ldr r2, [pc, #276] @ (28d028 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (28d02c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #264] @ (28d030 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 28cfc6 │ │ │ │ ldr r7, [pc, #256] @ (28d034 ) │ │ │ │ @@ -81475,25 +81475,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 28cf42 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 28cfc6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ ldr r2, [pc, #236] @ (28d038 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 28cf3a │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 28cf3a │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -81506,36 +81506,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 252d34 │ │ │ │ ldr r4, [pc, #172] @ (28d040 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 28cfd8 │ │ │ │ ldr r0, [pc, #164] @ (28d044 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (28d048 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 295694 │ │ │ │ cbz r0, 28cfd8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2554c8 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28cfbc │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ b.n 28cfbc │ │ │ │ ldr r0, [pc, #112] @ (28d04c ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 252d34 │ │ │ │ @@ -81551,45 +81551,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 28cf82 │ │ │ │ - stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, sp, #24 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #864 @ (adr r7, 28d390 ) │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r1, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r3, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bics.w r0, r2, #13565952 @ 0xcf0000 │ │ │ │ + orn r0, sl, #13565952 @ 0xcf0000 │ │ │ │ │ │ │ │ 0028d054 : │ │ │ │ cbz r0, 28d05a │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ @@ -81601,45 +81601,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (28d0c0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 28d09e │ │ │ │ ldr.w ip, [pc, #64] @ 28d0c4 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (28d0c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - stmia r0!, {r1, r2, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028d0cc : │ │ │ │ cbz r0, 28d0ea │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 28d0f6 │ │ │ │ @@ -81821,28 +81821,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 28d282 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 28d352 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28d27a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 28d27a │ │ │ │ ldr r3, [pc, #292] @ (28d3bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (28d3c0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c7324 │ │ │ │ + bl 5c7344 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28d27a │ │ │ │ ldr r3, [pc, #280] @ (28d3c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28d36e │ │ │ │ @@ -81860,27 +81860,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (28d3d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 28d300 │ │ │ │ ldr r3, [pc, #204] @ (28d3bc ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (28d3d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5c6cec │ │ │ │ + bl 5c6d0c │ │ │ │ ldr r2, [pc, #212] @ (28d3d8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 28bc2c │ │ │ │ mov r1, r0 │ │ │ │ @@ -81893,15 +81893,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -81911,15 +81911,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 28d38e │ │ │ │ ldr r0, [pc, #132] @ (28d3e0 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 28d2c8 │ │ │ │ ldr r3, [pc, #116] @ (28d3e4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28d2b4 │ │ │ │ @@ -81927,66 +81927,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 28d2b4 │ │ │ │ ldr r0, [pc, #104] @ (28d3ec ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28d2b4 │ │ │ │ ldr r3, [pc, #96] @ (28d3f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28d35a │ │ │ │ ldr r3, [pc, #76] @ (28d3e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28d35a │ │ │ │ ldr r0, [pc, #80] @ (28d3f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28d35a │ │ │ │ cmp r5, #212 @ 0xd4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bvs.n 28d4a4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stmia r0!, {r3, r4} │ │ │ │ + stmia r0!, {r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0056 │ │ │ │ + bkpt 0x008e │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [pc, #528] @ (28d5d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #376 @ (adr r4, 28d53c ) │ │ │ │ + add r4, pc, #600 @ (adr r4, 28d61c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - it lt │ │ │ │ - lsllt r0, r3, #1 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + nop {15} │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x002c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #8 @ (adr r4, 28d3e0 ) │ │ │ │ + add r4, pc, #232 @ (adr r4, 28d4c0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ittt hi │ │ │ │ - lslhi r0, r3, #1 │ │ │ │ - udfhi #85 @ 0x55 │ │ │ │ - vqrdmulhhi.s , , d24[0] │ │ │ │ + itte lt │ │ │ │ + lsllt r0, r3, #1 │ │ │ │ + udflt #85 @ 0x55 │ │ │ │ + @ instruction: 0xffffbda0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028d3f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82008,15 +82008,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (28d49c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (28d4a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5c6cec │ │ │ │ + bl 5c6d0c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (28d4a4 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -82043,37 +82043,37 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28d42c │ │ │ │ ldr r0, [pc, #40] @ (28d4b4 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 28d42c │ │ │ │ bmi.n 28d404 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #528] @ (28d6b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #784 @ (adr r2, 28d7b4 ) │ │ │ │ + add r2, pc, #1008 @ (adr r2, 28d894 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x0046 │ │ │ │ + bkpt 0x007e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x002c │ │ │ │ + bkpt 0x0064 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - itt ge │ │ │ │ - lslge r2, r1, #1 │ │ │ │ + itt le │ │ │ │ + lslle r2, r1, #1 │ │ │ │ │ │ │ │ 0028d4b8 : │ │ │ │ - pushge {r4, r5, r6, lr} │ │ │ │ + pushle {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ (28d524 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 28d514 │ │ │ │ @@ -82081,15 +82081,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 28d4dc │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 28d504 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28d4d6 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 28d4d6 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -82112,15 +82112,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ cmp r3, #104 @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cbnz r2, 28d5aa │ │ │ │ + pop {r1, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028d52c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82131,15 +82131,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 28d5aa │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 28d57c │ │ │ │ cbz r7, 28d568 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -82175,21 +82175,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (28d5d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 28d628 │ │ │ │ + cbnz r6, 28d636 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + pop {r2, r3, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 28d620 │ │ │ │ + cbnz r6, 28d62e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x00c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028d5d4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -82269,19 +82269,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldr r2, [r1, r2] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - pop {r1} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev16 r4, r6 │ │ │ │ + hlt 0x002c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + bkpt 0x000e │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028d6a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -82328,54 +82328,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (28d774 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (28d778 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 70a410 │ │ │ │ + bl 70a448 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28d74a │ │ │ │ ldr r2, [pc, #64] @ (28d77c ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28d6e8 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 28d6ec │ │ │ │ b.n 28d6da │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 28d738 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 28d798 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bcs.n 28d78c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cbnz r2, 28d7d8 │ │ │ │ + cbnz r2, 28d7e6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r0] │ │ │ │ lsls r2, r0, #2 │ │ │ │ bne.n 28d744 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r3, [pc, #80] @ (28d7c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + pop {r4, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsb r6, [r6, r6] │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 0028d780 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82434,54 +82434,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (28d8b4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (28d8b8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 70a410 │ │ │ │ + bl 70a448 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28d85e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (28d8bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28d7bc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #124] @ (28d8c0 ) │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ cbnz r0, 28d86a │ │ │ │ ldr r2, [pc, #120] @ (28d8c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (28d8c8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ b.n 28d820 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #88] @ (28d8cc ) │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28d84a │ │ │ │ ldr r2, [pc, #80] @ (28d8d0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -82505,33 +82505,33 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ bne.n 28d8d8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ beq.n 28d8a0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r3, [pc, #80] @ (28d908 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsb r4, [r1, r3] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + add r2, sp, #328 @ 0x148 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r5, r6} │ │ │ │ + pop {r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r5} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 28d916 │ │ │ │ + rev r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb86c │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028d8e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82571,25 +82571,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r6, r7] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cbnz r4, 28d96c │ │ │ │ + cbnz r4, 28d97a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb80e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 28d9be │ │ │ │ + cbnz r0, 28d9cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 28d972 │ │ │ │ + cbnz r4, 28d980 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7be │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 28d9e2 │ │ │ │ + pop {r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028d968 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82629,23 +82629,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ strb r2, [r6, r5] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cbnz r6, 28da42 │ │ │ │ + cbnz r6, 28da50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r6, 28da42 │ │ │ │ + cbnz r6, 28da50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + @ instruction: 0xb8fe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb738 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - revsh r2, r5 │ │ │ │ + cbnz r2, 28da30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028d9e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82672,30 +82672,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253544 │ │ │ │ ldr r3, [pc, #140] @ (28dab8 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 28da42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ adds r4, #1 │ │ │ │ blx 253544 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 28da6e │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28da30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70a410 │ │ │ │ + bl 70a448 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28da90 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28da30 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -82711,36 +82711,36 @@ │ │ │ │ bne.n 28da98 │ │ │ │ ldr r0, [pc, #60] @ (28dac0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 253540 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ b.n 28da62 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 28dafa │ │ │ │ + cbnz r6, 28db08 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r0, [r4, r3] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - rev16 r4, r4 │ │ │ │ + hlt 0x001c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #720] @ 0x2d0 │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #80] @ (28db0c ) │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - revsh r4, r6 │ │ │ │ + cbnz r4, 28db0e │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (28dcec ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -82959,41 +82959,41 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 28dd44 │ │ │ │ + cbnz r2, 28dd52 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 28dd50 │ │ │ │ + cbnz r2, 28dd5e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 28dd54 │ │ │ │ + cbnz r4, 28dd62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r2, 28dd50 │ │ │ │ + cbnz r2, 28dd5e │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [pc, #224] @ (28ddf0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r3} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - rev r6, r6 │ │ │ │ + rev16 r6, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev16 r0, r0 │ │ │ │ + rev16 r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev r2, r1 │ │ │ │ + rev16 r2, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rev r2, r2 │ │ │ │ + rev16 r2, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028dd30 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (28ddf4 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -83069,17 +83069,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (28dedc ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 28de28 │ │ │ │ + cbnz r4, 28de36 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r6, 28de2e │ │ │ │ + cbnz r6, 28de3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028de04 : │ │ │ │ ldr r0, [pc, #4] @ (28de0c ) │ │ │ │ add r0, pc │ │ │ │ b.n 28dac4 │ │ │ │ nop │ │ │ │ @@ -83446,19 +83446,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28e18c ) │ │ │ │ ldr r0, [pc, #20] @ (28e190 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r3, r6} │ │ │ │ + ldmia r1!, {r2, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e194 : │ │ │ │ cbz r0, 28e19a │ │ │ │ b.w 252fec │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -83485,19 +83485,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e1e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb864 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb8a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e1e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83541,25 +83541,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (28e270 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7fc │ │ │ │ + @ instruction: 0xb834 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb7e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7f8 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e274 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83591,19 +83591,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e2d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb774 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e2d8 : │ │ │ │ cbz r0, 28e2e8 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83620,19 +83620,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e314 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb734 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb738 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e318 : │ │ │ │ cbz r0, 28e328 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83649,19 +83649,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e354 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb6bc │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb6f8 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e358 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83680,19 +83680,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28e394 ) │ │ │ │ ldr r0, [pc, #20] @ (28e398 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r7!, {r2, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb6b2 │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e39c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83711,19 +83711,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28e3d8 ) │ │ │ │ ldr r0, [pc, #20] @ (28e3dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r7!, {} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb632 │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb66e │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e3e0 : │ │ │ │ cbz r0, 28e3f0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83740,19 +83740,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e41c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + @ instruction: 0xb668 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e420 : │ │ │ │ cbz r0, 28e430 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83769,19 +83769,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e45c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb628 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e460 : │ │ │ │ cbz r0, 28e470 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -83797,19 +83797,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e49c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r4, r5, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e4a0 : │ │ │ │ cbz r0, 28e4b0 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83826,19 +83826,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e4dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r4, r5, lr} │ │ │ │ + push {r2, r3, r5, r6, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + push {r3, r5, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e4e0 : │ │ │ │ cbz r0, 28e4f0 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83854,19 +83854,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28e518 ) │ │ │ │ ldr r0, [pc, #20] @ (28e51c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, lr} │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e520 : │ │ │ │ cbz r0, 28e530 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83882,19 +83882,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28e558 ) │ │ │ │ ldr r0, [pc, #20] @ (28e55c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r5!, {r1, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, r5, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e560 : │ │ │ │ cbz r0, 28e570 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83910,19 +83910,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28e598 ) │ │ │ │ ldr r0, [pc, #20] @ (28e59c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + push {r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e5a0 : │ │ │ │ cbz r0, 28e5b0 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83938,19 +83938,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28e5d8 ) │ │ │ │ ldr r0, [pc, #20] @ (28e5dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r3, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, r6} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e5e0 : │ │ │ │ cbz r0, 28e5f2 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83967,19 +83967,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28e620 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 28e69c │ │ │ │ + push {r1, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e624 : │ │ │ │ cbz r0, 28e634 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83995,19 +83995,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28e65c ) │ │ │ │ ldr r0, [pc, #20] @ (28e660 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 28e6cc │ │ │ │ + cbz r0, 28e6da │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 28e6de │ │ │ │ + push {r1, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e664 : │ │ │ │ cbz r0, 28e674 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84023,19 +84023,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (28e69c ) │ │ │ │ ldr r0, [pc, #20] @ (28e6a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 28e6fc │ │ │ │ + cbz r0, 28e70a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 28e70e │ │ │ │ + cbz r2, 28e71c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e6a4 : │ │ │ │ cbz r0, 28e6b6 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84052,19 +84052,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28e6e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 28e72e │ │ │ │ + cbz r6, 28e73c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r0, 28e742 │ │ │ │ + cbz r0, 28e750 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e6e8 : │ │ │ │ cbz r0, 28e6fa │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84081,19 +84081,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28e728 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - uxtb r2, r5 │ │ │ │ + cbz r2, 28e770 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 28e774 │ │ │ │ + cbz r4, 28e782 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e72c : │ │ │ │ cbz r0, 28e73e │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84111,19 +84111,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28e76c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - uxth r6, r4 │ │ │ │ + uxtb r6, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxtb r0, r4 │ │ │ │ + cbz r0, 28e7b6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e770 : │ │ │ │ cbz r0, 28e782 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84141,19 +84141,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28e7b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r4, r5} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxtb r2, r4 │ │ │ │ + uxth r2, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxtb r4, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e7b4 : │ │ │ │ cbz r0, 28e7c6 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84171,19 +84171,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28e7f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxtb r0, r3 │ │ │ │ + uxth r0, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e7f8 : │ │ │ │ cbz r0, 28e80c │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84201,19 +84201,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28e83c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 28e870 │ │ │ │ + sxth r6, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxth r0, r2 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e840 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 28e854 │ │ │ │ ldr r3, [pc, #20] @ (28e85c ) │ │ │ │ add r3, pc │ │ │ │ @@ -84221,15 +84221,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0028e860 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84256,15 +84256,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 255ac8 │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0028e8b4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 28e8c8 │ │ │ │ ldr r3, [pc, #20] @ (28e8d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -84272,15 +84272,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0028e8d4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84310,21 +84310,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (28e934 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r2, r5} │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 28e946 │ │ │ │ + cbz r6, 28e954 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 28e94e │ │ │ │ + cbz r4, 28e95c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0028e938 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84383,15 +84383,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 255ac8 │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 28ea7e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 28ea56 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -84507,17 +84507,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28ea46 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 28ea26 │ │ │ │ nop │ │ │ │ - add r1, pc, #248 @ (adr r1, 28ebf8 ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 28ecd8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, pc, #688 @ (adr r0, 28edb4 ) │ │ │ │ + add r0, pc, #912 @ (adr r0, 28ee94 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -84599,24 +84599,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 28ebd0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 28ebf4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2530a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28ebca │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28ebca │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -84824,15 +84824,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ asrs r0, r1, #14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (28edf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 28ee80 │ │ │ │ @@ -84898,125 +84898,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (28ef4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #148] @ (28ef50 ) │ │ │ │ ldr r3, [pc, #148] @ (28ef54 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (28ef58 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (28ef5c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r3, [pc, #140] @ (28ef60 ) │ │ │ │ ldr r2, [pc, #140] @ (28ef64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (28ef68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r3, [pc, #132] @ (28ef6c ) │ │ │ │ ldr r2, [pc, #136] @ (28ef70 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (28ef74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r3, [pc, #128] @ (28ef78 ) │ │ │ │ ldr r2, [pc, #128] @ (28ef7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (28ef80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r3, [pc, #120] @ (28ef84 ) │ │ │ │ ldr r2, [pc, #124] @ (28ef88 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (28ef8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r3, [pc, #116] @ (28ef90 ) │ │ │ │ ldr r2, [pc, #116] @ (28ef94 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (28ef98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r3, [pc, #108] @ (28ef9c ) │ │ │ │ ldr r2, [pc, #112] @ (28efa0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (28efa4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c77d0 │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + b.w 5c77f0 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [sp, #632] @ 0x278 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #648 @ 0x288 │ │ │ │ + add r3, sp, #872 @ 0x368 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #624 @ 0x270 │ │ │ │ + add r3, sp, #848 @ 0x350 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 28f008 │ │ │ │ + blt.n 28f078 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (28f090 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -85026,61 +85026,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28f05c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (28f09c ) │ │ │ │ ldr r6, [pc, #188] @ (28f0a0 ) │ │ │ │ - bl 5d0034 │ │ │ │ + bl 5d0054 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #168] @ (28f0a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d3df0 │ │ │ │ + bl 5d3e10 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 5d01ec │ │ │ │ + bl 5d020c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28f046 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d4754 │ │ │ │ + bl 5d4774 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #112] @ (28f0a8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -85091,41 +85091,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (28f0b0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r3, sp, #312 @ 0x138 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #368 @ 0x170 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #696 @ 0x2b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 28f0f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -85133,29 +85133,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (28f0fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (28f100 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 252d34 │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #928 @ 0x3a0 │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #176] @ (28f1b4 ) │ │ │ │ + ldr r5, [pc, #400] @ (28f294 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 28f144 │ │ │ │ sub sp, #12 │ │ │ │ @@ -85163,29 +85163,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (28f14c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (28f150 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 252d34 │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #832 @ 0x340 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #680 @ 0x2a8 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #880] @ (28f4c4 ) │ │ │ │ + ldr r5, [pc, #80] @ (28f1a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 28f194 │ │ │ │ sub sp, #12 │ │ │ │ @@ -85193,29 +85193,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (28f19c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (28f1a0 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 252d34 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #560] @ (28f3d4 ) │ │ │ │ + ldr r4, [pc, #784] @ (28f4b4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 28f1e4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -85223,29 +85223,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (28f1ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (28f1f0 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 252d34 │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ + add r1, sp, #264 @ 0x108 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #240] @ (28f2e4 ) │ │ │ │ + ldr r4, [pc, #464] @ (28f3c4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 28f2a0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -85262,22 +85262,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (28f2ac ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (28f2b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 703df4 │ │ │ │ + bl 703e2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28f252 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 28f272 │ │ │ │ @@ -85288,15 +85288,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (28f2bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #76] @ (28f2c0 ) │ │ │ │ ldr r3, [pc, #48] @ (28f2a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85308,29 +85308,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r1, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xb6c0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #664 @ 0x298 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #576 @ 0x240 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + add r1, sp, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cpsie i │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85349,22 +85349,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (28f37c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (28f380 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 703df4 │ │ │ │ + bl 703e2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28f322 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 28f342 │ │ │ │ @@ -85375,15 +85375,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (28f38c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #76] @ (28f390 ) │ │ │ │ ldr r3, [pc, #48] @ (28f378 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85395,29 +85395,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #856 @ (adr r7, 28f6d8 ) │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #768 @ (adr r7, 28f684 ) │ │ │ │ + add r7, pc, #992 @ (adr r7, 28f764 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #528 @ (adr r7, 28f5a0 ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 28f680 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r1, r4, r7, lr} │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85436,22 +85436,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (28f44c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (28f450 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 703df4 │ │ │ │ + bl 703e2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28f3f2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 28f412 │ │ │ │ @@ -85462,15 +85462,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (28f45c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #76] @ (28f460 ) │ │ │ │ ldr r3, [pc, #48] @ (28f448 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85482,29 +85482,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r5, lr} │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #24 @ (adr r7, 28f468 ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 28f548 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #960 @ (adr r6, 28f814 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 28f4f4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #576 @ (adr r7, 28f69c ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 28f77c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #720 @ (adr r6, 28f730 ) │ │ │ │ + add r6, pc, #944 @ (adr r6, 28f810 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r1, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85523,22 +85523,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (28f51c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (28f520 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 703df4 │ │ │ │ + bl 703e2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28f4c2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 28f4e2 │ │ │ │ @@ -85549,15 +85549,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (28f52c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #76] @ (28f530 ) │ │ │ │ ldr r3, [pc, #48] @ (28f518 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85569,29 +85569,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #216 @ (adr r6, 28f5f8 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 28f6d8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #128 @ (adr r6, 28f5a4 ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 28f684 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #944 @ (adr r6, 28f8dc ) │ │ │ │ + add r7, pc, #144 @ (adr r7, 28f5bc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #912 @ (adr r5, 28f8c0 ) │ │ │ │ + add r6, pc, #112 @ (adr r6, 28f5a0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ cbz r2, 28f5b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85601,24 +85601,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (28f574 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - str r6, [sp, #152] @ 0x98 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #416 @ (adr r5, 28f714 ) │ │ │ │ + add r5, pc, #640 @ (adr r5, 28f7f4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #488 @ (adr r5, 28f760 ) │ │ │ │ + add r5, pc, #712 @ (adr r5, 28f840 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 28f5b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -85626,24 +85626,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (28f5b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #144 @ (adr r5, 28f648 ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 28f728 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #216 @ (adr r5, 28f694 ) │ │ │ │ + add r5, pc, #440 @ (adr r5, 28f774 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 28f5f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -85651,24 +85651,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (28f5fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #896 @ (adr r4, 28f97c ) │ │ │ │ + add r5, pc, #96 @ (adr r5, 28f65c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #968 @ (adr r4, 28f9c8 ) │ │ │ │ + add r5, pc, #168 @ (adr r5, 28f6a8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 28f650 │ │ │ │ sub sp, #12 │ │ │ │ @@ -85677,34 +85677,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (28f658 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r5, [sp, #360] @ 0x168 │ │ │ │ + str r5, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 28f8c8 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 28f9a8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #696 @ (adr r4, 28f914 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 28f9f4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 28f6ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -85713,34 +85713,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (28f6b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #256 @ (adr r4, 28f7b4 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 28f894 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #328 @ (adr r4, 28f800 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 28f8e0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (28f734 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -85748,58 +85748,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (28f73c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 28f728 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 28f710 │ │ │ │ ldr.w ip, [pc, #84] @ 28f740 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (28f744 ) │ │ │ │ ldr r1, [pc, #84] @ (28f748 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d4260 │ │ │ │ + bl 5d4280 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 252fec │ │ │ │ blx 253368 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 28f6e4 │ │ │ │ nop │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, pc, #928 @ (adr r3, 28fadc ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 28f7bc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #992 @ (adr r3, 28fb20 ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 28f800 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #16 @ (adr r4, 28f758 ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 28f838 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #104 @ (adr r4, 28f7b4 ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 28f894 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (28f7c8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -85810,15 +85810,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 28f79e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 2554cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -85833,30 +85833,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (28f7d4 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r3, pc, #352 @ (adr r3, 28f92c ) │ │ │ │ + add r3, pc, #576 @ (adr r3, 28fa0c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, pc, #376 @ (adr r3, 28f94c ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 28fa2c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #272 @ (adr r4, 28f8e8 ) │ │ │ │ + add r4, pc, #496 @ (adr r4, 28f9c8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (28f880 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -85866,15 +85866,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (28f88c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #140] @ (28f890 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 28f814 │ │ │ │ ldr r3, [pc, #132] @ (28f894 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85922,29 +85922,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 29158c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 28f814 │ │ │ │ nop │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #776 @ (adr r2, 28fb90 ) │ │ │ │ + add r2, pc, #1000 @ (adr r2, 28fc70 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #872 @ (adr r2, 28fbf4 ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 28f8d4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ sub sp, #368 @ 0x170 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #10 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r3, pc, #920 @ (adr r3, 28fc34 ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 28f914 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #872 @ (adr r3, 28fc08 ) │ │ │ │ + add r4, pc, #72 @ (adr r4, 28f8e8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -85975,19 +85975,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d40d4 │ │ │ │ + bl 5d40f4 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 28f924 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 28f954 │ │ │ │ @@ -86010,20 +86010,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5d40d4 │ │ │ │ + bl 5d40f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28f924 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 28fa40 │ │ │ │ ldr.w r2, [pc, #1192] @ 28fe24 │ │ │ │ movs r4, #0 │ │ │ │ @@ -86167,19 +86167,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (28fe38 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5d416c │ │ │ │ + bl 5d418c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 28f924 │ │ │ │ movs r0, #1 │ │ │ │ b.n 28f92a │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 28f924 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -86479,43 +86479,43 @@ │ │ │ │ b.n 28fcd6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #120 @ (adr r2, 28fe90 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 28ff70 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #120 @ (adr r2, 28fe98 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 28ff78 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r7, sp, #664 @ 0x298 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, pc, #856 @ (adr r1, 290184 ) │ │ │ │ + add r2, pc, #56 @ (adr r2, 28fe64 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #632 @ (adr r1, 2900a8 ) │ │ │ │ + add r1, pc, #856 @ (adr r1, 290188 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, pc, #144 @ (adr r0, 28fec8 ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 28ffa8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc, #232 @ (adr r0, 28ff24 ) │ │ │ │ + add r0, pc, #456 @ (adr r0, 290004 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc, #696 @ (adr r0, 2900f8 ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 2901d8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc, #544 @ (adr r0, 290064 ) │ │ │ │ + add r0, pc, #768 @ (adr r0, 290144 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #640] @ 0x280 │ │ │ │ + ldr r7, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [pc, #88] @ (28feac ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 28fe86 │ │ │ │ @@ -86583,15 +86583,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (28ff18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70f9b0 │ │ │ │ + bl 70f9e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -86623,15 +86623,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (28ff64 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (28ff68 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 70f9b0 │ │ │ │ + b.w 70f9e8 │ │ │ │ ldr r0, [pc, #24] @ (28ff6c ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 28ff28 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 28ff3e │ │ │ │ @@ -86657,15 +86657,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (28ffa8 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 70f9b0 │ │ │ │ + b.w 70f9e8 │ │ │ │ ldr r2, [pc, #16] @ (28ffac ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 28ff7a │ │ │ │ nop │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -86687,15 +86687,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [pc, #20] @ (28ffec ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 70f9b0 │ │ │ │ + b.w 70f9e8 │ │ │ │ ldr r1, [pc, #12] @ (28fff0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 28ffc8 │ │ │ │ nop │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ lsls r2, r0, #2 │ │ │ │ @@ -86740,15 +86740,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 290030 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #816 @ 0x330 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #656 @ 0x290 │ │ │ │ @@ -86777,15 +86777,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (29029c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #488] @ (2902a0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29026e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -86820,15 +86820,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2900c6 │ │ │ │ ldr r3, [pc, #404] @ (2902a4 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #384] @ (2902a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2900c4 │ │ │ │ ldr r3, [pc, #384] @ (2902a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -86841,24 +86841,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2900c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2902b0 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2900c6 │ │ │ │ ldr r2, [pc, #356] @ (2902b4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #320] @ (2902a0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2900c4 │ │ │ │ ldr r2, [pc, #332] @ (2902b8 ) │ │ │ │ @@ -86872,24 +86872,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2900c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2902bc ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2900c6 │ │ │ │ ldr r2, [pc, #264] @ (29029c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #252] @ (2902a0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2900c4 │ │ │ │ ldr r2, [pc, #272] @ (2902c0 ) │ │ │ │ @@ -86903,24 +86903,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2900c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2902c4 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2900c6 │ │ │ │ ldr r2, [pc, #200] @ (29029c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #188] @ (2902a0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2900c4 │ │ │ │ ldr r2, [pc, #212] @ (2902c8 ) │ │ │ │ @@ -86934,25 +86934,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2900c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2902cc ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2900c6 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 28e8b4 │ │ │ │ ldr r3, [pc, #128] @ (2902a4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r2, [pc, #112] @ (2902a0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2900c4 │ │ │ │ ldr r3, [pc, #148] @ (2902d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -86968,15 +86968,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2902d4 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2900c6 │ │ │ │ ldr r2, [pc, #104] @ (2902d8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2900c4 │ │ │ │ @@ -86986,52 +86986,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2900c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2902dc ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2900c4 │ │ │ │ nop │ │ │ │ add r0, sp, #320 @ 0x140 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb754 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r0, pc │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb74a │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb734 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb718 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [pc, #192] @ (29039c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + @ instruction: 0xb6ca │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002902e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87068,19 +87068,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (29034c ) │ │ │ │ ldr r0, [pc, #16] @ (290350 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r2, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - setpan #0 │ │ │ │ + @ instruction: 0xb648 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb61a │ │ │ │ + @ instruction: 0xb652 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -87113,30 +87113,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2903d6 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 29041c │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2903e4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2902e0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 6ef110 │ │ │ │ + bl 6ef148 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 290438 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -87191,25 +87191,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, lr} │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, lr} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, lr} │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r5, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00290490 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87248,26 +87248,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (290504 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2904aa │ │ │ │ ldr r0, [pc, #28] @ (290508 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2904aa │ │ │ │ add r4, pc, #216 @ (adr r4, 2905d0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r0], #464 @ 0x1d0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029050c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87366,15 +87366,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 456494 │ │ │ │ cbz r0, 29060a │ │ │ │ bl 4a4e2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ef110 │ │ │ │ + b.w 6ef148 │ │ │ │ nop │ │ │ │ @ instruction: 0xfbf40074 │ │ │ │ cmp r1, #158 @ 0x9e │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 00290620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -87428,25 +87428,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (29078c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (290790 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #228] @ (290794 ) │ │ │ │ ldr r1, [pc, #232] @ (290798 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #216] @ (29079c ) │ │ │ │ ldr r3, [pc, #188] @ (290784 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -87470,26 +87470,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2907a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2906c2 │ │ │ │ bl 45662c │ │ │ │ cbnz r0, 290720 │ │ │ │ movs r0, #12 │ │ │ │ bl 456494 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2906c2 │ │ │ │ bl 4a4e2c │ │ │ │ b.n 2906c2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 2906c2 │ │ │ │ movs r7, #1 │ │ │ │ b.n 290740 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2902e0 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -87526,27 +87526,27 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #568 @ (adr r2, 2909c4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2907f2 │ │ │ │ + cbz r6, 290800 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r4, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - uxth r2, r3 │ │ │ │ + uxtb r2, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r2, pc, #72 @ (adr r2, 2907e8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r2, 2907ea │ │ │ │ + cbz r2, 2907f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxtb r2, r1 │ │ │ │ + uxth r2, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002907ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87651,26 +87651,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 456494 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 290832 │ │ │ │ b.n 29088c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #48] @ (290910 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -87679,15 +87679,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (290914 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 29083c │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ movs r6, #222 @ 0xde │ │ │ │ lsls r2, r0, #2 │ │ │ │ @@ -87861,15 +87861,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -87970,15 +87970,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -88123,15 +88123,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -88174,21 +88174,21 @@ │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00290df0 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (290dfc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 70f978 │ │ │ │ + b.w 70f9b0 │ │ │ │ nop │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 00290e00 : │ │ │ │ - b.w 70f990 │ │ │ │ + b.w 70f9c8 │ │ │ │ │ │ │ │ 00290e04 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (290e80 ) │ │ │ │ @@ -88262,15 +88262,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 290ed8 │ │ │ │ bl 28ff1c │ │ │ │ ldr r0, [pc, #96] @ (290f1c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 70f9b0 │ │ │ │ + bl 70f9e8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -88283,44 +88283,44 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (290f28 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ b.n 290ec6 │ │ │ │ ldr r3, [pc, #48] @ (290f2c ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (290f30 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (290f34 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 290ef6 │ │ │ │ movt r0, #8308 @ 0x2074 │ │ │ │ movs r0, #94 @ 0x5e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #504 @ 0x1f8 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #512 @ 0x200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #248 @ 0xf8 │ │ │ │ + add r3, sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -88584,15 +88584,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (291214 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 70e960 │ │ │ │ + b.w 70e998 │ │ │ │ movs r0, #12 │ │ │ │ blx 252cb8 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -88615,26 +88615,26 @@ │ │ │ │ bpl.n 2911a6 │ │ │ │ ldr r0, [pc, #36] @ (291224 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r1, sp, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ + add r0, sp, #920 @ 0x398 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2912c8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -88904,86 +88904,86 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (291570 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2914a0 │ │ │ │ ldr r1, [pc, #128] @ (291574 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (291578 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (29157c ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29149a │ │ │ │ ldr r3, [pc, #112] @ (291580 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 291336 │ │ │ │ ldr r3, [pc, #104] @ (291584 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 291336 │ │ │ │ ldr r0, [pc, #96] @ (291588 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 291336 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #6] │ │ │ │ + strb r2, [r5, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #840 @ (adr r7, 291898 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #864 @ (adr r7, 2918b4 ) │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rev16 r0, r2 │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r7, pc, #336 @ (adr r7, 2916ac ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 29178c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #168 @ (adr r7, 29160c ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 2916ec ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r6, pc, #192 @ (adr r6, 29162c ) │ │ │ │ + add r6, pc, #416 @ (adr r6, 29170c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + ldrb r4, [r0, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 2915bc ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 29169c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 2916a0 ) │ │ │ │ + add r6, pc, #520 @ (adr r6, 291780 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r5, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #984 @ (adr r5, 291958 ) │ │ │ │ + add r6, pc, #184 @ (adr r6, 291638 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #744 @ (adr r5, 291874 ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 291954 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029158c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89098,15 +89098,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2916e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2916be │ │ │ │ ldr r0, [pc, #52] @ (2916e8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ movs r0, #0 │ │ │ │ b.n 291638 │ │ │ │ ldr r3, [pc, #44] @ (2916ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2916b0 │ │ │ │ @@ -89114,28 +89114,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2916b0 │ │ │ │ ldr r0, [pc, #32] @ (2916f4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2916b0 │ │ │ │ nop │ │ │ │ str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #960 @ (adr r4, 291aac ) │ │ │ │ + add r5, pc, #160 @ (adr r5, 29178c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r4, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #712 @ (adr r4, 2919c0 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 291aa0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002916f8 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -89171,15 +89171,15 @@ │ │ │ │ blx 252b8c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 709798 │ │ │ │ + b.w 7097d0 │ │ │ │ │ │ │ │ 00291760 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -89316,17 +89316,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2918fc ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ - strb r2, [r3, #15] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #840 @ (adr r2, 291c48 ) │ │ │ │ + add r3, pc, #40 @ (adr r3, 291928 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00291900 : │ │ │ │ cbz r1, 291910 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 291928 │ │ │ │ @@ -89353,15 +89353,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r3, #14] │ │ │ │ + strb r6, [r2, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 0029194c : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -89627,19 +89627,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (291bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r5, #3] │ │ │ │ + strb r2, [r4, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + add r0, pc, #112 @ (adr r0, 291c64 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ + add r0, pc, #176 @ (adr r0, 291ca8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00291bf8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -89843,15 +89843,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 709634 │ │ │ │ + bl 70966c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 291e76 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -89861,15 +89861,15 @@ │ │ │ │ cbz r0, 291e7a │ │ │ │ ldr r1, [pc, #156] @ (291ec8 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 253c78 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #140] @ (291ecc ) │ │ │ │ ldr r3, [pc, #124] @ (291ebc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89898,19 +89898,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (291ee0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 709798 │ │ │ │ + bl 7097d0 │ │ │ │ b.n 291e76 │ │ │ │ ldr r1, [pc, #64] @ (291ee4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (291ee8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -89925,27 +89925,27 @@ │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ ldrh r0, [r3, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r0, #100] @ 0x64 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r4, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -89961,25 +89961,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (291fa8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #128] @ (291fac ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #120] @ (291fb0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 254afc <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -90013,33 +90013,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 290918 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 29050c │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00291fb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (292004 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (292008 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6ff028 │ │ │ │ + bl 6ff060 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 291fee │ │ │ │ ldr r1, [pc, #48] @ (29200c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -90055,15 +90055,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ lsrs r6, r3, #29 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r4, [sp, #384] @ 0x180 │ │ │ │ + ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 292328 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00292010 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90079,15 +90079,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6ff028 │ │ │ │ + bl 6ff060 │ │ │ │ mov r1, sp │ │ │ │ bl 290e84 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #56] @ (29208c ) │ │ │ │ ldr r3, [pc, #44] @ (292084 ) │ │ │ │ @@ -90108,15 +90108,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r2, [r0, #4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00292090 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90149,35 +90149,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2920be │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6eee04 │ │ │ │ + b.w 6eee3c │ │ │ │ ldr r1, [pc, #24] @ (292118 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 685ed0 │ │ │ │ - it ls │ │ │ │ - lslls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #520] @ 0x208 │ │ │ │ + b.w 685f08 │ │ │ │ + nop {13} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r3, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029211c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -90221,15 +90221,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2922f8 │ │ │ │ ldr r3, [pc, #480] @ (292380 ) │ │ │ │ ldr r1, [pc, #484] @ (292384 ) │ │ │ │ ldr.w r9, [pc, #484] @ 292388 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -90240,100 +90240,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (292390 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2921e0 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (292394 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (292398 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (29239c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 29222e │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2923a0 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2921c0 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #392] @ (2923a4 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ b.n 2921ca │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2922a6 │ │ │ │ ldr.w r8, [pc, #364] @ 2923a8 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 292264 │ │ │ │ ldr r1, [pc, #352] @ (2923ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 29229c │ │ │ │ ldr r1, [pc, #344] @ (2923b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2922a2 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2923b4 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 292248 │ │ │ │ ldr r2, [pc, #288] @ (2923b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 292248 │ │ │ │ ldr r2, [pc, #284] @ (2923bc ) │ │ │ │ @@ -90345,22 +90345,22 @@ │ │ │ │ cbz r3, 2922fe │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2922bc │ │ │ │ ldr r1, [pc, #268] @ (2923c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 292182 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 6eed8c │ │ │ │ + bl 6eedc4 │ │ │ │ ldr r2, [pc, #244] @ (2923c4 ) │ │ │ │ ldr r3, [pc, #152] @ (29236c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -90380,103 +90380,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 29232a │ │ │ │ ldr r3, [pc, #120] @ (292380 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2923c8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2923cc ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2922ac │ │ │ │ ldr r3, [pc, #84] @ (292380 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #108] @ (2923a4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ b.n 292318 │ │ │ │ ldr r2, [pc, #52] @ (292384 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 292238 │ │ │ │ ldr r1, [pc, #120] @ (2923d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2922ce │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bkpt 0x00d8 │ │ │ │ + yield │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsb r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #560] @ (2925b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00a8 │ │ │ │ + bkpt 0x00e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #64] @ (2923d8 ) │ │ │ │ + ldr r5, [pc, #288] @ (2924b8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #576] @ 0x240 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #560] @ 0x230 │ │ │ │ + ldr r2, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #256] @ (2924bc ) │ │ │ │ + ldr r4, [pc, #480] @ (29259c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #232] @ (2924a8 ) │ │ │ │ + ldr r4, [pc, #456] @ (292588 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r3, [pc, #776] @ (2926d4 ) │ │ │ │ + ldr r3, [pc, #1000] @ (2927b4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002923d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90489,51 +90489,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 292560 │ │ │ │ ldr r1, [pc, #380] @ (29257c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29252c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29250e │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 292508 │ │ │ │ ldr r2, [pc, #356] @ (292580 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (292584 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #348] @ (292588 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #340] @ (29258c ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [pc, #332] @ (292590 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #324] @ (292594 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29254a │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29254a │ │ │ │ ldr.w r9, [pc, #300] @ 292598 │ │ │ │ @@ -90542,47 +90542,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 29248a │ │ │ │ ldr r1, [pc, #296] @ (2925a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 292554 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2925a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2925ac ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2925b0 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2925b4 │ │ │ │ ldr r2, [pc, #212] @ (2925b8 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -90601,92 +90601,92 @@ │ │ │ │ b.n 29241e │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2925c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29241a │ │ │ │ b.n 292508 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2925c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 292414 │ │ │ │ b.n 29250e │ │ │ │ ldr r1, [pc, #128] @ (2925cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6eeb70 │ │ │ │ + b.w 6eeba8 │ │ │ │ ldr r1, [pc, #108] @ (2925d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6eeb70 │ │ │ │ + b.w 6eeba8 │ │ │ │ nop │ │ │ │ strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsb r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #400] @ 0x190 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 292616 │ │ │ │ + pop {r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #304] @ 0x130 │ │ │ │ + ldr r1, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r6, sp, #512 @ 0x200 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r7, [sp, #768] @ 0x300 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002925d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -90701,30 +90701,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2926c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #192] @ (2926cc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #184] @ (2926d0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ ldr r1, [pc, #176] @ (2926d4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2926d8 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -90732,15 +90732,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6f88cc │ │ │ │ + bl 6f8904 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 29268a │ │ │ │ mov r0, r7 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #120] @ (2926dc ) │ │ │ │ ldr r3, [pc, #92] @ (2926c0 ) │ │ │ │ @@ -90762,15 +90762,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2926e0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6f88cc │ │ │ │ + bl 6f8904 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29265a │ │ │ │ cbnz r0, 2926aa │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -90780,23 +90780,23 @@ │ │ │ │ b.n 29265a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r5, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb834 │ │ │ │ + @ instruction: 0xb86c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r6, [r3, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r6, #162 @ 0xa2 │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bkpt 0x00c6 │ │ │ │ + bkpt 0x00fe │ │ │ │ lsls r0, r2, #1 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #18] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ands r0, r3 │ │ │ │ ... │ │ │ │ @@ -90817,37 +90817,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2927a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #144] @ (2927ac ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #136] @ (2927b0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2927b4 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f88cc │ │ │ │ + bl 6f8904 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 292782 │ │ │ │ mov r0, r9 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #92] @ (2927b8 ) │ │ │ │ ldr r3, [pc, #68] @ (2927a0 ) │ │ │ │ @@ -90876,21 +90876,21 @@ │ │ │ │ b.n 292752 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r3, #14] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb75c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r6, [r1, #14] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r7, pc, #840 @ (adr r7, 292af8 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ands r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #10] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002927bc : │ │ │ │ @@ -90928,15 +90928,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 70e0cc │ │ │ │ + b.w 70e104 │ │ │ │ ldr r1, [pc, #56] @ (29285c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 489480 │ │ │ │ @@ -90944,30 +90944,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (292864 ) │ │ │ │ ldr r1, [pc, #40] @ (292868 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 292812 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #200 @ 0xc8 │ │ │ │ + cmp r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bl 15485e │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r5, #80] @ 0x50 │ │ │ │ + str r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029286c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -90984,38 +90984,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2929f4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 6fef38 │ │ │ │ + bl 6fef70 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 6ff1b4 │ │ │ │ + bl 6ff1ec │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 292916 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 703df4 │ │ │ │ + bl 703e2c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 29295e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2929ce │ │ │ │ bne.n 29295e │ │ │ │ @@ -91045,15 +91045,15 @@ │ │ │ │ beq.n 292956 │ │ │ │ movs r0, #16 │ │ │ │ blx 252cb8 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 703c30 │ │ │ │ + bl 703c68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2928d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 28ebac │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 29295e │ │ │ │ @@ -91066,20 +91066,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 29292c │ │ │ │ ldr r1, [pc, #156] @ (2929fc ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eeeb8 │ │ │ │ + bl 6eeef0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6eeef4 │ │ │ │ + bl 6eef2c │ │ │ │ ldr r2, [pc, #132] @ (292a00 ) │ │ │ │ ldr r3, [pc, #104] @ (2929e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -91118,31 +91118,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ strh r4, [r2, #2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #5 │ │ │ │ + lsls r6, r2, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #160] @ 0xa0 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00292a10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91159,37 +91159,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 254480 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72592c │ │ │ │ + bl 725964 │ │ │ │ ldr r3, [pc, #76] @ (292a98 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 292a56 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 292a82 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2530a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 292a50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 725868 │ │ │ │ + bl 7258a0 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 292a56 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -91216,44 +91216,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (292b80 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #176] @ (292b84 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ ldr r1, [pc, #168] @ (292b88 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ff1b4 │ │ │ │ + bl 6ff1ec │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (292b8c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ ldr r3, [pc, #148] @ (292b90 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6f88cc │ │ │ │ + bl 6f8904 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 292b46 │ │ │ │ mov r0, r6 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #116] @ (292b94 ) │ │ │ │ ldr r3, [pc, #88] @ (292b78 ) │ │ │ │ add r2, pc │ │ │ │ @@ -91290,22 +91290,22 @@ │ │ │ │ b.n 292b16 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r4, pc, lsl #1 │ │ │ │ + @ instruction: 0xeb3c004f │ │ │ │ ldrb r6, [r2, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [pc, #136] @ (292c10 ) │ │ │ │ + ldr r4, [pc, #360] @ (292cf0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov ip, pc │ │ │ │ + bxns r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00292b98 : │ │ │ │ @@ -91325,48 +91325,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (292c90 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #196] @ (292c94 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (292c98 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fef38 │ │ │ │ + bl 6fef70 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ff1b4 │ │ │ │ + bl 6ff1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fef38 │ │ │ │ + bl 6fef70 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ff1b4 │ │ │ │ + bl 6ff1ec │ │ │ │ ldr r1, [pc, #128] @ (292c9c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff2b4 │ │ │ │ + bl 6ff2ec │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -91403,23 +91403,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r5, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r6 │ │ │ │ + uxth r0, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + subs r4, r4, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r0 │ │ │ │ + lsls r0, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r6, [r7, #17] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00292ca4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -91455,15 +91455,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (292db4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91492,15 +91492,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (292dc8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91511,55 +91511,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (292dd4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e04c │ │ │ │ + bl 70e084 │ │ │ │ b.n 292cd4 │ │ │ │ ldr r3, [pc, #68] @ (292dd8 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (292ddc ) │ │ │ │ ldr r0, [pc, #68] @ (292de0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + str r4, [r1, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r6, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + str r6, [r4, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00292de4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -91642,27 +91642,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (292f6c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 292e5a │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 292ee6 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 70429c │ │ │ │ + bl 7042d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 292f10 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -91679,27 +91679,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (292f78 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 70e04c │ │ │ │ + bl 70e084 │ │ │ │ b.n 292e5a │ │ │ │ ldr r3, [pc, #104] @ (292f7c ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (292f80 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (292f84 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 292e5a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (292f88 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (292f8c ) │ │ │ │ ldr r0, [pc, #88] @ (292f90 ) │ │ │ │ add r3, pc │ │ │ │ @@ -91707,49 +91707,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldrb r4, [r3, #11] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r4, [r1, #11] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #9] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #864] @ 0x360 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + str r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r7, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + str r0, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r6, [r5, r1] │ │ │ │ + ldrsh r6, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00292f94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91774,29 +91774,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (293000 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, r6] │ │ │ │ + ldrb r6, [r5, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00293004 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91833,15 +91833,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2930b8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e04c │ │ │ │ + bl 70e084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91852,33 +91852,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2930c4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 293072 │ │ │ │ ldrb r2, [r7, #2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r4, r4] │ │ │ │ + ldrb r6, [r3, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #54] @ 0x36 │ │ │ │ + ldrh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r5, #54] @ 0x36 │ │ │ │ + ldrh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002930c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91921,15 +91921,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (293168 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 70e04c │ │ │ │ + bl 70e084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91937,19 +91937,19 @@ │ │ │ │ nop │ │ │ │ strb r0, [r2, #31] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, r1] │ │ │ │ + ldrb r4, [r2, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r7, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029316c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92040,15 +92040,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 70e0cc │ │ │ │ + b.w 70e104 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -92071,63 +92071,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 70e0cc │ │ │ │ + b.w 70e104 │ │ │ │ ldr r1, [pc, #88] @ (293300 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (293304 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (293308 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 70e04c │ │ │ │ - beq.n 293258 │ │ │ │ + b.w 70e084 │ │ │ │ + bne.n 2932c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r6, [r6, #27] │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r3, #54] @ 0x36 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r6, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r1, r4] │ │ │ │ + ldrh r2, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r0, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #48] @ 0x30 │ │ │ │ + ldrh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r0, #38] @ 0x26 │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r2, r3] │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r3, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029330c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -92165,15 +92165,15 @@ │ │ │ │ beq.w 29365a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2545a4 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7036bc │ │ │ │ + bl 7036f4 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 293694 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -92273,15 +92273,15 @@ │ │ │ │ b.w 291c8c │ │ │ │ blx 253458 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 2559a0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5cecb4 │ │ │ │ + bl 5cecd4 │ │ │ │ ldr r3, [pc, #828] @ (2937f8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 293710 │ │ │ │ ldr r0, [pc, #820] @ (2937fc ) │ │ │ │ @@ -92301,23 +92301,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 254480 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5248 │ │ │ │ + bl 5d5268 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29360c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 291ba8 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -92337,40 +92337,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 291bf8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 252df4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 252b8c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5248 │ │ │ │ + bl 5d5268 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 293532 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 293588 │ │ │ │ mov r0, fp │ │ │ │ bl 291c8c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 252ff0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 29359a │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 29361e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 293482 │ │ │ │ ldr r2, [pc, #612] @ (29380c ) │ │ │ │ ldr r3, [pc, #572] @ (2937e4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -92415,17 +92415,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 293650 │ │ │ │ mov r0, fp │ │ │ │ blx 252ff0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 29361e │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 70378c │ │ │ │ + bl 7037c4 │ │ │ │ b.n 29347c │ │ │ │ ldr r2, [pc, #504] @ (293820 ) │ │ │ │ ldr r3, [pc, #440] @ (2937e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -92440,15 +92440,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 70e0cc │ │ │ │ + b.w 70e104 │ │ │ │ ldr r2, [pc, #468] @ (293830 ) │ │ │ │ ldr r3, [pc, #388] @ (2937e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -92462,15 +92462,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 70e0cc │ │ │ │ + b.w 70e104 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 29357c │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2533a8 │ │ │ │ ldr r2, [pc, #416] @ (293840 ) │ │ │ │ @@ -92481,15 +92481,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (293848 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2935a4 │ │ │ │ ldr r2, [pc, #388] @ (29384c ) │ │ │ │ ldr r3, [pc, #284] @ (2937e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -92508,15 +92508,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (293858 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 29361e │ │ │ │ mov r0, r9 │ │ │ │ bl 291c8c │ │ │ │ b.n 29361e │ │ │ │ ldr r3, [pc, #328] @ (29385c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -92528,24 +92528,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2934c6 │ │ │ │ ldr r0, [pc, #312] @ (293864 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2934c6 │ │ │ │ cbz r0, 293752 │ │ │ │ bl 291c8c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 252ff0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 29347c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ b.n 29347c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 252ff0 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 29374a │ │ │ │ b.n 29347c │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ @@ -92558,29 +92558,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (293870 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 293708 │ │ │ │ b.n 29361e │ │ │ │ ldr r3, [pc, #232] @ (293874 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (293878 ) │ │ │ │ ldr r1, [pc, #232] @ (29387c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, fp │ │ │ │ blx 252eec │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 293708 │ │ │ │ b.n 29361e │ │ │ │ ldr r3, [pc, #204] @ (293880 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -92588,108 +92588,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (293888 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, fp │ │ │ │ blx 252eec │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 252b20 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 293708 │ │ │ │ b.n 29361e │ │ │ │ strb r6, [r6, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r2, [r2, #17] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r3, #96] @ 0x60 │ │ │ │ + str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r5, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r0, [r6, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r4, [r6, #11] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r4, [r1, r6] │ │ │ │ + ldrsb r4, [r0, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #26] │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r7, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r6, [r5, #10] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r7, #8] │ │ │ │ + ldrh r4, [r6, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r2, [r7, #9] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r2, [r2, r4] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r7, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r1, #24] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r0, [r3, r3] │ │ │ │ + ldrsb r0, [r2, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #6] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r0, [r2, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r6, [r1, r2] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [pc, #832] @ (293ba0 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r2, #0] │ │ │ │ + ldrh r4, [r1, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r6, [r1, r0] │ │ │ │ + ldrsb r6, [r0, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, r7] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + ldrh r2, [r4, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r6, #18] │ │ │ │ + ldrh r4, [r5, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + strh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -92701,23 +92701,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #120] @ (293938 ) │ │ │ │ ldr r1, [pc, #120] @ (29393c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2938de │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 29388c │ │ │ │ mov r0, r6 │ │ │ │ blx 254480 │ │ │ │ @@ -92746,25 +92746,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc │ │ │ │ + add sl, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r5, #14] │ │ │ │ + ldrh r6, [r4, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r3, #14] │ │ │ │ + ldrh r4, [r2, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00293944 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -92777,26 +92777,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c7324 │ │ │ │ + bl 5c7344 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (293a08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (293a0c ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #140] @ (293a10 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2939b8 │ │ │ │ ldr r1, [pc, #132] @ (293a14 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 253bd0 │ │ │ │ @@ -92816,15 +92816,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (293a1c ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92833,52 +92833,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (293a24 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2939ce │ │ │ │ nop │ │ │ │ ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r3, [pc, #528] @ (293c14 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r2, #10] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r4, [r2, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r0, [r1, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (293a38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (293a48 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -92982,28 +92982,28 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ orn r0, r4, #4227072 @ 0x408000 │ │ │ │ ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r2, r2] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r2, r5] │ │ │ │ + strh r4, [r1, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r5, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r0, #2] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (293c40 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -93011,39 +93011,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6821c4 │ │ │ │ + bl 6821fc │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 70db68 │ │ │ │ + bl 70dba0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 293c12 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 70da0c │ │ │ │ + bl 70da44 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 682214 │ │ │ │ + bl 68224c │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 6821c4 │ │ │ │ + bl 6821fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -93086,74 +93086,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 252cb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 682b44 │ │ │ │ + bl 682b7c │ │ │ │ ldr r1, [pc, #124] @ (293cf4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ cbz r0, 293c8e │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (293cf8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ cbz r0, 293ca8 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (293cfc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ cbz r0, 293cc4 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (293d00 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ cbz r0, 293ce0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #224 @ (adr r4, 293de0 ) │ │ │ │ + add r4, pc, #448 @ (adr r4, 293ec0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #12 │ │ │ │ + adds r4, #68 @ 0x44 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 293d64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -93161,15 +93161,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (293d6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w ip, [pc, #60] @ 293d70 │ │ │ │ ldr r3, [pc, #60] @ (293d74 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (293d78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (293d7c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -93183,19 +93183,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r1, r6] │ │ │ │ + str r2, [r0, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -93226,15 +93226,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -93259,31 +93259,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (293e50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r1, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r4, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 293e8c │ │ │ │ sub sp, #12 │ │ │ │ @@ -93291,24 +93291,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (293e94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 293b88 │ │ │ │ - str r0, [r7, r0] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (293ef8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -93322,24 +93322,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ eor.w r0, r4, #129 @ 0x81 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (293f78 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -93348,56 +93348,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (293f80 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 70d7b4 │ │ │ │ + bl 70d7ec │ │ │ │ ldr r1, [pc, #80] @ (293f84 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #56] @ (293f88 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r2, r6] │ │ │ │ + str r0, [r1, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #584] @ (2941c8 ) │ │ │ │ + ldr r7, [pc, #808] @ (2942a8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r7, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93410,15 +93410,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (294018 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 28cde4 │ │ │ │ cbz r0, 293ffa │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -93442,19 +93442,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #8] @ (29401c ) │ │ │ │ + ldr r7, [pc, #232] @ (2940fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r1, r4] │ │ │ │ + str r6, [r0, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (29418c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -93463,15 +93463,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (294194 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 294178 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 253458 │ │ │ │ @@ -93581,23 +93581,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (294198 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (29419c ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldr r6, [pc, #456] @ (294358 ) │ │ │ │ + ldr r6, [pc, #680] @ (294438 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r4, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r7, r1] │ │ │ │ + str r4, [r6, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r0, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r7, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -93618,15 +93618,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 29425a │ │ │ │ @@ -93647,15 +93647,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -93670,33 +93670,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r6, [pc, #584] @ (2944bc ) │ │ │ │ + ldr r6, [pc, #808] @ (29459c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #520] @ (294480 ) │ │ │ │ + ldr r4, [pc, #744] @ (294560 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #576] @ (2944bc ) │ │ │ │ + ldr r6, [pc, #800] @ (29459c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -93730,15 +93730,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (29449c ) │ │ │ │ ldr r7, [pc, #404] @ (2944a0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 294430 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -93757,37 +93757,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29444c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 294406 │ │ │ │ ldr r0, [pc, #348] @ (2944a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r3, [pc, #344] @ (2944ac ) │ │ │ │ ldr r2, [pc, #344] @ (2944b0 ) │ │ │ │ ldr r1, [pc, #348] @ (2944b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2944b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2944bc ) │ │ │ │ ldr r1, [pc, #332] @ (2944c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 28bb30 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -93809,15 +93809,15 @@ │ │ │ │ blx 252d38 │ │ │ │ mov r4, r0 │ │ │ │ blx 254480 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6820bc │ │ │ │ + bl 6820f4 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -93832,24 +93832,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 294472 │ │ │ │ ldr r4, [pc, #192] @ (2944c8 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r3, [pc, #176] @ (2944cc ) │ │ │ │ ldr r2, [pc, #180] @ (2944d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29436a │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 294322 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -93869,71 +93869,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 294346 │ │ │ │ ldr r0, [pc, #116] @ (2944dc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 294346 │ │ │ │ ldr r3, [pc, #96] @ (2944d4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 294406 │ │ │ │ ldr r3, [pc, #88] @ (2944d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 294406 │ │ │ │ ldr r0, [pc, #88] @ (2944e0 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 294406 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #704] @ (294758 ) │ │ │ │ + ldr r3, [pc, #928] @ (294838 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r6, #4] │ │ │ │ + strh r4, [r5, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r0, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + str r0, [r1, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #320] @ (2945f0 ) │ │ │ │ + ldr r3, [pc, #544] @ (2946d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #288] @ (2945d4 ) │ │ │ │ + ldr r5, [pc, #512] @ (2946b4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #752] @ (2947a8 ) │ │ │ │ + ldr r7, [pc, #976] @ (294888 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #216] @ (294594 ) │ │ │ │ + ldr r3, [pc, #440] @ (294674 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #192] @ (294580 ) │ │ │ │ + ldr r5, [pc, #416] @ (294660 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #272] @ (2945d4 ) │ │ │ │ + ldr r5, [pc, #496] @ (2946b4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r1, #2] │ │ │ │ + strh r4, [r0, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #48] @ (2944fc ) │ │ │ │ + ldr r7, [pc, #272] @ (2945dc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #552] @ (2946f8 ) │ │ │ │ + ldr r2, [pc, #776] @ (2947d8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #520] @ (2946dc ) │ │ │ │ + ldr r4, [pc, #744] @ (2947bc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (294614 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -93942,15 +93942,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (29461c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2945be │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 29457e │ │ │ │ @@ -93994,15 +93994,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (294628 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 28c61c │ │ │ │ @@ -94027,45 +94027,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (294634 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 28c5cc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #688] @ (2948c8 ) │ │ │ │ + ldr r1, [pc, #912] @ (2949a8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #664] @ (2948b4 ) │ │ │ │ + ldr r3, [pc, #888] @ (294994 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #88] @ (294678 ) │ │ │ │ + ldr r6, [pc, #312] @ (294758 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #136] @ (2946ac ) │ │ │ │ + ldr r1, [pc, #360] @ (29478c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #112] @ (294698 ) │ │ │ │ + ldr r3, [pc, #336] @ (294778 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #192] @ (2946ec ) │ │ │ │ + ldr r3, [pc, #416] @ (2947cc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [pc, #800] @ (294950 ) │ │ │ │ + ldr r1, [pc, #0] @ (294630 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #776] @ (29493c ) │ │ │ │ + ldr r2, [pc, #1000] @ (294a1c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #856] @ (294990 ) │ │ │ │ + ldr r3, [pc, #56] @ (294670 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (294770 ) │ │ │ │ @@ -94086,15 +94086,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -94117,15 +94117,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (294784 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 293a4c │ │ │ │ ldr r2, [pc, #152] @ (294788 ) │ │ │ │ @@ -94168,44 +94168,44 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 293a4c │ │ │ │ b.n 2946ec │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r4], #-516 @ 0x204 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + ldr r0, [pc, #88] @ (2947d8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #856] @ (294adc ) │ │ │ │ + ldr r2, [pc, #56] @ (2947bc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #944] @ (294b38 ) │ │ │ │ + ldr r2, [pc, #144] @ (294818 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r5, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bxns ip │ │ │ │ + blxns r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #368] @ (294908 ) │ │ │ │ + ldr r1, [pc, #592] @ (2949e8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #448] @ (29495c ) │ │ │ │ + ldr r1, [pc, #672] @ (294a3c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (294970 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -94223,15 +94223,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 28d5d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29495e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -94244,15 +94244,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 253458 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2559a0 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -94298,15 +94298,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 293a4c │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -94332,15 +94332,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (294998 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 253458 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2559a0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94375,37 +94375,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ str r4, [r4, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #920] @ (294d14 ) │ │ │ │ + ldr r1, [pc, #120] @ (2949f4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [pc, #1000] @ (294d68 ) │ │ │ │ + ldr r1, [pc, #200] @ (294a48 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov ip, ip │ │ │ │ + bxns r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r6, r5 │ │ │ │ + mov r6, ip │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #128] @ (294a0c ) │ │ │ │ + ldr r0, [pc, #352] @ (294aec ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [pc, #104] @ (2949f8 ) │ │ │ │ + ldr r0, [pc, #328] @ (294ad8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blxns r4 │ │ │ │ + blxns fp │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blx r7 │ │ │ │ + blx lr │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r0, [r5, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r4, [r4, #8] │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (294a04 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -94415,42 +94415,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #60] @ (294a10 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2949ea │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 29479c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 29401c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 29479c │ │ │ │ - ldr r1, [pc, #368] @ (294b78 ) │ │ │ │ + ldr r1, [pc, #592] @ (294c58 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add lr, ip │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov lr, fp │ │ │ │ + bx r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #24] @ (294a2c ) │ │ │ │ + ldr r2, [pc, #248] @ (294b0c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (294c04 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -94485,15 +94485,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 294ac4 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -94552,15 +94552,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 28d5d4 │ │ │ │ @@ -94582,15 +94582,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 253d3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -94632,23 +94632,23 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldrsh r4, [r5, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r1, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bics r2, r1 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp ip, r2 │ │ │ │ + cmp ip, r9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + strb r0, [r1, #31] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r3, #30] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 295658 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -94662,15 +94662,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 295664 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -94887,15 +94887,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 294fb2 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -94979,15 +94979,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 295674 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 28d13c │ │ │ │ mov r0, r9 │ │ │ │ @@ -95019,15 +95019,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 294cb2 │ │ │ │ ldr.w r0, [pc, #1676] @ 295680 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 294cb2 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -95161,15 +95161,15 @@ │ │ │ │ blx 252d38 │ │ │ │ mov r6, r0 │ │ │ │ blx 254480 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 682214 │ │ │ │ + bl 68224c │ │ │ │ b.n 294cb4 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -95432,22 +95432,22 @@ │ │ │ │ bpl.w 294de8 │ │ │ │ ldr r0, [pc, #536] @ (29568c ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 294de8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (295690 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 682214 │ │ │ │ + bl 68224c │ │ │ │ b.n 294cb2 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 294cb2 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -95503,15 +95503,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -95544,15 +95544,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -95610,43 +95610,43 @@ │ │ │ │ bgt.w 294cb2 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 295634 │ │ │ │ b.w 294cb2 │ │ │ │ - negs r2, r5 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r6, #29] │ │ │ │ + strb r4, [r5, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r6, #29] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r0, [r0, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #46 @ 0x2e │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r5 │ │ │ │ + adcs r0, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r7 │ │ │ │ + adcs r4, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #17] │ │ │ │ + strb r6, [r5, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + strb r2, [r0, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00295694 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 29569c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -95692,22 +95692,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 295870 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70db5c │ │ │ │ + bl 70db94 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 70d854 │ │ │ │ + bl 70d88c │ │ │ │ mov r0, r4 │ │ │ │ bl 293b88 │ │ │ │ b.n 295756 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 295750 │ │ │ │ @@ -95826,40 +95826,40 @@ │ │ │ │ beq.n 295886 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6820bc │ │ │ │ + bl 6820f4 │ │ │ │ b.n 29570e │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 29570e │ │ │ │ ldr r1, [pc, #48] @ (2958b8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 6820bc │ │ │ │ + bl 6820f4 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 295708 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r3, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 002958bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95875,24 +95875,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ bvs.n 2959e0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ │ │ │ │ 00295920 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -95904,47 +95904,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (295964 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c680 │ │ │ │ nop │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #96 @ 0x60 │ │ │ │ + adds r7, #152 @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #118 @ 0x76 │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00295968 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (29599c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c4574 │ │ │ │ + bl 5c4594 │ │ │ │ cbz r0, 29598e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2959a0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5c3eb8 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + b.w 5c3ed8 │ │ │ │ + ldr r0, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r4, [r0, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95954,29 +95954,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2959e8 ) │ │ │ │ ldr r1, [pc, #44] @ (2959ec ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -95990,18 +95990,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (295a30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00295a34 : │ │ │ │ ldr r3, [pc, #48] @ (295a68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 295a3e │ │ │ │ @@ -96021,15 +96021,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r7, pc, #392 @ (adr r7, 295bf4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (295a74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 295ae4 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 295ad6 │ │ │ │ @@ -96117,15 +96117,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 290a84 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 295aba │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -96134,41 +96134,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 252cb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 682b44 │ │ │ │ + bl 682b7c │ │ │ │ ldr r1, [pc, #52] @ (295bc4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ ldr r1, [pc, #40] @ (295bc8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r1, #84] @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 295c2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -96176,15 +96176,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (295c34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w ip, [pc, #60] @ 295c38 │ │ │ │ ldr r3, [pc, #60] @ (295c3c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (295c40 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (295c44 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -96199,19 +96199,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, r1 │ │ │ │ + add r2, r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -96269,26 +96269,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (295cf4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 295c68 │ │ │ │ ldr r0, [pc, #24] @ (295cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 295c68 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #480] @ (295ecc ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 295d8c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -96306,33 +96306,33 @@ │ │ │ │ b.n 295d54 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 682214 │ │ │ │ + bl 68224c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 2542bc │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 295d76 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 6821c4 │ │ │ │ + bl 5c4318 │ │ │ │ + bl 6821fc │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 295d2a │ │ │ │ @@ -96347,19 +96347,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmn r0, r2 │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r5, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -96455,19 +96455,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (295ed8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 295dfc │ │ │ │ ldr r0, [pc, #64] @ (295edc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 295dfc │ │ │ │ ldr r0, [pc, #56] @ (295ee0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 295e4e │ │ │ │ ldr r1, [pc, #52] @ (295ee4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 295df2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (295efc ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -96477,25 +96477,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #25] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #536] @ (2960e8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r0, [r2, #104] @ 0x68 │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [pc, #144] @ (295f68 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96823,15 +96823,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2961a0 │ │ │ │ ldr r0, [pc, #804] @ (296560 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2961a0 │ │ │ │ ldr r3, [pc, #792] @ (296564 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -96840,15 +96840,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29610a │ │ │ │ ldr r0, [pc, #772] @ (296568 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 29610a │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2963da │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -97027,15 +97027,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 296370 │ │ │ │ ldr r1, [pc, #316] @ (296590 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (296594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 296390 │ │ │ │ ldr r2, [pc, #296] @ (29658c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 296390 │ │ │ │ @@ -97053,15 +97053,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (29655c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 29630a │ │ │ │ ldr r0, [pc, #264] @ (29659c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29630a │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 28ae18 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -97088,15 +97088,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 296428 │ │ │ │ ldr r0, [pc, #192] @ (2965a4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 296428 │ │ │ │ bl 28abe8 │ │ │ │ b.n 296428 │ │ │ │ ldr.w sl, [pc, #180] @ 2965a8 │ │ │ │ add sl, pc │ │ │ │ b.n 2964c6 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -97114,79 +97114,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (29655c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2964ae │ │ │ │ ldr r0, [pc, #132] @ (2965b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2964ae │ │ │ │ nop │ │ │ │ ldr r0, [pc, #88] @ (296590 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r2, [r2, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r1, #56] @ 0x38 │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #640] @ (2967dc ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [pc, #272] @ (296678 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #44] @ 0x2c │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r6, [r5, #3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r3, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #12 │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r4, [r3, #1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [pc, #496] @ (296794 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r1, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r2, #0] │ │ │ │ + str r6, [r1, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r0, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #12] │ │ │ │ + str r6, [r3, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -97207,19 +97207,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (296730 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 682060 │ │ │ │ + b.w 682098 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -97324,19 +97324,19 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 296672 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2966fc │ │ │ │ b.n 2966a6 │ │ │ │ - subs r2, #4 │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, r6] │ │ │ │ + ldrb r2, [r5, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r4, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2968ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -97348,15 +97348,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2968f8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2967e2 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -97471,86 +97471,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (296900 ) │ │ │ │ ldr r0, [pc, #132] @ (296904 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 296852 │ │ │ │ b.n 296856 │ │ │ │ ldr r1, [pc, #112] @ (296908 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (29690c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 29685c │ │ │ │ ldr r3, [pc, #100] @ (296910 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 296804 │ │ │ │ ldr r3, [pc, #92] @ (296914 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 296804 │ │ │ │ ldr r0, [pc, #84] @ (296918 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 296804 │ │ │ │ mov r0, r5 │ │ │ │ bl 2960a8 │ │ │ │ b.n 29685c │ │ │ │ ldr r3, [pc, #68] @ (29691c ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (296920 ) │ │ │ │ ldr r0, [pc, #68] @ (296924 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r0, [r3, r3] │ │ │ │ + ldrsh r0, [r2, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adcs r0, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #112 @ 0x70 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r6, [r4, r0] │ │ │ │ + ldrsh r6, [r3, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #140 @ 0x8c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r6] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #16 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrb r6, [r0, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 296960 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97558,24 +97558,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (296968 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 295cfc │ │ │ │ nop │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r6, r3] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2969d0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -97583,15 +97583,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2969d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 254cd4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2969dc ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -97605,19 +97605,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, r2] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r5, r2] │ │ │ │ + ldrb r6, [r4, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97627,15 +97627,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (296a48 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ bl 295c4c │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 296a1a │ │ │ │ bl 28ffb0 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -97648,19 +97648,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r6, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r6, r0] │ │ │ │ + ldrb r0, [r5, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r6, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 296af8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -97670,15 +97670,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (296afc ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (296b00 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 296ac6 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -97720,19 +97720,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r7, r6] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -97742,15 +97742,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (296ba4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 296b42 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 296b68 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -97783,24 +97783,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 28aa7c │ │ │ │ b.n 296b54 │ │ │ │ nop │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + adds r5, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r0, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r2, r4] │ │ │ │ + ldrh r6, [r1, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r0, r0] │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 656bb2 │ │ │ │ + bl 656bb2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 296c88 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (296c8c ) │ │ │ │ @@ -97810,15 +97810,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (296c94 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #176] @ (296c98 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 296c38 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -97835,15 +97835,15 @@ │ │ │ │ cbnz r2, 296c64 │ │ │ │ mov r0, r3 │ │ │ │ bl 295c4c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 682060 │ │ │ │ + b.w 682098 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -97860,15 +97860,15 @@ │ │ │ │ bpl.n 296bf0 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (296ca4 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 296bf0 │ │ │ │ ldr r2, [pc, #64] @ (296ca8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 296c10 │ │ │ │ @@ -97876,37 +97876,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 296c10 │ │ │ │ ldr r0, [pc, #48] @ (296cac ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 296c10 │ │ │ │ nop │ │ │ │ - adds r4, #34 @ 0x22 │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r3, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r5, r1] │ │ │ │ + ldrh r2, [r4, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, #240 @ 0xf0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ + ldrh r0, [r4, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r1] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 296d88 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -97924,15 +97924,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 254cbc │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 296d32 │ │ │ │ @@ -97950,15 +97950,15 @@ │ │ │ │ bne.n 296d10 │ │ │ │ ldr r1, [pc, #120] @ (296d9c ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 5cbdf8 │ │ │ │ + bl 5cbe18 │ │ │ │ ldr r2, [pc, #108] @ (296da0 ) │ │ │ │ ldr r3, [pc, #84] @ (296d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -97982,23 +97982,23 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 296d1a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #254 @ 0xfe │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r3, r5] │ │ │ │ + ldr r6, [r2, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #162 @ 0xa2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -98019,15 +98019,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (296eb8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 254cbc │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 296dfa │ │ │ │ @@ -98056,15 +98056,15 @@ │ │ │ │ cbz r3, 296e84 │ │ │ │ ldr r1, [pc, #148] @ (296ec0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 5cae08 │ │ │ │ + bl 5cae28 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 296dfc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 296dfa │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -98101,37 +98101,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (296ecc ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 28aa7c │ │ │ │ b.n 296e2a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r0, [r4, r1] │ │ │ │ + ldr r0, [r3, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r2, #216 @ 0xd8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r6, [r3, #96] @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r4, [r7, r3] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bl 1baeca │ │ │ │ bl 34eece │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (296edc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -98140,44 +98140,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (296f84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #128] @ (296f88 ) │ │ │ │ ldr r3, [pc, #128] @ (296f8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (296f90 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (296f94 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (296f98 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r3, [pc, #120] @ (296f9c ) │ │ │ │ ldr r2, [pc, #124] @ (296fa0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (296fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r3, [pc, #112] @ (296fa8 ) │ │ │ │ ldr r2, [pc, #116] @ (296fac ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (296fb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r2, [pc, #108] @ (296fb4 ) │ │ │ │ ldr r3, [pc, #108] @ (296fb8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (296fbc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -98185,60 +98185,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (296fc0 ) │ │ │ │ ldr r2, [pc, #104] @ (296fc4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c79a0 │ │ │ │ + bl 5c79c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r1, #152 @ 0x98 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r1, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r4, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #172 @ 0xac │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + cpsie a │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r2] │ │ │ │ + ldrh r2, [r4, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r2] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -98304,15 +98304,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -98388,28 +98388,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (2973e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2972c6 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (2973e8 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ ldr r2, [pc, #600] @ (2973ec ) │ │ │ │ ldr r3, [pc, #564] @ (2973cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -98429,15 +98429,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e1e4 │ │ │ │ + bl 70e21c │ │ │ │ b.n 297192 │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 29722a │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -98489,15 +98489,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (2973f0 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 297192 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -98511,24 +98511,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (2973fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 253ac4 │ │ │ │ b.n 297192 │ │ │ │ ldr r1, [pc, #304] @ (297400 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 71ba9c │ │ │ │ + bl 71bad4 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 297330 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (297404 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -98546,15 +98546,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (297408 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2972c6 │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 297338 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 29710e │ │ │ │ mov r0, r5 │ │ │ │ @@ -98593,75 +98593,75 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (297414 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2972c6 │ │ │ │ ldr r2, [pc, #112] @ (297418 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (29741c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (297420 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2972c6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, r6] │ │ │ │ + ldr r6, [r3, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, r6] │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r6, r5] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r7, #66 @ 0x42 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r0, [r5, r6] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r0, r1] │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r6, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r1, r5] │ │ │ │ + ldrsb r0, [r0, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r1, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r4, [r6, r3] │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #248 @ 0xf8 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r4, [r7, r3] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #216 @ 0xd8 │ │ │ │ + cmp r5, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r0, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (297790 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -98850,15 +98850,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 25503c <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 71ba9c │ │ │ │ + bl 71bad4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 253ac0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2974ca │ │ │ │ b.n 297600 │ │ │ │ @@ -98978,17 +98978,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 290918 │ │ │ │ b.n 297444 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (297878 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #98 @ 0x62 │ │ │ │ + cmp r2, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r3, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2977e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -98997,30 +98997,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2977f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #214 @ 0xd6 │ │ │ │ + cmp r1, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + strh r2, [r2, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 297838 │ │ │ │ sub sp, #12 │ │ │ │ @@ -99028,29 +99028,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (297840 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + strh r4, [r5, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r0, r0] │ │ │ │ + strh r6, [r7, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 297888 │ │ │ │ sub sp, #8 │ │ │ │ @@ -99059,29 +99059,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (297890 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r0, #50 @ 0x32 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r3, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2978d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -99089,28 +99089,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2978dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ + cmp r0, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r2, r5] │ │ │ │ + str r4, [r1, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 297924 │ │ │ │ sub sp, #8 │ │ │ │ @@ -99119,29 +99119,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (29792c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r7, #150 @ 0x96 │ │ │ │ + movs r7, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r0, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r2, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 297970 │ │ │ │ sub sp, #12 │ │ │ │ @@ -99149,28 +99149,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (297978 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r1, r3] │ │ │ │ + str r2, [r0, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2979b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -99178,24 +99178,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2979bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - movs r6, #250 @ 0xfa │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + str r4, [r4, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r7, r1] │ │ │ │ + str r6, [r6, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (297a28 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -99203,44 +99203,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (297a30 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 297a14 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 297a20 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 71ba9c │ │ │ │ + bl 71bad4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 253ac4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 252fec │ │ │ │ ldr r1, [pc, #16] @ (297a34 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2979fc │ │ │ │ - movs r6, #184 @ 0xb8 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r5, r0] │ │ │ │ + str r4, [r4, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r7, r0] │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -99253,15 +99253,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 297a8a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 2554cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -99276,30 +99276,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (297ac0 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r7, [pc, #736] @ (297d98 ) │ │ │ │ + ldr r7, [pc, #960] @ (297e78 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #760] @ (297db8 ) │ │ │ │ + ldr r7, [pc, #984] @ (297e98 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r0, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00297ac4 : │ │ │ │ ldr r3, [pc, #124] @ (297b44 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 297ade │ │ │ │ @@ -99337,33 +99337,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2533a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (297b54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xb86e │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + str r4, [r0, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xb83c │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + str r0, [r4, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 297bd6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 297b9a │ │ │ │ @@ -99542,52 +99542,52 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (297d38 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cbz r4, 297d3a │ │ │ │ + cbz r4, 297d48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #368] @ (297e68 ) │ │ │ │ + ldr r7, [pc, #592] @ (297f48 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #344] @ (297e54 ) │ │ │ │ + ldr r7, [pc, #568] @ (297f34 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #336] @ (297e50 ) │ │ │ │ + ldr r7, [pc, #560] @ (297f30 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #328] @ (297e4c ) │ │ │ │ + ldr r7, [pc, #552] @ (297f2c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + adds r4, r7, #0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r3, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf262004a │ │ │ │ - ldrsb r4, [r4, r0] │ │ │ │ + @ instruction: 0xf29a004a │ │ │ │ + ldrsb r4, [r3, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [pc, #888] @ (298090 ) │ │ │ │ + ldr r7, [pc, #88] @ (297d70 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #16] @ (297d2c ) │ │ │ │ + ldr r7, [pc, #240] @ (297e0c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #40] @ (297d48 ) │ │ │ │ + ldr r7, [pc, #264] @ (297e28 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #400] @ (297eb4 ) │ │ │ │ + ldr r7, [pc, #624] @ (297f94 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #440] @ (297ee0 ) │ │ │ │ + ldr r7, [pc, #664] @ (297fc0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #240] @ (297e1c ) │ │ │ │ + ldr r7, [pc, #464] @ (297efc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #120] @ (297da8 ) │ │ │ │ + ldr r7, [pc, #344] @ (297e88 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #0] @ (297d34 ) │ │ │ │ + ldr r7, [pc, #224] @ (297e14 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #904] @ (2980c0 ) │ │ │ │ + ldr r7, [pc, #104] @ (297da0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #320] @ (297e7c ) │ │ │ │ + ldr r7, [pc, #544] @ (297f5c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 297d5a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -99780,26 +99780,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 297f86 │ │ │ │ ldr r2, [pc, #152] @ (297f90 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #144] @ (297f94 ) │ │ │ │ ldr r3, [pc, #144] @ (297f98 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (297f9c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99842,19 +99842,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ cmp r1, #246 @ 0xf6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #272] @ (2980a8 ) │ │ │ │ + ldr r5, [pc, #496] @ (298188 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #234 @ 0xea │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #176] @ (298050 ) │ │ │ │ + ldr r5, [pc, #400] @ (298130 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (298050 ) │ │ │ │ @@ -99866,32 +99866,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d0014 │ │ │ │ + bl 5d0034 │ │ │ │ cbz r0, 297ffe │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 252cb8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 297ecc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 298028 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6eecd8 │ │ │ │ + bl 6eed10 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (298058 ) │ │ │ │ ldr r3, [pc, #80] @ (298054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -99987,25 +99987,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (298134 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2980c4 │ │ │ │ cmp r0, #98 @ 0x62 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #336] @ (298288 ) │ │ │ │ + ldr r3, [pc, #560] @ (298368 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (2981f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -100030,22 +100030,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2981da │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d0014 │ │ │ │ + bl 5d0034 │ │ │ │ cbz r0, 298196 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 297ecc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ mov r0, r5 │ │ │ │ bl 297be4 │ │ │ │ blx 2554cc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2981ca │ │ │ │ ldr r2, [pc, #88] @ (298200 ) │ │ │ │ @@ -100061,43 +100061,43 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eebe8 │ │ │ │ + bl 6eec20 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2981a6 │ │ │ │ ldr r3, [pc, #40] @ (298204 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (298208 ) │ │ │ │ ldr r1, [pc, #40] @ (29820c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 298196 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ movs r7, #138 @ 0x8a │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #46 @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + subs r6, r1, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #96] @ (29826c ) │ │ │ │ + ldr r3, [pc, #320] @ (29834c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #344] @ (298368 ) │ │ │ │ + ldr r2, [pc, #568] @ (298448 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -100128,20 +100128,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2982f8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ ldr r1, [pc, #136] @ (2982fc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2982ce │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 298298 │ │ │ │ cbz r5, 2982a4 │ │ │ │ @@ -100163,109 +100163,109 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 298242 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 298242 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r3, [pc, #40] @ (298300 ) │ │ │ │ ldr r2, [pc, #44] @ (298304 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (298308 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 298244 │ │ │ │ - ldr r2, [pc, #728] @ (2985d4 ) │ │ │ │ + ldr r2, [pc, #952] @ (2986b4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #720] @ (2985d0 ) │ │ │ │ + ldr r2, [pc, #944] @ (2986b0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r3, #0 │ │ │ │ + subs r4, r2, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #368] @ (298478 ) │ │ │ │ + ldr r2, [pc, #592] @ (298558 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #376] @ (298484 ) │ │ │ │ + ldr r1, [pc, #600] @ (298564 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 298356 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d5a7c │ │ │ │ + bl 5d5a9c │ │ │ │ ldr r1, [pc, #128] @ (2983ac ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ad0 │ │ │ │ + bl 5d5af0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5d5bfc │ │ │ │ + bl 5d5c1c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 298398 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 298332 │ │ │ │ ldr r1, [pc, #100] @ (2983b0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5dd8 │ │ │ │ + bl 5d5df8 │ │ │ │ cbz r5, 29838a │ │ │ │ - bl 5d5a7c │ │ │ │ + bl 5d5a9c │ │ │ │ ldr r1, [pc, #84] @ (2983b4 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ad0 │ │ │ │ + bl 5d5af0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5d5bfc │ │ │ │ + bl 5d5c1c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 298398 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 298366 │ │ │ │ ldr r1, [pc, #56] @ (2983b8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5dd8 │ │ │ │ + bl 5d5df8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [pc, #192] @ (298470 ) │ │ │ │ + ldr r2, [pc, #416] @ (298550 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #32] @ (2983d8 ) │ │ │ │ + ldr r2, [pc, #256] @ (2984b8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -100350,15 +100350,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 704b00 │ │ │ │ + bl 704b38 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 298606 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -100425,18 +100425,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (298648 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ b.n 29842c │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2985ce │ │ │ │ ldr r0, [pc, #220] @ (29864c ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -100459,159 +100459,159 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (298658 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29855c │ │ │ │ ldr r3, [pc, #168] @ (29865c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (298660 ) │ │ │ │ ldr r1, [pc, #168] @ (298664 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29855c │ │ │ │ ldr r3, [pc, #152] @ (298668 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (29866c ) │ │ │ │ ldr r1, [pc, #152] @ (298670 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29855c │ │ │ │ ldr r3, [pc, #136] @ (298674 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (298678 ) │ │ │ │ ldr r1, [pc, #136] @ (29867c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29855c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (298680 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (298684 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (298688 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29855c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r1, [pc, #432] @ (2987e8 ) │ │ │ │ + ldr r1, [pc, #656] @ (2988c8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r4, #168 @ 0xa8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cbnz r0, 298654 │ │ │ │ + cbnz r0, 298662 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r4, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #208] @ (298718 ) │ │ │ │ + ldr r0, [pc, #432] @ (2987f8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov lr, sp │ │ │ │ + bx r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #504] @ (298850 ) │ │ │ │ + ldr r0, [pc, #728] @ (298930 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov sl, r3 │ │ │ │ + mov sl, sl │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r7, r4 │ │ │ │ + subs r6, r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #16] @ (298674 ) │ │ │ │ + ldr r0, [pc, #240] @ (298754 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r6, pc │ │ │ │ + mov lr, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r4, r4 │ │ │ │ + subs r2, r3, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #16] @ (298680 ) │ │ │ │ + ldr r0, [pc, #240] @ (298760 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r2, ip │ │ │ │ + mov sl, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r7, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blxns r6 │ │ │ │ + blxns sp │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r6, r8 │ │ │ │ + mov r6, pc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r5, r3 │ │ │ │ + subs r0, r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + ldr r0, [pc, #136] @ (298710 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r6, r4 │ │ │ │ + mov r6, fp │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2986aa │ │ │ │ - bl 5d5fbc │ │ │ │ + bl 5d5fdc │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2986bc │ │ │ │ - bl 5d5fbc │ │ │ │ + bl 5d5fdc │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2986e0 │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2986f0 │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 252ff0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 298732 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 298712 │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 252ff0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -100625,15 +100625,15 @@ │ │ │ │ bl 28ed7c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 298702 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (298748 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 70f578 │ │ │ │ + b.w 70f5b0 │ │ │ │ ldrb r2, [r5, #10] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 29875c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100664,19 +100664,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2987b4 ) │ │ │ │ ldr r0, [pc, #20] @ (2987b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - adds r4, r2, r5 │ │ │ │ + adds r4, r1, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add sl, r3 │ │ │ │ + add sl, sl │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, r8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2988a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -100693,15 +100693,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 298820 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 298800 │ │ │ │ - bl 5e19a4 │ │ │ │ + bl 5e19c4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 298812 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 298812 │ │ │ │ blx 2554cc │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -100715,30 +100715,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 252cb8 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5d0024 │ │ │ │ + bl 5d0044 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 298850 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 297ecc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2987ea │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6eec24 │ │ │ │ + bl 6eec5c │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 298820 │ │ │ │ ldr r2, [pc, #52] @ (2988a8 ) │ │ │ │ ldr r3, [pc, #44] @ (2988a4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -100827,15 +100827,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 70cc40 │ │ │ │ + bl 70cc78 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 298956 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100954,15 +100954,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 298af6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d4260 │ │ │ │ + bl 5d4280 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -100996,26 +100996,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 298a9a │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (298b40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 298a9a │ │ │ │ nop │ │ │ │ subs r0, r1, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r2, r5 │ │ │ │ + muls r2, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (298bf8 ) │ │ │ │ @@ -101027,26 +101027,26 @@ │ │ │ │ beq.n 298b86 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 298bcc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (298bfc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 298bd2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 298b86 │ │ │ │ mov r0, r5 │ │ │ │ bl 298a7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101066,15 +101066,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 298b7c │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (298c08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 298b7c │ │ │ │ ldr r0, [pc, #60] @ (298c0c ) │ │ │ │ add r0, pc │ │ │ │ b.n 298b74 │ │ │ │ ldr r3, [pc, #60] @ (298c10 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -101086,32 +101086,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 298b7c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (298c14 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 298b7c │ │ │ │ nop │ │ │ │ adds r6, r7, #5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r4 │ │ │ │ + orrs r0, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmn r6, r1 │ │ │ │ + orrs r6, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r4 │ │ │ │ + orrs r6, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (298d8c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -101133,15 +101133,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 298cea │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5d416c │ │ │ │ + bl 5d418c │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 298d10 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 298c80 │ │ │ │ @@ -101150,15 +101150,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 721408 │ │ │ │ + bl 721440 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 298ca6 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 298d1c │ │ │ │ cbnz r3, 298cc2 │ │ │ │ @@ -101168,15 +101168,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (298d98 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (298d9c ) │ │ │ │ ldr r3, [pc, #204] @ (298d94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -101193,15 +101193,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 298c58 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5d416c │ │ │ │ + bl 5d418c │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 298d10 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 298c6e │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -101224,15 +101224,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 298ca6 │ │ │ │ ldr r0, [pc, #112] @ (298dac ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 298cc2 │ │ │ │ b.n 298ca8 │ │ │ │ blx 253368 │ │ │ │ b.n 298cae │ │ │ │ ldr r2, [pc, #72] @ (298da0 ) │ │ │ │ @@ -101251,15 +101251,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 298c7e │ │ │ │ ldr r0, [pc, #60] @ (298db4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 298c7e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r5, #2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, r4, #2 │ │ │ │ @@ -101272,19 +101272,19 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r5 │ │ │ │ + negs r4, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r3 │ │ │ │ + rors r6, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 299320 │ │ │ │ @@ -101310,28 +101310,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 290fa0 │ │ │ │ ldr.w r7, [pc, #1308] @ 299324 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 298fd8 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 299328 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 29932c │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 290f70 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -101777,15 +101777,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2990d4 │ │ │ │ ldr r0, [pc, #188] @ (29933c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2990d4 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 290f70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 299070 │ │ │ │ @@ -101803,70 +101803,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 29913a │ │ │ │ ldr r0, [pc, #128] @ (299344 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29913a │ │ │ │ ldr r3, [pc, #100] @ (299334 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2990d4 │ │ │ │ ldr r3, [pc, #88] @ (299338 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2990d4 │ │ │ │ ldr r0, [pc, #92] @ (299348 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2990d4 │ │ │ │ ldr r3, [pc, #72] @ (299340 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29913a │ │ │ │ ldr r3, [pc, #48] @ (299338 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29913a │ │ │ │ ldr r0, [pc, #56] @ (29934c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29913a │ │ │ │ nop │ │ │ │ subs r4, r0, r4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r0, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r7, #9 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r1, #11 │ │ │ │ + asrs r0, r0, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #752] @ (299628 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #160 @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r5, #50 @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r4, #238 @ 0xee │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2993fc ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -101891,15 +101891,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 28e8b4 │ │ │ │ ldr r2, [pc, #100] @ (299400 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r2, [pc, #92] @ (299404 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2993d6 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -101926,27 +101926,27 @@ │ │ │ │ bpl.n 2993ae │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (299410 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2993ae │ │ │ │ asrs r6, r5, #21 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r4, #72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00299414 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -101966,15 +101966,15 @@ │ │ │ │ cbz r3, 299446 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 299466 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101987,46 +101987,46 @@ │ │ │ │ bl 2987bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5d0014 │ │ │ │ + bl 5d0034 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2994c0 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2994fa │ │ │ │ bls.n 2994d0 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 299516 │ │ │ │ ldr r3, [pc, #136] @ (299524 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #128] @ (299528 ) │ │ │ │ ldr r2, [pc, #132] @ (29952c ) │ │ │ │ ldr r1, [pc, #132] @ (299530 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eec9c │ │ │ │ + bl 6eecd4 │ │ │ │ movs r4, #0 │ │ │ │ b.n 299452 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 2554cc │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -102058,19 +102058,19 @@ │ │ │ │ nop │ │ │ │ asrs r6, r5, #18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #190 @ 0xbe │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00299534 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -102111,21 +102111,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2995d6 │ │ │ │ ldr r3, [pc, #200] @ (299678 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c7324 │ │ │ │ + bl 5c7344 │ │ │ │ ldr r2, [pc, #188] @ (29967c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 2554cc │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 299600 │ │ │ │ @@ -102185,21 +102185,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r2, r1, #14 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r2, r2, #14 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 299998 │ │ │ │ + b.n 299a08 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [pc, #528] @ (29988c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 299540 │ │ │ │ + b.n 2995b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00299680 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -102220,24 +102220,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2996a2 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 299700 │ │ │ │ ldr r5, [pc, #172] @ (299770 ) │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #168] @ (299774 ) │ │ │ │ ldr r1, [pc, #172] @ (299778 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 29974a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -102253,15 +102253,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (299784 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102272,50 +102272,50 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (299790 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29971a │ │ │ │ mov r0, r2 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r2, [pc, #64] @ (299794 ) │ │ │ │ ldr r1, [pc, #68] @ (299798 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29971a │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r4, r5, #8 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf6d20049 │ │ │ │ - @ instruction: 0xf6ea0049 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + @ instruction: 0xf70a0049 │ │ │ │ + @ instruction: 0xf7220049 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r5, #48 @ 0x30 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r6, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r5, #0 │ │ │ │ + adds r5, #56 @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r1, #28 │ │ │ │ + subs r1, #84 @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r5, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029979c : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 252b88 │ │ │ │ │ │ │ │ @@ -102480,24 +102480,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 29997e │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 298138 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 29997e │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 6f4c18 │ │ │ │ + bl 6f4c50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6eebe8 │ │ │ │ + bl 6eec20 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 6eec24 │ │ │ │ + bl 6eec5c │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 29fbec │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2a3698 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2a8888 │ │ │ │ mov r0, r4 │ │ │ │ @@ -102528,32 +102528,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 299a6c │ │ │ │ ldr r1, [pc, #156] @ (299aa8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 299a26 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 28ad84 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 708618 │ │ │ │ + bl 708650 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 299a38 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 252fec │ │ │ │ @@ -102572,31 +102572,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29993e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (299ab4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29993e │ │ │ │ lsrs r6, r4, #30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #150 @ 0x96 │ │ │ │ + adds r7, #206 @ 0xce │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + adds r7, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 29a510 │ │ │ │ @@ -102731,15 +102731,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 299e48 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -102917,25 +102917,25 @@ │ │ │ │ b.n 299bec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 299ce2 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 291c8c │ │ │ │ ldr.w r1, [pc, #1756] @ 29a528 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 29a14c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -103087,35 +103087,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 29a0ba │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 70d51c │ │ │ │ + bl 70d554 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 70cddc │ │ │ │ + bl 70ce14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 29a098 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -103123,15 +103123,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 29a08e │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 70cddc │ │ │ │ + bl 70ce14 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 29a098 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 29a07c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -103198,15 +103198,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 299eb6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (29a53c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 299eb6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -103332,21 +103332,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 7375f8 │ │ │ │ + bl 737630 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 7375f8 │ │ │ │ + bl 737630 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -103449,15 +103449,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 70cc40 │ │ │ │ + bl 70cc78 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 29a436 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29a406 │ │ │ │ @@ -103509,15 +103509,15 @@ │ │ │ │ bpl.w 299eb6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (29a548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 299eb6 │ │ │ │ ldr r3, [pc, #92] @ (29a54c ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (29a550 ) │ │ │ │ ldr r0, [pc, #92] @ (29a554 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -103534,40 +103534,40 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r4, r7, #23 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r6, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r6, r5, #11 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r2, #156 @ 0x9c │ │ │ │ + adds r2, #212 @ 0xd4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ muls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #200 @ 0xc8 │ │ │ │ + adds r0, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r4, r3, #29 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #148 @ 0x94 │ │ │ │ + cmp r4, #204 @ 0xcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stc2 0, cr0, [r2], {91} @ 0x5b │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + ldc2 0, cr0, [sl], #-364 @ 0xfffffe94 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029a558 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -103629,24 +103629,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29a692 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 721328 │ │ │ │ + bl 721360 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5d40d4 │ │ │ │ + bl 5d40f4 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 29a738 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -103669,15 +103669,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29a742 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29a64e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 721408 │ │ │ │ + bl 721440 │ │ │ │ b.n 29a652 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29a5c6 │ │ │ │ mov r0, r4 │ │ │ │ bl 298a7c │ │ │ │ b.n 29a5c6 │ │ │ │ @@ -103716,22 +103716,22 @@ │ │ │ │ cbnz r3, 29a74a │ │ │ │ ldr r2, [pc, #184] @ (29a7a0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (29a7a4 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ b.n 29a5b6 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 29a722 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 29a722 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 29a722 │ │ │ │ @@ -103783,28 +103783,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r6, r1, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #26 │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ lsls r2, r1, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #36 @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb.w r0, [r6, #91] @ 0x5b │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + vst1.8 @ instruction: 0xf9ce005b │ │ │ │ + movs r5, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vst1.8 @ instruction: 0xf980005b │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + ldrsh.w r0, [r8, #91] @ 0x5b │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #184 @ 0xb8 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029a7c0 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 29a7d2 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -103839,15 +103839,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d416c │ │ │ │ + bl 5d418c │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 29a848 │ │ │ │ ldr r2, [pc, #64] @ (29a864 ) │ │ │ │ ldr r3, [pc, #56] @ (29a860 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -103899,15 +103899,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d40d4 │ │ │ │ + bl 5d40f4 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 29a8d4 │ │ │ │ ldr r2, [pc, #64] @ (29a8f0 ) │ │ │ │ ldr r3, [pc, #56] @ (29a8ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -103969,53 +103969,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 29a9c8 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 29a984 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72131c │ │ │ │ + bl 721354 │ │ │ │ cbz r0, 29a984 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29a9de │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (29aa00 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7213cc │ │ │ │ + b.w 721404 │ │ │ │ ldr r2, [pc, #108] @ (29aa04 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 29a9d2 │ │ │ │ ldr r2, [pc, #104] @ (29aa08 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29a9d2 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (29aa0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 29a9d2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104043,22 +104043,22 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ vshr.u32 q0, , #6 │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ ldr r5, [pc, #112] @ (29aa78 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #98 @ 0x62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf70a005b │ │ │ │ - movs r2, #80 @ 0x50 │ │ │ │ + @ instruction: 0xf742005b │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (29aaa0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104493,15 +104493,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (29afd4 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ ldr r3, [pc, #228] @ (29afc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 29afd8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -104581,20 +104581,20 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xfafa0073 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfaf40073 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #202 @ 0xca │ │ │ │ + movs r3, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xfa1c0073 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #246 @ 0xf6 │ │ │ │ + movs r2, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ vld4.16 {d16-d19}, [r2 :256], r3 │ │ │ │ vst4.16 {d16-d19}, [r4 :256], r3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -104801,15 +104801,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (29b248 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 29b224 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 29b224 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 29b232 │ │ │ │ mov r0, r4 │ │ │ │ @@ -104820,17 +104820,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ab0dc │ │ │ │ b.n 29b1f2 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7080073 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, #4 │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r3, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (29b500 ) │ │ │ │ @@ -104970,15 +104970,15 @@ │ │ │ │ bl 29a8f4 │ │ │ │ mov r0, r5 │ │ │ │ bl 29b1bc │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 29b43c │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 29b474 │ │ │ │ - bl 5e19a4 │ │ │ │ + bl 5e19c4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 29b420 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 29b420 │ │ │ │ blx 2554cc │ │ │ │ @@ -104986,17 +104986,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 29b43c │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 298138 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29b43c │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 6f4acc │ │ │ │ + bl 6f4b04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6eebe8 │ │ │ │ + bl 6eec20 │ │ │ │ ldr r3, [pc, #216] @ (29b518 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 29b2be │ │ │ │ mov r0, r5 │ │ │ │ bl 298a7c │ │ │ │ @@ -105072,29 +105072,29 @@ │ │ │ │ @ instruction: 0xf6740073 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6680073 │ │ │ │ @ instruction: 0xf6160073 │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #5 │ │ │ │ + subs r6, r7, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #14 │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [r0], #-364 @ 0xfffffe94 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + mrrc 0, 5, r0, r8, cr11 │ │ │ │ + asrs r6, r3, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r1, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stc 0, cr0, [r8], {91} @ 0x5b │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + mcrr 0, 5, r0, r0, cr11 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r3, #6 │ │ │ │ + adds r4, r2, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (29b658 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -105185,27 +105185,27 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 29ac28 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r7 │ │ │ │ bl 29b1bc │ │ │ │ b.n 29b584 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf3860073 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf37a0073 │ │ │ │ @ instruction: 0xf34c0073 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, r4 │ │ │ │ + subs r6, r2, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (29b744 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -105260,15 +105260,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 29a8f4 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r2, [pc, #52] @ (29b758 ) │ │ │ │ ldr r3, [pc, #36] @ (29b748 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105281,15 +105281,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf2520073 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movw r0, #49267 @ 0xc073 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, r1 │ │ │ │ + subs r4, r7, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs.w r0, r4, #115 @ 0x73 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #112] @ (29b7dc ) │ │ │ │ @@ -105333,24 +105333,24 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29b77a │ │ │ │ ldr r0, [pc, #36] @ (29b7ec ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29b77a │ │ │ │ sbc.w r0, r6, #115 @ 0x73 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, r4 │ │ │ │ + subs r4, r4, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (29b8a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -105396,15 +105396,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 29a8f4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r2, [pc, #56] @ (29b8bc ) │ │ │ │ ldr r3, [pc, #36] @ (29b8ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105418,15 +105418,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xf0d00073 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0ca0073 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ orrs.w r0, r2, #115 @ 0x73 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #344] @ 29ba2c │ │ │ │ @@ -105499,15 +105499,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29a8f4 │ │ │ │ ldr r1, [pc, #180] @ (29ba44 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r2, [pc, #168] @ (29ba48 ) │ │ │ │ ldr r3, [pc, #144] @ (29ba30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105530,15 +105530,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29b98c │ │ │ │ ldr r0, [pc, #120] @ (29ba54 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29b98c │ │ │ │ ldr r3, [pc, #112] @ (29ba58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29b91a │ │ │ │ ldr r3, [pc, #92] @ (29ba50 ) │ │ │ │ @@ -105548,15 +105548,15 @@ │ │ │ │ bpl.n 29b91a │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (29ba5c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29b91a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (29ba60 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (29ba64 ) │ │ │ │ ldr r0, [pc, #76] @ (29ba68 ) │ │ │ │ add r3, pc │ │ │ │ @@ -105569,34 +105569,34 @@ │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s16 q8, , #2 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r7, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r1, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ vqadd.s64 q0, q4, │ │ │ │ strb r4, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, r4 │ │ │ │ + adds r2, r4, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b81c │ │ │ │ + b.n 29b88c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 29bc4c │ │ │ │ mov r4, r0 │ │ │ │ @@ -105656,15 +105656,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 29a8f4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r2, [pc, #316] @ (29bc64 ) │ │ │ │ ldr r3, [pc, #296] @ (29bc50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105724,15 +105724,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 29a8f4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r2, [pc, #164] @ (29bc70 ) │ │ │ │ ldr r3, [pc, #128] @ (29bc50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105750,15 +105750,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29bb72 │ │ │ │ ldr r0, [pc, #132] @ (29bc7c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 29bb72 │ │ │ │ ldr r2, [pc, #116] @ (29bc80 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 29bace │ │ │ │ @@ -105768,15 +105768,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 29bace │ │ │ │ ldr r0, [pc, #96] @ (29bc84 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 29bace │ │ │ │ ldr r3, [pc, #84] @ (29bc88 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (29bc8c ) │ │ │ │ ldr r0, [pc, #84] @ (29bc90 ) │ │ │ │ add r3, pc │ │ │ │ @@ -105789,36 +105789,36 @@ │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 1, r0, cr6, cr3, {3} │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #24 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldc 0, cr0, [r0, #460]! @ 0x1cc │ │ │ │ ldc 0, cr0, [r0, #460] @ 0x1cc │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stc 0, cr0, [sl, #-460] @ 0xfffffe34 │ │ │ │ subs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, r0 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsb r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b604 │ │ │ │ + b.n 29b674 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r0, #32 │ │ │ │ + asrs r2, r7, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r5, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (29be40 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -105933,15 +105933,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 29a8f4 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r2, [pc, #112] @ (29be58 ) │ │ │ │ ldr r3, [pc, #88] @ (29be44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105966,33 +105966,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (29be64 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29bcce │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stc 0, cr0, [ip], #-460 @ 0xfffffe34 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r6], #-460 @ 0xfffffe34 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xeaee0073 │ │ │ │ ldr r6, [pc, #592] @ (29c0b0 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r4, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (29c05c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -106076,15 +106076,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 29ac28 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r2, [pc, #248] @ (29c074 ) │ │ │ │ ldr r3, [pc, #228] @ (29c060 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -106129,15 +106129,15 @@ │ │ │ │ bpl.n 29bf06 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (29c084 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29bf06 │ │ │ │ ldr r2, [pc, #136] @ (29c088 ) │ │ │ │ ldr r3, [pc, #92] @ (29c060 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -106175,36 +106175,36 @@ │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, ip, r3, ror #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #7 │ │ │ │ + asrs r6, r1, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrd r0, r0, [ip, #-460] @ 0x1cc │ │ │ │ ldmdb ip!, {r0, r1, r4, r5, r6} │ │ │ │ bics r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xe8d60073 │ │ │ │ - b.n 29c214 │ │ │ │ + b.n 29c284 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29c1f0 │ │ │ │ + b.n 29c260 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r6, #15 │ │ │ │ + lsrs r0, r5, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r5, #17 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 29ccbc │ │ │ │ @@ -106262,15 +106262,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29d2ae │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 29cfca │ │ │ │ ldr.w r0, [pc, #2940] @ 29cccc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29c536 │ │ │ │ b.n 29c73c │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 29ce44 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -106301,15 +106301,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 29d1b8 │ │ │ │ ldr.w r0, [pc, #2828] @ 29ccd0 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 29c536 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 29cbaa │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -106385,15 +106385,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 737960 │ │ │ │ + bl 737998 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -106401,18 +106401,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 737960 │ │ │ │ + bl 737998 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 737960 │ │ │ │ + bl 737998 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 29c2f2 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -106785,15 +106785,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 29ac28 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r5 │ │ │ │ bl 29b1bc │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 29c434 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 29c712 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -107013,15 +107013,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (29ccf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -107180,15 +107180,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 29c36c │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (29cd0c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 29c36c │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 29c6fa │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -107198,15 +107198,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 29c6fa │ │ │ │ movs r0, #8 │ │ │ │ b.n 29c54a │ │ │ │ ldr r0, [pc, #352] @ (29cd10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29c536 │ │ │ │ b.n 29c73c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 29ce4a │ │ │ │ ldr r3, [pc, #256] @ (29ccc8 ) │ │ │ │ @@ -107222,15 +107222,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 29c712 │ │ │ │ ldr r0, [pc, #284] @ (29cd14 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29c536 │ │ │ │ b.n 29c73c │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -107300,49 +107300,49 @@ │ │ │ │ b.w 29c3a2 │ │ │ │ @ instruction: 0xe8180073 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe80e0073 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, r1 │ │ │ │ + subs r2, r7, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r0, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 29c9e2 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vsubw.u q15, , d6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #27 │ │ │ │ + lsls r0, r5, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r6, #29 │ │ │ │ + lsrs r0, r5, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r5, #22 │ │ │ │ + lsrs r2, r4, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 29cd16 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -107417,45 +107417,45 @@ │ │ │ │ bl 29a8f4 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 29cd78 │ │ │ │ ldr.w r1, [pc, #1560] @ 29d414 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ b.w 29c376 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 29bc94 │ │ │ │ b.w 29c536 │ │ │ │ movs r0, #4 │ │ │ │ b.w 29c54a │ │ │ │ ldr.w r0, [pc, #1528] @ 29d418 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29c536 │ │ │ │ b.n 29c73c │ │ │ │ ldr.w r0, [pc, #1512] @ 29d41c │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29c536 │ │ │ │ b.n 29c73c │ │ │ │ movs r0, #2 │ │ │ │ b.w 29c54a │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 29c54a │ │ │ │ ldr.w r0, [pc, #1484] @ 29d420 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29c536 │ │ │ │ b.n 29c73c │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 29c300 │ │ │ │ @@ -107471,15 +107471,15 @@ │ │ │ │ bpl.w 29c5e4 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 29d42c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -107521,15 +107521,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -107553,28 +107553,28 @@ │ │ │ │ bpl.w 29c52a │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 29d440 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 29c52a │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 28e8b4 │ │ │ │ ldr.w r3, [pc, #1188] @ 29d444 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29d370 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -107650,15 +107650,15 @@ │ │ │ │ bpl.w 29c536 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (29d454 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 29c536 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 29d04c │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 29d04c │ │ │ │ @@ -107697,15 +107697,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (29d45c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 29c7d0 │ │ │ │ ldr r2, [pc, #812] @ (29d460 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 29c8b6 │ │ │ │ ldr r2, [pc, #740] @ (29d428 ) │ │ │ │ @@ -107714,15 +107714,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 29c8b6 │ │ │ │ ldr r0, [pc, #788] @ (29d464 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 29c8b6 │ │ │ │ ldr r3, [pc, #768] @ (29d468 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107734,15 +107734,15 @@ │ │ │ │ bpl.w 29cc36 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (29d46c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -107772,15 +107772,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 423f78 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29c536 │ │ │ │ ldr r0, [pc, #652] @ (29d47c ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.w 29c536 │ │ │ │ ldr r2, [pc, #592] @ (29d44c ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 29d002 │ │ │ │ @@ -107815,34 +107815,34 @@ │ │ │ │ bpl.w 29c212 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (29d484 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 29c212 │ │ │ │ ldr r0, [pc, #516] @ (29d488 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29d002 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (29d48c ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 29c23e │ │ │ │ ldr r3, [pc, #480] @ (29d490 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -107855,22 +107855,22 @@ │ │ │ │ bpl.w 29c146 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (29d494 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 29c146 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (29d498 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -107878,15 +107878,15 @@ │ │ │ │ bne.w 29cb2a │ │ │ │ b.w 29c36c │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (29d49c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -107896,15 +107896,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (29d4a0 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -107925,15 +107925,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (29d4a8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29cfba │ │ │ │ ldr r3, [pc, #264] @ (29d4ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29c1ac │ │ │ │ ldr r3, [pc, #116] @ (29d428 ) │ │ │ │ @@ -107941,15 +107941,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 29c1ac │ │ │ │ ldr r0, [pc, #240] @ (29d4b0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 29c1ac │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (29d4b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29d0e6 │ │ │ │ @@ -107958,106 +107958,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 29d0e6 │ │ │ │ ldr r0, [pc, #200] @ (29d4b8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29d0e6 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29d04c │ │ │ │ mov r0, r5 │ │ │ │ bl 298a7c │ │ │ │ b.n 29d04c │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r4, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r0, #16 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r0, #15 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r7, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r3, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #288] @ (29d554 ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r3, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #944] @ (29d7fc ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #18 │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ blx sp │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #18 │ │ │ │ + lsrs r4, r0, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r4, lr │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r5, [pc, #640] @ (29d6ec ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + lsrs r0, r5, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffff0afa │ │ │ │ + @ instruction: 0xffff0b32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #32 │ │ │ │ + lsrs r6, r0, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r1, #22 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + lsrs r4, r5, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r3, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r3, #16 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r5, #12 │ │ │ │ + lsls r2, r4, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #464] @ (29d678 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #3 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ mvns r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r1, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 29d578 │ │ │ │ @@ -108131,15 +108131,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 29d518 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bcc.n 29d4cc │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (29d960 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -108179,15 +108179,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29d5e6 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 29d67e │ │ │ │ mov r0, r4 │ │ │ │ @@ -108215,15 +108215,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29d63a │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 291c8c │ │ │ │ @@ -108299,15 +108299,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 29ac28 │ │ │ │ mov r0, r4 │ │ │ │ bl 29aab0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r4 │ │ │ │ bl 29b1bc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 29d790 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 29d790 │ │ │ │ @@ -108450,15 +108450,15 @@ │ │ │ │ bpl.w 29d6d8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (29d994 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29d6d8 │ │ │ │ ldr r3, [pc, #100] @ (29d998 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29d85a │ │ │ │ ldr r3, [pc, #80] @ (29d990 ) │ │ │ │ @@ -108468,44 +108468,44 @@ │ │ │ │ bpl.n 29d85a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (29d99c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29d85a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 29d9cc │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 29d9bc │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb0e0049 │ │ │ │ - @ instruction: 0xfab40049 │ │ │ │ + @ instruction: 0xfb460049 │ │ │ │ + @ instruction: 0xfaec0049 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r6, #73] @ 0x49 │ │ │ │ + @ instruction: 0xfa0e0049 │ │ │ │ bne.n 29d96a │ │ │ │ vshr.u32 , q3, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bne.n 29d982 │ │ │ │ vrshr.u32 , q0, #1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r0, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (29dca0 ) │ │ │ │ @@ -108577,23 +108577,23 @@ │ │ │ │ bne.n 29da52 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5dc25c │ │ │ │ + bl 5dc27c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29db3e │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5dc884 │ │ │ │ + bl 5dc8a4 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29db9a │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 254c18 │ │ │ │ @@ -108612,15 +108612,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29b1bc │ │ │ │ ldr r3, [pc, #460] @ (29dcb0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5dc8c0 │ │ │ │ + bl 5dc8e0 │ │ │ │ ldr r2, [pc, #448] @ (29dcb4 ) │ │ │ │ ldr r3, [pc, #432] @ (29dca4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -108635,33 +108635,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29dc0e │ │ │ │ mov r0, r7 │ │ │ │ bl 29d4bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dc8c0 │ │ │ │ + bl 5dc8e0 │ │ │ │ b.n 29daf0 │ │ │ │ ldr r3, [pc, #380] @ (29dcac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29dbdc │ │ │ │ movs r6, #0 │ │ │ │ b.n 29db20 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r3, [pc, #352] @ (29dcac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29dc40 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ b.n 29db3a │ │ │ │ ldr r3, [pc, #332] @ (29dcac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29db3a │ │ │ │ ldr r3, [pc, #332] @ (29dcb8 ) │ │ │ │ @@ -108679,25 +108679,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (29dcc4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (29dcc8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29db3a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r3, [pc, #264] @ (29dcac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29dc6e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ b.n 29db20 │ │ │ │ ldr r3, [pc, #276] @ (29dccc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29dacc │ │ │ │ ldr r3, [pc, #248] @ (29dcbc ) │ │ │ │ @@ -108705,15 +108705,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29dacc │ │ │ │ ldr r0, [pc, #256] @ (29dcd0 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29dacc │ │ │ │ ldr r3, [pc, #216] @ (29dcb8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29db3a │ │ │ │ ldr r3, [pc, #208] @ (29dcbc ) │ │ │ │ @@ -108726,15 +108726,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (29dcd8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (29dcdc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29db3a │ │ │ │ ldr r3, [pc, #168] @ (29dcb8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29db20 │ │ │ │ ldr r3, [pc, #160] @ (29dcbc ) │ │ │ │ @@ -108747,15 +108747,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (29dce4 ) │ │ │ │ ldr r0, [pc, #184] @ (29dce8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29db20 │ │ │ │ ldr r3, [pc, #116] @ (29dcb8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29db54 │ │ │ │ ldr r3, [pc, #108] @ (29dcbc ) │ │ │ │ @@ -108766,15 +108766,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (29dcec ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (29dcf0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29db54 │ │ │ │ ldr r3, [pc, #72] @ (29dcb8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29dbac │ │ │ │ ldr r3, [pc, #64] @ (29dcbc ) │ │ │ │ @@ -108785,15 +108785,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (29dcf4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (29dcf8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29dbac │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7!, {r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -108804,43 +108804,43 @@ │ │ │ │ bvc.n 29dd7a │ │ │ │ vqrdmulh.s q14, , d20[0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #19 │ │ │ │ + lsls r0, r0, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r2, #17 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r2, #12 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r7, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r4, #16 │ │ │ │ + lsls r0, r3, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + lsls r2, r1, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r4, #9 │ │ │ │ + lsls r2, r3, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r2 │ │ │ │ @@ -108868,107 +108868,107 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29e0d0 │ │ │ │ add r3, pc, #944 @ (adr r3, 29e100 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5c499c │ │ │ │ + bl 5c49bc │ │ │ │ ldr r3, [pc, #952] @ (29e118 ) │ │ │ │ ldr r2, [pc, #952] @ (29e11c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (29e120 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5c499c │ │ │ │ + bl 5c49bc │ │ │ │ ldr r1, [pc, #928] @ (29e124 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #904] @ (29e128 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #896] @ (29e12c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #884] @ (29e130 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #876] @ (29e134 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #864] @ (29e138 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #852] @ (29e13c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #840] @ (29e140 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #832] @ (29e144 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #820] @ (29e148 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #812] @ (29e14c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r1, [pc, #800] @ (29e150 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 29dfd0 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 28c288 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d4204 │ │ │ │ + bl 5d4224 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29e092 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29e038 │ │ │ │ @@ -108982,75 +108982,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 252cb8 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5d0024 │ │ │ │ + bl 5d0044 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 29deca │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 297ecc │ │ │ │ mov r0, r6 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 29deec │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 6eec24 │ │ │ │ + bl 6eec5c │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 29df0c │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 298138 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 29df0c │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 6f4980 │ │ │ │ + bl 6f49b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6eebe8 │ │ │ │ + bl 6eec20 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 297b58 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ ldr r2, [pc, #536] @ (29e158 ) │ │ │ │ ldr r0, [pc, #536] @ (29e15c ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -109105,15 +109105,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 28c288 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 5d4204 │ │ │ │ + bl 5d4224 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29de76 │ │ │ │ blx 253368 │ │ │ │ b.n 29de76 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -109123,34 +109123,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 28c288 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d4204 │ │ │ │ + bl 5d4224 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29e0c2 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (29e164 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ b.n 29de9e │ │ │ │ ldr r2, [pc, #280] @ (29e168 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ b.n 29de9e │ │ │ │ ldr r1, [pc, #264] @ (29e16c ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 29a8f4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -109199,81 +109199,81 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 29dd4c │ │ │ │ ldr r0, [pc, #148] @ (29e184 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29dd4c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 29e17a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + pop {r2, r3, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #9 │ │ │ │ + lsls r0, r5, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r7, #9 │ │ │ │ + lsls r6, r6, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r0, #10 │ │ │ │ + lsls r4, r7, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r0, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r1, #10 │ │ │ │ + lsls r0, r0, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #6 │ │ │ │ + lsls r4, r0, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ vqshrn.u64 d28, q8, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ vqshlu.s32 q9, q0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #1 │ │ │ │ + lsls r6, r5, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 29e0d6 │ │ │ │ vqshrun.s64 d28, q8, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r5, [pc, #768] @ (29e480 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 13, cr0, cr2, cr9, {2} │ │ │ │ + vhadd.u8 q0, q5, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (29e204 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [r2, #32] │ │ │ │ @@ -109285,59 +109285,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 29e1fe │ │ │ │ ldr r1, [pc, #76] @ (29e210 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d3df0 │ │ │ │ + bl 5d3e10 │ │ │ │ ldr r1, [pc, #72] @ (29e214 ) │ │ │ │ ldr r2, [pc, #76] @ (29e218 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (29e21c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d4754 │ │ │ │ + bl 5d4774 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 29dcfc │ │ │ │ ldr r1, [pc, #32] @ (29e220 ) │ │ │ │ add r1, pc │ │ │ │ b.n 29e1c4 │ │ │ │ - itee pl │ │ │ │ - lslpl r3, r3, #1 │ │ │ │ - cbnz r2, 29e224 @ unpredictable │ │ │ │ - lslmi r1, r1, #1 │ │ │ │ - cbnz r6, 29e222 │ │ │ │ + itet hi │ │ │ │ + lslhi r3, r3, #1 │ │ │ │ + cbnz r2, 29e232 @ unpredictable │ │ │ │ + lslhi r1, r1, #1 │ │ │ │ + cbnz r6, 29e230 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vhadd.u q0, q5, │ │ │ │ - itet cs │ │ │ │ - lslcs r3, r3, #1 │ │ │ │ - cbnz r2, 29e224 @ unpredictable │ │ │ │ - lslcs r1, r1, #1 │ │ │ │ - cbnz r0, 29e22e │ │ │ │ + vhadd.u q8, q1, │ │ │ │ + ittt vs │ │ │ │ + lslvs r3, r3, #1 │ │ │ │ + cbnz r2, 29e232 @ unpredictable │ │ │ │ + lslvs r1, r1, #1 │ │ │ │ + cbnz r0, 29e23c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp2 0, 14, cr0, cr12, cr9, {2} │ │ │ │ + vhadd.u32 q0, q2, │ │ │ │ │ │ │ │ 0029e224 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ @@ -109384,15 +109384,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72c9a8 │ │ │ │ + bl 72c9e0 │ │ │ │ cbnz r0, 29e2e4 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 29a8f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 29b1bc │ │ │ │ @@ -109415,21 +109415,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r3, [pc, #84] @ (29e344 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29e304 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ mov r0, r4 │ │ │ │ bl 29d4bc │ │ │ │ b.n 29e2bc │ │ │ │ ldr r3, [pc, #64] @ (29e348 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -109442,15 +109442,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (29e350 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (29e354 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29e2f6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r3, r4, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r4, r6} │ │ │ │ @@ -109460,16 +109460,16 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6, #292]! @ 0x124 │ │ │ │ - @ instruction: 0xfba40049 │ │ │ │ + cdp2 0, 1, cr0, cr14, cr9, {2} │ │ │ │ + @ instruction: 0xfbdc0049 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (29e538 ) │ │ │ │ mov r2, r1 │ │ │ │ @@ -109538,15 +109538,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (29e558 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (29e55c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 29a8f4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -109636,15 +109636,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 29e3de │ │ │ │ ldr r0, [pc, #112] @ (29e570 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 29e3de │ │ │ │ ldr r3, [pc, #96] @ (29e574 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -109654,44 +109654,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29e4d8 │ │ │ │ ldr r0, [pc, #80] @ (29e578 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29e4d8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - stc2 0, cr0, [r2, #292] @ 0x124 │ │ │ │ + ldc2 0, cr0, [sl, #292]! @ 0x124 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr2 0, 5, r0, lr, cr1 │ │ │ │ - stc2l 0, cr0, [r4, #-292]! @ 0xfffffedc │ │ │ │ - @ instruction: 0xfabe0049 │ │ │ │ + stc2 0, cr0, [r6], {81} @ 0x51 │ │ │ │ + ldc2 0, cr0, [ip, #292] @ 0x124 │ │ │ │ + @ instruction: 0xfaf60049 │ │ │ │ stmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ vabal.u q10, d31, d8 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [lr], #-292 @ 0xfffffedc │ │ │ │ + stc2l 0, cr0, [r6], #-292 @ 0xfffffedc │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa5c0049 │ │ │ │ + @ instruction: 0xfa940049 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (29e7f8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #620] @ (29e7fc ) │ │ │ │ @@ -109794,15 +109794,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 29e5bc │ │ │ │ ldr r0, [pc, #388] @ (29e818 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29e5bc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 29a8f4 │ │ │ │ @@ -109879,15 +109879,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (29e828 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (29e82c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29e5bc │ │ │ │ ldr r3, [pc, #208] @ (29e830 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29e672 │ │ │ │ ldr r3, [pc, #168] @ (29e814 ) │ │ │ │ @@ -109895,20 +109895,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 29e672 │ │ │ │ ldr r0, [pc, #188] @ (29e834 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29e672 │ │ │ │ ldr r0, [pc, #176] @ (29e838 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 29e728 │ │ │ │ add r1, pc, #8 @ (adr r1, 29e7a4 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -109946,26 +109946,26 @@ │ │ │ │ stmia r3!, {r1, r4} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vsri.32 d21, d8, #1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfafa0049 │ │ │ │ + @ instruction: 0xfb320049 │ │ │ │ cmp r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [r2 :64], r1 │ │ │ │ - @ instruction: 0xfa8c0049 │ │ │ │ - @ instruction: 0xf7720049 │ │ │ │ + ldrsh.w r0, [sl, r1, lsl #1] │ │ │ │ + @ instruction: 0xfac40049 │ │ │ │ + @ instruction: 0xf7aa0049 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [ip, r9] │ │ │ │ - vld1.8 {d0[2]}, [r8], r9 │ │ │ │ + str.w r0, [r4, r9] │ │ │ │ + vld1.8 {d16[2]}, [r0], r9 │ │ │ │ │ │ │ │ 0029e83c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ @@ -110098,15 +110098,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 290df0 │ │ │ │ - @ instruction: 0xf7500049 │ │ │ │ + @ instruction: 0xf7880049 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x29e9ca is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0029e9cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -110181,15 +110181,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ea0a │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ bl 2a9bfc │ │ │ │ ldr r2, [pc, #132] @ (29eb2c ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 28bf00 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -110224,15 +110224,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (29eb40 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 29ea82 │ │ │ │ ldr r0, [pc, #60] @ (29eb44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 29ea82 │ │ │ │ nop │ │ │ │ adds r2, r1, r0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bkpt 0x00f2 │ │ │ │ @@ -110242,22 +110242,22 @@ │ │ │ │ asrs r0, r4, #30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rsbs r0, sl, r4, asr #1 │ │ │ │ stc2 0, cr0, [ip, #448] @ 0x1c0 │ │ │ │ ldr r4, [sp, #540] @ 0x21c │ │ │ │ - vabdl.u , d15, d26 │ │ │ │ + @ instruction: 0xfffff762 │ │ │ │ lsls r1, r1, #1 │ │ │ │ sbcs.w r0, r8, r4, asr #1 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f20049 │ │ │ │ + @ instruction: 0xf72a0049 │ │ │ │ │ │ │ │ 0029eb48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #116] @ (29ebcc ) │ │ │ │ @@ -110292,24 +110292,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 29ebbc │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 29eb80 │ │ │ │ ldr r0, [pc, #24] @ (29ebd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 686128 │ │ │ │ + bl 686160 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ asrs r2, r2, #26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf6620049 │ │ │ │ + @ instruction: 0xf69a0049 │ │ │ │ │ │ │ │ 0029ebd4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #108] @ (29ec50 ) │ │ │ │ @@ -110371,17 +110371,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 29eca0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 29ec8e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d5fbc │ │ │ │ + bl 5d5fdc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -110401,25 +110401,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (29ecdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ b.n 29eca0 │ │ │ │ nop │ │ │ │ asrs r4, r0, #22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - push {r1, r6} │ │ │ │ + push {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 29f3ec │ │ │ │ + b.n 29f45c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0029ece0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -110451,94 +110451,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ed26 │ │ │ │ ldr.w r0, [pc, #2364] @ 29f680 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 710e40 │ │ │ │ + bl 710e78 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 29868c │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 29ef42 │ │ │ │ ldr.w r1, [pc, #2340] @ 29f684 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 29f688 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 29f68c │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ ldr.w r1, [pc, #2328] @ 29f690 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ ldr.w r1, [pc, #2252] @ 29f694 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f3b6 │ │ │ │ ldr.w r1, [pc, #2232] @ 29f698 │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29ef72 │ │ │ │ ldr.w r1, [pc, #2220] @ 29f69c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ cbz r0, 29ee06 │ │ │ │ movs r0, #1 │ │ │ │ - bl 5e211c │ │ │ │ + bl 5e213c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f436 │ │ │ │ ldr.w r2, [pc, #2200] @ 29f6a0 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 7107f8 │ │ │ │ + bl 710830 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 29ee6c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -110558,15 +110558,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 71080c │ │ │ │ + bl 710844 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ee34 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 29ee8a │ │ │ │ @@ -110576,15 +110576,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 29f6a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 7107f8 │ │ │ │ + bl 710830 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 29eefe │ │ │ │ @@ -110616,37 +110616,37 @@ │ │ │ │ bne.w 29f4ae │ │ │ │ movs r0, #8 │ │ │ │ blx 252cb8 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 71080c │ │ │ │ + bl 710844 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29eeb2 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 29ef76 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 710e40 │ │ │ │ + bl 710e78 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 29ed50 │ │ │ │ ldr.w r3, [pc, #1924] @ 29f6a8 │ │ │ │ ldr.w r2, [pc, #1924] @ 29f6ac │ │ │ │ ldr.w r1, [pc, #1924] @ 29f6b0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr.w r2, [pc, #1904] @ 29f6b4 │ │ │ │ ldr.w r3, [pc, #1844] @ 29f67c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -110661,39 +110661,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 29f6b8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f372 │ │ │ │ ldr.w r1, [pc, #1840] @ 29f6bc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ cbz r0, 29eff4 │ │ │ │ ldr.w r3, [pc, #1828] @ 29f6c0 │ │ │ │ ldr.w r2, [pc, #1828] @ 29f6c4 │ │ │ │ ldr.w r1, [pc, #1828] @ 29f6c8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ bl 29868c │ │ │ │ cbz r7, 29efc8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dcc34 │ │ │ │ + bl 6dcc6c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ef42 │ │ │ │ ldr.w r2, [pc, #1788] @ 29f6cc │ │ │ │ ldr.w r3, [pc, #1704] @ 29f67c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -110701,98 +110701,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 29f3e6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6dcc34 │ │ │ │ + b.w 6dcc6c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5de3e4 │ │ │ │ + bl 5de404 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29efba │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5dc24c │ │ │ │ + bl 5dc26c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f490 │ │ │ │ ldr.w r1, [pc, #1716] @ 29f6d0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 29f6d4 │ │ │ │ add r1, pc │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ ldr.w r1, [pc, #1708] @ 29f6d8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ ldr.w r1, [pc, #1692] @ 29f6dc │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29f094 │ │ │ │ - bl 5c7128 │ │ │ │ + bl 5c7148 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c6efc │ │ │ │ + bl 5c6f1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f4c6 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f4e6 │ │ │ │ - bl 5c499c │ │ │ │ + bl 5c49bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5defb0 │ │ │ │ + bl 5defd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29efba │ │ │ │ ldr.w r1, [pc, #1608] @ 29f6e0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29f0b2 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29f506 │ │ │ │ ldr.w r1, [pc, #1584] @ 29f6e4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 29f472 │ │ │ │ ldr.w r1, [pc, #1556] @ 29f6e8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f400 │ │ │ │ ldr.w r1, [pc, #1540] @ 29f6ec │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -110812,37 +110812,37 @@ │ │ │ │ bne.w 29f5e6 │ │ │ │ ldr.w r1, [pc, #1496] @ 29f6f8 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ ldr.w r1, [pc, #1484] @ 29f6fc │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ ldr.w r1, [pc, #1468] @ 29f700 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 29f704 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 29f180 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -110892,35 +110892,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29f532 │ │ │ │ ldr.w r1, [pc, #1280] @ 29f70c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f540 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 424c48 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29efba │ │ │ │ ldr.w r1, [pc, #1248] @ 29f710 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f54a │ │ │ │ ldr.w r1, [pc, #1232] @ 29f714 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 28cce4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -110950,100 +110950,100 @@ │ │ │ │ beq.w 29f552 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 29f618 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29f650 │ │ │ │ - bl 5d0034 │ │ │ │ + bl 5d0054 │ │ │ │ ldr.w r3, [pc, #1116] @ 29f718 │ │ │ │ ldr.w r2, [pc, #1116] @ 29f71c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 29f720 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [pc, #1096] @ 29f724 │ │ │ │ add r1, pc │ │ │ │ - bl 5d3df0 │ │ │ │ + bl 5d3e10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 5d01ec │ │ │ │ + bl 5d020c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 29f642 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 29dcfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ ldr.w r1, [pc, #1052] @ 29f728 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ cbz r0, 29f34e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 29f34e │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 29f34e │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5d0014 │ │ │ │ + bl 5d0034 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f56e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 29f342 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (29f72c ) │ │ │ │ add r0, pc │ │ │ │ - bl 686128 │ │ │ │ + bl 686160 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ cbz r7, 29f34e │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dcc34 │ │ │ │ + bl 6dcc6c │ │ │ │ ldr r2, [pc, #992] @ (29f730 ) │ │ │ │ ldr r3, [pc, #808] @ (29f67c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 29efe8 │ │ │ │ b.n 29f3e6 │ │ │ │ ldr r0, [pc, #972] @ (29f734 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 710e40 │ │ │ │ + bl 710e78 │ │ │ │ b.n 29ef20 │ │ │ │ ldr r1, [pc, #964] @ (29f738 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 71093c │ │ │ │ + bl 710974 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29f008 │ │ │ │ b.n 29f018 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 29f3ea │ │ │ │ - bl 6dcc34 │ │ │ │ + bl 6dcc6c │ │ │ │ ldr r2, [pc, #932] @ (29f73c ) │ │ │ │ ldr r3, [pc, #736] @ (29f67c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -111055,20 +111055,20 @@ │ │ │ │ b.w 29868c │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 29ef76 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29f38e │ │ │ │ - bl 6dcc34 │ │ │ │ + bl 6dcc6c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f396 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6dcc34 │ │ │ │ + bl 6dcc6c │ │ │ │ ldr r2, [pc, #876] @ (29f740 ) │ │ │ │ ldr r3, [pc, #676] @ (29f67c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -111101,64 +111101,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (29f750 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29f1f6 │ │ │ │ ldr r3, [pc, #796] @ (29f754 ) │ │ │ │ ldr r2, [pc, #796] @ (29f758 ) │ │ │ │ ldr r1, [pc, #800] @ (29f75c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #780] @ (29f760 ) │ │ │ │ ldr r3, [pc, #548] @ (29f67c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 29f3aa │ │ │ │ b.n 29f3e6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 710e40 │ │ │ │ + bl 710e78 │ │ │ │ b.n 29ef20 │ │ │ │ ldr r3, [pc, #752] @ (29f764 ) │ │ │ │ ldr r2, [pc, #752] @ (29f768 ) │ │ │ │ ldr r1, [pc, #756] @ (29f76c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29efba │ │ │ │ ldr r3, [pc, #732] @ (29f770 ) │ │ │ │ ldr r2, [pc, #736] @ (29f774 ) │ │ │ │ ldr r1, [pc, #736] @ (29f778 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29efba │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2554cc │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 29eef2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -111173,40 +111173,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (29f784 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29efba │ │ │ │ ldr r3, [pc, #672] @ (29f788 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (29f78c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (29f790 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29efba │ │ │ │ ldr r3, [pc, #652] @ (29f794 ) │ │ │ │ ldr r2, [pc, #652] @ (29f798 ) │ │ │ │ ldr r1, [pc, #656] @ (29f79c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29efba │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2ab010 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29f1fe │ │ │ │ b.n 29efba │ │ │ │ ldr r0, [pc, #620] @ (29f7a0 ) │ │ │ │ @@ -111227,30 +111227,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29830c │ │ │ │ adds r0, #1 │ │ │ │ beq.n 29f604 │ │ │ │ ldr r1, [pc, #576] @ (29f7a4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ cbnz r0, 29f576 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 29f348 │ │ │ │ b.n 29f34e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f56e │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 29f31e │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 29f348 │ │ │ │ b.n 29f34e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 29efba │ │ │ │ ldr r3, [pc, #432] @ (29f748 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29f1c8 │ │ │ │ ldr r3, [pc, #424] @ (29f74c ) │ │ │ │ @@ -111261,15 +111261,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (29f7a8 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 29f1c8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 29ef42 │ │ │ │ ldr r2, [pc, #480] @ (29f7ac ) │ │ │ │ ldr r3, [pc, #172] @ (29f67c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -111287,200 +111287,200 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29efba │ │ │ │ mov r0, r4 │ │ │ │ bl 29868c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 29efce │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dcc34 │ │ │ │ + bl 6dcc6c │ │ │ │ b.n 29efce │ │ │ │ ldr r3, [pc, #416] @ (29f7bc ) │ │ │ │ ldr r2, [pc, #420] @ (29f7c0 ) │ │ │ │ ldr r1, [pc, #420] @ (29f7c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ bl 29868c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dcc34 │ │ │ │ + bl 6dcc6c │ │ │ │ b.n 29efce │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ mov r0, r4 │ │ │ │ bl 29868c │ │ │ │ b.n 29efce │ │ │ │ ldr r3, [pc, #372] @ (29f7c8 ) │ │ │ │ ldr r2, [pc, #376] @ (29f7cc ) │ │ │ │ ldr r1, [pc, #376] @ (29f7d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 29f648 │ │ │ │ nop │ │ │ │ cbnz r4, 29f6ea │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r5, #19 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cbnz r4, 29f6ee │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf7ce0049 │ │ │ │ - add.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ - add.w r0, sl, #13172736 @ 0xc90000 │ │ │ │ - vld4.16 {d0-d3}, [ip :64], r2 │ │ │ │ - cbnz r6, 29f6aa │ │ │ │ + strb.w r0, [r6, r9] │ │ │ │ + adc.w r0, r4, #13172736 @ 0xc90000 │ │ │ │ + adc.w r0, r2, #13172736 @ 0xc90000 │ │ │ │ + vld4.16 {d16-d19}, [r4 :64], r2 │ │ │ │ + cbnz r6, 29f6b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf4a60049 │ │ │ │ - cbnz r0, 29f6a6 │ │ │ │ + @ instruction: 0xf4de0049 │ │ │ │ + cbnz r0, 29f6b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - and.w r0, r0, #13172736 @ 0xc90000 │ │ │ │ - cbz r4, 29f6de │ │ │ │ + bics.w r0, r8, #13172736 @ 0xc90000 │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbfx r0, r2, #1, #10 │ │ │ │ - ble.n 29f6cc │ │ │ │ + @ instruction: 0xf37a0049 │ │ │ │ + ble.n 29f73c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbnz r6, 29f6da │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xf3580049 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + @ instruction: 0xf3900049 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 29f6d8 │ │ │ │ + cbz r4, 29f6e6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf33e0049 │ │ │ │ - bgt.n 29f5ec │ │ │ │ + @ instruction: 0xf3760049 │ │ │ │ + bgt.n 29f65c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbnz r2, 29f6d0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ssat r0, #10, r4, asr #1 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + @ instruction: 0xf35c0049 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ssat r0, #10, r4, asr #1 │ │ │ │ - @ instruction: 0xb702 │ │ │ │ + @ instruction: 0xf35c0049 │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movt r0, #57417 @ 0xe049 │ │ │ │ - @ instruction: 0xf3340049 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + ssat r0, #10, r6, lsl #1 │ │ │ │ + bfi r0, ip, #1, #9 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 29f654 │ │ │ │ + bmi.n 29f6c4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf3300049 │ │ │ │ - ssat r0, #10, lr, asr #1 │ │ │ │ - beq.n 29f7c4 │ │ │ │ + bfi r0, r8, #1, #9 │ │ │ │ + bfi r0, r6, #1, #9 │ │ │ │ + beq.n 29f634 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3300049 │ │ │ │ - ssat r0, #10, r4, asr #1 │ │ │ │ - @ instruction: 0xf31c0049 │ │ │ │ + bfi r0, r8, #1, #9 │ │ │ │ + @ instruction: 0xf35c0049 │ │ │ │ + @ instruction: 0xf3540049 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #8265 @ 0x2049 │ │ │ │ - ldmia r4, {r2, r4} │ │ │ │ + @ instruction: 0xf2fa0049 │ │ │ │ + ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r2, #5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2560049 │ │ │ │ - @ instruction: 0xf39e0052 │ │ │ │ - addw r0, r6, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf28e0049 │ │ │ │ + @ instruction: 0xf3d60052 │ │ │ │ + @ instruction: 0xf23e0049 │ │ │ │ push {r1, r2, r7, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r2, r0, #26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r1, r2, r3, r4, r5, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r1, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrsb r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r2, #73 @ 0x49 │ │ │ │ - add r4, sp, #752 @ 0x2f0 │ │ │ │ + eors.w r0, sl, #73 @ 0x49 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 6, cr0, cr6, cr9, {2} │ │ │ │ - bvc.n 29f754 │ │ │ │ + cdp 0, 9, cr0, cr14, cr9, {2} │ │ │ │ + bhi.n 29f7c4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vhadd.s q8, q7, │ │ │ │ - bvc.n 29f6e8 │ │ │ │ + vext.8 q0, q3, , #0 │ │ │ │ + bvc.n 29f758 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 8, cr0, cr0, cr9, {2} │ │ │ │ - bvc.n 29f6b8 │ │ │ │ + cdp 0, 11, cr0, cr8, cr9, {2} │ │ │ │ + bvc.n 29f728 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp 0, 10, cr0, cr6, cr9, {2} │ │ │ │ - bvc.n 29f85c │ │ │ │ + cdp 0, 13, cr0, cr14, cr9, {2} │ │ │ │ + bvc.n 29f6cc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 10, cr0, cr6, cr9, {2} │ │ │ │ - bvc.n 29f828 │ │ │ │ + cdp 0, 13, cr0, cr14, cr9, {2} │ │ │ │ + bvc.n 29f698 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 11, cr0, cr2, cr9, {2} │ │ │ │ - bvc.n 29f7f0 │ │ │ │ + cdp 0, 14, cr0, cr10, cr9, {2} │ │ │ │ + bvc.n 29f860 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - @ instruction: 0xfffff146 │ │ │ │ + vsra.u32 , q15, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 13, cr0, cr4, cr9, {2} │ │ │ │ + vhadd.s8 q0, q6, │ │ │ │ cbz r2, 29f7f2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ + add r3, sp, #272 @ 0x110 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 5, cr0, cr14, cr9, {2} │ │ │ │ - bvs.n 29f84c │ │ │ │ + cdp 0, 9, cr0, cr6, cr9, {2} │ │ │ │ + bvs.n 29f6bc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #872 @ 0x368 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 11, cr0, cr8, cr9, {2} │ │ │ │ - bvs.n 29f7fc │ │ │ │ + cdp 0, 15, cr0, cr0, cr9, {2} │ │ │ │ + bvs.n 29f86c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r2, sp, #872 @ 0x368 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 11, cr0, cr0, cr9, {2} │ │ │ │ - bpl.n 29f788 │ │ │ │ + cdp 0, 14, cr0, cr8, cr9, {2} │ │ │ │ + bvs.n 29f7f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0029f7d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -111500,77 +111500,77 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29f7fa │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d0168 │ │ │ │ + bl 5d0188 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29f85a │ │ │ │ ldr r3, [pc, #80] @ (29f870 ) │ │ │ │ ldr r2, [pc, #80] @ (29f874 ) │ │ │ │ ldr r1, [pc, #84] @ (29f878 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #68] @ (29f87c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d3df0 │ │ │ │ + bl 5d3e10 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 29dcfc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c4abc │ │ │ │ + b.w 5c4adc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29f812 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r0, r0, #8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r0, sp, #848 @ 0x350 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, pc, #856 @ (adr r2, 29fbd0 ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 29f8b0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #928 @ (adr r2, 29fc1c ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 29f8fc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xe8c40049 │ │ │ │ + ldrd r0, r0, [ip], #292 @ 0x124 │ │ │ │ │ │ │ │ 0029f880 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (29f8e0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 70f39c │ │ │ │ + bl 70f3d4 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 29f8c4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 29f8c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7113fc │ │ │ │ + bl 711434 │ │ │ │ cbz r0, 29f8da │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111584,17 +111584,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 29f8a6 │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0029f8e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111607,15 +111607,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (29f9c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 711168 │ │ │ │ + bl 7111a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29f960 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 29e9cc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -111642,15 +111642,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (29f9cc ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (29f9d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70f39c │ │ │ │ + bl 70f3d4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 255714 │ │ │ │ ldr r3, [pc, #92] @ (29f9d4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -111664,37 +111664,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 252d38 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 710e40 │ │ │ │ + bl 710e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29f986 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71116c │ │ │ │ + bl 7111a4 │ │ │ │ b.n 29f91c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 29f938 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #840 @ 0x348 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #624 @ 0x270 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r5, sp, #728 @ 0x2d8 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xebf80049 │ │ │ │ - @ instruction: 0xebe40049 │ │ │ │ + ldc 0, cr0, [r0], #-292 @ 0xfffffedc │ │ │ │ + ldc 0, cr0, [ip], {73} @ 0x49 │ │ │ │ │ │ │ │ 0029f9d8 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 252cb4 │ │ │ │ │ │ │ │ @@ -111732,15 +111732,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 29b044 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -111796,15 +111796,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -111870,19 +111870,19 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 29fba2 │ │ │ │ nop │ │ │ │ add r6, sp, #792 @ 0x318 │ │ │ │ lsls r3, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - @ instruction: 0xeaa20049 │ │ │ │ - ldrd r0, r0, [r8, #292]! @ 0x124 │ │ │ │ + @ instruction: 0xeada0049 │ │ │ │ + bics.w r0, r0, r9, lsl #1 │ │ │ │ ldr r2, [pc, #224] @ (29fcc8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9ae0049 │ │ │ │ + strd r0, r0, [r6, #292]! @ 0x124 │ │ │ │ │ │ │ │ 0029fbec : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 29fc1e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -111892,17 +111892,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 2551f8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72133c │ │ │ │ + b.w 721374 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 72133c │ │ │ │ + b.w 721374 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -112464,19 +112464,19 @@ │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #536 @ 0x218 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r1, pc, #64 @ (adr r1, 2a023c ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 2a031c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2a09b4 │ │ │ │ + b.n 29fa24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2a09f4 │ │ │ │ + b.n 29fa64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -113005,19 +113005,19 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #688 @ (adr r6, 2a0a1c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r4, pc, #384 @ (adr r4, 2a08f0 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #98 @ 0x62 │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002a077c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -113136,15 +113136,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 62a8b2 │ │ │ │ + bl 62a8b2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -113275,28 +113275,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -113622,15 +113622,15 @@ │ │ │ │ bl 2a0bf4 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 255924 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 291ba8 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 252df4 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -113650,15 +113650,15 @@ │ │ │ │ blx 254a74 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 255924 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 291ba8 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 252df4 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -113712,15 +113712,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0ab8 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a8f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2a0f54 ) │ │ │ │ ldr r3, [pc, #108] @ (2a0f34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -113760,17 +113760,17 @@ │ │ │ │ b.n 2a0ec2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r3, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -113783,15 +113783,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 252d8c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 253b80 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -113836,15 +113836,15 @@ │ │ │ │ blx 25311c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a1102 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -113872,15 +113872,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2a0ab8 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 29a8f4 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -113943,21 +113943,21 @@ │ │ │ │ nop │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2a1074 │ │ │ │ + bmi.n 2a10e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #224] @ (2a1214 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2a1174 │ │ │ │ + bpl.n 2a11e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2a120c │ │ │ │ + bmi.n 2a107c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2a1338 ) │ │ │ │ @@ -114091,15 +114091,15 @@ │ │ │ │ bgt.n 2a11ce │ │ │ │ cbz r5, 2a1308 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2a1308 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -114116,15 +114116,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a12ec │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ b.n 2a130a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a1340 ) │ │ │ │ ldr r3, [pc, #44] @ (2a133c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114280,15 +114280,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2a1510 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2a1510 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -114305,15 +114305,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a14f4 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ b.n 2a1512 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a1548 ) │ │ │ │ ldr r3, [pc, #44] @ (2a1544 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114434,15 +114434,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2a15c6 │ │ │ │ cbz r6, 2a16b4 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2a16b4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -114460,15 +114460,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a1694 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ b.n 2a16b6 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a16ec ) │ │ │ │ ldr r3, [pc, #44] @ (2a16e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114496,15 +114496,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -114642,23 +114642,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2a176e │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r0, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + ldrh r2, [r4, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2a19a0 ) │ │ │ │ @@ -114743,15 +114743,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2a08b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2a18f8 │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r5, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -114798,15 +114798,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a1b4a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 254b90 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 254b54 │ │ │ │ @@ -114879,15 +114879,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2a0ab8 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 29a8f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2a1b78 ) │ │ │ │ ldr r3, [pc, #68] @ (2a1b68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -115116,15 +115116,15 @@ │ │ │ │ b.n 2a1c7c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ ldrh r2, [r4, #30] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -115659,15 +115659,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2a22f0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r5, #18] │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r2, #2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -115701,15 +115701,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 29ac28 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -115761,15 +115761,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (2a26bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2a2628 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -115959,17 +115959,17 @@ │ │ │ │ b.n 2a254e │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 2a1db4 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 2a2b04 │ │ │ │ ldr.w r3, [pc, #1064] @ 2a2b08 │ │ │ │ @@ -116080,15 +116080,15 @@ │ │ │ │ bl 29b188 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2a2ca0 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -116188,15 +116188,15 @@ │ │ │ │ blx 255714 │ │ │ │ ldr r3, [pc, #456] @ (2a2b00 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2a2b1c ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 7090f8 │ │ │ │ + bl 709130 │ │ │ │ b.n 2a23da │ │ │ │ mov r3, r4 │ │ │ │ b.n 2a258a │ │ │ │ mov r2, r4 │ │ │ │ b.n 2a2500 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2a2662 │ │ │ │ @@ -116362,28 +116362,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #14] │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r4, [r7, #10] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r0, [r2, #14] │ │ │ │ + ldrb r0, [r1, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2a2d9a │ │ │ │ vqrdmlah.s , , d24[0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + ldrb r4, [r6, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r2, #1] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ blx 254cbc │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -116469,15 +116469,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2a2898 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -116665,15 +116665,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a2ed2 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -116732,15 +116732,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r2, [r1, #20] │ │ │ │ + strb r2, [r0, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -116792,15 +116792,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -117115,15 +117115,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 29ac28 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -117476,17 +117476,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29979c │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2a3654 │ │ │ │ b.n 2a30a8 │ │ │ │ - strb r6, [r2, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r3, #14] │ │ │ │ + strb r2, [r2, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002a367c : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2a2efc │ │ │ │ nop │ │ │ │ @@ -117510,24 +117510,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2a36ba │ │ │ │ blx 2551f8 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2a36b0 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72133c │ │ │ │ + b.w 721374 │ │ │ │ │ │ │ │ 002a36ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -117801,23 +117801,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -117927,15 +117927,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2a3a76 │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -118240,23 +118240,23 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r2, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ + ldr r6, [r6, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #112 @ 0x70 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -118474,23 +118474,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2a41bc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2a4168 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -118534,15 +118534,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a41b8 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2a40da │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2a413e │ │ │ │ @@ -119323,25 +119323,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r7, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r0, [r1, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r4, [r1, r4] │ │ │ │ + ldrb r4, [r0, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -119674,23 +119674,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r7, r3] │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r0, [r1, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -120023,23 +120023,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldrh r0, [r3, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r5, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -120761,25 +120761,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ strh r6, [r5, r6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #960] @ (2a5c60 ) │ │ │ │ + str r0, [r5, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r0, r6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r0, [r2, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r6, [pc, #80] @ (2a58fc ) │ │ │ │ + ldr r6, [pc, #304] @ (2a59dc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r6, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -121112,23 +121112,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r0, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #296] @ (2a5d6c ) │ │ │ │ + ldr r4, [pc, #520] @ (2a5e4c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #64] @ (2a5c88 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r2, [pc, #456] @ (2a5e14 ) │ │ │ │ + ldr r2, [pc, #680] @ (2a5ef4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -121461,23 +121461,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldr r4, [pc, #384] @ (2a6154 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #688] @ (2a628c ) │ │ │ │ + ldr r0, [pc, #912] @ (2a636c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #456] @ (2a61a8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - mov r8, fp │ │ │ │ + bx r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r1, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -122194,25 +122194,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #744] @ (2a6ac4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6 │ │ │ │ + lsrs r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ negs r6, r6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ negs r2, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r7, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r5, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r0, #26] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -122929,25 +122929,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #106 @ 0x6a │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r2, #54 @ 0x36 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r3, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r6, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -123666,25 +123666,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #162 @ 0xa2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r2, #36 @ 0x24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r6, #180 @ 0xb4 │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -124403,25 +124403,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #142 @ 0x8e │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #186 @ 0xba │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r2, #68 @ 0x44 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r6, #160 @ 0xa0 │ │ │ │ + movs r6, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r7, #96] @ 0x60 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r2, #100] @ 0x64 │ │ │ │ + str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -124442,15 +124442,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2a8394 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -124531,15 +124531,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2a81c4 │ │ │ │ ldr.w r3, [pc, #1660] @ 2a8800 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -124561,15 +124561,15 @@ │ │ │ │ blx 25451c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a87e6 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -125186,21 +125186,21 @@ │ │ │ │ b.n 2a87e0 │ │ │ │ cmp r0, #130 @ 0x82 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #224] @ (2a88f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r2] │ │ │ │ + ldrsh r2, [r2, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002a8818 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -125250,20 +125250,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2a88a6 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 2551f8 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72133c │ │ │ │ + b.w 721374 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2a89c0 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -125331,15 +125331,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2a89d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2a8988 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a8930 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125360,35 +125360,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2a89e0 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2a89e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a88f0 │ │ │ │ subs r4, r7, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, r4] │ │ │ │ + ldrb r4, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r2] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r6, [r6, r4] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2a8bfc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -125451,55 +125451,55 @@ │ │ │ │ bne.n 2a8b04 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5d1734 │ │ │ │ + bl 5d1754 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a8b60 │ │ │ │ ldr r2, [pc, #356] @ (2a8c10 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2a8c14 ) │ │ │ │ ldr r7, [pc, #360] @ (2a8c18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #344] @ (2a8c1c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d3df0 │ │ │ │ + bl 5d3e10 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a8baa │ │ │ │ mov r0, sl │ │ │ │ - bl 5d1a94 │ │ │ │ + bl 5d1ab4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2a8c20 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d196c │ │ │ │ + bl 5d198c │ │ │ │ b.n 2a8a46 │ │ │ │ blx 253368 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2a8a8a │ │ │ │ ldr r3, [pc, #276] @ (2a8c24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -125530,33 +125530,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2a8c34 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2a8c38 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a8a32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a8bd0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a7d8 │ │ │ │ b.n 2a8a46 │ │ │ │ ldr r0, [pc, #184] @ (2a8c3c ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2a8a72 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125574,15 +125574,15 @@ │ │ │ │ bpl.n 2a8ae6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2a8c44 ) │ │ │ │ ldr r0, [pc, #132] @ (2a8c48 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a8ae6 │ │ │ │ ldr r3, [pc, #88] @ (2a8c2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a8b72 │ │ │ │ ldr r3, [pc, #76] @ (2a8c28 ) │ │ │ │ @@ -125593,60 +125593,60 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2a8c4c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2a8c50 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a8b72 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ subs r0, r3, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - asrs r4, r1, #1 │ │ │ │ + asrs r4, r0, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r3, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r0, r3] │ │ │ │ + ldrb r2, [r7, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r6, r5] │ │ │ │ + strh r0, [r5, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r7, #18 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldrh r2, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r3, r3] │ │ │ │ + strh r0, [r2, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2a8dc4 ) │ │ │ │ @@ -125658,28 +125658,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2a8dcc ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d6504 │ │ │ │ + bl 5d6524 │ │ │ │ cbnz r0, 2a8cc4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2a8cbe │ │ │ │ ldr r2, [pc, #324] @ (2a8dd0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a8d30 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -125688,24 +125688,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 253368 │ │ │ │ b.n 2a8c8a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r3, [pc, #256] @ (2a8dd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a8d68 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a7d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ ldr r2, [pc, #236] @ (2a8dd8 ) │ │ │ │ ldr r3, [pc, #224] @ (2a8dcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -125767,15 +125767,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2a8de8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2a8dec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a8cdc │ │ │ │ ldr r3, [pc, #76] @ (2a8de0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a8d38 │ │ │ │ ldr r3, [pc, #72] @ (2a8de4 ) │ │ │ │ @@ -125788,15 +125788,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2a8df8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a8d38 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r5, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r4, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -125804,29 +125804,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r2, r0, #2 │ │ │ │ + subs r2, r7, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r0, r5] │ │ │ │ + str r0, [r7, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r4, r2] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldrh r4, [r6, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002a8dfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -125856,26 +125856,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5d6504 │ │ │ │ + bl 5d6524 │ │ │ │ cbnz r0, 2a8ea8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2a8ea2 │ │ │ │ ldr r2, [pc, #92] @ (2a8ec4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2a8ec8 ) │ │ │ │ ldr r3, [pc, #64] @ (2a8ec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -125891,15 +125891,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 253368 │ │ │ │ b.n 2a8e66 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a7d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ b.n 2a8e7a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r2, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -125921,20 +125921,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2a8f68 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d6504 │ │ │ │ + bl 5d6524 │ │ │ │ cbz r0, 2a8f32 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a7d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ ldr r2, [pc, #96] @ (2a8f6c ) │ │ │ │ ldr r3, [pc, #88] @ (2a8f68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -125956,15 +125956,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2a8f0a │ │ │ │ blx 253368 │ │ │ │ b.n 2a8f3c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r6, r7 │ │ │ │ @@ -125990,49 +125990,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a9020 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2a9004 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d3a9c │ │ │ │ + bl 5d3abc │ │ │ │ ldr r6, [pc, #176] @ (2a9054 ) │ │ │ │ ldr r2, [pc, #180] @ (2a9058 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2a905c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #164] @ (2a9060 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d3df0 │ │ │ │ + bl 5d3e10 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #140] @ (2a9064 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a902a │ │ │ │ ldr r1, [pc, #132] @ (2a9068 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d3b74 │ │ │ │ + bl 5d3b94 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -126063,36 +126063,36 @@ │ │ │ │ bpl.n 2a8fe0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2a9074 ) │ │ │ │ ldr r0, [pc, #52] @ (2a9078 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a8fe0 │ │ │ │ adds r2, r1, r5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r4, #13 │ │ │ │ + lsrs r6, r3, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r1, r1] │ │ │ │ + ldr r4, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002a907c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -126118,58 +126118,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5d1734 │ │ │ │ + bl 5d1754 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a9160 │ │ │ │ ldr r2, [pc, #208] @ (2a91ac ) │ │ │ │ ldr r1, [pc, #212] @ (2a91b0 ) │ │ │ │ ldr r3, [pc, #212] @ (2a91b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #196] @ (2a91b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d3df0 │ │ │ │ + bl 5d3e10 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #168] @ (2a91bc ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a9176 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d1a94 │ │ │ │ + bl 5d1ab4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2a91c0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d196c │ │ │ │ + bl 5d198c │ │ │ │ ldr r2, [pc, #140] @ (2a91c4 ) │ │ │ │ ldr r3, [pc, #104] @ (2a91a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -126180,15 +126180,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a7d8 │ │ │ │ b.n 2a9136 │ │ │ │ blx 253368 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2a90b0 │ │ │ │ ldr r3, [pc, #80] @ (2a91c8 ) │ │ │ │ @@ -126203,43 +126203,43 @@ │ │ │ │ bpl.n 2a911a │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2a91d0 ) │ │ │ │ ldr r0, [pc, #68] @ (2a91d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a911a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ adds r0, r0, r1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r6, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r2, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ asrs r6, r3, #30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #26 │ │ │ │ + lsls r2, r6, #27 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsb r0, [r0, r0] │ │ │ │ + ldrsb r0, [r7, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -126299,15 +126299,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a9264 │ │ │ │ ldr.w r4, [pc, #1152] @ 2a970c │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a97de │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -126333,15 +126333,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a9374 │ │ │ │ ldr.w r1, [pc, #1064] @ 2a9714 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 2a9718 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -126353,17 +126353,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (2a971c ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r5 │ │ │ │ - bl 708bd0 │ │ │ │ + bl 708c08 │ │ │ │ mov r0, r7 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (2a9720 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (2a96f4 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -126380,36 +126380,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 72131c │ │ │ │ + bl 721354 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a9750 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (2a9724 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (2a9728 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 721188 │ │ │ │ + bl 7211c0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 2a96e8 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -126529,15 +126529,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (2a9738 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a94a0 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2a9288 │ │ │ │ ldr.w lr, [pc, #512] @ 2a973c │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -126550,15 +126550,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (2a9740 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -126595,21 +126595,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2a92fc │ │ │ │ mov r5, sl │ │ │ │ @@ -126625,15 +126625,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 2a9748 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -126652,41 +126652,41 @@ │ │ │ │ cbz r3, 2a96c2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 721500 │ │ │ │ + bl 721538 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 71abf0 │ │ │ │ + bl 71ac28 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (2a974c ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ b.n 2a92fc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 721334 │ │ │ │ + bl 72136c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 72133c │ │ │ │ + bl 721374 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2a96ae │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2a9762 │ │ │ │ @@ -126695,62 +126695,62 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5, #26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r2, r7] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + strb r4, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r1, #22 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r5, #86 @ 0x56 │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #18 │ │ │ │ + subs r3, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #180 @ 0xb4 │ │ │ │ + subs r2, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 721438 │ │ │ │ + bl 721470 │ │ │ │ b.n 2a9388 │ │ │ │ ldr.w ip, [pc, #140] @ 2a97f8 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2a9488 │ │ │ │ ldr.w ip, [pc, #124] @ 2a97fc │ │ │ │ @@ -126761,15 +126761,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2a9800 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2a9488 │ │ │ │ ldr r3, [pc, #84] @ (2a9804 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2a9622 │ │ │ │ @@ -126784,15 +126784,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a962c │ │ │ │ ldr r0, [pc, #60] @ (2a980c ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a962c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a933e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2a9810 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2a9814 ) │ │ │ │ @@ -126800,44 +126800,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r4] │ │ │ │ + str r4, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r5, #16 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r2, r1] │ │ │ │ + str r2, [r1, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 7093e4 │ │ │ │ + bl 70941c │ │ │ │ mov r0, r4 │ │ │ │ bl 2a91d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a982e │ │ │ │ ldr r5, [pc, #36] @ (2a9860 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 708b48 │ │ │ │ + bl 708b80 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 708618 │ │ │ │ + bl 708650 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -126880,15 +126880,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -126903,21 +126903,21 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ asrs r2, r1, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #528] @ (2a9b0c ) │ │ │ │ + ldr r7, [pc, #752] @ (2a9bec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #328] @ (2a9a4c ) │ │ │ │ + ldr r7, [pc, #552] @ (2a9b2c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002a9908 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -126960,15 +126960,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2a99dc ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -126987,36 +126987,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2a99e8 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2a9936 │ │ │ │ nop │ │ │ │ lsrs r4, r5, #30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #896] @ (2a9d58 ) │ │ │ │ + ldr r7, [pc, #96] @ (2a9a38 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldr r6, [pc, #776] @ (2a9ce8 ) │ │ │ │ + ldr r6, [pc, #1000] @ (2a9dc8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #920] @ (2a9d84 ) │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002a99ec : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127041,39 +127041,39 @@ │ │ │ │ cbz r2, 2a9a36 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 708bd0 │ │ │ │ + bl 708c08 │ │ │ │ b.n 2a9a3c │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [pc, #36] @ (2a9a64 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2a9a68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ nop │ │ │ │ lsrs r6, r2, #27 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r1, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #136] @ (2a9aec ) │ │ │ │ + ldr r6, [pc, #360] @ (2a9bcc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldr r5, [pc, #960] @ (2a9e2c ) │ │ │ │ + ldr r6, [pc, #160] @ (2a9b0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002a9a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -127094,19 +127094,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2a9ad8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2a9ab8 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 72131c │ │ │ │ + bl 721354 │ │ │ │ cbnz r0, 2a9b0c │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 721500 │ │ │ │ + bl 721538 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -127114,53 +127114,53 @@ │ │ │ │ cbz r3, 2a9afa │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2a9afa │ │ │ │ ldr r1, [pc, #92] @ (2a9b40 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 29b1bc │ │ │ │ ldr r1, [pc, #72] @ (2a9b44 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2a9b2c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a9ab8 │ │ │ │ ldr r2, [pc, #48] @ (2a9b48 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2a9ab8 │ │ │ │ blx 253368 │ │ │ │ b.n 2a9b10 │ │ │ │ nop │ │ │ │ lsrs r4, r2, #25 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r6, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ ... │ │ │ │ │ │ │ │ 002a9b4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -127211,34 +127211,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a9b96 │ │ │ │ ldr r1, [pc, #48] @ (2a9bf8 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2a9a6c │ │ │ │ nop │ │ │ │ lsrs r4, r6, #21 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r7, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #752] @ (2a9edc ) │ │ │ │ + ldr r4, [pc, #976] @ (2a9fbc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldr r4, [pc, #688] @ (2a9ea4 ) │ │ │ │ + ldr r4, [pc, #912] @ (2a9f84 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #424] @ (2a9da4 ) │ │ │ │ + ldr r4, [pc, #648] @ (2a9e84 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002a9bfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -127254,45 +127254,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 252cb8 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 708a98 │ │ │ │ + bl 708ad0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2a9c78 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2a9c7c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 709110 │ │ │ │ + bl 709148 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r0, #2 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - ldr r5, [pc, #584] @ (2a9ec8 ) │ │ │ │ + ldr r5, [pc, #808] @ (2a9fa8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (2a9e10 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -127387,15 +127387,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 29a8f4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r5 │ │ │ │ bl 29b1bc │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #128] @ (2a9e28 ) │ │ │ │ ldr r3, [pc, #108] @ (2a9e14 ) │ │ │ │ add r2, pc │ │ │ │ @@ -127440,19 +127440,19 @@ │ │ │ │ b.n 2a9d10 │ │ │ │ lsrs r0, r0, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r0, [pc, #544] @ (2aa040 ) │ │ │ │ + ldr r0, [pc, #768] @ (2aa120 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r0, r6, #12 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r7, #11 │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -127494,25 +127494,25 @@ │ │ │ │ bl 29b0b0 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2a9e88 │ │ │ │ ldr r1, [pc, #32] @ (2a9eb8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 29b1bc │ │ │ │ lsrs r2, r2, #10 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2a9f20 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -127859,15 +127859,15 @@ │ │ │ │ nop │ │ │ │ lsrs r6, r7, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add sl, r6 │ │ │ │ + add sl, sp │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r6, r2, #30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7, #28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r7, #27 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -127973,15 +127973,15 @@ │ │ │ │ lsls r4, r0, #25 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r2, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ lsls r6, r1, #23 │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -128050,15 +128050,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2aa3cc │ │ │ │ ldr r0, [pc, #48] @ (2aa424 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2aa3cc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r5, #21 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r2, r4, #21 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -128068,15 +128068,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, pc │ │ │ │ + mov r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2aa524 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -128151,15 +128151,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2aa458 │ │ │ │ ldr r0, [pc, #76] @ (2aa538 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa458 │ │ │ │ ldr r3, [pc, #64] @ (2aa53c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aa4c4 │ │ │ │ ldr r3, [pc, #48] @ (2aa534 ) │ │ │ │ @@ -128170,34 +128170,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2aa540 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2aa544 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa4c4 │ │ │ │ nop │ │ │ │ lsls r6, r1, #18 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r8 │ │ │ │ + cmp r4, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp sl, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #176 @ 0xb0 │ │ │ │ + subs r1, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2aa610 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -128252,15 +128252,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2aa62c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa596 │ │ │ │ ldr r3, [pc, #60] @ (2aa61c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aa596 │ │ │ │ ldr r3, [pc, #52] @ (2aa620 ) │ │ │ │ @@ -128274,36 +128274,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2aa638 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa596 │ │ │ │ lsls r2, r7, #13 │ │ │ │ lsls r3, r6, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #134 @ 0x86 │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r8, r8 │ │ │ │ + add r8, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #242 @ 0xf2 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add lr, r4 │ │ │ │ + add lr, fp │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #192 @ 0xc0 │ │ │ │ + subs r0, #248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -128337,15 +128337,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2aa6ec │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2aa6c0 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5e2940 │ │ │ │ + bl 5e2960 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2aa774 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aa752 │ │ │ │ @@ -128376,15 +128376,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2aa720 │ │ │ │ ldr r0, [pc, #344] @ (2aa858 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aa7d0 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2aa6aa │ │ │ │ @@ -128403,15 +128403,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2aa6c0 │ │ │ │ ldr r0, [pc, #280] @ (2aa860 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa6c0 │ │ │ │ ldr r3, [pc, #264] @ (2aa85c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aa6be │ │ │ │ ldr r3, [pc, #244] @ (2aa854 ) │ │ │ │ @@ -128419,24 +128419,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa6be │ │ │ │ ldr r0, [pc, #252] @ (2aa864 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa6be │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aa810 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2aa6c0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 253eb0 │ │ │ │ ldr r3, [pc, #168] @ (2aa848 ) │ │ │ │ @@ -128458,15 +128458,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2aa86c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2aa870 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa78a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aa730 │ │ │ │ b.n 2aa6c0 │ │ │ │ ldr r3, [pc, #108] @ (2aa848 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -128488,15 +128488,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2aa878 ) │ │ │ │ ldr r0, [pc, #124] @ (2aa87c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa78a │ │ │ │ ldr r3, [pc, #84] @ (2aa868 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aa784 │ │ │ │ ldr r3, [pc, #56] @ (2aa854 ) │ │ │ │ @@ -128507,15 +128507,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2aa880 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2aa884 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa784 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsls r6, r7, #9 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ @@ -128524,37 +128524,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r6 │ │ │ │ + add r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r6, r5 │ │ │ │ + add r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mvns r4, r1 │ │ │ │ + add r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r4, r7 │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + adds r7, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #138 @ 0x8a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmn r0, r3 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r6, #250 @ 0xfa │ │ │ │ lsls r1, r1, #1 │ │ │ │ - muls r4, r1 │ │ │ │ + bics r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -128677,15 +128677,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (2aab3c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa8f0 │ │ │ │ ldr r3, [pc, #364] @ (2aab40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aa94c │ │ │ │ ldr r3, [pc, #348] @ (2aab38 ) │ │ │ │ @@ -128693,15 +128693,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa94c │ │ │ │ ldr r0, [pc, #348] @ (2aab44 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aa94c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2aaa24 │ │ │ │ ldr r3, [pc, #332] @ (2aab48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2aaa24 │ │ │ │ @@ -128715,15 +128715,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (2aab50 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (2aab54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29b0b0 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 29b0b0 │ │ │ │ ldr r1, [pc, #288] @ (2aab58 ) │ │ │ │ @@ -128767,15 +128767,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2aab64 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aaa64 │ │ │ │ ldr r3, [pc, #116] @ (2aab28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2aaaea │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2aaa64 │ │ │ │ @@ -128792,15 +128792,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2aab68 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2aab6c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aaa64 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2aab48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aaab8 │ │ │ │ @@ -128815,15 +128815,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2aab74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2aab78 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aaa64 │ │ │ │ movs r0, r6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r4, r5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -128832,45 +128832,45 @@ │ │ │ │ vqadd.u64 q8, q4, q9 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #256] @ (2aac38 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r0 │ │ │ │ + tst r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - negs r2, r2 │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #170 @ 0xaa │ │ │ │ + adds r4, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - negs r6, r0 │ │ │ │ + negs r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #180 @ 0xb4 │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sbcs r6, r6 │ │ │ │ + rors r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #34 @ 0x22 │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adcs r4, r4 │ │ │ │ + sbcs r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r4 │ │ │ │ + lsrs r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - eors r6, r7 │ │ │ │ + lsls r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2aac18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -128926,29 +128926,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2aac34 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aabda │ │ │ │ stc2l 0, cr0, [r6, #-456] @ 0xfffffe38 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #76 @ 0x4c │ │ │ │ + adds r4, #132 @ 0x84 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r1 │ │ │ │ + lsrs r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -129073,15 +129073,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2aaf14 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aac9c │ │ │ │ ldr r3, [pc, #388] @ (2aaf18 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aacf8 │ │ │ │ ldr r3, [pc, #368] @ (2aaf10 ) │ │ │ │ @@ -129089,15 +129089,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aacf8 │ │ │ │ ldr r0, [pc, #368] @ (2aaf1c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aacf8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2aadec │ │ │ │ ldr r3, [pc, #352] @ (2aaf20 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2aadec │ │ │ │ @@ -129111,15 +129111,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2aaf28 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2aaf2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29b0b0 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 29b0b0 │ │ │ │ ldr r1, [pc, #304] @ (2aaf30 ) │ │ │ │ @@ -129163,15 +129163,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (2aaf3c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aae2c │ │ │ │ ldr r3, [pc, #128] @ (2aaf00 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2aaebc │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2aae2c │ │ │ │ @@ -129188,15 +129188,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2aaf40 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2aaf44 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aae2c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2aaf20 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aae86 │ │ │ │ @@ -129211,15 +129211,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2aaf4c ) │ │ │ │ ldr r0, [pc, #112] @ (2aaf50 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aae2c │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [lr], #-456 @ 0xfffffe38 │ │ │ │ ldc2l 0, cr0, [sl], #-456 @ 0xfffffe38 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ @@ -129227,45 +129227,45 @@ │ │ │ │ @ instruction: 0xfbc60072 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #512] @ (2ab110 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r2, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #226 @ 0xe2 │ │ │ │ + adds r1, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r5, #234 @ 0xea │ │ │ │ + subs r6, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #24 │ │ │ │ + adds r0, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #200 @ 0xc8 │ │ │ │ + subs r5, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #222 @ 0xde │ │ │ │ + adds r0, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2aaff0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -129321,29 +129321,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2ab00c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2aafb2 │ │ │ │ vld4.16 {d16-d19}, [lr :256], r2 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r7, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ab010 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129371,29 +129371,29 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2ab084 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfba60050 │ │ │ │ - subs r5, #32 │ │ │ │ + @ instruction: 0xfbde0050 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfbe6005a │ │ │ │ - subs r5, #0 │ │ │ │ + ldc2 0, cr0, [lr], {90} @ 0x5a │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ab088 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129456,15 +129456,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5d43b8 │ │ │ │ + bl 5d43d8 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -129481,15 +129481,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ab228 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 721408 │ │ │ │ + bl 721440 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2ab1a4 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2ab1f2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -129531,15 +129531,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab1a4 │ │ │ │ ldr r0, [pc, #92] @ (2ab274 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2ab1a4 │ │ │ │ ldr r3, [pc, #60] @ (2ab268 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab184 │ │ │ │ @@ -129553,32 +129553,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ab184 │ │ │ │ ldr r0, [pc, #44] @ (2ab27c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2ab184 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7e20072 │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r1, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r7, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ab280 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -129633,19 +129633,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 254648 │ │ │ │ cbnz r0, 2ab336 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 721300 │ │ │ │ + bl 721338 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 7213cc │ │ │ │ + bl 721404 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2ab2d0 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 29a7c0 │ │ │ │ b.n 2ab2d0 │ │ │ │ @@ -129677,43 +129677,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2ab834 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d0014 │ │ │ │ + bl 5d0034 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ab526 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2ab3bc │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2ab838 │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5d0024 │ │ │ │ + bl 5d0044 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ab5ba │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ab51c │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2ab83c │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2ab840 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -129738,30 +129738,30 @@ │ │ │ │ bne.n 2ab442 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2ab638 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d0014 │ │ │ │ + bl 5d0034 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2ab456 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5d0014 │ │ │ │ + bl 5d0034 │ │ │ │ cbz r0, 2ab47a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2ab5ee │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2ab5de │ │ │ │ @@ -129818,29 +129818,29 @@ │ │ │ │ bl 29b1bc │ │ │ │ ldr r1, [pc, #832] @ (2ab850 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 29a868 │ │ │ │ b.n 2ab54e │ │ │ │ - bl 6dcbf8 │ │ │ │ + bl 6dcc30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2ab3ee │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r3, [pc, #788] @ (2ab84c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ab6a6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ mov r0, r6 │ │ │ │ bl 29a7d8 │ │ │ │ ldr r2, [pc, #772] @ (2ab854 ) │ │ │ │ ldr r3, [pc, #732] @ (2ab830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -129878,15 +129878,15 @@ │ │ │ │ bne.w 2ab72c │ │ │ │ mov r0, fp │ │ │ │ blx 255340 │ │ │ │ b.n 2ab590 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r3, [pc, #640] @ (2ab84c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ab7a4 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ @@ -129920,20 +129920,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2ab860 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2ab864 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ab5b2 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5e1944 │ │ │ │ + bl 5e1964 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2ab75c │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -129962,15 +129962,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2ab868 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2ab86c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ab5b2 │ │ │ │ ldr r3, [pc, #432] @ (2ab858 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ab542 │ │ │ │ ldr r3, [pc, #420] @ (2ab85c ) │ │ │ │ @@ -129981,15 +129981,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2ab870 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2ab874 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ab542 │ │ │ │ ldr r3, [pc, #416] @ (2ab878 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2ab6ee │ │ │ │ ldr r3, [pc, #376] @ (2ab85c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -130014,15 +130014,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2ab880 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2ab884 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ab5b2 │ │ │ │ ldr r3, [pc, #296] @ (2ab858 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ab5b2 │ │ │ │ ldr r3, [pc, #288] @ (2ab85c ) │ │ │ │ @@ -130033,19 +130033,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2ab888 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2ab88c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ab5b2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 70de0c │ │ │ │ + bl 70de44 │ │ │ │ ldr r3, [pc, #228] @ (2ab84c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ab5b2 │ │ │ │ ldr r3, [pc, #224] @ (2ab858 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -130060,15 +130060,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2ab890 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2ab894 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ab5b2 │ │ │ │ ldr r3, [pc, #176] @ (2ab858 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ab5d6 │ │ │ │ ldr r3, [pc, #168] @ (2ab85c ) │ │ │ │ @@ -130079,15 +130079,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2ab898 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2ab89c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ab5d6 │ │ │ │ ldr r3, [pc, #128] @ (2ab858 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ab590 │ │ │ │ ldr r3, [pc, #120] @ (2ab85c ) │ │ │ │ @@ -130098,89 +130098,89 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2ab8a0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2ab8a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ab590 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2ab8a8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ab4e4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ab6fa │ │ │ │ b.n 2ab5b2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ sbc.w r0, r8, #15859712 @ 0xf20000 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, r8, #15859712 @ 0xf20000 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #180 @ 0xb4 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ssat r0, #20, lr, lsl #1 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + sbfx r0, r6, #1, #20 │ │ │ │ + cmp r3, #208 @ 0xd0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adcs r2, r3 │ │ │ │ + sbcs r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bl 2dd852 │ │ │ │ @ instruction: 0xf3860072 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r7, #104 @ 0x68 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #208 @ 0xd0 │ │ │ │ + adds r7, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #250 @ 0xfa │ │ │ │ + cmp r0, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ muls r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #108 @ 0x6c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #166 @ 0xa6 │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r7, #128 @ 0x80 │ │ │ │ + adds r7, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #44 @ 0x2c │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r6, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r7, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #210 @ 0xd2 │ │ │ │ + adds r6, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #204 @ 0xcc │ │ │ │ + movs r7, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -130239,15 +130239,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2ab996 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 7040e8 │ │ │ │ + bl 704120 │ │ │ │ cbnz r0, 2ab9aa │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2ab9ba │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -130274,15 +130274,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7040e8 │ │ │ │ + bl 704120 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2ab9ae │ │ │ │ movs r0, #3 │ │ │ │ b.n 2ab970 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -130360,15 +130360,15 @@ │ │ │ │ b.n 2aba24 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrc 0, 7, r0, cr0, cr2, {3} │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 5, r0, cr0, cr2, {3} │ │ │ │ - addw r0, ip, #90 @ 0x5a │ │ │ │ + movw r0, #16474 @ 0x405a │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2aba8e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -130394,15 +130394,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 2abade │ │ │ │ ldr r3, [pc, #52] @ (2abafc ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 5b5900 │ │ │ │ + bl 5b5920 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2afde4 │ │ │ │ ldr r3, [pc, #32] @ (2abb00 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -130749,15 +130749,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2abe84 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2abe3e │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 70429c │ │ │ │ + bl 7042d4 │ │ │ │ cbz r0, 2abe7e │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 254f18 │ │ │ │ b.n 2abe00 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -130775,15 +130775,15 @@ │ │ │ │ b.n 2abdc6 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2abdc6 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 7040e8 │ │ │ │ + bl 704120 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2abe3e │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2abdc6 │ │ │ │ bl 2ab9d0 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -130815,23 +130815,23 @@ │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #21] │ │ │ │ lsls r0, r0, #2 │ │ │ │ strb r2, [r4, #21] │ │ │ │ lsls r0, r0, #2 │ │ │ │ @ instruction: 0xead40072 │ │ │ │ - ldc 0, cr0, [ip, #360]! @ 0x168 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + ldcl 0, cr0, [r4, #360]! @ 0x168 │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc 0, cr0, [lr, #360] @ 0x168 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + ldcl 0, cr0, [r6, #360] @ 0x168 │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #8 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002abef0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -130876,18 +130876,18 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ strb r6, [r1, #17] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldcl 0, cr0, [r2], #360 @ 0x168 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + stc 0, cr0, [sl, #-360]! @ 0xfffffe98 │ │ │ │ + cmp r7, #220 @ 0xdc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002abf80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131237,15 +131237,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ac2e0 │ │ │ │ ldr r0, [pc, #100] @ (2ac368 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ac2e0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -131267,23 +131267,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ac1ec │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #6] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - cmp r5, #154 @ 0x9a │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2ac0b8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ac36c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -131310,50 +131310,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ac388 │ │ │ │ ldr r0, [pc, #24] @ (2ac3cc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ac388 │ │ │ │ b.n 2abe70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #48] @ (2ac3f8 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2ac400 ) │ │ │ │ add r0, pc │ │ │ │ bl 2ac36c │ │ │ │ ldr r0, [pc, #28] @ (2ac404 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #0 │ │ │ │ bl 2afa3c │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2afb30 │ │ │ │ nop │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r3, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ac410 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2afc34 │ │ │ │ @@ -131382,19 +131382,19 @@ │ │ │ │ bl 4a6410 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ac442 │ │ │ │ ldr r0, [pc, #16] @ (2ac47c ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ - adds r0, r0, #0 │ │ │ │ + adds r0, r7, #0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -131448,19 +131448,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ac51c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2ac36c │ │ │ │ ldr r6, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ble.n 2ac458 │ │ │ │ + ble.n 2ac4c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2ac598 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -131508,17 +131508,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2ac36c │ │ │ │ nop │ │ │ │ ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2ac650 ) │ │ │ │ ldr r1, [pc, #132] @ (2ac654 ) │ │ │ │ @@ -131569,23 +131569,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 2546d8 │ │ │ │ b.n 2ac61a │ │ │ │ nop │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + cmp r2, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #186 @ 0xba │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (2ac8d4 ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -131817,53 +131817,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2546d8 │ │ │ │ b.n 2ac74e │ │ │ │ nop │ │ │ │ ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r0, r0, #2 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2acd7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r2, #68] @ 0x44 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - cmp r0, #188 @ 0xbc │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r0, #2 │ │ │ │ - cmp r0, #126 @ 0x7e │ │ │ │ + cmp r0, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #130 @ 0x82 │ │ │ │ + movs r7, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + movs r7, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r7, #22 │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2ac960 ) │ │ │ │ add r4, pc │ │ │ │ @@ -131879,17 +131879,17 @@ │ │ │ │ blx 253c60 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2ac36c │ │ │ │ ldr r0, [r3, #32] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r7, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r7, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2ac99c ) │ │ │ │ ldr r1, [pc, #32] @ (2ac9a0 ) │ │ │ │ @@ -131902,15 +131902,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2ac36c │ │ │ │ nop │ │ │ │ ldr r2, [r2, #28] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - strb r4, [r7, #15] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2aca0c ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -131947,23 +131947,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 2537c4 │ │ │ │ b.n 2ac9d0 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - movs r6, #154 @ 0x9a │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - movs r6, #122 @ 0x7a │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2aca36 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132021,15 +132021,15 @@ │ │ │ │ b.w 2ac36c │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r0, r4, #0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2acad2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132089,15 +132089,15 @@ │ │ │ │ nop │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r4, r0, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r0, #21 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -132125,19 +132125,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2acbc0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ nop │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r0, #2 │ │ │ │ - movs r4, #0 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2acb90 │ │ │ │ + bvc.n 2acc00 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -132165,19 +132165,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2acc24 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ nop │ │ │ │ str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2acb2c │ │ │ │ + bvs.n 2acb9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r0, #17 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2acc52 │ │ │ │ ldr r3, [pc, #48] @ (2acc60 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -132196,17 +132196,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - bvs.n 2accf0 │ │ │ │ + bvs.n 2acd60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #72 @ 0x48 │ │ │ │ + movs r3, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2acc8c │ │ │ │ @@ -132227,15 +132227,15 @@ │ │ │ │ bne.n 2acc7e │ │ │ │ ldr r0, [pc, #12] @ (2accb0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ subs r6, r4, #6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r2, r5, #14 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002accb4 : │ │ │ │ ldr r3, [pc, #12] @ (2accc4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -132570,23 +132570,23 @@ │ │ │ │ lsls r0, r0, #2 │ │ │ │ str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r0, r0, #2 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r0, #2 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r0, #2 │ │ │ │ - bcc.n 2ad034 │ │ │ │ + bcc.n 2ad0a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r0, #2 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - subs r4, r2, #7 │ │ │ │ + movs r0, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (2ad208 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -132783,39 +132783,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2ac36c │ │ │ │ nop │ │ │ │ bhi.n 2ad180 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - movs r0, #22 │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, r6, #1 │ │ │ │ + subs r6, r5, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #4 │ │ │ │ + subs r4, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r1, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r4, #5 │ │ │ │ + subs r6, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, r5, #4 │ │ │ │ + subs r2, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r2, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2ad318 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -132950,27 +132950,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2ad3b8 ) │ │ │ │ ldr r0, [pc, #36] @ (2ad3bc ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ac36c │ │ │ │ - adds r2, r6, #0 │ │ │ │ + adds r2, r5, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, r3, #0 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsh r4, [r1, r7] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r2, [r7, r6] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2ad3f0 │ │ │ │ @@ -132985,17 +132985,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ ldr r0, [pc, #12] @ (2ad400 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r3, r6 │ │ │ │ + subs r6, r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2ad518 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -133021,19 +133021,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 2ad4b0 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2ad4b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ - bl 5c456c │ │ │ │ + bl 5c457c │ │ │ │ + bl 5c458c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ad4f2 │ │ │ │ ldr r1, [pc, #172] @ (2ad520 ) │ │ │ │ add r1, pc │ │ │ │ @@ -133098,44 +133098,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2ad548 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad4d2 │ │ │ │ ldr r0, [pc, #60] @ (2ad54c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2ad4d2 │ │ │ │ bmi.n 2ad498 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldrsh r6, [r1, r4] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - strh r0, [r3, r6] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r1, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, r5, #1 │ │ │ │ + adds r2, r4, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r7, r1] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - adds r2, r5, #0 │ │ │ │ + adds r2, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r4, #0 │ │ │ │ + adds r4, r3, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #0 │ │ │ │ + adds r2, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2ad7d0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -133282,15 +133282,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 7040e8 │ │ │ │ + bl 704120 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ad7a6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2aff90 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -133400,21 +133400,21 @@ │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldrb r6, [r2, r3] │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ lsls r0, r0, #2 │ │ │ │ bne.n 2ad6fc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r6, r5, r0 │ │ │ │ + adds r6, r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r4, [r3, r7] │ │ │ │ lsls r0, r0, #2 │ │ │ │ bne.n 2ad8a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsrs r6, r5, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002ad804 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -133471,15 +133471,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r0, r1, r4 │ │ │ │ + adds r0, r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ad8a4 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -133578,17 +133578,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ad8a4 │ │ │ │ nop │ │ │ │ - adds r2, r5, r1 │ │ │ │ + adds r2, r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, r6, r1 │ │ │ │ + adds r0, r5, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ad9a8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133634,15 +133634,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - adds r4, r6, r1 │ │ │ │ + adds r4, r5, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ada28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -133677,17 +133677,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 252cd0 │ │ │ │ ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2ada4c │ │ │ │ + bcs.n 2adabc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r1, #17 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ada90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -133860,19 +133860,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 252cd0 │ │ │ │ ldrsb r6, [r1, r6] │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldrsb r0, [r1, r5] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - beq.n 2adc98 │ │ │ │ + beq.n 2add08 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r1, #24 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -133904,15 +133904,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ac36c │ │ │ │ nop │ │ │ │ ldrsb r4, [r4, r3] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002adcbc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -134008,15 +134008,15 @@ │ │ │ │ bne.n 2add7a │ │ │ │ ldr r0, [pc, #12] @ (2addb4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ ldrsb r4, [r1, r0] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2addc6 │ │ │ │ ldr r0, [pc, #84] @ (2ade14 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ @@ -134046,19 +134046,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2adcbc │ │ │ │ ldr r0, [pc, #20] @ (2ade1c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2ac36c │ │ │ │ - asrs r4, r2, #7 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r6, [r6, r5] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ade20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -134146,17 +134146,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r4, r5, r6} │ │ │ │ + ldmia r5, {r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + asrs r4, r2, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002adf10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -134233,25 +134233,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2adff0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 70e8f4 │ │ │ │ + b.w 70e92c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldmia r1, {r1, r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldmia r1!, {r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r1, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002adff4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -134308,17 +134308,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2537c0 │ │ │ │ nop │ │ │ │ strh r4, [r2, r4] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2ae12c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -134370,15 +134370,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2ae100 │ │ │ │ nop │ │ │ │ strh r6, [r3, r2] │ │ │ │ lsls r0, r0, #2 │ │ │ │ strh r0, [r2, r2] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - asrs r0, r3, #7 │ │ │ │ + asrs r0, r2, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r6, [r1, r1] │ │ │ │ lsls r0, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134472,19 +134472,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 254d18 │ │ │ │ b.n 2ae1f8 │ │ │ │ nop │ │ │ │ strh r0, [r0, r0] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r4, [r5, r6] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - asrs r0, r4, #3 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r4, [r2, r5] │ │ │ │ lsls r0, r0, #2 │ │ │ │ str r0, [r1, r5] │ │ │ │ lsls r0, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -134516,17 +134516,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2ae2a4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ str r4, [r7, r3] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r0, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vhadd.s8 q0, q1, │ │ │ │ + vhadd.s q0, q5, │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2ae2ec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #52] @ (2ae2f0 ) │ │ │ │ @@ -134577,15 +134577,15 @@ │ │ │ │ bl 2ae028 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2ac36c │ │ │ │ str r0, [r1, r1] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ae344 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -134832,15 +134832,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ae522 │ │ │ │ ldr.w r0, [pc, #1460] @ 2aeb78 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ae522 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 252f38 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -134959,15 +134959,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2ae4de │ │ │ │ ldr.w r0, [pc, #1148] @ 2aeb98 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ae4de │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2ae802 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2aea78 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2ae65c │ │ │ │ @@ -135022,15 +135022,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ae4da │ │ │ │ ldr r0, [pc, #1012] @ (2aebac ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2ae4da │ │ │ │ ldr r3, [pc, #1000] @ (2aebb0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae532 │ │ │ │ @@ -135038,15 +135038,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2ae532 │ │ │ │ ldr r0, [pc, #980] @ (2aebb4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 2ae532 │ │ │ │ ldr r3, [pc, #884] @ (2aeb64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135118,15 +135118,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2ae64c │ │ │ │ ldr r0, [pc, #812] @ (2aebc8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ae64c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae64c │ │ │ │ b.n 2ae882 │ │ │ │ ldr r3, [pc, #792] @ (2aebcc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -135137,15 +135137,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2ae596 │ │ │ │ ldr r0, [pc, #772] @ (2aebd0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2ae596 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -135252,15 +135252,15 @@ │ │ │ │ b.n 2ae96c │ │ │ │ ldr r4, [pc, #556] @ (2aebf8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2ae96c │ │ │ │ ldr r0, [pc, #548] @ (2aebfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #0 │ │ │ │ bl 2afa3c │ │ │ │ movs r0, #0 │ │ │ │ bl 2afb30 │ │ │ │ b.n 2ae7f8 │ │ │ │ ldr r4, [pc, #532] @ (2aec00 ) │ │ │ │ add r4, pc │ │ │ │ @@ -135344,74 +135344,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2aeb74 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ae64c │ │ │ │ ldr r0, [pc, #400] @ (2aec44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ae64c │ │ │ │ ldr r2, [pc, #396] @ (2aec48 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae64c │ │ │ │ ldr r2, [pc, #172] @ (2aeb74 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2ae64c │ │ │ │ ldr r0, [pc, #376] @ (2aec4c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ae64c │ │ │ │ ldr r3, [pc, #368] @ (2aec50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae6c8 │ │ │ │ ldr r3, [pc, #136] @ (2aeb74 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ae6c8 │ │ │ │ ldr r0, [pc, #348] @ (2aec54 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ae6c8 │ │ │ │ ldr r3, [pc, #340] @ (2aec58 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae7f8 │ │ │ │ ldr r3, [pc, #100] @ (2aeb74 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2ae7f8 │ │ │ │ ldr r0, [pc, #320] @ (2aec5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ae7f8 │ │ │ │ ldr r3, [pc, #312] @ (2aec60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae8f2 │ │ │ │ ldr r3, [pc, #64] @ (2aeb74 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ae8f2 │ │ │ │ ldr r0, [pc, #292] @ (2aec64 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ae8f2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [pc, #728] @ (2aee34 ) │ │ │ │ @@ -135426,15 +135426,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r5, [pc, #984] @ (2aef48 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r7, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r5, [pc, #376] @ (2aecf8 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r5, [pc, #160] @ (2aec24 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r4, [pc, #1016] @ (2aef80 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ @@ -135442,63 +135442,63 @@ │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r4, [pc, #664] @ (2aee28 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r4, [pc, #456] @ (2aed5c ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #17 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [pc, #80] @ (2aebf0 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r3, [pc, #960] @ (2aef64 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r3, [pc, #784] @ (2aeeb8 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r5, [pc, #880] @ (2aef24 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #12 │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #336] @ (2aed0c ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r3, [pc, #296] @ (2aece8 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr r3, [pc, #120] @ (2aec3c ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #15 │ │ │ │ + lsrs r6, r4, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r5, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #368] @ (2aed48 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ - @ instruction: 0xf6f20050 │ │ │ │ + @ instruction: 0xf72a0050 │ │ │ │ lsls r0, r2, #11 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r1, [pc, #896] @ (2aef64 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ - @ instruction: 0xf6b40050 │ │ │ │ + @ instruction: 0xf6ec0050 │ │ │ │ lsls r2, r2, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r0, r1, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r6, r7, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r6, r6, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r4, r5, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + lsls r6, r0, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r1, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r2, r0, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r0, r7, #8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -135515,41 +135515,41 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cdp2 0, 3, cr0, cr14, cr15, {3} │ │ │ │ lsls r4, r5, #7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r2, r4, #7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb828 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r6, r1, #7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r6, r0, #7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [pc, #848] @ (2aef90 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r0, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + lsrs r6, r3, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + lsrs r6, r2, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #3 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + lsrs r6, r7, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002aec68 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135598,19 +135598,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mov ip, sl │ │ │ │ lsls r0, r0, #2 │ │ │ │ - itte vc │ │ │ │ - lslvc r2, r3, #1 │ │ │ │ - lslvc r0, r5, #7 │ │ │ │ - lslvs r1, r1, #1 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + itee lt │ │ │ │ + lsllt r2, r3, #1 │ │ │ │ + lslge r0, r4, #8 │ │ │ │ + lslge r1, r1, #1 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002aecf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135764,15 +135764,15 @@ │ │ │ │ beq.n 2aee9c │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2aef68 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aee3a │ │ │ │ ldr r0, [pc, #260] @ (2aef6c ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -135873,30 +135873,30 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, r5] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - lsrs r4, r7, #1 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r6, [r5, r4] │ │ │ │ lsls r0, r0, #2 │ │ │ │ rev16 r2, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ strb r4, [r4, r3] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - adc.w r0, r2, #77 @ 0x4d │ │ │ │ + sbcs.w r0, sl, #77 @ 0x4d │ │ │ │ strb r4, [r5, r2] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - str r2, [r2, #108] @ 0x6c │ │ │ │ + str r2, [r1, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r2, [r7, r1] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002aef8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -136001,15 +136001,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r4, [r5, r7] │ │ │ │ lsls r0, r0, #2 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, r5] │ │ │ │ lsls r0, r0, #2 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -136057,30 +136057,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2af10c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldc2 0, cr0, [sl, #-396]! @ 0xfffffe74 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2af160 │ │ │ │ ldr r2, [pc, #60] @ (2af164 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2af168 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #48] @ (2af16c ) │ │ │ │ ldr r3, [pc, #52] @ (2af170 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -136090,19 +136090,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 2af1d4 │ │ │ │ + cbnz r2, 2af1e2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 2af258 │ │ │ │ + bcs.n 2af0c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfba20050 │ │ │ │ + @ instruction: 0xfbda0050 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2af186 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -136162,28 +136162,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2af2b8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2af290 │ │ │ │ ldr r3, [pc, #136] @ (2af2bc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2af2c0 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 252d28 │ │ │ │ @@ -136211,33 +136211,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2af2c4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c4840 │ │ │ │ + b.w 5c4860 │ │ │ │ ldr r1, [pc, #36] @ (2af2c8 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2af2cc ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r2, r2, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - hlt 0x0032 │ │ │ │ + revsh r2, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r1, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r6, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2af318 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -136258,15 +136258,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (2af630 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -136370,15 +136370,15 @@ │ │ │ │ blx 253c60 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2ac36c │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 5b5900 │ │ │ │ + bl 5b5920 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 252b54 │ │ │ │ b.n 2af362 │ │ │ │ ldr r3, [pc, #504] @ (2af638 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -136443,15 +136443,15 @@ │ │ │ │ str.w r4, [r7, #652] @ 0x28c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2ac36c │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 5b5900 │ │ │ │ + bl 5b5920 │ │ │ │ b.n 2af432 │ │ │ │ movs r4, #24 │ │ │ │ b.n 2af406 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2af60e │ │ │ │ ldr r3, [pc, #348] @ (2af648 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -136477,85 +136477,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2af404 │ │ │ │ ldr r0, [pc, #312] @ (2af65c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2af404 │ │ │ │ ldr r3, [pc, #304] @ (2af660 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af446 │ │ │ │ ldr r3, [pc, #284] @ (2af658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2af446 │ │ │ │ ldr r0, [pc, #288] @ (2af664 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2af446 │ │ │ │ ldr r3, [pc, #280] @ (2af668 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af454 │ │ │ │ ldr r3, [pc, #252] @ (2af658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2af454 │ │ │ │ ldr r0, [pc, #260] @ (2af66c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2af454 │ │ │ │ ldr r3, [pc, #256] @ (2af670 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af472 │ │ │ │ ldr r3, [pc, #220] @ (2af658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2af472 │ │ │ │ ldr r0, [pc, #236] @ (2af674 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2af472 │ │ │ │ ldr r3, [pc, #228] @ (2af678 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af464 │ │ │ │ ldr r3, [pc, #184] @ (2af658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2af464 │ │ │ │ ldr r0, [pc, #208] @ (2af67c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2af464 │ │ │ │ ldr r3, [pc, #204] @ (2af680 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af482 │ │ │ │ ldr r3, [pc, #152] @ (2af658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2af482 │ │ │ │ ldr r0, [pc, #184] @ (2af684 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2af482 │ │ │ │ ldr r3, [pc, #176] @ (2af688 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af4ae │ │ │ │ ldr r3, [pc, #116] @ (2af658 ) │ │ │ │ @@ -136568,15 +136568,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2af4ae │ │ │ │ ldr r3, [pc, #128] @ (2af690 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -136585,66 +136585,66 @@ │ │ │ │ ldr r3, [pc, #60] @ (2af658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2af4ea │ │ │ │ ldr r0, [pc, #108] @ (2af694 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2af4ea │ │ │ │ push {r2, r5, r7, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r3, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub.w r0, ip, r0, lsr #1 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + @ instruction: 0xebe40050 │ │ │ │ + lsls r4, r4, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [pc, #432] @ (2af7fc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #280 @ 0x118 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #14 │ │ │ │ + lsls r6, r3, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #10 │ │ │ │ + lsls r2, r4, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #9 │ │ │ │ + lsls r0, r5, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #5 │ │ │ │ + lsls r2, r4, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002af698 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -136653,15 +136653,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002af6a4 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2af6b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 67aa94 │ │ │ │ + b.w 67aacc │ │ │ │ ldr r5, [pc, #984] @ (2afa8c ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ │ │ │ │ 002af6b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -136745,24 +136745,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2af9c4 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 682e24 │ │ │ │ + bl 682e5c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 4899cc │ │ │ │ - bl 5c65b8 │ │ │ │ + bl 5c65d8 │ │ │ │ ldr r1, [pc, #556] @ (2af9c8 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5c4840 │ │ │ │ + bl 5c4860 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 2af7b8 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2af9cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -136775,29 +136775,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2af9d0 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 67afc4 │ │ │ │ + bl 67affc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2af9d4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2af9d8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2af9dc ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ ldr r3, [pc, #484] @ (2af9e0 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2aed8c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -136809,15 +136809,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (2af9ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2af8da │ │ │ │ ldr r2, [pc, #444] @ (2af9f0 ) │ │ │ │ ldr r3, [pc, #364] @ (2af9a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -136840,15 +136840,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (2af9fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2af82c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af98c │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 254480 │ │ │ │ @@ -136867,49 +136867,49 @@ │ │ │ │ beq.n 2af94a │ │ │ │ ldr r0, [pc, #348] @ (2afa04 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 68322c │ │ │ │ + bl 683264 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2af75a │ │ │ │ ldr r3, [pc, #324] @ (2afa08 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (2afa0c ) │ │ │ │ ldr r1, [pc, #328] @ (2afa10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2af808 │ │ │ │ ldr r3, [pc, #308] @ (2afa14 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (2afa18 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (2afa1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2af808 │ │ │ │ ldr r0, [pc, #288] @ (2afa20 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 67b360 │ │ │ │ + bl 67b398 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -136953,15 +136953,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2af748 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2afa34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2af748 │ │ │ │ ldr r1, [pc, #168] @ (2afa38 ) │ │ │ │ add r1, pc │ │ │ │ blx 2546f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2af896 │ │ │ │ @@ -136973,70 +136973,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 2af9e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #30] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ ldr r3, [pc, #528] @ (2afbd4 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr r4, [pc, #832] @ (2afd14 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 2ae9e1 │ │ │ │ ldr r4, [pc, #648] @ (2afc6c ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + push {r1, r3, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r6, #4 │ │ │ │ + lsls r0, r5, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vhadd.u8 q0, q3, q4 │ │ │ │ + vhadd.u q0, q7, q4 │ │ │ │ sub sp, #136 @ 0x88 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ + lsls r0, r3, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp2 0, 11, cr0, cr10, cr8, {2} │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + cdp2 0, 15, cr0, cr2, cr8, {2} │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r2, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r5} │ │ │ │ + push {r2, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r0, #5 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp2 0, 5, cr0, cr8, cr8, {2} │ │ │ │ - push {r2} │ │ │ │ + cdp2 0, 9, cr0, cr0, cr8, {2} │ │ │ │ + push {r2, r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp2 0, 3, cr0, cr8, cr8, {2} │ │ │ │ + cdp2 0, 7, cr0, cr0, cr8, {2} │ │ │ │ ldr r3, [pc, #640] @ (2afca4 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r4, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r5 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002afa3c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -137080,15 +137080,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 2afab6 │ │ │ │ ldr r0, [pc, #112] @ (2afb1c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 67b360 │ │ │ │ + bl 67b398 │ │ │ │ b.n 2afa70 │ │ │ │ ldr r1, [pc, #104] @ (2afb20 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -137111,15 +137111,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2afa9e │ │ │ │ ldr r0, [pc, #56] @ (2afb2c ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2afa9e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #528 @ 0x210 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -137129,20 +137129,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #400 @ 0x190 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #968] @ (2afee8 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ - vswp q0, q4 │ │ │ │ + vmla.i32 q8, q5, d8[0] │ │ │ │ asrs r4, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q8, q3, q4 │ │ │ │ + vhadd.u q8, q7, q4 │ │ │ │ │ │ │ │ 002afb30 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 45707c │ │ │ │ │ │ │ │ 002afb38 : │ │ │ │ @@ -137212,39 +137212,39 @@ │ │ │ │ │ │ │ │ 002afbe0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ ldr.w ip, [pc, #48] @ 2afc28 │ │ │ │ ldr r2, [pc, #48] @ (2afc2c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2afc30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sub sp, #440 @ 0x1b8 │ │ │ │ + cbz r6, 2afc34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r6, #6] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002afc34 : │ │ │ │ ldr r3, [pc, #24] @ (2afc50 ) │ │ │ │ ldr r2, [pc, #28] @ (2afc54 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -137283,15 +137283,15 @@ │ │ │ │ nop │ │ │ │ add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #192] @ (2afd58 ) │ │ │ │ lsls r0, r0, #2 │ │ │ │ - sbcs r0, r4 │ │ │ │ + rors r0, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002afc9c : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2afcb8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2afcc0 ) │ │ │ │ @@ -137305,17 +137305,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2ac36c │ │ │ │ ldr r0, [pc, #12] @ (2afcc8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ blx pc │ │ │ │ lsls r0, r0, #2 │ │ │ │ - add r5, pc, #888 @ (adr r5, 2b0040 ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 2afd20 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf2da0048 │ │ │ │ + @ instruction: 0xf3120048 │ │ │ │ │ │ │ │ 002afccc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -137356,15 +137356,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 253ddc │ │ │ │ ldr r3, [pc, #128] @ (2afdb8 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 682214 │ │ │ │ + bl 68224c │ │ │ │ ldr r0, [pc, #116] @ (2afdbc ) │ │ │ │ add r0, pc │ │ │ │ bl 2ac36c │ │ │ │ ldr r2, [pc, #112] @ (2afdc0 ) │ │ │ │ ldr r3, [pc, #96] @ (2afdb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -137408,30 +137408,30 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ bx sp │ │ │ │ lsls r0, r0, #2 │ │ │ │ - add r5, pc, #264 @ (adr r5, 2afec8 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 2affa8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r3, sp, #544 @ 0x220 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf21e0048 │ │ │ │ - ldc2l 0, cr0, [r8], #288 @ 0x120 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + @ instruction: 0xf2560048 │ │ │ │ + ldc2 0, cr0, [r0, #-288]! @ 0xfffffee0 │ │ │ │ + add r7, sp, #576 @ 0x240 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2l 0, cr0, [r6], #288 @ 0x120 │ │ │ │ - vst1.8 {d0[2]}, [ip], r8 │ │ │ │ + ldc2 0, cr0, [lr, #-288] @ 0xfffffee0 │ │ │ │ + vst1.8 {d16[2]}, [r4], r8 │ │ │ │ │ │ │ │ 002afdd8 : │ │ │ │ ldr r0, [pc, #4] @ (2afde0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2ac36c │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002afde4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137460,25 +137460,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2afe48 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2afe16 │ │ │ │ ldr r0, [pc, #24] @ (2afe4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2afe16 │ │ │ │ add r2, sp, #912 @ 0x390 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [ip], #-288 @ 0xfffffee0 │ │ │ │ + stc2 0, cr0, [r4], #288 @ 0x120 │ │ │ │ │ │ │ │ 002afe50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #268] @ (2aff6c ) │ │ │ │ @@ -137535,28 +137535,28 @@ │ │ │ │ cbnz r2, 2aff26 │ │ │ │ ldr r2, [pc, #156] @ (2aff78 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 5b5900 │ │ │ │ + bl 5b5920 │ │ │ │ mov r0, r4 │ │ │ │ bl 438340 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2afebc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2afe6e │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 71dd54 │ │ │ │ + bl 71dd8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2afe6e │ │ │ │ ldr r2, [pc, #96] @ (2aff74 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2aff48 │ │ │ │ mov r0, r4 │ │ │ │ @@ -137574,15 +137574,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2afeda │ │ │ │ ldr r0, [pc, #72] @ (2aff84 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2afeda │ │ │ │ ldr r2, [pc, #60] @ (2aff88 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2aff18 │ │ │ │ @@ -137590,15 +137590,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2aff18 │ │ │ │ ldr r0, [pc, #44] @ (2aff8c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2aff18 │ │ │ │ nop │ │ │ │ add r2, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -137606,18 +137606,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb8e0048 │ │ │ │ + @ instruction: 0xfbc60048 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb940048 │ │ │ │ + @ instruction: 0xfbcc0048 │ │ │ │ │ │ │ │ 002aff90 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2aff9c │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -137892,18 +137892,18 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #504 @ (adr r7, 2b043c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #280 @ (adr r7, 2b0364 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr??.w r0, [r0, r8] │ │ │ │ - ldr??.w r0, [lr, r8] │ │ │ │ - vst4.16 {d16-d19}, [r2], r8 │ │ │ │ - ldr??.w r0, [r0, #72] @ 0x48 │ │ │ │ + vld1.8 {d0[2]}, [r8], r8 │ │ │ │ + ldrsb.w r0, [r6, #72] @ 0x48 │ │ │ │ + ldr??.w r0, [sl, r8] │ │ │ │ + vld4.16 {d0-d3}, [r8], r8 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137997,25 +137997,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ ldr r1, [pc, #604] @ (2b05cc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ ldr r1, [pc, #596] @ (2b05d0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2b0542 │ │ │ │ ldr r1, [pc, #580] @ (2b05d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ @@ -138084,30 +138084,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2b04aa │ │ │ │ ldr r1, [pc, #428] @ (2b05f0 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ ldr r1, [pc, #416] @ (2b05f4 ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 71094c │ │ │ │ + bl 710984 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 2554cc │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #372] @ (2b05f8 ) │ │ │ │ ldr r3, [pc, #312] @ (2b05bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -138120,32 +138120,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #336] @ (2b05fc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 710744 │ │ │ │ + bl 71077c │ │ │ │ cbnz r0, 2b050e │ │ │ │ ldr r1, [pc, #328] @ (2b0600 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 710744 │ │ │ │ + bl 71077c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0470 │ │ │ │ ldr r2, [pc, #316] @ (2b0604 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2b0608 ) │ │ │ │ ldr r1, [pc, #320] @ (2b060c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b0478 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2b041c │ │ │ │ ldr r1, [pc, #288] @ (2b0610 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -138155,142 +138155,142 @@ │ │ │ │ bne.n 2b0590 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2b039e │ │ │ │ ldr r1, [pc, #272] @ (2b0614 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 70dc7c │ │ │ │ + bl 70dcb4 │ │ │ │ b.n 2b04dc │ │ │ │ ldr r2, [pc, #264] @ (2b0618 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #264] @ (2b061c ) │ │ │ │ ldr r1, [pc, #264] @ (2b0620 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2b04dc │ │ │ │ ldr r4, [pc, #248] @ (2b0624 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #248] @ (2b0628 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #248] @ (2b062c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2b04dc │ │ │ │ ldr r2, [pc, #236] @ (2b0630 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (2b0634 ) │ │ │ │ ldr r1, [pc, #236] @ (2b0638 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r1, [pc, #224] @ (2b063c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ b.n 2b04dc │ │ │ │ ldr r2, [pc, #216] @ (2b0640 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #216] @ (2b0644 ) │ │ │ │ ldr r1, [pc, #216] @ (2b0648 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r1, [pc, #200] @ (2b064c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ b.n 2b04dc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2b0650 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2b0654 ) │ │ │ │ ldr r1, [pc, #192] @ (2b0658 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r1, [pc, #176] @ (2b065c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ b.n 2b04dc │ │ │ │ nop │ │ │ │ add r5, pc, #624 @ (adr r5, 2b082c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #552 @ (adr r5, 2b07ec ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [lr, r8] │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + str.w r0, [r6, r8] │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf7fa0048 │ │ │ │ - ldr??.w r0, [r8, r8] │ │ │ │ - lsrs r2, r2, #6 │ │ │ │ + ldrh.w r0, [r2, r8] │ │ │ │ + ldrh.w r0, [r0, #72] @ 0x48 │ │ │ │ + lsrs r2, r1, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh.w r0, [sl, #72] @ 0x48 │ │ │ │ - strh.w r0, [r2, #72] @ 0x48 │ │ │ │ - ldrh.w r0, [r8, r8] │ │ │ │ - ldrh.w r0, [r4, r8] │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + str??.w r0, [r2, #72] @ 0x48 │ │ │ │ + ldr.w r0, [sl, #72] @ 0x48 │ │ │ │ + ldr??.w r0, [r0, r8] │ │ │ │ + str??.w r0, [ip, r8] │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb.w r0, [lr, #72] @ 0x48 │ │ │ │ - ldrb.w r0, [r0, #72] @ 0x48 │ │ │ │ + ldr.w r0, [r6, #72] @ 0x48 │ │ │ │ + str.w r0, [r8, #72] @ 0x48 │ │ │ │ add r4, pc, #336 @ (adr r4, 2b074c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh.w r0, [sl, r8] │ │ │ │ - ldrh.w r0, [r6, r8] │ │ │ │ - ldr.w r0, [ip, r8] │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ + ldr??.w r0, [r2, r8] │ │ │ │ + str??.w r0, [lr, r8] │ │ │ │ + ldrb.w r0, [r4, #72] @ 0x48 │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf6b20048 │ │ │ │ - @ instruction: 0xf73c0048 │ │ │ │ - @ instruction: 0xf7be0048 │ │ │ │ - @ instruction: 0xf7e20048 │ │ │ │ - add r0, sp, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xf6ea0048 │ │ │ │ + @ instruction: 0xf7740048 │ │ │ │ + @ instruction: 0xf7f60048 │ │ │ │ + ldrb.w r0, [sl, r8] │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf6680048 │ │ │ │ - asrs r0, r4, #3 │ │ │ │ + subw r0, r0, #2120 @ 0x848 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #312 @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movw r0, #43080 @ 0xa848 │ │ │ │ - movw r0, #59464 @ 0xe848 │ │ │ │ - add r0, sp, #0 │ │ │ │ + @ instruction: 0xf6820048 │ │ │ │ + @ instruction: 0xf6860048 │ │ │ │ + add r0, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf6340048 │ │ │ │ - @ instruction: 0xf65a0048 │ │ │ │ - @ instruction: 0xf7020048 │ │ │ │ - add r7, pc, #880 @ (adr r7, 2b09b8 ) │ │ │ │ + @ instruction: 0xf66c0048 │ │ │ │ + @ instruction: 0xf6920048 │ │ │ │ + @ instruction: 0xf73a0048 │ │ │ │ + add r0, sp, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - addw r0, lr, #2120 @ 0x848 │ │ │ │ - @ instruction: 0xf70c0048 │ │ │ │ - subw r0, r0, #2120 @ 0x848 │ │ │ │ - add r7, pc, #712 @ (adr r7, 2b0920 ) │ │ │ │ + movw r0, #26696 @ 0x6848 │ │ │ │ + @ instruction: 0xf7440048 │ │ │ │ + @ instruction: 0xf6d80048 │ │ │ │ + add r7, pc, #936 @ (adr r7, 2b0a00 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf5e40048 │ │ │ │ - addw r0, sl, #2120 @ 0x848 │ │ │ │ + @ instruction: 0xf61c0048 │ │ │ │ + movw r0, #10312 @ 0x2848 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2b075c ) │ │ │ │ cmp r1, #2 │ │ │ │ ldr r4, [pc, #236] @ (2b0760 ) │ │ │ │ @@ -138394,18 +138394,18 @@ │ │ │ │ nop │ │ │ │ add r2, pc, #392 @ (adr r2, 2b08e8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #200 @ (adr r2, 2b0830 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - orr.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ - bics.w r0, ip, #13107200 @ 0xc80000 │ │ │ │ - bics.w r0, r4, #13107200 @ 0xc80000 │ │ │ │ - bics.w r0, r0, #13107200 @ 0xc80000 │ │ │ │ + eor.w r0, r2, #13107200 @ 0xc80000 │ │ │ │ + orns r0, r4, #13107200 @ 0xc80000 │ │ │ │ + orn r0, ip, #13107200 @ 0xc80000 │ │ │ │ + orn r0, r8, #13107200 @ 0xc80000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2b08d4 ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ ldr r3, [pc, #328] @ (2b08d8 ) │ │ │ │ @@ -138513,15 +138513,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2b08fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b0810 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -138534,15 +138534,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2b0908 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 253ac4 │ │ │ │ b.n 2b0892 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #288 @ (adr r1, 2b09f8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -138556,22 +138556,22 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4fa0048 │ │ │ │ - add r4, pc, #816 @ (adr r4, 2b0c2c ) │ │ │ │ + @ instruction: 0xf5320048 │ │ │ │ + add r5, pc, #16 @ (adr r5, 2b090c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf2fe0048 │ │ │ │ - @ instruction: 0xf4da0048 │ │ │ │ - add r4, pc, #608 @ (adr r4, 2b0b68 ) │ │ │ │ + @ instruction: 0xf3360048 │ │ │ │ + adds.w r0, r2, #13107200 @ 0xc80000 │ │ │ │ + add r4, pc, #832 @ (adr r4, 2b0c48 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movt r0, #41032 @ 0xa048 │ │ │ │ + ssat r0, #9, r2, lsl #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ @@ -138700,31 +138700,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b0a74 ) │ │ │ │ ldr r0, [pc, #56] @ (2b0a78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - eor.w r0, r2, #13107200 @ 0xc80000 │ │ │ │ - orn r0, ip, #13107200 @ 0xc80000 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + @ instruction: 0xf4ba0048 │ │ │ │ + @ instruction: 0xf4a40048 │ │ │ │ + strh r0, [r2, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3d40048 │ │ │ │ - add r3, pc, #136 @ (adr r3, 2b0af0 ) │ │ │ │ + and.w r0, ip, #13107200 @ 0xc80000 │ │ │ │ + add r3, pc, #360 @ (adr r3, 2b0bd0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adcs.w r0, r8, #72 @ 0x48 │ │ │ │ - usat r0, #8, r8, asr #1 │ │ │ │ - add r3, pc, #48 @ (adr r3, 2b0aa4 ) │ │ │ │ + @ instruction: 0xf1900048 │ │ │ │ + @ instruction: 0xf3e00048 │ │ │ │ + add r3, pc, #272 @ (adr r3, 2b0b84 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adc.w r0, r2, #72 @ 0x48 │ │ │ │ - @ instruction: 0xf3920048 │ │ │ │ + sbcs.w r0, sl, #72 @ 0x48 │ │ │ │ + ubfx r0, sl, #1, #9 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2b0a88 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 25561c <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138765,29 +138765,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2555c0 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2b0b08 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2b0b04 │ │ │ │ - b.w 703970 │ │ │ │ + b.w 7039a8 │ │ │ │ b.w 255228 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 254f24 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2b0b2e │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 703970 │ │ │ │ + b.w 7039a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 255228 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -138829,16 +138829,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2580048 │ │ │ │ - @ instruction: 0xf26a0048 │ │ │ │ + @ instruction: 0xf2900048 │ │ │ │ + subw r0, r2, #72 @ 0x48 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r2 │ │ │ │ @@ -138915,16 +138915,16 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2b0be0 │ │ │ │ b.n 2b0c40 │ │ │ │ nop │ │ │ │ - rsb r0, r4, #72 @ 0x48 │ │ │ │ - adc.w r0, r0, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf1fc0048 │ │ │ │ + sbcs.w r0, r8, #72 @ 0x48 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2b0d9c ) │ │ │ │ ldr r3, [pc, #232] @ (2b0da0 ) │ │ │ │ @@ -139006,30 +139006,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b00b8 │ │ │ │ b.n 2b0ce8 │ │ │ │ ldr r1, [pc, #44] @ (2b0da8 ) │ │ │ │ ldr r0, [pc, #44] @ (2b0dac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 70eb68 │ │ │ │ + bl 70eba0 │ │ │ │ mov r0, r5 │ │ │ │ blx 253ac4 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b0ce8 │ │ │ │ bl 255b24 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - orns r0, r6, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf0ae0048 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ lsls r0, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -139324,46 +139324,46 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r2, [r6, #27] │ │ │ │ + strb r2, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vext.8 q0, q6, q4, #0 │ │ │ │ - bics.w r0, r2, #72 @ 0x48 │ │ │ │ - orr.w r0, ip, #72 @ 0x48 │ │ │ │ - bics.w r0, r6, #72 @ 0x48 │ │ │ │ - bic.w r0, sl, #72 @ 0x48 │ │ │ │ - adds r4, #72 @ 0x48 │ │ │ │ + vext.8 q8, q2, q4, #0 │ │ │ │ + orn r0, sl, #72 @ 0x48 │ │ │ │ + eor.w r0, r4, #72 @ 0x48 │ │ │ │ + orn r0, lr, #72 @ 0x48 │ │ │ │ + orn r0, r2, #72 @ 0x48 │ │ │ │ + adds r4, #128 @ 0x80 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 14, cr0, cr6, cr8, {2} │ │ │ │ - vhadd.s32 q8, q7, q4 │ │ │ │ - vhadd.s32 q8, q6, q4 │ │ │ │ - vhadd.s32 q8, q4, q4 │ │ │ │ - vhadd.s32 q8, q2, q4 │ │ │ │ + vhadd.s16 q0, q7, q4 │ │ │ │ + vmla.i32 d0, d6, d8[0] │ │ │ │ + vmla.i32 d0, d4, d8[0] │ │ │ │ + vmla.i32 d0, d0, d8[0] │ │ │ │ + vmla.i16 d0, d12, d0[1] │ │ │ │ ldr r1, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stcl 0, cr0, [r0, #288]! @ 0x120 │ │ │ │ - stcl 0, cr0, [r4, #288] @ 0x120 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + cdp 0, 1, cr0, cr8, cr8, {2} │ │ │ │ + ldcl 0, cr0, [ip, #288]! @ 0x120 │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #4 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #238 @ 0xee │ │ │ │ + adds r3, #38 @ 0x26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeafc0048 │ │ │ │ - cdp 0, 0, cr0, cr12, cr8, {2} │ │ │ │ - ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ + @ instruction: 0xeb340048 │ │ │ │ + cdp 0, 4, cr0, cr4, cr8, {2} │ │ │ │ + ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeae60048 │ │ │ │ - cdp 0, 0, cr0, cr6, cr8, {2} │ │ │ │ + adds.w r0, lr, r8, lsl #1 │ │ │ │ + cdp 0, 3, cr0, cr14, cr8, {2} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2b1204 ) │ │ │ │ ldr r3, [pc, #228] @ (2b1208 ) │ │ │ │ @@ -139456,15 +139456,15 @@ │ │ │ │ nop │ │ │ │ str r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stc 0, cr0, [r8, #-288]! @ 0xfffffee0 │ │ │ │ + stcl 0, cr0, [r0, #-288]! @ 0xfffffee0 │ │ │ │ │ │ │ │ 002b1214 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -139543,15 +139543,15 @@ │ │ │ │ beq.n 2b1334 │ │ │ │ mov r5, r9 │ │ │ │ b.n 2b126a │ │ │ │ ldr r1, [pc, #220] @ (2b13c4 ) │ │ │ │ ldr r0, [pc, #224] @ (2b13c8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 70eb68 │ │ │ │ + bl 70eba0 │ │ │ │ mov r0, r4 │ │ │ │ blx 253ac4 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -139630,29 +139630,27 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bl 255b24 │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add.w r0, ip, r8, lsl #1 │ │ │ │ + adc.w r0, r4, r8, lsl #1 │ │ │ │ adds r1, #222 @ 0xde │ │ │ │ lsls r0, r0, #2 │ │ │ │ str r5, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2b13b0 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xeb800048 │ │ │ │ - ldr r1, [sp, #648] @ 0x288 │ │ │ │ + @ instruction: 0xe8240048 │ │ │ │ + subs.w r0, r8, r8, lsl #1 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2b1394 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - adcs.w r0, r8, r8, lsl #1 │ │ │ │ + @ instruction: 0xe8100048 │ │ │ │ + @ instruction: 0xeb900048 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -139834,16 +139832,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xe8500048 │ │ │ │ - @ instruction: 0xe83a0048 │ │ │ │ + stmia.w r8, {r3, r6} │ │ │ │ + ldrd r0, r0, [r2], #-288 @ 0x120 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #8 │ │ │ │ @@ -139998,21 +139996,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 253ac4 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2b162c │ │ │ │ nop │ │ │ │ - b.n 2b16e8 │ │ │ │ + b.n 2b1758 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2b16f4 │ │ │ │ + b.n 2b1764 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2b157c │ │ │ │ + b.n 2b15ec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2b1518 │ │ │ │ + b.n 2b1588 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2b1858 ) │ │ │ │ @@ -140207,17 +140205,17 @@ │ │ │ │ b.n 2b1908 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2b1946 │ │ │ │ nop │ │ │ │ - b.n 2b13fc │ │ │ │ + b.n 2b146c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2b13cc │ │ │ │ + b.n 2b143c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2b1c4c ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -140437,15 +140435,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2b1b14 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2b1c60 ) │ │ │ │ ldr r0, [pc, #88] @ (2b1c64 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 70eb68 │ │ │ │ + bl 70eba0 │ │ │ │ mov r0, r5 │ │ │ │ blx 253ac4 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -140464,25 +140462,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2b1c0e │ │ │ │ bl 255b24 │ │ │ │ ldrh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b23c4 │ │ │ │ + b.n 2b2434 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2b236c │ │ │ │ + b.n 2b23dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2b2038 │ │ │ │ + b.n 2b20a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #188 @ 0xbc │ │ │ │ lsls r0, r0, #2 │ │ │ │ - b.n 2b1fd0 │ │ │ │ + b.n 2b2040 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ lsls r0, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140674,21 +140672,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 253ac4 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2b1d0c │ │ │ │ nop │ │ │ │ - b.n 2b1fe0 │ │ │ │ + b.n 2b2050 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2b1f98 │ │ │ │ + b.n 2b2008 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2b1e8c │ │ │ │ + b.n 2b1efc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + b.n 2b1e9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2b20c4 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -140875,15 +140873,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2b205c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2b20d8 ) │ │ │ │ ldr r0, [pc, #80] @ (2b20dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 70eb68 │ │ │ │ + bl 70eba0 │ │ │ │ mov r0, r4 │ │ │ │ blx 253ac4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -140897,21 +140895,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2b1f52 │ │ │ │ bl 255b24 │ │ │ │ ldrh r4, [r6, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - udf #230 @ 0xe6 │ │ │ │ + svc 30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r7, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2b21b0 │ │ │ │ + ble.n 2b2020 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ lsls r0, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -141166,17 +141164,17 @@ │ │ │ │ b.n 2b22e4 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2b2328 │ │ │ │ ... │ │ │ │ - blt.n 2b242c │ │ │ │ + blt.n 2b229c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2b23fc │ │ │ │ + blt.n 2b246c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -141656,63 +141654,63 @@ │ │ │ │ ... │ │ │ │ strh r0, [r0, #22] │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #18] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bmi.n 2b2944 │ │ │ │ + bmi.n 2b27b4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2b292c │ │ │ │ + bmi.n 2b279c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2b2914 │ │ │ │ + bmi.n 2b2984 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2b2904 │ │ │ │ + bmi.n 2b2974 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 2b2964 │ │ │ │ + bvs.n 2b27d4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvc.n 2b28a8 │ │ │ │ + bvc.n 2b2918 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2b286c │ │ │ │ + bvc.n 2b28dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2b2880 │ │ │ │ + bvc.n 2b28f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2b2868 │ │ │ │ + bvc.n 2b28d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2b27a8 │ │ │ │ + bpl.n 2b2818 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002b28ac : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2b1214 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2b28c0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2b4118 │ │ │ │ - bvs.n 2b29a8 │ │ │ │ + bvs.n 2b2818 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b28cc ) │ │ │ │ add r2, pc │ │ │ │ b.w 2b4118 │ │ │ │ - bvs.n 2b27e4 │ │ │ │ + bvs.n 2b2854 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b28d8 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2b4094 │ │ │ │ - bvs.n 2b2990 │ │ │ │ + bvs.n 2b2800 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b28e4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2b4094 │ │ │ │ - bvs.n 2b29cc │ │ │ │ + bvs.n 2b283c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2b292c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -141733,15 +141731,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bvs.n 2b29dc │ │ │ │ + bvs.n 2b284c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2b2986 │ │ │ │ mov lr, r3 │ │ │ │ @@ -141775,15 +141773,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b2978 │ │ │ │ - bvs.n 2b29c4 │ │ │ │ + bvs.n 2b2a34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2b29ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -141804,15 +141802,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bpl.n 2b2ad4 │ │ │ │ + bpl.n 2b2944 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2b2a3e │ │ │ │ mov lr, r3 │ │ │ │ @@ -141844,15 +141842,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b2a30 │ │ │ │ - bpl.n 2b2ab4 │ │ │ │ + bpl.n 2b2b24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2b2ab0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -141932,17 +141930,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2b2b48 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ nop │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2b2b60 ) │ │ │ │ ldr r2, [pc, #20] @ (2b2b64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2b2b68 ) │ │ │ │ @@ -141950,15 +141948,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #22] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -142023,15 +142021,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 703ba8 │ │ │ │ + bl 703be0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2b2c46 │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -142477,15 +142475,15 @@ │ │ │ │ beq.n 2b318e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b31ee │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2b31a8 │ │ │ │ - bl 712c28 │ │ │ │ + bl 712c60 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2b3142 │ │ │ │ ldr r3, [pc, #224] @ (2b3218 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -142499,15 +142497,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2b315e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b314a │ │ │ │ - bl 712c28 │ │ │ │ + bl 712c60 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b3208 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2b3180 │ │ │ │ dmb ish │ │ │ │ @@ -142568,15 +142566,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2b3126 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2b3224 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70acb8 │ │ │ │ + bl 70acf0 │ │ │ │ b.n 2b3180 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bl 255b54 │ │ │ │ strb r2, [r4, #31] │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -142723,15 +142721,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2b34bc │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 712c28 │ │ │ │ + bl 712c60 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2b33d6 │ │ │ │ ldr r3, [pc, #244] @ (2b34c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -142745,15 +142743,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2b33ee │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2b33de │ │ │ │ - bl 712c28 │ │ │ │ + bl 712c60 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b34b8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2b3462 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -142799,15 +142797,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b33fe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2b34c4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70acb8 │ │ │ │ + bl 70acf0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b3402 │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -142829,19 +142827,19 @@ │ │ │ │ bl 255b54 │ │ │ │ strb r2, [r4, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ rors r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #4] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r2, r4} │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002b34d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -142937,21 +142935,21 @@ │ │ │ │ lsls r0, r0, #2 │ │ │ │ strb r2, [r5, #15] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #30 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldr r6, [pc, #152] @ (2b3668 ) │ │ │ │ + ldr r6, [pc, #376] @ (2b3748 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r2, r0, #30 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r2, r5, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r6, r7, #28 │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldmia r7!, {r1, r3, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002b35e4 : │ │ │ │ @@ -143033,15 +143031,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 703ba8 │ │ │ │ + bl 703be0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2b36d0 │ │ │ │ adds r4, #4 │ │ │ │ @@ -143060,15 +143058,15 @@ │ │ │ │ lsls r0, r0, #2 │ │ │ │ strb r2, [r3, #11] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r4, #26 │ │ │ │ lsls r0, r0, #2 │ │ │ │ - ldr r5, [pc, #88] @ (2b3754 ) │ │ │ │ + ldr r5, [pc, #312] @ (2b3834 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r4, r7, #25 │ │ │ │ lsls r0, r0, #2 │ │ │ │ lsrs r4, r1, #25 │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -143090,15 +143088,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2b3914 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -143277,71 +143275,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r3, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r4, r3, #22 │ │ │ │ lsls r0, r0, #2 │ │ │ │ strb r2, [r4, #6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r0, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r0, #112] @ 0x70 │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bl 60992a │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + bl 60992a │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r2, r3} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r6, [r0, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r1, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r0, #21] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r3, r6, r7} │ │ │ │ + stmia r5!, {r1} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + strb r2, [r4, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r2, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r2} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r5, #19] │ │ │ │ + strb r0, [r4, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002b398c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -143524,83 +143522,83 @@ │ │ │ │ bne.n 2b3a52 │ │ │ │ ldr r0, [pc, #144] @ (2b3bd4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2b3a56 │ │ │ │ ldr.w lr, [pc, #140] @ 2b3bd8 │ │ │ │ add lr, pc │ │ │ │ b.n 2b39b2 │ │ │ │ - stmia r6!, {r4, r7} │ │ │ │ + stmia r6!, {r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 2b3bec ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 2b3ccc ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r2, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #664 @ (adr r5, 2b3e34 ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 2b3f14 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #632 @ (adr r5, 2b3e18 ) │ │ │ │ + add r5, pc, #856 @ (adr r5, 2b3ef8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #592 @ (adr r5, 2b3df4 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 2b3ed4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #552 @ (adr r5, 2b3dd0 ) │ │ │ │ + add r5, pc, #776 @ (adr r5, 2b3eb0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #512 @ (adr r5, 2b3dac ) │ │ │ │ + add r5, pc, #736 @ (adr r5, 2b3e8c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #472 @ (adr r5, 2b3d88 ) │ │ │ │ + add r5, pc, #696 @ (adr r5, 2b3e68 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 2b3d6c ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 2b3e4c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #400 @ (adr r5, 2b3d48 ) │ │ │ │ + add r5, pc, #624 @ (adr r5, 2b3e28 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #368 @ (adr r5, 2b3d2c ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 2b3e0c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #336 @ (adr r5, 2b3d10 ) │ │ │ │ + add r5, pc, #560 @ (adr r5, 2b3df0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #304 @ (adr r5, 2b3cf4 ) │ │ │ │ + add r5, pc, #528 @ (adr r5, 2b3dd4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #280 @ (adr r5, 2b3ce0 ) │ │ │ │ + add r5, pc, #504 @ (adr r5, 2b3dc0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #208 @ (adr r5, 2b3c9c ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 2b3d7c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #88 @ (adr r5, 2b3c2c ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 2b3d0c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #48 @ (adr r5, 2b3c08 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 2b3ce8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -143640,17 +143638,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b3c2e │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -143678,15 +143676,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -143714,15 +143712,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2b3d5c ) │ │ │ │ @@ -143744,15 +143742,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r3!, {r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002b3d60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -144356,15 +144354,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -144630,19 +144628,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2b4604 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r4, 2b4652 │ │ │ │ + cbnz r4, 2b4660 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r0, 2b465a │ │ │ │ + cbnz r0, 2b4668 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2b46b0 ) │ │ │ │ @@ -144671,23 +144669,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 7246e0 │ │ │ │ + bl 724718 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 724864 │ │ │ │ + bl 72489c │ │ │ │ ldr r2, [pc, #56] @ (2b46b8 ) │ │ │ │ ldr r3, [pc, #48] @ (2b46b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -144839,19 +144837,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2b4814 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r4, 2b481e │ │ │ │ + cbnz r4, 2b482c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r0, 2b482a │ │ │ │ + cbnz r0, 2b4838 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -145141,21 +145139,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2b4b44 ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 429858 │ │ │ │ b.n 2b4aa6 │ │ │ │ nop │ │ │ │ - asrs r6, r2, #4 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xb66c │ │ │ │ + @ instruction: 0xb6a4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb63c │ │ │ │ + cpsid a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb682 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -145266,21 +145264,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 254d24 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2b4d02 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2b4d12 │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -145294,35 +145292,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (2b4d38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 71c41c │ │ │ │ + bl 71c454 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2b4cc8 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 71c41c │ │ │ │ + bl 71c454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r6} │ │ │ │ + push {r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2b4dbc ) │ │ │ │ @@ -145346,15 +145344,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2b4d90 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2b4d90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2b4dc4 ) │ │ │ │ ldr r2, [pc, #44] @ (2b4dc0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -145409,15 +145407,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2b5246 │ │ │ │ ldr.w r0, [pc, #1116] @ 2b5278 │ │ │ │ ldr.w r1, [pc, #1116] @ 2b527c │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ec48 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -145459,15 +145457,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 715070 │ │ │ │ + bl 7150a8 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b5108 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -145532,15 +145530,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 715070 │ │ │ │ + bl 7150a8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2b4fde │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -145581,23 +145579,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2b4b48 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 715078 │ │ │ │ + bl 7150b0 │ │ │ │ b.n 2b4fb0 │ │ │ │ ldr r3, [pc, #576] @ (2b5284 ) │ │ │ │ ldr r1, [pc, #580] @ (2b5288 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ec48 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -145639,15 +145637,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 715070 │ │ │ │ + bl 7150a8 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2b515c │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2b4e3a │ │ │ │ movs r0, #16 │ │ │ │ blx 252cb8 │ │ │ │ @@ -145665,15 +145663,15 @@ │ │ │ │ bl 2b4b48 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 715078 │ │ │ │ + bl 7150b0 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -145748,48 +145746,48 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 715078 │ │ │ │ + bl 7150b0 │ │ │ │ b.n 2b50fe │ │ │ │ ldr r0, [pc, #68] @ (2b528c ) │ │ │ │ ldr r1, [pc, #68] @ (2b5290 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 70eb68 │ │ │ │ + bl 70eba0 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2b4e70 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2b5294 ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 70eb68 │ │ │ │ + bl 70eba0 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2b4e70 │ │ │ │ ldrh r4, [r6, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6d0007f │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r4, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xf4ac007f │ │ │ │ - cbz r0, 2b529a │ │ │ │ + cbz r0, 2b52a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subw r0, r6, #127 @ 0x7f │ │ │ │ - add r7, sp, #720 @ 0x2d0 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #336 @ 0x150 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002b5298 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146090,17 +146088,17 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r0, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r2, 2b5614 │ │ │ │ + cbnz r2, 2b5622 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r6, #25 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002b55c4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -146226,30 +146224,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2b57a0 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2b57be │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2b56d2 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #244] @ (2b580c ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2b5810 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2b57ee │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -146266,15 +146264,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2b574a │ │ │ │ mov r5, r1 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r2, [pc, #156] @ (2b5814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -146312,34 +146310,34 @@ │ │ │ │ b.n 2b570a │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2b5762 │ │ │ │ ldr r0, [pc, #48] @ (2b5818 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2b5764 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ b.n 2b5796 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r7, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ mcr 0, 1, r0, cr14, cr15, {3} │ │ │ │ ldr r7, [pc, #672] @ (2b5ab0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #464 @ 0x1d0 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldcl 0, cr0, [r8, #-508]! @ 0xfffffe04 │ │ │ │ - add r3, sp, #792 @ 0x318 │ │ │ │ + add r3, sp, #1016 @ 0x3f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002b581c : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2b5854 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -146409,19 +146407,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2b58d0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 252cd0 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ + add r3, sp, #408 @ 0x198 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #440 @ 0x1b8 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2b5a70 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -146507,15 +146505,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 71c328 │ │ │ │ + bl 71c360 │ │ │ │ cbz r0, 2b59e0 │ │ │ │ ldr r2, [pc, #216] @ (2b5a8c ) │ │ │ │ ldr r3, [pc, #192] @ (2b5a74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -146568,15 +146566,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b597e │ │ │ │ ldr r0, [pc, #104] @ (2b5a9c ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2b597e │ │ │ │ ldr r3, [pc, #92] @ (2b5aa0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b5a14 │ │ │ │ @@ -146585,46 +146583,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b5a14 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2b5aa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2b5a14 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #944] @ (2b5e24 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #912] @ (2b5e0c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r0, r1, r1 │ │ │ │ + subs r0, r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #210 @ 0xd2 │ │ │ │ + cmp r6, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #704 @ 0x2c0 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r7, [pc, #144] @ (2b5b20 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [pc, #976] @ (2b5e64 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #832 @ 0x340 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2b58d4 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2b58d4 │ │ │ │ nop │ │ │ │ @@ -146906,15 +146904,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2b5b3c │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2b5dd0 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b5cc0 │ │ │ │ @@ -146942,39 +146940,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2b5e26 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2b5bd8 │ │ │ │ b.n 2b5bf8 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ b.n 2b5df8 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2b5e12 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #32] @ (2b5e5c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #872] @ (2b61ac ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #408 @ 0x198 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #656] @ (2b60e0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ orrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #560 @ (adr r6, 2b608c ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 2b616c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -147115,15 +147113,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b5ec2 │ │ │ │ ldr r0, [pc, #108] @ (2b602c ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2b5ec2 │ │ │ │ ldr r3, [pc, #92] @ (2b6030 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b5f80 │ │ │ │ @@ -147137,40 +147135,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2b6034 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b5f80 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #376] @ (2b6184 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #312] @ (2b614c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #744] @ (2b6308 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 2b6114 ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 2b61f4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #760 @ (adr r4, 2b6328 ) │ │ │ │ + add r4, pc, #984 @ (adr r4, 2b6408 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #696 @ (adr r4, 2b62f0 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 2b63d0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2b6148 │ │ │ │ sub sp, #16 │ │ │ │ @@ -147272,35 +147270,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2b6082 │ │ │ │ ldr r0, [pc, #48] @ (2b6168 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2b6082 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #544] @ (2b636c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r7, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #480] @ (2b6338 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ blxns fp │ │ │ │ lsls r2, r6, #1 │ │ │ │ mov r8, fp │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #744 @ (adr r3, 2b6454 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 2b6534 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2b6244 │ │ │ │ sub sp, #16 │ │ │ │ @@ -147378,35 +147376,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b61b6 │ │ │ │ ldr r0, [pc, #48] @ (2b6264 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2b61b6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bxns sl │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #160 @ 0xa0 │ │ │ │ + movs r5, #216 @ 0xd8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ bxns r8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, ip │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [pc, #432] @ (2b6410 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #904 @ (adr r2, 2b65f0 ) │ │ │ │ + add r3, pc, #104 @ (adr r3, 2b62d0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #660] @ 2b6510 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -147467,15 +147465,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2b640a │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b46bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b58d4 │ │ │ │ ldr r2, [pc, #504] @ (2b6524 ) │ │ │ │ ldr r3, [pc, #484] @ (2b6514 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147494,50 +147492,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2b6310 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ b.n 2b6384 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2b63c4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 724bc4 │ │ │ │ + bl 724bfc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 724864 │ │ │ │ + bl 72489c │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2bba10 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2b636a │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2b63bc │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b639a │ │ │ │ mov r0, r9 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ b.n 2b6314 │ │ │ │ ldr r2, [pc, #352] @ (2b6528 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2b43ec │ │ │ │ @@ -147559,15 +147557,15 @@ │ │ │ │ bpl.n 2b63bc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #308] @ (2b6534 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b63bc │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -147650,48 +147648,48 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #88] @ (2b6540 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2b62f8 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2b6314 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ mov r6, sl │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #536 @ (adr r2, 2b6734 ) │ │ │ │ + add r2, pc, #760 @ (adr r2, 2b6814 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r4, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp sl, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r3, #96 @ 0x60 │ │ │ │ + movs r3, #152 @ 0x98 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r0, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #472 @ (adr r1, 2b6710 ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 2b67f0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #236 @ 0xec │ │ │ │ + movs r3, #36 @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #328 @ (adr r0, 2b668c ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 2b676c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #768] @ (2b6858 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -147808,15 +147806,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 42903c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2b65d4 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -147908,15 +147906,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2b69c4 │ │ │ │ ldr r1, [pc, #268] @ (2b6884 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -147959,15 +147957,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2b688c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2b69f6 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 42982c │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 42982c │ │ │ │ @@ -147982,46 +147980,46 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2b66fe │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 71c434 │ │ │ │ + bl 71c46c │ │ │ │ b.n 2b6720 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ muls r2, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r1, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [sp, #328] @ 0x148 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r3, #5 │ │ │ │ + subs r4, r2, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #776] @ 0x308 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r0, #6 │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 71c6bc │ │ │ │ + bl 71c6f4 │ │ │ │ b.n 2b6808 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -148033,15 +148031,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2b4608 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ b.n 2b68e8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -148049,38 +148047,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2b69d0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 724bc4 │ │ │ │ + bl 724bfc │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 724864 │ │ │ │ + bl 72489c │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2bbab0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2b68cc │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2b6920 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b68fe │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ b.n 2b65d4 │ │ │ │ ldr r3, [pc, #336] @ (2b6a80 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b65ae │ │ │ │ ldr r3, [pc, #324] @ (2b6a84 ) │ │ │ │ @@ -148093,24 +148091,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2b6a88 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2b65ae │ │ │ │ ldr r0, [pc, #288] @ (2b6a8c ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #284] @ (2b6a90 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ec48 │ │ │ │ b.n 2b65e0 │ │ │ │ ldr r3, [pc, #276] @ (2b6a94 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b65de │ │ │ │ ldr r3, [pc, #244] @ (2b6a84 ) │ │ │ │ @@ -148121,26 +148119,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2b6a98 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b65e0 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2b6648 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 71c6bc │ │ │ │ + bl 71c6f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2b6786 │ │ │ │ ldr r2, [pc, #200] @ (2b6a9c ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -148177,15 +148175,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2b6a72 │ │ │ │ ldr r1, [pc, #108] @ (2b6aa0 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2baea8 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 42982c │ │ │ │ @@ -148197,34 +148195,34 @@ │ │ │ │ bl 42982c │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 42982c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 252ff0 │ │ │ │ b.n 2b679a │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 71c6bc │ │ │ │ + bl 71c6f4 │ │ │ │ b.n 2b6a40 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r1, #1 │ │ │ │ blt.n 2b6b8c │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r1, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1064] @ 2b6ee0 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -148451,15 +148449,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #516] @ (2b6f04 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2b6b4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -148632,29 +148630,29 @@ │ │ │ │ ... │ │ │ │ subs r6, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #236 @ 0xec │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #102 @ 0x66 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2b6f24 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -148710,43 +148708,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2b6c80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2b6c80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ b.n 2b6c5c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2b6d76 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ b.n 2b6d52 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2b6cba │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2b6e38 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ b.n 2b6e14 │ │ │ │ ldr r3, [pc, #76] @ (2b7060 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b6cba │ │ │ │ ldr r3, [pc, #68] @ (2b7064 ) │ │ │ │ @@ -148760,27 +148758,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2b7068 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b6cba │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ b.n 2b6fa2 │ │ │ │ adds r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #552] @ 0x228 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2b7894 │ │ │ │ @@ -148962,30 +148960,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 255500 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr.w r2, [pc, #1592] @ 2b78b0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2b78b4 │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2b73e4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -149102,15 +149100,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2b7236 │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2b71b0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2b46bc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 252ff0 │ │ │ │ @@ -149156,24 +149154,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2b78c4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b71c0 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2b73ec │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2b75e2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -149287,15 +149285,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2b750c │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b7566 │ │ │ │ b.n 2b750c │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2b73e8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2b46bc │ │ │ │ b.n 2b73f4 │ │ │ │ @@ -149432,15 +149430,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2b78d8 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b76cc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2b4c68 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2b7784 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -149520,15 +149518,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2b7236 │ │ │ │ mov r5, r7 │ │ │ │ b.n 2b76c6 │ │ │ │ ldr r2, [pc, #180] @ (2b78e4 ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -149538,84 +149536,84 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2b78e8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2b7236 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2b7638 │ │ │ │ b.n 2b73ec │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2b767a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ b.n 2b7658 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2b749c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #74 @ 0x4a │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #56 @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r2, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #230 @ 0xe6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2b7b54 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r4, {r1, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r7, #26] │ │ │ │ + ldrb r0, [r6, #27] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r2, [r4, #54] @ 0x36 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2b7b7c ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -149771,15 +149769,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2b7ba4 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1527 @ 0x5f7 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 46d740 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -149815,15 +149813,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2b7bb0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2b7980 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 254fa4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -149853,50 +149851,50 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2b7bbc ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b7a00 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #212 @ 0xd4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #126 @ 0x7e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r6, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r6, #14] │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r6, #184 @ 0xb8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r3, #128 @ 0x80 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r0, r0 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #38] @ 0x26 │ │ │ │ + ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2b7d40 ) │ │ │ │ @@ -149990,22 +149988,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2b7c48 │ │ │ │ ldr r0, [pc, #172] @ (2b7d64 ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2b7c70 │ │ │ │ ldr r0, [pc, #164] @ (2b7d68 ) │ │ │ │ ldr r1, [pc, #164] @ (2b7d6c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ec48 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2b7c54 │ │ │ │ ldr r1, [pc, #152] @ (2b7d70 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 429858 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -150023,15 +150021,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2b7d7c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b7c1a │ │ │ │ ldr r3, [pc, #112] @ (2b7d80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b7c70 │ │ │ │ ldr r3, [pc, #92] @ (2b7d78 ) │ │ │ │ @@ -150042,53 +150040,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2b7d84 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b7c70 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #236 @ 0xec │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r0, #36] @ 0x24 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #86 @ 0x56 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r1, #32] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r0!, {r1, r3, r5} │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxtb r0, r4 │ │ │ │ + uxth r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #656] @ (2b8014 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2b7ecc │ │ │ │ @@ -150211,15 +150209,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2b7de4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #54 @ 0x36 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r2, #34] @ 0x22 │ │ │ │ + ldrh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #226 @ 0xe2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150409,15 +150407,15 @@ │ │ │ │ bl 2b46bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2b8052 │ │ │ │ b.n 2b8046 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ b.n 2b7fe2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2b46bc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -150425,15 +150423,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2b7f40 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2b805a │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -150529,30 +150527,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b46bc │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2b7f3c │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2b7f3c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2b7f3c │ │ │ │ b.n 2b81fc │ │ │ │ cmp r1, #200 @ 0xc8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -150691,15 +150689,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2b8414 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2b46bc │ │ │ │ b.n 2b82b4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2b8312 │ │ │ │ @@ -150723,42 +150721,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2b841c ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2b82ac │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #142 @ 0x8e │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r0, #8] │ │ │ │ + strb r4, [r7, #8] │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2b855c │ │ │ │ @@ -150878,36 +150876,36 @@ │ │ │ │ bpl.n 2b847c │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2b857c ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2b847c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r4, #110 @ 0x6e │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #66 @ 0x42 │ │ │ │ lsls r2, r6, #1 │ │ │ │ mov r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2b8704 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -151028,15 +151026,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2b8728 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2b85f6 │ │ │ │ ldr r3, [pc, #100] @ (2b872c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8648 │ │ │ │ @@ -151052,41 +151050,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2b8730 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b8648 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #352] @ (2b8884 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2b8898 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -151208,15 +151206,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b87ae │ │ │ │ ldr r3, [pc, #76] @ (2b88c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b882c │ │ │ │ ldr r3, [pc, #60] @ (2b88b8 ) │ │ │ │ @@ -151225,40 +151223,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b882c │ │ │ │ ldr r0, [pc, #60] @ (2b88c4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b882c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [pc, #760] @ (2b8bac ) │ │ │ │ + ldr r1, [pc, #984] @ (2b8c8c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r3, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #24] │ │ │ │ + strh r0, [r5, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2b89a8 │ │ │ │ @@ -151337,36 +151335,36 @@ │ │ │ │ bpl.n 2b891e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2b89c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b891e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r6, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r0, r5, r7 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2b8cb0 ) │ │ │ │ @@ -151509,15 +151507,15 @@ │ │ │ │ b.n 2b8ae6 │ │ │ │ ldr r0, [pc, #376] @ (2b8ccc ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2b8cd0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ec48 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2b46bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b58d4 │ │ │ │ ldr r2, [pc, #348] @ (2b8cd4 ) │ │ │ │ @@ -151540,23 +151538,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2b8cd8 ) │ │ │ │ ldr r1, [pc, #308] @ (2b8cdc ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ec48 │ │ │ │ b.n 2b8a44 │ │ │ │ ldr r0, [pc, #296] @ (2b8ce0 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2b8ce4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ec48 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2b46bc │ │ │ │ b.n 2b8b6c │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -151602,15 +151600,15 @@ │ │ │ │ bpl.n 2b8b64 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2b8cf4 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b8b64 │ │ │ │ ldr r3, [pc, #168] @ (2b8cf8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8a3a │ │ │ │ ldr r3, [pc, #148] @ (2b8cf0 ) │ │ │ │ @@ -151622,15 +151620,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2b8cfc ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2b8a3a │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b8bde │ │ │ │ @@ -151646,48 +151644,48 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2b8c04 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ subs r0, r6, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #13] │ │ │ │ + ldrb r0, [r7, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, r2, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2b8cd8 │ │ │ │ + bne.n 2b8d48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r2, [r0, #18] │ │ │ │ + strh r2, [r7, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cbnz r6, 2b8cf4 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, r4, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cbnz r0, 2b8cee │ │ │ │ lsls r7, r7, #1 │ │ │ │ - strh r4, [r4, #4] │ │ │ │ + strh r4, [r3, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cbnz r2, 2b8cf0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfb20004d │ │ │ │ + @ instruction: 0xfb58004d │ │ │ │ subs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #6] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #30] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2b8e60 │ │ │ │ @@ -151811,36 +151809,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2b8e80 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2b8d68 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ subs r0, r0, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, r1, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #28] │ │ │ │ + ldrb r2, [r0, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2b913c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -152057,15 +152055,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2b9164 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2b8ee6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 254fa4 │ │ │ │ @@ -152097,46 +152095,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2b916c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b46bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b8fae │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ subs r4, r7, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r6, lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, r1, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r1, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -152343,15 +152341,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2b93e0 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2b91cc │ │ │ │ ldr r3, [pc, #76] @ (2b93e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b92a6 │ │ │ │ @@ -152360,39 +152358,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b92a6 │ │ │ │ ldr r0, [pc, #56] @ (2b93e8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b92a6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r1, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r4, [r1, #17] │ │ │ │ + ldrb r4, [r0, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r5, [pc, #608] @ (2b9648 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -152475,15 +152473,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2b94e4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -152583,15 +152581,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2b9674 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2b9468 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2b9558 │ │ │ │ ldr r2, [pc, #120] @ (2b9678 ) │ │ │ │ @@ -152611,15 +152609,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2b967c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2b9574 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -152628,31 +152626,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r0, [r1, #9] │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r1, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #2] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ orrs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2b97a4 │ │ │ │ @@ -152744,15 +152742,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b96d2 │ │ │ │ ldr r0, [pc, #92] @ (2b97c8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2b96d2 │ │ │ │ ldr r3, [pc, #80] @ (2b97cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9714 │ │ │ │ @@ -152762,40 +152760,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b9714 │ │ │ │ ldr r0, [pc, #64] @ (2b97d0 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b9714 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r7, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - eor.w r0, sl, #77 @ 0x4d │ │ │ │ + @ instruction: 0xf0c2004d │ │ │ │ asrs r4, r5, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b96cc │ │ │ │ + bgt.n 2b973c │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r2, r5, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r4, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r7, [pc, #128] @ (2b9850 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r4, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2b991c │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -152910,29 +152908,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2b98b0 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2b98b0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2b98e8 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2b98d0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r5, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r2, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -153091,15 +153089,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2b9b4c ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2b46bc │ │ │ │ b.n 2b99c0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2b9a1e │ │ │ │ @@ -153124,41 +153122,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2b9b54 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b99b6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r1, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r4, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r1, r3] │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #19] │ │ │ │ + strb r6, [r3, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #17] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -153298,15 +153296,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2b9d48 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2b46bc │ │ │ │ b.n 2b9be8 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2b9c4c │ │ │ │ @@ -153330,41 +153328,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2b9d50 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2b9be0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r4, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r1, #17] │ │ │ │ + strb r0, [r0, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ subs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #13] │ │ │ │ + strb r6, [r5, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -153491,15 +153489,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2b9f7c ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b9dce │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2b42d8 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -153567,41 +153565,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2b9f88 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2b9e4e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r4, #11] │ │ │ │ + strb r4, [r3, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strb r4, [r6, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r7, #120] @ 0x78 │ │ │ │ + str r4, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + strb r0, [r6, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2ba21c ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -153766,15 +153764,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2ba240 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ba030 │ │ │ │ ldr r2, [pc, #228] @ (2ba244 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -153812,15 +153810,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2ba24c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2ba01a │ │ │ │ mov r0, r4 │ │ │ │ bl 2b42d8 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2ba0b8 │ │ │ │ @@ -153850,35 +153848,35 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r6, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, pc, #728 @ (adr r5, 2ba504 ) │ │ │ │ + add r5, pc, #952 @ (adr r5, 2ba5e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #124] @ 0x7c │ │ │ │ + strb r4, [r4, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r6, #13 │ │ │ │ + lsls r2, r5, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -153916,15 +153914,15 @@ │ │ │ │ bl 2bbc54 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2ba338 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba376 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -153933,25 +153931,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2ba390 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -153992,17 +153990,17 @@ │ │ │ │ b.n 2ba2d0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r5, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b9cd0 │ │ │ │ + b.n 2b9d40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r0, r1, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -154047,17 +154045,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71c208 │ │ │ │ + bl 71c240 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71c328 │ │ │ │ + bl 71c360 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2ba456 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b58d4 │ │ │ │ ldr r2, [pc, #160] @ (2ba4d0 ) │ │ │ │ ldr r3, [pc, #140] @ (2ba4c0 ) │ │ │ │ @@ -154093,15 +154091,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2ba428 │ │ │ │ ldr r0, [pc, #80] @ (2ba4d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2ba428 │ │ │ │ ldr r3, [pc, #72] @ (2ba4d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ba3f4 │ │ │ │ @@ -154110,39 +154108,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ba3f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2ba4e0 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2ba3f4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r4, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r2, r2, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r7, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ba4e4 : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -154186,20 +154184,20 @@ │ │ │ │ bmi.n 2ba54a │ │ │ │ ldr r5, [pc, #108] @ (2ba5b0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2ba54a │ │ │ │ ldr r5, [pc, #108] @ (2ba5b4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 71c1fc │ │ │ │ + bl 71c234 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71bcb4 │ │ │ │ + bl 71bcec │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 71c058 │ │ │ │ + b.w 71c090 │ │ │ │ ldr r5, [pc, #84] @ (2ba5b8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2ba54a │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -154270,38 +154268,38 @@ │ │ │ │ cbz r3, 2ba62a │ │ │ │ ldr r1, [pc, #96] @ (2ba674 ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7153d4 │ │ │ │ + bl 71540c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 714e04 │ │ │ │ + bl 714e3c │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2ba646 │ │ │ │ ldr r1, [pc, #68] @ (2ba678 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7153d4 │ │ │ │ + bl 71540c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 714e04 │ │ │ │ + bl 714e3c │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2ba666 │ │ │ │ ldr r1, [pc, #44] @ (2ba67c ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7153d4 │ │ │ │ + bl 71540c │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 714e04 │ │ │ │ + bl 714e3c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 252fec │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -154405,15 +154403,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 254684 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c8ec │ │ │ │ + bl 71c924 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -154447,29 +154445,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2ba9b4 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 714d44 │ │ │ │ + bl 714d7c │ │ │ │ ldr r1, [pc, #452] @ (2ba9b8 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 714d44 │ │ │ │ + bl 714d7c │ │ │ │ ldr r1, [pc, #432] @ (2ba9bc ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 714d44 │ │ │ │ + bl 714d7c │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2ba990 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2ba998 │ │ │ │ @@ -154480,15 +154478,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 252ff0 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #356] @ (2ba9c0 ) │ │ │ │ ldr r3, [pc, #328] @ (2ba9a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -154509,15 +154507,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4344 @ 0x10f8 │ │ │ │ ldr r1, [pc, #304] @ (2ba9cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2ba5d0 │ │ │ │ b.n 2ba842 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2533a8 │ │ │ │ @@ -154528,15 +154526,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4336 @ 0x10f0 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ba8a4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ba970 │ │ │ │ ldr r3, [pc, #252] @ (2ba9dc ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -154544,62 +154542,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2ba9e4 ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4290 @ 0x10c2 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ba8a4 │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2ba9e8 ) │ │ │ │ ldr r3, [pc, #232] @ (2ba9ec ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2ba9f0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4308 @ 0x10d4 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ba8a4 │ │ │ │ ldr r2, [pc, #208] @ (2ba9f4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2ba9f8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #196] @ (2ba9fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ba8a4 │ │ │ │ ldr r1, [pc, #188] @ (2baa00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 70dc7c │ │ │ │ + bl 70dcb4 │ │ │ │ b.n 2ba8a4 │ │ │ │ ldr r2, [pc, #176] @ (2baa04 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2baa08 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4298 @ 0x10ca │ │ │ │ ldr r1, [pc, #168] @ (2baa0c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ba8a4 │ │ │ │ ldr r1, [pc, #156] @ (2baa10 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ba8de │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2baa14 ) │ │ │ │ movw r2, #4272 @ 0x10b0 │ │ │ │ @@ -154619,65 +154617,65 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2baa94 │ │ │ │ + bls.n 2ba904 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vshr.u32 q8, q14, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r0, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ + ldr r6, [r6, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, r1] │ │ │ │ + ldr r0, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r3, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldr r0, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r6, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r6, r7] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r2, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r4, #18 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r0, r7] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rsb r0, lr, r7, lsl #1 │ │ │ │ - lsls r4, r0, #18 │ │ │ │ + stc 0, cr0, [r6], {71} @ 0x47 │ │ │ │ + lsls r4, r7, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r6, [r4, r6] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r2, [r4, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002baa20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -154693,30 +154691,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 254cbc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2baa66 │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ movs r1, #1 │ │ │ │ - bl 705a34 │ │ │ │ + bl 705a6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2baa56 │ │ │ │ ldr r0, [pc, #88] @ (2baac0 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 71bcb4 │ │ │ │ - bl 71c058 │ │ │ │ + bl 71bcec │ │ │ │ + bl 71c090 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2baa8c │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ movs r1, #1 │ │ │ │ - bl 705a34 │ │ │ │ + bl 705a6c │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2baa7a │ │ │ │ ldr r2, [pc, #52] @ (2baac4 ) │ │ │ │ ldr r3, [pc, #44] @ (2baabc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -154751,42 +154749,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2bab5c ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2bab54 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #112] @ (2bab60 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2bab64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2bab46 │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -154799,15 +154797,15 @@ │ │ │ │ b.n 2bab30 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bab34 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [sl, #452]! @ 0x1c4 │ │ │ │ ldr r7, [pc, #672] @ (2bae04 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bab68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -154826,29 +154824,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2bade2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #588] @ (2badfc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2bae00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -154998,23 +154996,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2badbe │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2bae10 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2b534c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r2, [pc, #156] @ (2bae14 ) │ │ │ │ ldr r3, [pc, #116] @ (2badf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -155039,19 +155037,19 @@ │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2bacb4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 71c6bc │ │ │ │ + bl 71c6f4 │ │ │ │ b.n 2bad60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 71c434 │ │ │ │ + bl 71c46c │ │ │ │ b.n 2bac1c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bad3a │ │ │ │ movs r4, #0 │ │ │ │ b.n 2bad3a │ │ │ │ @@ -155062,23 +155060,23 @@ │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r4, #-452] @ 0xfffffe3c │ │ │ │ stc2l 0, cr0, [lr, #-452] @ 0xfffffe3c │ │ │ │ ldr r7, [pc, #672] @ (2bb0a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r0] │ │ │ │ + ldrh r2, [r4, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r7, sp, #568 @ 0x238 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xfb5e0071 │ │ │ │ │ │ │ │ 002bae18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -155087,57 +155085,57 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2bae9c ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2bae90 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #100] @ (2baea0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2baea4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2bae7c │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn.w r5, #3 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bae80 │ │ │ │ nop │ │ │ │ @ instruction: 0xfaac0071 │ │ │ │ ldr r7, [pc, #672] @ (2bb144 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002baea8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -155155,43 +155153,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #68] @ (2baf2c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2baf30 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 71c0b0 │ │ │ │ + b.w 71c0e8 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa180071 │ │ │ │ ldr r7, [pc, #672] @ (2bb1d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002baf34 : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2bafa4 ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2baf4a │ │ │ │ @@ -155205,42 +155203,42 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2bafa8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2bafac ) │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71c0b0 │ │ │ │ + b.w 71c0e8 │ │ │ │ vld1.8 @ instruction: 0xf9a00071 │ │ │ │ ldr r7, [pc, #672] @ (2bb24c ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r3, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bafb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -155276,42 +155274,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bb0d2 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #232] @ (2bb100 ) │ │ │ │ ldr r2, [pc, #232] @ (2bb104 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2bb08c │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bb0c6 │ │ │ │ ldr r2, [pc, #160] @ (2bb108 ) │ │ │ │ ldr r3, [pc, #140] @ (2bb0f8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -155343,25 +155341,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2bb0de │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2b534c │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2bb066 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bb066 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bb012 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2bb0b6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bb066 │ │ │ │ @@ -155369,15 +155367,15 @@ │ │ │ │ nop │ │ │ │ ldrsb.w r0, [r0, r1, lsl #3] │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ vst4.16 {d0-d3}, [r8 :256], r1 │ │ │ │ ldr r7, [pc, #672] @ (2bb3a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r5] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ str??.w r0, [lr, r1, lsl #3] │ │ │ │ │ │ │ │ 002bb10c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -155390,38 +155388,38 @@ │ │ │ │ bne.n 2bb1f2 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2bb1c6 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #196] @ (2bb1fc ) │ │ │ │ ldr r2, [pc, #196] @ (2bb200 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2bb19e │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bb1d2 │ │ │ │ ldr r3, [pc, #136] @ (2bb204 ) │ │ │ │ ldr r2, [pc, #136] @ (2bb208 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -155436,15 +155434,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bb1de │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2bb17a │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -155452,33 +155450,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bb132 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bb17a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bb1ae │ │ │ │ mov r0, r6 │ │ │ │ bl 2b5644 │ │ │ │ b.n 2bb18e │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2bb190 │ │ │ │ @ instruction: 0xf7b80071 │ │ │ │ ldr r7, [pc, #672] @ (2bb4a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r1] │ │ │ │ + strh r4, [r2, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ ... │ │ │ │ │ │ │ │ 002bb20c : │ │ │ │ @@ -155490,40 +155488,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2bb2a4 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bb29e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #120] @ (2bb2a8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2bb2ac ) │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bb26a │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ cbnz r4, 2bb28a │ │ │ │ ldr r3, [pc, #60] @ (2bb2b0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -155535,26 +155533,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2bb270 │ │ │ │ ldr r0, [pc, #28] @ (2bb2b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2bb27a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bb27a │ │ │ │ @ instruction: 0xf6b80071 │ │ │ │ ldr r7, [pc, #672] @ (2bb54c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r2, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bb2b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -155570,51 +155568,51 @@ │ │ │ │ beq.n 2bb354 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bb368 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #176] @ (2bb3a0 ) │ │ │ │ ldr r2, [pc, #180] @ (2bb3a4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2bb340 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2bb374 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2bb32e │ │ │ │ b.n 2bb374 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -155622,34 +155620,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bb2e8 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2bb32e │ │ │ │ nop │ │ │ │ addw r0, sl, #2161 @ 0x871 │ │ │ │ ldr r7, [pc, #672] @ (2bb644 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bb3a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -155661,73 +155659,73 @@ │ │ │ │ bne.n 2bb454 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bb42a │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #140] @ (2bb460 ) │ │ │ │ ldr r2, [pc, #140] @ (2bb464 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bb410 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bb436 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bb3ce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bb41a │ │ │ │ nop │ │ │ │ adds.w r0, ip, #15794176 @ 0xf10000 │ │ │ │ ldr r7, [pc, #672] @ (2bb704 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #768] @ (2bb768 ) │ │ │ │ + ldr r7, [pc, #992] @ (2bb848 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bb468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -155738,48 +155736,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bb508 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #128] @ (2bb514 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2bb518 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2bb4e0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2bb4ce │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -155791,15 +155789,15 @@ │ │ │ │ b.n 2bb4ce │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2bb4ce │ │ │ │ nop │ │ │ │ orrs.w r0, sl, #15794176 @ 0xf10000 │ │ │ │ ldr r7, [pc, #672] @ (2bb7b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #1000] @ (2bb904 ) │ │ │ │ + ldr r7, [pc, #200] @ (2bb5e4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bb51c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -155812,41 +155810,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2bb5f0 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #208] @ (2bb61c ) │ │ │ │ ldr r2, [pc, #208] @ (2bb620 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2bb5c6 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bb5ba │ │ │ │ ldr r3, [pc, #140] @ (2bb624 ) │ │ │ │ ldr r2, [pc, #144] @ (2bb628 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -155861,19 +155859,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bb594 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bb5fc │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2bb594 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -155881,30 +155879,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bb546 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bb5d6 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b5644 │ │ │ │ b.n 2bb5a8 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2bb5aa │ │ │ │ nop │ │ │ │ @ instruction: 0xf3a60071 │ │ │ │ ldr r7, [pc, #672] @ (2bb8c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #288] @ (2bb744 ) │ │ │ │ + ldr r6, [pc, #512] @ (2bb824 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ ... │ │ │ │ │ │ │ │ 002bb62c : │ │ │ │ @@ -155948,29 +155946,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2bb7a0 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #336] @ (2bb7f8 ) │ │ │ │ ldr r2, [pc, #340] @ (2bb7fc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov fp, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, fp │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -155981,15 +155979,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2bb758 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bb746 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2bb720 │ │ │ │ ldr r3, [pc, #240] @ (2bb800 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -156015,15 +156013,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2bb70c │ │ │ │ b.n 2bb720 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2b5340 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -156050,29 +156048,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2b534c │ │ │ │ b.n 2bb6fc │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71cac4 │ │ │ │ + bl 71cafc │ │ │ │ b.n 2bb6a0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2b534c │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2bb720 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bb720 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2b5644 │ │ │ │ b.n 2bb720 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2b55c4 │ │ │ │ @@ -156082,15 +156080,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf28e0071 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf27e0071 │ │ │ │ ldr r7, [pc, #672] @ (2bba9c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #952] @ (2bbbb8 ) │ │ │ │ + ldr r5, [pc, #152] @ (2bb898 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r4, #113 @ 0x71 │ │ │ │ │ │ │ │ @@ -156103,40 +156101,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2bb8a4 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bb89e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #120] @ (2bb8a8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2bb8ac ) │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bb86a │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ cbnz r4, 2bb88a │ │ │ │ ldr r3, [pc, #60] @ (2bb8b0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -156148,26 +156146,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2bb870 │ │ │ │ ldr r0, [pc, #28] @ (2bb8b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2bb87a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bb87a │ │ │ │ @ instruction: 0xf0b80071 │ │ │ │ ldr r7, [pc, #672] @ (2bbb4c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #368] @ (2bba20 ) │ │ │ │ + ldr r3, [pc, #592] @ (2bbb00 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bb8b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156176,55 +156174,55 @@ │ │ │ │ ldr r6, [pc, #108] @ (2bb938 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2bb930 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #92] @ (2bb93c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2bb940 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bb91c │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bb920 │ │ │ │ nop │ │ │ │ and.w r0, ip, #113 @ 0x71 │ │ │ │ ldr r7, [pc, #672] @ (2bbbe0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #704] @ (2bbc04 ) │ │ │ │ + ldr r2, [pc, #928] @ (2bbce4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bb944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156237,73 +156235,73 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bb9d2 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #148] @ (2bba08 ) │ │ │ │ ldr r2, [pc, #148] @ (2bba0c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bb9b6 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bb9de │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bb96e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bb9c0 │ │ │ │ vqadd.s64 q8, q7, │ │ │ │ ldr r7, [pc, #672] @ (2bbcac ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #128] @ (2bba90 ) │ │ │ │ + ldr r2, [pc, #352] @ (2bbb70 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bba10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -156316,56 +156314,56 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 428ea0 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #100] @ (2bbaa8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2bbaac ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bba88 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bba8c │ │ │ │ mrc 0, 5, r0, cr2, cr1, {3} │ │ │ │ ldr r7, [pc, #672] @ (2bbd4c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #304] @ (2bbbe0 ) │ │ │ │ + ldr r1, [pc, #528] @ (2bbcc0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bbab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -156378,56 +156376,56 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 428ea0 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #100] @ (2bbb48 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2bbb4c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bbb28 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bbb2c │ │ │ │ mrc 0, 0, r0, cr2, cr1, {3} │ │ │ │ ldr r7, [pc, #672] @ (2bbdec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #688] @ (2bbe00 ) │ │ │ │ + ldr r0, [pc, #912] @ (2bbee0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bbb50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -156439,30 +156437,30 @@ │ │ │ │ bne.n 2bbc42 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bbc26 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #204] @ (2bbc4c ) │ │ │ │ ldr r2, [pc, #208] @ (2bbc50 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 255714 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -156473,15 +156471,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2bbbea │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2bbc32 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bbc06 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -156490,46 +156488,46 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 252ff0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2bbbd8 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bbb78 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r7 │ │ │ │ blx 255714 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2bbbae │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bbbd8 │ │ │ │ ldcl 0, cr0, [r2, #-452]! @ 0xfffffe3c │ │ │ │ ldr r7, [pc, #672] @ (2bbef0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #72] @ (2bbc9c ) │ │ │ │ + ldr r0, [pc, #296] @ (2bbd7c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bbc54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156541,73 +156539,73 @@ │ │ │ │ bne.n 2bbd00 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bbcd6 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #140] @ (2bbd0c ) │ │ │ │ ldr r2, [pc, #140] @ (2bbd10 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bbcbc │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bbce2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bbc7a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bbcc6 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r0], #-452 @ 0xfffffe3c │ │ │ │ ldr r7, [pc, #672] @ (2bbfb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bxns r2 │ │ │ │ + bxns r9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bbd14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -156634,41 +156632,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2b5320 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bbdd2 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #152] @ (2bbe00 ) │ │ │ │ ldr r2, [pc, #152] @ (2bbe04 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bbda4 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bbdde │ │ │ │ ldr r2, [pc, #88] @ (2bbe08 ) │ │ │ │ ldr r3, [pc, #72] @ (2bbdfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -156682,30 +156680,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bbd62 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bbdae │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bbdae │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ sub.w r0, r8, r1, ror #1 │ │ │ │ sub.w r0, r2, r1, ror #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #672] @ (2bc0a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r5 │ │ │ │ + mov r4, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xeb260071 │ │ │ │ │ │ │ │ 002bbe0c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -156718,73 +156716,73 @@ │ │ │ │ bne.n 2bbeb8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bbe8e │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #140] @ (2bbec4 ) │ │ │ │ ldr r2, [pc, #140] @ (2bbec8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bbe74 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bbe9a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bbe32 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bbe7e │ │ │ │ nop │ │ │ │ @ instruction: 0xeab80071 │ │ │ │ ldr r7, [pc, #672] @ (2bc168 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp ip, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bbecc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156793,55 +156791,55 @@ │ │ │ │ ldr r6, [pc, #108] @ (2bbf4c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2bbf44 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #92] @ (2bbf50 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2bbf54 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bbf30 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bbf34 │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r8, #452]! @ 0x1c4 │ │ │ │ ldr r7, [pc, #672] @ (2bc1f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r3 │ │ │ │ + add ip, sl │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bbf58 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -156870,41 +156868,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bc01c │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #152] @ (2bc04c ) │ │ │ │ ldr r2, [pc, #156] @ (2bc050 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bbfee │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc028 │ │ │ │ ldr r2, [pc, #88] @ (2bc054 ) │ │ │ │ ldr r3, [pc, #72] @ (2bc044 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -156918,31 +156916,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bbfac │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bbff8 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bbff8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [sl, #-452]! @ 0x1c4 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r2, #-452]! @ 0x1c4 │ │ │ │ ldr r7, [pc, #672] @ (2bc2f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - mvns r2, r4 │ │ │ │ + add r2, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xe8dc0071 │ │ │ │ │ │ │ │ 002bc058 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -156957,74 +156955,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bc0e4 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #144] @ (2bc11c ) │ │ │ │ ldr r2, [pc, #148] @ (2bc120 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc0c8 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc0f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bc084 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc0d2 │ │ │ │ nop │ │ │ │ strd r0, r0, [r8], #-452 @ 0x1c4 │ │ │ │ ldr r7, [pc, #672] @ (2bc3c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - orrs r2, r1 │ │ │ │ + muls r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bc124 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -157033,57 +157031,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2bc1b0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2bc1a8 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #100] @ (2bc1b4 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2bc1b8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc192 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc196 │ │ │ │ nop │ │ │ │ b.n 2bc0f0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bc458 ) │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r7 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bc1bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -157120,42 +157118,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bc2e6 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #232] @ (2bc314 ) │ │ │ │ ldr r2, [pc, #232] @ (2bc318 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2bc2a0 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc2da │ │ │ │ ldr r2, [pc, #160] @ (2bc31c ) │ │ │ │ ldr r3, [pc, #140] @ (2bc30c ) │ │ │ │ add r2, pc │ │ │ │ @@ -157187,25 +157185,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2bc2f2 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2b534c │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2bc27a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bc27a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bc226 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2bc2ca │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc27a │ │ │ │ @@ -157215,15 +157213,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bc10c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bc5b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r5 │ │ │ │ + sbcs r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2bbfd4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002bc320 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157236,57 +157234,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bc3c8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bc39e │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #136] @ (2bc3d4 ) │ │ │ │ ldr r2, [pc, #140] @ (2bc3d8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc384 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc3aa │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bc344 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157294,15 +157292,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc38e │ │ │ │ nop │ │ │ │ b.n 2bbf1c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bc678 ) │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r1 │ │ │ │ + lsls r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bc3dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157315,59 +157313,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bc468 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #148] @ (2bc4a0 ) │ │ │ │ ldr r2, [pc, #148] @ (2bc4a4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc44c │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc474 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bc406 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157375,15 +157373,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc456 │ │ │ │ nop │ │ │ │ b.n 2bbe6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bc744 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ + subs r7, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bc4a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157392,55 +157390,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2bc524 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2bc51e │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #88] @ (2bc528 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2bc52c ) │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc50a │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc50e │ │ │ │ b.n 2bbd60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bc7cc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bc530 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -157450,29 +157448,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bc5b6 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #100] @ (2bc5c0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2bc5c4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -157480,29 +157478,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc5a0 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc5a4 │ │ │ │ b.n 2bcce4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bc864 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bc5c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -157539,43 +157537,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bc6f4 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #232] @ (2bc720 ) │ │ │ │ ldr r2, [pc, #232] @ (2bc724 ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2bc6ae │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc6e8 │ │ │ │ ldr r2, [pc, #156] @ (2bc728 ) │ │ │ │ ldr r3, [pc, #140] @ (2bc718 ) │ │ │ │ add r2, pc │ │ │ │ @@ -157607,25 +157605,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2bc700 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2b534c │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2bc688 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ b.n 2bc688 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bc632 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2bc6d8 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc688 │ │ │ │ @@ -157634,15 +157632,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bccf8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bc9c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #146 @ 0x92 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2bcbc4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002bc72c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157671,42 +157669,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bc7f8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r2, [pc, #132] @ (2bc804 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2bc808 ) │ │ │ │ add r2, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc7c0 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157725,36 +157723,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc75a │ │ │ │ nop │ │ │ │ b.n 2bcb2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bcaa8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #12 │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.w 71c058 │ │ │ │ + b.w 71c090 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71c058 │ │ │ │ + bl 71c090 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002bc830 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2bc840 ) │ │ │ │ ldr r0, [pc, #12] @ (2bc844 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 71d534 │ │ │ │ + b.w 71d56c │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002bc848 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -157768,59 +157766,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bc8d4 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #148] @ (2bc90c ) │ │ │ │ ldr r2, [pc, #148] @ (2bc910 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc8b8 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc8e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bc872 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157828,15 +157826,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc8c2 │ │ │ │ nop │ │ │ │ b.n 2bca00 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bcbb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r3, #84 @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bc914 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -157849,61 +157847,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bc9a4 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #152] @ (2bc9dc ) │ │ │ │ ldr r2, [pc, #152] @ (2bc9e0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc988 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc9b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bc93e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157911,15 +157909,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bc992 │ │ │ │ nop │ │ │ │ svc 174 @ 0xae │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bcc80 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bc9e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -157932,29 +157930,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bca78 │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #156] @ (2bcab0 ) │ │ │ │ ldr r2, [pc, #156] @ (2bcab4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -157963,32 +157961,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bca5c │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bca84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bca0e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157996,15 +157994,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bca66 │ │ │ │ nop │ │ │ │ udf #222 @ 0xde │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bcd54 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bcab8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158016,73 +158014,73 @@ │ │ │ │ bne.n 2bcb66 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2bcb3c │ │ │ │ - bl 71d050 │ │ │ │ + bl 71d088 │ │ │ │ ldr r3, [pc, #140] @ (2bcb70 ) │ │ │ │ ldr r2, [pc, #140] @ (2bcb74 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71abf0 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71ac28 │ │ │ │ + bl 71c0e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bcb22 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 71c0b0 │ │ │ │ + bl 71c0e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bcb48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c910 │ │ │ │ + bl 71c948 │ │ │ │ b.n 2bcade │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c9ec │ │ │ │ + bl 71ca24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2bcb2c │ │ │ │ udf #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #672] @ (2bce14 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bcb78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158106,15 +158104,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #152] @ (2bcc5c ) │ │ │ │ + ldr r0, [pc, #376] @ (2bcd3c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bcbc4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -158138,15 +158136,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x47d6 │ │ │ │ + ldr r0, [pc, #56] @ (2bcc48 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bcc10 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158166,15 +158164,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - @ instruction: 0x478e │ │ │ │ + @ instruction: 0x47c6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bcc54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158200,15 +158198,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bx r8 │ │ │ │ + bx pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bcca4 : │ │ │ │ b.w 2549a8 │ │ │ │ │ │ │ │ 002bcca8 : │ │ │ │ bx lr │ │ │ │ @@ -158216,72 +158214,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2bccd0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ movs r3, #180 @ 0xb4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002bccd4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2bcd3c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #80] @ (2bcd40 ) │ │ │ │ ldr r2, [pc, #80] @ (2bcd44 ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2bcd26 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2bcd48 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 2bd11c │ │ │ │ + b.n 2bd18c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov ip, pc │ │ │ │ + bxns r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r8, sl │ │ │ │ + bx r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov lr, lr │ │ │ │ + bx r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bcd4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -158299,60 +158297,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2bcdf4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2bcdd0 │ │ │ │ ldr r6, [pc, #92] @ (2bcdf8 ) │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2bcdd0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bcd76 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - b.n 2bd0d8 │ │ │ │ + b.n 2bd148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #720 @ 0x2d0 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #480 @ 0x1e0 │ │ │ │ + add r1, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - mov sl, r4 │ │ │ │ + mov sl, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov lr, r2 │ │ │ │ + mov lr, r9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -158529,25 +158527,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2bcfe0 ) │ │ │ │ ldr r0, [pc, #28] @ (2bcfe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r8, r6 │ │ │ │ + add r8, sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sl, r8 │ │ │ │ + add sl, pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + svc 186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add ip, r3 │ │ │ │ + add ip, sl │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sl, r7 │ │ │ │ + add sl, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -158574,21 +158572,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2bd044 ) │ │ │ │ ldr r0, [pc, #24] @ (2bd048 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - add ip, r1 │ │ │ │ + add ip, r8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 24 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, r6 │ │ │ │ + add r2, sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, fp │ │ │ │ + add sl, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -158708,23 +158706,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bhi.n 2bd270 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ bvc.n 2bd0d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 2bd130 │ │ │ │ + udf #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orrs r2, r5 │ │ │ │ + muls r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2bd208 │ │ │ │ @@ -158759,15 +158757,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bvc.n 2bd238 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ bvs.n 2bd20c │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -158833,19 +158831,19 @@ │ │ │ │ nop │ │ │ │ bvs.n 2bd204 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2bd38c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 2bd214 │ │ │ │ + bgt.n 2bd284 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - tst r2, r6 │ │ │ │ + negs r2, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sbcs r6, r7 │ │ │ │ + rors r6, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2bd3c8 ) │ │ │ │ @@ -159592,19 +159590,19 @@ │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bmi.n 2bda14 │ │ │ │ + bmi.n 2bda84 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r2, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #68 @ 0x44 │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bdac0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -159641,19 +159639,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldr r0, [r7, #32] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - bmi.n 2bdb8c │ │ │ │ + bmi.n 2bdbfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r2, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bdb34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -159674,15 +159672,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r0, #28] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - bl 5b1b76 │ │ │ │ + bl 5b1b76 │ │ │ │ │ │ │ │ 002bdb78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2bdcdc ) │ │ │ │ @@ -159815,17 +159813,17 @@ │ │ │ │ blx 252cd0 │ │ │ │ ldmia r5!, {r3, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bcs.n 2bdddc │ │ │ │ + bcs.n 2bdc4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #144 @ 0x90 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -160696,15 +160694,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsh r6, [r4, r5] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - strb r6, [r0, #24] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002be5ec : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -160743,19 +160741,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r7, r3] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r1, {r1, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #28 │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #248 @ 0xf8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002be664 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161572,15 +161570,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrsb r4, [r1, r5] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002bedf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161612,15 +161610,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsb r2, [r6, r3] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r4, [r2, #88] @ 0x58 │ │ │ │ + ldr r4, [r1, #92] @ 0x5c │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002bee58 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161657,15 +161655,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrsb r2, [r2, r2] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002beec4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161707,15 +161705,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002bef3c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161760,15 +161758,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r5, r6] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r2, [r1, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002befbc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161816,15 +161814,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r5, r4] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002bf044 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161875,15 +161873,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r4, r2] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002bf0d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -162172,23 +162170,23 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb7e4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r7] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r4, 2bf454 │ │ │ │ + cbnz r4, 2bf462 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #142 @ 0x8e │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bf400 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162434,19 +162432,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #392] @ (2bf834 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ sxtb r2, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8ee │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r2, #7 │ │ │ │ + subs r0, r1, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r3, #2 │ │ │ │ + subs r0, r2, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bf6bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162626,19 +162624,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #24] @ (2bf8b8 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ sub sp, #8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + @ instruction: 0xb6f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r3, r7 │ │ │ │ + adds r2, r2, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bf8b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163012,23 +163010,23 @@ │ │ │ │ nop │ │ │ │ add r5, sp, #296 @ 0x128 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #376] @ (2bfdb4 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + str r6, [r4, #0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ add r4, sp, #928 @ 0x3a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r6, 2bfc90 │ │ │ │ + cbz r6, 2bfc9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + adds r0, r7, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r4, r4 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002bfc50 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -163361,15 +163359,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r4 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + ldrb r6, [r2, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ add r1, sp, #536 @ 0x218 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002bff90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -163565,15 +163563,15 @@ │ │ │ │ nop │ │ │ │ add r7, pc, #952 @ (adr r7, 2c0530 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrh r4, [r3, r2] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ add r7, pc, #568 @ (adr r7, 2c03c0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002c0188 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -163651,15 +163649,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #216 @ (adr r7, 2c0324 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r1 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ add r6, pc, #736 @ (adr r6, 2c053c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002c025c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -163702,15 +163700,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ cmp r6, r1 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002c02d0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -163751,15 +163749,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ tst r2, r3 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r0, [r4, r2] │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002c0344 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -163872,19 +163870,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r6 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - add r2, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r2, #32 │ │ │ │ + asrs r4, r1, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c046c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164141,19 +164139,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #30 │ │ │ │ lsls r7, r7, #1 │ │ │ │ add r2, pc, #216 @ (adr r2, 2c07d0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, sp, #480 @ 0x1e0 │ │ │ │ + add r0, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + lsrs r6, r1, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r1, #22 │ │ │ │ + lsrs r4, r0, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c0704 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164372,19 +164370,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #94 @ 0x5e │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldr r7, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 2c09b0 ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 2c0a90 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r6, r7, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c0958 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -164726,43 +164724,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #170 @ 0xaa │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, pc, #728 @ (adr r2, 2c0fec ) │ │ │ │ + add r2, pc, #952 @ (adr r2, 2c10cc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r6, #4 │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #632 @ (adr r2, 2c0f98 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 2c1078 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r7, #30 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #536 @ (adr r2, 2c0f44 ) │ │ │ │ + add r2, pc, #760 @ (adr r2, 2c1024 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #440 @ (adr r2, 2c0ef0 ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 2c0fd0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r7, #2 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #344 @ (adr r2, 2c0e9c ) │ │ │ │ + add r2, pc, #568 @ (adr r2, 2c0f7c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsrs r6, r0, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c0d4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165031,23 +165029,23 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r4, [pc, #256] @ (2c10f4 ) │ │ │ │ + ldr r4, [pc, #480] @ (2c11d4 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c1004 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -165248,15 +165246,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r2, [pc, #40] @ (2c123c ) │ │ │ │ + ldr r2, [pc, #264] @ (2c131c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002c1214 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -165410,23 +165408,23 @@ │ │ │ │ blx 252cd0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #11 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r5, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + lsls r4, r5, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r3, #3 │ │ │ │ + lsls r4, r2, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c13b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165446,15 +165444,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r7, #8 │ │ │ │ + lsls r2, r6, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c13fc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165493,19 +165491,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c1474 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, r0 │ │ │ │ + movs r6, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r7, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c1478 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165806,39 +165804,39 @@ │ │ │ │ blx 252cd0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r4, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, r6 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmla.i q8, q0, d3[1] │ │ │ │ - movs r6, r3 │ │ │ │ + vrev64.32 q8, │ │ │ │ + lsls r6, r2, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmla.i q8, q3, d3[1] │ │ │ │ - vhadd.u16 q8, q0, │ │ │ │ + vmla.i q8, q7, d7[0] │ │ │ │ vmla.i q0, q4, d3[1] │ │ │ │ + vmla.i q8, q0, d3[1] │ │ │ │ str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.u8 q0, q5, │ │ │ │ - ldc2 0, cr0, [r6, #-284] @ 0xfffffee4 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + vhadd.u8 q8, q1, │ │ │ │ + stc2l 0, cr0, [lr, #-284] @ 0xfffffee4 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [lr], #284 @ 0x11c │ │ │ │ - str r7, [sp, #840] @ 0x348 │ │ │ │ + ldc2 0, cr0, [r6, #-284]! @ 0xfffffee4 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 15, cr0, cr4, cr7, {2} │ │ │ │ - stc2l 0, cr0, [r4], #284 @ 0x11c │ │ │ │ + vhadd.u32 q0, q6, │ │ │ │ + ldc2 0, cr0, [ip, #-284] @ 0xfffffee4 │ │ │ │ │ │ │ │ 002c17dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -165922,16 +165920,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cdp2 0, 9, cr0, cr0, cr7, {2} │ │ │ │ - ldc2l 0, cr0, [sl, #284] @ 0x11c │ │ │ │ + cdp2 0, 12, cr0, cr8, cr7, {2} │ │ │ │ + cdp2 0, 1, cr0, cr2, cr7, {2} │ │ │ │ str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002c18d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -166017,16 +166015,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stc2 0, cr0, [r0, #284]! @ 0x11c │ │ │ │ - stc2l 0, cr0, [r2], #284 @ 0x11c │ │ │ │ + ldc2l 0, cr0, [r8, #284] @ 0x11c │ │ │ │ + ldc2 0, cr0, [sl, #-284] @ 0xfffffee4 │ │ │ │ ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002c19cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -166437,18 +166435,18 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldrh r0, [r3, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [sp, #1016] @ 0x3f8 │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf6180047 │ │ │ │ - str??.w r0, [r2, r7] │ │ │ │ + @ instruction: 0xf6500047 │ │ │ │ + ldrb.w r0, [sl, #71] @ 0x47 │ │ │ │ │ │ │ │ 002c1e70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -166552,21 +166550,21 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldrh r0, [r1, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r4, r7] │ │ │ │ + ldrh.w r0, [ip, r7] │ │ │ │ ldrh r6, [r1, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf4e40047 │ │ │ │ - @ instruction: 0xf74a0047 │ │ │ │ + adds.w r0, ip, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf7820047 │ │ │ │ │ │ │ │ 002c1fa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -166842,15 +166840,15 @@ │ │ │ │ b.n 2c21dc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r1, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf70e0047 │ │ │ │ + @ instruction: 0xf7460047 │ │ │ │ strh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002c22d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -166868,25 +166866,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #516] @ (2c251c ) │ │ │ │ ldr r2, [pc, #520] @ (2c2520 ) │ │ │ │ ldr r1, [pc, #520] @ (2c2524 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2c2528 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -167070,35 +167068,35 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldrh r0, [r2, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, r0 │ │ │ │ + add r2, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ubfx r0, r6, #1, #8 │ │ │ │ + @ instruction: 0xf3fe0047 │ │ │ │ strh r0, [r7, #32] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r6, #18] │ │ │ │ + ldrh r4, [r5, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vmla.i d0, d14, d3[1] │ │ │ │ - @ instruction: 0xf2840047 │ │ │ │ - ldrh r4, [r3, #18] │ │ │ │ + vmla.i d16, d6, d3[1] │ │ │ │ + @ instruction: 0xf2bc0047 │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s q8, q3, │ │ │ │ - movw r0, #71 @ 0x47 │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + vmla.i32 d0, d14, d7[0] │ │ │ │ + @ instruction: 0xf2780047 │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s16 q8, q7, │ │ │ │ - @ instruction: 0xf1fc0047 │ │ │ │ + vmla.i16 d0, d6, d7[0] │ │ │ │ + @ instruction: 0xf2340047 │ │ │ │ │ │ │ │ 002c2554 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -167698,26 +167696,26 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ strh r0, [r5, #26] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1f20047 │ │ │ │ + @ instruction: 0xf22a0047 │ │ │ │ + orns r0, r2, #71 @ 0x47 │ │ │ │ bics.w r0, sl, #71 @ 0x47 │ │ │ │ - and.w r0, r2, #71 @ 0x47 │ │ │ │ - sub.w r0, r0, r7, lsl #1 │ │ │ │ - stmia r7!, {} │ │ │ │ + rsbs r0, r8, r7, lsl #1 │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r4, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strex r0, r0, [r8, #284] @ 0x11c │ │ │ │ - sbc.w r0, lr, r7, lsl #1 │ │ │ │ + stmia.w r0, {r0, r1, r2, r6} │ │ │ │ + sub.w r0, r6, r7, lsl #1 │ │ │ │ │ │ │ │ 002c2c54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r8, r2 │ │ │ │ @@ -167738,24 +167736,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5c71c0 │ │ │ │ + bl 5c71e0 │ │ │ │ ldr r3, [pc, #488] @ (2c2e84 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2c2e88 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #472] @ (2c2e8c ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -167789,15 +167787,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 254868 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2c2d06 │ │ │ │ ldr r1, [pc, #368] @ (2c2e90 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2e2a │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -167888,25 +167886,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2c2ea4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c2d2c │ │ │ │ ldr r1, [pc, #104] @ (2c2ea8 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c2d34 │ │ │ │ ldr r3, [pc, #80] @ (2c2eac ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2c2eb0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -167916,32 +167914,32 @@ │ │ │ │ blx 252cd0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #17] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb200047 │ │ │ │ - cbz r0, 2c2ef8 │ │ │ │ + adcs.w r0, r8, r7, lsl #1 │ │ │ │ + push {r3} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r4, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xeafe0047 │ │ │ │ - add.w r0, r4, r7, lsl #1 │ │ │ │ - @ instruction: 0xeaa20047 │ │ │ │ - bic.w r0, r4, r7, lsl #1 │ │ │ │ - ldrd r0, r0, [sl, #284]! @ 0x11c │ │ │ │ - @ instruction: 0xe8280047 │ │ │ │ + @ instruction: 0xeb360047 │ │ │ │ + @ instruction: 0xeb3c0047 │ │ │ │ + @ instruction: 0xeada0047 │ │ │ │ + orrs.w r0, ip, r7, lsl #1 │ │ │ │ + bics.w r0, r2, r7, lsl #1 │ │ │ │ + strd r0, r0, [r0], #-284 @ 0x11c │ │ │ │ ldrb r4, [r2, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xe99e0047 │ │ │ │ - @ instruction: 0xe9940047 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + ldrd r0, r0, [r6, #284] @ 0x11c │ │ │ │ + strd r0, r0, [ip, #284] @ 0x11c │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2c2ab4 │ │ │ │ + b.n 2c2b24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c2eb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168379,19 +168377,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ asrs r2, r3, #24 │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - @ instruction: 0xffff7bb6 │ │ │ │ + vtbx.8 d23, {d31- │ │ │ │ + b.n 2c35c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c2c68 │ │ │ │ + b.n 2c2cd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c33bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -168728,25 +168726,25 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r2, [r2, #7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r2, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2c3974 │ │ │ │ + b.n 2c39e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c39b4 │ │ │ │ + b.n 2c3a24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2c395c │ │ │ │ + b.n 2c39cc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c39e4 │ │ │ │ + b.n 2c3a54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c3778 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -168883,43 +168881,43 @@ │ │ │ │ nop │ │ │ │ strb r0, [r1, #5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + b.n 2c38fc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c3a38 │ │ │ │ + b.n 2c3aa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 200 @ 0xc8 │ │ │ │ + b.n 2c38e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c39dc │ │ │ │ + b.n 2c3a4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 180 @ 0xb4 │ │ │ │ + svc 236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c3970 │ │ │ │ + b.n 2c39e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r5, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 160 @ 0xa0 │ │ │ │ + svc 216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c3914 │ │ │ │ + b.n 2c3984 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 140 @ 0x8c │ │ │ │ + svc 196 @ 0xc4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2c39b0 │ │ │ │ + blt.n 2c3820 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c3908 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -169101,49 +169099,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r6, #120] @ 0x78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r0, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2c3acc │ │ │ │ + udf #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 2 │ │ │ │ + svc 58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2c3a9c │ │ │ │ + udf #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + svc 16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2c3a7c │ │ │ │ + ble.n 2c3aec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #218 @ 0xda │ │ │ │ + svc 18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2c3a5c │ │ │ │ + ble.n 2c3acc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + svc 40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + strb r4, [r4, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2c3a3c │ │ │ │ + ble.n 2c3aac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 26 │ │ │ │ + svc 82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r1, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2c3a1c │ │ │ │ + ble.n 2c3a8c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 40 @ 0x28 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c3b20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -169263,46 +169261,46 @@ │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2c3cb8 │ │ │ │ + bgt.n 2c3d28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2c3c0c │ │ │ │ + udf #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r5, #19] │ │ │ │ + strb r4, [r4, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2c3c98 │ │ │ │ + bgt.n 2c3d08 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2c3ba4 │ │ │ │ + ble.n 2c3c14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r1, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2c3c78 │ │ │ │ + bgt.n 2c3ce8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2c3c94 │ │ │ │ + ble.n 2c3d04 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c3c9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 70f578 │ │ │ │ + b.w 70f5b0 │ │ │ │ ldmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169336,15 +169334,15 @@ │ │ │ │ beq.n 2c3d0e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6dbda0 │ │ │ │ + bl 6dbdd8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 456dc4 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 456bfc │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -169378,29 +169376,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2c3dd0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2c3dd0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -169435,22 +169433,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 6f7788 │ │ │ │ + bl 6f77c0 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4c94 │ │ │ │ + bl 6e4ccc │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f8e48 │ │ │ │ + bl 6f8e80 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c4118 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -169505,23 +169503,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, fp │ │ │ │ blx 253ac4 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r7 │ │ │ │ blx 255918 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 6e49d8 │ │ │ │ + bl 6e4a10 │ │ │ │ ldr r2, [pc, #780] @ (2c420c ) │ │ │ │ ldr r3, [pc, #756] @ (2c41f8 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -169646,15 +169644,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2c4066 │ │ │ │ ldr r0, [pc, #452] @ (2c4220 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2c407a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -169708,30 +169706,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2c422c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2c3eea │ │ │ │ ldr r3, [pc, #272] @ (2c4230 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2c4234 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2c4238 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c3eea │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 2533a8 │ │ │ │ ldr r3, [pc, #236] @ (2c423c ) │ │ │ │ @@ -169741,28 +169739,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2c4244 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c3eea │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c40c2 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2c40d2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2c40da │ │ │ │ ldr r0, [pc, #196] @ (2c4248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ b.n 2c40da │ │ │ │ ldr r3, [pc, #188] @ (2c424c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2c3f7e │ │ │ │ @@ -169775,15 +169773,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2c4258 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c3eea │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 252cb8 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2c3f9a │ │ │ │ ldr r3, [pc, #140] @ (2c425c ) │ │ │ │ @@ -169795,76 +169793,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2c4264 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c3eea │ │ │ │ mov r3, sl │ │ │ │ b.n 2c40f8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c3aa4 │ │ │ │ + b.n 2c3b14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r0, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2c4214 │ │ │ │ + bgt.n 2c4284 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2c42f8 │ │ │ │ + blt.n 2c4168 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [r2, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r6, r7, #21 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r6, r5, #21 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r2, r2, #20 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r4, r4, #19 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - blt.n 2c4238 │ │ │ │ + blt.n 2c42a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r1, #2] │ │ │ │ + strb r6, [r0, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2c42dc │ │ │ │ + bls.n 2c414c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2c42b4 │ │ │ │ + bls.n 2c4324 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2c4304 │ │ │ │ + bls.n 2c4174 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2c427c │ │ │ │ + bls.n 2c42ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2c4310 │ │ │ │ + bls.n 2c4180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2c4230 │ │ │ │ + bls.n 2c42a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r5, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 2c429c │ │ │ │ + bge.n 2c430c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2c4188 │ │ │ │ + bls.n 2c41f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2c41a8 │ │ │ │ + bhi.n 2c4218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r4, #124] @ 0x7c │ │ │ │ + strb r6, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2c4290 │ │ │ │ + bls.n 2c4300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2c4350 │ │ │ │ + bhi.n 2c41c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002c4268 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -169970,33 +169968,33 @@ │ │ │ │ 002c434c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2c43c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2c43c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -170107,15 +170105,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2c4568 │ │ │ │ + bvc.n 2c43d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r4, sp, #232 @ 0xe8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002c44d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170128,59 +170126,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2c4538 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2c4538 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c4540 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2c45a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2c45a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -170252,15 +170250,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 441014 │ │ │ │ vldr d7, [pc, #64] @ 2c46b0 │ │ │ │ ldr r2, [pc, #72] @ (2c46bc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2c46c0 ) │ │ │ │ @@ -170290,23 +170288,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 1106ba │ │ │ │ add r2, sp, #384 @ 0x180 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bpl.n 2c4794 │ │ │ │ + bpl.n 2c4604 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c46c4 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2c46d8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002c46e0 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2c470c │ │ │ │ cbz r1, 2c46fe │ │ │ │ @@ -170426,19 +170424,19 @@ │ │ │ │ str r0, [r5, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bl 8a822 │ │ │ │ add r1, sp, #376 @ 0x178 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bmi.n 2c4910 │ │ │ │ + bmi.n 2c4780 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 2c4884 │ │ │ │ + bmi.n 2c48f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r6, [r6, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002c4838 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -170548,15 +170546,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c4924 │ │ │ │ ldr r0, [pc, #72] @ (2c4998 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2c4924 │ │ │ │ ldr r3, [pc, #60] @ (2c499c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c48f4 │ │ │ │ @@ -170564,31 +170562,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2c48f4 │ │ │ │ ldr r0, [pc, #40] @ (2c49a0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2c48f4 │ │ │ │ blx 2550f0 │ │ │ │ ldrsh r6, [r7, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2c4984 │ │ │ │ + bcc.n 2c49f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2c48d8 │ │ │ │ + bcs.n 2c4948 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c49a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170636,15 +170634,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2c49d8 │ │ │ │ ldr r0, [pc, #72] @ (2c4a68 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2c49d8 │ │ │ │ ldr r3, [pc, #60] @ (2c4a6c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c49d8 │ │ │ │ @@ -170652,32 +170650,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2c49d8 │ │ │ │ ldr r0, [pc, #40] @ (2c4a70 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2c49d8 │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ ldrsh r2, [r3, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2c4988 │ │ │ │ + bcs.n 2c49f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2c4adc │ │ │ │ + bcs.n 2c4b4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c4a74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170694,15 +170692,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -170796,29 +170794,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2c4bd0 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 252cd0 │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2c4b6c │ │ │ │ + bcs.n 2c4bdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2c4cb0 │ │ │ │ + bne.n 2c4b20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r1, #100] @ 0x64 │ │ │ │ + str r4, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 2c4c8c │ │ │ │ + bne.n 2c4afc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 2c4c70 │ │ │ │ + bne.n 2c4ae0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c4bd4 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002c4bd8 : │ │ │ │ @@ -170884,17 +170882,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - str r6, [r7, #96] @ 0x60 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 2c4c44 │ │ │ │ + bne.n 2c4cb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c4c38 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -170939,15 +170937,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2c4d78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2c4d7c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #244] @ (2c4d80 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2c4cca │ │ │ │ @@ -170997,20 +170995,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c4cb6 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2c4d90 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2c4d94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2c4d68 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -171021,33 +171019,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c4d02 │ │ │ │ b.n 2c4cb6 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 2c4d08 │ │ │ │ + bne.n 2c4d78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2c4d18 │ │ │ │ + bne.n 2c4d88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r6, [r1, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2c4e60 │ │ │ │ + beq.n 2c4cd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2c4df8 │ │ │ │ + beq.n 2c4e68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2c4e94 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -171125,34 +171123,34 @@ │ │ │ │ bpl.n 2c4dc6 │ │ │ │ ldr r0, [pc, #48] @ (2c4ea4 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2c4dc6 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2c4e20 │ │ │ │ nop │ │ │ │ ldrh r6, [r4, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c4eb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ add r2, pc, #760 @ (adr r2, 2c51ac ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -171181,15 +171179,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #760] @ (2c5204 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c50a8 │ │ │ │ @@ -171202,20 +171200,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 45c59c │ │ │ │ ldr r1, [pc, #720] @ (2c5208 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5c5ea4 │ │ │ │ + bl 5c5ec4 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2c4fa6 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #692] @ (2c520c ) │ │ │ │ ldr r3, [pc, #664] @ (2c51f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -171226,27 +171224,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ ldr r3, [pc, #644] @ (2c5210 ) │ │ │ │ ldr r2, [pc, #648] @ (2c5214 ) │ │ │ │ ldr r1, [pc, #648] @ (2c5218 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c4f4e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 444b94 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -171268,15 +171266,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2c5224 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c4f4e │ │ │ │ vldr d7, [pc, #484] @ 2c51e0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2c5228 ) │ │ │ │ @@ -171327,41 +171325,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c4f4e │ │ │ │ ldr r0, [pc, #444] @ (2c523c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2c4f4e │ │ │ │ ldr r3, [pc, #432] @ (2c5240 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2c5244 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2c5248 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c4f4e │ │ │ │ ldr r3, [pc, #416] @ (2c524c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c4f1a │ │ │ │ ldr r3, [pc, #384] @ (2c5238 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2c4f1a │ │ │ │ ldr r0, [pc, #396] @ (2c5250 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2c4f1a │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -171369,30 +171367,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2c51a2 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c51a2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2c51a2 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c51a2 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -171404,15 +171402,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2c525c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c4ff0 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -171427,20 +171425,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2c4fc8 │ │ │ │ ldr r3, [pc, #188] @ (2c5260 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -171448,15 +171446,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2c5268 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c4ff0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2c526c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2c5270 ) │ │ │ │ ldr r1, [pc, #168] @ (2c5274 ) │ │ │ │ add r3, pc │ │ │ │ @@ -171475,77 +171473,77 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #60] @ 0x3c │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #576] @ 0x240 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r6, [r7, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r3, #48] @ 0x30 │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5, {r1, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, pc, #392 @ (adr r1, 2c53b4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r5!, {r1, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r7!, {r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [pc, #1008] @ (2c5628 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6, {r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5, {r1, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #0] @ (2c5250 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r7} │ │ │ │ + ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2c536c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -171554,26 +171552,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2c5374 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #212] @ (2c5378 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2c537c ) │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2c5380 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #200] @ (2c5384 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2c532c │ │ │ │ ldr r3, [pc, #192] @ (2c5388 ) │ │ │ │ @@ -171585,26 +171583,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #160] @ (2c5390 ) │ │ │ │ ldr r1, [pc, #164] @ (2c5394 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2c5398 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -171625,15 +171623,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2c53a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c52c6 │ │ │ │ ldr r0, [pc, #96] @ (2c53a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2c52c6 │ │ │ │ ldr r3, [pc, #92] @ (2c53a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5318 │ │ │ │ ldr r3, [pc, #72] @ (2c53a0 ) │ │ │ │ @@ -171641,46 +171639,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c5318 │ │ │ │ ldr r0, [pc, #76] @ (2c53ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ - str r4, [r3, #0] │ │ │ │ + b.w 713a9c │ │ │ │ + str r4, [r2, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r4, #0] │ │ │ │ + strb r4, [r3, #1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r4, [r3, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r5} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r6} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2c53e0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -171691,19 +171689,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r4, r3] │ │ │ │ + ldrsh r0, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -171855,27 +171853,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c5560 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2c55a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2c5560 │ │ │ │ bl 2c53b0 │ │ │ │ nop │ │ │ │ strh r4, [r2, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2c5ab8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -171957,15 +171955,15 @@ │ │ │ │ bpl.n 2c55dc │ │ │ │ ldr.w r0, [pc, #1072] @ 2c5ac8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2c55dc │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2c5668 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2c5668 │ │ │ │ @@ -172024,15 +172022,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2c5ad4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #1 │ │ │ │ bl 392d48 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2c5668 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -172353,21 +172351,21 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #608] @ (2c5d24 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c5ad8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -172396,15 +172394,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [pc, #764] @ (2c5e24 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 392d48 │ │ │ │ vldr d7, [pc, #724] @ 2c5e08 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2c5e28 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -172666,15 +172664,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c5c08 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2c5e3c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2c5c08 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2c5e40 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2c5e44 ) │ │ │ │ ldr r1, [pc, #80] @ (2c5e48 ) │ │ │ │ add r3, pc │ │ │ │ @@ -172688,45 +172686,45 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #928] @ (2c61b4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r7, #120] @ 0x78 │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #600] @ (2c6080 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r5!, {r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #232] @ (2c5f1c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ittt mi │ │ │ │ - lslmi r7, r0, #1 │ │ │ │ + itte vc │ │ │ │ + lslvc r7, r0, #1 │ │ │ │ │ │ │ │ 002c5e4c : │ │ │ │ - bxmi lr @ unpredictable branch in IT block │ │ │ │ + bxvc lr @ unpredictable branch in IT block │ │ │ │ │ │ │ │ - nopmi │ │ │ │ + nopvs │ │ │ │ │ │ │ │ 002c5e50 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -172749,15 +172747,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2c6720 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c5d48 │ │ │ │ + bl 5c5d68 │ │ │ │ cbnz r0, 2c5ece │ │ │ │ ldr.w r2, [pc, #2180] @ 2c6724 │ │ │ │ ldr.w r3, [pc, #2160] @ 2c6714 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -173544,54 +173542,54 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #360] @ (2c6884 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r3, [pc, #528] @ (2c6930 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #200] @ (2c67f0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r4, r5} │ │ │ │ + stmia r2!, {r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r3, r5} │ │ │ │ + stmia r1!, {r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb700 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r0, 2c6790 │ │ │ │ + cbz r0, 2c679e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {r3, r4, r6} │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + cbnz r0, 2c67ea │ │ │ │ lsls r7, r0, #1 │ │ │ │ - itet al │ │ │ │ - lslal r7, r0, #1 │ │ │ │ - cbnz r0, 2c67dc @ unpredictable > │ │ │ │ - lslal r7, r0, #1 │ │ │ │ tst r4, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002c6774 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173612,35 +173610,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5c71c0 │ │ │ │ + bl 5c71e0 │ │ │ │ cbz r0, 2c6814 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2c6844 ) │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #132] @ (2c6848 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (2c684c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2c6850 ) │ │ │ │ ldr r3, [pc, #72] @ (2c6838 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -173663,39 +173661,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2c685c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2c67ec │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #360 @ 0x168 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r3, [pc, #464] @ (2c6a18 ) │ │ │ │ + ldr r3, [pc, #688] @ (2c6af8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rev r4, r5 │ │ │ │ + rev16 r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r0, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [pc, #104] @ (2c68c0 ) │ │ │ │ + ldr r3, [pc, #328] @ (2c69a0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rev r0, r0 │ │ │ │ + rev r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 2c6898 │ │ │ │ + rev r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c6860 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -173725,19 +173723,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2c6800 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldr r2, [pc, #784] @ (2c6bd0 ) │ │ │ │ + ldr r2, [pc, #1008] @ (2c6cb0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 2c68ec │ │ │ │ + cbnz r2, 2c68fa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 2c68f4 │ │ │ │ + cbnz r4, 2c6902 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c68c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -173765,19 +173763,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bgt.n 2c6998 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldr r2, [pc, #384] @ (2c6aa4 ) │ │ │ │ + ldr r2, [pc, #608] @ (2c6b84 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r6, 2c6936 │ │ │ │ + cbnz r6, 2c6944 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2c693e │ │ │ │ + cbnz r6, 2c694c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c692c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173809,19 +173807,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2c6990 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 253540 │ │ │ │ blt.n 2c6938 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - cbnz r0, 2c699e │ │ │ │ + cbnz r0, 2c69ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2c69a8 │ │ │ │ + cbnz r6, 2c69b6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2c69a4 │ │ │ │ + cbnz r6, 2c69b2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c6994 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173850,30 +173848,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2c6a0c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ bl 2c692c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #24] @ (2c6a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ blt.n 2c6ae8 │ │ │ │ lsls r6, r7, #1 │ │ │ │ blt.n 2c6aa0 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - cbnz r2, 2c6a2a │ │ │ │ + cbnz r2, 2c6a38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 2c6a20 │ │ │ │ + cbnz r4, 2c6a2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c6a14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173886,21 +173884,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (2c6b38 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 5c71c0 │ │ │ │ + bl 5c71e0 │ │ │ │ ldr r1, [pc, #248] @ (2c6b3c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c71c0 │ │ │ │ + bl 5c71e0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2c6ae4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2c6aa8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6b08 │ │ │ │ @@ -173909,47 +173907,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (2c6b48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 2c6acc │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r3, [pc, #200] @ (2c6b4c ) │ │ │ │ ldr r1, [pc, #204] @ (2c6b50 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 5bf07c │ │ │ │ + bl 5bf09c │ │ │ │ ldr r3, [pc, #192] @ (2c6b54 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c040c │ │ │ │ + b.w 5c042c │ │ │ │ cbz r6, 2c6af8 │ │ │ │ ldr r3, [pc, #172] @ (2c6b58 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (2c6b5c ) │ │ │ │ ldr r1, [pc, #172] @ (2c6b60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c6a7c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 2c6b18 │ │ │ │ ldr r3, [pc, #144] @ (2c6b64 ) │ │ │ │ @@ -173967,71 +173965,71 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (2c6b68 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #96] @ (2c6b6c ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r3, [pc, #84] @ (2c6b70 ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (2c6b74 ) │ │ │ │ ldr r0, [pc, #88] @ (2c6b78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bge.n 2c6b04 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + strb r0, [r3, #25] │ │ │ │ lsls r7, r1, #1 │ │ │ │ subs r6, #166 @ 0xa6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r2, 2c6b4a │ │ │ │ + cbnz r2, 2c6b58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r0, #6] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [pc, #48] @ (2c6b74 ) │ │ │ │ + ldr r1, [pc, #272] @ (2c6c54 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ bge.n 2c6a6c │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #760] @ (2c6e54 ) │ │ │ │ + ldr r0, [pc, #984] @ (2c6f34 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r5, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ bge.n 2c6be4 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb8b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #320] @ (2c6cb4 ) │ │ │ │ + ldr r0, [pc, #544] @ (2c6d94 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb766 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -174043,15 +174041,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2c6bc4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c6cac │ │ │ │ cmp r3, #4 │ │ │ │ @@ -174324,31 +174322,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2c6ec4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ ldr r3, [pc, #24] @ (2c6ec8 ) │ │ │ │ ldr r1, [pc, #24] @ (2c6ecc ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (2c6ed0 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2c68c8 │ │ │ │ strh r0, [r4, #26] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bne.n 2c6f38 │ │ │ │ + bne.n 2c6fa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2c6f80 │ │ │ │ + bne.n 2c6df0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -174453,15 +174451,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2c6f74 │ │ │ │ b.n 2c6fbe │ │ │ │ subs r1, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r6 │ │ │ │ + add r8, sp │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r1, #142 @ 0x8e │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r1, #54 @ 0x36 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r1, #22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -174577,25 +174575,25 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ subs r0, #188 @ 0xbc │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2c71a8 │ │ │ │ + cbz r0, 2c71b6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #102 @ 0x66 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r3, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2c7194 │ │ │ │ + cbz r0, 2c71a2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r7, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r4, r6 │ │ │ │ + cbz r4, 2c71a2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -174632,27 +174630,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2c724c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (2c7250 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2c7254 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #92] @ (2c7258 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2c725c ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -174668,38 +174666,38 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #52] @ (2c726c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c07c8 │ │ │ │ - rors r0, r6 │ │ │ │ + b.w 5c07e8 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r1, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #31] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cbz r4, 2c728e │ │ │ │ + cbz r4, 2c729c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r6, [r6, #7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsrs r5, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174707,15 +174705,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2c72a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c72d6 │ │ │ │ @@ -174775,17 +174773,17 @@ │ │ │ │ b.w 423a70 │ │ │ │ ldr r1, [pc, #12] @ (2c7344 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #12] @ (2c7348 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 42128c │ │ │ │ - sub sp, #208 @ 0xd0 │ │ │ │ + sub sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -174893,15 +174891,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2c74c2 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c74d4 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2c7510 │ │ │ │ @@ -175512,17 +175510,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #182 @ 0xb6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r7, #10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #240 @ 0xf0 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r5, #204 @ 0xcc │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2c78fc │ │ │ │ nop │ │ │ │ @@ -175598,15 +175596,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #76] @ (2c7c94 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2128] @ 0x850 │ │ │ │ bl 4231c0 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 4220a8 │ │ │ │ @@ -175614,19 +175612,19 @@ │ │ │ │ ldr.w r1, [r5, #2136] @ 0x858 │ │ │ │ bl 4231c0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 423f5c │ │ │ │ nop │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (2c7d6c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -175712,34 +175710,34 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #64] @ (2c7dd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1800 @ 0x708 │ │ │ │ bl 2c734c │ │ │ │ add.w r1, r4, #1824 @ 0x720 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c734c │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #1848 @ 0x738 │ │ │ │ bl 2c734c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2c7c98 │ │ │ │ nop │ │ │ │ - adds r6, #40 @ 0x28 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #760 @ (adr r6, 2c80c8 ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 2c81a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #232] @ (2c7ed0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -175748,15 +175746,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (2c7ed8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ ldr r0, [pc, #212] @ (2c7edc ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 423ef0 │ │ │ │ @@ -175815,44 +175813,44 @@ │ │ │ │ ldr r2, [pc, #72] @ (2c7eec ) │ │ │ │ ldr r1, [pc, #76] @ (2c7ef0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2c7d78 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + adds r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #384 @ (adr r6, 2c8058 ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 2c8138 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb r4, [r6, #14] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r6, pc, #8 @ (adr r6, 2c7ef0 ) │ │ │ │ + add r6, pc, #232 @ (adr r6, 2c7fd0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #960 @ (adr r5, 2c82ac ) │ │ │ │ + add r6, pc, #160 @ (adr r6, 2c7f8c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cdp2 0, 7, cr0, cr14, cr6, {2} │ │ │ │ - str.w r0, [lr, lr] │ │ │ │ + cdp2 0, 11, cr0, cr6, cr6, {2} │ │ │ │ + strb.w r0, [r6, #78] @ 0x4e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #216] @ (2c7fdc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #216] @ (2c7fe0 ) │ │ │ │ @@ -175944,15 +175942,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2c8038 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2c806a │ │ │ │ cmp r4, #4 │ │ │ │ @@ -176252,21 +176250,21 @@ │ │ │ │ movs r7, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r7, #48 @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r7, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ pli [pc, #-4095] @ 2c7355 │ │ │ │ - add r1, pc, #648 @ (adr r1, 2c85e0 ) │ │ │ │ + add r1, pc, #872 @ (adr r1, 2c86c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr??.w pc, [pc, #4095] @ 2c935b │ │ │ │ - add r1, pc, #360 @ (adr r1, 2c84c8 ) │ │ │ │ + add r1, pc, #584 @ (adr r1, 2c85a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - add r1, pc, #208 @ (adr r1, 2c8438 ) │ │ │ │ + add r1, pc, #432 @ (adr r1, 2c8518 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r6, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r5, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176782,33 +176780,33 @@ │ │ │ │ ldr.w r2, [r2, lr, lsl #2] │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b.n 2c8454 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #54 @ 0x36 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #40 @ 0x28 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ it gt │ │ │ │ lslgt r6, r7, #1 │ │ │ │ - cmp r5, #210 @ 0xd2 │ │ │ │ + cmp r6, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ittt hi │ │ │ │ lslhi r6, r7, #1 │ │ │ │ - cmphi r5, #92 @ 0x5c │ │ │ │ + cmphi r5, #148 @ 0x94 │ │ │ │ lslhi r1, r3, #1 │ │ │ │ bkpt 0x0090 │ │ │ │ lsls r6, r7, #1 │ │ │ │ bkpt 0x0086 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bkpt 0x0012 │ │ │ │ lsls r6, r7, #1 │ │ │ │ pop {r1, r2, r6, r7, pc} │ │ │ │ lsls r6, r7, #1 │ │ │ │ pop {r3, r4, r5, r6, pc} │ │ │ │ lsls r6, r7, #1 │ │ │ │ @@ -178681,29 +178679,29 @@ │ │ │ │ b.n 2c9e60 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2c9f34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ ldr r3, [pc, #24] @ (2c9f38 ) │ │ │ │ ldr r1, [pc, #24] @ (2c9f3c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 2c68c8 │ │ │ │ nop │ │ │ │ strh r4, [r6, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ and.w r1, r1, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n 2c9f64 │ │ │ │ adds r1, #32 │ │ │ │ movs r3, #0 │ │ │ │ @@ -178725,15 +178723,15 @@ │ │ │ │ add.w r3, r1, #19 │ │ │ │ movs r1, #1 │ │ │ │ vmul.f64 d7, d0, d7 │ │ │ │ str.w r1, [r2, r0, lsl #2] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ strd r3, r2, [sp] │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 737a88 │ │ │ │ + bl 737ac0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3] │ │ │ │ add.w r1, r2, #184 @ 0xb8 │ │ │ │ ldr.w r0, [r2, #168] @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -178842,15 +178840,15 @@ │ │ │ │ add.w r1, r1, r5, lsl #1 │ │ │ │ bl 42363c │ │ │ │ cbz r0, 2ca0fa │ │ │ │ asrs r4, r0, #1 │ │ │ │ ldr.w r1, [r7, #180] @ 0xb4 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ add r8, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2ca0d0 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -178888,15 +178886,15 @@ │ │ │ │ b.n 2ca184 │ │ │ │ ldrd r2, r7, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ subs r3, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ str.w r1, [r4, #176] @ 0xb0 │ │ │ │ cbz r5, 2ca188 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca0b4 │ │ │ │ subs r6, r6, r0 │ │ │ │ subs r5, r5, r0 │ │ │ │ @@ -178918,15 +178916,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca0b4 │ │ │ │ cbz r0, 2ca1d6 │ │ │ │ ldrd r3, r1, [r4, #176] @ 0xb0 │ │ │ │ subs r7, r7, r0 │ │ │ │ add r0, r3 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ str.w r1, [r4, #176] @ 0xb0 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2ca1a6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -178964,15 +178962,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r8, r0, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -179055,15 +179053,15 @@ │ │ │ │ add.w r3, fp, #8 │ │ │ │ ldr r4, [r4, #120] @ 0x78 │ │ │ │ mov r1, sl │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ca24c │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ cbz r0, 2ca336 │ │ │ │ bl 2c9d54 │ │ │ │ str.w r6, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ blx 252ff0 │ │ │ │ @@ -179078,40 +179076,40 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ca39c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ca24c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - asrs r4, r6, #19 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r2, r1, #27 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + strh r2, [r7, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r2, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r0, r1, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ str r4, [r6, #64] @ 0x40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r1, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #14 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2ca3f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -179119,38 +179117,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2ca400 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w ip, [pc, #52] @ 2ca404 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ ldr.w lr, [pc, #48] @ 2ca408 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #48] @ (2ca40c ) │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + b.w 5bf4b4 │ │ │ │ + asrs r6, r6, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2ca4c8 │ │ │ │ + bls.n 2ca338 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2ca468 │ │ │ │ + bcc.n 2ca4d8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mrc2 15, 0, pc, cr1, cr15, {7} │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [pc, #568] @ (2ca648 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ str.w r1, [r0, #412] @ 0x19c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -179195,51 +179193,51 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2ca4ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ ldr r3, [pc, #24] @ (2ca4b0 ) │ │ │ │ ldr r1, [pc, #24] @ (2ca4b4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 2c68c8 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #704] @ (2ca770 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r4, [r2, #6] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r1, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #84] @ 2ca520 │ │ │ │ ldr r2, [pc, #84] @ (2ca524 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2ca528 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #72] @ (2ca52c ) │ │ │ │ ldr r1, [pc, #76] @ (2ca530 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #64] @ (2ca534 ) │ │ │ │ ldr.w ip, [pc, #64] @ 2ca538 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (2ca53c ) │ │ │ │ add ip, pc │ │ │ │ @@ -179248,29 +179246,29 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ str.w lr, [r0, #48] @ 0x30 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - asrs r6, r1, #9 │ │ │ │ + asrs r6, r0, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 2ca5c8 │ │ │ │ + bhi.n 2ca438 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2ca568 │ │ │ │ + bcs.n 2ca5d8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r5, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #280] @ (2ca650 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #1016] @ (2ca938 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -179281,15 +179279,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2ca5b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #48] @ 2ca5a0 │ │ │ │ ldr r2, [pc, #64] @ (2ca5b4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -179306,19 +179304,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #0] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r0, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #808] @ (2ca8e0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -179328,15 +179326,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #104] @ (2ca63c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ movt r2, #34952 @ 0x8888 │ │ │ │ strd ip, r3, [r0, #292] @ 0x124 │ │ │ │ movw r1, #34952 @ 0x8888 │ │ │ │ movt r1, #32896 @ 0x8080 │ │ │ │ @@ -179354,19 +179352,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r1, #5 │ │ │ │ + asrs r6, r0, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r2, #30] │ │ │ │ + ldrb r2, [r1, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -179389,27 +179387,27 @@ │ │ │ │ adds r1, #20 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ adds r7, #20 │ │ │ │ ldr.w r0, [r6, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #232] @ (2ca788 ) │ │ │ │ ldr r2, [pc, #236] @ (2ca78c ) │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [pc, #232] @ (2ca790 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov fp, r7 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov sl, r0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r1, r9, r4 │ │ │ │ mov r2, fp │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ @@ -179447,15 +179445,15 @@ │ │ │ │ bl 42363c │ │ │ │ asrs r3, r0, #1 │ │ │ │ add r8, r3 │ │ │ │ cbz r3, 2ca734 │ │ │ │ adds r0, r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ subs r5, r5, r3 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ mov r4, r1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2ca6be │ │ │ │ ldr r2, [pc, #92] @ (2ca794 ) │ │ │ │ add.w r1, sp, #12288 @ 0x3000 │ │ │ │ ldr r3, [pc, #72] @ (2ca784 ) │ │ │ │ adds r1, #20 │ │ │ │ @@ -179483,19 +179481,19 @@ │ │ │ │ add.w lr, sp, #24 │ │ │ │ b.n 2ca710 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsls r6, r4, #9 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r1, #28] │ │ │ │ + ldrb r2, [r0, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r2, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r2, r3, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -179542,15 +179540,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 2ca640 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr.w r3, [r4, #428] @ 0x1ac │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r4, #412] @ 0x19c │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -179575,15 +179573,15 @@ │ │ │ │ orrs r0, r1 │ │ │ │ str.w r7, [r4, #416] @ 0x1a0 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r0, [r4, #300] @ 0x12c │ │ │ │ strb.w r3, [r4, #380] @ 0x17c │ │ │ │ ldr.w r0, [r4, #288] @ 0x120 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2ca7fa │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -179596,25 +179594,25 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #72] @ 2ca90c │ │ │ │ ldr r2, [pc, #72] @ (2ca910 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #72] @ (2ca914 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #424] @ 0x1a8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -179624,19 +179622,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r6, #19] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #456] @ (2caaf4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -179652,23 +179650,23 @@ │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r8, r8, [r6, #4] │ │ │ │ str.w r8, [r6, #12] │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #416] @ (2cab00 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r1, [pc, #416] @ (2cab04 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ and.w r2, r5, #1 │ │ │ │ ubfx r3, r5, #1, #3 │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ add.w r7, r7, r3, lsl #2 │ │ │ │ ldr.w r3, [r7, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -179804,39 +179802,39 @@ │ │ │ │ negs r2, r3 │ │ │ │ adcs r2, r3 │ │ │ │ b.n 2ca9ce │ │ │ │ nop │ │ │ │ vshr.u32 q0, q8, #26 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r4, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfa39ffff │ │ │ │ - ldrb r0, [r2, #14] │ │ │ │ + ldrb r0, [r1, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 0, 6, r0, cr10, cr0, {3} │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r3, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r7, #17 │ │ │ │ + lsrs r2, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r4, #17 │ │ │ │ + lsrs r2, r3, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + ldrb r6, [r3, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r7, #11] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r1, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r2, [r0, #408] @ 0x198 │ │ │ │ cbz r2, 2cab42 │ │ │ │ ldrb.w r2, [r0, #365] @ 0x16d │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 2cab50 │ │ │ │ movs r0, #0 │ │ │ │ @@ -179935,15 +179933,15 @@ │ │ │ │ tst.w r3, #24 │ │ │ │ itt ne │ │ │ │ movne r3, #1 │ │ │ │ strne.w r3, [r5, #420] @ 0x1a4 │ │ │ │ b.n 2caba8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ b.n 2cabdc │ │ │ │ add ip, r5 │ │ │ │ strb.w r4, [ip, #356] @ 0x164 │ │ │ │ b.n 2cabb0 │ │ │ │ ldr r1, [pc, #336] @ (2cadb8 ) │ │ │ │ mov r3, ip │ │ │ │ @@ -180021,25 +180019,25 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 42128c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cabb0 │ │ │ │ ldr.w r0, [r5, #400] @ 0x190 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #148] @ (2cadd8 ) │ │ │ │ ldr r2, [pc, #152] @ (2caddc ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #144] @ (2cade0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r5, #392] @ 0x188 │ │ │ │ ldr.w r0, [r5, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #424] @ 0x1a8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -180060,52 +180058,52 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cadec ) │ │ │ │ ldr r0, [pc, #96] @ (2cadf0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 42128c │ │ │ │ b.n 2cac80 │ │ │ │ ldr.w r0, [r5, #288] @ 0x120 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #300] @ 0x12c │ │ │ │ b.n 2cad04 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r7, #9] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r3, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r3, #7 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r4, #1] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + ldrb r4, [r6, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r2, #5] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r5, #31] │ │ │ │ + ldrb r0, [r4, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #276] @ 2caf1c │ │ │ │ sub sp, #20 │ │ │ │ @@ -180119,26 +180117,26 @@ │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ addw r3, r5, #1132 @ 0x46c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r6, pc │ │ │ │ mov fp, r0 │ │ │ │ bl 338d24 │ │ │ │ add.w r3, r5, #16 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ bl 338a10 │ │ │ │ str.w r0, [r4, #400] @ 0x190 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2caeee │ │ │ │ @@ -180152,21 +180150,21 @@ │ │ │ │ bhi.n 2caebc │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r9 │ │ │ │ bl 338828 │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ adds r5, #24 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #164] @ (2caf30 ) │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #156] @ (2caf34 ) │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ blx r5 │ │ │ │ @@ -180181,15 +180179,15 @@ │ │ │ │ ldr r4, [pc, #116] @ (2caf38 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -180197,40 +180195,40 @@ │ │ │ │ ldr r2, [pc, #76] @ (2caf3c ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, #29] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + strb r4, [r6, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr??.w pc, [r5, #4095] @ 0xfff │ │ │ │ - ldrb r6, [r3, #4] │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ ldr.w r1, [r0, #2024] @ 0x7e8 │ │ │ │ ldr r0, [pc, #36] @ (2caf70 ) │ │ │ │ ubfx r1, r1, #12, #2 │ │ │ │ add r0, pc │ │ │ │ @@ -180241,37 +180239,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #17 │ │ │ │ + lsrs r4, r2, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2026] @ 0x7ea │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -180281,31 +180279,31 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2caffc ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ ldr r3, [pc, #24] @ (2cb000 ) │ │ │ │ ldr r1, [pc, #24] @ (2cb004 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (2cb008 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2c68c8 │ │ │ │ mvns r0, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r6, #1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r7, #1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r1, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -180508,15 +180506,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2cb134 │ │ │ │ ldr r0, [pc, #136] @ (2cb2c4 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2cb134 │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2cb0de │ │ │ │ ldr r2, [pc, #108] @ (2cb2c8 ) │ │ │ │ @@ -180541,42 +180539,42 @@ │ │ │ │ nop │ │ │ │ strh.w r0, [r6, r0, lsl #3] │ │ │ │ ldrb.w r0, [ip, r0, lsl #3] │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r6, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r2, #8 │ │ │ │ + movs r2, #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #27] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r5, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf72e0070 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r1, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r1, #25] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r0, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -180713,15 +180711,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2cb3b8 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2cb574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2cb3b8 │ │ │ │ add.w r4, r0, #1992 @ 0x7c8 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2cb568 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -180788,15 +180786,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2cb570 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cb472 │ │ │ │ ldr r0, [pc, #96] @ (2cb57c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2cb474 │ │ │ │ ldr r1, [pc, #84] @ (2cb580 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -180810,35 +180808,35 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2cb584 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2cb3b8 │ │ │ │ nop │ │ │ │ sbc.w r0, r6, #15728640 @ 0xf00000 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #18] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #16] │ │ │ │ + strb r4, [r0, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 2cb630 │ │ │ │ sub sp, #24 │ │ │ │ @@ -180848,15 +180846,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #140] @ (2cb63c ) │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 423ef0 │ │ │ │ @@ -180896,21 +180894,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cb00c │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r4, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r7, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r2, #10] │ │ │ │ + strb r4, [r1, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r5, #234 @ 0xea │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180921,26 +180919,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cb6e8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #124] @ (2cb6ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2cb6f0 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (2cb6f4 ) │ │ │ │ ldr r3, [pc, #108] @ (2cb6f8 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -180958,38 +180956,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #56] @ (2cb708 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + b.w 5bf4b4 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r2, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ lsls r5, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #36 @ 0x24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r6, [r6, #5] │ │ │ │ + strb r6, [r5, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #120 @ 0x78 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181244,15 +181242,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2cb992 │ │ │ │ ldr r0, [pc, #124] @ (2cba58 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2cb992 │ │ │ │ ldr r1, [pc, #108] @ (2cba5c ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -181271,40 +181269,40 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #64] @ (2cba60 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2cb8b8 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2cb852 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sub.w r0, lr, #112 @ 0x70 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf19e0070 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ands.w r0, r6, #112 @ 0x70 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + strb r0, [r5, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2cbb78 │ │ │ │ sub sp, #24 │ │ │ │ @@ -181435,23 +181433,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2cbbe8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2cb00c │ │ │ │ nop │ │ │ │ - vshr.u32 q8, q4, #22 │ │ │ │ - ldr r4, [r1, #88] @ 0x58 │ │ │ │ + movs r2, r4 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r4, #68] @ 0x44 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 2cbc4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -181459,15 +181458,15 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #76] @ (2cbc54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2012] @ 0x7dc │ │ │ │ bl 4220a8 │ │ │ │ ldr.w r1, [r5, #2016] @ 0x7e0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 4220a8 │ │ │ │ @@ -181475,18 +181474,18 @@ │ │ │ │ ldr.w r1, [r5, #2020] @ 0x7e4 │ │ │ │ bl 4231c0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 423f5c │ │ │ │ nop │ │ │ │ - vshr.u32 q0, q4, #26 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + vshr.u16 q8, q4, #2 │ │ │ │ + ldr r0, [r0, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2cbf48 ) │ │ │ │ @@ -181621,15 +181620,15 @@ │ │ │ │ bpl.n 2cbd0e │ │ │ │ ldr r0, [pc, #436] @ (2cbf58 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -181767,72 +181766,72 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2cbd0e │ │ │ │ ldr r0, [pc, #56] @ (2cbf68 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2cbe74 │ │ │ │ b.n 2cbee6 │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r4], #-448 @ 0xfffffe40 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r2, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + ldr r4, [r3, #68] @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2cbf98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ ldr r3, [pc, #24] @ (2cbf9c ) │ │ │ │ ldr r1, [pc, #24] @ (2cbfa0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 2c68c8 │ │ │ │ nop │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2cbffc │ │ │ │ ldr r2, [pc, #68] @ (2cc000 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2cc004 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #56] @ (2cc008 ) │ │ │ │ ldr r3, [pc, #60] @ (2cc00c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2cc010 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -181843,25 +181842,25 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #5 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ - stc2 0, cr0, [sl], #-352 @ 0xfffffea0 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + b.w 5bf4b4 │ │ │ │ + stc2l 0, cr0, [r2], #-352 @ 0xfffffea0 │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb76a │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ movs r2, #1 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ b.w 2cc570 │ │ │ │ mov r3, r2 │ │ │ │ @@ -181889,15 +181888,15 @@ │ │ │ │ bl 42363c │ │ │ │ cbz r0, 2cc08c │ │ │ │ ldr.w r7, [r8, #164] @ 0xa4 │ │ │ │ ldr.w r1, [r9, #208] @ 0xd0 │ │ │ │ asr.w r4, r0, r7 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ add sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2cc054 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181944,15 +181943,15 @@ │ │ │ │ cbnz r6, 2cc12c │ │ │ │ str.w r6, [r5, #160] @ 0xa0 │ │ │ │ movw r0, #16960 @ 0x4240 │ │ │ │ movt r0, #15 │ │ │ │ ldr.w r2, [r5, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ smull r0, r1, r7, r0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2cd1b4 │ │ │ │ ldr.w r3, [r5, #172] @ 0xac │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r5, #148] @ 0x94 │ │ │ │ @@ -181989,30 +181988,30 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r7, [pc, #444] @ (2cc350 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 338d24 │ │ │ │ ldr r2, [pc, #436] @ (2cc354 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r6, #28 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w fp, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r9, r0, #132 @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ @@ -182090,21 +182089,21 @@ │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ add r1, r4 │ │ │ │ and.w r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r7, [sp] │ │ │ │ bl 338b18 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #164] @ (2cc364 ) │ │ │ │ mov r2, sl │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #156] @ (2cc368 ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ blx r5 │ │ │ │ @@ -182125,52 +182124,52 @@ │ │ │ │ b.n 2cc1da │ │ │ │ ldr r4, [pc, #100] @ (2cc36c ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2cc1da │ │ │ │ ldr r4, [pc, #84] @ (2cc370 ) │ │ │ │ mov r0, r9 │ │ │ │ bl 423f5c │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2cc1da │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ b.n 2cc220 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa6c0058 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + @ instruction: 0xfaa40058 │ │ │ │ + str r2, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2cc150 │ │ │ │ lsls r0, r6, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r2, [r1, #48] @ 0x30 │ │ │ │ + str r2, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r7, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ + ldr r2, [r0, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ sub.w sp, sp, #4128 @ 0x1020 │ │ │ │ @@ -182190,25 +182189,25 @@ │ │ │ │ adds r1, #28 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #192] @ (2cc484 ) │ │ │ │ ldr r2, [pc, #192] @ (2cc488 ) │ │ │ │ ldr r1, [pc, #196] @ (2cc48c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [fp, #116] @ 0x74 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ cbz r4, 2cc432 │ │ │ │ add.w sl, fp, #104 @ 0x68 │ │ │ │ @@ -182266,18 +182265,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ b.n 2cbf04 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r0, r8, lsl #1] │ │ │ │ - str r0, [r5, #28] │ │ │ │ + ldr.w r0, [r8, r8, lsl #1] │ │ │ │ + str r0, [r4, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2cbdac │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002cc494 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -182286,15 +182285,15 @@ │ │ │ │ ldr r4, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add r3, r2 │ │ │ │ str.w r3, [r4, #168] @ 0xa8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -182311,15 +182310,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r1, #0 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -182332,37 +182331,37 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #12 │ │ │ │ add.w r4, r5, #1048576 @ 0x100000 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #40] @ (2cc564 ) │ │ │ │ ldr r2, [pc, #40] @ (2cc568 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2cc56c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - subw r0, r8, #2136 @ 0x858 │ │ │ │ - str r4, [r5, #4] │ │ │ │ + @ instruction: 0xf6e00058 │ │ │ │ + str r4, [r4, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r0, #8] │ │ │ │ + str r2, [r7, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002cc570 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -183201,35 +183200,35 @@ │ │ │ │ ldrb.w r9, [r8, #319] @ 0x13f │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldrh.w r3, [sl, #-12] │ │ │ │ and.w r9, r9, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ orr.w r5, r5, r3, lsl #16 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ add.w r1, r9, #1 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldrh.w r3, [sl, #-20] │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r2, #22050 @ 0x5622 │ │ │ │ and.w r0, r3, #16128 @ 0x3f00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsrs r3, r3, #14 │ │ │ │ ldrh.w r6, [sl, #-14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ asrs r0, r3 │ │ │ │ smulbb r0, r0, r2 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ movs r3, #14 │ │ │ │ add.w r1, r9, #1 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ tst.w r7, #16384 @ 0x4000 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ittt ne │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ negne r3, r3 │ │ │ │ strne r3, [sp, #12] │ │ │ │ @@ -183464,15 +183463,15 @@ │ │ │ │ movw r1, #65456 @ 0xffb0 │ │ │ │ add r0, r3 │ │ │ │ mov.w r3, #20480 @ 0x5000 │ │ │ │ mov r6, r0 │ │ │ │ smlabb r2, r2, r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ str r1, [r5, #16] │ │ │ │ cmp r6, r2 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ bcc.w 2cd320 │ │ │ │ lsls r1, r3, #25 │ │ │ │ ittt pl │ │ │ │ @@ -183500,15 +183499,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ smlabb r6, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r3, r6 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc.n 2cd2f8 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ lsls r7, r3, #26 │ │ │ │ @@ -183599,38 +183598,38 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2cd3a0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ ldr r2, [pc, #20] @ (2cd3a4 ) │ │ │ │ ldr r1, [pc, #24] @ (2cd3a8 ) │ │ │ │ ldr r0, [pc, #24] @ (2cd3ac ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2c6860 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldr r6, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2cd430 ) │ │ │ │ @@ -183638,58 +183637,58 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2cd438 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #100] @ (2cd43c ) │ │ │ │ ldr r1, [pc, #100] @ (2cd440 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #84] @ (2cd444 ) │ │ │ │ ldr r3, [pc, #88] @ (2cd448 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2cd44c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #60] @ (2cd450 ) │ │ │ │ ldr r1, [pc, #60] @ (2cd454 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - strd r0, r0, [r4], #-352 @ 0x160 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + ldmia.w ip, {r3, r4, r6} │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #168 @ (adr r3, 2cd4e4 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 2cd5c4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #424] @ (2cd5e8 ) │ │ │ │ + ldr r3, [pc, #648] @ (2cd6c8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cdp 0, 15, cr0, cr6, cr6, {2} │ │ │ │ + vhadd.s32 q0, q7, q3 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #212 @ 0xd4 │ │ │ │ @@ -183833,59 +183832,59 @@ │ │ │ │ b.n 2cd522 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2cd50a │ │ │ │ bmi.n 2cd68c │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (2cd698 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r0, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r6, r1] │ │ │ │ + ldrsb r0, [r5, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2cd3f0 │ │ │ │ + b.n 2cd460 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r1, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2cd388 │ │ │ │ + b.n 2cd3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r2, r0] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r0, r0] │ │ │ │ + ldrsb r6, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #352] @ 0x160 │ │ │ │ + ldr r0, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2cd304 │ │ │ │ + b.n 2cd374 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2cd458 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -183910,20 +183909,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2cd6e6 │ │ │ │ @@ -183945,15 +183944,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2cd7da │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2cd6e2 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cd80e │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2cd844 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -184004,22 +184003,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #208] @ (2cd860 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r2, [pc, #192] @ (2cd864 ) │ │ │ │ ldr r3, [pc, #196] @ (2cd868 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2cd86c ) │ │ │ │ @@ -184041,18 +184040,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2cd6d4 │ │ │ │ ldr r1, [pc, #136] @ (2cd870 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 2cd7b0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2cd874 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -184068,51 +184067,51 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ bcs.n 2cd734 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r4] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2cd3cc │ │ │ │ + b.n 2cd43c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r6, r3, #3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r6, [r7, r4] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2cd1bc │ │ │ │ + b.n 2cd22c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 2cdaec ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 2cdbcc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r2, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2cd8b8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r6, r6] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2cd0a4 │ │ │ │ + b.n 2cd114 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r6, r5] │ │ │ │ + strh r6, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2cd458 │ │ │ │ nop │ │ │ │ b.n 2cd458 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -184133,23 +184132,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2cd8e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c0340 │ │ │ │ - b.n 2cdfbc │ │ │ │ + b.w 5c0360 │ │ │ │ + b.n 2ce02c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 2cda68 ) │ │ │ │ + add r4, pc, #616 @ (adr r4, 2cdb48 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cd91c │ │ │ │ sub sp, #12 │ │ │ │ @@ -184157,24 +184156,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2cd924 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 38f2ec │ │ │ │ nop │ │ │ │ - b.n 2cdf7c │ │ │ │ + b.n 2cdfec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r0, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r4, r2] │ │ │ │ + strh r2, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -184328,15 +184327,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 25503c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2cda58 │ │ │ │ ldr r0, [pc, #160] @ (2cdb78 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2cda4e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -184377,37 +184376,37 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, r6, #0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #224] @ (2cdc40 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r1, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + strh r2, [r1, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + str r4, [r6, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r6, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r1, r6] │ │ │ │ + str r4, [r0, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2cdd58 │ │ │ │ + b.n 2cddc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r5, r6] │ │ │ │ + str r2, [r4, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #100] @ (2cdc04 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -184422,53 +184421,53 @@ │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2cdc14 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (2cdc18 ) │ │ │ │ add r0, pc │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #68] @ (2cdc1c ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5bf07c │ │ │ │ + bl 5bf09c │ │ │ │ ldr r3, [pc, #60] @ (2cdc20 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r4, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldmia r5, {r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2cdcfc │ │ │ │ + b.n 2cdd6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #400 @ (adr r1, 2cdda4 ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 2cde84 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184656,29 +184655,29 @@ │ │ │ │ b.n 2cdcac │ │ │ │ ldmia r4, {r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, r7, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r2, [pc, #224] @ (2cdf10 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #576] @ (2ce074 ) │ │ │ │ + ldr r6, [pc, #800] @ (2ce154 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #1000] @ (2ce220 ) │ │ │ │ + str r2, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #48] @ (2cde6c ) │ │ │ │ + ldr r6, [pc, #272] @ (2cdf4c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ (2cdea8 ) │ │ │ │ + ldr r7, [pc, #328] @ (2cdf88 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #864] @ (2ce1a4 ) │ │ │ │ + ldr r6, [pc, #64] @ (2cde84 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #720] @ (2ce118 ) │ │ │ │ + ldr r6, [pc, #944] @ (2ce1f8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #584] @ (2ce094 ) │ │ │ │ + ldr r5, [pc, #808] @ (2ce174 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #656] @ (2ce0e0 ) │ │ │ │ + ldr r6, [pc, #880] @ (2ce1c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2cdeec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -184686,15 +184685,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2cdef4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #124] @ (2cdef8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2cde90 │ │ │ │ @@ -184702,15 +184701,15 @@ │ │ │ │ cbz r2, 2cde90 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2cde84 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2cdede │ │ │ │ ldr r6, [pc, #80] @ (2cdefc ) │ │ │ │ ldr.w r8, [pc, #80] @ 2cdf00 │ │ │ │ ldr r7, [pc, #80] @ (2cdf04 ) │ │ │ │ @@ -184719,57 +184718,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cdeba │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2cd458 │ │ │ │ nop │ │ │ │ - ble.n 2cde74 │ │ │ │ + ble.n 2cdee4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #136] @ (2cdf7c ) │ │ │ │ + ldr r5, [pc, #360] @ (2ce05c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #216] @ (2cdfd0 ) │ │ │ │ + ldr r5, [pc, #440] @ (2ce0b0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r2, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ble.n 2cdff4 │ │ │ │ + ble.n 2cde64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #480] @ (2ce0e4 ) │ │ │ │ + ldr r6, [pc, #704] @ (2ce1c4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #560] @ (2ce138 ) │ │ │ │ + ldr r6, [pc, #784] @ (2ce218 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2cdf5c │ │ │ │ ldr r2, [pc, #64] @ (2cdf60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2cdf64 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #52] @ (2cdf68 ) │ │ │ │ ldr r3, [pc, #56] @ (2cdf6c ) │ │ │ │ ldr r1, [pc, #56] @ (2cdf70 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -184779,28 +184778,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ - ble.n 2cdf74 │ │ │ │ + b.w 5bf4b4 │ │ │ │ + ble.n 2cdfe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #0] │ │ │ │ + ldr r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #144] @ (2ce008 ) │ │ │ │ + ldr r5, [pc, #368] @ (2ce0e8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2cdfe4 ) │ │ │ │ @@ -184808,25 +184807,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2cdfec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #80] @ (2cdff0 ) │ │ │ │ ldr r1, [pc, #80] @ (2cdff4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2cdff8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -184837,25 +184836,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bgt.n 2cdf20 │ │ │ │ + bgt.n 2cdf90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ce658 │ │ │ │ + b.n 2ce6c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #560] @ (2ce22c ) │ │ │ │ + ldr r5, [pc, #784] @ (2ce30c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2ce068 ) │ │ │ │ @@ -184863,25 +184862,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2ce070 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #80] @ (2ce074 ) │ │ │ │ ldr r1, [pc, #80] @ (2ce078 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2ce07c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -184892,25 +184891,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bgt.n 2ce09c │ │ │ │ + bgt.n 2ce10c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ce5d4 │ │ │ │ + b.n 2ce644 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #176] @ (2ce130 ) │ │ │ │ + ldr r5, [pc, #400] @ (2ce210 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -185065,17 +185064,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #648] @ (2ce4a8 ) │ │ │ │ + ldr r2, [pc, #872] @ (2ce588 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #680] @ (2ce4cc ) │ │ │ │ + ldr r4, [pc, #904] @ (2ce5ac ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (2ce308 ) │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2} │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -185128,19 +185127,19 @@ │ │ │ │ blx 25503c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ce246 │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (2ce394 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #1016] @ (2ce6b0 ) │ │ │ │ + ldr r1, [pc, #216] @ (2ce390 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2ce1dc │ │ │ │ + bls.n 2ce24c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r5, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ce346 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185157,23 +185156,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2ce35c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2ce32a │ │ │ │ @@ -185191,19 +185190,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - bls.n 2ce3f4 │ │ │ │ + bls.n 2ce264 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #288] @ (2ce47c ) │ │ │ │ + ldr r2, [pc, #512] @ (2ce55c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #320] @ (2ce4a0 ) │ │ │ │ + ldr r2, [pc, #544] @ (2ce580 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2ce494 ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -185317,25 +185316,25 @@ │ │ │ │ blx 25503c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ce3ee │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (2ce57c ) │ │ │ │ movs r0, r0 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47aa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #520] @ (2ce6ac ) │ │ │ │ + ldr r1, [pc, #744] @ (2ce78c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bx r8 │ │ │ │ + bx pc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #584] @ (2ce6f4 ) │ │ │ │ + ldr r1, [pc, #808] @ (2ce7d4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bx r3 │ │ │ │ + bx sl │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #232] @ (2ce59c ) │ │ │ │ + ldr r1, [pc, #456] @ (2ce67c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2ce518 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -185344,22 +185343,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2ce502 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -185367,19 +185366,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bvc.n 2ce5e0 │ │ │ │ + bvc.n 2ce450 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #384] @ (2ce6a0 ) │ │ │ │ + ldr r0, [pc, #608] @ (2ce780 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #456] @ (2ce6ec ) │ │ │ │ + ldr r0, [pc, #680] @ (2ce7cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -185408,15 +185407,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2ce814 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2ce588 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -185655,33 +185654,33 @@ │ │ │ │ b.n 2ce748 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bxns r4 │ │ │ │ + bxns fp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blxns r9 │ │ │ │ + ldr r0, [pc, #16] @ (2ce820 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2ce7a8 │ │ │ │ + bvc.n 2ce818 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmia r3!, {r3, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmia r3!, {r2, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r8, r5 │ │ │ │ + cmp r8, ip │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #80] @ (2ce874 ) │ │ │ │ + ldr r0, [pc, #304] @ (2ce954 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (2ce908 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r6 │ │ │ │ + add r2, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - nop @ (mov r8, r8) │ │ │ │ + mov r8, pc │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2ce8e0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -185693,33 +185692,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #136] @ (2ce8ec ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -185738,37 +185737,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2ce8f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bcc.n 2ce8ac │ │ │ │ + bmi.n 2ce91c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sl, fp │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, r3 │ │ │ │ + add r0, sl │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sl, fp │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2ce9d8 │ │ │ │ + bcc.n 2ce848 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, lr │ │ │ │ + cmp ip, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmn r0, r2 │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -185791,15 +185790,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2ceb2c │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2ceae4 │ │ │ │ @@ -186078,59 +186077,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2cd458 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2ceca0 │ │ │ │ + bcc.n 2ced10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - muls r2, r2 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ itee lt │ │ │ │ lsllt r0, r6, #1 │ │ │ │ addge r0, r1 │ │ │ │ movge r0, r0 │ │ │ │ ite ge │ │ │ │ lslge r0, r6, #1 │ │ │ │ - mvnlt r4, r5 │ │ │ │ + addlt r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (2ced74 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3 │ │ │ │ + adcs r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2cebdc │ │ │ │ + bne.n 2cec4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, r9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bkpt 0x001c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r2 │ │ │ │ + lsrs r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r4, r6, r7, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - muls r4, r2 │ │ │ │ + bics r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ands r0, r6 │ │ │ │ + eors r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmn r6, r2 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + ands r2, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2cedb4 │ │ │ │ + beq.n 2cec24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orrs r6, r6 │ │ │ │ + muls r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + subs r7, #172 @ 0xac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2cecd4 │ │ │ │ + beq.n 2ced44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmn r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r2, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -186156,26 +186155,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2ced5a │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2ced16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -186225,33 +186224,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2cedf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2ced92 │ │ │ │ nop │ │ │ │ cbnz r4, 2cee4a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ands r2, r4 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ands r4, r6 │ │ │ │ + eors r4, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (2ceec0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #6 │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs r0, r5 │ │ │ │ + rors r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r6, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r3, r5, r6} │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adcs r6, r0 │ │ │ │ + adcs r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2cf028 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -186452,47 +186451,47 @@ │ │ │ │ nop │ │ │ │ revsh r0, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ revsh r0, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r2, [pc, #224] @ (2cf11c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #186 @ 0xba │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + asrs r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cbnz r4, 2cf076 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + ands r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #236 @ 0xec │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + ands r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #132 @ 0x84 │ │ │ │ + subs r3, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4, {r1, r3, r4} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #106 @ 0x6a │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2cf08a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -186539,27 +186538,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2cf11c ) │ │ │ │ add r2, pc │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002cf120 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186578,15 +186577,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2cf176 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2cf14a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -186596,19 +186595,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r4, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002cf194 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -186622,29 +186621,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2cf1e0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #180 @ 0xb4 │ │ │ │ + subs r2, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002cf1e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186660,31 +186659,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r3, r5} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #98 @ 0x62 │ │ │ │ + subs r2, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #32 │ │ │ │ + subs r3, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2cf24c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1589] @ 0x635 │ │ │ │ @@ -186693,22 +186692,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2cf284 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ lsls r0, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2cf324 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -186835,21 +186834,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr.w ip, [pc, #96] @ 2cf44c │ │ │ │ add ip, pc │ │ │ │ b.n 2cf3ac │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr.w ip, [pc, #80] @ 2cf450 │ │ │ │ add ip, pc │ │ │ │ b.n 2cf378 │ │ │ │ ldr r2, [pc, #76] @ (2cf454 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -186866,15 +186865,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2cf460 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2cf36a │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r7, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -186886,15 +186885,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #248 @ 0xf8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - rors r2, r1 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187035,15 +187034,15 @@ │ │ │ │ b.n 2cf5b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2cf690 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -187060,15 +187059,15 @@ │ │ │ │ bpl.n 2cf5d2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2cf69c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #72] @ (2cf6a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cf5bc │ │ │ │ ldr r3, [pc, #52] @ (2cf698 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -187076,34 +187075,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cf5bc │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2cf6a4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2cf5bc │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2cf5b2 │ │ │ │ nop │ │ │ │ cbz r0, 2cf704 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #222 @ 0xde │ │ │ │ + ands r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + ands r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2cf724 ) │ │ │ │ @@ -187111,61 +187110,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2cf72c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #96] @ (2cf730 ) │ │ │ │ ldr r1, [pc, #96] @ (2cf734 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #80] @ (2cf738 ) │ │ │ │ ldr r2, [pc, #84] @ (2cf73c ) │ │ │ │ ldr r3, [pc, #84] @ (2cf740 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2cf744 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #60] @ (2cf748 ) │ │ │ │ ldr r1, [pc, #64] @ (2cf74c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r4, #50] @ 0x32 │ │ │ │ + strh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #164 @ 0xa4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r7, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187259,27 +187258,27 @@ │ │ │ │ bne.n 2cf8ae │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1589] @ 0x635 │ │ │ │ cbz r2, 2cf86a │ │ │ │ cbz r3, 2cf896 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2cf8d8 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 71e184 │ │ │ │ + bl 71e1bc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2cf87c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 423a70 │ │ │ │ @@ -187291,15 +187290,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cf87c │ │ │ │ b.n 2cf872 │ │ │ │ ldr r1, [pc, #56] @ (2cf8e8 ) │ │ │ │ @@ -187313,28 +187312,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cf828 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2cf8f0 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2cf828 │ │ │ │ nop │ │ │ │ ... │ │ │ │ sub sp, #312 @ 0x138 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -187548,19 +187547,19 @@ │ │ │ │ blx 25503c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2cfa82 │ │ │ │ nop │ │ │ │ add r6, sp, #376 @ 0x178 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (2cfc08 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbbc004a │ │ │ │ + @ instruction: 0xfbf4004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2d0030 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -187570,15 +187569,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2d0038 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr.w sl, [pc, #1220] @ 2d003c │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -188039,82 +188038,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (2d00a0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2cffd0 │ │ │ │ ldr r2, [pc, #120] @ (2d00a4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2cffc8 │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r5, sp, #336 @ 0x150 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (2d0124 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #204 @ 0xcc │ │ │ │ + subs r3, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #238 @ 0xee │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - cmp r6, #104 @ 0x68 │ │ │ │ + subs r1, #246 @ 0xf6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r6, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00de │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - subs r0, #220 @ 0xdc │ │ │ │ + cmp r5, #108 @ 0x6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + itet ne │ │ │ │ + lslne r0, r3, #1 │ │ │ │ + subeq r1, #20 │ │ │ │ + lslne r7, r0, #1 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #24 @ (adr r4, 2d0088 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 2d0168 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #178 @ 0xb2 │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #214 @ 0xd6 │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bne.n 2d0010 │ │ │ │ + bne.n 2d0080 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r3, #40] @ 0x28 │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #36 @ 0x24 │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d0110 │ │ │ │ + b.n 2d0180 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -188135,22 +188134,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #232 @ (adr r3, 2d01f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #216 @ (adr r3, 2d01f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2d01b8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -188209,28 +188208,28 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71e184 │ │ │ │ + b.w 71e1bc │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -188250,22 +188249,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2d0340 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2d0340 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2d02fe │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -188322,15 +188321,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71e184 │ │ │ │ + b.w 71e1bc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -188343,52 +188342,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d03ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #64] @ (2d03b0 ) │ │ │ │ ldr r1, [pc, #64] @ (2d03b4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #48] @ (2d03b8 ) │ │ │ │ ldr r3, [pc, #52] @ (2d03bc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r0, 2d03e2 │ │ │ │ + rev r0, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #182 @ 0xb6 │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #204 @ 0xcc │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ + adds r4, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2d041c ) │ │ │ │ @@ -188396,52 +188395,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d0424 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #64] @ (2d0428 ) │ │ │ │ ldr r1, [pc, #64] @ (2d042c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #48] @ (2d0430 ) │ │ │ │ ldr r3, [pc, #52] @ (2d0434 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r0, 2d043c │ │ │ │ + cbnz r0, 2d044a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #62 @ 0x3e │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #84 @ 0x54 │ │ │ │ + cmp r1, #140 @ 0x8c │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #168 @ 0xa8 │ │ │ │ + adds r3, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2d0494 ) │ │ │ │ @@ -188449,52 +188448,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d049c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #64] @ (2d04a0 ) │ │ │ │ ldr r1, [pc, #64] @ (2d04a4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #48] @ (2d04a8 ) │ │ │ │ ldr r3, [pc, #52] @ (2d04ac ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb8f8 │ │ │ │ + cbnz r0, 2d04a4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r4, #10] │ │ │ │ + strb r2, [r3, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r0, #198 @ 0xc6 │ │ │ │ + cmp r0, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #96 @ 0x60 │ │ │ │ + adds r3, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -188595,30 +188594,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d05aa │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2d061c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d05aa │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d05a0 │ │ │ │ nop │ │ │ │ add r4, pc, #8 @ (adr r4, 2d0618 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ + adds r0, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 2d06ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -188630,15 +188629,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r3, r0, r5 │ │ │ │ add.w r3, r3, #34304 @ 0x8600 │ │ │ │ movw r2, #34320 @ 0x8610 │ │ │ │ strb r6, [r3, #0] │ │ │ │ add.w r3, r5, r4, lsl #4 │ │ │ │ add r3, r0 │ │ │ │ strb r6, [r3, r2] │ │ │ │ @@ -188666,19 +188665,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #112 @ 0x70 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (2d0748 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188686,15 +188685,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2d0750 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2d0754 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d0722 │ │ │ │ add.w r4, r5, #128 @ 0x80 │ │ │ │ @@ -188728,42 +188727,42 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25503c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d06f0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + adds r0, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, pc, #944 @ (adr r1, 2d0b08 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (2d083c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #90 @ 0x5a │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vmla.i16 d0, d4, d2[1] │ │ │ │ + vmla.i d16, d12, d2[2] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (2d0818 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #160] @ (2d081c ) │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #160] @ (2d0820 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #144] @ (2d0824 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d07f4 │ │ │ │ add.w r9, r4, #8640 @ 0x21c0 │ │ │ │ @@ -188772,15 +188771,15 @@ │ │ │ │ add.w r9, r9, #16 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 2d07d8 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2d07c8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 2d07ee │ │ │ │ bl 4220a8 │ │ │ │ @@ -188805,27 +188804,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (2d0830 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25503c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d079e │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb602 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #20 │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, pc, #248 @ (adr r1, 2d0920 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r2, [pc, #224] @ (2d090c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #136 @ 0x88 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cdp 0, 12, cr0, cr2, cr10, {2} │ │ │ │ + cdp 0, 15, cr0, cr10, cr10, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #396] @ (2d09d4 ) │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r2 │ │ │ │ @@ -188834,15 +188833,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #392] @ (2d09dc ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (2d09e0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [pc, #376] @ (2d09e4 ) │ │ │ │ add.w r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add r6, pc │ │ │ │ @@ -188854,15 +188853,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #124] @ 0x7c │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d0994 │ │ │ │ ldr r6, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -188916,15 +188915,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -188952,15 +188951,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ b.n 2d0938 │ │ │ │ ldr r2, [pc, #88] @ (2d09f0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #84] @ (2d09f4 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -188981,37 +188980,37 @@ │ │ │ │ ldr r0, [pc, #60] @ (2d0a04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r3, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, pc, #416 @ (adr r0, 2d0b88 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ bl 24e9ea │ │ │ │ ldr??.w pc, [fp, #255]! │ │ │ │ ldr r2, [pc, #224] @ (2d0ad4 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r2, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #88 @ 0x58 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 2d0a60 │ │ │ │ + cbz r2, 2d0a6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #208 @ 0xd0 │ │ │ │ + cmp r5, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #72 @ 0x48 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2d0a6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -189021,15 +189020,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2d0a56 │ │ │ │ ldr r1, [pc, #52] @ (2d0a78 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189042,19 +189041,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d0834 │ │ │ │ nop │ │ │ │ - cbz r6, 2d0ab8 │ │ │ │ + cbz r6, 2d0ac6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #110 @ 0x6e │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r4, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r0, #208 @ 0xd0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, #188 @ 0xbc │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189068,15 +189067,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2d0ace │ │ │ │ ldr r1, [pc, #52] @ (2d0af0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189089,19 +189088,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d0834 │ │ │ │ nop │ │ │ │ - uxth r6, r5 │ │ │ │ + uxtb r6, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #246 @ 0xf6 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #12 │ │ │ │ + cmp r4, #68 @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189115,15 +189114,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2d0b46 │ │ │ │ ldr r1, [pc, #52] @ (2d0b68 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189136,30 +189135,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d0834 │ │ │ │ nop │ │ │ │ - sxth r6, r6 │ │ │ │ + sxtb r6, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r7, #224 @ 0xe0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrb.w r0, [r0, #2106] @ 0x83a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d0b80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ cmp r5, #138 @ 0x8a │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2d0c08 │ │ │ │ @@ -189220,47 +189219,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2d0c80 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2d0c84 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #72] @ (2d0c88 ) │ │ │ │ ldr r1, [pc, #76] @ (2d0c8c ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (2d0c90 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r7, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, #3] │ │ │ │ + strb r4, [r5, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #194 @ 0xc2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xfb20006d │ │ │ │ lsls r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ @@ -189334,15 +189333,15 @@ │ │ │ │ bgt.n 2d0d6c │ │ │ │ b.n 2d0d88 │ │ │ │ ldr.w r0, [r4, #2100] @ 0x834 │ │ │ │ subs r6, r6, r7 │ │ │ │ ldr.w r5, [r4, #2096] @ 0x830 │ │ │ │ add r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ cmp r6, #0 │ │ │ │ str.w r1, [r4, #2100] @ 0x834 │ │ │ │ ble.n 2d0d88 │ │ │ │ subs r2, r5, r1 │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r0, [r4, #2084] @ 0x824 │ │ │ │ @@ -189376,30 +189375,30 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ mov.w r0, #4608 @ 0x1200 │ │ │ │ movt r0, #32626 @ 0x7f72 │ │ │ │ str.w r5, [r4, #2100] @ 0x834 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movw r3, #29979 @ 0x751b │ │ │ │ movt r3, #57593 @ 0xe0f9 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ umull r3, r7, r3, r7 │ │ │ │ lsrs r7, r7, #19 │ │ │ │ adds r7, #1 │ │ │ │ lsrs r7, r7, #1 │ │ │ │ str.w r7, [r4, #2096] @ 0x830 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2d0d42 │ │ │ │ add r1, pc, #72 @ (adr r1, 2d0e40 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ mov r3, r5 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ addw r2, r4, #275 @ 0x113 │ │ │ │ adds r1, r7, r2 │ │ │ │ lsrs r3, r5, #25 │ │ │ │ add r5, r0 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ subs r3, #32 │ │ │ │ strb.w r3, [r2, #1]! │ │ │ │ @@ -189446,25 +189445,25 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #192] @ (2d0f58 ) │ │ │ │ ldr r1, [pc, #192] @ (2d0f5c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [r4, #272] @ 0x110 │ │ │ │ bl 338a5c │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ cbz r3, 2d0ed6 │ │ │ │ @@ -189512,34 +189511,34 @@ │ │ │ │ bne.n 2d0ed6 │ │ │ │ ldr r1, [pc, #52] @ (2d0f6c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 42128c │ │ │ │ b.n 2d0ed6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - cbz r6, 2d0f9c │ │ │ │ + cbz r6, 2d0faa │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r2, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r5, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r2, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r3, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r2, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r2, #132 @ 0x84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2d0ff4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -189548,15 +189547,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2d0ffc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #96] @ (2d1000 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #96] @ (2d1004 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2d1008 ) │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -189577,40 +189576,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r1, [sp, #0] │ │ │ │ addw r3, r3, #2088 @ 0x828 │ │ │ │ ldr r2, [pc, #56] @ (2d1010 ) │ │ │ │ ldr r1, [pc, #60] @ (2d1014 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sxth r2, r7 │ │ │ │ + sxtb r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #212 @ 0xd4 │ │ │ │ + cmp r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r2, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + cmp r2, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str.w r2, [r0, #592] @ 0x250 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #592] @ 0x250 │ │ │ │ @@ -189626,44 +189625,44 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2d106c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ ldr r3, [pc, #24] @ (2d1070 ) │ │ │ │ ldr r1, [pc, #24] @ (2d1074 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 2c68c8 │ │ │ │ nop │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + cmp r1, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + cmp r1, #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2d10d0 │ │ │ │ ldr r2, [pc, #68] @ (2d10d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2d10d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #56] @ (2d10dc ) │ │ │ │ ldr r3, [pc, #60] @ (2d10e0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2d10e4 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -189674,33 +189673,33 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ - cbz r2, 2d10ee │ │ │ │ + b.w 5bf4b4 │ │ │ │ + cbz r2, 2d10fc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r2, #72] @ 0x48 │ │ │ │ + ldr r0, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r3, #100] @ 0x64 │ │ │ │ + str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r3, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #240 @ 0xf0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xf7e4006d │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ str.w r1, [r3, #216] @ 0xd8 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -189750,25 +189749,25 @@ │ │ │ │ lsls r1, r2, #31 │ │ │ │ bpl.n 2d1138 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r2, [r4, #726] @ 0x2d6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d1138 │ │ │ │ ldrb.w r3, [r0, #726] @ 0x2d6 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2d1136 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 2d1136 │ │ │ │ ldr.w r3, [r0, #156] @ 0x9c │ │ │ │ cbz r3, 2d11d8 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #156] @ 0x9c │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r3, [r3, #506] @ 0x1fa │ │ │ │ @@ -189789,21 +189788,21 @@ │ │ │ │ b.n 2d1138 │ │ │ │ ldr r1, [pc, #20] @ (2d11fc ) │ │ │ │ ldr r0, [pc, #20] @ (2d1200 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 42128c │ │ │ │ b.n 2d11e0 │ │ │ │ - cmp r0, #226 @ 0xe2 │ │ │ │ + cmp r1, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #148 @ 0x94 │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #254 @ 0xfe │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + cmp r0, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -189906,30 +189905,30 @@ │ │ │ │ beq.n 2d12e8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (2d13a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ b.n 2d12e8 │ │ │ │ ldr.w r6, [r4, #132] @ 0x84 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 2d131e │ │ │ │ b.n 2d12e8 │ │ │ │ ldr r3, [pc, #72] @ (2d139c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2d12e8 │ │ │ │ ldr r0, [pc, #68] @ (2d13a4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ b.n 2d12e8 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add r4, r2 │ │ │ │ strb.w r5, [r4, #596] @ 0x254 │ │ │ │ b.n 2d12ee │ │ │ │ @@ -189940,25 +189939,25 @@ │ │ │ │ movs r3, #9 │ │ │ │ b.n 2d1370 │ │ │ │ ldr r0, [pc, #32] @ (2d13a8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #8 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r7, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d13f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -189966,30 +189965,30 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #52] @ (2d13fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #204] @ 0xcc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #236 @ 0xec │ │ │ │ + movs r7, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #246 @ 0xf6 │ │ │ │ + movs r6, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r5, r3, [r0, #144] @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ @@ -190000,25 +189999,25 @@ │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r5, r3 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #72] @ (2d1480 ) │ │ │ │ ldr r2, [pc, #76] @ (2d1484 ) │ │ │ │ ldr r1, [pc, #76] @ (2d1488 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ str.w r7, [r4, #568] @ 0x238 │ │ │ │ cbz r7, 2d1468 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #584] @ 0x248 │ │ │ │ @@ -190031,19 +190030,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #584] @ 0x248 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 423a70 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r5, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #168] @ (2d1544 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -190113,15 +190112,15 @@ │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ @ instruction: 0xfb29ffff │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #128] @ (2d15e8 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -190174,15 +190173,15 @@ │ │ │ │ b.n 2d1400 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfaa1ffff │ │ │ │ - movs r4, #22 │ │ │ │ + movs r4, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -190206,15 +190205,15 @@ │ │ │ │ beq.n 2d16f2 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ movw r2, #4999 @ 0x1387 │ │ │ │ cmp r0, r2 │ │ │ │ ble.n 2d1700 │ │ │ │ movw r2, #45000 @ 0xafc8 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -190262,15 +190261,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r0, r2 │ │ │ │ bpl.n 2d166c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2d173c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ movw r0, #45000 @ 0xafc8 │ │ │ │ b.n 2d166c │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2d165c │ │ │ │ movw r0, #11025 @ 0x2b11 │ │ │ │ @@ -190282,32 +190281,32 @@ │ │ │ │ it pl │ │ │ │ movwpl r0, #5000 @ 0x1388 │ │ │ │ bpl.n 2d166c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2d1740 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ b.n 2d166c │ │ │ │ ldr r0, [pc, #24] @ (2d1744 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d16b0 │ │ │ │ str r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #22 │ │ │ │ + movs r4, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #176 @ 0xb0 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #228] @ (2d183c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -190316,15 +190315,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d1824 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #0 │ │ │ │ movs r7, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -190380,27 +190379,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 2d177a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str??.w pc, [sp, #255]! │ │ │ │ - movs r1, #236 @ 0xec │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -190427,25 +190426,25 @@ │ │ │ │ str r3, [r0, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r3, r0, [r9, #144] @ 0x90 │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #164] @ (2d1950 ) │ │ │ │ ldr r2, [pc, #168] @ (2d1954 ) │ │ │ │ ldr r1, [pc, #168] @ (2d1958 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ cbz r5, 2d1910 │ │ │ │ sub.w r1, r8, r4 │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ @@ -190461,15 +190460,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r9, #584] @ 0x248 │ │ │ │ bl 42363c │ │ │ │ mov r1, r8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub.w r5, r5, fp │ │ │ │ mov r4, r1 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 2d18c2 │ │ │ │ @@ -190494,19 +190493,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #312 @ 0x138 │ │ │ │ + add r1, sp, #536 @ 0x218 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r2, #20 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -190546,15 +190545,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ bl 2d1850 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr.w r0, [r4, #564] @ 0x234 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str.w r0, [r4, #564] @ 0x234 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d19f6 │ │ │ │ @@ -190570,15 +190569,15 @@ │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r6, [r4, #176] @ 0xb0 │ │ │ │ cbz r6, 2d1a68 │ │ │ │ ldr.w r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ bgt.n 2d19e6 │ │ │ │ ldr.w r2, [r4, #180] @ 0xb4 │ │ │ │ add r3, r2 │ │ │ │ @@ -190599,15 +190598,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2d19e6 │ │ │ │ ldr r0, [pc, #48] @ (2d1a80 ) │ │ │ │ mov r3, r2 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d19e6 │ │ │ │ ldr.w r2, [r4, #564] @ 0x234 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 2d19ba │ │ │ │ b.n 2d19b0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -190616,15 +190615,15 @@ │ │ │ │ str.w r6, [r4, #196] @ 0xc4 │ │ │ │ b.n 2d1a18 │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #8 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #152] @ 0x98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -190671,21 +190670,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r0, #226 @ 0xe2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r1, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #524] @ (2d1d3c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -190699,27 +190698,27 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #14 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ bl 338d24 │ │ │ │ ldr r1, [pc, #496] @ (2d1d4c ) │ │ │ │ ldr r2, [pc, #500] @ (2d1d50 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ bl 423ef0 │ │ │ │ cbnz r0, 2d1b94 │ │ │ │ add sp, #28 │ │ │ │ @@ -190778,15 +190777,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d1d16 │ │ │ │ ldr r3, [pc, #288] @ (2d1d58 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #288] @ (2d1d5c ) │ │ │ │ @@ -190795,42 +190794,42 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r1, r4, #852 @ 0x354 │ │ │ │ bl 338b18 │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #260] @ (2d1d60 ) │ │ │ │ ldr r2, [pc, #260] @ (2d1d64 ) │ │ │ │ ldr r1, [pc, #264] @ (2d1d68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [pc, #264] @ (2d1d6c ) │ │ │ │ add.w r5, r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r1, [r4, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ blx r6 │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r5, [ip, #76] @ 0x4c │ │ │ │ blx r5 │ │ │ │ @@ -190861,15 +190860,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (2d1d7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1412 @ 0x584 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -190880,59 +190879,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (2d1d88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1428 @ 0x594 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d1c36 │ │ │ │ ldr r0, [pc, #88] @ (2d1d8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d1cde │ │ │ │ - add r6, pc, #800 @ (adr r6, 2d2060 ) │ │ │ │ + add r7, pc, #0 @ (adr r7, 2d1d40 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r5, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r2, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, #5 │ │ │ │ + subs r6, r1, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl fff9fd56 <__bss_end__@@Base+0xff4b6366> │ │ │ │ adds r0, r4, #5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #624 @ (adr r5, 2d1fd4 ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 2d20b4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r4, #5 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #56 @ (adr r5, 2d1db0 ) │ │ │ │ + add r5, pc, #280 @ (adr r5, 2d1e90 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r0, #7 │ │ │ │ + adds r2, r7, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #888 @ (adr r4, 2d20fc ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 2d1ddc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r2, #2 │ │ │ │ + subs r4, r1, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, #6 │ │ │ │ + adds r2, r1, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r6, #1 │ │ │ │ + subs r4, r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w lr, [pc, #2864] @ 2d28d4 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -191096,15 +191095,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 2d1f38 │ │ │ │ ldr.w r0, [pc, #2488] @ 2d28e8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ str.w r7, [r4, #204] @ 0xcc │ │ │ │ b.n 2d1dd4 │ │ │ │ ldr.w r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.n 2d1f5a │ │ │ │ @@ -191393,15 +191392,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d1f3e │ │ │ │ ldr.w r0, [pc, #1864] @ 2d28f0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d1f3e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #204] @ 0xcc │ │ │ │ b.n 2d1dd4 │ │ │ │ ldr.w r2, [pc, #1832] @ 2d28f4 │ │ │ │ @@ -191424,15 +191423,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.n 2d21be │ │ │ │ ldr.w r0, [pc, #1784] @ 2d2900 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bgt.n 2d21be │ │ │ │ ldr.w r2, [pc, #1732] @ 2d28e4 │ │ │ │ @@ -191449,15 +191448,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2d2b7a │ │ │ │ ldr.w r0, [pc, #1728] @ 2d2908 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.n 2d226c │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r1, #0 │ │ │ │ @@ -191526,15 +191525,15 @@ │ │ │ │ ite ne │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r2, [r4, #188] @ 0xbc │ │ │ │ movs r1, #2 │ │ │ │ @@ -191575,15 +191574,15 @@ │ │ │ │ beq.n 2d23d2 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ mov r1, r5 │ │ │ │ add r1, r6 │ │ │ │ lsl.w r1, r1, r8 │ │ │ │ @@ -191685,15 +191684,15 @@ │ │ │ │ ldr r2, [pc, #996] @ (2d28e4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d21be │ │ │ │ ldr.w r0, [pc, #1032] @ 2d2914 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ ldr r2, [pc, #1016] @ (2d2918 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -191723,36 +191722,36 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2d21be │ │ │ │ ldr r0, [pc, #936] @ (2d291c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2d2210 │ │ │ │ ldr r0, [pc, #920] @ (2d2920 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ ldr r2, [pc, #840] @ (2d28e4 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2d1f3e │ │ │ │ ldr r0, [pc, #888] @ (2d2924 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2d21be │ │ │ │ @@ -191805,63 +191804,63 @@ │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d1f3e │ │ │ │ ldr r0, [pc, #716] @ (2d2928 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ ldr r2, [pc, #628] @ (2d28e4 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2d1f3e │ │ │ │ ldr r0, [pc, #684] @ (2d292c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ ldr r2, [pc, #592] @ (2d28e4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2d21be │ │ │ │ ldr r0, [pc, #656] @ (2d2930 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2d2210 │ │ │ │ ldr r0, [pc, #640] @ (2d2934 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ ldr r2, [pc, #540] @ (2d28e4 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2d1f3e │ │ │ │ ldr r0, [pc, #604] @ (2d2938 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.n 2d1f3e │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2d226c │ │ │ │ @@ -191893,15 +191892,15 @@ │ │ │ │ ldr r2, [pc, #416] @ (2d28e4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2d21be │ │ │ │ ldr r0, [pc, #492] @ (2d293c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d21be │ │ │ │ b.w 2d1f3e │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2d226c │ │ │ │ @@ -192027,61 +192026,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r4, [r7, #22] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r4, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r4, #10] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, r1, #0 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r6, r0, #0 │ │ │ │ + adds r6, r7, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r3, #31 │ │ │ │ + adds r0, r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, r7, r7 │ │ │ │ + adds r6, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, r7 │ │ │ │ + subs r2, r1, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r2, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r1, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r3, #28 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #24 │ │ │ │ + asrs r6, r6, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #23 │ │ │ │ + asrs r0, r3, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #4 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #21 │ │ │ │ + asrs r6, r1, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r6, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r2, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r2, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r7, #15 │ │ │ │ str.w r6, [r4, #152] @ 0x98 │ │ │ │ beq.w 2d2b62 │ │ │ │ cmp r7, #55 @ 0x37 │ │ │ │ beq.w 2d2b4a │ │ │ │ @@ -192093,15 +192092,15 @@ │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ strb.w r1, [r2, #506] @ 0x1fa │ │ │ │ b.n 2d21be │ │ │ │ ldr r0, [pc, #540] @ (2d2b98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 2d2430 │ │ │ │ ldr r1, [pc, #532] @ (2d2b9c ) │ │ │ │ ldr r0, [pc, #532] @ (2d2ba0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ @@ -192142,40 +192141,40 @@ │ │ │ │ lsls r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ mov.w ip, r3, asr #31 │ │ │ │ umull r7, r3, r3, r0 │ │ │ │ umlal r3, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #0 │ │ │ │ asrs r3, r5, #31 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r5 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, r0, r7 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ movw r3, #59057 @ 0xe6b1 │ │ │ │ movt r3, #14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r3, r5, r6 │ │ │ │ bge.n 2d2ae0 │ │ │ │ ldr.w r5, [r4, #588] @ 0x24c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2d21be │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, r6 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ b.w 2d21be │ │ │ │ ldr r3, [pc, #340] @ (2d2bac ) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r4, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -192221,15 +192220,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 42128c │ │ │ │ strb.w r7, [r5, #227] @ 0xe3 │ │ │ │ b.w 2d21be │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.w 2d21be │ │ │ │ ldr r1, [pc, #204] @ (2d2bbc ) │ │ │ │ ldr r0, [pc, #208] @ (2d2bc0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 42128c │ │ │ │ mov r3, r6 │ │ │ │ @@ -192280,51 +192279,51 @@ │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ strb.w r1, [r2, #506] @ 0x1fa │ │ │ │ b.w 2d21be │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ (2d2bd0 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d2b18 │ │ │ │ ldr r0, [pc, #68] @ (2d2bd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d2b2a │ │ │ │ nop │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r4, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r1, #8 │ │ │ │ + asrs r2, r0, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r6, #32 │ │ │ │ + asrs r6, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r5, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2d2752 │ │ │ │ - vqrdmlsh.s q8, , d8[0] │ │ │ │ + @ instruction: 0xffff0f80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r0, #3 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #2 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #2 │ │ │ │ + asrs r4, r1, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r0, #27 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r5, #29 │ │ │ │ + lsrs r2, r4, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov.w ip, #48 @ 0x30 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ movs r2, #3 │ │ │ │ strh.w ip, [r3, #4] │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -192340,18 +192339,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2d2c24 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ lsrs r0, r0, #26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192360,25 +192359,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (2d2cd0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #132] @ (2d2cd4 ) │ │ │ │ ldr r1, [pc, #132] @ (2d2cd8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (2d2cdc ) │ │ │ │ ldr r3, [pc, #120] @ (2d2ce0 ) │ │ │ │ movw r1, #4358 @ 0x1106 │ │ │ │ movt r1, #12376 @ 0x3058 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #112] @ (2d2ce4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -192387,52 +192386,52 @@ │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ movw r3, #1025 @ 0x401 │ │ │ │ movs r2, #1 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #80] @ (2d2ce8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #80] @ (2d2cec ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #712] @ (2d2f9c ) │ │ │ │ + ldr r2, [pc, #936] @ (2d307c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf2f20046 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + ssat r0, #7, sl, asr #1 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2d28f4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r1, #13 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r7, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -192445,15 +192444,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 423ef0 │ │ │ │ cbnz r0, 2d2d42 │ │ │ │ add sp, #28 │ │ │ │ @@ -192535,27 +192534,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r0, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #424] @ 0x1a8 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r3, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r4, r6, #20 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r0, #10 │ │ │ │ + asrs r0, r7, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r3, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #80] @ (2d2e78 ) │ │ │ │ ldr r0, [pc, #84] @ (2d2e7c ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -192574,31 +192573,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d2e80 ) │ │ │ │ ldr r0, [pc, #48] @ (2d2e84 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r6, #10] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #128] @ 0x80 │ │ │ │ + str r4, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r6, #7 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #80] @ (2d2edc ) │ │ │ │ ldr r0, [pc, #84] @ (2d2ee0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -192617,31 +192616,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d2ee4 ) │ │ │ │ ldr r0, [pc, #48] @ (2d2ee8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #9] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ (2d3070 ) │ │ │ │ cmp r2, #17 │ │ │ │ @@ -192735,15 +192734,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d2f2c │ │ │ │ ldr r0, [pc, #144] @ (2d3080 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r4, ip, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d2f2c │ │ │ │ ldr.w r0, [r0, #2568] @ 0xa08 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2d2f22 │ │ │ │ ldr.w r0, [r0, #2308] @ 0x904 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -192770,29 +192769,29 @@ │ │ │ │ orrlt.w r4, ip, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 2d2f22 │ │ │ │ ldr r0, [pc, #40] @ (2d3084 ) │ │ │ │ strd r2, r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ b.n 2d2f1c │ │ │ │ ldrb r4, [r2, #7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #16] @ (2d3090 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r7, #31 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r3, r0 │ │ │ │ @@ -192848,15 +192847,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r0, #32 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #31] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r1, [pc, #88] @ (2d319c ) │ │ │ │ ldr r0, [pc, #92] @ (2d31a0 ) │ │ │ │ @@ -192881,31 +192880,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ strb r4, [r2, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #88] @ (2d3208 ) │ │ │ │ ldr r0, [pc, #92] @ (2d320c ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -192926,31 +192925,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ strb r0, [r5, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #608] @ 0x260 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r3, #27 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #1372] @ 2d3788 │ │ │ │ mov r7, r0 │ │ │ │ @@ -193105,15 +193104,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2d324e │ │ │ │ ldr r0, [pc, #928] @ (2d3798 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r8, r5, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2d324e │ │ │ │ ldr.w r3, [r9] │ │ │ │ bic.w r2, r8, #1056964608 @ 0x3f000000 │ │ │ │ uxth.w r5, r8 │ │ │ │ str.w r2, [r7, #2568] @ 0xa08 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193234,15 +193233,15 @@ │ │ │ │ b.n 2d33b0 │ │ │ │ ldr r0, [pc, #652] @ (2d379c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ and.w r3, r6, #253 @ 0xfd │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ beq.w 2d326c │ │ │ │ ldr r3, [pc, #612] @ (2d3790 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ @@ -193422,43 +193421,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d3422 │ │ │ │ ldr r0, [pc, #60] @ (2d37a8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d3422 │ │ │ │ mov r5, r2 │ │ │ │ b.n 2d3572 │ │ │ │ ldr r0, [pc, #48] @ (2d37ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d3534 │ │ │ │ nop │ │ │ │ strb r4, [r4, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #19 │ │ │ │ + lsrs r0, r3, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r6, r7, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #6 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r4, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-136] │ │ │ │ @@ -193709,22 +193708,22 @@ │ │ │ │ lsls r5, r5, #16 │ │ │ │ bpl.w 2d38c8 │ │ │ │ strd ip, r0, [sp, #4] │ │ │ │ str.w lr, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2d3afc ) │ │ │ │ ldr.w r1, [r4, #2300] @ 0x8fc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d3a82 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d3816 │ │ │ │ b.n 2d3966 │ │ │ │ ldr r0, [pc, #56] @ (2d3b00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d3a82 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -193738,17 +193737,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #27 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #27 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2d3b88 ) │ │ │ │ @@ -193756,25 +193755,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2d3b90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (2d3b94 ) │ │ │ │ ldr r1, [pc, #104] @ (2d3b98 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #88] @ (2d3b9c ) │ │ │ │ mov.w r4, #1920 @ 0x780 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r0, #112] @ 0x70 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ @@ -193794,26 +193793,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - tst r6, r0 │ │ │ │ + tst r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #214 @ 0xd6 │ │ │ │ + subs r4, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2d33c4 │ │ │ │ + b.n 2d3434 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 35db9e │ │ │ │ - lsls r2, r0, #26 │ │ │ │ + lsls r2, r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 2d3bec │ │ │ │ sub sp, #20 │ │ │ │ @@ -193821,29 +193820,29 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (2d3bf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r1, [r3, #2288] @ 0x8f0 │ │ │ │ bl 4220a8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 423f5c │ │ │ │ - strh r6, [r6, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #164] @ (2d3cac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -193851,15 +193850,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #164] @ (2d3cb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #2320 @ 0x910 │ │ │ │ blx 254cbc │ │ │ │ mov.w ip, #2147516416 @ 0x80008000 │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ @@ -193893,19 +193892,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r4, #15 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2d3d16 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls.n 2d3cd6 │ │ │ │ mvn.w r3, #256 @ 0x100 │ │ │ │ add r0, r3 │ │ │ │ @@ -193961,48 +193960,48 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2d3d64 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r1, #23 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r5, #22 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r5, #21 │ │ │ │ + lsls r4, r4, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #22 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r5, #22 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2d3d74 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ cdp2 0, 2, cr0, cr12, cr1, {3} │ │ │ │ ldr r1, [pc, #8] @ (2d3d84 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ nop │ │ │ │ - cmp r8, r9 │ │ │ │ + mov r0, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2d3d9c ) │ │ │ │ ldr r2, [pc, #20] @ (2d3da0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2d3da4 ) │ │ │ │ @@ -194010,15 +194009,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, ip │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -194030,15 +194029,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2d3e34 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #92] @ (2d3e38 ) │ │ │ │ ldr.w r2, [r0, #320] @ 0x140 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ orrs r3, r5 │ │ │ │ @@ -194061,32 +194060,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d3dec │ │ │ │ ldr r0, [pc, #44] @ (2d3e44 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2d3dec │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2d3eb8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194106,15 +194105,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2d3ec4 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [pc, #52] @ (2d3ec0 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2d3e6e │ │ │ │ ldr r1, [pc, #44] @ (2d3ec8 ) │ │ │ │ @@ -194125,27 +194124,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d3e6e │ │ │ │ ldr r0, [pc, #32] @ (2d3ecc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #19 │ │ │ │ + lsls r4, r1, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r2, r2, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2d3f28 ) │ │ │ │ ldr r3, [pc, #88] @ (2d3f2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2d3eec │ │ │ │ @@ -194166,41 +194165,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2d3f34 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d3ede │ │ │ │ ldr r0, [pc, #48] @ (2d3f38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #44] @ (2d3f3c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d3ede │ │ │ │ ldr r3, [pc, #28] @ (2d3f34 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d3ede │ │ │ │ ldr r0, [pc, #28] @ (2d3f40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r4, [r0, #32] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #19 │ │ │ │ + lsls r6, r3, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #18 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2d3fd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194211,15 +194210,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2d3fe4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #112] @ (2d3fe8 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d3fac │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ @@ -194250,32 +194249,32 @@ │ │ │ │ bpl.n 2d3f80 │ │ │ │ ldrd r2, r3, [r0, #352] @ 0x160 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2d3ff4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d3f80 │ │ │ │ nop │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r3, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #48] @ (2d4020 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ @@ -194428,15 +194427,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #328] @ 0x148 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -194468,31 +194467,31 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r0, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r5, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #12 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #12 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ + strh r0, [r2, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r4, #4 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + strh r6, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r0, #4 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ (2d42cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194501,34 +194500,34 @@ │ │ │ │ ldr r1, [pc, #144] @ (2d42d4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #128] @ (2d42d8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (2d42dc ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ (2d42e0 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #96] @ (2d42e4 ) │ │ │ │ ldr r2, [pc, #96] @ (2d42e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #96] @ (2d42ec ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -194553,23 +194552,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r3, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #170 @ 0xaa │ │ │ │ + adds r4, #226 @ 0xe2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + lsls r2, r4, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r0, #9 │ │ │ │ + lsls r6, r7, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ beq.n 2d4358 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrsb.w r0, [r2, r1, lsl #2] │ │ │ │ asrs r7, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r5, #23 │ │ │ │ @@ -194600,15 +194599,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2d4410 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2d4372 │ │ │ │ @@ -194629,19 +194628,19 @@ │ │ │ │ cbz r1, 2d438a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2d43b8 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8b90 │ │ │ │ + bl 5a8bb0 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2d435e │ │ │ │ add.w r2, r5, #408 @ 0x198 │ │ │ │ str.w r2, [r5, #412] @ 0x19c │ │ │ │ @@ -194650,15 +194649,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2d4396 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a9880 │ │ │ │ + bl 5a98a0 │ │ │ │ ldr r2, [pc, #108] @ (2d443c ) │ │ │ │ ldr r3, [pc, #96] @ (2d4430 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -194688,30 +194687,31 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r6, [r7, #88] @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i q8, q0, d2[1] │ │ │ │ - vmla.i q8, q6, d2[1] │ │ │ │ + vrev64.32 q8, q3 │ │ │ │ + movs r4, r0 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ str r0, [r1, #80] @ 0x50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cdp2 0, 14, cr0, cr14, cr6, {2} │ │ │ │ - lsls r6, r3, #2 │ │ │ │ + vhadd.u32 q0, q3, q3 │ │ │ │ + lsls r6, r2, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2d4538 ) │ │ │ │ @@ -194734,31 +194734,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2d450e │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5a8b90 │ │ │ │ + bl 5a8bb0 │ │ │ │ ldr r0, [pc, #156] @ (2d4540 ) │ │ │ │ ldr r2, [pc, #156] @ (2d4544 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2d4548 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5a9880 │ │ │ │ + bl 5a98a0 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2d4520 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2d44c8 │ │ │ │ @@ -194804,18 +194804,20 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2d44d6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #24] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vmla.i16 q8, q4, d6[0] │ │ │ │ - vmla.i q8, q3, d6[0] │ │ │ │ + movs r0, r2 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + movs r6, r5 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #356] @ 0x164 │ │ │ │ @@ -194864,15 +194866,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2d4644 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -194882,42 +194884,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (2d464c ) │ │ │ │ ldr r1, [pc, #80] @ (2d4650 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #64] @ (2d4654 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5aa834 │ │ │ │ + bl 5aa854 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2d4658 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2d45e0 │ │ │ │ ldr r0, [pc, #32] @ (2d465c ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2d45e0 │ │ │ │ - vhadd.u16 q8, q7, q3 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + vmla.i16 q0, q3, d6[0] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 8, cr0, cr2, cr6, {2} │ │ │ │ - cdp2 0, 9, cr0, cr12, cr6, {2} │ │ │ │ - cdp2 0, 13, cr0, cr8, cr6, {2} │ │ │ │ - vhadd.u32 q0, q3, q3 │ │ │ │ + cdp2 0, 11, cr0, cr10, cr6, {2} │ │ │ │ cdp2 0, 13, cr0, cr4, cr6, {2} │ │ │ │ + vhadd.u16 q0, q0, q3 │ │ │ │ + vhadd.u16 q8, q7, q3 │ │ │ │ + vhadd.u8 q0, q6, q3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -194934,47 +194936,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2d46b6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2d46b6 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2d4752 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 5a8b90 │ │ │ │ + bl 5a8bb0 │ │ │ │ ldr r0, [pc, #164] @ (2d4774 ) │ │ │ │ ldr r2, [pc, #168] @ (2d4778 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2d477c ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5a9880 │ │ │ │ + bl 5a98a0 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2d473e │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2d46f2 │ │ │ │ @@ -195021,18 +195023,18 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2d46c0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2 0, cr0, [lr, #280]! @ 0x118 │ │ │ │ - stc2l 0, cr0, [ip, #280] @ 0x118 │ │ │ │ + stc2l 0, cr0, [r6, #280]! @ 0x118 │ │ │ │ + cdp2 0, 0, cr0, cr4, cr6, {2} │ │ │ │ str r4, [r0, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #144] @ (2d4828 ) │ │ │ │ @@ -195042,15 +195044,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2d4830 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r5, [r0, #408] @ 0x198 │ │ │ │ ldr.w r8, [pc, #124] @ 2d4834 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2d4814 │ │ │ │ ldr r3, [pc, #120] @ (2d4838 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #368 @ 0x170 │ │ │ │ @@ -195087,25 +195089,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ blx 252cd0 │ │ │ │ - @ instruction: 0xfb540046 │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + @ instruction: 0xfb8c0046 │ │ │ │ + ldrb r2, [r7, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb640046 │ │ │ │ + @ instruction: 0xfb9c0046 │ │ │ │ str r0, [r4, #16] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #-280] @ 0xfffffee8 │ │ │ │ + ldc2 0, cr0, [r4, #280] @ 0x118 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2d48f8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #160] @ (2d48fc ) │ │ │ │ @@ -195125,24 +195127,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d4660 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2d48ec │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 5a7d50 │ │ │ │ + bl 5a7d70 │ │ │ │ cbz r0, 2d48ec │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d4878 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2d48da │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -195169,15 +195171,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2d3d78 │ │ │ │ str r4, [r7, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #220 @ 0xdc │ │ │ │ + subs r3, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -195209,15 +195211,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 2d4b70 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5a7d50 │ │ │ │ + bl 5a7d70 │ │ │ │ cbz r0, 2d49ca │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d49f2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -195276,28 +195278,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2d4b14 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5a8b90 │ │ │ │ + bl 5a8bb0 │ │ │ │ ldr r2, [pc, #376] @ (2d4b9c ) │ │ │ │ ldr r1, [pc, #380] @ (2d4ba0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5a9880 │ │ │ │ + bl 5a98a0 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2d4b00 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2d4a42 │ │ │ │ @@ -195323,27 +195325,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2d4b34 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5a8b90 │ │ │ │ + bl 5a8bb0 │ │ │ │ ldr r1, [pc, #268] @ (2d4ba4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5a9880 │ │ │ │ + bl 5a98a0 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2d4b26 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2d4ab6 │ │ │ │ @@ -195364,15 +195366,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2d4988 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195425,30 +195427,30 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r6, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #4 │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb240046 │ │ │ │ + @ instruction: 0xfb5c0046 │ │ │ │ ldrsh r2, [r1, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xfa600046 │ │ │ │ - @ instruction: 0xfa7e0046 │ │ │ │ - @ instruction: 0xfa0c0046 │ │ │ │ - strb r6, [r0, #30] │ │ │ │ + @ instruction: 0xfa980046 │ │ │ │ + @ instruction: 0xfab60046 │ │ │ │ + @ instruction: 0xfa440046 │ │ │ │ + strb r6, [r7, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7940046 │ │ │ │ - @ instruction: 0xfa340046 │ │ │ │ + @ instruction: 0xf7cc0046 │ │ │ │ + @ instruction: 0xfa6c0046 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -195472,15 +195474,15 @@ │ │ │ │ cbz r1, 2d4bf4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2d4c3c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2d4c44 │ │ │ │ ldr r3, [pc, #248] @ (2d4d00 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -195547,68 +195549,68 @@ │ │ │ │ b.n 2d4c14 │ │ │ │ ldr r1, [pc, #116] @ (2d4d18 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d4c52 │ │ │ │ ldr r0, [pc, #112] @ (2d4d1c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2d4c0e │ │ │ │ bl 423a70 │ │ │ │ b.n 2d4c9c │ │ │ │ ldr r1, [pc, #100] @ (2d4d20 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2d4d24 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d4c0e │ │ │ │ ldr r3, [pc, #88] @ (2d4d28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d4c5c │ │ │ │ ldr r3, [pc, #36] @ (2d4d00 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d4c5c │ │ │ │ ldr r0, [pc, #72] @ (2d4d2c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2d4c5c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb r6, [r7, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf6640046 │ │ │ │ + @ instruction: 0xf69c0046 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf5f80046 │ │ │ │ - ldrsb.w r0, [r4, #70] @ 0x46 │ │ │ │ - strb r4, [r4, #24] │ │ │ │ + @ instruction: 0xf6300046 │ │ │ │ + vst1.8 {d16[2]}, [ip], r6 │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr??.w r0, [lr, #70] @ 0x46 │ │ │ │ + ldrsh.w r0, [r6, r6] │ │ │ │ asrs r0, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [lr, r6] │ │ │ │ + ldr??.w r0, [r6, r6] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2d4ee0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #412] @ (2d4ee4 ) │ │ │ │ @@ -195626,20 +195628,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5a7d50 │ │ │ │ + bl 5a7d70 │ │ │ │ cbnz r0, 2d4db0 │ │ │ │ ldr r2, [pc, #368] @ (2d4ef8 ) │ │ │ │ ldr r3, [pc, #356] @ (2d4eec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -195668,29 +195670,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ac1e4 │ │ │ │ + bl 5ac204 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d4e92 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2d4df6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2d4ea2 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2d4dc2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2d4dc2 │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -195712,15 +195714,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 252cb8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -195735,15 +195737,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2d3d78 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ac1e4 │ │ │ │ + bl 5ac204 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d4dea │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d4d84 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -195761,43 +195763,43 @@ │ │ │ │ ldr r3, [pc, #84] @ (2d4f0c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d4dbc │ │ │ │ ldr r0, [pc, #72] @ (2d4f10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d4dbc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r4, [r3, #22] │ │ │ │ + strb r4, [r2, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r4, [r0, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf5940046 │ │ │ │ + rsb r0, ip, #12976128 @ 0xc60000 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, sl, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf5e20046 │ │ │ │ ldrh r0, [r6, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r0, [r2, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [pc, #0] @ (2d4f0c ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7920046 │ │ │ │ + @ instruction: 0xf7ca0046 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2d55f0 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #1736] @ 2d55f4 │ │ │ │ @@ -195867,15 +195869,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2d5012 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2d51d8 │ │ │ │ ldr.w r3, [pc, #1568] @ 2d5618 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2d525c │ │ │ │ @@ -195919,28 +195921,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2d5252 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 5a8b90 │ │ │ │ + bl 5a8bb0 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5a9880 │ │ │ │ + bl 5a98a0 │ │ │ │ b.n 2d5002 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -196022,15 +196024,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2d52e0 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2d5306 │ │ │ │ ldr.w r3, [pc, #1168] @ 2d5618 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2d53a6 │ │ │ │ @@ -196078,15 +196080,15 @@ │ │ │ │ bpl.w 2d5028 │ │ │ │ mov r0, r1 │ │ │ │ bl 2d3cb8 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2d562c │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2d5030 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2d5286 │ │ │ │ ldr r3, [pc, #1004] @ (2d5618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -196100,27 +196102,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2d527c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d527c │ │ │ │ ldr r0, [pc, #1000] @ (2d5634 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d527c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2d5076 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2d5638 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d5002 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2d5286 │ │ │ │ ldr r3, [pc, #932] @ (2d5618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -196128,41 +196130,41 @@ │ │ │ │ bmi.n 2d535a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2d5056 │ │ │ │ ldr r0, [pc, #948] @ (2d563c ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2d5194 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2d5348 │ │ │ │ ldr r3, [pc, #880] @ (2d5618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2d5194 │ │ │ │ ldr r1, [pc, #908] @ (2d5640 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2d5644 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d5194 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2d5148 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2d5142 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -196184,41 +196186,41 @@ │ │ │ │ bl 2d4550 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2d5056 │ │ │ │ ldr r7, [pc, #808] @ (2d5648 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [pc, #804] @ (2d564c ) │ │ │ │ ldr r2, [pc, #804] @ (2d5650 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2d5654 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5aa834 │ │ │ │ + bl 5aa854 │ │ │ │ b.n 2d5194 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2d50bc │ │ │ │ ldr r0, [pc, #776] @ (2d5658 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2d5236 │ │ │ │ ldr r0, [pc, #768] @ (2d565c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d527c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5408 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5402 │ │ │ │ @@ -196247,45 +196249,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2d5668 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2d566c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d5194 │ │ │ │ ldr r3, [pc, #688] @ (2d5670 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d530e │ │ │ │ ldr r3, [pc, #592] @ (2d5618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2d530e │ │ │ │ ldr r0, [pc, #672] @ (2d5674 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2d530e │ │ │ │ ldr r3, [pc, #664] @ (2d5678 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d50c4 │ │ │ │ ldr r3, [pc, #556] @ (2d5618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2d50c4 │ │ │ │ ldr r0, [pc, #644] @ (2d567c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2d50c4 │ │ │ │ ldr r7, [pc, #636] @ (2d5680 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2d5376 │ │ │ │ ldr r3, [pc, #632] @ (2d5684 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -196296,15 +196298,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2d536a │ │ │ │ ldr r0, [pc, #616] @ (2d5688 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d536a │ │ │ │ ldr r2, [pc, #608] @ (2d568c ) │ │ │ │ ldr r3, [pc, #456] @ (2d55f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -196332,45 +196334,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2d54a8 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2d54b6 │ │ │ │ ldr r3, [pc, #396] @ (2d5618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2d55ac │ │ │ │ ldr r1, [pc, #504] @ (2d5690 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2d5694 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d55ac │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2d5594 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 252e8c │ │ │ │ @@ -196429,28 +196431,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ b.n 2d5056 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2d569c ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 252ff0 │ │ │ │ b.n 2d5056 │ │ │ │ @@ -196462,93 +196464,93 @@ │ │ │ │ ldr r3, [pc, #76] @ (2d5618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d550a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d550a │ │ │ │ ldr r0, [pc, #196] @ (2d56a4 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2d55ae │ │ │ │ nop │ │ │ │ ldr r2, [r5, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 0, APSR_nzcv, cr9, cr15, {7} │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r4, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + strb r2, [r2, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds.w r0, r0, #12976128 @ 0xc60000 │ │ │ │ - @ instruction: 0xf4ee0046 │ │ │ │ - strb r0, [r1, #13] │ │ │ │ + adc.w r0, r8, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf5260046 │ │ │ │ + strb r0, [r0, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #140 @ 0x8c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsb r6, [r3, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2d56fc ) │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r8, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf4b00046 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #59462 @ 0xe846 │ │ │ │ - @ instruction: 0xf35c0046 │ │ │ │ - movw r0, #51270 @ 0xc846 │ │ │ │ - strb r4, [r5, #0] │ │ │ │ + @ instruction: 0xf6860046 │ │ │ │ + @ instruction: 0xf3940046 │ │ │ │ + @ instruction: 0xf6840046 │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ssat r0, #7, r2, lsl #1 │ │ │ │ - @ instruction: 0xf4f60046 │ │ │ │ - ldr r6, [r6, #120] @ 0x78 │ │ │ │ + @ instruction: 0xf33a0046 │ │ │ │ + @ instruction: 0xf52e0046 │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adcs.w r0, r6, #70 @ 0x46 │ │ │ │ - sbcs.w r0, r2, #70 @ 0x46 │ │ │ │ - adds.w r0, r0, #12976128 @ 0xc60000 │ │ │ │ - bfi r0, r8, #1, #6 │ │ │ │ + @ instruction: 0xf18e0046 │ │ │ │ + sub.w r0, sl, #70 @ 0x46 │ │ │ │ + adc.w r0, r8, #12976128 @ 0xc60000 │ │ │ │ + usat r0, #6, r0, asr #1 │ │ │ │ bl 3af662 │ │ │ │ - cmp r7, #196 @ 0xc4 │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - addw r0, ip, #70 @ 0x46 │ │ │ │ + movw r0, #16454 @ 0x4046 │ │ │ │ asrs r0, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #6, r0, asr #1 │ │ │ │ + @ instruction: 0xf3d80046 │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3d00046 │ │ │ │ + and.w r0, r8, #12976128 @ 0xc60000 │ │ │ │ bl 52f682 │ │ │ │ adds r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r0, #12976128 @ 0xc60000 │ │ │ │ + orr.w r0, r8, #12976128 @ 0xc60000 │ │ │ │ strb r4, [r5, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf1200046 │ │ │ │ - @ instruction: 0xf23e0046 │ │ │ │ - adcs.w r0, r2, #70 @ 0x46 │ │ │ │ + adcs.w r0, r8, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf2760046 │ │ │ │ + @ instruction: 0xf18a0046 │ │ │ │ asrs r0, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, lr, #70 @ 0x46 │ │ │ │ + eors.w r0, r6, #70 @ 0x46 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #404] @ (2d5850 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #404] @ (2d5854 ) │ │ │ │ @@ -196556,25 +196558,25 @@ │ │ │ │ ldr r1, [pc, #404] @ (2d5858 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #388] @ (2d585c ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #388] @ (2d5860 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r9, [pc, #372] @ 2d5864 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #348] @ 0x15c │ │ │ │ bl 456874 │ │ │ │ ldr r3, [pc, #360] @ (2d5868 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -196628,15 +196630,15 @@ │ │ │ │ bl 2d3d78 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2d5800 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2d5812 │ │ │ │ mov r0, r8 │ │ │ │ - bl 708618 │ │ │ │ + bl 708650 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r3, [r6, #328] @ 0x148 │ │ │ │ ldr.w r2, [r6, #356] @ 0x164 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -196649,27 +196651,27 @@ │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ blx 252ff0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #328] @ 0x148 │ │ │ │ add.w r0, r6, #332 @ 0x14c │ │ │ │ bl 423f5c │ │ │ │ add.w r0, r6, #368 @ 0x170 │ │ │ │ - bl 708618 │ │ │ │ + bl 708650 │ │ │ │ ldr.w r0, [r6, #304] @ 0x130 │ │ │ │ - bl 5a9658 │ │ │ │ + bl 5a9678 │ │ │ │ ldr.w r0, [r6, #308] @ 0x134 │ │ │ │ - bl 5a9658 │ │ │ │ + bl 5a9678 │ │ │ │ ldr.w r0, [r6, #312] @ 0x138 │ │ │ │ - bl 5a9658 │ │ │ │ + bl 5a9678 │ │ │ │ ldr.w r0, [r6, #316] @ 0x13c │ │ │ │ - bl 5a9658 │ │ │ │ + bl 5a9678 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5a9db8 │ │ │ │ + b.w 5a9dd8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ bl 4220a8 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2d578a │ │ │ │ @@ -196690,38 +196692,38 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d570c │ │ │ │ ldr r0, [pc, #64] @ (2d5884 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d570c │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stcl 0, cr0, [r0, #280] @ 0x118 │ │ │ │ - ldcl 0, cr0, [lr, #280] @ 0x118 │ │ │ │ - ldc 0, cr0, [r6], {70} @ 0x46 │ │ │ │ - stc 0, cr0, [r8], #-280 @ 0xfffffee8 │ │ │ │ + ldcl 0, cr0, [r8, #280]! @ 0x118 │ │ │ │ + cdp 0, 1, cr0, cr6, cr6, {2} │ │ │ │ + mcrr 0, 4, r0, lr, cr6 │ │ │ │ + stcl 0, cr0, [r0], #-280 @ 0xfffffee8 │ │ │ │ str r2, [r3, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ ldc 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - cmp r4, #14 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b60046 │ │ │ │ + @ instruction: 0xf0ee0046 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196748,25 +196750,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #656] @ (2d5b78 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #656] @ (2d5b7c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #628] @ (2d5b80 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -196809,51 +196811,51 @@ │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ blx 252e8c │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a9e10 │ │ │ │ + bl 5a9e30 │ │ │ │ ldr.w r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #496] @ (2d5b8c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #324] @ 0x144 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 5a95e0 │ │ │ │ + bl 5a9600 │ │ │ │ ldr r2, [pc, #460] @ (2d5b90 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #304] @ 0x130 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a95e0 │ │ │ │ + bl 5a9600 │ │ │ │ ldr r2, [pc, #448] @ (2d5b94 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #308] @ 0x134 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a95e0 │ │ │ │ + bl 5a9600 │ │ │ │ ldr r2, [pc, #436] @ (2d5b98 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #312] @ 0x138 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a95e0 │ │ │ │ + bl 5a9600 │ │ │ │ str.w r0, [r4, #316] @ 0x13c │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ movs r5, #0 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ str.w r5, [r4, #396] @ 0x18c │ │ │ │ str.w r2, [r4, #400] @ 0x190 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ @@ -196882,33 +196884,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d56a8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 2d5aa2 │ │ │ │ ldr r3, [pc, #296] @ (2d5ba8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #296] @ (2d5bac ) │ │ │ │ ldr r1, [pc, #300] @ (2d5bb0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #272] @ (2d5bb4 ) │ │ │ │ ldr r3, [pc, #192] @ (2d5b68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -196928,112 +196930,111 @@ │ │ │ │ ldr r1, [pc, #236] @ (2d5bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d5a9a │ │ │ │ ldr r3, [pc, #212] @ (2d5bc4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #212] @ (2d5bc8 ) │ │ │ │ ldr r1, [pc, #216] @ (2d5bcc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d5a9a │ │ │ │ ldr r3, [pc, #192] @ (2d5bd0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d5918 │ │ │ │ ldr r3, [pc, #184] @ (2d5bd4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d5918 │ │ │ │ ldr r0, [pc, #172] @ (2d5bd8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d5918 │ │ │ │ ldr r1, [pc, #164] @ (2d5bdc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #164] @ (2d5be0 ) │ │ │ │ ldr r3, [pc, #168] @ (2d5be4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #160] @ (2d5be8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d5a6c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r6, [r5, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #32] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orr.w r0, r8, r6, lsl #1 │ │ │ │ - bic.w r0, lr, r6, lsl #1 │ │ │ │ - @ instruction: 0xeb980046 │ │ │ │ - subs.w r0, r6, r6, lsl #1 │ │ │ │ + eor.w r0, r0, r6, lsl #1 │ │ │ │ + orn r0, r6, r6, lsl #1 │ │ │ │ + rsbs r0, r0, r6, lsl #1 │ │ │ │ + @ instruction: 0xebee0046 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r8, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf0a00046 │ │ │ │ b.n 2d567e │ │ │ │ vmlal.u q8, d15, d7[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2d548a │ │ │ │ vrsra.u32 , , #1 │ │ │ │ vmlal.u q8, d31, d27[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vhadd.s32 q8, q1, q3 │ │ │ │ - ldmia.w r2, {r1, r2, r6} │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + vmla.i16 d0, d10, d6[0] │ │ │ │ + @ instruction: 0xe8ca0046 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 15, cr0, cr14, cr6, {2} │ │ │ │ - strd r0, r0, [r4], #-280 @ 0x118 │ │ │ │ + vhadd.s q0, q3, q3 │ │ │ │ + ldmia.w ip, {r1, r2, r6} │ │ │ │ ldr r6, [pc, #200] @ (2d5c80 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 7, cr0, cr2, cr6, {2} │ │ │ │ - @ instruction: 0xe8140046 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + cdp 0, 10, cr0, cr10, cr6, {2} │ │ │ │ + strex r0, r0, [ip, #280] @ 0x118 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 6, cr0, cr14, cr6, {2} │ │ │ │ - b.n 2d5bb8 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ + cdp 0, 10, cr0, cr6, cr6, {2} │ │ │ │ + @ instruction: 0xe82c0046 │ │ │ │ ldr r2, [pc, #416] @ (2d5d74 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8, #280]! @ 0x118 │ │ │ │ - b.n 2d5b30 │ │ │ │ + cdp 0, 3, cr0, cr0, cr6, {2} │ │ │ │ + b.n 2d5ba0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cdp 0, 11, cr0, cr6, cr6, {2} │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + cdp 0, 14, cr0, cr14, cr6, {2} │ │ │ │ + str r6, [r2, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d5b34 │ │ │ │ + b.n 2d5ba4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2d5cb8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -197044,35 +197045,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2d5cc4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #168] @ (2d5cc8 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d5c96 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7d50 │ │ │ │ + bl 5a7d70 │ │ │ │ cbnz r0, 2d5c48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ac1e4 │ │ │ │ + bl 5ac204 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2d5c8a │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 252cb8 │ │ │ │ mov r3, r0 │ │ │ │ @@ -197082,15 +197083,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #400] @ 0x190 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #400] @ 0x190 │ │ │ │ - bl 5ac1e4 │ │ │ │ + bl 5ac204 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d5c5a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2d4f14 │ │ │ │ @@ -197104,31 +197105,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d5c2a │ │ │ │ ldr r0, [pc, #40] @ (2d5cd4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d5c2a │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r2, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d5a84 │ │ │ │ + b.n 2d5af4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d5ab0 │ │ │ │ + b.n 2d5b20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [pc, #736] @ (2d5fa8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8, #-280]! @ 0xfffffee8 │ │ │ │ + ldc 0, cr0, [r0, #280]! @ 0x118 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (2d5e68 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #380] @ (2d5e6c ) │ │ │ │ @@ -197146,20 +197147,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5a7d50 │ │ │ │ + bl 5a7d70 │ │ │ │ cbnz r0, 2d5d58 │ │ │ │ ldr r2, [pc, #336] @ (2d5e80 ) │ │ │ │ ldr r3, [pc, #324] @ (2d5e74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -197188,29 +197189,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ac1e4 │ │ │ │ + bl 5ac204 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d5e28 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2d5d9e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2d5e20 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2d5d6a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2d5d6a │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -197231,15 +197232,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ adds r0, #24 │ │ │ │ blx 252cb8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 2d5e60 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -197270,44 +197271,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (2d5e94 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d5d64 │ │ │ │ ldr r0, [pc, #68] @ (2d5e98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d5d64 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r5, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d61e0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2d5a4c │ │ │ │ + b.n 2d5abc │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d5a80 │ │ │ │ + b.n 2d5af0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #800] @ (2d61a0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r3, [pc, #672] @ (2d6124 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #94 @ 0x5e │ │ │ │ + movs r5, #150 @ 0x96 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], {70} @ 0x46 │ │ │ │ + mcrr 0, 4, r0, lr, cr6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2d5ec8 ) │ │ │ │ add r0, pc │ │ │ │ bl 40ae2c │ │ │ │ @@ -197320,72 +197321,72 @@ │ │ │ │ add r0, pc │ │ │ │ b.w 2c6860 │ │ │ │ nop │ │ │ │ ble.n 2d5ddc │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebf60046 │ │ │ │ - ldr r5, [pc, #896] @ (2d6258 ) │ │ │ │ + stc 0, cr0, [lr], #-280 @ 0xfffffee8 │ │ │ │ + ldr r6, [pc, #96] @ (2d5f38 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2d5f8c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #160] @ (2d5f90 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d5f78 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #144] @ (2d5f94 ) │ │ │ │ ldr r2, [pc, #144] @ (2d5f98 ) │ │ │ │ movs r3, #22 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #132] @ (2d5f9c ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #132] @ (2d5fa0 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #108] @ (2d5fa4 ) │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf07c │ │ │ │ + bl 5bf09c │ │ │ │ ldr r1, [pc, #100] @ (2d5fa8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #88] @ (2d5fac ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -197395,34 +197396,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d5fb4 ) │ │ │ │ ldr r0, [pc, #56] @ (2d5fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - rsbs r0, r4, r6, lsl #1 │ │ │ │ + stc 0, cr0, [ip], {70} @ 0x46 │ │ │ │ ldr r1, [pc, #904] @ (2d631c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r5, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rsb r0, r8, r6, lsl #1 │ │ │ │ - subs r4, r0, #0 │ │ │ │ + stc 0, cr0, [r0], {70} @ 0x46 │ │ │ │ + subs r4, r7, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + adds r6, r0, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #84] @ 0x54 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adcs.w r0, r6, r6, lsl #1 │ │ │ │ - cbnz r0, 2d5ff8 │ │ │ │ + @ instruction: 0xeb8e0046 │ │ │ │ + rev r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2d6054 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -197431,41 +197432,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2d605c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #116] @ (2d6060 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2d6064 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #100] @ (2d6068 ) │ │ │ │ ldr r1, [pc, #104] @ (2d606c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #88] @ (2d6070 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #80] @ (2d6074 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2d6078 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -197477,29 +197478,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r0, [r5, #80] @ 0x50 │ │ │ │ + str r0, [r4, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r1, #5 │ │ │ │ + adds r2, r0, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r2, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add.w r0, r2, r6, lsl #1 │ │ │ │ - @ instruction: 0xeb200046 │ │ │ │ - ittt cc │ │ │ │ - lslcc r6, r0, #1 │ │ │ │ - strcc r2, [r1, #44] @ 0x2c │ │ │ │ - lslcc r6, r0, #1 │ │ │ │ + @ instruction: 0xeb3a0046 │ │ │ │ + adcs.w r0, r8, r6, lsl #1 │ │ │ │ + itet vc │ │ │ │ + lslvc r6, r0, #1 │ │ │ │ + strvs r2, [r0, #48] @ 0x30 │ │ │ │ + lslvc r6, r0, #1 │ │ │ │ cbz r2, 2d60e6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - eor.w r0, lr, r6, lsl #1 │ │ │ │ + pkhbt r0, r6, r6, lsl #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d60c4 │ │ │ │ @@ -197509,29 +197510,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d60cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #36] @ (2d60d0 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5a9dc0 │ │ │ │ - str r6, [r4, #68] @ 0x44 │ │ │ │ + b.w 5a9de0 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bics.w r0, ip, r6, lsl #1 │ │ │ │ - bic.w r0, r6, r6, lsl #1 │ │ │ │ - b.n 2d6580 │ │ │ │ + orns r0, r4, r6, lsl #1 │ │ │ │ + orrs.w r0, lr, r6, lsl #1 │ │ │ │ + b.n 2d65f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2d6154 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -197541,56 +197542,56 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #92] @ (2d6160 ) │ │ │ │ ldr r1, [pc, #96] @ (2d6164 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2d6168 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c034c │ │ │ │ + b.w 5c036c │ │ │ │ nop │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [r6, #280]! @ 0x118 │ │ │ │ - strd r0, r0, [lr, #280] @ 0x118 │ │ │ │ - adds r4, r3, #0 │ │ │ │ + ands.w r0, lr, r6, lsl #1 │ │ │ │ + and.w r0, r6, r6, lsl #1 │ │ │ │ + adds r4, r2, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r5, #23 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x00a6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d616c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -197630,15 +197631,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 678d9c │ │ │ │ + bl 678dd4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2d632e │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2d62e8 │ │ │ │ @@ -197648,15 +197649,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2d635e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 613974 │ │ │ │ + bl 613994 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2d61a4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -197686,69 +197687,69 @@ │ │ │ │ beq.n 2d61a4 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 676370 │ │ │ │ + bl 6763a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d62a6 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2d623c │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 678f10 │ │ │ │ + bl 678f48 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d623c │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5c0dc4 │ │ │ │ + bl 5c0de4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r3, [pc, #184] @ (2d6380 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2d6384 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2d6388 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ b.n 2d61aa │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5c0dc4 │ │ │ │ + bl 5c0de4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldr r3, [pc, #132] @ (2d638c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2d6390 ) │ │ │ │ ldr r3, [pc, #128] @ (2d6394 ) │ │ │ │ @@ -197758,34 +197759,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d61aa │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2d6398 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2d639c ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2d63a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ b.n 2d61aa │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2d63a4 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2d63a8 ) │ │ │ │ ldr r0, [pc, #68] @ (2d63ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -197796,32 +197797,30 @@ │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bx sl │ │ │ │ lsls r0, r6, #1 │ │ │ │ bxns r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmdb ip, {r1, r2, r6} │ │ │ │ - @ instruction: 0xe85e0046 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + strd r0, r0, [r4, #-280] @ 0x118 │ │ │ │ + ldmia.w r6, {r1, r2, r6} │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [r0], #-280 @ 0x118 │ │ │ │ - @ instruction: 0xe81c0046 │ │ │ │ - str r4, [r1, #36] @ 0x24 │ │ │ │ + ldmia.w r8, {r1, r2, r6} │ │ │ │ + @ instruction: 0xe8540046 │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xe8040046 │ │ │ │ - b.n 2d6368 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - str r2, [r2, #32] │ │ │ │ + @ instruction: 0xe83c0046 │ │ │ │ + @ instruction: 0xe81c0046 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d633c │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - strex r0, r0, [r8, #280] @ 0x118 │ │ │ │ + @ instruction: 0xe8000046 │ │ │ │ + stmia.w r0, {r1, r2, r6} │ │ │ │ │ │ │ │ 002d63b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #492] @ (2d65ac ) │ │ │ │ @@ -197850,29 +197849,29 @@ │ │ │ │ cbnz r5, 2d63f8 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2d6480 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d64b8 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2d653c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2d655c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2d6430 │ │ │ │ mov r1, r5 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2d6576 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2d65b4 ) │ │ │ │ ldr r3, [pc, #376] @ (2d65b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -197888,15 +197887,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2d65a6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6166f8 │ │ │ │ + bl 616718 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d652c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d63f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d63f2 │ │ │ │ @@ -197910,46 +197909,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2d65c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2d6432 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d63f8 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2d6408 │ │ │ │ ldr r3, [pc, #264] @ (2d65c4 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2d65c8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2d65cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d6498 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6166f8 │ │ │ │ + bl 616718 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 613974 │ │ │ │ + bl 613994 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2d651e │ │ │ │ cbnz r5, 2d64f2 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2d659a │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -197992,39 +197991,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2d65d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d6498 │ │ │ │ ldr r3, [pc, #124] @ (2d65dc ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2d65e0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2d65e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d6498 │ │ │ │ ldr r3, [pc, #112] @ (2d65e8 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2d65ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2d65f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d6498 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d64f2 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198034,43 +198033,43 @@ │ │ │ │ nop │ │ │ │ cmp r2, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add sl, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d64b0 │ │ │ │ + b.n 2d6520 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d6304 │ │ │ │ + b.n 2d6374 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r4, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d64bc │ │ │ │ + b.n 2d652c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d62a0 │ │ │ │ + b.n 2d6310 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, #0] │ │ │ │ + str r4, [r2, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d642c │ │ │ │ + b.n 2d649c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d61a0 │ │ │ │ + b.n 2d6210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r7, r7] │ │ │ │ + str r6, [r6, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d645c │ │ │ │ + b.n 2d64cc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d6170 │ │ │ │ + b.n 2d61e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r4, r7] │ │ │ │ + str r4, [r3, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d64a4 │ │ │ │ + b.n 2d6514 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d6148 │ │ │ │ + b.n 2d61b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d65f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -198093,47 +198092,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 613d34 │ │ │ │ + bl 613d54 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2d669a │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2d6658 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2d6658 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d66ce │ │ │ │ mov r0, r6 │ │ │ │ - bl 61527c │ │ │ │ + bl 61529c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2d66be │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2d66ae │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 615284 │ │ │ │ + bl 6152a4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 61503c │ │ │ │ + bl 61505c │ │ │ │ mov r0, r6 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 60e460 │ │ │ │ + bl 60e480 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198145,22 +198144,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 615098 │ │ │ │ + bl 6150b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2d6664 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 615098 │ │ │ │ + bl 6150b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2d665e │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ │ │ │ │ 002d66d4 : │ │ │ │ @@ -198213,28 +198212,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (2d67e4 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d676e │ │ │ │ ldr r3, [pc, #148] @ (2d67e8 ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (2d67ec ) │ │ │ │ ldr r1, [pc, #148] @ (2d67f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198270,34 +198269,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d676e │ │ │ │ nop │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r4, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d6418 │ │ │ │ + b.n 2d6488 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d6fc0 │ │ │ │ + b.n 2d6030 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r0, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d636c │ │ │ │ + b.n 2d63dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d6f90 │ │ │ │ + b.n 2d6000 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2d62e4 │ │ │ │ + b.n 2d6354 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2d6ec8 │ │ │ │ + b.n 2d6f38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d6800 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2d68e2 │ │ │ │ @@ -198474,25 +198473,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 254cbc │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 678f10 │ │ │ │ + bl 678f48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d6a90 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2d6a90 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -198507,15 +198506,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2d6a8a │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2d6abe │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2d6a60 │ │ │ │ @@ -198558,15 +198557,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d6ada │ │ │ │ ldr r0, [pc, #44] @ (2d6b24 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d6ada │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ subs r6, #232 @ 0xe8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #218 @ 0xda │ │ │ │ @@ -198575,15 +198574,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d7028 │ │ │ │ + b.n 2d7098 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d6b28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -198604,15 +198603,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 61676c │ │ │ │ + bl 61678c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d6bf0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -198662,15 +198661,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2d6d84 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d6b8e │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2d69d8 │ │ │ │ adds r0, #1 │ │ │ │ @@ -198685,15 +198684,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d6b7e │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -198741,15 +198740,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2d6b80 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -198809,15 +198808,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #70 @ 0x46 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d7110 │ │ │ │ + b.n 2d7180 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d6d88 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -199072,25 +199071,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (2d7020 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d6fd4 │ │ │ │ subs r1, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2d6fc0 │ │ │ │ + udf #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 71e2f4 │ │ │ │ + b.w 71e32c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (2d71ac ) │ │ │ │ @@ -199105,23 +199104,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2d71a0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d71a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 2d71a0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldr r2, [pc, #308] @ (2d71b4 ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -199239,39 +199238,39 @@ │ │ │ │ b.n 2d712a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #148 @ 0x94 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r6, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r7, #170 @ 0xaa │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r6, r0] │ │ │ │ + strb r2, [r5, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 2d72a0 │ │ │ │ + bgt.n 2d7110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2d72b8 │ │ │ │ + bgt.n 2d7128 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2d723c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 615204 │ │ │ │ + bl 615224 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ cbnz r0, 2d7212 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -199312,18 +199311,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2d7280 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2d72f0 │ │ │ │ @@ -199332,53 +199331,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2d72f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w ip, [pc, #72] @ 2d72fc │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #13 │ │ │ │ ldr.w lr, [pc, #68] @ 2d7300 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (2d7304 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (2d7308 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r4, r4] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2d73fc │ │ │ │ + blt.n 2d726c │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r1, pc, #472 @ (adr r1, 2d74e0 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - blt.n 2d73ec │ │ │ │ + blt.n 2d725c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2d7388 │ │ │ │ mov r4, r0 │ │ │ │ @@ -199390,26 +199389,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 613d34 │ │ │ │ + bl 613d54 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d71cc │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 61517c │ │ │ │ + bl 61519c │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 2d65f4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -199478,21 +199477,21 @@ │ │ │ │ bne.n 2d73de │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6134c8 │ │ │ │ + bl 6134e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -199781,15 +199780,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 2d773e │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -199828,22 +199827,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (2d7ab4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (2d7ab8 ) │ │ │ │ @@ -199854,23 +199853,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (2d7ac0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 2d792e │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2d7962 │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -199880,19 +199879,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 2d7886 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 2d78ba │ │ │ │ - bl 613974 │ │ │ │ + bl 613994 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d78dc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 61517c │ │ │ │ + bl 61519c │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 2d78de │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -199905,33 +199904,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (2d7acc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6134c8 │ │ │ │ + bl 6134e8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 613df4 │ │ │ │ + bl 613e14 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7a9c │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d63b0 │ │ │ │ @@ -199948,15 +199947,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (2d7ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -199992,15 +199991,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (2d7ae4 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -200012,25 +200011,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d65f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d7918 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 615098 │ │ │ │ + bl 6150b8 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2d79c8 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 615098 │ │ │ │ + bl 6150b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d7a74 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 615098 │ │ │ │ + bl 6150b8 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2d7a26 │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (2d7ae8 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -200040,15 +200039,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 613f9c │ │ │ │ + bl 613fbc │ │ │ │ ldr.w r3, [r5, #180] @ 0xb4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2d7a44 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #180] @ 0xb4 │ │ │ │ add sp, #20 │ │ │ │ @@ -200062,15 +200061,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (2d7af4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d7918 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d702c │ │ │ │ cbnz r0, 2d7a92 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -200092,79 +200091,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (2d7b0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d7918 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 2d7a50 │ │ │ │ ldr r3, [pc, #112] @ (2d7b10 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (2d7b14 ) │ │ │ │ ldr r0, [pc, #112] @ (2d7b18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #776] @ (2d7dc0 ) │ │ │ │ + ldr r5, [pc, #1000] @ (2d7ea0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2d7ab4 │ │ │ │ + bvs.n 2d7b24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2d7a78 │ │ │ │ + bvc.n 2d7ae8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2d7af4 │ │ │ │ + bvs.n 2d7b64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #200] @ (2d7b90 ) │ │ │ │ + ldr r5, [pc, #424] @ (2d7c70 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 2d7adc │ │ │ │ + bvs.n 2d7b4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2d7b9c │ │ │ │ + bpl.n 2d7a0c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #768] @ (2d7dd4 ) │ │ │ │ + ldr r4, [pc, #992] @ (2d7eb4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2d7a3c │ │ │ │ + bpl.n 2d7aac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2d7ac0 │ │ │ │ + bpl.n 2d7b30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #352] @ (2d7c40 ) │ │ │ │ + ldr r4, [pc, #576] @ (2d7d20 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2d7acc │ │ │ │ + bpl.n 2d7b3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2d79f4 │ │ │ │ + bmi.n 2d7a64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r2!, {r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r3, [pc, #600] @ (2d7d48 ) │ │ │ │ + ldr r3, [pc, #824] @ (2d7e28 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2d7ac4 │ │ │ │ + bpl.n 2d7b34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2d7a88 │ │ │ │ + bmi.n 2d7af8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #384] @ (2d7c7c ) │ │ │ │ + ldr r3, [pc, #608] @ (2d7d5c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2d7ab4 │ │ │ │ + bpl.n 2d7b24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2d7a2c │ │ │ │ + bcc.n 2d7a9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #288] @ (2d7c28 ) │ │ │ │ + ldr r3, [pc, #512] @ (2d7d08 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2d7bf0 │ │ │ │ + bmi.n 2d7a60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2d7c04 │ │ │ │ + bcc.n 2d7a74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #120] @ (2d7b8c ) │ │ │ │ + ldr r3, [pc, #344] @ (2d7c6c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 2d7bc8 │ │ │ │ + bcc.n 2d7a38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r7, #30] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -200222,52 +200221,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2d7bd4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (2d7c18 ) │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #40] @ (2d7c1c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (2d7c20 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 2d7ba0 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #816] @ (2d7f4c ) │ │ │ │ + ldr r2, [pc, #16] @ (2d7c2c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #744 @ 0x2e8 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -200313,15 +200312,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2d73c8 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 2d7cc6 │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -200354,22 +200353,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2d7b1c │ │ │ │ ldr r0, [pc, #16] @ (2d7d30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d7d0e │ │ │ │ nop │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2d7dc8 │ │ │ │ + bcs.n 2d7c38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -200400,23 +200399,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 2d7ddc │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 2d7de0 │ │ │ │ cbz r0, 2d7dbe │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 2d7de4 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 2d7dc2 │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ cbz r0, 2d7dc2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -200473,15 +200472,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2d7e54 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -200524,15 +200523,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2d7ede │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -200577,15 +200576,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2d7f6c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -200621,15 +200620,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2d7fe4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -200712,19 +200711,19 @@ │ │ │ │ cbz r3, 2d8114 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 615204 │ │ │ │ + bl 615224 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ cbnz r0, 2d80fa │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -200802,21 +200801,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d815c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6134c8 │ │ │ │ + bl 6134e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2d815c │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -200876,21 +200875,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d8202 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6134c8 │ │ │ │ + bl 6134e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2d8202 │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 2d82c4 │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -200988,15 +200987,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d8336 │ │ │ │ ldr r0, [pc, #376] @ (2d84e0 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2d8336 │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 2d832e │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -201054,15 +201053,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 678f10 │ │ │ │ + bl 678f48 │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d8488 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -201089,15 +201088,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 2d8426 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 2d8426 │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -201138,27 +201137,27 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r4 │ │ │ │ + adcs r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r1 │ │ │ │ + adcs r6, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d84fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201167,15 +201166,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 2d8522 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -201187,15 +201186,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 2d7d34 │ │ │ │ @@ -201232,15 +201231,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 2d85bc │ │ │ │ │ │ │ │ @@ -201419,15 +201418,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d8614 │ │ │ │ ldr r0, [pc, #540] @ (2d89c0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2d8614 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2d84fc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -201481,15 +201480,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 679404 │ │ │ │ + bl 67943c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2d8660 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d7ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d8660 │ │ │ │ @@ -201546,15 +201545,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 679404 │ │ │ │ + bl 67943c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d890e │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2d893a │ │ │ │ @@ -201631,33 +201630,33 @@ │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #110 @ 0x6e │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #86 @ 0x56 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #62 @ 0x3e │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r2} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d89e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201673,25 +201672,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 2d8c2e │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #648] @ (2d8cb0 ) │ │ │ │ ldr r2, [pc, #648] @ (2d8cb4 ) │ │ │ │ ldr r1, [pc, #652] @ (2d8cb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d73c8 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -201739,15 +201738,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 679404 │ │ │ │ + bl 67943c │ │ │ │ cmp r0, fp │ │ │ │ blt.w 2d8c8c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -201782,15 +201781,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 678f10 │ │ │ │ + bl 678f48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d8c0c │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2d8ada │ │ │ │ bhi.n 2d8bc6 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -201933,19 +201932,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #152 @ 0x98 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r4, #2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202023,15 +202022,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2d8da4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -202068,25 +202067,25 @@ │ │ │ │ b.n 2d8d72 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2d8dc4 │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 2d8d8a │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #96] @ (2d8e70 ) │ │ │ │ ldr r2, [pc, #100] @ (2d8e74 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2d8e78 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 2d8e48 │ │ │ │ @@ -202109,25 +202108,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (2d8e80 ) │ │ │ │ ldr r0, [pc, #32] @ (2d8e84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - adds r7, #178 @ 0xb2 │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #608] @ 0x260 │ │ │ │ + str r7, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #154 @ 0x9a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itt ls │ │ │ │ - lslls r6, r0, #1 │ │ │ │ - stmials r1!, {r1, r2, r5, r6, r7} │ │ │ │ + ite le │ │ │ │ + lslle r6, r0, #1 │ │ │ │ + stmiagt r2!, {r1, r2, r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d8e88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202140,39 +202139,39 @@ │ │ │ │ cbz r3, 2d8efa │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (2d8f20 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #104] @ (2d8f24 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #96] @ (2d8f28 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf09c │ │ │ │ + bl 5bf0bc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 613b1c │ │ │ │ + bl 613b3c │ │ │ │ ldr r3, [pc, #84] @ (2d8f2c ) │ │ │ │ ldr r1, [pc, #84] @ (2d8f30 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 2f1084 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2d8f0a │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -202183,23 +202182,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ subs r4, r6, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r6, #4] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #98 @ 0x62 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d8f34 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202234,15 +202233,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2d8f70 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 7188b0 │ │ │ │ + bl 7188e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 254cbc │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -202251,29 +202250,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (2d907c ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -202295,15 +202294,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (2d9088 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -202311,25 +202310,25 @@ │ │ │ │ @ instruction: 0xb716 │ │ │ │ lsls r5, r7, #1 │ │ │ │ add r4, sp, #1000 @ 0x3e8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @ instruction: 0xb6fc │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - bkpt 0x0058 │ │ │ │ + bkpt 0x0090 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r3, r5, r6, r7, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2d9094 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -202338,76 +202337,76 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2d9130 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (2d9134 ) │ │ │ │ ldr r1, [pc, #116] @ (2d9138 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #100] @ (2d913c ) │ │ │ │ ldr r2, [pc, #104] @ (2d9140 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #100] @ (2d9144 ) │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2d9148 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #88] @ (2d914c ) │ │ │ │ ldr r0, [pc, #88] @ (2d9150 ) │ │ │ │ movs r2, #6 │ │ │ │ ldr r1, [pc, #88] @ (2d9154 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + adds r7, #204 @ 0xcc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [r2], #-276 @ 0xfffffeec │ │ │ │ - b.n 2d8db8 │ │ │ │ + stc 0, cr0, [sl], #276 @ 0x114 │ │ │ │ + b.n 2d8e28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r6, #26] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r3, #26] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r7, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -202423,26 +202422,26 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (2d919c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2d84fc │ │ │ │ nop │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r3, r6, r7} │ │ │ │ + stmia r3!, {} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2d9234 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202456,36 +202455,36 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #96] @ (2d9248 ) │ │ │ │ ldr r2, [pc, #96] @ (2d924c ) │ │ │ │ add.w r1, r8, #376 @ 0x178 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 437430 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #68] @ (2d9250 ) │ │ │ │ ldr r2, [pc, #72] @ (2d9254 ) │ │ │ │ add.w r1, r8, #380 @ 0x17c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -202495,30 +202494,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adcs.w r0, lr, r5, lsl #1 │ │ │ │ - b.n 2d8ca4 │ │ │ │ + @ instruction: 0xeb960045 │ │ │ │ + b.n 2d8d14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r7, [pc, #844] @ (2d95b8 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -202541,15 +202540,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -202623,23 +202622,23 @@ │ │ │ │ ldr r1, [pc, #636] @ (2d95e4 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #620] @ (2d95e8 ) │ │ │ │ ldr r1, [pc, #624] @ (2d95ec ) │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, fp, r0 │ │ │ │ ldr.w r4, [r0, #260] @ 0x104 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 2d9400 │ │ │ │ add.w r3, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r6, #4 │ │ │ │ @@ -202844,64 +202843,64 @@ │ │ │ │ ldr r1, [pc, #100] @ (2d9610 ) │ │ │ │ ldr r0, [pc, #104] @ (2d9614 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - adds r5, #212 @ 0xd4 │ │ │ │ + adds r6, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r3, #25 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r2, #25 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r1!, {r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r1!, {r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r0, #20 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #186 @ 0xba │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itt cc │ │ │ │ - lslcc r6, r0, #1 │ │ │ │ - addcc r2, #152 @ 0x98 │ │ │ │ + ite vc │ │ │ │ + lslvc r6, r0, #1 │ │ │ │ + addvs r2, #208 @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0092 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - bkpt 0x00fa │ │ │ │ + bkpt 0x00ca │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itee cc │ │ │ │ + lslcc r6, r0, #1 │ │ │ │ + stmdbcs sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + movcs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #300] @ (2d9758 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #300] @ (2d975c ) │ │ │ │ mov fp, r1 │ │ │ │ add r2, pc │ │ │ │ @@ -202916,28 +202915,28 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ bl 338d24 │ │ │ │ ldr r2, [pc, #264] @ (2d976c ) │ │ │ │ ldr r1, [pc, #268] @ (2d9770 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #248] @ (2d9774 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (2d9778 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r7, r4, #116 @ 0x74 │ │ │ │ ldrh.w r2, [r4, #104] @ 0x68 │ │ │ │ @@ -202960,43 +202959,43 @@ │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ beq.n 2d96f6 │ │ │ │ mov r0, r8 │ │ │ │ bl 338a10 │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d973e │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #172] @ (2d9780 ) │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #160] @ (2d9784 ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r7 │ │ │ │ blx r5 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c02fc │ │ │ │ + bl 5c031c │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d8f34 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2d9714 │ │ │ │ mov r0, fp │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #112] @ (2d9788 ) │ │ │ │ ldr r3, [pc, #68] @ (2d975c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -203013,44 +203012,44 @@ │ │ │ │ ldr r4, [pc, #76] @ (2d978c ) │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d9714 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r5, #10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #4 │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #56] @ 0x38 │ │ │ │ + ldrh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0012 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - pop {r3, r6, r7, pc} │ │ │ │ + bkpt 0x0000 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r4, r4, #8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r6, [r6, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [sp, #496] @ 0x1f0 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d9790 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203061,25 +203060,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2d97d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2d8e88 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #210 @ 0xd2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r4, r7} │ │ │ │ + pop {r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r5, r7} │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d97d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203090,31 +203089,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d982c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, r4, r0 │ │ │ │ ldr.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #138 @ 0x8a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + pop {r1, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d9830 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203126,29 +203125,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43c4d4 │ │ │ │ nop │ │ │ │ - cmp r7, #250 @ 0xfa │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2d98fe │ │ │ │ + pop {r1, r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d9884 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203159,53 +203158,53 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d98cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 43c48c │ │ │ │ nop │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r4, 2d9932 │ │ │ │ + cbnz r4, 2d9940 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2d993a │ │ │ │ + cbnz r6, 2d9948 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002d98d0 : │ │ │ │ cmp r0, #2 │ │ │ │ bhi.n 2d98e2 │ │ │ │ ldr r3, [pc, #16] @ (2d98e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2d9908 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ add r0, sp, #608 @ 0x260 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203225,15 +203224,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 679404 │ │ │ │ + bl 67943c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d9970 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -203242,17 +203241,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 2533a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2d9988 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 70e8f4 │ │ │ │ + b.w 70e92c │ │ │ │ nop │ │ │ │ - cbnz r2, 2d99e6 │ │ │ │ + cbnz r2, 2d99f4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2d99ec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -203280,53 +203279,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d99b6 │ │ │ │ ldr r0, [pc, #28] @ (2d99fc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d99b6 │ │ │ │ nop │ │ │ │ lsrs r0, r6, #28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2d9a46 │ │ │ │ + cbnz r6, 2d9a54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2d9a64 ) │ │ │ │ ldr r2, [pc, #84] @ (2d9a68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2d9a6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #72] @ (2d9a70 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #68] @ (2d9a74 ) │ │ │ │ ldr r1, [pc, #68] @ (2d9a78 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #56] @ (2d9a7c ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -203334,19 +203333,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #248 @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2da080 │ │ │ │ + b.n 2da0f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2d9a24 │ │ │ │ + ble.n 2d9a94 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -203516,15 +203515,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2d9c80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2d9b7e │ │ │ │ ldr r0, [pc, #92] @ (2d9c84 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d9b3c │ │ │ │ ldr r0, [pc, #72] @ (2d9c7c ) │ │ │ │ @@ -203537,38 +203536,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2d9c88 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2d9b3c │ │ │ │ lsrs r2, r6, #23 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #4 │ │ │ │ + cmp r5, #60 @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev r4, r7 │ │ │ │ + rev16 r4, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #238 @ 0xee │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev r6, r4 │ │ │ │ + rev16 r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #768] @ (2d9f7c ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d9cb0 │ │ │ │ + cbnz r4, 2d9cbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #576] @ (2d9ec8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d9c94 │ │ │ │ + cbnz r4, 2d9ca2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -203597,15 +203596,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2d9d66 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d9f46 │ │ │ │ @@ -203625,15 +203624,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2d9fec ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 44641c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2d9d80 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #692] @ (2d9ff0 ) │ │ │ │ ldr r3, [pc, #668] @ (2d9fdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -203651,46 +203650,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2d9ff8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d9d32 │ │ │ │ mov r0, r9 │ │ │ │ bl 444b94 │ │ │ │ ldr r2, [pc, #628] @ (2d9ffc ) │ │ │ │ ldr r1, [pc, #628] @ (2da000 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r9 │ │ │ │ bl 2f1ffc │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d9f7a │ │ │ │ - bl 61517c │ │ │ │ + bl 61519c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d9f9a │ │ │ │ vldr d7, [pc, #508] @ 2d9fc8 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 613d34 │ │ │ │ + bl 613d54 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d9d32 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2d9dfa │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -203706,29 +203705,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2d9f94 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d9f80 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -203788,43 +203787,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 255714 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 2d9d3a │ │ │ │ ldr r2, [pc, #188] @ (2da004 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2da008 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d9d32 │ │ │ │ ldr r2, [pc, #168] @ (2da00c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2da010 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2d9d32 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2d9dfa │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2d9e54 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2d9e34 │ │ │ │ @@ -203837,15 +203836,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2da01c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 47d2e0 │ │ │ │ b.n 2d9d32 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -203856,45 +203855,45 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #16 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #32 │ │ │ │ + cmp r4, #88 @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 2da006 │ │ │ │ + cbnz r6, 2da014 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r0, 2da000 │ │ │ │ + cbnz r0, 2da00e │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r4, pc, #456 @ (adr r4, 2da1b8 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r2, r3, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r0, 2d9ff8 │ │ │ │ + cbnz r0, 2da006 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb8e4 │ │ │ │ + cbnz r4, 2da002 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r2, 2da018 │ │ │ │ + cbnz r2, 2da026 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r0, 2da022 │ │ │ │ + cbnz r0, 2da030 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb754 │ │ │ │ + @ instruction: 0xb78c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + @ instruction: 0xb73c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xb722 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 2da10c │ │ │ │ + ble.n 2d9f7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 2da0b0 │ │ │ │ + bvc.n 2d9f20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2da110 │ │ │ │ @@ -203952,15 +203951,15 @@ │ │ │ │ bpl.n 2da07c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2da120 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2da07c │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2da070 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -203994,23 +203993,23 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + @ instruction: 0xb694 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #236 @ 0xec │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #214 @ 0xd6 │ │ │ │ + cmp r0, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r3, lr} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2da1c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -204020,15 +204019,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2da1cc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #112] @ (2da1d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2da19e │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -204057,31 +204056,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da168 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2da1dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2da168 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + movs r7, #196 @ 0xc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r3, r4, r6, r7} │ │ │ │ + push {r4, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r4, r5, r6, r7} │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r0, r0, #30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -204140,15 +204139,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2da3f8 │ │ │ │ ldr.w r0, [pc, #1652] @ 2da918 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2da3ec │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2da3aa │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2da6e2 │ │ │ │ @@ -204264,15 +204263,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1280] @ 2da920 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2da394 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2da77e │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -204437,15 +204436,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da5ca │ │ │ │ ldr r0, [pc, #760] @ (2da928 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2da5ca │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2da43a │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2da43a │ │ │ │ @@ -204582,15 +204581,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2da3f8 │ │ │ │ ldr r0, [pc, #372] @ (2da930 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2da3ec │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #316] @ (2da90c ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -204605,15 +204604,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2da4c4 │ │ │ │ ldr r0, [pc, #320] @ (2da938 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2da4c4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2da37c │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2da43a │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -204632,15 +204631,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2da3f8 │ │ │ │ ldr r0, [pc, #252] @ (2da940 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2da3ec │ │ │ │ ldr r3, [pc, #232] @ (2da93c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -204649,15 +204648,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2da5ca │ │ │ │ ldr r0, [pc, #212] @ (2da944 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2da5ca │ │ │ │ ldr r0, [pc, #168] @ (2da92c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -204667,15 +204666,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2da512 │ │ │ │ ldr r0, [pc, #172] @ (2da948 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2da512 │ │ │ │ ldr r2, [pc, #100] @ (2da90c ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2da3ec │ │ │ │ @@ -204689,70 +204688,70 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2da3c6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (2da950 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2da3c6 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2da434 │ │ │ │ ldr r0, [pc, #96] @ (2da954 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2da3ec │ │ │ │ nop │ │ │ │ lsls r0, r3, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ negs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {r3, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2da962 │ │ │ │ + sxth r6, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mov r4, ip │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + sub sp, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #648 @ 0x288 │ │ │ │ + add r7, sp, #872 @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -204893,15 +204892,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2db24c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2da9b6 │ │ │ │ b.n 2da9c4 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2daca4 │ │ │ │ @@ -204978,15 +204977,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2dab56 │ │ │ │ ldr.w r2, [pc, #1592] @ 2db254 │ │ │ │ ldr.w r0, [pc, #1592] @ 2db258 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2dab56 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2dae10 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -205014,15 +205013,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2daa34 │ │ │ │ ldr.w r2, [pc, #1480] @ 2db25c │ │ │ │ ldr.w r0, [pc, #1480] @ 2db260 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2daa34 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2db082 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -205047,15 +205046,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2db244 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2daa20 │ │ │ │ ldr.w r0, [pc, #1388] @ 2db26c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2daa20 │ │ │ │ ldr.w r2, [pc, #1336] @ 2db244 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -205081,15 +205080,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2dace0 │ │ │ │ ldr.w r2, [pc, #1296] @ 2db270 │ │ │ │ ldr.w r0, [pc, #1296] @ 2db274 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2daa1a │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2dadfc │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2dadfc │ │ │ │ @@ -205109,15 +205108,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2dace0 │ │ │ │ ldr.w r2, [pc, #1220] @ 2db278 │ │ │ │ ldr.w r0, [pc, #1220] @ 2db27c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2daa1a │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2daa04 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -205174,15 +205173,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2db284 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2daa12 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dab56 │ │ │ │ ldr r3, [pc, #948] @ (2db250 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -205194,15 +205193,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2dab56 │ │ │ │ ldr r2, [pc, #980] @ (2db288 ) │ │ │ │ ldr r0, [pc, #984] @ (2db28c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2dab56 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2db0b0 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -205245,15 +205244,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2dace0 │ │ │ │ ldr r2, [pc, #832] @ (2db290 ) │ │ │ │ ldr r0, [pc, #836] @ (2db294 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2daa1a │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -205293,15 +205292,15 @@ │ │ │ │ beq.w 2dad1c │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2dad1c │ │ │ │ ldr r0, [pc, #712] @ (2db298 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2dad1c │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 254cbc │ │ │ │ @@ -205320,15 +205319,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2dabae │ │ │ │ ldr r0, [pc, #644] @ (2db2a0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2dabae │ │ │ │ ldr r2, [pc, #548] @ (2db250 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2dadda │ │ │ │ @@ -205339,15 +205338,15 @@ │ │ │ │ bpl.w 2dadda │ │ │ │ ldr r2, [pc, #608] @ (2db2a4 ) │ │ │ │ ldr r0, [pc, #608] @ (2db2a8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2dadda │ │ │ │ ldr r3, [pc, #500] @ (2db250 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dac54 │ │ │ │ @@ -205357,15 +205356,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2dac54 │ │ │ │ ldr r2, [pc, #568] @ (2db2ac ) │ │ │ │ ldr r0, [pc, #572] @ (2db2b0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2dac54 │ │ │ │ ldr r3, [pc, #460] @ (2db250 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dacae │ │ │ │ ldr r3, [pc, #436] @ (2db244 ) │ │ │ │ @@ -205374,15 +205373,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2dacae │ │ │ │ ldr r2, [pc, #536] @ (2db2b4 ) │ │ │ │ ldr r0, [pc, #536] @ (2db2b8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2dacae │ │ │ │ ldr r3, [pc, #412] @ (2db250 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2daed0 │ │ │ │ @@ -205392,15 +205391,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2daed0 │ │ │ │ ldr r2, [pc, #496] @ (2db2bc ) │ │ │ │ ldr r0, [pc, #500] @ (2db2c0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2daed0 │ │ │ │ ldr r3, [pc, #372] @ (2db250 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2db0f2 │ │ │ │ ldr r3, [pc, #348] @ (2db244 ) │ │ │ │ @@ -205421,15 +205420,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2daf92 │ │ │ │ ldr r2, [pc, #432] @ (2db2c4 ) │ │ │ │ ldr r0, [pc, #436] @ (2db2c8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2daf92 │ │ │ │ ldr r2, [pc, #424] @ (2db2cc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2daef8 │ │ │ │ ldr r2, [pc, #276] @ (2db244 ) │ │ │ │ @@ -205438,15 +205437,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2daef8 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2db2d0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2daef8 │ │ │ │ ldr r3, [pc, #256] @ (2db250 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dab56 │ │ │ │ ldr r3, [pc, #232] @ (2db244 ) │ │ │ │ @@ -205455,20 +205454,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2dab56 │ │ │ │ ldr r2, [pc, #364] @ (2db2d4 ) │ │ │ │ ldr r0, [pc, #364] @ (2db2d8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2dab56 │ │ │ │ ldr r0, [pc, #348] @ (2db2dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2daa1a │ │ │ │ ldr r1, [pc, #328] @ (2db2e0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -205481,23 +205480,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2dae20 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2db2e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2dae20 │ │ │ │ ldr r2, [pc, #288] @ (2db2e8 ) │ │ │ │ ldr r0, [pc, #288] @ (2db2ec ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2daa1a │ │ │ │ ldr r3, [pc, #268] @ (2db2f0 ) │ │ │ │ ldr r2, [pc, #268] @ (2db2f4 ) │ │ │ │ @@ -205524,116 +205523,116 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2dace0 │ │ │ │ ldr r2, [pc, #212] @ (2db2fc ) │ │ │ │ ldr r0, [pc, #216] @ (2db300 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2daa1a │ │ │ │ vhadd.u32 q8, q2, │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #160 @ 0xa0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #480 @ 0x1e0 │ │ │ │ + add r5, sp, #704 @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #16 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #232 @ 0xe8 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #976 @ 0x3d0 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r3, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #440 @ 0x1b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #832 @ 0x340 │ │ │ │ + add r3, sp, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #920 @ 0x398 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #656 @ 0x290 │ │ │ │ + add r3, sp, #880 @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r7, [pc, #896] @ (2db620 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #296 @ 0x128 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ + add r1, sp, #376 @ 0x178 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #760 @ 0x2f8 │ │ │ │ + add r1, sp, #984 @ 0x3d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #272 @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r5, [pc, #480] @ (2db4b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #920 @ 0x398 │ │ │ │ + add r1, sp, #120 @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ + add r1, sp, #376 @ 0x178 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #848 @ (adr r7, 2db640 ) │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r6, #27 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #280 @ 0x118 │ │ │ │ + add r1, sp, #504 @ 0x1f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #416 @ (adr r4, 2db49c ) │ │ │ │ + add r4, pc, #640 @ (adr r4, 2db57c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #512 @ 0x200 │ │ │ │ + add r1, sp, #736 @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #472 @ (adr r7, 2db4dc ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 2db5bc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002db304 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -205654,163 +205653,163 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2db362 │ │ │ │ ldr r1, [pc, #264] @ (2db464 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f10ec │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2db446 │ │ │ │ ldr r1, [pc, #244] @ (2db468 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #236] @ (2db46c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf040 │ │ │ │ + bl 5bf060 │ │ │ │ ldr r1, [pc, #224] @ (2db470 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2db474 ) │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2db478 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2db47c ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5bef20 │ │ │ │ + bl 5bef40 │ │ │ │ ldr r1, [pc, #208] @ (2db480 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5bef80 │ │ │ │ + bl 5befa0 │ │ │ │ ldr r1, [pc, #196] @ (2db484 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5bef80 │ │ │ │ + bl 5befa0 │ │ │ │ ldr r1, [pc, #188] @ (2db488 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5bef80 │ │ │ │ + bl 5befa0 │ │ │ │ ldr r1, [pc, #176] @ (2db48c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5bef80 │ │ │ │ + bl 5befa0 │ │ │ │ ldr r1, [pc, #164] @ (2db490 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf07c │ │ │ │ + bl 5bf09c │ │ │ │ ldr r2, [pc, #156] @ (2db494 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #140] @ (2db498 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2f2348 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2f1d48 │ │ │ │ ldr r2, [pc, #108] @ (2db49c ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2db4a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5c42f8 │ │ │ │ + b.w 5c4318 │ │ │ │ ldr r3, [pc, #92] @ (2db4a4 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2db4a8 ) │ │ │ │ ldr r0, [pc, #92] @ (2db4ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ rsb r0, r0, #15663104 @ 0xef0000 │ │ │ │ - add r3, pc, #64 @ (adr r3, 2db4a4 ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 2db584 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #144 @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2db48a │ │ │ │ + cbnz r6, 2db498 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #344 @ (adr r3, 2db5d0 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 2db6b0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r8, #288]! @ 0x120 │ │ │ │ - ldc2l 0, cr0, [r2, #288]! @ 0x120 │ │ │ │ - add r0, sp, #752 @ 0x2f0 │ │ │ │ + cdp2 0, 3, cr0, cr0, cr8, {2} │ │ │ │ + cdp2 0, 2, cr0, cr10, cr8, {2} │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add lr, r7 │ │ │ │ + add lr, lr │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r2, pc, #1000 @ (adr r2, 2db880 ) │ │ │ │ + add r3, pc, #200 @ (adr r3, 2db560 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #984 @ (adr r1, 2db878 ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 2db558 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #56 @ (adr r2, 2db4dc ) │ │ │ │ + add r2, pc, #280 @ (adr r2, 2db5bc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, pc, #24 @ (adr r2, 2db4c4 ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 2db5a4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 2db858 ) │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002db4b0 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -205837,44 +205836,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2db540 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 70e750 │ │ │ │ + bl 70e788 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 711160 │ │ │ │ + bl 711198 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2db568 │ │ │ │ ldr r3, [pc, #120] @ (2db584 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2db588 ) │ │ │ │ ldr r2, [pc, #124] @ (2db58c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 613b1c │ │ │ │ + bl 613b3c │ │ │ │ ldr r3, [pc, #100] @ (2db590 ) │ │ │ │ ldr r1, [pc, #104] @ (2db594 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2f1084 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 70e768 │ │ │ │ + bl 70e7a0 │ │ │ │ ldr r2, [pc, #84] @ (2db598 ) │ │ │ │ ldr r3, [pc, #60] @ (2db580 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -205886,34 +205885,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2db59c ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ nop │ │ │ │ @ instruction: 0xf3fc006f │ │ │ │ @ instruction: 0xf3f6006f │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ @ instruction: 0xf394006f │ │ │ │ - add r7, pc, #168 @ (adr r7, 2db648 ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 2db728 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2db5ac │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2db5da │ │ │ │ @@ -206064,19 +206063,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 2db726 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r3, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2db760 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrh r6, [r3, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -206091,40 +206090,40 @@ │ │ │ │ orrs r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2db79c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r3, [pc, #40] @ (2db7c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2db790 │ │ │ │ ldr r3, [pc, #36] @ (2db7cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2db790 │ │ │ │ ldr r0, [pc, #28] @ (2db7d0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2db790 │ │ │ │ nop │ │ │ │ adcs.w r0, r8, #111 @ 0x6f │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #480 @ (adr r5, 2db9b4 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 2dba94 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #332] @ (2db934 ) │ │ │ │ @@ -206138,15 +206137,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #316] @ (2db93c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2db8b2 │ │ │ │ ldr.w r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2db8b2 │ │ │ │ ldrb.w r2, [r4, #32] │ │ │ │ lsls r1, r2, #31 │ │ │ │ @@ -206176,15 +206175,15 @@ │ │ │ │ ite eq │ │ │ │ moveq.w r9, #5 │ │ │ │ movne.w r9, #8 │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ adds r1, #2 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and.w r2, r2, #192 @ 0xc0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ beq.n 2db8fc │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.n 2db8ec │ │ │ │ @@ -206199,15 +206198,15 @@ │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2db90c │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldr r2, [pc, #144] @ (2db944 ) │ │ │ │ ldr r3, [pc, #132] @ (2db93c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -206249,29 +206248,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2db8a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (2db950 ) │ │ │ │ strd r9, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2db8a8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf0ec006f │ │ │ │ @ instruction: 0xf0d8006f │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, r2, #111 @ 0x6f │ │ │ │ ldr r5, [pc, #80] @ (2db99c ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #128 @ (adr r4, 2db9d4 ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 2dbab4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ (2dba58 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -206281,15 +206280,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ movs r3, #4 │ │ │ │ ldr r2, [pc, #220] @ (2dba64 ) │ │ │ │ mov r1, r6 │ │ │ │ str.w r0, [r4, #1128] @ 0x468 │ │ │ │ add.w r6, r4, #1920 @ 0x780 │ │ │ │ @@ -206303,15 +206302,15 @@ │ │ │ │ add.w r0, r4, #1600 @ 0x640 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ bl 440880 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cbnz r0, 2db9ea │ │ │ │ add.w r5, r5, #420 @ 0x1a4 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 2db9b6 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2dba16 │ │ │ │ @@ -206338,15 +206337,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [pc, #96] @ (2dba68 ) │ │ │ │ ldr r2, [pc, #100] @ (2dba6c ) │ │ │ │ ldr r1, [pc, #100] @ (2dba70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ b.n 2db9be │ │ │ │ ldr r1, [pc, #92] @ (2dba74 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ bl 28feb0 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -206364,19 +206363,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #256 @ (adr r4, 2dbb5c ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 2dbc3c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #120 @ (adr r4, 2dbadc ) │ │ │ │ + add r4, pc, #344 @ (adr r4, 2dbbbc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206395,48 +206394,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2dbaec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #76] @ (2dbaf0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #68] @ (2dbaf4 ) │ │ │ │ ldr r0, [pc, #72] @ (2dbaf8 ) │ │ │ │ movs r2, #9 │ │ │ │ ldr r1, [pc, #72] @ (2dbafc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r7} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ @@ -206464,26 +206463,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (2dbba4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #92] @ (2dbba8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #92] @ (2dbbac ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add.w r5, r4, #752 @ 0x2f0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ addw r6, r4, #1172 @ 0x494 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f1f4c │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -206494,23 +206493,23 @@ │ │ │ │ add.w r1, r4, #1600 @ 0x640 │ │ │ │ str.w r3, [r4, #1560] @ 0x618 │ │ │ │ str.w r6, [r4, #772] @ 0x304 │ │ │ │ str.w r5, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, pc, #328 @ (adr r2, 2dbcec ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 2dbdcc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #424 @ (adr r2, 2dbd50 ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 2dbe30 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (2dbc34 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206518,15 +206517,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #116] @ (2dbc3c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r4, #0 │ │ │ │ add.w r3, r0, #780 @ 0x30c │ │ │ │ addw r5, r0, #1620 @ 0x654 │ │ │ │ movs r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 254cbc │ │ │ │ @@ -206550,19 +206549,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #784 @ (adr r1, 2dbf4c ) │ │ │ │ + add r1, pc, #1008 @ (adr r1, 2dc02c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #880 @ (adr r1, 2dbfb0 ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 2dbc90 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #204] @ 2dbd1c │ │ │ │ mov r3, r0 │ │ │ │ @@ -206632,27 +206631,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2dbc70 │ │ │ │ ldr r0, [pc, #36] @ (2dbd2c ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #388] @ 0x184 │ │ │ │ b.n 2dbc70 │ │ │ │ nop │ │ │ │ stc 0, cr0, [r0], {111} @ 0x6f │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #672 @ (adr r0, 2dbfd0 ) │ │ │ │ + add r0, pc, #896 @ (adr r0, 2dc0b0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #140] @ 2dbdcc │ │ │ │ mov r3, r0 │ │ │ │ @@ -206702,26 +206701,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2dbd62 │ │ │ │ ldr r0, [pc, #32] @ (2dbddc ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2dbd62 │ │ │ │ nop │ │ │ │ @ instruction: 0xeb8e006f │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #144 @ (adr r0, 2dbe70 ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 2dbf50 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -206734,15 +206733,15 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 28e8d4 │ │ │ │ ldr r3, [pc, #264] @ (2dbf10 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #256] @ (2dbf14 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2dbeb0 │ │ │ │ @@ -206813,15 +206812,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2dbe20 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (2dbf28 ) │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2dbe20 │ │ │ │ ldr r3, [pc, #84] @ (2dbf2c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dbe4c │ │ │ │ @@ -206829,15 +206828,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dbe4c │ │ │ │ ldr r0, [pc, #68] @ (2dbf30 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2dbe4c │ │ │ │ ldr r3, [pc, #60] @ (2dbf34 ) │ │ │ │ movw r2, #803 @ 0x323 │ │ │ │ ldr r1, [pc, #56] @ (2dbf38 ) │ │ │ │ ldr r0, [pc, #60] @ (2dbf3c ) │ │ │ │ add r3, pc │ │ │ │ @@ -206854,25 +206853,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsb r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r5, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd lr, r2, [r0, #408] @ 0x198 │ │ │ │ sub sp, #8 │ │ │ │ @@ -206950,25 +206949,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dbf80 │ │ │ │ ldr r0, [pc, #32] @ (2dc038 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #416] @ 0x1a0 │ │ │ │ b.n 2dbf80 │ │ │ │ ldrd r0, r0, [r4, #-444]! @ 0x1bc │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ b.n 2dbc40 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -207194,15 +207193,15 @@ │ │ │ │ it eq │ │ │ │ orreq.w r6, r6, #8 │ │ │ │ b.n 2dc220 │ │ │ │ add.w r7, r3, #1080 @ 0x438 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r7, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dc524 │ │ │ │ ldr.w r7, [r6, #1144] @ 0x478 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 2dc17a │ │ │ │ ldr.w r3, [r6, #1128] @ 0x468 │ │ │ │ @@ -207261,15 +207260,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2dc0fe │ │ │ │ ldr.w r0, [pc, #1144] @ 2dc84c │ │ │ │ and.w r3, r7, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r6, #776] @ 0x308 │ │ │ │ b.n 2dc0fe │ │ │ │ and.w r7, r7, #192 @ 0xc0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ beq.w 2dc59c │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ beq.w 2dc534 │ │ │ │ @@ -207370,22 +207369,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2dc142 │ │ │ │ ldr r0, [pc, #844] @ (2dc860 ) │ │ │ │ and.w r2, r7, #255 @ 0xff │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2dc142 │ │ │ │ addw r1, r3, #1149 @ 0x47d │ │ │ │ mov r0, r7 │ │ │ │ add r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ - bl 67aa94 │ │ │ │ + bl 67aacc │ │ │ │ b.n 2dc17a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dc736 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ mov.w r4, #2048 @ 0x800 │ │ │ │ bl 2db5ec │ │ │ │ @@ -207537,43 +207536,43 @@ │ │ │ │ ldr r3, [pc, #296] @ (2dc848 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2dc5b2 │ │ │ │ ldr r0, [pc, #316] @ (2dc86c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2dc5b2 │ │ │ │ ldr r3, [pc, #312] @ (2dc870 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dc53e │ │ │ │ ldr r3, [pc, #256] @ (2dc848 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2dc53e │ │ │ │ ldr r0, [pc, #288] @ (2dc874 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2dc53e │ │ │ │ ldr r3, [pc, #264] @ (2dc868 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dc412 │ │ │ │ ldr r3, [pc, #220] @ (2dc848 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2dc412 │ │ │ │ ldr r0, [pc, #252] @ (2dc878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2dc412 │ │ │ │ strb.w r2, [r3, #798] @ 0x31e │ │ │ │ ldrb.w r2, [r3, #781] @ 0x30d │ │ │ │ lsls r7, r2, #30 │ │ │ │ itttt mi │ │ │ │ ldrmi.w r2, [r3, #772] @ 0x304 │ │ │ │ ldrbmi.w r3, [r2, #47] @ 0x2f │ │ │ │ @@ -207589,15 +207588,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2dc332 │ │ │ │ ldr r0, [pc, #192] @ (2dc880 ) │ │ │ │ ldr r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2dc332 │ │ │ │ add.w r9, sp, #12 │ │ │ │ adds r1, #4 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ mov r0, r9 │ │ │ │ blx 253b80 │ │ │ │ b.n 2dc7de │ │ │ │ @@ -207623,15 +207622,15 @@ │ │ │ │ cmp r3, #9 │ │ │ │ bhi.w 2dc4ac │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 703ef0 │ │ │ │ + bl 703f28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dc4ac │ │ │ │ ldr r3, [pc, #100] @ (2dc888 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.n 2dc4ac │ │ │ │ @@ -207645,41 +207644,41 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2dc58c │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 2dc1d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ orrs r0, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmn r6, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 2dceac │ │ │ │ lsls r7, r5, #1 │ │ │ │ strh r0, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #856] @ 0x358 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r7, #102 @ 0x66 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -207814,15 +207813,15 @@ │ │ │ │ ite ne │ │ │ │ movne r1, #97 @ 0x61 │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dcb44 │ │ │ │ add.w r0, r7, #1080 @ 0x438 │ │ │ │ add r0, r5 │ │ │ │ - bl 67ae34 │ │ │ │ + bl 67ae6c │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -207848,15 +207847,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2dc920 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #276] @ (2dcba4 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r6, #776] @ 0x308 │ │ │ │ add r6, r3 │ │ │ │ ldrb.w r0, [r6, #796] @ 0x31c │ │ │ │ b.n 2dc920 │ │ │ │ ldr.w r2, [r6, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2dcb38 │ │ │ │ @@ -207925,15 +207924,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2dca2e │ │ │ │ ldr r0, [pc, #76] @ (2dcbac ) │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2dca2e │ │ │ │ ldr r0, [pc, #68] @ (2dcbb0 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dcae2 │ │ │ │ ldr r0, [pc, #44] @ (2dcba0 ) │ │ │ │ @@ -207941,36 +207940,36 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2dcae2 │ │ │ │ ldr r0, [pc, #52] @ (2dcbb4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w ip, [r6, #324] @ 0x144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2dcae2 │ │ │ │ nop │ │ │ │ b.n 2dcbd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2dcbcc │ │ │ │ ldr r2, [pc, #24] @ (2dcbd8 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ @@ -207980,15 +207979,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - mrc2 0, 4, r0, cr8, cr7, {2} │ │ │ │ + mrc2 0, 6, r0, cr0, cr7, {2} │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ @@ -208000,15 +207999,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2dcc0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ strb r6, [r1, #31] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2dcc78 │ │ │ │ @@ -208019,15 +208018,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -208037,20 +208036,20 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2dcc6c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ - mcr2 0, 1, r0, cr14, cr7, {2} │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + mcr2 0, 3, r0, cr6, cr7, {2} │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2dce94 │ │ │ │ sub sp, #28 │ │ │ │ @@ -208060,15 +208059,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -208118,15 +208117,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 67ae34 │ │ │ │ + bl 67ae6c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2dcd90 │ │ │ │ @@ -208206,29 +208205,29 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 67ae34 │ │ │ │ + bl 67ae6c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2dcd90 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2dcd7c │ │ │ │ - ldc2 0, cr0, [r8, #348]! @ 0x15c │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + ldc2l 0, cr0, [r0, #348]! @ 0x15c │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -208302,18 +208301,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2dcf8c ) │ │ │ │ ldr r0, [pc, #20] @ (2dcf90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfadc0057 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + @ instruction: 0xfb140057 │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2dd050 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -208322,25 +208321,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2dd058 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #156] @ (2dd05c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2dd060 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #140] @ (2dd064 ) │ │ │ │ ldr r1, [pc, #144] @ (2dd068 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2dd06c ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2dd070 ) │ │ │ │ @@ -208372,36 +208371,36 @@ │ │ │ │ ldr r0, [pc, #116] @ (2dd094 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #100] @ (2dd098 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfaac0057 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + @ instruction: 0xfae40057 │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #264 @ (adr r7, 2dd164 ) │ │ │ │ + add r7, pc, #488 @ (adr r7, 2dd244 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #648] @ 0x288 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -208413,15 +208412,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r4, #14] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -208511,31 +208510,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2dd1c4 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2dd1c8 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str.w r0, [ip, #87] @ 0x57 │ │ │ │ - ldrh r2, [r7, #62] @ 0x3e │ │ │ │ + vst4.16 {d0-d3}, [r4 :64], r7 │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2dd218 │ │ │ │ sub sp, #12 │ │ │ │ @@ -208545,31 +208544,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2dd21c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2dd220 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r4, r7, lsl #1] │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + strh.w r0, [ip, #87] @ 0x57 │ │ │ │ + ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2dd290 │ │ │ │ sub sp, #16 │ │ │ │ @@ -208578,15 +208577,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2dd298 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2dd26e │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -208603,18 +208602,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb.w r0, [sl, r7, lsl #1] │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldr.w r0, [r2, r7, lsl #1] │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2dd330 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -208626,56 +208625,56 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2dd340 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2dd344 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2dd2e6 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2dd318 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dd2e0 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2dd2e6 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7a20057 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + @ instruction: 0xf7da0057 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #54] @ 0x36 │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2dd73c │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -208696,15 +208695,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2dd5c4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2dd5c8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -208752,15 +208751,15 @@ │ │ │ │ bpl.n 2dd4e6 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 67aa94 │ │ │ │ + bl 67aacc │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2dd3d4 │ │ │ │ b.n 2dd3ce │ │ │ │ @@ -208890,22 +208889,22 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2dd51e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2dd420 │ │ │ │ - @ instruction: 0xf6f60057 │ │ │ │ + @ instruction: 0xf72e0057 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2dd690 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r7, #46] @ 0x2e │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bpl.n 2dd5d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcc.n 2dd5b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002dd5d4 : │ │ │ │ @@ -208939,20 +208938,20 @@ │ │ │ │ ldr r1, [pc, #120] @ (2dd69c ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #108] @ (2dd6a0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #100] @ (2dd6a4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f1158 │ │ │ │ ldr r3, [pc, #92] @ (2dd6a8 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -208980,30 +208979,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 2dd664 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4b00057 │ │ │ │ - ldrh r0, [r4, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf4e80057 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #1016 @ (adr r6, 2dda94 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 2dd774 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, pc, #832 @ (adr r0, 2dd9e0 ) │ │ │ │ + add r1, pc, #32 @ (adr r1, 2dd6c0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfaa0004d │ │ │ │ - asrs r0, r2, #26 │ │ │ │ + @ instruction: 0xfad8004d │ │ │ │ + asrs r0, r1, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r4, #14090240 @ 0xd70000 │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + orn r0, ip, #14090240 @ 0xd70000 │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002dd6b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -209015,28 +209014,28 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43c4d4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3de0057 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ands.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r4, #32] │ │ │ │ + ldrh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002dd70c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -209047,25 +209046,25 @@ │ │ │ │ ldr r1, [pc, #44] @ (2dd754 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 43c48c │ │ │ │ nop │ │ │ │ - usat r0, #23, sl, lsl #1 │ │ │ │ - ldrh r0, [r2, #30] │ │ │ │ + ubfx r0, r2, #1, #24 │ │ │ │ + ldrh r0, [r1, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #28] │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ movt r2, #52441 @ 0xccd9 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ @@ -209076,15 +209075,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2dd78c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r6, [r3, #80] @ 0x50 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -209144,27 +209143,27 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #15 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dd7f4 │ │ │ │ str.w r5, [r4, #216] @ 0xd8 │ │ │ │ b.n 2dd7f4 │ │ │ │ ldrb.w r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, r5 │ │ │ │ beq.n 2dd7f4 │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ b.n 2dd7f4 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ orr.w r2, r5, #192 @ 0xc0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -209175,23 +209174,23 @@ │ │ │ │ beq.n 2dd89e │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r5, r5, #5, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldrb.w r2, [sp, #15] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [sp, #15] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ strb.w r6, [r4, #171] @ 0xab │ │ │ │ b.n 2dd7f4 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ and.w r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ itt eq │ │ │ │ addeq r2, sp, #20 │ │ │ │ @@ -209210,15 +209209,15 @@ │ │ │ │ bpl.n 2dd7dc │ │ │ │ ldr r1, [pc, #52] @ (2dd910 ) │ │ │ │ ldr r0, [pc, #56] @ (2dd914 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2dd7dc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 2dd95c │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -209229,17 +209228,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2dd8c8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [pc, #496] @ (2ddafc ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #312] @ (2dda64 ) │ │ │ │ @@ -209286,15 +209285,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #3 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldr r2, [pc, #204] @ (2dda70 ) │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #169] @ 0xa9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2dd96c │ │ │ │ @@ -209309,21 +209308,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2dd96c │ │ │ │ ldr r1, [pc, #184] @ (2dda80 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #184] @ (2dda84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2dd96c │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldr.w r1, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r2, [sp, #3] │ │ │ │ and.w r3, r2, #254 @ 0xfe │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ cbz r1, 2dda00 │ │ │ │ orr.w r3, r2, #1 │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ @@ -209341,24 +209340,24 @@ │ │ │ │ moveq r1, #8 │ │ │ │ bne.n 2dd962 │ │ │ │ add.w r0, r5, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ cbz r0, 2dda3e │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2dd964 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #171] @ 0xab │ │ │ │ b.n 2dd964 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ b.n 2dda24 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @@ -209372,17 +209371,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #10] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r1, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #372] @ 2ddc10 │ │ │ │ sub sp, #24 │ │ │ │ @@ -209398,31 +209397,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r6, [ip, r6] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #348] @ (2ddc24 ) │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r1, [pc, #344] @ (2ddc28 ) │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r6, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ddbca │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2ddb02 │ │ │ │ ldr r3, [pc, #304] @ (2ddc2c ) │ │ │ │ add r3, pc │ │ │ │ @@ -209453,19 +209452,19 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #7 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ uxth r2, r5 │ │ │ │ cbz r0, 2ddba2 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ddc08 │ │ │ │ ldr r3, [pc, #212] @ (2ddc3c ) │ │ │ │ @@ -209513,70 +209512,70 @@ │ │ │ │ add.w r3, r5, #28 │ │ │ │ ldr r1, [pc, #128] @ (2ddc54 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ddb78 │ │ │ │ ldr r3, [pc, #112] @ (2ddc58 ) │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [pc, #112] @ (2ddc5c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #112] @ (2ddc60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ddb78 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (2ddc64 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ b.n 2ddb6a │ │ │ │ ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bics.w r0, sl, #87 @ 0x57 │ │ │ │ + orns r0, r2, #87 @ 0x57 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1016] @ (2de018 ) │ │ │ │ + ldr r3, [pc, #216] @ (2ddcf8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #656] @ (2ddeb4 ) │ │ │ │ + ldr r2, [pc, #880] @ (2ddf94 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #0] │ │ │ │ + ldrh r4, [r1, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r7, #1 │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ mcrr2 15, 15, pc, r7, cr15 @ │ │ │ │ ldr r6, [r7, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r0, #60] @ 0x3c │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vqadd.s32 q0, q1, │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + vqadd.s16 q8, q5, │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mrc 0, 7, r0, cr2, cr7, {2} │ │ │ │ - strh r4, [r5, #62] @ 0x3e │ │ │ │ + vqadd.s32 q0, q5, │ │ │ │ + ldrh r4, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r4, #60] @ 0x3c │ │ │ │ + strh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -209587,59 +209586,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (2ddcec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (2ddcf0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2ddcf4 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2ddcf8 ) │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #80] @ (2ddcfc ) │ │ │ │ ldr r2, [pc, #80] @ (2ddd00 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2ddd04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mcr 0, 3, r0, cr0, cr7, {2} │ │ │ │ - add r0, pc, #632 @ (adr r0, 2ddf64 ) │ │ │ │ + mrc 0, 4, r0, cr8, cr7, {2} │ │ │ │ + add r0, pc, #856 @ (adr r0, 2de044 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #162 @ 0xa2 │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r4, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2de100 │ │ │ │ strh r2, [r0, r0] │ │ │ │ @@ -209655,15 +209654,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2ddde8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ bl 2bfcf0 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -209723,30 +209722,30 @@ │ │ │ │ bl 2bdb78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2bdb78 │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r0, #348] @ 0x15c │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + ldcl 0, cr0, [r8, #348]! @ 0x15c │ │ │ │ + strh r2, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, #46] @ 0x2e │ │ │ │ + strh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, #50] @ 0x32 │ │ │ │ + strh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr.w ip, [pc, #76] @ 2dde54 │ │ │ │ ldr r0, [pc, #76] @ (2dde58 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ mov lr, r1 │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ @@ -209771,26 +209770,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (2dde64 ) │ │ │ │ uxtb r3, r2 │ │ │ │ ldr r0, [pc, #36] @ (2dde68 ) │ │ │ │ and.w r2, lr, #7 │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #496] @ (2de050 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, #38] @ 0x26 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #64] @ (2ddebc ) │ │ │ │ ldr r3, [pc, #64] @ (2ddec0 ) │ │ │ │ @@ -209816,27 +209815,27 @@ │ │ │ │ bpl.n 2dde86 │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldr r0, [pc, #28] @ (2ddecc ) │ │ │ │ ldr r1, [pc, #32] @ (2dded0 ) │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2dde86 │ │ │ │ ldmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #36] @ 0x24 │ │ │ │ + strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r7, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #164] @ (2ddf8c ) │ │ │ │ @@ -209876,15 +209875,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ddf1e │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2ddf1e │ │ │ │ ldr r3, [pc, #68] @ (2ddfa0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -209899,15 +209898,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2ddfa8 ) │ │ │ │ ldr r1, [pc, #48] @ (2ddfac ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ddf12 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ @@ -209916,17 +209915,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [pc, #496] @ (2de194 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #168] @ (2de06c ) │ │ │ │ @@ -209967,15 +209966,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ddffe │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2ddffe │ │ │ │ ldr r3, [pc, #68] @ (2de080 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -209990,15 +209989,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2de088 ) │ │ │ │ ldr r1, [pc, #48] @ (2de08c ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2ddff2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldmia r1, {r1, r2, r3} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r1, {r1} │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ @@ -210007,17 +210006,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [pc, #496] @ (2de274 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #22] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #176] @ (2de150 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ @@ -210062,15 +210061,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2de0cc │ │ │ │ ldr r1, [pc, #96] @ (2de160 ) │ │ │ │ ldr r0, [pc, #96] @ (2de164 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2de0cc │ │ │ │ ldrsb.w r1, [r0, #170] @ 0xaa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb.w r3, [r0, #170] @ 0xaa │ │ │ │ @@ -210082,29 +210081,29 @@ │ │ │ │ ite mi │ │ │ │ bicmi.w r1, r3, #64 @ 0x40 │ │ │ │ ornpl r1, r3, #63 @ 0x3f │ │ │ │ strb.w r1, [r0, #170] @ 0xaa │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2de0c4 │ │ │ │ nop │ │ │ │ ldmia r0!, {r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r3, #18] │ │ │ │ + strh r2, [r2, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -210162,15 +210161,15 @@ │ │ │ │ lsls r6, r5, #29 │ │ │ │ bmi.n 2de258 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ cbnz r1, 2de28e │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ orr.w r3, r5, #192 @ 0xc0 │ │ │ │ strb.w r3, [r4, #171] @ 0xab │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -210180,35 +210179,35 @@ │ │ │ │ ldrd r0, r3, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ strb.w r5, [r4, #168] @ 0xa8 │ │ │ │ cbnz r3, 2de24e │ │ │ │ mov r1, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ lsls r0, r5, #28 │ │ │ │ bpl.n 2de282 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 2de2c2 │ │ │ │ ldrb.w r2, [r4, #170] @ 0xaa │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #170] @ 0xaa │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2de282 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #168 @ 0xa8 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 67aa94 │ │ │ │ + bl 67aacc │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2de220 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 2de224 │ │ │ │ ldr r3, [pc, #68] @ (2de2dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2de1f6 │ │ │ │ ldr r3, [pc, #60] @ (2de2e0 ) │ │ │ │ @@ -210218,15 +210217,15 @@ │ │ │ │ bpl.n 2de1f6 │ │ │ │ ldr r1, [pc, #52] @ (2de2e4 ) │ │ │ │ uxtb r3, r5 │ │ │ │ ldr r0, [pc, #52] @ (2de2e8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2de1f6 │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2de282 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -210236,17 +210235,17 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #496] @ (2de4d0 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r4, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r3, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -210311,15 +210310,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldr r6, [sp, #0] │ │ │ │ cbz r0, 2de3c8 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #64] @ (2de40c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -210337,15 +210336,15 @@ │ │ │ │ bpl.n 2de38c │ │ │ │ ldr r1, [pc, #48] @ (2de418 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2de41c ) │ │ │ │ uxtb r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2de38c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r3, r5, r6} │ │ │ │ @@ -210354,17 +210353,17 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r6, #29] │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #2 │ │ │ │ @@ -210405,15 +210404,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldrh.w r3, [sp, #2] │ │ │ │ mov r6, r3 │ │ │ │ cbz r0, 2de4ac │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #64] @ (2de4f0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -210432,15 +210431,15 @@ │ │ │ │ bpl.n 2de46c │ │ │ │ ldr r1, [pc, #48] @ (2de4fc ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2de500 ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2de46c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ @@ -210449,17 +210448,17 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #29] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002de504 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -210476,15 +210475,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2de598 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 67afc4 │ │ │ │ + bl 67affc │ │ │ │ ldr r0, [pc, #92] @ (2de59c ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ bl 2f1448 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ @@ -210520,15 +210519,15 @@ │ │ │ │ stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2de7ac ) │ │ │ │ movs r0, r0 │ │ │ │ bl 4ec59e │ │ │ │ ldrsh r2, [r1, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2de5ce │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2de5c8 │ │ │ │ @@ -210575,34 +210574,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 71e2f4 │ │ │ │ + b.w 71e32c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 70db40 │ │ │ │ + bl 70db78 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 70db40 │ │ │ │ + bl 70db78 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -210615,15 +210614,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2de6ac │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2de6c0 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2de6fa │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2de6fa │ │ │ │ @@ -210632,15 +210631,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2de6d8 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2de6b2 │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2de6f4 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -210655,15 +210654,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2de6ca │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2de7ac ) │ │ │ │ @@ -210675,15 +210674,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2de7b0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -210692,15 +210691,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldr r2, [pc, #52] @ (2de7b4 ) │ │ │ │ ldr r3, [pc, #44] @ (2de7b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210766,31 +210765,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 737a48 │ │ │ │ + bl 737a80 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 737a48 │ │ │ │ + bl 737a80 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldr r3, [pc, #128] @ (2de908 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2de8c6 │ │ │ │ ldr r2, [pc, #124] @ (2de90c ) │ │ │ │ ldr r3, [pc, #108] @ (2de900 ) │ │ │ │ add r2, pc │ │ │ │ @@ -210825,15 +210824,15 @@ │ │ │ │ bpl.n 2de88e │ │ │ │ ldr r0, [pc, #60] @ (2de918 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2de88e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2deab0 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2deb28 ) │ │ │ │ stmia r1!, {r3} │ │ │ │ @@ -210846,15 +210845,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r2, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2dea18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210864,19 +210863,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2de9bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -210931,30 +210930,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2de9ac │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ b.n 2de9bc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ itte ge │ │ │ │ lslge r7, r5, #1 │ │ │ │ addge r0, r1 │ │ │ │ movlt r0, r0 │ │ │ │ it ne │ │ │ │ lslne r7, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (2dea2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrh r2, [r5, r6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210975,31 +210974,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 70d7a8 │ │ │ │ + bl 70d7e0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 70d7a8 │ │ │ │ + bl 70d7e0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ mov r0, r4 │ │ │ │ bl 2de91c │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -211028,21 +211027,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2debb0 ) │ │ │ │ ldr r2, [pc, #152] @ (2debb4 ) │ │ │ │ ldr r1, [pc, #152] @ (2debb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ mov r0, r4 │ │ │ │ bl 2de7b8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2de91c │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211062,15 +211061,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253368 │ │ │ │ ldr r2, [pc, #60] @ (2debbc ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 67b41c │ │ │ │ + bl 67b454 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -211096,34 +211095,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2dec10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2dec14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #44] @ (2dec18 ) │ │ │ │ ldr r3, [pc, #48] @ (2dec1c ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2dec20 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ - svc 110 @ 0x6e │ │ │ │ + b.w 5bf4b4 │ │ │ │ + svc 166 @ 0xa6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #288] @ 0x120 │ │ │ │ + str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -211171,29 +211170,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 70db4c │ │ │ │ + bl 70db84 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2decc6 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2de680 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 70d7f4 │ │ │ │ + bl 70d82c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2decb4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -211203,40 +211202,40 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #164] @ (2ded94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #140] @ (2ded98 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #112] @ (2ded9c ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r0, [pc, #96] @ (2deda0 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2f1448 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2deda4 ) │ │ │ │ @@ -211246,30 +211245,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2dedac ) │ │ │ │ ldr r1, [pc, #84] @ (2dedb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 70d7b4 │ │ │ │ + bl 70d7ec │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 70d7b4 │ │ │ │ + bl 70d7ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2dea30 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -211285,46 +211284,46 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #100] @ (2dee30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 67b360 │ │ │ │ + bl 67b398 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2dedf6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2dee08 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 252ff0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 70d7ec │ │ │ │ + bl 70d824 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 70d7ec │ │ │ │ + bl 70d824 │ │ │ │ ldr r0, [pc, #24] @ (2dee34 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f1574 │ │ │ │ - ble.n 2def24 │ │ │ │ + ble.n 2ded94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r1, #29] │ │ │ │ + strb r6, [r0, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -211344,42 +211343,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2deec0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2de680 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2dee72 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 70db4c │ │ │ │ + bl 70db84 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2deeb0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70d7f4 │ │ │ │ + bl 70d82c │ │ │ │ b.n 2deebc │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -211428,15 +211427,15 @@ │ │ │ │ beq.n 2df004 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2def32 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 67aa7c │ │ │ │ + bl 67aab4 │ │ │ │ cbz r0, 2def90 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2def38 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2def38 │ │ │ │ @@ -211447,33 +211446,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2df04c │ │ │ │ ldr r2, [pc, #232] @ (2df08c ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 67b41c │ │ │ │ + bl 67b454 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2def38 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 70db40 │ │ │ │ + bl 70db78 │ │ │ │ cbnz r0, 2df038 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 70d900 │ │ │ │ + bl 70d938 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2deffa │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2def60 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -211483,15 +211482,15 @@ │ │ │ │ bne.n 2def6a │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2de680 │ │ │ │ b.n 2def6a │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -211534,37 +211533,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2df0a4 │ │ │ │ + blt.n 2df114 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r6, #19] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2df084 │ │ │ │ + blt.n 2df0f4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r1, #21] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2df068 │ │ │ │ + blt.n 2df0d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r1, #19] │ │ │ │ + strb r4, [r0, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2df04c │ │ │ │ + blt.n 2df0bc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r7, #18] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r0, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -211609,15 +211608,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2df1ec │ │ │ │ ldr r2, [pc, #188] @ (2df204 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 67b41c │ │ │ │ + bl 67b454 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -211646,52 +211645,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2df15a │ │ │ │ ldr r0, [pc, #76] @ (2df208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2df1e6 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2df19a │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2df19a │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2df19a │ │ │ │ ldr r0, [pc, #44] @ (2df20c ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2df1a2 │ │ │ │ ldr r3, [pc, #32] @ (2df210 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2df214 ) │ │ │ │ ldr r0, [pc, #32] @ (2df218 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - strb r6, [r7, #16] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r3, #15] │ │ │ │ + strb r0, [r2, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2df2b8 │ │ │ │ + bls.n 2df128 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r0, #13] │ │ │ │ + strb r0, [r7, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r4, #15] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211841,15 +211840,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2df29c │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 67ac10 │ │ │ │ + bl 67ac48 │ │ │ │ b.n 2df29c │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2df29c │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211860,15 +211859,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2df29c │ │ │ │ mov r0, r4 │ │ │ │ bl 2de718 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r2, [pc, #520] @ (2df61c ) │ │ │ │ ldr r3, [pc, #492] @ (2df604 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -211877,25 +211876,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 70d7a8 │ │ │ │ + bl 70d7e0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2df346 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2df544 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -211934,15 +211933,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2df276 │ │ │ │ ldr r0, [pc, #332] @ (2df62c ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2df276 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2df306 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2df29c │ │ │ │ @@ -211965,15 +211964,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 70d7a8 │ │ │ │ + bl 70d7e0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2df34c │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2df630 ) │ │ │ │ @@ -212002,36 +212001,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2df56a │ │ │ │ b.n 2df324 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 70db4c │ │ │ │ + bl 70db84 │ │ │ │ cbnz r0, 2df5de │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 70d7f4 │ │ │ │ + bl 70d82c │ │ │ │ b.n 2df480 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2df310 │ │ │ │ b.n 2df302 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2df388 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2df388 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 70d900 │ │ │ │ + bl 70d938 │ │ │ │ b.n 2df5a8 │ │ │ │ ldr r3, [pc, #76] @ (2df638 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2df63c ) │ │ │ │ ldr r0, [pc, #76] @ (2df640 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -212057,25 +212056,25 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r2, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r4, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r0, 2df694 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbz r4, 2df68a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bpl.n 2df6e8 │ │ │ │ + bpl.n 2df558 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + strb r0, [r7, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -212121,15 +212120,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2df6e6 │ │ │ │ ldr r0, [pc, #416] @ (2df85c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2df6e6 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -212198,15 +212197,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2de680 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2df6dc │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 67ae34 │ │ │ │ + bl 67ae6c │ │ │ │ b.n 2df6dc │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2df7c4 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2df69e │ │ │ │ @@ -212216,46 +212215,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2de680 │ │ │ │ b.n 2df6dc │ │ │ │ bl 2de91c │ │ │ │ b.n 2df7a8 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70db40 │ │ │ │ + bl 70db78 │ │ │ │ cbz r0, 2df7f6 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2df802 │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2df788 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70d900 │ │ │ │ + bl 70d938 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2df7dc │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ b.n 2df7ee │ │ │ │ ldr r3, [pc, #40] @ (2df860 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2df864 ) │ │ │ │ ldr r0, [pc, #40] @ (2df868 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -212267,27 +212266,27 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2df878 │ │ │ │ + bcc.n 2df8e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r7, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r6, #92] @ 0x5c │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2df878 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r7, [pc, #520] @ (2dfa84 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -212297,26 +212296,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (2df9b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #268] @ (2df9b4 ) │ │ │ │ adds r4, #12 │ │ │ │ ldr r1, [pc, #268] @ (2df9b8 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #256] @ (2df9bc ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2df8d0 │ │ │ │ ldr r3, [pc, #244] @ (2df9c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -212355,22 +212354,22 @@ │ │ │ │ str.w r0, [r4, #236] @ 0xec │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #3 │ │ │ │ - bl 5c02fc │ │ │ │ + bl 5c031c │ │ │ │ ldr r2, [pc, #160] @ (2df9dc ) │ │ │ │ vldr d7, [pc, #96] @ 2df9a0 │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ ldr r1, [pc, #152] @ (2df9e0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -212392,62 +212391,62 @@ │ │ │ │ ldr r1, [pc, #116] @ (2df9ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2dfa00 │ │ │ │ + bcc.n 2dfa70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r5, #28 │ │ │ │ + cmp r5, #84 @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add sp, #96 @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r6, [pc, #664] @ (2dfc5c ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ - bcs.n 2df988 │ │ │ │ + bcc.n 2df9f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 2df968 │ │ │ │ + bcc.n 2df9d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r6, [pc, #448] @ (2dfb90 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ - bcs.n 2df930 │ │ │ │ + bcs.n 2df9a0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + ldrb r2, [r2, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2dfa78 │ │ │ │ + bcs.n 2df8e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r1, #104] @ 0x68 │ │ │ │ + ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2dfa6c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212456,60 +212455,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2dfa74 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (2dfa78 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2dfa7c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2dfa80 ) │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #80] @ (2dfa84 ) │ │ │ │ ldr r2, [pc, #80] @ (2dfa88 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2dfa8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #3 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bne.n 2df9e0 │ │ │ │ + bne.n 2dfa50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r1, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r3, r0 │ │ │ │ + subs r2, r2, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #744] @ (2dfd70 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ subs r5, #114 @ 0x72 │ │ │ │ @@ -212525,47 +212524,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2dfaf8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #64] @ (2dfafc ) │ │ │ │ add.w r5, r0, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r2, [pc, #44] @ (2dfb00 ) │ │ │ │ ldr r1, [pc, #44] @ (2dfb04 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf608 │ │ │ │ - bne.n 2dfb24 │ │ │ │ + b.w 5bf628 │ │ │ │ + bne.n 2dfb94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r2, #17] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2dfbe0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -212574,15 +212573,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2dfbe8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ bl 2bfcf0 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -212642,31 +212641,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdb78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2bdb78 │ │ │ │ - beq.n 2dfb24 │ │ │ │ + beq.n 2dfb94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r2, #76] @ 0x4c │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r4, r4] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r7, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002dfc04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -212697,20 +212696,20 @@ │ │ │ │ ldr r2, [pc, #132] @ (2dfcd4 ) │ │ │ │ ldr r1, [pc, #136] @ (2dfcd8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #124] @ (2dfcdc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #116] @ (2dfce0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f1158 │ │ │ │ ldr r3, [pc, #108] @ (2dfce4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -212746,38 +212745,38 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #760 @ 0x2f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r7, {r4, r7} │ │ │ │ + ldmia r7, {r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r2, #6] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 2dfdc8 │ │ │ │ + bmi.n 2dfc38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - orn r0, r4, #77 @ 0x4d │ │ │ │ + eors.w r0, ip, #77 @ 0x4d │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r4, #56] @ 0x38 │ │ │ │ + ldr r0, [r3, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002dfd00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212789,29 +212788,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4453fc │ │ │ │ - ldmia r6!, {r1, r2, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002dfd54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -212822,31 +212821,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2dfd9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 445310 │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2dfdac ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #768] @ (2e00b0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212855,20 +212854,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2dfe0c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2dfe10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #56] @ (2dfe14 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2dfe18 ) │ │ │ │ ldr r2, [pc, #48] @ (2dfe1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -212877,19 +212876,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r2, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r2, #214 @ 0xd6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r2, [pc, #488] @ (2e0004 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -212906,15 +212905,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2dfe90 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2dfe94 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #72] @ (2dfe98 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -212928,19 +212927,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2, r3, r4} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r6, #32] │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r2, sp, #552 @ 0x228 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -212956,15 +212955,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2dff1c ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #84] @ (2dff20 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -212981,19 +212980,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ + ldr r2, [r2, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -213006,47 +213005,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2dff8c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #64] @ (2dff90 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r2, [pc, #44] @ (2dff94 ) │ │ │ │ ldr r1, [pc, #44] @ (2dff98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf608 │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + b.w 5bf628 │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r0, [r6, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2e0070 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213056,28 +213055,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #176] @ (2e007c ) │ │ │ │ ldr r1, [pc, #180] @ (2e0080 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cbnz r0, 2e0000 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -213109,45 +213108,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r7 │ │ │ │ bl 2f1ffc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f1f4c │ │ │ │ nop │ │ │ │ - ldmia r4!, {r5, r7} │ │ │ │ + ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r1, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r4, #28] │ │ │ │ + strb r4, [r3, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #312] @ (2e01c0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r1, r3] │ │ │ │ + ldrsb r4, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e0094 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -213155,110 +213154,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2e01dc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2e01e0 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2e01e4 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2e01e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #256] @ (2e01ec ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2e01f0 │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #232] @ (2e01f4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #208] @ (2e01f8 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2f1158 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 5c02fc │ │ │ │ + bl 5c031c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r7, [pc, #160] @ (2e01fc ) │ │ │ │ ldr r1, [pc, #164] @ (2e0200 ) │ │ │ │ ldr r6, [pc, #164] @ (2e0204 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #140] @ (2e0208 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2f2348 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f1ca0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f205c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -213268,44 +213267,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r4, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r5, #120] @ 0x78 │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r5, #24] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r7, pc, #808 @ (adr r7, 2e051c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub.w r0, sl, sp, lsl #1 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + @ instruction: 0xebe2004d │ │ │ │ + strb r6, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e0218 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ bx r9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -213317,19 +213316,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e02c8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2e02cc ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cbnz r0, 2e026a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -213363,25 +213362,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 393a1c │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r6, #19] │ │ │ │ lsls r5, r1, #1 │ │ │ │ add r6, pc, #552 @ (adr r6, 2e04f8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2e0360 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213390,26 +213389,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2e0368 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (2e036c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2e0370 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #88] @ (2e0374 ) │ │ │ │ ldr r3, [pc, #88] @ (2e0378 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -213428,26 +213427,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r7, #15] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, r7, #0 │ │ │ │ + adds r6, r6, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - itet gt │ │ │ │ - lslgt r5, r0, #1 │ │ │ │ - mcr2le 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - lslgt r7, r1, #1 │ │ │ │ + stmia r0!, {r1} │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ + lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -213458,25 +213457,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2e03c0 ) │ │ │ │ ldr r0, [pc, #40] @ (2e03c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c043c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c045c │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1c40 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + b.w 5c1c60 │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2e0424 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213485,60 +213484,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e042c ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #60] @ (2e0430 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r2, [pc, #44] @ (2e0434 ) │ │ │ │ ldr r1, [pc, #44] @ (2e0438 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf608 │ │ │ │ - ldmia r0!, {r3, r5, r7} │ │ │ │ + b.w 5bf628 │ │ │ │ + ldmia r0!, {r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ + str r4, [r2, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, #64] @ 0x40 │ │ │ │ + str r6, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r3, #4] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2e0464 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ cmp r4, pc │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -213547,25 +213546,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e0500 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (2e0504 ) │ │ │ │ ldr r1, [pc, #116] @ (2e0508 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #100] @ (2e050c ) │ │ │ │ ldr r2, [pc, #104] @ (2e0510 ) │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #3 │ │ │ │ ldr r3, [pc, #96] @ (2e0514 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -213578,35 +213577,35 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r0!, {r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r6, #9] │ │ │ │ + strb r2, [r5, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x0076 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -213638,17 +213637,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0600 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -213667,16 +213666,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c043c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c045c │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 44518c │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -213693,40 +213692,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #29] │ │ │ │ + strb r4, [r5, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r0, #5] │ │ │ │ + strb r6, [r7, #5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #324] @ 2e0778 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #320] @ (2e077c ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #320] @ (2e0780 ) │ │ │ │ ldr r1, [pc, #320] @ (2e0784 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2e0756 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -213768,18 +213767,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e0760 │ │ │ │ ldr r0, [pc, #180] @ (2e0798 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -213833,29 +213832,29 @@ │ │ │ │ nop │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #624 @ (adr r2, 2e09ec ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r7, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r4, #36] @ 0x24 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, #25] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r7, #0] │ │ │ │ + strb r0, [r6, #1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r2, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -213865,25 +213864,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #132] @ (2e083c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (2e0840 ) │ │ │ │ ldr r1, [pc, #120] @ (2e0844 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (2e0848 ) │ │ │ │ ldr r3, [pc, #108] @ (2e084c ) │ │ │ │ ldr r1, [pc, #108] @ (2e0850 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2e0854 ) │ │ │ │ @@ -213898,36 +213897,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r3} │ │ │ │ + stmia r5!, {r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r5, #21] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r7, #112] @ 0x70 │ │ │ │ + ldr r2, [r6, #116] @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r0, 2e088a │ │ │ │ + cbnz r0, 2e0898 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mrc2 15, 1, pc, cr7, cr15, {7} │ │ │ │ rors r6, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r2, #66 @ 0x42 │ │ │ │ lsls r5, r5, #1 │ │ │ │ stc2 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ @@ -213945,22 +213944,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrh.w r7, [r0, #110] @ 0x6e │ │ │ │ cmp r7, #3 │ │ │ │ beq.n 2e0904 │ │ │ │ cmp r7, #4 │ │ │ │ bne.n 2e0908 │ │ │ │ ldr.w fp, [pc, #108] @ 2e0918 │ │ │ │ addw r6, r8, #3640 @ 0xe38 │ │ │ │ @@ -213971,59 +213970,59 @@ │ │ │ │ add sl, pc │ │ │ │ movs r4, #0 │ │ │ │ add r9, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 5c1a48 │ │ │ │ + bl 5c1a68 │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ adds r6, #32 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2e08c4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r7, #2 │ │ │ │ b.n 2e08a8 │ │ │ │ bl 2e054c │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev16 r4, r4 │ │ │ │ + hlt 0x001c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ mrrc2 15, 15, pc, sp, cr15 @ │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + ldrsh r6, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2e0948 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ adcs r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -214032,25 +214031,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2e09cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (2e09d0 ) │ │ │ │ ldr r1, [pc, #92] @ (2e09d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2e09d8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2e09dc ) │ │ │ │ ldr r1, [pc, #76] @ (2e09e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -214067,24 +214066,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + b.w 5bf4b4 │ │ │ │ + stmia r4!, {} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r7, #14] │ │ │ │ + strb r6, [r6, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r0, #92] @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r2, [r1, r7] │ │ │ │ + str r2, [r0, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r5, r7] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -214106,31 +214105,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2e0a44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r6, r4] │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2e0a80 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214138,24 +214137,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2e0a88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 67ae34 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + b.w 67ae6c │ │ │ │ + stmia r3!, {r1} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r2, r4] │ │ │ │ + ldrsh r4, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2e0ac4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214163,24 +214162,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2e0acc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 58eb98 │ │ │ │ + b.w 58ebb8 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r3, r2] │ │ │ │ + ldrsh r0, [r2, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r7, r2] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2e0b20 │ │ │ │ sub sp, #8 │ │ │ │ @@ -214191,31 +214190,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ - bl 58ec74 │ │ │ │ + bl 58ec94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r5, r1] │ │ │ │ + ldrsh r6, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r2, r1] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2e0b7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -214223,33 +214222,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2e0b84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e0b72 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 253364 │ │ │ │ - stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrsh r2, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2e0bfc │ │ │ │ sub sp, #16 │ │ │ │ @@ -214260,27 +214259,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2e0c04 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2e0c08 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #80] @ (2e0c0c ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2e0bd4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 58eac8 │ │ │ │ + b.w 58eae8 │ │ │ │ ldr r2, [pc, #56] @ (2e0c10 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e0bc4 │ │ │ │ ldr r2, [pc, #52] @ (2e0c14 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -214288,33 +214287,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e0bc4 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2e0c18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e0bc4 │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r3, r7} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r6, r6] │ │ │ │ + ldrb r6, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, r6] │ │ │ │ + ldrb r6, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r6] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2e0ccc │ │ │ │ sub sp, #12 │ │ │ │ @@ -214325,15 +214324,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2e0cd8 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #140] @ (2e0cdc ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e0ca8 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -214341,66 +214340,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2e0c72 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e0c92 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 58ea48 │ │ │ │ + b.w 58ea68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 58ea14 │ │ │ │ + b.w 58ea34 │ │ │ │ blx 253368 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 58ea48 │ │ │ │ + b.w 58ea68 │ │ │ │ ldr r3, [pc, #52] @ (2e0ce0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0c58 │ │ │ │ ldr r3, [pc, #48] @ (2e0ce4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0c58 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2e0ce8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2e0c58 │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r4, r4] │ │ │ │ + ldrb r4, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #144] @ (2e0d74 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r4] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2e0dd0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -214412,69 +214411,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2e0ddc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cbnz r0, 2e0d3e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 67aa7c │ │ │ │ + bl 67aab4 │ │ │ │ ldr r3, [pc, #148] @ (2e0de0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e0daa │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2e0d28 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #124] @ (2e0de4 ) │ │ │ │ ldr r2, [pc, #124] @ (2e0de8 ) │ │ │ │ ldr r1, [pc, #128] @ (2e0dec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e0d28 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 58ec74 │ │ │ │ + bl 58ec94 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e0d28 │ │ │ │ ldr r2, [pc, #88] @ (2e0df0 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 67b41c │ │ │ │ + bl 67b454 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2e0d28 │ │ │ │ ldr r3, [pc, #72] @ (2e0df4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0d54 │ │ │ │ @@ -214484,38 +214483,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0d54 │ │ │ │ ldr r0, [pc, #60] @ (2e0dfc ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2e0d54 │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r5, r1] │ │ │ │ + ldrb r2, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - nop {12} │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r2, r7] │ │ │ │ + it │ │ │ │ + lsl r7, r2, #1 │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2e09f8 │ │ │ │ subs r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2e0ea0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -214525,73 +214524,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #124] @ (2e0eac ) │ │ │ │ ldr r1, [pc, #124] @ (2e0eb0 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #96] @ (2e0eb4 ) │ │ │ │ ldr r1, [pc, #100] @ (2e0eb8 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2e0e90 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2e0e7a │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6ae120 │ │ │ │ + b.w 6ae158 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 67b1d0 │ │ │ │ + bl 67b208 │ │ │ │ b.n 2e0e66 │ │ │ │ - itee ne │ │ │ │ - lslne r7, r2, #1 │ │ │ │ - ldrheq r4, [r3, r5] │ │ │ │ - lsleq r6, r0, #1 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + itet mi │ │ │ │ + lslmi r7, r2, #1 │ │ │ │ + ldrhpl r4, [r2, r6] │ │ │ │ + lslmi r6, r0, #1 │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r5, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, r4] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2e0f94 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -214602,36 +214601,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c457c │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2e0f40 │ │ │ │ ldr r2, [pc, #152] @ (2e0fa0 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2e0fa4 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2e0fa8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e0f6a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -214646,39 +214645,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2e0fb0 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2e0fb4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2e0fb8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e0f2c │ │ │ │ blx 253368 │ │ │ │ ldr r2, [pc, #76] @ (2e0fbc ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 67b41c │ │ │ │ + bl 67b454 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x0058 │ │ │ │ + bkpt 0x0090 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r5, r1] │ │ │ │ + ldrh r2, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r1, r2] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -214699,42 +214698,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #240] @ (2e10e8 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2e1036 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e10ac │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cbz r0, 2e1096 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2e1074 │ │ │ │ ldr r1, [pc, #164] @ (2e10ec ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -214743,32 +214742,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2e10f4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 58ea14 │ │ │ │ + b.w 58ea34 │ │ │ │ ldr r5, [pc, #128] @ (2e10f8 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2e10fc ) │ │ │ │ ldr r1, [pc, #128] @ (2e1100 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2e1104 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214776,42 +214775,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2e1108 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r7, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, r6] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - ldr r6, [r0, r6] │ │ │ │ + ldr r6, [r7, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2e11cc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -214821,79 +214820,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cbz r0, 2e1186 │ │ │ │ cbz r4, 2e119c │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #136] @ (2e11d8 ) │ │ │ │ ldr r1, [pc, #136] @ (2e11dc ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2e11c8 │ │ │ │ ldr r3, [pc, #120] @ (2e11e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2e11e4 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2e11e8 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2e11ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2e1168 │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r2, r1] │ │ │ │ + ldr r0, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r5, r1] │ │ │ │ + ldr r0, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r2, r0] │ │ │ │ + ldr r0, [r1, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -214902,15 +214901,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e120c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ subs r0, #218 @ 0xda │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 2e1282 │ │ │ │ @@ -214931,18 +214930,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2e12ba │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 67ae34 │ │ │ │ + bl 67ae6c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214989,15 +214988,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 2e136c │ │ │ │ ldr r3, [pc, #156] @ (2e13ac ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 2e1398 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -215020,15 +215019,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2e13b0 ) │ │ │ │ ldr r2, [pc, #108] @ (2e13b4 ) │ │ │ │ ldr r1, [pc, #108] @ (2e13b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215037,42 +215036,42 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (2e13c0 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - revsh r0, r0 │ │ │ │ + revsh r0, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r0, [r6, r6] │ │ │ │ + ldrsb r0, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r7, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r2, [r5, r5] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2e1414 │ │ │ │ sub sp, #20 │ │ │ │ @@ -215080,35 +215079,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2e141c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #44] @ (2e1420 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (2e1424 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (2e1428 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - cbnz r2, 2e144e │ │ │ │ + rev r2, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, #20] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r1, #48] @ 0x30 │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ cmp r0, #86 @ 0x56 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -215122,62 +215121,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (2e1498 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (2e149c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #72] @ (2e14a0 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 2f1f4c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ - cbnz r4, 2e14b0 │ │ │ │ + cbnz r4, 2e14be │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmn r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 2e150c │ │ │ │ ldr r2, [pc, #84] @ (2e1510 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (2e1514 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -215191,19 +215190,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + cbnz r2, 2e151c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r2, [r1, r0] │ │ │ │ + ldrsb r2, [r0, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (2e1668 ) │ │ │ │ @@ -215246,15 +215245,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 2e15f6 │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2e15fe │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [pc, #200] @ (2e1674 ) │ │ │ │ ldr r3, [pc, #188] @ (2e166c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -215292,15 +215291,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 2e157c │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 67aa94 │ │ │ │ + bl 67aacc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2e157c │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -215309,31 +215308,31 @@ │ │ │ │ b.n 2e157c │ │ │ │ ldr r1, [pc, #40] @ (2e167c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2e1680 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e1614 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2e16d8 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -215350,25 +215349,25 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r0, [pc, #4] @ (2e16e0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 253540 │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e16f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ adds r4, #138 @ 0x8a │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2e1700 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2f1574 │ │ │ │ nop │ │ │ │ @@ -215395,15 +215394,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (2e19d4 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 2e19b8 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -215491,15 +215490,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (2e19ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e17e6 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2e17e6 │ │ │ │ ldr r3, [pc, #408] @ (2e19f0 ) │ │ │ │ @@ -215508,15 +215507,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (2e19f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e17e6 │ │ │ │ ldr r3, [pc, #396] @ (2e19fc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -215532,15 +215531,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (2e1a08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e17e6 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -215566,28 +215565,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (2e1a14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e17e6 │ │ │ │ ldr r3, [pc, #280] @ (2e1a18 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (2e1a1c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (2e1a20 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e17e6 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e181e │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2e199a │ │ │ │ @@ -215598,28 +215597,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (2e1a28 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e17e6 │ │ │ │ ldr r3, [pc, #220] @ (2e1a2c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (2e1a30 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (2e1a34 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e17e6 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -215638,82 +215637,82 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (2e1a3c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e17e6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ str r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb6e4 │ │ │ │ + @ instruction: 0xb71c │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r1] │ │ │ │ + strb r4, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r5, r1] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - push {r1, r2, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, r5] │ │ │ │ + strh r4, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, r5] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r6, lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r7, r6] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, r4] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r1, r6] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r7, r2] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r5, r1] │ │ │ │ + strh r4, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + strh r0, [r0, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2e1aac │ │ │ │ sub sp, #20 │ │ │ │ @@ -215721,25 +215720,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2e1ab4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w ip, [pc, #72] @ 2e1ab8 │ │ │ │ ldr r3, [pc, #72] @ (2e1abc ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2e1ac0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2e1ac4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -215748,40 +215747,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbz r2, 2e1b1c │ │ │ │ + cbz r2, 2e1b2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r4, [r7, r2] │ │ │ │ + strh r4, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2e1b8c │ │ │ │ ldr r2, [pc, #176] @ (2e1b90 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2e1b94 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2e1b5e │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2e1b4e │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2e1b76 │ │ │ │ @@ -215832,29 +215831,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (2e1ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r2, 2e1bda │ │ │ │ + cbz r2, 2e1be8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, r2] │ │ │ │ + str r0, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r7, r2] │ │ │ │ + str r6, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - uxth r6, r1 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r6, r0] │ │ │ │ + str r0, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r2, r7] │ │ │ │ + strh r4, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e1bac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ adds r0, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #608] @ (2e1e24 ) │ │ │ │ @@ -215871,15 +215870,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #600] @ (2e1e38 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2e1d0e │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215894,26 +215893,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 2e5850 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2e1d86 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ ldr r3, [pc, #532] @ (2e1e40 ) │ │ │ │ ldr r2, [pc, #536] @ (2e1e44 ) │ │ │ │ ldr r1, [pc, #536] @ (2e1e48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #520] @ (2e1e4c ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -215973,15 +215972,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #400] @ (2e1e64 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #388] @ (2e1e68 ) │ │ │ │ ldr r3, [pc, #324] @ (2e1e2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -216009,15 +216008,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #320] @ (2e1e70 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2e1c08 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1cc4 │ │ │ │ ldr r1, [pc, #296] @ (2e1e74 ) │ │ │ │ @@ -216038,154 +216037,154 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #268] @ (2e1e80 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e1cc4 │ │ │ │ ldr r3, [pc, #252] @ (2e1e84 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #252] @ (2e1e88 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #252] @ (2e1e8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e1ce2 │ │ │ │ ldr r3, [pc, #236] @ (2e1e90 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #236] @ (2e1e94 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #236] @ (2e1e98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e1ce2 │ │ │ │ ldr r4, [pc, #220] @ (2e1e9c ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #220] @ (2e1ea0 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e1cc4 │ │ │ │ ldr r4, [pc, #204] @ (2e1ea4 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #204] @ (2e1ea8 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e1cc4 │ │ │ │ ldr r4, [pc, #188] @ (2e1eac ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (2e1eb0 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e1ce2 │ │ │ │ ldr r4, [pc, #172] @ (2e1eb4 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (2e1eb8 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e1cc4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - uxth r0, r2 │ │ │ │ + uxtb r0, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + strh r0, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r4, [r5, #38] @ 0x26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxtb r6, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r7, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [pc, #960] @ (2e220c ) │ │ │ │ + ldr r3, [pc, #160] @ (2e1eec ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, r0] │ │ │ │ + str r0, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ rsbs r0, ip, pc, asr #1 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r2, [r6, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r7, r4] │ │ │ │ + str r2, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds.w r0, lr, pc, asr #1 │ │ │ │ - str r2, [r3, r6] │ │ │ │ + str r2, [r2, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, r5] │ │ │ │ + str r2, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + str r6, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + cbz r4, 2e1e88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #600] @ (2e20e4 ) │ │ │ │ + ldr r7, [pc, #824] @ (2e21c4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, r0] │ │ │ │ + str r2, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r1, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #1016] @ (2e229c ) │ │ │ │ + str r6, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r0, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #920] @ (2e2244 ) │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #816] @ (2e21e4 ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #720] @ (2e218c ) │ │ │ │ + ldr r7, [pc, #944] @ (2e226c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2e1f20 │ │ │ │ sub sp, #20 │ │ │ │ @@ -216193,23 +216192,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2e1f28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #64] @ (2e1f2c ) │ │ │ │ ldr r1, [pc, #68] @ (2e1f30 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (2e1f34 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216218,28 +216217,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ + add r7, sp, #760 @ 0x2f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r1, r1] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldc2 15, cr15, [pc], #1020 @ 2e232c │ │ │ │ subs r2, r3, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r3, r0] │ │ │ │ + str r0, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e1f40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -216249,15 +216248,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2e1fb0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (2e1fb4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 2e1f9e │ │ │ │ @@ -216267,25 +216266,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 2e1f88 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + b.w 5c1a4c │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, r0] │ │ │ │ + str r6, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2e2020 │ │ │ │ sub sp, #8 │ │ │ │ @@ -216293,24 +216292,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e2028 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #72] @ (2e202c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #64] @ (2e2030 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #56] @ (2e2034 ) │ │ │ │ ldr r2, [pc, #60] @ (2e2038 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -216320,19 +216319,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r0, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r2, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r3, #222 @ 0xde │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -216347,59 +216346,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (2e2088 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (2e208c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #392 @ 0x188 │ │ │ │ + add r6, sp, #616 @ 0x268 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #80] @ (2e20dc ) │ │ │ │ + ldr r7, [pc, #304] @ (2e21bc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #152] @ (2e2128 ) │ │ │ │ + ldr r7, [pc, #376] @ (2e2208 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 2e20c8 │ │ │ │ ldr r2, [pc, #36] @ (2e20cc ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (2e20d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 254cb8 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r6, sp, #280 @ 0x118 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #768] @ (2e23d0 ) │ │ │ │ + ldr r6, [pc, #992] @ (2e24b0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #840] @ (2e241c ) │ │ │ │ + ldr r7, [pc, #40] @ (2e20fc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (2e2124 ) │ │ │ │ @@ -216407,15 +216406,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (2e212c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 2e2112 │ │ │ │ ldr r1, [pc, #44] @ (2e2130 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -216424,24 +216423,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2e2134 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (2e2138 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r6, sp, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #504] @ (2e2324 ) │ │ │ │ + ldr r6, [pc, #728] @ (2e2404 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #584] @ (2e2378 ) │ │ │ │ + ldr r6, [pc, #808] @ (2e2458 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - ldr r6, [pc, #448] @ (2e22f8 ) │ │ │ │ + ldr r6, [pc, #672] @ (2e23d8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #520] @ (2e2344 ) │ │ │ │ + ldr r6, [pc, #744] @ (2e2424 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (2e2188 ) │ │ │ │ @@ -216449,43 +216448,43 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (2e2190 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #48] @ (2e2194 ) │ │ │ │ ldr r1, [pc, #48] @ (2e2198 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e44ac │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #88] @ (2e21e8 ) │ │ │ │ + ldr r6, [pc, #312] @ (2e22c8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #168] @ (2e223c ) │ │ │ │ + ldr r6, [pc, #392] @ (2e231c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r6] │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e21a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ cmp r2, #226 @ 0xe2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -216508,15 +216507,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 2e21f6 │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 2e21de │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 70cc40 │ │ │ │ + bl 70cc78 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f1b9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e21c6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -216537,25 +216536,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (2e22f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #184] @ (2e22f8 ) │ │ │ │ ldr r1, [pc, #184] @ (2e22fc ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (2e2300 ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -216604,25 +216603,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 254cbc │ │ │ │ b.n 2e22c6 │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 2e22c2 │ │ │ │ nop │ │ │ │ - add r4, sp, #736 @ 0x2e0 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r4, #250 @ 0xfa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #214 @ 0xd6 │ │ │ │ + adds r5, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #632] @ (2e2574 ) │ │ │ │ + ldr r5, [pc, #856] @ (2e2654 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #736] @ (2e25e0 ) │ │ │ │ + ldr r5, [pc, #960] @ (2e26c0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #704] @ (2e25c4 ) │ │ │ │ + ldr r5, [pc, #928] @ (2e26a4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2e234c │ │ │ │ @@ -216631,30 +216630,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2e2354 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #32] @ (2e2358 ) │ │ │ │ ldr r1, [pc, #36] @ (2e235c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - add r3, sp, #792 @ 0x318 │ │ │ │ + add r3, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ adds r6, r3, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002e2360 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -216712,15 +216711,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2e2430 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (2e2434 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c7324 │ │ │ │ + bl 5c7344 │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2e2418 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -216730,23 +216729,23 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (2e2438 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c62c4 │ │ │ │ + b.w 5c62e4 │ │ │ │ nop │ │ │ │ strh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2e2644 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r4, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #344] @ (2e2594 ) │ │ │ │ + ldr r0, [pc, #568] @ (2e2674 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002e243c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -216768,15 +216767,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 2f1bf0 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 2e24b8 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 70d51c │ │ │ │ + bl 70d554 │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 2e25cc │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -216882,33 +216881,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (2e25ec ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #32] @ (2e25f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [pc, #544] @ (2e2810 ) │ │ │ │ + ldr r2, [pc, #768] @ (2e28f0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #344] @ (2e274c ) │ │ │ │ + ldr r2, [pc, #568] @ (2e282c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -217024,15 +217023,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2e2738 │ │ │ │ @@ -217089,15 +217088,15 @@ │ │ │ │ b.n 2e270e │ │ │ │ ldr r3, [pc, #184] @ (2e28a4 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e286c │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217122,15 +217121,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e2722 │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2e2738 │ │ │ │ @@ -217157,19 +217156,19 @@ │ │ │ │ b.n 2e2786 │ │ │ │ strh r0, [r1, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #224] @ (2e298c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #128] @ (2e2930 ) │ │ │ │ + ldr r1, [pc, #352] @ (2e2a10 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #136] @ (2e2940 ) │ │ │ │ + ldr r0, [pc, #360] @ (2e2a20 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e28b8 : │ │ │ │ ldr r3, [pc, #580] @ (2e2b00 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -217190,15 +217189,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -217256,15 +217255,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 2e29a4 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 2e2a8e │ │ │ │ @@ -217305,15 +217304,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 2e2aea │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217365,21 +217364,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e2a44 │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e2a44 │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 2e29d8 │ │ │ │ strh r2, [r3, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ strh r0, [r2, r7] │ │ │ │ @@ -217413,19 +217412,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e2b60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #840 @ (adr r3, 2e2ea4 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 2e2b84 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp ip, r6 │ │ │ │ + cmp ip, sp │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e2b64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217496,21 +217495,21 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldrb r0, [r4, #21] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #224] @ (2e2cfc ) │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r4 │ │ │ │ + add lr, fp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #96 @ (adr r3, 2e2c84 ) │ │ │ │ + add r3, pc, #320 @ (adr r3, 2e2d64 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add lr, sl │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add sl, pc │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e2c2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217526,15 +217525,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2e28b8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217547,19 +217546,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e2ca0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #584 @ (adr r2, 2e2ee4 ) │ │ │ │ + add r2, pc, #808 @ (adr r2, 2e2fc4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sl │ │ │ │ + add r8, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, lr │ │ │ │ + add ip, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e2ca4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217591,19 +217590,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e2d0c ) │ │ │ │ ldr r0, [pc, #20] @ (2e2d10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - add r2, pc, #128 @ (adr r2, 2e2d8c ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 2e2e6c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mvns r6, r3 │ │ │ │ + add r6, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, r0 │ │ │ │ + add r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e2d14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217640,19 +217639,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e2d88 ) │ │ │ │ ldr r0, [pc, #20] @ (2e2d8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - add r1, pc, #656 @ (adr r1, 2e3018 ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 2e30f8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - muls r2, r4 │ │ │ │ + bics r2, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r6, r0 │ │ │ │ + bics r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e2d90 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217662,21 +217661,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2e28b8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 2e2e08 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 2e2e10 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2e2ddc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -217696,19 +217695,19 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - add r1, pc, #144 @ (adr r1, 2e2eac ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 2e2f8c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + orrs r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e2e24 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217734,19 +217733,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e2e7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #728 @ (adr r0, 2e3150 ) │ │ │ │ + add r0, pc, #952 @ (adr r0, 2e3230 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - negs r4, r6 │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e2e80 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -217775,15 +217774,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2e2ef6 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2e2ef0 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e25f8 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -217804,19 +217803,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e2f24 ) │ │ │ │ ldr r0, [pc, #20] @ (2e2f28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - add r0, pc, #32 @ (adr r0, 2e2f44 ) │ │ │ │ + add r0, pc, #256 @ (adr r0, 2e3024 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rors r6, r0 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rors r2, r5 │ │ │ │ + tst r2, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 2e2faa │ │ │ │ @@ -217879,15 +217878,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 2e302a │ │ │ │ @@ -217914,38 +217913,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (2e3058 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r7 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ lsrs r4, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ + asrs r4, r5 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r6, r4 │ │ │ │ + lsrs r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r5 │ │ │ │ + asrs r2, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e305c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 2e308e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 252fec │ │ │ │ @@ -218032,23 +218031,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7 │ │ │ │ + asrs r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r0 │ │ │ │ + asrs r0, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r6 │ │ │ │ + asrs r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r0, [r5, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -218118,21 +218117,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r7, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r6 │ │ │ │ + eors r2, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r4, r5 │ │ │ │ + eors r4, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #16 │ │ │ │ + subs r5, #72 @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #186 @ 0xba │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r6, [r1, #27] │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -218176,15 +218175,15 @@ │ │ │ │ bne.n 2e3292 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r3, 2e32c6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2e3302 │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cbz r3, 2e3308 │ │ │ │ adds r4, #8 │ │ │ │ str.w r9, [sp, #24] │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2e32a8 │ │ │ │ ldr r2, [pc, #64] @ (2e331c ) │ │ │ │ @@ -218200,15 +218199,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 70e3c8 │ │ │ │ + bl 70e400 │ │ │ │ b.n 2e32ca │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r5, #25] │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -218311,54 +218310,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ (2e3468 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (2e346c ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #60] @ (2e3470 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ nop │ │ │ │ strb r4, [r3, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #230 @ 0xe6 │ │ │ │ + subs r7, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bmi.n 2e33d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, #230 @ 0xe6 │ │ │ │ + subs r7, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r6, #19] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, #10 │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #110 @ 0x6e │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #30 │ │ │ │ + subs r6, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r8, r1 │ │ │ │ @@ -218377,15 +218376,15 @@ │ │ │ │ ldr r1, [pc, #800] @ (2e37cc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #796] @ (2e37d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -218624,107 +218623,107 @@ │ │ │ │ blx 255918 │ │ │ │ ldr r1, [pc, #176] @ (2e37f8 ) │ │ │ │ ldr r0, [pc, #180] @ (2e37fc ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r4, #788] @ 0x314 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ (2e3800 ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #144] @ (2e3804 ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r1, [pc, #128] @ (2e3808 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #128] @ (2e380c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #112] @ (2e3810 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #255 @ 0xff │ │ │ │ strb r4, [r0, #17] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, #52 @ 0x34 │ │ │ │ + subs r6, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #14 │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #28 │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bcs.n 2e3728 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, #32 │ │ │ │ + adds r6, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #432 @ (adr r5, 2e39a4 ) │ │ │ │ + add r5, pc, #656 @ (adr r5, 2e3a84 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ strb r6, [r7, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #126 @ 0x7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #148 @ 0x94 │ │ │ │ + subs r3, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r3, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ (2e38b8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 254b18 │ │ │ │ cbnz r0, 2e3848 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2e387c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -218740,20 +218739,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #104] @ (2e38c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 2ef0b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2e38c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r3, [pc, #76] @ (2e38cc ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -218775,29 +218774,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ asrs r6, r7, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r7, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r8, r9 │ │ │ │ + cmp r0, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r4, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r7, [sp, #224] @ 0xe0 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #42 @ 0x2a │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2e3954 ) │ │ │ │ @@ -218805,15 +218804,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #104] @ (2e395c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r5, [r0, #948] @ 0x3b4 │ │ │ │ cbz r5, 2e3940 │ │ │ │ ldr.w r4, [r0, #944] @ 0x3b0 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b.n 2e391a │ │ │ │ blx 254480 │ │ │ │ adds r0, #1 │ │ │ │ @@ -218839,19 +218838,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #206 @ 0xce │ │ │ │ + subs r2, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #238 @ 0xee │ │ │ │ + subs r2, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -218864,15 +218863,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #360] @ (2e3aec ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ ldr.w sl, [r7, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e23c0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #332] @ (2e3af0 ) │ │ │ │ @@ -218986,31 +218985,31 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs r1, #68 @ 0x44 │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #100 @ 0x64 │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #44 @ 0x2c │ │ │ │ + subs r0, #100 @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #26 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #416 @ (adr r6, 2e3c9c ) │ │ │ │ + add r6, pc, #640 @ (adr r6, 2e3d7c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #52 @ 0x34 │ │ │ │ + subs r2, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, pc, #672 @ (adr r1, 2e3da8 ) │ │ │ │ + add r1, pc, #896 @ (adr r1, 2e3e88 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002e3b08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -219098,21 +219097,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 458d84 │ │ │ │ bl 2f23e4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5c057c │ │ │ │ + bl 5c059c │ │ │ │ ldr r2, [pc, #148] @ (2e3c88 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #136] @ (2e3c8c ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -219144,40 +219143,40 @@ │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #744] @ 0x2e8 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r1, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #114 @ 0x72 │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + subs r0, #244 @ 0xf4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #34 @ 0x22 │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #216 @ 0xd8 │ │ │ │ + subs r0, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -219289,29 +219288,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2e3dcc ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2e3dd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r0, #76 @ 0x4c │ │ │ │ + subs r0, #132 @ 0x84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #44 @ 0x2c │ │ │ │ + subs r0, #100 @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e3dd4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -219434,19 +219433,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e3f20 ) │ │ │ │ ldr r0, [pc, #20] @ (2e3f24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - str r1, [sp, #432] @ 0x1b0 │ │ │ │ + str r1, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e3f28 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2e3f34 │ │ │ │ @@ -219535,24 +219534,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2e4010 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2e4014 ) │ │ │ │ ldr r1, [pc, #32] @ (2e4018 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r1, [pc, #24] @ (2e401c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r2, r5, #8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002e4020 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -219574,31 +219573,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2e4068 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 252cd0 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #10 │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e406c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 44c9c4 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c499c │ │ │ │ + b.w 5c49bc │ │ │ │ │ │ │ │ 002e408c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2e4110 │ │ │ │ @@ -219608,16 +219607,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2e4118 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5bfe9c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5bfebc │ │ │ │ cbz r0, 2e40f4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2e40e0 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -219639,19 +219638,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2e411c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 4793d8 │ │ │ │ b.n 2e40be │ │ │ │ - ldrh r6, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #120 @ 0x78 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #74 @ 0x4a │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsrs r0, r2, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002e4120 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -219672,16 +219671,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2e4190 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5bfe9c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5bfebc │ │ │ │ cbz r0, 2e4176 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219690,85 +219689,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2e4194 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 4795ec │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + subs r4, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r5, #166 @ 0xa6 │ │ │ │ + adds r5, #222 @ 0xde │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsrs r6, r3, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e41a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ lsrs r6, r4, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002e41a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #36] @ (2e41e4 ) │ │ │ │ ldr r2, [pc, #36] @ (2e41e8 ) │ │ │ │ ldr r1, [pc, #40] @ (2e41ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldrh r4, [r1, #56] @ 0x38 │ │ │ │ + ldrh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r5, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #94 @ 0x5e │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e41f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2e424c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2e423a │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #56] @ (2e4250 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2e4254 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -219776,19 +219775,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #232 @ 0xe8 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -219850,15 +219849,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2e435e │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c1af0 │ │ │ │ + bl 5c1b10 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2e4358 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2e4340 │ │ │ │ ldr.w r9, [pc, #96] @ 2e4374 │ │ │ │ @@ -219869,15 +219868,15 @@ │ │ │ │ blx 252d38 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ mov r0, sl │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2e4316 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -219898,23 +219897,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2e4384 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r4, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r4, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #72 @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e4388 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219983,15 +219982,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ mov r0, r7 │ │ │ │ blx 252ff0 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2e4418 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -220017,29 +220016,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - sevl │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #58 @ 0x3a │ │ │ │ + it hi │ │ │ │ + lslhi r6, r0, #1 │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #60 @ 0x3c │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e44ac : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2e43b8 │ │ │ │ │ │ │ │ @@ -220111,41 +220110,41 @@ │ │ │ │ cbz r3, 2e4578 │ │ │ │ ldr r1, [pc, #60] @ (2e4594 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5c6cec │ │ │ │ + bl 5c6d0c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 252fec │ │ │ │ ldr r1, [pc, #36] @ (2e4598 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e4546 │ │ │ │ ldr r0, [pc, #32] @ (2e459c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c08a0 │ │ │ │ + bl 5c08c0 │ │ │ │ ldr r1, [pc, #28] @ (2e45a0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ b.n 2e4556 │ │ │ │ str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #148 @ 0x94 │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #528] @ (2e47a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #164 @ 0xa4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e45a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220155,31 +220154,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2e45ec ) │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c7324 │ │ │ │ + bl 5c7344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2e45f0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e45b8 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e45f4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -220193,22 +220192,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c7324 │ │ │ │ + bl 5c7344 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2e4636 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c6cec │ │ │ │ + bl 5c6d0c │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2e452c │ │ │ │ @@ -220219,17 +220218,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2e4668 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e4610 │ │ │ │ nop │ │ │ │ - adds r1, #200 @ 0xc8 │ │ │ │ + adds r2, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e466c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2e452c │ │ │ │ @@ -220262,15 +220261,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 252d38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c7e44 │ │ │ │ + bl 5c7e64 │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2e46a8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220289,15 +220288,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 252d38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c7e44 │ │ │ │ + bl 5c7e64 │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2e46e8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2e471e │ │ │ │ @@ -220319,47 +220318,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r1, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ + adds r1, #110 @ 0x6e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #196 @ 0xc4 │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #246 @ 0xf6 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e4768 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ lsls r2, r2, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002e476c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #56] @ (2e47c0 ) │ │ │ │ ldr r2, [pc, #56] @ (2e47c4 ) │ │ │ │ ldr r1, [pc, #60] @ (2e47c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2e47ac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220368,40 +220367,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r6, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e47cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #56] @ (2e4820 ) │ │ │ │ ldr r2, [pc, #56] @ (2e4824 ) │ │ │ │ ldr r1, [pc, #60] @ (2e4828 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2e480c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220410,40 +220409,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r3, #10] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #22 │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e482c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #56] @ (2e4880 ) │ │ │ │ ldr r2, [pc, #56] @ (2e4884 ) │ │ │ │ ldr r1, [pc, #60] @ (2e4888 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2e486c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220452,40 +220451,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + adds r0, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e488c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #56] @ (2e48e0 ) │ │ │ │ ldr r2, [pc, #56] @ (2e48e4 ) │ │ │ │ ldr r1, [pc, #60] @ (2e48e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2e48cc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220494,19 +220493,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r3, #4] │ │ │ │ + ldrh r0, [r2, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #86 @ 0x56 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2e4952 │ │ │ │ @@ -220548,17 +220547,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2e4982 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -220614,17 +220613,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2e4a10 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2e49e0 │ │ │ │ - str r6, [sp, #360] @ 0x168 │ │ │ │ + str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #288] @ 0x120 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -220871,15 +220870,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r1, r4, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r2, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -221056,15 +221055,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2e4f24 ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2e4dc4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -221137,15 +221136,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #8 │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e4f28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -221243,27 +221242,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2e5030 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #22 │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #38 @ 0x26 │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e5034 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221307,15 +221306,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (2e51c4 ) │ │ │ │ ldr r1, [pc, #300] @ (2e51c8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r7 │ │ │ │ blx 253ac4 │ │ │ │ ldr r2, [pc, #280] @ (2e51cc ) │ │ │ │ ldr r3, [pc, #264] @ (2e51bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -221340,15 +221339,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (2e51d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (2e51d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ b.n 2e50aa │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2e5092 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2e5092 │ │ │ │ @@ -221387,79 +221386,79 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2e51e4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ b.n 2e50b0 │ │ │ │ ldr r2, [pc, #116] @ (2e51e8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2e51ec ) │ │ │ │ ldr r1, [pc, #120] @ (2e51f0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2e50aa │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (2e51f4 ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (2e51f8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (2e51fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ b.n 2e50aa │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r1, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, #6] │ │ │ │ + strh r4, [r7, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r4, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #142 @ 0x8e │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #4 │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #232 @ 0xe8 │ │ │ │ + cmp r0, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r7, #31] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #92 @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + cmp r0, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + cmp r0, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r7, #30] │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #158 @ 0x9e │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e5200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -221599,26 +221598,26 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r0, [r0, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bl 2d9356 │ │ │ │ - str r2, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ ldrsb r0, [r1, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r7, #58 @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #198 @ 0xc6 │ │ │ │ + movs r6, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #142 @ 0x8e │ │ │ │ + movs r6, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e5374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221721,15 +221720,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (2e555c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #230 @ 0xe6 │ │ │ │ + movs r6, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e5480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221857,23 +221856,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25503c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e5596 │ │ │ │ nop │ │ │ │ strb r2, [r0, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r5, #104 @ 0x68 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (2e56bc ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #52 @ 0x34 │ │ │ │ + movs r5, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r5, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e55e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -221891,26 +221890,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2e5814 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5c084c │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c086c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #492] @ (2e5818 ) │ │ │ │ ldr r2, [pc, #492] @ (2e581c ) │ │ │ │ ldr r1, [pc, #496] @ (2e5820 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 254cbc │ │ │ │ cmp r6, #0 │ │ │ │ @@ -222098,37 +222097,37 @@ │ │ │ │ nop │ │ │ │ strh r4, [r2, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r6, #12] │ │ │ │ + ldrb r0, [r5, #13] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r6, #248 @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ @ instruction: 0xf0b0007c │ │ │ │ - strd r0, r0, [sl, #-308]! @ 0x134 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + @ instruction: 0xe9a2004d │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ orr.w r0, ip, #124 @ 0x7c │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r4, [r6, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ vshr.s16 q8, q14, #6 │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r4, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (2e5928 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #118 @ 0x76 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e5850 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -222331,24 +222330,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5c084c │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c086c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #288] @ (2e5b88 ) │ │ │ │ ldr r1, [pc, #288] @ (2e5b8c ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 252cb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 2554cc │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -222449,31 +222448,31 @@ │ │ │ │ b.n 2e5af4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #656] @ (2e5e10 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r2, #134 @ 0x86 │ │ │ │ + movs r2, #190 @ 0xbe │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldc 0, cr0, [r8], #496 @ 0x1f0 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + movs r1, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stcl 0, cr0, [sl], #-496 @ 0xfffffe10 │ │ │ │ ldr r5, [pc, #776] @ (2e5ea8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #34 @ 0x22 │ │ │ │ + movs r0, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc 0, cr0, [ip], {124} @ 0x7c │ │ │ │ │ │ │ │ 002e5bb0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222510,15 +222509,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia.w r4, {r3, r6} │ │ │ │ + ldmia.w ip!, {r3, r6} │ │ │ │ │ │ │ │ 002e5c1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -222998,23 +222997,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #528] @ (2e62e0 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #232] @ (2e61bc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (2e61b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #2 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r0, #2 │ │ │ │ + adds r0, r7, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, r0, #1 │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r5, r7 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r6, r4 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e60ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223968,20 +223967,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2e6954 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2e6aae │ │ │ │ b.n 2e695e │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -224121,23 +224120,23 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2e6456 │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ vraddhn.i d20, , q10 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r4, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r4, #23 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r0, #124] @ 0x7c │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r4, #12 │ │ │ │ + asrs r4, r3, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r4, #13 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (2e6d54 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2e75b8 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -224908,23 +224907,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2e7208 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -225233,33 +225232,33 @@ │ │ │ │ b.w 2e6332 │ │ │ │ bgt.n 2e794a │ │ │ │ vtbl.8 d29, {d31- d20, , q10 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r1, #9 │ │ │ │ + lsrs r0, r0, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r0, #10 │ │ │ │ + lsrs r4, r7, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (2e7958 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #3 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r7, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r4, r4] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e7890 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -225351,15 +225350,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e7984 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -225379,15 +225378,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r0, r1, #14 │ │ │ │ + lsls r0, r0, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e79c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -225487,49 +225486,49 @@ │ │ │ │ beq.n 2e7b1a │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e7b20 │ │ │ │ ldr r0, [pc, #140] @ (2e7b48 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 70e50c │ │ │ │ + bl 70e544 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2e7b4c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e50c │ │ │ │ + bl 70e544 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 70e50c │ │ │ │ + bl 70e544 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e7a10 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2e7a8c │ │ │ │ ldr r0, [pc, #72] @ (2e7b50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r0, [pc, #68] @ (2e7b54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e50c │ │ │ │ + bl 70e544 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e7ab4 │ │ │ │ ldr r1, [pc, #60] @ (2e7b58 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e7aba │ │ │ │ ldr r1, [pc, #56] @ (2e7b5c ) │ │ │ │ @@ -225545,25 +225544,25 @@ │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2e7be6 │ │ │ │ vcvt.u16.f16 d28, d10, #1 │ │ │ │ lsls r4, r7, #1 │ │ │ │ cmp r6, #118 @ 0x76 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r2, #9 │ │ │ │ + lsls r2, r1, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r1, #8 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e7b60 : │ │ │ │ ldr r3, [pc, #8] @ (2e7b6c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -226413,18 +226412,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e83c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #696] @ (2e867c ) │ │ │ │ + ldr r5, [pc, #920] @ (2e875c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb440045 │ │ │ │ - @ instruction: 0xfb580045 │ │ │ │ + @ instruction: 0xfb7c0045 │ │ │ │ + @ instruction: 0xfb900045 │ │ │ │ │ │ │ │ 002e83cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r6, r3 │ │ │ │ @@ -226468,15 +226467,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 712c28 │ │ │ │ + bl 712c60 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e84dc │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226502,15 +226501,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 43fee0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 712c28 │ │ │ │ + bl 712c60 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2e84f0 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e8422 │ │ │ │ @@ -226523,15 +226522,15 @@ │ │ │ │ beq.n 2e8422 │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2e8524 ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70acb8 │ │ │ │ + bl 70acf0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2e8422 │ │ │ │ ldr r3, [pc, #72] @ (2e8528 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -226557,19 +226556,19 @@ │ │ │ │ movs r4, #178 @ 0xb2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #416] @ (2e86d0 ) │ │ │ │ + ldr r4, [pc, #640] @ (2e87b0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002e8538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -226609,15 +226608,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 2537c4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2e8580 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fd954 │ │ │ │ + bl 6fd98c │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2e85b8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 252b54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -226638,25 +226637,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2e860c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 2537c4 │ │ │ │ b.n 2e857c │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, r4] │ │ │ │ + ldrh r4, [r7, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r2, [r6, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr??.w r0, [lr, #69] @ 0x45 │ │ │ │ - ldrsh.w r0, [r4, #69] @ 0x45 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + @ instruction: 0xfa360045 │ │ │ │ + vld1.8 {d16[2]}, [ip], r5 │ │ │ │ + adds r2, r4, #7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r5, #26 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vst4.16 {d16-d19}, [sl], r5 │ │ │ │ + vst1.8 {d0[2]}, [r2], r5 │ │ │ │ │ │ │ │ 002e8610 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -226731,45 +226730,45 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 25c680 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 5bca40 │ │ │ │ + bl 5bca60 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2e86c6 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6b91d4 │ │ │ │ - str.w r0, [r2, #69] @ 0x45 │ │ │ │ - ldr.w r0, [r0, #69] @ 0x45 │ │ │ │ + b.w 6b920c │ │ │ │ + ldr??.w r0, [sl, #69] @ 0x45 │ │ │ │ + vst4.16 {d0-d3}, [r8], r5 │ │ │ │ │ │ │ │ 002e872c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #456] @ (2e8908 ) │ │ │ │ @@ -226806,15 +226805,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2e8914 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2e88fa │ │ │ │ ldr.w r8, [pc, #368] @ 2e8918 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2e891c ) │ │ │ │ ldr.w r9, [pc, #368] @ 2e8920 │ │ │ │ add r8, pc │ │ │ │ @@ -226848,132 +226847,132 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2e88fa │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2e8826 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2e8924 ) │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87b8 │ │ │ │ ldr r1, [pc, #236] @ (2e8928 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87be │ │ │ │ ldr r1, [pc, #220] @ (2e892c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87c6 │ │ │ │ ldr r1, [pc, #204] @ (2e8930 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87ce │ │ │ │ ldr r1, [pc, #184] @ (2e8934 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87d6 │ │ │ │ ldr r1, [pc, #168] @ (2e8938 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87de │ │ │ │ ldr r1, [pc, #148] @ (2e893c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87e6 │ │ │ │ ldr r1, [pc, #132] @ (2e8940 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87ee │ │ │ │ ldr r1, [pc, #112] @ (2e8944 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e87f6 │ │ │ │ ldr r1, [pc, #96] @ (2e8948 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2e87fc │ │ │ │ mov r0, sl │ │ │ │ - bl 6b97b0 │ │ │ │ + bl 6b97e8 │ │ │ │ b.n 2e8766 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #110 @ 0x6e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb.w r0, [sl, r5] │ │ │ │ + ldr.w r0, [r2, r5] │ │ │ │ + str.w r0, [ip, r5] │ │ │ │ + ldr.w r0, [sl, r5] │ │ │ │ + ldr??.w r0, [r0, r5] │ │ │ │ + strb.w r0, [ip, r5] │ │ │ │ ldrb.w r0, [r4, r5] │ │ │ │ + ldrb.w r0, [r8, r5] │ │ │ │ + ldrb.w r0, [sl, r5] │ │ │ │ + ldrb.w r0, [ip, r5] │ │ │ │ + ldrb.w r0, [lr, r5] │ │ │ │ + ldrb.w r0, [ip, r5] │ │ │ │ + ldrb.w r0, [lr, r5] │ │ │ │ + strh.w r0, [r0, r5] │ │ │ │ strh.w r0, [r2, r5] │ │ │ │ - ldrh.w r0, [r8, r5] │ │ │ │ - @ instruction: 0xf7d40045 │ │ │ │ - @ instruction: 0xf7dc0045 │ │ │ │ - @ instruction: 0xf7e00045 │ │ │ │ - @ instruction: 0xf7e20045 │ │ │ │ - @ instruction: 0xf7e40045 │ │ │ │ - @ instruction: 0xf7e60045 │ │ │ │ - @ instruction: 0xf7e40045 │ │ │ │ - @ instruction: 0xf7e60045 │ │ │ │ - @ instruction: 0xf7e80045 │ │ │ │ - @ instruction: 0xf7ea0045 │ │ │ │ │ │ │ │ 002e894c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #396] @ (2e8aec ) │ │ │ │ @@ -227008,99 +227007,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2e8a4e │ │ │ │ ldr r2, [pc, #348] @ (2e8b08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2e8b0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8a8c │ │ │ │ ldr r2, [pc, #332] @ (2e8b10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2e8b14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8a98 │ │ │ │ ldr r2, [pc, #320] @ (2e8b18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2e8b1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8a92 │ │ │ │ ldr r2, [pc, #304] @ (2e8b20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2e8b24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2e8a16 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8a9e │ │ │ │ ldr r2, [pc, #288] @ (2e8b28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2e8b2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r1, [pc, #272] @ (2e8b30 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f8d8c │ │ │ │ + bl 6f8dc4 │ │ │ │ ldr r1, [pc, #256] @ (2e8b34 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f8e48 │ │ │ │ + bl 6f8e80 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2e8aa4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 6fd87c │ │ │ │ + bl 6fd8b4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 68a674 │ │ │ │ + bl 68a6ac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e89aa │ │ │ │ ldr r2, [pc, #176] @ (2e8b38 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2e89ae │ │ │ │ @@ -227116,17 +227115,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2e8b48 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2e8a0a │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2e8b4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b96fc │ │ │ │ + bl 6b9734 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #144] @ (2e8b50 ) │ │ │ │ ldr r3, [pc, #44] @ (2e8af0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227148,46 +227147,46 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2e8d0c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf75c0045 │ │ │ │ + @ instruction: 0xf7940045 │ │ │ │ adds r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf75e0045 │ │ │ │ - pop {r2, r4, pc} │ │ │ │ + @ instruction: 0xf7960045 │ │ │ │ + pop {r2, r3, r6, pc} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf7620045 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf79a0045 │ │ │ │ + pop {r1, r2, r4, r5, pc} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf75c0045 │ │ │ │ - pop {r3, r5, r6, r7} │ │ │ │ + @ instruction: 0xf7940045 │ │ │ │ + pop {r5, pc} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf7520045 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + @ instruction: 0xf78a0045 │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf74c0045 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xf7840045 │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf7420045 │ │ │ │ - @ instruction: 0xf73c0045 │ │ │ │ - @ instruction: 0xf7380045 │ │ │ │ - adds r2, #140 @ 0x8c │ │ │ │ + @ instruction: 0xf77a0045 │ │ │ │ + @ instruction: 0xf7740045 │ │ │ │ + @ instruction: 0xf7700045 │ │ │ │ + adds r2, #196 @ 0xc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #134 @ 0x86 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #122 @ 0x7a │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #116 @ 0x74 │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #648 @ (adr r6, 2e8dd8 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 2e8eb8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, r2, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002e8b54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227196,66 +227195,66 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2e9e20 │ │ │ │ ldr r1, [pc, #68] @ (2e8bb0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2e8b9c │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2e8b96 │ │ │ │ ldr r2, [pc, #52] @ (2e8bb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2e8bb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6e4450 │ │ │ │ + b.w 6e4488 │ │ │ │ ldr r2, [pc, #36] @ (2e8bbc ) │ │ │ │ add r2, pc │ │ │ │ b.n 2e8b82 │ │ │ │ ldr r1, [pc, #32] @ (2e8bc0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6e4450 │ │ │ │ - @ instruction: 0xf6140045 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + b.w 6e4488 │ │ │ │ + movw r0, #51269 @ 0xc845 │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2e8bc0 │ │ │ │ + ble.n 2e8c30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf5f40045 │ │ │ │ + @ instruction: 0xf62c0045 │ │ │ │ │ │ │ │ 002e8bc4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2e9e6c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2e8bf4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6b9378 │ │ │ │ + b.w 6b93b0 │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002e8bf8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227280,17 +227279,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2e8c80 ) │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b97ec │ │ │ │ + bl 6b9824 │ │ │ │ ldr r2, [pc, #52] @ (2e8c84 ) │ │ │ │ ldr r3, [pc, #44] @ (2e8c7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227305,15 +227304,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ adds r2, r1, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf59c0045 │ │ │ │ adds r0, r1, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002e8c88 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2e9eb0 │ │ │ │ nop │ │ │ │ @@ -227337,31 +227336,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff028 │ │ │ │ + bl 6ff060 │ │ │ │ ldr r1, [pc, #152] @ (2e8d64 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #144] @ (2e8d68 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 6ff028 │ │ │ │ + bl 6ff060 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 5bca40 │ │ │ │ + bl 5bca60 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2e8d46 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -227392,31 +227391,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2e8d70 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2e8d1c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r5, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - hlt 0x0002 │ │ │ │ + hlt 0x003a │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r7, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - orns r0, r2, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf4aa0045 │ │ │ │ │ │ │ │ 002e8d74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #124] @ (2e8e00 ) │ │ │ │ @@ -227428,26 +227427,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff028 │ │ │ │ + bl 6ff060 │ │ │ │ ldr r1, [pc, #104] @ (2e8e0c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #96] @ (2e8e10 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 6ff028 │ │ │ │ + bl 6ff060 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 438c48 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -227472,19 +227471,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r1, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r6, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 2e8e3e │ │ │ │ + cbnz r0, 2e8e4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r2, r0, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002e8e18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227590,15 +227589,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e8f64 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff028 │ │ │ │ + bl 6ff060 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 436c14 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 486ab0 │ │ │ │ @@ -227621,15 +227620,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r2, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2e8fa8 │ │ │ │ + bls.n 2e9018 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r6, r4, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002e8f6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227672,71 +227671,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2e92a0 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9262 │ │ │ │ ldr r1, [pc, #692] @ (2e92a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #688] @ (2e92a8 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #676] @ (2e92ac ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #668] @ (2e92b0 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #656] @ (2e92b4 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #648] @ (2e92b8 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9240 │ │ │ │ ldr r2, [pc, #628] @ (2e92bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2e92c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e923a │ │ │ │ ldr r2, [pc, #612] @ (2e92c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2e92c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2e8fb2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b9be8 │ │ │ │ + bl 6b9c20 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #584] @ (2e92cc ) │ │ │ │ ldr r3, [pc, #528] @ (2e9294 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227755,166 +227754,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2e92a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9256 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e9246 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e906c │ │ │ │ ldr r1, [pc, #476] @ (2e92d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2e906c │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2e92a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e925c │ │ │ │ ldr r1, [pc, #440] @ (2e92d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #432] @ (2e92d8 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #424] @ (2e92dc ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #412] @ (2e92e0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #404] @ (2e92e4 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #392] @ (2e92e8 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #384] @ (2e92ec ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #372] @ (2e92f0 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2e906c │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2e92a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e9268 │ │ │ │ ldr r1, [pc, #332] @ (2e92f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #328] @ (2e92f8 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #316] @ (2e92fc ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #308] @ (2e9300 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2e906c │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2e92a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e926e │ │ │ │ ldr r1, [pc, #268] @ (2e9304 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #260] @ (2e9308 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #252] @ (2e930c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #240] @ (2e9310 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #232] @ (2e9314 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2e906c │ │ │ │ ldr r2, [pc, #220] @ (2e9318 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2e9062 │ │ │ │ ldr r2, [pc, #216] @ (2e931c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2e904a │ │ │ │ ldr r1, [pc, #216] @ (2e9320 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2e90dc │ │ │ │ ldr r3, [pc, #204] @ (2e9324 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2e90ca │ │ │ │ ldr r3, [pc, #200] @ (2e9328 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2e911a │ │ │ │ @@ -227938,68 +227937,68 @@ │ │ │ │ blx 252cd0 │ │ │ │ adds r4, r2, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r2, r1, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2220045 │ │ │ │ - @ instruction: 0xf2e00045 │ │ │ │ + @ instruction: 0xf25a0045 │ │ │ │ + @ instruction: 0xf3180045 │ │ │ │ subs r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1e00045 │ │ │ │ - @ instruction: 0xf1f00045 │ │ │ │ - @ instruction: 0xf1f20045 │ │ │ │ - @ instruction: 0xf1f40045 │ │ │ │ - @ instruction: 0xf1f60045 │ │ │ │ - @ instruction: 0xf1f60045 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xf2180045 │ │ │ │ + @ instruction: 0xf2280045 │ │ │ │ + @ instruction: 0xf22a0045 │ │ │ │ + @ instruction: 0xf22c0045 │ │ │ │ + @ instruction: 0xf22e0045 │ │ │ │ + @ instruction: 0xf22e0045 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf1ee0045 │ │ │ │ - cpsie │ │ │ │ + @ instruction: 0xf2260045 │ │ │ │ + @ instruction: 0xb698 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf1ea0045 │ │ │ │ + @ instruction: 0xf2220045 │ │ │ │ adds r4, r2, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf1380045 │ │ │ │ - @ instruction: 0xf0b20045 │ │ │ │ - @ instruction: 0xf13a0045 │ │ │ │ - @ instruction: 0xf0d40045 │ │ │ │ - @ instruction: 0xf1320045 │ │ │ │ - @ instruction: 0xf0c80045 │ │ │ │ - @ instruction: 0xf12e0045 │ │ │ │ - @ instruction: 0xf1340045 │ │ │ │ - @ instruction: 0xf0ac0045 │ │ │ │ - bic.w r0, r8, #69 @ 0x45 │ │ │ │ - @ instruction: 0xf0b00045 │ │ │ │ - orrs.w r0, sl, #69 @ 0x45 │ │ │ │ - orrs.w r0, sl, #69 @ 0x45 │ │ │ │ - vmla.i16 d16, d6, d5[0] │ │ │ │ - orrs.w r0, lr, #69 @ 0x45 │ │ │ │ - and.w r0, r8, #69 @ 0x45 │ │ │ │ - vmla.i32 d16, d10, d5[0] │ │ │ │ - vext.8 q8, q5, , #0 │ │ │ │ - cmp r2, #216 @ 0xd8 │ │ │ │ + sbcs.w r0, r0, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf0ea0045 │ │ │ │ + sbcs.w r0, r2, #69 @ 0x45 │ │ │ │ + add.w r0, ip, #69 @ 0x45 │ │ │ │ + sbc.w r0, sl, #69 @ 0x45 │ │ │ │ + add.w r0, r0, #69 @ 0x45 │ │ │ │ + sbc.w r0, r6, #69 @ 0x45 │ │ │ │ + sbc.w r0, ip, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf0e40045 │ │ │ │ + orn r0, r0, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf0e80045 │ │ │ │ + eors.w r0, r2, #69 @ 0x45 │ │ │ │ + eors.w r0, r2, #69 @ 0x45 │ │ │ │ + and.w r0, lr, #69 @ 0x45 │ │ │ │ + eors.w r0, r6, #69 @ 0x45 │ │ │ │ + orr.w r0, r0, #69 @ 0x45 │ │ │ │ + bic.w r0, r2, #69 @ 0x45 │ │ │ │ + bics.w r0, r2, #69 @ 0x45 │ │ │ │ + cmp r3, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r3, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ands.w r0, r6, #69 @ 0x45 │ │ │ │ - ldr r5, [pc, #992] @ (2e9708 ) │ │ │ │ + orr.w r0, lr, #69 @ 0x45 │ │ │ │ + ldr r6, [pc, #192] @ (2e93e8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #968] @ (2e96f4 ) │ │ │ │ + ldr r6, [pc, #168] @ (2e93d4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #944] @ (2e96e0 ) │ │ │ │ + ldr r6, [pc, #144] @ (2e93c0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #920] @ (2e96cc ) │ │ │ │ + ldr r6, [pc, #120] @ (2e93ac ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #896] @ (2e96b8 ) │ │ │ │ + ldr r6, [pc, #96] @ (2e9398 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #154 @ 0x9a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bics.w r0, r2, #69 @ 0x45 │ │ │ │ + orn r0, sl, #69 @ 0x45 │ │ │ │ │ │ │ │ 002e9340 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #104] @ (2e93b8 ) │ │ │ │ @@ -228017,20 +228016,20 @@ │ │ │ │ bl 2ea094 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2e937c │ │ │ │ ldr r1, [pc, #76] @ (2e93c0 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 486ab0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b93b4 │ │ │ │ + bl 6b93ec │ │ │ │ ldr r2, [pc, #56] @ (2e93c4 ) │ │ │ │ ldr r3, [pc, #44] @ (2e93bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -228046,15 +228045,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r0, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r2, r1, #21 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002e93c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -228075,19 +228074,19 @@ │ │ │ │ bl 2e9f24 │ │ │ │ cbz r0, 2e9410 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2e945c ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2e9440 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b9864 │ │ │ │ + bl 6b989c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 486ab0 │ │ │ │ ldr r2, [pc, #68] @ (2e9460 ) │ │ │ │ ldr r3, [pc, #60] @ (2e9458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228104,25 +228103,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2e9464 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 2e940a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r7, #19 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 13, cr0, cr6, cr5, {2} │ │ │ │ + vhadd.s8 q0, q7, │ │ │ │ asrs r4, r7, #18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cdp 0, 10, cr0, cr0, cr5, {2} │ │ │ │ + cdp 0, 13, cr0, cr8, cr5, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (2e95c0 ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -228135,91 +228134,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (2e95cc ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e9572 │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ blx 2554cc │ │ │ │ ldr r3, [pc, #280] @ (2e95d0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (2e95d4 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c62c4 │ │ │ │ + bl 5c62e4 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (2e95d8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c5d48 │ │ │ │ + bl 5c5d68 │ │ │ │ ldr r1, [pc, #260] @ (2e95dc ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c5d48 │ │ │ │ + bl 5c5d68 │ │ │ │ ldr r1, [pc, #248] @ (2e95e0 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c5d48 │ │ │ │ + bl 5c5d68 │ │ │ │ ldr r1, [pc, #240] @ (2e95e4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c5d48 │ │ │ │ + bl 5c5d68 │ │ │ │ ldr r1, [pc, #228] @ (2e95e8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5c5d48 │ │ │ │ + bl 5c5d68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e959c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 70e40c │ │ │ │ + bl 70e444 │ │ │ │ ldr r2, [pc, #204] @ (2e95ec ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (2e95f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c63b4 │ │ │ │ + bl 5c63d4 │ │ │ │ ldr r1, [pc, #196] @ (2e95f4 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c8b7c │ │ │ │ + bl 5c8b9c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6fb964 │ │ │ │ + bl 6fb99c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 68a674 │ │ │ │ + bl 68a6ac │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f8e48 │ │ │ │ + bl 6f8e80 │ │ │ │ cbz r5, 2e9564 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2e95ae │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 2e95a2 │ │ │ │ movs r0, #8 │ │ │ │ @@ -228244,55 +228243,55 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2e951e │ │ │ │ mov r0, r5 │ │ │ │ - bl 70041c │ │ │ │ + bl 700454 │ │ │ │ b.n 2e9564 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2e95fc ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (2e9600 ) │ │ │ │ ldr r0, [pc, #76] @ (2e9604 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ asrs r0, r3, #17 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r6, [r0, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r1, #17 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2e97e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf2e00045 │ │ │ │ - adds r6, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xf3180045 │ │ │ │ + adds r7, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf2ec0045 │ │ │ │ - bne.n 2e95c8 │ │ │ │ + ssat r0, #6, r4, asr #1 │ │ │ │ + bcs.n 2e9638 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldcl 0, cr0, [sl, #276] @ 0x114 │ │ │ │ - subs r0, r4, #2 │ │ │ │ + cdp 0, 1, cr0, cr2, cr5, {2} │ │ │ │ + subs r0, r3, #3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip, #276] @ 0x114 │ │ │ │ + cdp 0, 1, cr0, cr4, cr5, {2} │ │ │ │ asrs r2, r4, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #126 @ 0x7e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf6f00044 │ │ │ │ - @ instruction: 0xf70a0044 │ │ │ │ + @ instruction: 0xf7280044 │ │ │ │ + @ instruction: 0xf7420044 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2e9714 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #248] @ (2e9718 ) │ │ │ │ @@ -228302,36 +228301,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2e9686 │ │ │ │ ldr r6, [pc, #228] @ (2e9720 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2e9724 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #200] @ (2e9728 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2e96b0 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -228353,23 +228352,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [pc, #120] @ (2e9730 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2537c4 │ │ │ │ b.n 2e9686 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [pc, #104] @ (2e9734 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2537c4 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -228397,84 +228396,84 @@ │ │ │ │ b.n 2e96e4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r7, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6], #276 @ 0x114 │ │ │ │ - subs r3, #186 @ 0xba │ │ │ │ + stc 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ + subs r3, #242 @ 0xf2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stcl 0, cr0, [r0], #276 @ 0x114 │ │ │ │ - ldcl 0, cr0, [sl], {69} @ 0x45 │ │ │ │ + ldc 0, cr0, [r8, #-276] @ 0xfffffeec │ │ │ │ + ldc 0, cr0, [r2, #-276] @ 0xfffffeec │ │ │ │ asrs r6, r1, #9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ + ldcl 0, cr0, [ip], #276 @ 0x114 │ │ │ │ stcl 0, cr0, [r4], {69} @ 0x45 │ │ │ │ - stc 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - ldc 0, cr0, [r4], {69} @ 0x45 │ │ │ │ + stcl 0, cr0, [ip], {69} @ 0x45 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2e97c8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2e979c │ │ │ │ ldr r5, [pc, #108] @ (2e97cc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2e97d0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #80] @ (2e97d4 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2e97b2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [pc, #28] @ (2e97d8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2537c4 │ │ │ │ b.n 2e979c │ │ │ │ nop │ │ │ │ - rsb r0, r8, r5, lsl #1 │ │ │ │ - subs r2, #150 @ 0x96 │ │ │ │ + stc 0, cr0, [r0], {69} @ 0x45 │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs.w r0, ip, r5, lsl #1 │ │ │ │ - subs.w r0, r6, r5, lsl #1 │ │ │ │ - @ instruction: 0xebea0045 │ │ │ │ + @ instruction: 0xebf40045 │ │ │ │ + @ instruction: 0xebee0045 │ │ │ │ + stc 0, cr0, [r2], #-276 @ 0xfffffeec │ │ │ │ │ │ │ │ 002e97dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r2, [pc, #280] @ (2e9908 ) │ │ │ │ @@ -228488,30 +228487,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2e991c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 25e068 │ │ │ │ ldr r3, [pc, #220] @ (2e9920 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -228523,22 +228522,22 @@ │ │ │ │ blx 252cb8 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ blx 2554cc │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 2e98b2 │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 252cb8 │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -228586,19 +228585,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r4, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e9308 │ │ │ │ + b.n 2e9378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r0, r5, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -228609,15 +228608,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (2e9a84 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5c4850 │ │ │ │ + bl 5c4870 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e9a64 │ │ │ │ ldr r3, [pc, #312] @ (2e9a88 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -228663,15 +228662,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 5c51ec │ │ │ │ + bl 5c520c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2e99ec │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ @@ -228729,17 +228728,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #28] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002e9a8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -228776,87 +228775,86 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2e9b68 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ ldr r2, [pc, #108] @ (2e9b6c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2e9b70 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2e9b3e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ec4ac │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (2e9b74 ) │ │ │ │ ldr r4, [pc, #48] @ (2e9b78 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2e9f50 │ │ │ │ + b.n 2e9fc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4, {r1, r3, r4} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2e9b30 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - ldmia.w r4, {r0, r2, r6} │ │ │ │ + @ instruction: 0xe8140045 │ │ │ │ + @ instruction: 0xe8cc0045 │ │ │ │ │ │ │ │ 002e9b7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5c0e0c │ │ │ │ + bl 5c0e2c │ │ │ │ cbnz r0, 2e9bc0 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ ldr r1, [pc, #80] @ (2e9bf0 ) │ │ │ │ ldr r2, [pc, #84] @ (2e9bf4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2e9bf8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2ee474 │ │ │ │ ldr r3, [pc, #56] @ (2e9bfc ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -228864,33 +228862,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2e9c04 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r6, #90 @ 0x5a │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2e9e8c │ │ │ │ + b.n 2e9efc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r6, #104 @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xe83e0045 │ │ │ │ - b.n 2e9aac │ │ │ │ + ldrd r0, r0, [r6], #-276 @ 0x114 │ │ │ │ + b.n 2e9b1c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002e9c08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228898,21 +228896,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2e9c6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c7128 │ │ │ │ + bl 5c7148 │ │ │ │ ldr r1, [pc, #64] @ (2e9c70 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c4840 │ │ │ │ + bl 5c4860 │ │ │ │ ldr r2, [pc, #56] @ (2e9c74 ) │ │ │ │ ldr r3, [pc, #44] @ (2e9c6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228943,26 +228941,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2e9dec ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2e9df0 ) │ │ │ │ add r0, pc │ │ │ │ blx 2534c4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ ldr r1, [pc, #344] @ (2e9df4 ) │ │ │ │ ldr r2, [pc, #344] @ (2e9df8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2e9dfc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e9de0 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2e9e00 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -229051,19 +229049,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2e9d18 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b91d4 │ │ │ │ + bl 6b920c │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fd954 │ │ │ │ + bl 6fd98c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2e9dbc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 252b54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -229079,39 +229077,39 @@ │ │ │ │ blx 2537c4 │ │ │ │ b.n 2e9d40 │ │ │ │ ldr r1, [pc, #56] @ (2e9e1c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2537c4 │ │ │ │ b.n 2e9daa │ │ │ │ - mvns r2, r0 │ │ │ │ + mvns r2, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsrs r6, r6, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #92 @ 0x5c │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2e9e90 │ │ │ │ + b.n 2e9f00 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2e9d14 │ │ │ │ + b.n 2e9d84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #528] @ (2ea018 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e9cbc │ │ │ │ + b.n 2e9d2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2e9ccc │ │ │ │ + b.n 2e9d3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2e9c44 │ │ │ │ + b.n 2e9cb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2e9c38 │ │ │ │ + b.n 2e9ca8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2e9af8 │ │ │ │ + b.n 2e9b68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002e9e20 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229136,15 +229134,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ lsrs r0, r4, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002e9e6c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229154,15 +229152,15 @@ │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #36] @ (2e9eac ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7126e8 │ │ │ │ + bl 712720 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -229200,53 +229198,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2e9f1c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r3, #12 │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2e9a88 │ │ │ │ + b.n 2e9af8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2e977c │ │ │ │ + b.n 2e97ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002e9f20 : │ │ │ │ b.w 33be08 │ │ │ │ │ │ │ │ 002e9f24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 252cb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ ldr.w ip, [pc, #80] @ 2e9f94 │ │ │ │ ldr r2, [pc, #80] @ (2e9f98 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2e9f9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 33be0c │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -229262,30 +229260,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #234 @ 0xea │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 2e9ee4 │ │ │ │ + ble.n 2e9f54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002e9fa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 44b200 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6fd954 │ │ │ │ + bl 6fd98c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2e9fca │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 252b54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229303,21 +229301,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2ea030 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 2534c4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c65b8 │ │ │ │ + bl 5c65d8 │ │ │ │ ldr r1, [pc, #56] @ (2ea034 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c4848 │ │ │ │ + bl 5c4868 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fd954 │ │ │ │ + bl 6fd98c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2ea01a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 252b54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229326,35 +229324,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - eors r2, r4 │ │ │ │ + lsls r2, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bl f2036 │ │ │ │ │ │ │ │ 002ea038 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2ea08c ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 2534c4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c65b8 │ │ │ │ + bl 5c65d8 │ │ │ │ ldr r1, [pc, #56] @ (2ea090 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c4848 │ │ │ │ + bl 5c4868 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fd954 │ │ │ │ + bl 6fd98c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2ea076 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 252b54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229363,15 +229361,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ands r6, r0 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bl 1ca092 │ │ │ │ │ │ │ │ 002ea094 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -229380,31 +229378,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2ea118 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c71c0 │ │ │ │ + bl 5c71e0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2ea0f4 │ │ │ │ ldr r4, [pc, #96] @ (2ea11c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2ea120 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 252cb8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 7126e8 │ │ │ │ + bl 712720 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229417,56 +229415,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ea12c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ea0e0 │ │ │ │ nop │ │ │ │ - b.n 2e997c │ │ │ │ + b.n 2e99ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r1, #60 @ 0x3c │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2e99b0 │ │ │ │ + b.n 2e9a20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r1, #54 @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2ea8f4 │ │ │ │ + b.n 2e9964 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2ea56c │ │ │ │ + b.n 2ea5dc │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002ea130 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c084c │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c086c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #92] @ (2ea1ac ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c410c │ │ │ │ + bl 5c412c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2ea17e │ │ │ │ ldr r3, [pc, #84] @ (2ea1b0 ) │ │ │ │ ldr r2, [pc, #84] @ (2ea1b4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -229476,42 +229474,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (2ea1c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 2ea95c │ │ │ │ + b.n 2e99cc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, #158 @ 0x9e │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2e99e8 │ │ │ │ + b.n 2e9a58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2ea928 │ │ │ │ + b.n 2ea998 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2ea4f0 │ │ │ │ + b.n 2ea560 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ea1d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ add r4, sp, #616 @ 0x268 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229520,15 +229518,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2ea510 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2ea514 ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2ea500 │ │ │ │ add r3, pc │ │ │ │ @@ -229541,577 +229539,577 @@ │ │ │ │ ldr r3, [pc, #764] @ (2ea520 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #744] @ (2ea524 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2ea528 ) │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #740] @ (2ea52c ) │ │ │ │ ldr r2, [pc, #740] @ (2ea530 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #728] @ (2ea534 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2ea538 ) │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #724] @ (2ea53c ) │ │ │ │ ldr r2, [pc, #724] @ (2ea540 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #712] @ (2ea544 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2ea548 ) │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #708] @ (2ea54c ) │ │ │ │ ldr r2, [pc, #708] @ (2ea550 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #696] @ (2ea554 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2ea558 ) │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #692] @ (2ea55c ) │ │ │ │ ldr r2, [pc, #692] @ (2ea560 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #680] @ (2ea564 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2ea568 ) │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #676] @ (2ea56c ) │ │ │ │ ldr r2, [pc, #676] @ (2ea570 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #664] @ (2ea574 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #656] @ (2ea578 ) │ │ │ │ ldr r1, [pc, #656] @ (2ea57c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2ea580 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2ea584 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c5244 │ │ │ │ + bl 5c5264 │ │ │ │ ldr r2, [pc, #640] @ (2ea588 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2ea58c ) │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #636] @ (2ea590 ) │ │ │ │ ldr r1, [pc, #636] @ (2ea594 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2ea598 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2ea59c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c5244 │ │ │ │ + bl 5c5264 │ │ │ │ ldr r2, [pc, #620] @ (2ea5a0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #612] @ (2ea5a4 ) │ │ │ │ ldr r1, [pc, #612] @ (2ea5a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2ea5ac ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2ea5b0 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c5244 │ │ │ │ + bl 5c5264 │ │ │ │ ldr r2, [pc, #596] @ (2ea5b4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #588] @ (2ea5b8 ) │ │ │ │ ldr r1, [pc, #592] @ (2ea5bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2ea5c0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2ea5c4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c5244 │ │ │ │ + bl 5c5264 │ │ │ │ ldr r2, [pc, #576] @ (2ea5c8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r1, [pc, #568] @ (2ea5cc ) │ │ │ │ ldr r3, [pc, #568] @ (2ea5d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2ea5d4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #560] @ (2ea5d8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r1, [pc, #552] @ (2ea5dc ) │ │ │ │ ldr r3, [pc, #552] @ (2ea5e0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2ea5e4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r2, [pc, #544] @ (2ea5e8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r1, [pc, #536] @ (2ea5ec ) │ │ │ │ ldr r3, [pc, #536] @ (2ea5f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2ea5f4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r2, [pc, #528] @ (2ea5f8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r3, [pc, #520] @ (2ea5fc ) │ │ │ │ ldr r2, [pc, #520] @ (2ea600 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (2ea604 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r1, [pc, #512] @ (2ea608 ) │ │ │ │ ldr r3, [pc, #516] @ (2ea60c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (2ea610 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r2, [pc, #504] @ (2ea614 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r1, [pc, #496] @ (2ea618 ) │ │ │ │ ldr r3, [pc, #500] @ (2ea61c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (2ea620 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r2, [pc, #488] @ (2ea624 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r1, [pc, #480] @ (2ea628 ) │ │ │ │ ldr r3, [pc, #484] @ (2ea62c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (2ea630 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #472] @ (2ea634 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r1, [pc, #464] @ (2ea638 ) │ │ │ │ ldr r3, [pc, #468] @ (2ea63c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (2ea640 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c78b8 │ │ │ │ + bl 5c78d8 │ │ │ │ ldr r2, [pc, #456] @ (2ea644 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r1, [pc, #448] @ (2ea648 ) │ │ │ │ ldr r3, [pc, #452] @ (2ea64c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c6a98 │ │ │ │ + bl 5c6ab8 │ │ │ │ ldr r2, [pc, #432] @ (2ea650 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r1, [pc, #424] @ (2ea654 ) │ │ │ │ ldr r3, [pc, #428] @ (2ea658 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (2ea65c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #416] @ (2ea660 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r2, [pc, #408] @ (2ea664 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (2ea668 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5c6a98 │ │ │ │ + bl 5c6ab8 │ │ │ │ ldr r2, [pc, #392] @ (2ea66c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7f2c │ │ │ │ + bl 5c7f4c │ │ │ │ ldr r2, [pc, #384] @ (2ea670 ) │ │ │ │ ldr r1, [pc, #388] @ (2ea674 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (2ea678 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (2ea67c ) │ │ │ │ add r3, pc │ │ │ │ b.n 2ea680 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - adds r1, #40 @ 0x28 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blt.n 2ea514 │ │ │ │ + blt.n 2ea584 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3f8004a │ │ │ │ + bics.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eabec │ │ │ │ + b.n 2eac5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eac08 │ │ │ │ + b.n 2eac78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eabfc │ │ │ │ + b.n 2eac6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eabec │ │ │ │ + b.n 2eac5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eabf4 │ │ │ │ + b.n 2eac64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3} │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eabfc │ │ │ │ + b.n 2eac6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eac28 │ │ │ │ + b.n 2eac98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eac1c │ │ │ │ + b.n 2eac8c │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eac6c │ │ │ │ + b.n 2eacdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eac40 │ │ │ │ + b.n 2eacb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eac58 │ │ │ │ + b.n 2eacc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r0, r6, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eac8c │ │ │ │ + b.n 2eacfc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eac60 │ │ │ │ + b.n 2eacd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2ea5f4 │ │ │ │ + bgt.n 2ea664 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eac88 │ │ │ │ + b.n 2eacf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eac4c │ │ │ │ + b.n 2eacbc │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eac7c │ │ │ │ + b.n 2eacec │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eacb0 │ │ │ │ + b.n 2ead20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 2ea5e4 │ │ │ │ + bpl.n 2ea654 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eacac │ │ │ │ + b.n 2ead1c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eacfc │ │ │ │ + b.n 2ead6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ead04 │ │ │ │ + b.n 2ead74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2ead5c │ │ │ │ + b.n 2eadcc │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ead64 │ │ │ │ + b.n 2eadd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2ead94 │ │ │ │ + b.n 2e9e04 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ead94 │ │ │ │ + b.n 2e9e04 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eadc4 │ │ │ │ + b.n 2e9e34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eadb4 │ │ │ │ + b.n 2e9e24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eade4 │ │ │ │ + b.n 2e9e54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eade4 │ │ │ │ + b.n 2e9e54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2e9e2c │ │ │ │ + b.n 2e9e9c │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eae2c │ │ │ │ + b.n 2e9e9c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eae34 │ │ │ │ + b.n 2e9ea4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eae3c │ │ │ │ + b.n 2e9eac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2e9e80 │ │ │ │ + b.n 2e9ef0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - b.n 2e9e90 │ │ │ │ + b.n 2e9f00 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2e9ed0 │ │ │ │ + b.n 2e9f40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e9ee0 │ │ │ │ + b.n 2e9f50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2e9eec │ │ │ │ + b.n 2e9f5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eac34 │ │ │ │ + b.n 2eaca4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5c5244 │ │ │ │ + bl 5c5264 │ │ │ │ ldr r2, [pc, #16] @ (2ea6a0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c7f2c │ │ │ │ + b.w 5c7f4c │ │ │ │ nop │ │ │ │ - b.n 2eac70 │ │ │ │ + b.n 2eace0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5c7128 │ │ │ │ + bl 5c7148 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c6efc │ │ │ │ + bl 5c6f1c │ │ │ │ cbz r0, 2ea6da │ │ │ │ ldr r1, [pc, #68] @ (2ea70c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c6cec │ │ │ │ + b.w 5c6d0c │ │ │ │ ldr r3, [pc, #52] @ (2ea710 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (2ea714 ) │ │ │ │ ldr r1, [pc, #52] @ (2ea718 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2eaabc │ │ │ │ + b.n 2eab2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #54 @ 0x36 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2eaca0 │ │ │ │ + b.n 2ead10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eac6c │ │ │ │ + b.n 2eacdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2ea7f8 ) │ │ │ │ @@ -230119,15 +230117,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2ea800 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230136,26 +230134,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5c4560 │ │ │ │ + bl 5c4580 │ │ │ │ cbz r0, 2ea77e │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c456c │ │ │ │ + bl 5c458c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2ea7cc │ │ │ │ blx 254480 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2ea7e2 │ │ │ │ ldr r1, [pc, #112] @ (2ea804 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -230193,48 +230191,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (2ea810 ) │ │ │ │ ldr r0, [pc, #40] @ (2ea814 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r4, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 2ea77c │ │ │ │ + bpl.n 2ea7ec │ │ │ │ lsls r4, r0, #1 │ │ │ │ - itet al │ │ │ │ - lslal r3, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ - lslal r3, r1, #1 │ │ │ │ - ldmia r5!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2eab60 │ │ │ │ + b.n 2eabd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eabd4 │ │ │ │ + b.n 2eac44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #124] @ (2ea8b0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2ea8b4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2ea8b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 252ff0 │ │ │ │ @@ -230264,135 +230262,135 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r3, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bmi.n 2ea824 │ │ │ │ + bmi.n 2ea894 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bkpt 0x00e4 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + itt ne │ │ │ │ + lslne r3, r1, #1 │ │ │ │ + stmdbne sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #196] @ (2ea9a0 ) │ │ │ │ ldr r2, [pc, #200] @ (2ea9a4 ) │ │ │ │ ldr r1, [pc, #200] @ (2ea9a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2ea994 │ │ │ │ ldr r0, [pc, #180] @ (2ea9ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r1, [pc, #176] @ (2ea9b0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c5b9c │ │ │ │ + bl 5c5bbc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2ea922 │ │ │ │ ldr r1, [pc, #164] @ (2ea9b4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c5e20 │ │ │ │ + bl 5c5e40 │ │ │ │ cbnz r0, 2ea93e │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c4abc │ │ │ │ + bl 5c4adc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5c7128 │ │ │ │ + bl 5c7148 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ ldr r1, [pc, #104] @ (2ea9b8 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c5ccc │ │ │ │ + bl 5c5cec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea920 │ │ │ │ ldr r1, [pc, #92] @ (2ea9bc ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (2ea9c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2ea9c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c802c │ │ │ │ + bl 5c804c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea922 │ │ │ │ ldr r1, [pc, #64] @ (2ea9c8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5c6cec │ │ │ │ + bl 5c6d0c │ │ │ │ b.n 2ea920 │ │ │ │ ldr r0, [pc, #52] @ (2ea9cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ea90e │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r2, #114 @ 0x72 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bmi.n 2ea9cc │ │ │ │ + bmi.n 2eaa3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x0076 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2eabc4 │ │ │ │ + b.n 2eac34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eabd8 │ │ │ │ + b.n 2eac48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2eab80 │ │ │ │ + b.n 2eabf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2eaa0c │ │ │ │ + b.n 2eaa7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eb134 │ │ │ │ + b.n 2eb1a4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2eaae4 │ │ │ │ + b.n 2eab54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2eaa18 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230401,30 +230399,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eaa20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcc.n 2eaa28 │ │ │ │ + bcc.n 2eaa98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r4, r5, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2eaa6c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230433,30 +230431,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eaa74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 2ea9d4 │ │ │ │ + bcs.n 2eaa44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r4, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eaabc │ │ │ │ sub sp, #12 │ │ │ │ @@ -230464,29 +230462,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eaac4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 2eab7c │ │ │ │ + bcs.n 2ea9ec │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + pop {r1, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2eab10 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230495,30 +230493,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eab18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 2eab30 │ │ │ │ + bcs.n 2eaba0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eab60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230526,29 +230524,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eab68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ + cmp r0, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 2eaad8 │ │ │ │ + bne.n 2eab48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 2eabe4 │ │ │ │ + pop {r1, r2, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eabb0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230556,29 +230554,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eabb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r7, #202 @ 0xca │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 2eac88 │ │ │ │ + bne.n 2eaaf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 2eac20 │ │ │ │ + cbnz r6, 2eac2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2eac04 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230587,30 +230585,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eac0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r7, #66 @ 0x42 │ │ │ │ + movs r7, #122 @ 0x7a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 2eac3c │ │ │ │ + bne.n 2eacac │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 2eac60 │ │ │ │ + cbnz r6, 2eac6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eac54 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230618,29 +230616,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eac5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #238 @ 0xee │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - beq.n 2eabe4 │ │ │ │ + beq.n 2eac54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 2eacaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eaca4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230648,29 +230646,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eacac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - beq.n 2ead94 │ │ │ │ + beq.n 2eac04 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - hlt 0x0022 │ │ │ │ + revsh r2, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2eacf8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230679,30 +230677,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ead00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - beq.n 2ead48 │ │ │ │ + beq.n 2eadb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - rev16 r2, r2 │ │ │ │ + hlt 0x000a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ead48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230710,29 +230708,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ead50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + beq.n 2ead60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 2ead92 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ead9c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230741,30 +230739,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eada4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r5, #170 @ 0xaa │ │ │ │ + movs r5, #226 @ 0xe2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 2eadd2 │ │ │ │ + cbnz r6, 2eade0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eadec │ │ │ │ sub sp, #12 │ │ │ │ @@ -230772,29 +230770,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eadf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #86 @ 0x56 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7!, {r2, r3, r5} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r2, 2eae0e │ │ │ │ + cbnz r2, 2eae1c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2eae40 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230803,30 +230801,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eae48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r5, #6 │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r2, 2eae4e │ │ │ │ + cbnz r2, 2eae5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eae90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230834,29 +230832,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eae98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #234 @ 0xea │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r3, r7} │ │ │ │ + ldmia r6, {r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8ee │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2eaee4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230865,30 +230863,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eaeec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb866 │ │ │ │ + @ instruction: 0xb89e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2eaf34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230896,29 +230894,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eaf3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #14 │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r5, {r2, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb84a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2eaf90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230927,32 +230925,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (2eaf98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2eb024 │ │ │ │ sub sp, #24 │ │ │ │ @@ -230970,25 +230968,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2eb038 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #84] @ (2eb03c ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6be358 │ │ │ │ + bl 6be390 │ │ │ │ ldr r2, [pc, #64] @ (2eb040 ) │ │ │ │ ldr r3, [pc, #44] @ (2eb02c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230998,22 +230996,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r3, #154 @ 0x9a │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrsb.w r0, [r6, lr, lsl #2] │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb754 │ │ │ │ + @ instruction: 0xb78c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr??.w r0, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #528] @ (2eb250 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r8, #110] @ 0x6e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -231035,25 +231033,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f96dc │ │ │ │ + bl 6f9714 │ │ │ │ ldr r2, [pc, #60] @ (2eb0e4 ) │ │ │ │ ldr r3, [pc, #44] @ (2eb0d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231064,22 +231062,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str??.w r0, [sl, lr, lsl #2] │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh.w r0, [lr, lr, lsl #2] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #136] @ 2eb180 │ │ │ │ @@ -231098,23 +231096,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #64] @ 2eb178 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6f96dc │ │ │ │ + bl 6f9714 │ │ │ │ cbz r0, 2eb150 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (2eb194 ) │ │ │ │ ldr r3, [pc, #52] @ (2eb188 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -231128,22 +231126,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - movs r2, #22 │ │ │ │ + movs r2, #78 @ 0x4e │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xf7c6006e │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r3!, {r1, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf784006e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 2eb230 │ │ │ │ @@ -231162,30 +231160,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6b8ff4 │ │ │ │ + bl 6b902c │ │ │ │ cbz r0, 2eb206 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 25d0ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6b8c88 │ │ │ │ + bl 6b8cc0 │ │ │ │ ldr r2, [pc, #60] @ (2eb244 ) │ │ │ │ ldr r3, [pc, #44] @ (2eb238 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231196,22 +231194,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #102 @ 0x66 │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xf71a006e │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ movt r0, #59502 @ 0xe86e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2eb280 │ │ │ │ @@ -231220,24 +231218,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2eb288 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - movs r0, #182 @ 0xb6 │ │ │ │ + movs r0, #238 @ 0xee │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r2, {r2, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2eb2c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231245,24 +231243,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2eb2cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r2!, {r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, r6} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2eb308 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231270,24 +231268,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2eb310 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r2, {r2, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2eb34c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231295,24 +231293,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2eb354 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - subs r2, r5, #7 │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r6, 2eb3d2 │ │ │ │ + push {r1, r2, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2eb390 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231320,24 +231318,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2eb398 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ - subs r6, r4, #6 │ │ │ │ + subs r6, r3, #7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r2, 2eb406 │ │ │ │ + cbz r2, 2eb414 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2eb3d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231345,25 +231343,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2eb3e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ nop │ │ │ │ - subs r2, r4, #5 │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r6, 2eb43c │ │ │ │ + cbz r6, 2eb44a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2eb420 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231371,25 +231369,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2eb428 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ nop │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r2, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r6, 2eb472 │ │ │ │ + cbz r6, 2eb480 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2eb468 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231397,25 +231395,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2eb470 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ nop │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r0!, {r3, r5, r7} │ │ │ │ + ldmia r0!, {r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - uxtb r6, r2 │ │ │ │ + cbz r6, 2eb4b6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2eb4b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231423,25 +231421,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2eb4b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ nop │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r0, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r0!, {r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - uxth r6, r1 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2eb4fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -231449,26 +231447,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2eb504 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ nop │ │ │ │ - subs r2, r0, #1 │ │ │ │ + subs r2, r7, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4} │ │ │ │ + ldmia r0!, {r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sxtb r6, r0 │ │ │ │ + sxtb r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2eb5ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -231486,28 +231484,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6be5ec │ │ │ │ + bl 6be624 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2eb594 │ │ │ │ cbz r1, 2eb570 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6b9c60 │ │ │ │ + bl 6b9c98 │ │ │ │ ldr r2, [pc, #76] @ (2eb5c0 ) │ │ │ │ ldr r3, [pc, #64] @ (2eb5b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231522,25 +231520,25 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 25ca44 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb570 │ │ │ │ - bl 6b9c60 │ │ │ │ + bl 6b9c98 │ │ │ │ b.n 2eb570 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - adds r6, r6, #7 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xf3aa006e │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2eb5f6 │ │ │ │ + sxth r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf364006e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #192] @ 2eb694 │ │ │ │ @@ -231559,15 +231557,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2eb6a8 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -231594,15 +231592,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2eb6ac ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6be7e4 │ │ │ │ + bl 6be81c │ │ │ │ ldr r2, [pc, #68] @ (2eb6b0 ) │ │ │ │ ldr r3, [pc, #44] @ (2eb69c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -231613,22 +231611,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r7, #4 │ │ │ │ + adds r2, r6, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xf2ee006e │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2eb6ae │ │ │ │ + cbz r4, 2eb6bc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ movt r0, #8302 @ 0x206e │ │ │ │ ldr r3, [pc, #528] @ (2eb8c0 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf26a006e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -231652,15 +231650,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 255714 │ │ │ │ @@ -231676,17 +231674,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2eb702 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 6b8ff4 │ │ │ │ + bl 6b902c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6b8c88 │ │ │ │ + bl 6b8cc0 │ │ │ │ ldr r2, [pc, #64] @ (2eb780 ) │ │ │ │ ldr r3, [pc, #52] @ (2eb778 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231697,22 +231695,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - adds r4, r1, #1 │ │ │ │ + adds r4, r0, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ addw r0, r2, #110 @ 0x6e │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + add sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf196006e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2eb7d4 │ │ │ │ @@ -231721,33 +231719,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2eb7dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2eb7c2 │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2554c8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r5!, {r4, r6} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #504 @ 0x1f8 │ │ │ │ + add r7, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2eb830 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231756,34 +231754,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2eb838 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r6, r3, r4 │ │ │ │ + subs r6, r2, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2eb88c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231792,34 +231790,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2eb894 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r2, r0, r3 │ │ │ │ + subs r2, r7, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r3, r4, r7} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r6, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2eb8e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231828,34 +231826,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2eb8f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2eb944 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231864,34 +231862,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2eb94c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r2, r1, r0 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r6, sp, #280 @ 0x118 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2eb9a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231900,34 +231898,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2eb9ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r4, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2eba04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231936,34 +231934,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2eba0c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r0, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, sp, #328 @ 0x148 │ │ │ │ + add r5, sp, #552 @ 0x228 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2eba64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231972,34 +231970,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2eba6c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r6, r5, r3 │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, sp, #968 @ 0x3c8 │ │ │ │ + add r5, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2ebac4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -232008,34 +232006,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2ebacc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2554cc │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r6, r1, r2 │ │ │ │ + adds r6, r0, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, sp, #584 @ 0x248 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2ebb2c │ │ │ │ sub sp, #8 │ │ │ │ @@ -232045,15 +232043,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2ebb30 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2ebb34 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 424c48 │ │ │ │ cbz r0, 2ebb18 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 252ff0 │ │ │ │ @@ -232064,19 +232062,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r6, r0 │ │ │ │ + adds r0, r5, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #192 @ 0xc0 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2ebbc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -232084,15 +232082,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2ebbcc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 252ff0 │ │ │ │ @@ -232116,19 +232114,19 @@ │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 252fec │ │ │ │ - asrs r0, r1, #31 │ │ │ │ + adds r0, r0, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r4, sp, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2ebc78 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -232138,15 +232136,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2ebc80 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #132] @ (2ebc84 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ cbz r0, 2ebc46 │ │ │ │ ldr r1, [pc, #124] @ (2ebc88 ) │ │ │ │ @@ -232177,35 +232175,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (2ebc8c ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (2ebc90 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r5, #29 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r1!, {} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xeae6004b │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + adds.w r0, lr, fp, lsl #1 │ │ │ │ + ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5} │ │ │ │ + ldmia r5, {r1, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6!, {} │ │ │ │ + ldmia r6!, {r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2ebd7c │ │ │ │ @@ -232235,35 +232233,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6be358 │ │ │ │ + bl 6be390 │ │ │ │ cbz r0, 2ebd46 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2ebd28 │ │ │ │ mov r1, r4 │ │ │ │ bl 436e10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2ebd26 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6b9c24 │ │ │ │ + bl 6b9c5c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 2ebd4e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2ebd3a │ │ │ │ mov r1, r4 │ │ │ │ bl 436e10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -232271,15 +232269,15 @@ │ │ │ │ bne.n 2ebd16 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2ea818 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 253a6c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #72] @ (2ebd98 ) │ │ │ │ ldr r3, [pc, #44] @ (2ebd80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232297,19 +232295,19 @@ │ │ │ │ nop │ │ │ │ stc 0, cr0, [sl], #-440 @ 0xfffffe48 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r0], #-440 @ 0xfffffe48 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, sp, #240 @ 0xf0 │ │ │ │ + add r2, sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xeb86006e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr.w ip, [pc, #308] @ 2ebee0 │ │ │ │ @@ -232328,15 +232326,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2ebef4 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -232401,15 +232399,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2ebef8 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6be5ec │ │ │ │ + bl 6be624 │ │ │ │ ldr r2, [pc, #64] @ (2ebefc ) │ │ │ │ ldr r3, [pc, #44] @ (2ebee8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -232419,25 +232417,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds.w r0, r6, lr, asr #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ittt cs │ │ │ │ - lslcs r4, r0, #1 │ │ │ │ + itte pl │ │ │ │ + lslpl r4, r0, #1 │ │ │ │ @ instruction: 0xeae8006e │ │ │ │ - ldrcs r3, [pc, #528] @ (2ec10c ) │ │ │ │ + ldrmi r3, [pc, #528] @ (2ec10c ) │ │ │ │ movs r0, r0 │ │ │ │ ands.w r0, ip, lr, asr #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #400] @ (2ec0a0 ) │ │ │ │ @@ -232456,24 +232454,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 255714 │ │ │ │ movs r3, #0 │ │ │ │ @@ -232495,36 +232493,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2ec0bc ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c7838 │ │ │ │ + bl 5c7858 │ │ │ │ ldr r2, [pc, #276] @ (2ec0c0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7df0 │ │ │ │ + bl 5c7e10 │ │ │ │ ldr r1, [pc, #268] @ (2ec0c4 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2ec0c8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2ec0cc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c7838 │ │ │ │ + bl 5c7858 │ │ │ │ ldr r2, [pc, #252] @ (2ec0d0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7df0 │ │ │ │ + bl 5c7e10 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -232569,69 +232567,69 @@ │ │ │ │ ldr r2, [pc, #132] @ (2ec0e0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c7838 │ │ │ │ + bl 5c7858 │ │ │ │ ldr r2, [pc, #116] @ (2ec0e4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2ec0e8 ) │ │ │ │ - bl 5c7df0 │ │ │ │ + bl 5c7e10 │ │ │ │ ldr r3, [pc, #108] @ (2ec0ec ) │ │ │ │ ldr r2, [pc, #112] @ (2ec0f0 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c7750 │ │ │ │ + bl 5c7770 │ │ │ │ ldr r2, [pc, #100] @ (2ec0f4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5c7df0 │ │ │ │ + bl 5c7e10 │ │ │ │ b.n 2ebf7e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strd r0, r0, [r2, #440] @ 0x1b8 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #24 │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r6, #15 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - ldmia r3!, {r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc 15, cr15, [pc, #1020] @ 2ec4c8 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia.w ip!, {r1, r2, r3, r5, r6} │ │ │ │ - ldmia r2, {r2, r4, r5} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff200f2 <__bss_end__@@Base+0xff436702> │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (2ec33c ) │ │ │ │ @@ -232664,31 +232662,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 6be7e4 │ │ │ │ + bl 6be81c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ec21e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ec250 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -232740,17 +232738,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ec296 │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 6b9c9c │ │ │ │ + bl 6b9cd4 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #304] @ (2ec358 ) │ │ │ │ ldr r3, [pc, #276] @ (2ec340 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -232785,15 +232783,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (2ec364 ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2ec21a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 2ec216 │ │ │ │ ldr r3, [pc, #200] @ (2ec368 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -232801,15 +232799,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (2ec370 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2ec21a │ │ │ │ ldr r3, [pc, #184] @ (2ec374 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (2ec378 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -232819,15 +232817,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2ec21a │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (2ec380 ) │ │ │ │ ldr r1, [pc, #148] @ (2ec384 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232836,15 +232834,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2ec21a │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2ec38c ) │ │ │ │ ldr r1, [pc, #120] @ (2ec390 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232853,63 +232851,63 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2ec21a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ b.n 2ec2d0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ec2c4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #7 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbnz r2, 2ec3c0 │ │ │ │ + cbnz r2, 2ec3ce │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #880 @ (adr r5, 2ec6c8 ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 2ec3a8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2ec0b8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r7!, {r4} │ │ │ │ + stmia r7!, {r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1, {r1, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r2, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r6!, {r6, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + asrs r2, r2, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r6, #31 │ │ │ │ + asrs r2, r5, #32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002ec398 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232938,25 +232936,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2ec448 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2ec438 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c4550 │ │ │ │ - bl 5c4574 │ │ │ │ + bl 5c4570 │ │ │ │ + bl 5c4594 │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2ec438 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c410c │ │ │ │ + bl 5c412c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232971,31 +232969,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002ec44c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c4574 │ │ │ │ + bl 5c4594 │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 2ec49a │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c410c │ │ │ │ + bl 5c412c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233020,24 +233018,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2ec594 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #208] @ (2ec598 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2ec59c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233063,15 +233061,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 255500 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2ec544 │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 255714 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -233095,41 +233093,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb826 │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #328 @ (adr r2, 2ec6e8 ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 2ec7c8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ec5a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2ec980 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #964] @ (2ec984 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2ec988 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ec90a │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233306,15 +233304,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233325,27 +233323,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (2ec9a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ec7bc │ │ │ │ ldr r3, [pc, #392] @ (2ec9a4 ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (2ec9a8 ) │ │ │ │ ldr r1, [pc, #392] @ (2ec9ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233356,15 +233354,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233375,15 +233373,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233394,15 +233392,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233413,15 +233411,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (2ec9dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233430,120 +233428,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2ec9e4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ec7bc │ │ │ │ ldr r3, [pc, #192] @ (2ec9e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (2ec9ec ) │ │ │ │ ldr r1, [pc, #196] @ (2ec9f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ec7bc │ │ │ │ ldr r3, [pc, #172] @ (2ec9f4 ) │ │ │ │ ldr r2, [pc, #172] @ (2ec9f8 ) │ │ │ │ ldr r1, [pc, #176] @ (2ec9fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ec7bc │ │ │ │ ldr r1, [pc, #148] @ (2eca00 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2eca04 ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #21 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb766 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #352 @ (adr r1, 2ecaec ) │ │ │ │ + add r1, pc, #576 @ (adr r1, 2ecbcc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r7, #13 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r6!, {r2, r3} │ │ │ │ + stmia r6!, {r2, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r2, #12 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r5, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r1, #11 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r5!, {r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r2, #11 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r5, #9 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ + stmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002eca08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233552,28 +233550,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2eca44 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2eca48 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5c77d0 │ │ │ │ + bl 5c77f0 │ │ │ │ ldr r2, [pc, #28] @ (2eca4c ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c7f2c │ │ │ │ + b.w 5c7f4c │ │ │ │ nop │ │ │ │ - subs r4, r6, r2 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bl 398a46 │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - stmia r4!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002eca50 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -233617,22 +233615,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2ecac8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ - stmia r3!, {r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002ecacc : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2ecad6 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2ecae0 │ │ │ │ @@ -233671,23 +233669,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w r2, [pc, #1876] @ 2ed294 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 2ed298 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 4a2bfc │ │ │ │ ldr.w r3, [pc, #1852] @ 2ed29c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2ecb76 │ │ │ │ @@ -233700,15 +233698,15 @@ │ │ │ │ beq.w 2ecd24 │ │ │ │ ldr.w r3, [pc, #1824] @ 2ed2a0 │ │ │ │ ldr.w r1, [pc, #1824] @ 2ed2a4 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c62c4 │ │ │ │ + bl 5c62e4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2ecda4 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2ecbb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee834 │ │ │ │ @@ -233720,41 +233718,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ecd6c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ecc60 │ │ │ │ ldr.w r6, [pc, #1760] @ 2ed2a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w r2, [pc, #1756] @ 2ed2ac │ │ │ │ ldr.w r1, [pc, #1756] @ 2ed2b0 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5c4574 │ │ │ │ + bl 5c4594 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 2ecc26 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2ed258 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2ecc10 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2ed0fc │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c410c │ │ │ │ + bl 5c412c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ecc06 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ed0fc │ │ │ │ ldr.w r5, [pc, #1676] @ 2ed2b4 │ │ │ │ @@ -233763,74 +233761,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 2ed2bc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ed26c │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2ecc60 │ │ │ │ ldr.w r0, [pc, #1644] @ 2ed2c0 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2eccb6 │ │ │ │ ldr.w r0, [pc, #1628] @ 2ed2c4 │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 2ed2c8 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 2ed2cc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 2ed2d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [pc, #1608] @ 2ed2d4 │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 2ed2d8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5c3f0c │ │ │ │ + bl 5c3f2c │ │ │ │ ldr.w r1, [pc, #1592] @ 2ed2dc │ │ │ │ ldr.w r0, [pc, #1592] @ 2ed2e0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5c3f0c │ │ │ │ + bl 5c3f2c │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w r1, [pc, #1572] @ 2ed2e4 │ │ │ │ ldr.w r2, [pc, #1572] @ 2ed2e8 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 2ed2ec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ bl 289060 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 5c0e24 │ │ │ │ + bl 5c0e44 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr.w r2, [pc, #1528] @ 2ed2f0 │ │ │ │ ldr.w r3, [pc, #1420] @ 2ed288 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233849,17 +233847,17 @@ │ │ │ │ beq.w 2ecb9c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ecb9c │ │ │ │ bl 2edb00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ecb9c │ │ │ │ - bl 5c7128 │ │ │ │ + bl 5c7148 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 5c5330 │ │ │ │ + bl 5c5350 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2ed194 │ │ │ │ ldr.w r3, [pc, #1440] @ 2ed2f4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -233879,45 +233877,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 2ed2fc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 2eccf4 │ │ │ │ ldr.w r3, [pc, #1368] @ 2ed300 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 2ed304 │ │ │ │ ldr.w r1, [pc, #1368] @ 2ed308 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ecd9a │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 2ed30c │ │ │ │ blx 2534c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w r2, [pc, #1332] @ 2ed310 │ │ │ │ ldr.w r1, [pc, #1332] @ 2ed314 │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -234073,25 +234071,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 252b54 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ecbb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #908] @ (2ed33c ) │ │ │ │ ldr r2, [pc, #912] @ (2ed340 ) │ │ │ │ ldr r1, [pc, #912] @ (2ed344 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (2ed338 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -234149,18 +234147,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 2537c4 │ │ │ │ b.n 2ecec6 │ │ │ │ ldr r0, [pc, #744] @ (2ed34c ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr r0, [pc, #736] @ (2ed350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ b.n 2ecf94 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2ecf82 │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -234177,15 +234175,15 @@ │ │ │ │ beq.n 2ed098 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2ed090 │ │ │ │ ldr r0, [pc, #672] @ (2ed354 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r1, [pc, #660] @ (2ed358 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2537c4 │ │ │ │ b.n 2ecf4a │ │ │ │ @@ -234218,23 +234216,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ed1c4 │ │ │ │ ldr r1, [pc, #584] @ (2ed378 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2ed182 │ │ │ │ ldr.w r9, [pc, #568] @ 2ed37c │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (2ed380 ) │ │ │ │ ldr.w sl, [pc, #568] @ 2ed384 │ │ │ │ @@ -234248,26 +234246,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ mov r0, r6 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ed152 │ │ │ │ ldr r1, [pc, #516] @ (2ed388 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ mov r0, fp │ │ │ │ blx 252ff0 │ │ │ │ b.n 2ecd9a │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (2ed38c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -234275,29 +234273,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (2ed394 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r1, [pc, #480] @ (2ed398 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ b.n 2ecd9a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 25c680 │ │ │ │ ldr r1, [pc, #464] @ (2ed39c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ b.n 2ed18c │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -234318,23 +234316,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2ed03e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (2ed3a4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r1, [pc, #352] @ (2ed3a8 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (2ed3ac ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -234358,180 +234356,180 @@ │ │ │ │ lsls r6, r5, #1 │ │ │ │ ble.n 2ed214 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #31 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r2, 2ed2c2 │ │ │ │ + cbz r2, 2ed2d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #528] @ (2ed4b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #1 │ │ │ │ + subs r6, r7, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r0, #29 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r4, 2ed2b6 │ │ │ │ + cbz r4, 2ed2c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r4, #27 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + cbz r2, 2ed2be │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 2ed214 │ │ │ │ + bge.n 2ed284 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r4, #26 │ │ │ │ + lsls r4, r3, #27 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sp, #504 @ 0x1f8 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bpl.n 2ed1dc │ │ │ │ + bpl.n 2ed24c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r6!, {r2, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r7, #31] │ │ │ │ + ldrb r0, [r6, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r0, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - pop {r6, r7} │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r2, [r4, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ blt.n 2ed2ac │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrb r2, [r4, #8] │ │ │ │ lsls r4, r7, #1 │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r2} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r2, 2ed382 │ │ │ │ + pop {r1, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r0, #21 │ │ │ │ + lsls r4, r7, #21 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, #204 @ 0xcc │ │ │ │ + subs r1, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r6} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #13 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #248 @ 0xf8 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - itee │ │ │ │ - lsl r5, r0, #1 │ │ │ │ - stmiaal r0!, {r2, r3, r6, r7} │ │ │ │ - lslal r5, r0, #1 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + stmia r1!, {r2} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #76 @ 0x4c │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #52 @ 0x34 │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #40 @ 0x28 │ │ │ │ + adds r6, #120 @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r1, #8 │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + lsls r4, r0, #9 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r7, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ + adds r6, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r7, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + lsls r0, r6, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - pop {r1, r3, r7, pc} │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb822 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0010 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - itte al │ │ │ │ - lslal r5, r0, #1 │ │ │ │ - bkpt 0x00d0 │ │ │ │ - lsl r5, r0, #1 │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + it eq │ │ │ │ + lsleq r5, r0, #1 │ │ │ │ + @ instruction: 0xb77c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb730 │ │ │ │ + bkpt 0x0012 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ + @ instruction: 0xb768 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + stmia r0!, {r1, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r7} │ │ │ │ + @ instruction: 0xb754 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002ed3c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2ed400 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 70f978 │ │ │ │ + bl 70f9b0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5c0e0c │ │ │ │ + bl 5c0e2c │ │ │ │ cbz r0, 2ed3f0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -234540,15 +234538,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strb r0, [r5, #14] │ │ │ │ lsls r4, r7, #1 │ │ │ │ │ │ │ │ 002ed404 : │ │ │ │ - b.w 70f990 │ │ │ │ + b.w 70f9c8 │ │ │ │ │ │ │ │ 002ed408 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2ed4ac ) │ │ │ │ @@ -234572,22 +234570,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2f1448 │ │ │ │ ldr r4, [pc, #108] @ (2ed4bc ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 5c0e24 │ │ │ │ + bl 5c0e44 │ │ │ │ add r4, pc │ │ │ │ - bl 5c0464 │ │ │ │ + bl 5c0484 │ │ │ │ bl 2f23e4 │ │ │ │ bl 2f16b8 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 70f9b0 │ │ │ │ + bl 70f9e8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2ed482 │ │ │ │ ldr r3, [pc, #64] @ (2ed4b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -234624,60 +234622,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2ed534 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2ed50e │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #80] @ (2ed538 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2ed53c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2ed52e │ │ │ │ ldr r1, [pc, #48] @ (2ed540 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5c4840 │ │ │ │ + bl 5c4860 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ed51c │ │ │ │ - lsrs r6, r0, #21 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vshr.u32 q8, q3, #12 │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + movs r4, r5 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2ed54c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrb r6, [r2, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002ed550 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234690,24 +234689,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2ed5e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c65b8 │ │ │ │ + bl 5c65d8 │ │ │ │ ldr r1, [pc, #104] @ (2ed5e8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5c4840 │ │ │ │ + bl 5c4860 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2ed5be │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #84] @ (2ed5ec ) │ │ │ │ ldr r3, [pc, #72] @ (2ed5e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -234727,32 +234726,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2ed5f8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ed596 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bcc.n 2ed6c8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ bcc.n 2ed66c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.u16 q0, q3, q3 │ │ │ │ - ldmia r0!, {r3} │ │ │ │ + vqadd.u8 q8, q7, q3 │ │ │ │ + ldmia r0!, {r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ed604 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrb r2, [r2, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234760,15 +234759,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2ed674 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2ed678 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #72] @ (2ed67c ) │ │ │ │ ldr r2, [pc, #76] @ (2ed680 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2ed684 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -234784,24 +234783,24 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - mcr2 0, 7, r0, cr2, cr6, {2} │ │ │ │ - add r6, pc, #832 @ (adr r6, 2ed9b8 ) │ │ │ │ + vqadd.u16 q0, q5, q3 │ │ │ │ + add r7, pc, #32 @ (adr r7, 2ed698 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r3, r4, r5} │ │ │ │ + ldmia r5, {r2, r4, r5, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -234824,25 +234823,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2ed6ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #16] @ (2ed6f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -234858,24 +234857,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2ed9dc ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #688] @ (2ed9e0 ) │ │ │ │ ldr r2, [pc, #688] @ (2ed9e4 ) │ │ │ │ ldr r1, [pc, #692] @ (2ed9e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ed81a │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -234937,45 +234936,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ed83a │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ed970 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2ed77e │ │ │ │ ldr r0, [pc, #488] @ (2ed9f8 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 2ed83a │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2ed758 │ │ │ │ ldr r3, [pc, #472] @ (2ed9fc ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2eda00 ) │ │ │ │ ldr r1, [pc, #476] @ (2eda04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #460] @ (2eda08 ) │ │ │ │ ldr r3, [pc, #412] @ (2ed9dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235009,36 +235008,36 @@ │ │ │ │ bne.n 2ed93a │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2ed8d6 │ │ │ │ ldr r6, [pc, #380] @ (2eda14 ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c71c0 │ │ │ │ + bl 5c71e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ed98a │ │ │ │ - bl 5c499c │ │ │ │ + bl 5c49bc │ │ │ │ ldr r1, [pc, #364] @ (2eda18 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c62c4 │ │ │ │ + bl 5c62e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2eda1c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2eda20 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2eda24 ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235051,15 +235050,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2ed83a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 2ed83a │ │ │ │ ldr r3, [pc, #292] @ (2eda28 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2eda2c ) │ │ │ │ ldr r1, [pc, #292] @ (2eda30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -235077,15 +235076,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2eda3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ed83a │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ed920 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235099,127 +235098,127 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ed88e │ │ │ │ ldr r0, [pc, #220] @ (2eda44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ b.n 2ed88e │ │ │ │ ldr r3, [pc, #212] @ (2eda48 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2eda4c ) │ │ │ │ ldr r1, [pc, #216] @ (2eda50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ed83a │ │ │ │ ldr r3, [pc, #200] @ (2eda54 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2eda58 ) │ │ │ │ ldr r1, [pc, #200] @ (2eda5c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ed83a │ │ │ │ ldr r3, [pc, #180] @ (2eda60 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2eda64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2eda68 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r1, [pc, #164] @ (2eda6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70dce4 │ │ │ │ + bl 70dd1c │ │ │ │ b.n 2ed83a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bne.n 2ed960 │ │ │ │ lsls r6, r5, #1 │ │ │ │ bne.n 2ed954 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0, #344]! @ 0x158 │ │ │ │ - add r5, pc, #760 @ (adr r5, 2edce0 ) │ │ │ │ + mrc2 0, 0, r0, cr8, cr6, {2} │ │ │ │ + add r5, pc, #984 @ (adr r5, 2eddc0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldc2 0, cr0, [sl, #-344]! @ 0xfffffea8 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + ldc2l 0, cr0, [r2, #-344]! @ 0xfffffea8 │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stc2l 0, cr0, [ip], #344 @ 0x158 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stc2 0, cr0, [r4, #-344]! @ 0xfffffea8 │ │ │ │ + stmia r6!, {r1, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r6} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ beq.n 2ed940 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldr r0, [pc, #224] @ (2edaf8 ) │ │ │ │ + ldr r0, [pc, #448] @ (2edbd8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mcrr2 0, 5, r0, lr, cr6 │ │ │ │ + stc2 0, cr0, [r6], {86} @ 0x56 │ │ │ │ ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - stc2 0, cr0, [sl], {86} @ 0x56 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + mcrr2 0, 5, r0, r2, cr6 │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfbec0056 │ │ │ │ - stmia r6!, {r1, r5, r7} │ │ │ │ + stc2 0, cr0, [r4], #-344 @ 0xfffffea8 │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb9c0056 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xfbd40056 │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb820056 │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + @ instruction: 0xfbba0056 │ │ │ │ + stmia r7!, {r2, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb620056 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + @ instruction: 0xfb9a0056 │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r2, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -235374,15 +235373,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2ee0c0 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2edfc0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ee002 │ │ │ │ @@ -235414,29 +235413,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2ee0cc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldr.w r3, [pc, #1080] @ 2ee0d0 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2ee0d4 │ │ │ │ ldr.w r1, [pc, #1076] @ 2ee0d8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr.w r2, [pc, #1056] @ 2ee0dc │ │ │ │ ldr r3, [pc, #1012] @ (2ee0b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235456,41 +235455,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2ee0e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldr r3, [pc, #996] @ (2ee0ec ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2ee0f0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2ee0f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldr r3, [pc, #980] @ (2ee0f8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2ee0fc ) │ │ │ │ ldr r1, [pc, #984] @ (2ee100 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -235568,15 +235567,15 @@ │ │ │ │ bcs.n 2eddbc │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -235707,27 +235706,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2ee10c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldr r3, [pc, #332] @ (2ee110 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2ee114 ) │ │ │ │ ldr r1, [pc, #336] @ (2ee118 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2ede32 │ │ │ │ ldr r3, [pc, #308] @ (2ee11c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -235735,27 +235734,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2ee124 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldr r3, [pc, #292] @ (2ee128 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2ee12c ) │ │ │ │ ldr r1, [pc, #292] @ (2ee130 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2ee134 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2ee138 ) │ │ │ │ @@ -235763,15 +235762,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2ee13c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2ee140 ) │ │ │ │ @@ -235785,15 +235784,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2ee144 ) │ │ │ │ ldr r1, [pc, #224] @ (2ee148 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2ee14c ) │ │ │ │ @@ -235807,88 +235806,88 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2ee150 ) │ │ │ │ ldr r1, [pc, #184] @ (2ee154 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2edcba │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5, {r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [ip :64], r6 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + vst4.16 {d16-d19}, [r4 :64], r6 │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb.w r0, [r6, #86] @ 0x56 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + str.w r0, [lr, #86] @ 0x56 │ │ │ │ + stmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr??.w r0, [r0, r6, lsl #1] │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + strh.w r0, [r8, #86] @ 0x56 │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldmia r4, {r3, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh.w r0, [r2, r6, lsl #1] │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + ldr.w r0, [sl, r6, lsl #1] │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb.w r0, [r6, r6, lsl #1] │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + ldrh.w r0, [lr, r6, lsl #1] │ │ │ │ + stmia r4!, {r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf7ec0056 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + strh.w r0, [r4, r6, lsl #1] │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sbc.w r0, r4, #14024704 @ 0xd60000 │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + stmia r1!, {r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x00ce │ │ │ │ + @ instruction: 0xf59c0056 │ │ │ │ + stmia r2!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adc.w r0, ip, #14024704 @ 0xd60000 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + itte eq │ │ │ │ + lsleq r5, r0, #1 │ │ │ │ + @ instruction: 0xf5840056 │ │ │ │ + stmiane r3!, {r1, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x00b4 │ │ │ │ + bkpt 0x00ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf5220056 │ │ │ │ - stmia r1!, {r4, r5, r6, r7} │ │ │ │ + adcs.w r0, sl, #14024704 @ 0xd60000 │ │ │ │ + stmia r2!, {r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x00c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add.w r0, sl, #14024704 @ 0xd60000 │ │ │ │ - stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ + adc.w r0, r2, #14024704 @ 0xd60000 │ │ │ │ + stmia r3!, {r2, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x00aa │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf4e80056 │ │ │ │ - stmia r3!, {r1, r3} │ │ │ │ + @ instruction: 0xf5200056 │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x0084 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf4bc0056 │ │ │ │ - stmia r3!, {r2, r5, r6} │ │ │ │ + @ instruction: 0xf4f40056 │ │ │ │ + stmia r3!, {r2, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x0018 │ │ │ │ + bkpt 0x0050 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - eor.w r0, sl, #14024704 @ 0xd60000 │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + @ instruction: 0xf4c20056 │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x001e │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002ee158 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -235997,15 +235996,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2ee410 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236018,15 +236017,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236039,15 +236038,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236060,15 +236059,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236085,15 +236084,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee2a6 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2ee444 ) │ │ │ │ ldr r4, [pc, #176] @ (2ee448 ) │ │ │ │ ldr r1, [pc, #176] @ (2ee44c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -236103,27 +236102,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee2a6 │ │ │ │ ldr r3, [pc, #144] @ (2ee450 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2ee454 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2ee458 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee2a6 │ │ │ │ ldr r3, [pc, #124] @ (2ee45c ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2ee460 ) │ │ │ │ ldr r0, [pc, #124] @ (2ee464 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236135,58 +236134,58 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ee46c ) │ │ │ │ ldr r0, [pc, #116] @ (2ee470 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf27e0056 │ │ │ │ - stmia r1!, {r3, r4, r6, r7} │ │ │ │ + @ instruction: 0xf2b60056 │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r0, 2ee48e │ │ │ │ + pop {r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movw r0, #49238 @ 0xc056 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + @ instruction: 0xf2840056 │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 2ee48c │ │ │ │ + cbnz r6, 2ee49a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf2140056 │ │ │ │ - stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ + movw r0, #49238 @ 0xc056 │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 2ee48a │ │ │ │ + cbnz r6, 2ee498 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rsbs r0, lr, #86 @ 0x56 │ │ │ │ - stmia r2!, {r4, r6} │ │ │ │ + @ instruction: 0xf2160056 │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r0, 2ee48a │ │ │ │ + cbnz r0, 2ee498 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r7} │ │ │ │ + stmia r2!, {r2, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r2, 2ee484 │ │ │ │ + cbnz r2, 2ee492 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf19c0056 │ │ │ │ - sbcs.w r0, sl, #86 @ 0x56 │ │ │ │ - stmia r2!, {r3, r4, r5, r7} │ │ │ │ + rsbs r0, r4, #86 @ 0x56 │ │ │ │ + subs.w r0, r2, #86 @ 0x56 │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - revsh r4, r4 │ │ │ │ + cbnz r4, 2ee496 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adc.w r0, sl, #86 @ 0x56 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + @ instruction: 0xf1820056 │ │ │ │ + stmia r2!, {r2, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - hlt 0x0034 │ │ │ │ + revsh r4, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf12e0056 │ │ │ │ - hlt 0x001c │ │ │ │ + sbc.w r0, r6, #86 @ 0x56 │ │ │ │ + revsh r4, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds.w r0, r8, #86 @ 0x56 │ │ │ │ - hlt 0x0006 │ │ │ │ + adcs.w r0, r0, #86 @ 0x56 │ │ │ │ + hlt 0x003e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002ee474 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -236281,15 +236280,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2ee69c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -236298,26 +236297,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2ee6a4 ) │ │ │ │ ldr r1, [pc, #260] @ (2ee6a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee58a │ │ │ │ ldr r3, [pc, #244] @ (2ee6ac ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2ee6b0 ) │ │ │ │ ldr r1, [pc, #244] @ (2ee6b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee58a │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2ee610 │ │ │ │ ldr.w ip, [pc, #224] @ 2ee6b8 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2ee6bc ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -236326,26 +236325,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee58a │ │ │ │ ldr r3, [pc, #204] @ (2ee6c8 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2ee6cc ) │ │ │ │ ldr r1, [pc, #208] @ (2ee6d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee58a │ │ │ │ ldr.w ip, [pc, #192] @ 2ee6d4 │ │ │ │ add ip, pc │ │ │ │ b.n 2ee5da │ │ │ │ ldr r3, [pc, #188] @ (2ee6d8 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2ee6dc ) │ │ │ │ @@ -236353,103 +236352,103 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee58a │ │ │ │ ldr r3, [pc, #172] @ (2ee6e4 ) │ │ │ │ ldr r4, [pc, #172] @ (2ee6e8 ) │ │ │ │ ldr r1, [pc, #176] @ (2ee6ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee58a │ │ │ │ ldr r3, [pc, #152] @ (2ee6f0 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2ee6f4 ) │ │ │ │ ldr r1, [pc, #152] @ (2ee6f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee58a │ │ │ │ ldr r3, [pc, #136] @ (2ee6fc ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2ee700 ) │ │ │ │ ldr r1, [pc, #140] @ (2ee704 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ee58a │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ - vshr.s16 q0, q3, #4 │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + vshr.s16 q8, q3, #12 │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r4, 2ee6a0 │ │ │ │ + cbnz r4, 2ee6ae │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vqadd.s64 q8, q0, q3 │ │ │ │ - cbnz r2, 2ee6b4 │ │ │ │ + vshr.s32 q0, q3, #24 │ │ │ │ + cbnz r2, 2ee6c2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + cbnz r2, 2ee6b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vqadd.s16 q8, q3, q3 │ │ │ │ - cbnz r0, 2ee6ba │ │ │ │ + vshr.s8 q0, q3, #2 │ │ │ │ + cbnz r0, 2ee6c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb8c0 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 2ee5dc │ │ │ │ + bls.n 2ee64c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - vqadd.s64 q0, q1, q3 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + vqadd.s32 q8, q5, q3 │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb89a │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vqadd.s16 q0, q2, q3 │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ + vqadd.s8 q8, q6, q3 │ │ │ │ + stmia r1!, {r1, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 2ee798 │ │ │ │ + bls.n 2ee608 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - mrc 0, 7, r0, cr4, cr6, {2} │ │ │ │ - stmia r1!, {r1, r3, r6} │ │ │ │ + vqadd.s32 q0, q6, q3 │ │ │ │ + stmia r1!, {r1, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb85c │ │ │ │ + @ instruction: 0xb894 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mrc 0, 6, r0, cr8, cr6, {2} │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ + vqadd.s16 q0, q0, q3 │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb878 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mrc 0, 5, r0, cr4, cr6, {2} │ │ │ │ - stmia r1!, {r1, r4, r5, r6} │ │ │ │ + mcr 0, 7, r0, cr12, cr6, {2} │ │ │ │ + stmia r1!, {r1, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb856 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mrc 0, 4, r0, cr12, cr6, {2} │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + mrc 0, 6, r0, cr4, cr6, {2} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb804 │ │ │ │ + @ instruction: 0xb83c │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (2ee810 ) │ │ │ │ @@ -236469,34 +236468,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 6f7788 │ │ │ │ + bl 6f77c0 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 6bc290 │ │ │ │ + bl 6bc2c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f8e48 │ │ │ │ + bl 6f8e80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ee806 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2ee7a8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 2ee7d0 │ │ │ │ - bl 6b93f0 │ │ │ │ + bl 6b9428 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee7fe │ │ │ │ ldr r2, [pc, #160] @ (2ee824 ) │ │ │ │ ldr r3, [pc, #144] @ (2ee814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236514,20 +236513,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee772 │ │ │ │ ldr r1, [pc, #120] @ (2ee828 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 710780 │ │ │ │ + bl 7107b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 704a90 │ │ │ │ + bl 704ac8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ee7de │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ee776 │ │ │ │ mov r1, r0 │ │ │ │ @@ -236543,38 +236542,38 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ b.n 2ee7c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ee780 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl, #344]! @ 0x158 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + mcr 0, 1, r0, cr2, cr6, {2} │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r1!, {r2, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r4, sp, #792 @ 0x318 │ │ │ │ + add r4, sp, #1016 @ 0x3f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r3, r7} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb696 │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002ee834 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -236585,24 +236584,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2eeb74 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #788] @ (2eeb78 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2eeb7c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2eeb80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2ee8b4 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2eeab8 │ │ │ │ @@ -236842,38 +236841,38 @@ │ │ │ │ ble.n 2eea92 │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2eeae0 │ │ │ │ b.n 2eea92 │ │ │ │ ldr r0, [pc, #160] @ (2eeb94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #148] @ (2eeb98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #140] @ (2eeb9c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r0, [pc, #128] @ (2eeba0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2eeba4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ ldr r3, [pc, #100] @ (2eeba8 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2eebac ) │ │ │ │ ldr r0, [pc, #100] @ (2eebb0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -236892,72 +236891,72 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ stmia r0!, {r2, r3, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc 0, cr0, [lr], #344 @ 0x158 │ │ │ │ - str r4, [sp, #544] @ 0x220 │ │ │ │ + stcl 0, cr0, [r6], #344 @ 0x158 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r6, #26] │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #528] @ (2eed98 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r1, r3] │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldrsh r4, [r4, r1] │ │ │ │ lsls r4, r7, #1 │ │ │ │ bkpt 0x0042 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - pop {r6, r7, pc} │ │ │ │ + pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - itte eq │ │ │ │ - lsleq r5, r0, #1 │ │ │ │ - bkpt 0x0082 │ │ │ │ - lslne r5, r0, #1 │ │ │ │ - bkpt 0x0024 │ │ │ │ + ittt cc │ │ │ │ + lslcc r5, r0, #1 │ │ │ │ + bkpt 0x00ba │ │ │ │ + lslcc r5, r0, #1 │ │ │ │ + bkpt 0x005c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r2, r3, r6, r7, pc} │ │ │ │ + bkpt 0x0004 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strd r0, r0, [sl, #344] @ 0x158 │ │ │ │ - cbz r0, 2eebfe │ │ │ │ + and.w r0, r2, r6, lsr #1 │ │ │ │ + cbz r0, 2eec0c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r2, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xe9b40056 │ │ │ │ - cbz r2, 2eec04 │ │ │ │ + strd r0, r0, [ip, #344]! @ 0x158 │ │ │ │ + cbz r2, 2eec12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + pop {r1, r5, r7, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002eebc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2eebf4 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2eebf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70f39c │ │ │ │ + bl 70f3d4 │ │ │ │ ldr r3, [pc, #28] @ (2eebfc ) │ │ │ │ ldr r1, [pc, #28] @ (2eec00 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7117bc │ │ │ │ + b.w 7117f4 │ │ │ │ pop {r1, r2, pc} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - udf #36 @ 0x24 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r7, r1, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 002eec04 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -236975,15 +236974,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2eecc0 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5c5ea4 │ │ │ │ + bl 5c5ec4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2eec90 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237004,15 +237003,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2eeccc ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237020,33 +237019,33 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eec4a │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c5e20 │ │ │ │ + bl 5c5e40 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ pop {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2eeed0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x008a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia.w lr!, {r1, r2, r4, r6} │ │ │ │ - bkpt 0x001a │ │ │ │ + strd r0, r0, [r6], #344 @ 0x158 │ │ │ │ + bkpt 0x0052 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxth r4, r2 │ │ │ │ + sxtb r4, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002eecd0 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2eee50 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -237096,15 +237095,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2eed08 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6b9be8 │ │ │ │ + bl 6b9c20 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -237193,17 +237192,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 252cd0 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 2eebdc │ │ │ │ + b.n 2eec4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add sp, #96 @ 0x60 │ │ │ │ + add sp, #320 @ 0x140 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002eee88 : │ │ │ │ ldr r3, [pc, #48] @ (2eeebc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2eeec0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237413,81 +237412,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ef04c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #48] @ (2ef0ac ) │ │ │ │ ldr r2, [pc, #48] @ (2ef0b0 ) │ │ │ │ ldr r1, [pc, #52] @ (2ef0b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef058 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ef02a │ │ │ │ b.n 2ef058 │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2eebd8 │ │ │ │ + b.n 2eec48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #30 │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ef0b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #60] @ 2ef10c │ │ │ │ ldr r2, [pc, #60] @ (2ef110 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2ef114 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2ef100 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c4550 │ │ │ │ - b.n 2eeb88 │ │ │ │ + b.w 5c4570 │ │ │ │ + b.n 2eebf8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r0, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002ef118 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2e41f0 │ │ │ │ @@ -237547,38 +237546,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2ef214 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2ef200 │ │ │ │ ldr r2, [pc, #80] @ (2ef218 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2ef21c ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 2ef200 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -237586,56 +237585,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 2eeaf0 │ │ │ │ + b.n 2eeb60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2ef308 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #204] @ (2ef30c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2ef310 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ef2e6 │ │ │ │ cbz r6, 2ef2bc │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2ef288 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #168] @ (2ef314 ) │ │ │ │ ldr r1, [pc, #168] @ (2ef318 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2ef2a6 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2ef2a6 │ │ │ │ ldr r3, [pc, #144] @ (2ef31c ) │ │ │ │ @@ -237645,15 +237644,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ef324 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -237661,74 +237660,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2ef1a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ef2a6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2ef328 ) │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [pc, #92] @ (2ef32c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ef2a4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2ef330 ) │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [pc, #68] @ (2ef334 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ef2a4 │ │ │ │ nop │ │ │ │ - b.n 2efafc │ │ │ │ + b.n 2eeb6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2efa6c │ │ │ │ + b.n 2efadc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb856 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb844 │ │ │ │ + @ instruction: 0xb87c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb7d4 │ │ │ │ + @ instruction: 0xb80c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb808 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb7b4 │ │ │ │ + @ instruction: 0xb7ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002ef338 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ef220 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2ef37a │ │ │ │ @@ -237740,58 +237739,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2ef3cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ef364 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2ef3d0 ) │ │ │ │ ldr r5, [pc, #68] @ (2ef3d4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef364 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r3, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 2ef91c │ │ │ │ + b.n 2ef98c │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002ef3d8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5c0790 │ │ │ │ + bl 5c07b0 │ │ │ │ cbz r0, 2ef402 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237829,26 +237828,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002ef450 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5c043c │ │ │ │ + b.w 5c045c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5bf22c │ │ │ │ + bl 5bf24c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ef4ee │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -237864,15 +237863,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2ef50c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237883,15 +237882,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2ef518 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237901,25 +237900,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 2ef930 │ │ │ │ + b.n 2ef9a0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb6aa │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb6ca │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb6cc │ │ │ │ + @ instruction: 0xb704 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2ef8d4 │ │ │ │ + b.n 2ef944 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb67a │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2ef728 ) │ │ │ │ @@ -237940,28 +237939,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cbnz r0, 2ef5b0 │ │ │ │ ldr r2, [pc, #436] @ (2ef73c ) │ │ │ │ ldr r3, [pc, #420] @ (2ef72c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -237988,117 +237987,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ef584 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2ef60c │ │ │ │ - bl 6161b0 │ │ │ │ + bl 6161d0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5f7f24 │ │ │ │ + bl 5f7f44 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ef584 │ │ │ │ - bl 5f9194 │ │ │ │ + bl 5f91b4 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2ef63a │ │ │ │ ldr r5, [pc, #328] @ (2ef740 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2ef744 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2ef584 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2ef630 │ │ │ │ - bl 613760 │ │ │ │ + bl 613780 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ef646 │ │ │ │ mov r1, sl │ │ │ │ - bl 613df4 │ │ │ │ + bl 613e14 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ef6ca │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 252ff0 │ │ │ │ b.n 2ef584 │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2ef584 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 613ce4 │ │ │ │ + bl 613d04 │ │ │ │ b.n 2ef584 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 5f7f24 │ │ │ │ + bl 5f7f44 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2ef696 │ │ │ │ - bl 5f9194 │ │ │ │ + bl 5f91b4 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2ef6fc │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6134c8 │ │ │ │ + bl 6134e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 613be4 │ │ │ │ + bl 613c04 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ef68e │ │ │ │ cbz r6, 2ef698 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 613df4 │ │ │ │ + bl 613e14 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2ef6cc │ │ │ │ mov r0, r6 │ │ │ │ - bl 616c24 │ │ │ │ + bl 616c44 │ │ │ │ b.n 2ef628 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2ef748 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2ef74c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2ef750 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2ef68e │ │ │ │ b.n 2ef628 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 613a50 │ │ │ │ + bl 613a70 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2ef6da │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2ef702 │ │ │ │ ldr r3, [pc, #120] @ (2ef754 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2ef758 ) │ │ │ │ @@ -238106,69 +238105,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2ef75c ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2ef68e │ │ │ │ b.n 2ef628 │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ b.n 2ef65c │ │ │ │ ldr r3, [pc, #92] @ (2ef760 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2ef764 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2ef768 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2ef68e │ │ │ │ b.n 2ef628 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ cbz r4, 2ef794 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2efa00 │ │ │ │ + b.n 2efa70 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r2, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cbz r0, 2ef794 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb602 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r3, r7, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - svc 244 @ 0xf4 │ │ │ │ + b.n 2ef7a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + svc 254 @ 0xfe │ │ │ │ lsls r6, r2, #1 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + push {r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r4, lr} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -238214,34 +238213,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2ef85a │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2ef860 │ │ │ │ mov r0, r3 │ │ │ │ blx 2554cc │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #80] @ (2ef884 ) │ │ │ │ ldr r3, [pc, #72] @ (2ef880 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238258,31 +238257,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2ef888 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2ef818 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 613974 │ │ │ │ + bl 613994 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ef818 │ │ │ │ - bl 5f811c │ │ │ │ + bl 5f813c │ │ │ │ mov r3, r0 │ │ │ │ b.n 2ef818 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sub sp, #432 @ 0x1b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #136 @ 0x88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2ef874 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + @ instruction: 0xe82c004c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2ef914 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -238291,28 +238289,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ef90a │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2ef904 │ │ │ │ blx 2554cc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #60] @ (2ef91c ) │ │ │ │ ldr r3, [pc, #56] @ (2ef918 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238337,17 +238335,17 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add sp, #208 @ 0xd0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2ef7b8 │ │ │ │ + b.n 2ef828 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 2ef7b0 │ │ │ │ + b.n 2ef820 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2ef9a4 ) │ │ │ │ @@ -238357,25 +238355,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ef99a │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 2554cc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #56] @ (2ef9ac ) │ │ │ │ ldr r3, [pc, #48] @ (2ef9a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238397,25 +238395,25 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #608 @ 0x260 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #392 @ 0x188 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2ef71c │ │ │ │ + b.n 2ef78c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 67b360 │ │ │ │ + b.w 67b398 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2efaf8 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -238439,26 +238437,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cbnz r0, 2efa64 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #204] @ (2efb08 ) │ │ │ │ ldr r3, [pc, #188] @ (2efafc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238479,77 +238477,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2ef458 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2efa32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2eface │ │ │ │ - bl 682d84 │ │ │ │ + bl 682dbc │ │ │ │ cbz r0, 2efaa2 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 67afc4 │ │ │ │ + bl 67affc │ │ │ │ cbz r0, 2efad8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 252ff0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 2efa3a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2efb0c ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2efb10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2efb14 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2efa92 │ │ │ │ blx 252ff0 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2efa32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [pc, #56] @ (2efb18 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 70dc7c │ │ │ │ + bl 70dcb4 │ │ │ │ b.n 2efa92 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #944 @ 0x3b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #848 @ 0x350 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #616 @ 0x268 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - blt.n 2efaf8 │ │ │ │ + bgt.n 2efb68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + sub sp, #264 @ 0x108 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r4, 2efb26 │ │ │ │ + cbz r4, 2efb34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r4, 2efb5a │ │ │ │ + sxth r4, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -238561,23 +238559,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cbz r0, 2efbc6 │ │ │ │ mov fp, r5 │ │ │ │ blx 252f38 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -238600,15 +238598,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2efbf4 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 704020 │ │ │ │ + bl 704058 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2efc0e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2efc0e │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -238636,15 +238634,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2efba2 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5bee28 │ │ │ │ + bl 5bee48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 252ff0 │ │ │ │ b.n 2efbc6 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2efbf6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r0, r1 │ │ │ │ @@ -238665,15 +238663,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -238696,15 +238694,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 254c24 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ ldr r2, [pc, #48] @ (2efcd8 ) │ │ │ │ ldr r3, [pc, #40] @ (2efcd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238718,15 +238716,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #624 @ 0x270 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #112 @ 0x70 │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -238748,27 +238746,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 254cbc │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cbnz r0, 2efd7e │ │ │ │ ldr r2, [pc, #284] @ (2efe68 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2efe64 ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238836,15 +238834,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5bee28 │ │ │ │ + bl 5bee48 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 252ff0 │ │ │ │ b.n 2efd4a │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238867,28 +238865,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2efe74 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2efe1c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #872 @ 0x368 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #528 @ 0x210 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r6, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, sp, #1016 @ 0x3f8 │ │ │ │ + add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 2eff24 │ │ │ │ + bhi.n 2efd94 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2efefc │ │ │ │ sub sp, #16 │ │ │ │ @@ -238898,23 +238896,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cbz r0, 2efec8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 424c48 │ │ │ │ cbz r0, 2efec8 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -238957,23 +238955,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ bl 424cf4 │ │ │ │ blx 2554cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #52] @ (2eff8c ) │ │ │ │ ldr r3, [pc, #44] @ (2eff88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -239009,15 +239007,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ ldr r3, [pc, #160] @ (2f0060 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -239043,15 +239041,15 @@ │ │ │ │ blx 254c24 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2f0040 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ ldr r2, [pc, #80] @ (2f0068 ) │ │ │ │ ldr r3, [pc, #68] @ (2f005c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -239076,25 +239074,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r6, sp, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, sp, #768 @ 0x300 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bvs.n 2f012c │ │ │ │ + bvs.n 2eff9c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, sp, #1008 @ 0x3f0 │ │ │ │ + add r3, sp, #208 @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #384 @ 0x180 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2f0140 │ │ │ │ sub sp, #24 │ │ │ │ @@ -239105,26 +239103,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6fa244 │ │ │ │ + bl 6fa27c │ │ │ │ cbz r0, 2f00d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f00f8 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2f0148 ) │ │ │ │ ldr r3, [pc, #112] @ (2f0144 ) │ │ │ │ @@ -239139,60 +239137,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ ldr r3, [pc, #76] @ (2f014c ) │ │ │ │ ldr r2, [pc, #80] @ (2f0150 ) │ │ │ │ ldr r1, [pc, #80] @ (2f0154 ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #64] @ (2f0158 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2f0122 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f00ce │ │ │ │ ldr r2, [pc, #56] @ (2f015c ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2f0160 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2f00d0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #288 @ 0x120 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bpl.n 2f009c │ │ │ │ + bpl.n 2f010c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r5, #15] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #320 @ 0x140 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2f01f8 ) │ │ │ │ @@ -239202,23 +239200,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ vldr d7, [pc, #92] @ 2f01f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6f9e18 │ │ │ │ + bl 6f9e50 │ │ │ │ cbnz r0, 2f01d0 │ │ │ │ ldr r2, [pc, #84] @ (2f0200 ) │ │ │ │ ldr r3, [pc, #80] @ (2f01fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -239232,15 +239230,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7250a8 │ │ │ │ + bl 7250e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f01a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2f01a8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -239264,26 +239262,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ vldr d7, [pc, #356] @ 2f0398 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cbnz r0, 2f0280 │ │ │ │ ldr r2, [pc, #336] @ (2f03a8 ) │ │ │ │ ldr r3, [pc, #332] @ (2f03a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239299,15 +239297,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70429c │ │ │ │ + bl 7042d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f0312 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2f02bc │ │ │ │ ldr r3, [pc, #272] @ (2f03ac ) │ │ │ │ @@ -239316,23 +239314,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2f03b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 252ff0 │ │ │ │ b.n 2f0254 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70429c │ │ │ │ + bl 7042d4 │ │ │ │ cbnz r0, 2f0330 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2f029a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -239365,48 +239363,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (2f03cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2f02b4 │ │ │ │ ldr r3, [pc, #156] @ (2f03d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (2f03d4 ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (2f03d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2f02b4 │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 703ef0 │ │ │ │ + bl 703f28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f02b4 │ │ │ │ ldr r3, [pc, #120] @ (2f03dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2f03e0 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (2f03e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2f02b4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2f03e8 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2f03ec ) │ │ │ │ ldr r0, [pc, #100] @ (2f03f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239418,49 +239416,49 @@ │ │ │ │ ... │ │ │ │ add r6, pc, #744 @ (adr r6, 2f068c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #512 @ (adr r6, 2f05ac ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bmi.n 2f03bc │ │ │ │ + bmi.n 2f042c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, sp, #304 @ 0x130 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #856 @ 0x358 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f0300 │ │ │ │ + bcc.n 2f0370 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r3, sp, #288 @ 0x120 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #832 @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f02e4 │ │ │ │ + bcc.n 2f0354 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #144 @ 0x90 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f04ac │ │ │ │ + bcc.n 2f031c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #872 @ 0x368 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f0458 │ │ │ │ + bcc.n 2f04c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r7, pc, #872 @ (adr r7, 2f074c ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f0428 │ │ │ │ + bcc.n 2f0498 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, sp, #784 @ 0x310 │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #64 @ 0x40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (2f0574 ) │ │ │ │ @@ -239473,24 +239471,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 6f9338 │ │ │ │ + bl 6f9370 │ │ │ │ cbz r0, 2f0478 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f050e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f04ae │ │ │ │ @@ -239503,18 +239501,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f9478 │ │ │ │ + bl 6f94b0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #256] @ (2f0588 ) │ │ │ │ ldr r3, [pc, #240] @ (2f0578 ) │ │ │ │ add r2, pc │ │ │ │ @@ -239532,15 +239530,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f0470 │ │ │ │ ldr r1, [pc, #204] @ (2f058c ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -239574,15 +239572,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2f0470 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f9c94 │ │ │ │ + bl 6f9ccc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f0470 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -239598,57 +239596,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (2f05a0 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2f0470 │ │ │ │ ldr r5, [pc, #76] @ (2f05a4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f0454 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 5bee28 │ │ │ │ + bl 5bee48 │ │ │ │ b.n 2f0470 │ │ │ │ ldr r5, [pc, #60] @ (2f05a8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f0530 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #808 @ (adr r4, 2f08a0 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f0618 │ │ │ │ + bcs.n 2f0488 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #912 @ (adr r6, 2f0918 ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 2f05f8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r4, pc, #320 @ (adr r4, 2f06cc ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #304 @ 0x130 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #1016 @ 0x3f8 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 2f0674 │ │ │ │ + bne.n 2f04e4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, pc, #24 @ (adr r6, 2f05b8 ) │ │ │ │ + add r6, pc, #248 @ (adr r6, 2f0698 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 2f061a │ │ │ │ + pop {r1, r2, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + adcs r2, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r7 │ │ │ │ + asrs r4, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2f06d4 ) │ │ │ │ @@ -239659,23 +239657,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cbnz r0, 2f061c │ │ │ │ ldr r2, [pc, #232] @ (2f06dc ) │ │ │ │ ldr r3, [pc, #224] @ (2f06d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239704,15 +239702,15 @@ │ │ │ │ beq.n 2f064e │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5bee28 │ │ │ │ + bl 5bee48 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 252ff0 │ │ │ │ b.n 2f05f2 │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -239789,26 +239787,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 6fa244 │ │ │ │ + bl 6fa27c │ │ │ │ cbz r0, 2f0740 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2f078a │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -239869,15 +239867,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2f083a │ │ │ │ @@ -239889,15 +239887,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6fa244 │ │ │ │ + bl 6fa27c │ │ │ │ ldr r2, [pc, #76] @ (2f0848 ) │ │ │ │ ldr r3, [pc, #68] @ (2f0844 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -239943,26 +239941,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 6fa244 │ │ │ │ + bl 6fa27c │ │ │ │ cbz r0, 2f08ae │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2f08fe │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -240027,15 +240025,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2f09cc │ │ │ │ @@ -240060,15 +240058,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6fa244 │ │ │ │ + bl 6fa27c │ │ │ │ ldr r2, [pc, #76] @ (2f09d8 ) │ │ │ │ ldr r3, [pc, #72] @ (2f09d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240115,34 +240113,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ cbz r0, 2f0a46 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2f0a98 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ cbz r0, 2f0a70 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 712760 │ │ │ │ + bl 712798 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f0a78 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #84] @ (2f0a9c ) │ │ │ │ ldr r3, [pc, #72] @ (2f0a94 ) │ │ │ │ add r2, pc │ │ │ │ @@ -240157,31 +240155,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 712550 │ │ │ │ + bl 712588 │ │ │ │ b.n 2f0a40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5bee28 │ │ │ │ + bl 5bee48 │ │ │ │ b.n 2f0a40 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r6, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240193,29 +240191,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 254cbc │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 712648 │ │ │ │ + bl 712680 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ ldr r2, [pc, #52] @ (2f0b24 ) │ │ │ │ ldr r3, [pc, #44] @ (2f0b20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240235,26 +240233,26 @@ │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r1, [pc, #4] @ (2f0b30 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 5c6028 │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + b.w 5c6048 │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6e1968 │ │ │ │ + bl 6e19a0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240273,25 +240271,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6e3208 │ │ │ │ + bl 6e3240 │ │ │ │ cbz r0, 2f0bbe │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6e1968 │ │ │ │ + bl 6e19a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f0bf0 ) │ │ │ │ ldr r3, [pc, #40] @ (2f0bec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240320,31 +240318,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6e3208 │ │ │ │ + b.w 6e3240 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6e19a4 │ │ │ │ + bl 6e19dc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240363,25 +240361,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6e3298 │ │ │ │ + bl 6e32d0 │ │ │ │ cbz r0, 2f0cae │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6e19a4 │ │ │ │ + bl 6e19dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f0ce0 ) │ │ │ │ ldr r3, [pc, #40] @ (2f0cdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240410,30 +240408,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6e3298 │ │ │ │ + b.w 6e32d0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 2f0d62 │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -240455,17 +240453,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (2f0d78 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25498c │ │ │ │ - add r2, pc, #296 @ (adr r2, 2f0ea0 ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 2f0f80 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, pc, #128 @ (adr r2, 2f0dfc ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 2f0edc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2f0de8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -240475,44 +240473,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2f0dd2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5eda08 │ │ │ │ + bl 5eda28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 617204 │ │ │ │ + b.w 617224 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r4} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2f0ed4 ) │ │ │ │ @@ -240523,15 +240521,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5bee1c │ │ │ │ + bl 5bee3c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 254cbc │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -240568,15 +240566,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 254c24 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f9f4c │ │ │ │ + bl 6f9f84 │ │ │ │ ldr r2, [pc, #88] @ (2f0eec ) │ │ │ │ ldr r3, [pc, #64] @ (2f0ed8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240600,29 +240598,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ + add r0, pc, #176 @ (adr r0, 2f0f94 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, pc, #272 @ (adr r0, 2f0ff8 ) │ │ │ │ + add r0, pc, #496 @ (adr r0, 2f10d8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #248 @ (adr r1, 2f0fe4 ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 2f10c4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r2, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r7!, {r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #536] @ 0x218 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r7, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f0efc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -240671,15 +240669,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2f0fc0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -240690,28 +240688,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2f0fcc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2f0f88 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, pc, #496 @ (adr r0, 2f11b0 ) │ │ │ │ + add r0, pc, #720 @ (adr r0, 2f1290 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #816] @ 0x330 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r1} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, pc, #112 @ (adr r0, 2f103c ) │ │ │ │ + add r0, pc, #336 @ (adr r0, 2f111c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #624] @ 0x270 │ │ │ │ + ldr r3, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f0fd0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -240753,15 +240751,15 @@ │ │ │ │ blx 254c24 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2f107c ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5c5b9c │ │ │ │ + bl 5c5bbc │ │ │ │ ldr r2, [pc, #60] @ (2f1080 ) │ │ │ │ ldr r3, [pc, #48] @ (2f1074 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240778,15 +240776,15 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #528] @ (2f1290 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002f1084 : │ │ │ │ @@ -240797,43 +240795,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2f10ba │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2f10cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c5b9c │ │ │ │ + b.w 5c5bbc │ │ │ │ ldr r2, [pc, #44] @ (2f10e8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c5b9c │ │ │ │ + b.w 5c5bbc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 613974 │ │ │ │ + bl 613994 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f10ac │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5f811c │ │ │ │ + bl 5f813c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f10ac │ │ │ │ - ldmia r7, {r4, r7} │ │ │ │ + ldmia r7, {r3, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002f10ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240841,46 +240839,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2f1128 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2f112e │ │ │ │ ldr r3, [pc, #56] @ (2f1150 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c5b9c │ │ │ │ + b.w 5c5bbc │ │ │ │ ldr r2, [pc, #40] @ (2f1154 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f1116 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 613974 │ │ │ │ + bl 613994 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f1116 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5f811c │ │ │ │ + bl 5f813c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f1116 │ │ │ │ nop │ │ │ │ str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2f1364 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002f1158 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240891,15 +240889,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2f118c │ │ │ │ ldr r3, [pc, #48] @ (2f11a8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c5b9c │ │ │ │ + b.w 5c5bbc │ │ │ │ ldr r2, [pc, #36] @ (2f11ac ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f1174 │ │ │ │ ldr r3, [pc, #32] @ (2f11b0 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (2f11b4 ) │ │ │ │ ldr r0, [pc, #32] @ (2f11b8 ) │ │ │ │ @@ -240908,21 +240906,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2f13bc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + ldmia r7!, {} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r5!, {r1, r4} │ │ │ │ + stmia r5!, {r1, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f11bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240933,24 +240931,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2f11f0 │ │ │ │ ldr r3, [pc, #28] @ (2f11f8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c5b9c │ │ │ │ + b.w 5c5bbc │ │ │ │ ldr r2, [pc, #16] @ (2f11fc ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f11d8 │ │ │ │ bl 255c9c │ │ │ │ str r7, [sp, #32] │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2f140c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002f1200 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240969,15 +240967,15 @@ │ │ │ │ cbz r2, 2f128a │ │ │ │ ldr r3, [pc, #108] @ (2f1298 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2f129c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5c5b9c │ │ │ │ + bl 5c5bbc │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2f1258 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -240987,48 +240985,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2f12a0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c5330 │ │ │ │ + bl 5c5350 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f1240 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 255c9c │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (2f14ac ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r0, r7, #27 │ │ │ │ + lsls r0, r6, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f12b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ subs r6, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241036,58 +241034,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2f1300 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2f1304 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #40] @ (2f1308 ) │ │ │ │ ldr r3, [pc, #44] @ (2f130c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2f1384 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ ldr.w ip, [pc, #88] @ 2f1388 │ │ │ │ ldr r2, [pc, #88] @ (2f138c ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cbz r0, 2f1350 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2f1364 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241107,19 +241105,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #992 @ (adr r2, 2f1768 ) │ │ │ │ + add r3, pc, #192 @ (adr r3, 2f1448 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, pc, #960 @ (adr r2, 2f1750 ) │ │ │ │ + add r3, pc, #160 @ (adr r3, 2f1430 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241129,28 +241127,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2f13dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, pc, #480 @ (adr r2, 2f15bc ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 2f169c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, pc, #408 @ (adr r2, 2f1578 ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 2f1658 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2f143c │ │ │ │ sub sp, #8 │ │ │ │ @@ -241159,15 +241157,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2f1444 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2f141e │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -241178,146 +241176,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, pc, #176 @ (adr r2, 2f14f4 ) │ │ │ │ + add r2, pc, #400 @ (adr r2, 2f15d4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, pc, #104 @ (adr r2, 2f14b0 ) │ │ │ │ + add r2, pc, #328 @ (adr r2, 2f1590 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1448 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2f14c4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2f14c8 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2f14cc ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2f14d0 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2f1498 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1014 │ │ │ │ + b.w 5c1034 │ │ │ │ ldr r1, [pc, #56] @ (2f14d4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r2, [pc, #48] @ (2f14d8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1014 │ │ │ │ + b.w 5c1034 │ │ │ │ nop │ │ │ │ - add r1, pc, #760 @ (adr r1, 2f17c0 ) │ │ │ │ + add r1, pc, #984 @ (adr r1, 2f18a0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, pc, #728 @ (adr r1, 2f17a8 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 2f1888 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r3, #10 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r1, pc, #640 @ (adr r1, 2f1758 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 2f1838 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #672 @ (adr r1, 2f177c ) │ │ │ │ + add r1, pc, #896 @ (adr r1, 2f185c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f14dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2f155c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2f1560 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2f1564 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2f1568 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2f1532 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1014 │ │ │ │ + b.w 5c1034 │ │ │ │ ldr r1, [pc, #56] @ (2f156c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r2, [pc, #44] @ (2f1570 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1014 │ │ │ │ - add r1, pc, #168 @ (adr r1, 2f1608 ) │ │ │ │ + b.w 5c1034 │ │ │ │ + add r1, pc, #392 @ (adr r1, 2f16e8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, pc, #136 @ (adr r1, 2f15f0 ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 2f16d0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r1, pc, #24 @ (adr r1, 2f1588 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 2f1668 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #56 @ (adr r1, 2f15ac ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 2f168c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1574 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -241334,24 +241332,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f1652 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2f1688 ) │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #224] @ (2f168c ) │ │ │ │ ldr r1, [pc, #224] @ (2f1690 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2f1694 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -241363,28 +241361,28 @@ │ │ │ │ cbz r4, 2f160a │ │ │ │ ldr r3, [pc, #188] @ (2f1698 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2f1632 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c105c │ │ │ │ + bl 5c107c │ │ │ │ ldr r2, [pc, #176] @ (2f169c ) │ │ │ │ ldr r3, [pc, #148] @ (2f1684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f1676 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c4abc │ │ │ │ + b.w 5c4adc │ │ │ │ ldr r2, [pc, #148] @ (2f16a0 ) │ │ │ │ ldr r3, [pc, #116] @ (2f1684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241399,69 +241397,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2f16a4 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r2, [pc, #100] @ (2f16a8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2f15e4 │ │ │ │ ldr r4, [pc, #88] @ (2f16ac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r3, [pc, #80] @ (2f16b0 ) │ │ │ │ ldr r2, [pc, #84] @ (2f16b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2f15a2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #6 │ │ │ │ lsls r4, r7, #1 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, #120] @ 0x78 │ │ │ │ + str r6, [r3, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ adds r1, #180 @ 0xb4 │ │ │ │ lsls r4, r7, #1 │ │ │ │ str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #24 @ (adr r0, 2f16c0 ) │ │ │ │ + add r0, pc, #248 @ (adr r0, 2f17a0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 2f16e4 ) │ │ │ │ + add r0, pc, #280 @ (adr r0, 2f17c4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ + add r0, pc, #128 @ (adr r0, 2f1730 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #152 @ (adr r0, 2f1750 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f16b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241470,41 +241468,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f16de │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1014 │ │ │ │ + b.w 5c1034 │ │ │ │ ldr r1, [pc, #48] @ (2f1710 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r3, [pc, #40] @ (2f1714 ) │ │ │ │ ldr r2, [pc, #40] @ (2f1718 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1014 │ │ │ │ + b.w 5c1034 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f171c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241513,41 +241511,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f1742 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c105c │ │ │ │ + b.w 5c107c │ │ │ │ ldr r1, [pc, #48] @ (2f1774 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r3, [pc, #40] @ (2f1778 ) │ │ │ │ ldr r2, [pc, #40] @ (2f177c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c105c │ │ │ │ + b.w 5c107c │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1780 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241556,41 +241554,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f17a6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1718 │ │ │ │ + b.w 5c1738 │ │ │ │ ldr r1, [pc, #48] @ (2f17d8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c50c0 │ │ │ │ + bl 5c50e0 │ │ │ │ ldr r3, [pc, #40] @ (2f17dc ) │ │ │ │ ldr r2, [pc, #40] @ (2f17e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1718 │ │ │ │ + b.w 5c1738 │ │ │ │ cmp r7, #252 @ 0xfc │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldr r6, [sp, #592] @ 0x250 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [sp, #608] @ 0x260 │ │ │ │ + ldr r6, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -241601,15 +241599,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2f1840 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2f1844 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #48] @ (2f1848 ) │ │ │ │ ldr r3, [pc, #52] @ (2f184c ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -241619,22 +241617,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ + str r4, [r2, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - ldr r6, [sp, #352] @ 0x160 │ │ │ │ + ldr r6, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f18a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241642,15 +241640,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2f18a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #44] @ (2f18ac ) │ │ │ │ ldr r3, [pc, #44] @ (2f18b0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -241658,28 +241656,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - nop {12} │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + it │ │ │ │ + lsl r6, r2, #1 │ │ │ │ + str r2, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r5, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2f18c0 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ subs r0, #64 @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241692,22 +241690,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2f1912 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2f192c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -241750,35 +241748,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2f19a0 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 252d34 │ │ │ │ - sevl │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - subs r6, #22 │ │ │ │ + it hi │ │ │ │ + lslhi r6, r2, #1 │ │ │ │ + subs r6, #78 @ 0x4e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #40 @ 0x28 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #0] │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2f19e8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2f19d8 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241786,16 +241784,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2f19ec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5c4840 │ │ │ │ - subs r5, #84 @ 0x54 │ │ │ │ + b.w 5c4860 │ │ │ │ + subs r5, #140 @ 0x8c │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241803,31 +241801,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2f1a38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2f1a3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bkpt 0x0022 │ │ │ │ + bkpt 0x005a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r3, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2f1ac4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -241838,15 +241836,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2f1acc ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2f1aae │ │ │ │ ldr.w sl, [pc, #88] @ 2f1ad0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2f1ad4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -241860,35 +241858,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f1a86 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - pop {r1, r2, r3, r6, r7, pc} │ │ │ │ + bkpt 0x0006 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, #144 @ 0x90 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #222 @ 0xde │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1ad8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241900,29 +241898,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2f1b80 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c08a0 │ │ │ │ + bl 5c08c0 │ │ │ │ ldr r1, [pc, #124] @ (2f1b84 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2f1b58 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2f1b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c08a0 │ │ │ │ + bl 5c08c0 │ │ │ │ ldr r1, [pc, #108] @ (2f1b8c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 2f1b66 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2f1b90 ) │ │ │ │ ldr r3, [pc, #72] @ (2f1b7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241939,34 +241937,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2f1b94 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c4840 │ │ │ │ + bl 5c4860 │ │ │ │ b.n 2f1b16 │ │ │ │ ldr r1, [pc, #48] @ (2f1b98 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c4840 │ │ │ │ + bl 5c4860 │ │ │ │ b.n 2f1b30 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #4 │ │ │ │ + subs r4, #60 @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r5, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002f1b9c : │ │ │ │ @@ -241981,32 +241979,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2f1bec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c5330 │ │ │ │ + bl 5c5350 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 252ff0 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r3, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1bf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242017,36 +242015,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1c48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #44] @ (2f1c4c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2e45a4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - pop {r1, r5} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r3, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1c50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242057,61 +242055,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f1c98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #28] @ (2f1c9c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e45a4 │ │ │ │ nop │ │ │ │ - cbnz r2, 2f1d04 │ │ │ │ + cbnz r2, 2f1d12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r5, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1ca0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2f1d20 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #100] @ (2f1d24 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2f1d28 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #84] @ (2f1d2c ) │ │ │ │ ldr r1, [pc, #84] @ (2f1d30 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #68] @ (2f1d34 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2e452c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2f1d08 │ │ │ │ @@ -242125,25 +242123,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cbnz r4, 2f1d7e │ │ │ │ + cbnz r4, 2f1d8c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, #44 @ 0x2c │ │ │ │ + subs r2, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r3, r0] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1d38 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -242211,19 +242209,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f1de4 ) │ │ │ │ ldr r0, [pc, #20] @ (2f1de8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - rev16 r0, r3 │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1dec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242354,19 +242352,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f1f44 ) │ │ │ │ ldr r0, [pc, #20] @ (2f1f48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb8f8 │ │ │ │ + cbnz r0, 2f1f50 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #664] @ 0x298 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #728] @ 0x2d8 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1f4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242377,29 +242375,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f1f94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #28] @ (2f1f98 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e43b8 │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + @ instruction: 0xb8fe │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r7, r6] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1f9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -242413,35 +242411,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #28] @ (2f1ff8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e4678 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb8ae │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r5, r5] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r6, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f1ffc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242467,19 +242465,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - @ instruction: 0xb7f0 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f205c : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2f2072 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -242497,19 +242495,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f2098 ) │ │ │ │ ldr r0, [pc, #20] @ (2f209c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f20a0 : │ │ │ │ cbz r2, 2f20e4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242545,19 +242543,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f2110 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb76a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #288] @ 0x120 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f2114 : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242575,43 +242573,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r2, [pc, #288] @ (2f2278 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2f227c ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2f2280 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2f2284 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2f2288 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f2228 │ │ │ │ ldr r3, [pc, #260] @ (2f228c ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2f21e8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -242674,15 +242672,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2f2298 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r3, [pc, #84] @ (2f229c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2f2184 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2f22a0 ) │ │ │ │ @@ -242692,45 +242690,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xb72e │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #152 @ 0x98 │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r5, #172 @ 0xac │ │ │ │ + adds r5, #228 @ 0xe4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r6, #34 @ 0x22 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldrh r0, [r6, r6] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb608 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #504] @ 0x1f8 │ │ │ │ + str r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #568] @ 0x238 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f22ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242743,60 +242741,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2f2334 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2f2338 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2f22f6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c034c │ │ │ │ + b.w 5c036c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 252cb8 │ │ │ │ ldr r2, [pc, #60] @ (2f233c ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2f2340 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r3, [pc, #48] @ (2f2344 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c034c │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + b.w 5c036c │ │ │ │ + push {r5, r7, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strb r0, [r4, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ movs r4, #178 @ 0xb2 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - str r4, [sp, #384] @ 0x180 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f2348 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242811,60 +242809,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2f23d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2f23d4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2f2392 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c040c │ │ │ │ + b.w 5c042c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 252cb8 │ │ │ │ ldr r2, [pc, #60] @ (2f23d8 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2f23dc ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r3, [pc, #48] @ (2f23e0 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c040c │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + b.w 5c042c │ │ │ │ + push {r2, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r6, r6] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, r6] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r6, r5, #1 │ │ │ │ movs r4, #22 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f23e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242892,15 +242890,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f2458 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r2, [pc, #44] @ (2f245c ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242910,17 +242908,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ lsls r4, r7, #1 │ │ │ │ strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r2, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f2460 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242958,19 +242956,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f24c8 ) │ │ │ │ ldr r0, [pc, #20] @ (2f24cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - push {r2, r3, r4} │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f24d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -243020,15 +243018,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2f2558 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ cmp r4, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -243046,23 +243044,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2f261c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2f2620 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #108] @ 2f2608 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 6f96dc │ │ │ │ + bl 6f9714 │ │ │ │ cbz r0, 2f25be │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2f25e8 │ │ │ │ ldr r2, [pc, #100] @ (2f2624 ) │ │ │ │ @@ -243087,33 +243085,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f2628 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2f262c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 2f25be │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ strh r6, [r3, #26] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbz r4, 2f2680 │ │ │ │ + cbz r4, 2f268e │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r2, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f26b4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -243122,15 +243120,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f26bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #96] @ (2f26c0 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2f26c4 ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243139,53 +243137,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (2f26c8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2f26cc ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5c5244 │ │ │ │ + bl 5c5264 │ │ │ │ ldr r1, [pc, #72] @ (2f26d0 ) │ │ │ │ ldr r3, [pc, #76] @ (2f26d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2f26d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5c5244 │ │ │ │ + bl 5c5264 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - uxtb r6, r2 │ │ │ │ + cbz r6, 2f26fa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r1, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r4, r2] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #720] @ 0x2d0 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2f272c │ │ │ │ @@ -243193,15 +243191,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2f2734 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2f2738 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #52] @ (2f273c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2f2716 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -243210,19 +243208,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #936] @ 0x3a8 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r0, [r2, #14] │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243243,25 +243241,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f96dc │ │ │ │ + bl 6f9714 │ │ │ │ ldr r2, [pc, #60] @ (2f27dc ) │ │ │ │ ldr r3, [pc, #44] @ (2f27d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243272,23 +243270,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 2f27fc │ │ │ │ + cbz r6, 2f280a │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r6, [r6, #10] │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #568] @ 0x238 │ │ │ │ + str r0, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r6, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -243307,25 +243305,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f96dc │ │ │ │ + bl 6f9714 │ │ │ │ ldr r2, [pc, #60] @ (2f287c ) │ │ │ │ ldr r3, [pc, #44] @ (2f2870 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243336,23 +243334,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 2f2874 │ │ │ │ + cbz r6, 2f2882 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r6, [r2, #6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r2, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243371,23 +243369,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #68] @ 2f2910 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6f96dc │ │ │ │ + bl 6f9714 │ │ │ │ cbz r0, 2f28e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2f292c ) │ │ │ │ ldr r3, [pc, #56] @ (2f2920 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243402,23 +243400,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r6, [r6, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r5, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r0, [r6, #31] │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002f2930 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -243436,15 +243434,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002f2940 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f294c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ cmp r0, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243453,15 +243451,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2f29c4 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2f299e │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -243478,19 +243476,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2f2a50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -243499,39 +243497,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2f2a58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (2f2a5c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2f2a60 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #88] @ (2f2a64 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #80] @ (2f2a68 ) │ │ │ │ ldr r1, [pc, #84] @ (2f2a6c ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #68] @ (2f2a70 ) │ │ │ │ ldr r2, [pc, #72] @ (2f2a74 ) │ │ │ │ ldr r3, [pc, #72] @ (2f2a78 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -243541,23 +243539,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #656 @ 0x290 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #56] @ (2f2a94 ) │ │ │ │ + ldr r5, [pc, #280] @ (2f2b74 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r6, #50] @ 0x32 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + ldrh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ adds r4, r4, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -243575,31 +243573,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2f2ac4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2f2ac8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243607,93 +243605,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2f2b18 ) │ │ │ │ ldr r1, [pc, #52] @ (2f2b1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r3, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2f2b5c │ │ │ │ ldr r2, [pc, #40] @ (2f2b60 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2f2b64 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f2c64 │ │ │ │ nop │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #520 @ 0x208 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r4, #40] @ 0x28 │ │ │ │ + ldrh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2f2bb8 │ │ │ │ ldr r2, [pc, #60] @ (2f2bbc ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2f2bc0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r0, #38] @ 0x26 │ │ │ │ + ldrh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243738,15 +243736,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -243827,15 +243825,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -244387,19 +244385,19 @@ │ │ │ │ b.n 2f2eee │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2f2f52 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f2f16 │ │ │ │ b.n 2f308a │ │ │ │ - ldrh r0, [r6, #32] │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r5, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f33b0 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2f33ba │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -244442,15 +244440,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, #36] @ 0x24 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r4, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002f3424 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -244466,29 +244464,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (2f346c ) │ │ │ │ ldr r1, [pc, #44] @ (2f3470 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #472 @ (adr r7, 2f3648 ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 2f3728 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -252570,27 +252568,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (2f8b80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ adds r2, r2, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #184 @ 0xb8 │ │ │ │ + cmp r5, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -252748,15 +252746,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f8d5c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -252765,25 +252763,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2f8e00 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #124] @ (2f8e04 ) │ │ │ │ ldr r1, [pc, #124] @ (2f8e08 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #108] @ (2f8e0c ) │ │ │ │ ldr r3, [pc, #112] @ (2f8e10 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -252801,41 +252799,41 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #528] @ (2f900c ) │ │ │ │ + ldr r6, [pc, #752] @ (2f90ec ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vmla.i32 d0, d10, d3[0] │ │ │ │ - ldrd r0, r0, [sl, #-300]! @ 0x12c │ │ │ │ - str r1, [sp, #744] @ 0x2e8 │ │ │ │ + vmla.i32 d16, d2, d3[0] │ │ │ │ + @ instruction: 0xe9b2004b │ │ │ │ + str r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r3, #208 @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r5!, {r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r5, r0, #1 │ │ │ │ cbnz r4, 2f8e72 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252948,15 +252946,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2f8e58 │ │ │ │ ldr r0, [pc, #764] @ (2f9244 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f8e58 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253131,15 +253129,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (2f9240 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2f8e48 │ │ │ │ ldr r0, [pc, #304] @ (2f9248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2f8e48 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -253182,15 +253180,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2f9240 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2f8e48 │ │ │ │ ldr r0, [pc, #172] @ (2f924c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2f8e48 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 2f91c6 │ │ │ │ bhi.n 2f90fc │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 2f91c6 │ │ │ │ bhi.n 2f922c │ │ │ │ @@ -253230,15 +253228,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2f9240 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2f8e48 │ │ │ │ ldr r0, [pc, #56] @ (2f9250 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2f8e48 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 2f8e4e │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -253249,21 +253247,21 @@ │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #190 @ 0xbe │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, #90 @ 0x5a │ │ │ │ + cmp r0, #146 @ 0x92 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + cmp r0, #40 @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 2f93e6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -253854,35 +253852,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (2f98e4 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f979a │ │ │ │ ldr r0, [pc, #44] @ (2f98f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2f979a │ │ │ │ ldr r0, [pc, #36] @ (2f98f4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 2f978a │ │ │ │ nop │ │ │ │ asrs r6, r4, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #88 @ 0x58 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r1, #40 @ 0x28 │ │ │ │ + movs r1, #96 @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -254002,24 +254000,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2f9a7c ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2f9a38 │ │ │ │ ldr r0, [pc, #24] @ (2f9a80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2f9a38 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 2f9720 │ │ │ │ b.n 2f9a3a │ │ │ │ lsrs r0, r4, #28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, #7 │ │ │ │ + movs r0, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd lr, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 2f9ad6 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r6, #0 │ │ │ │ @@ -254474,25 +254472,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2f9fac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, r6, r3 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r7, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r2, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r0, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -260450,15 +260448,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2fe1ec ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2fe196 │ │ │ │ ldr r0, [pc, #96] @ (2fe1f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -260470,15 +260468,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2fe1ec ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2fe196 │ │ │ │ ldr r0, [pc, #48] @ (2fe1f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 2fe196 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -260488,17 +260486,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ stmia r7!, {r1, r5, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2fe23c │ │ │ │ + bls.n 2fe2ac │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 2fe1d8 │ │ │ │ + bls.n 2fe248 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (2fe308 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -284509,15 +284507,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 30f0a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 30e5b8 │ │ │ │ ldr.w r0, [pc, #2412] @ 30f0ac │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 30e5b8 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 30e5da │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 30f0b0 │ │ │ │ @@ -284579,15 +284577,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 30eada │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -284599,15 +284597,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 30f0a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 30e5b8 │ │ │ │ ldr.w r0, [pc, #2152] @ 30f0bc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 30e5b8 │ │ │ │ movs r3, #3 │ │ │ │ b.n 30e6bc │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 30ea5a │ │ │ │ ldr.w r3, [pc, #2132] @ 30f0c0 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -284671,47 +284669,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 30e9ae │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -284770,15 +284768,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 30f0a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 30e5b8 │ │ │ │ ldr.w r0, [pc, #1668] @ 30f0d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 30e5b8 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 30edb4 │ │ │ │ ldr.w r1, [pc, #1652] @ 30f0d8 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -284993,15 +284991,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (30f0f8 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 30e6a6 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 30ef48 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -285049,15 +285047,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (30f0a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 30e5b8 │ │ │ │ ldr r0, [pc, #836] @ (30f108 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 30e5b8 │ │ │ │ ldr r0, [pc, #828] @ (30f10c ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -285186,15 +285184,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 30ebfe │ │ │ │ b.w 30e754 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 30e9c2 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -285220,15 +285218,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 30e9da │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 28d13c │ │ │ │ @@ -285297,33 +285295,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, #8] │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r4, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 30f09c │ │ │ │ + bpl.n 30f10c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrsh r0, [r1, r7] │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n 30f0e4 │ │ │ │ + bcc.n 30f154 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r6, [r4, r4] │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bpl.n 30efde │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ @ instruction: 0xfffebeb2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bne.n 30f15c │ │ │ │ + bne.n 30f1cc │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r2, [r6, r4] │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -285333,32 +285331,32 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ pop {r3, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r0, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r6, [r3, r0] │ │ │ │ lsls r2, r7, #1 │ │ │ │ str r2, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r2, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sbcs.w r0, ip, r4, lsr #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + subs.w r0, r4, r4, lsr #1 │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (30f310 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -285429,15 +285427,15 @@ │ │ │ │ bpl.n 30f1f4 │ │ │ │ ldr r0, [pc, #324] @ (30f31c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r1, [pc, #312] @ (30f320 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -285488,15 +285486,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 30f14c │ │ │ │ ldr r0, [pc, #180] @ (30f328 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 30f14c │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 30f2c8 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -285545,21 +285543,21 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb7a2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (30f4a8 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -285623,29 +285621,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 30f34e │ │ │ │ ldr r0, [pc, #248] @ (30f4b8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30f34e │ │ │ │ ldr r2, [pc, #232] @ (30f4b4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 30f398 │ │ │ │ ldr r0, [pc, #228] @ (30f4bc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 30f120 │ │ │ │ mov r2, r5 │ │ │ │ @@ -285742,17 +285740,17 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -285886,15 +285884,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 30f62a │ │ │ │ ldr r0, [pc, #180] @ (30f700 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -285945,15 +285943,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 30f742 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 30fcec │ │ │ │ @@ -286375,15 +286373,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 30f72e │ │ │ │ ldr r0, [pc, #520] @ (30fcf8 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -286491,15 +286489,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30f752 │ │ │ │ ldr r0, [pc, #188] @ (30fd08 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30f752 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 30f93a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -286550,23 +286548,23 @@ │ │ │ │ b.n 30f72e │ │ │ │ cbz r2, 30fd1e │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r1!, {r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #208] @ (30fdd4 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 30fd24 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -286815,28 +286813,28 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #312] @ (31013c ) │ │ │ │ lsls r2, r7, #1 │ │ │ │ strb r6, [r4, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - itte le │ │ │ │ - lslle r3, r0, #1 │ │ │ │ - nople {11} │ │ │ │ - lslgt r3, r0, #1 │ │ │ │ - ite lt │ │ │ │ - lsllt r3, r0, #1 │ │ │ │ - strbge r2, [r0, r0] │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + it al │ │ │ │ + lslal r3, r0, #1 │ │ │ │ + ite al │ │ │ │ + lslal r3, r0, #1 │ │ │ │ + strb r2, [r0, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - itet cs │ │ │ │ - lslcs r3, r0, #1 │ │ │ │ - itet eq @ unpredictable │ │ │ │ - lsleq r3, r0, #1 │ │ │ │ - nopne │ │ │ │ - lsleq r3, r0, #1 │ │ │ │ + ittt vs │ │ │ │ + lslvs r3, r0, #1 │ │ │ │ + ittt mi @ unpredictable │ │ │ │ + lslmi r3, r0, #1 │ │ │ │ + it cc @ unpredictable │ │ │ │ + lslcc r3, r0, #1 │ │ │ │ b.n 31034a │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ vtbl.8 d30, {d14-d15}, d29 │ │ │ │ @@ -286853,26 +286851,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #340] @ (3101cc ) │ │ │ │ ldr r1, [pc, #344] @ (3101d0 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -286915,15 +286913,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (3101d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 28d244 │ │ │ │ vldr d7, [pc, #152] @ 3101b8 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -286963,45 +286961,45 @@ │ │ │ │ ldr r4, [pc, #84] @ (3101e0 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r2 │ │ │ │ + rev16 r2, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 310110 │ │ │ │ + blt.n 310180 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r1, #3 │ │ │ │ + subs r4, r0, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r6} │ │ │ │ + stmia r2!, {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r4, #16] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r5, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r5, r6, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 310210 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -287069,20 +287067,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3102bc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r4, [r1, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -287091,35 +287089,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31035c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (310360 ) │ │ │ │ ldr r1, [pc, #120] @ (310364 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #100] @ (310368 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (31036c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (310370 ) │ │ │ │ ldr r5, [pc, #76] @ (310374 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -287136,46 +287134,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bls.n 3102cc │ │ │ │ + bls.n 31033c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r1, #9] │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #16] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, r2, #1 │ │ │ │ + adds r6, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ittt al │ │ │ │ - lslal r2, r0, #1 │ │ │ │ - asral r0, r6, #4 │ │ │ │ - lslal r3, r0, #1 │ │ │ │ - asrs r6, r2, #4 │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [r0, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r5, pc, #672 @ (adr r5, 310618 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (31038c ) │ │ │ │ ldr r2, [pc, #16] @ (310390 ) │ │ │ │ ldr r1, [pc, #16] @ (310394 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5c7838 │ │ │ │ + b.w 5c7858 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3103b0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -287290,52 +287288,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (310528 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #80] @ (31052c ) │ │ │ │ ldr r1, [pc, #80] @ (310530 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #64] @ (310534 ) │ │ │ │ ldr r3, [pc, #68] @ (310538 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (31053c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #44] @ (310540 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c07c8 │ │ │ │ - bvc.n 3104b4 │ │ │ │ + b.w 5c07e8 │ │ │ │ + bhi.n 310524 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r1, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x002a │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #440] @ (3106f8 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -287351,73 +287349,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3105cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #100] @ (3105d0 ) │ │ │ │ ldr r1, [pc, #100] @ (3105d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #84] @ (3105d8 ) │ │ │ │ ldr r1, [pc, #88] @ (3105dc ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (3105e0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (3105e4 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (3105e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (3105ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c78b8 │ │ │ │ + b.w 5c78d8 │ │ │ │ nop │ │ │ │ - bvc.n 310638 │ │ │ │ + bvc.n 3106a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, r2, r7 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #928] @ (310980 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - hlt 0x003a │ │ │ │ + revsh r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r7 │ │ │ │ + hlt 0x0036 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (310648 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -287427,41 +287425,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #52] @ (310654 ) │ │ │ │ ldr r1, [pc, #56] @ (310658 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bvs.n 310564 │ │ │ │ + bvs.n 3105d4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rev r6, r7 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rev16 r2, r2 │ │ │ │ + hlt 0x000a │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (3106b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287469,42 +287467,42 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #72] @ (3106bc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #56] @ (3106c0 ) │ │ │ │ ldr r1, [pc, #56] @ (3106c4 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvs.n 3106f8 │ │ │ │ + bvs.n 310768 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r1, r3 │ │ │ │ + adds r6, r0, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r3, r4, r6} │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 3106f8 │ │ │ │ + rev r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r0, 310702 │ │ │ │ + rev r0, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (310714 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287512,37 +287510,37 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #60] @ (31071c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #44] @ (310720 ) │ │ │ │ ldr r1, [pc, #44] @ (310724 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 317a34 │ │ │ │ nop │ │ │ │ - bpl.n 310680 │ │ │ │ + bpl.n 3106f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r4, 31079a │ │ │ │ + pop {r2, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 31073e │ │ │ │ + cbnz r0, 31074c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r4, 310746 │ │ │ │ + cbnz r4, 310754 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 3107cc │ │ │ │ sub sp, #16 │ │ │ │ @@ -287550,15 +287548,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (3107d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 28d3f8 │ │ │ │ @@ -287593,19 +287591,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 44518c │ │ │ │ nop │ │ │ │ - bpl.n 310874 │ │ │ │ + bpl.n 3106e4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 3107da │ │ │ │ + cbnz r0, 3107e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r6, 3107e2 │ │ │ │ + cbnz r6, 3107f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003107d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -287713,19 +287711,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb85e │ │ │ │ + @ instruction: 0xb896 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb85a │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (310a28 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -287736,15 +287734,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 310a34 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 317bac │ │ │ │ cbnz r0, 310972 │ │ │ │ @@ -287762,15 +287760,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (310a3c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 28d244 │ │ │ │ ldr r3, [pc, #164] @ (310a40 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -287820,29 +287818,29 @@ │ │ │ │ b.w 393a1c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 310af0 │ │ │ │ + bcc.n 310960 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb764 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb776 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r7, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r3, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb742 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (310b80 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -287855,15 +287853,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (310b8c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 317bac │ │ │ │ cbnz r0, 310aa2 │ │ │ │ add sp, #28 │ │ │ │ @@ -287892,15 +287890,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (310b90 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (310b94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 28d244 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -287953,29 +287951,29 @@ │ │ │ │ b.w 393a1c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 310bec │ │ │ │ + bcs.n 310c5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r2, #9] │ │ │ │ + strb r2, [r1, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r3, r4, r6, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 310bd4 │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 310bc0 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -288042,15 +288040,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (310c54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r2, [r1, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (310e90 ) │ │ │ │ @@ -288274,25 +288272,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (310f3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (310f40 ) │ │ │ │ ldr r1, [pc, #116] @ (310f44 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #100] @ (310f48 ) │ │ │ │ ldr r2, [pc, #104] @ (310f4c ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (310f50 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -288307,39 +288305,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6, {r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r6, #1 │ │ │ │ + asrs r6, r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1} │ │ │ │ + push {r1, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 310f8e │ │ │ │ + sxth r0, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #408] @ (3110ec ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, pc │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -288354,46 +288352,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (310fc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #60] @ (310fc8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (310fcc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (310fd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c7838 │ │ │ │ + bl 5c7858 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + asrs r4, r0, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r0, 31101e │ │ │ │ + cbz r0, 31102c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 310fec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -288437,15 +288435,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (3112dc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -288480,15 +288478,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r8, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 28d244 │ │ │ │ ldr r3, [pc, #520] @ (3112f0 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -288567,24 +288565,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (311310 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #328] @ (311314 ) │ │ │ │ ldr r1, [pc, #332] @ (311318 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 392310 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 311260 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -288598,15 +288596,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (31131c ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -288614,15 +288612,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (311320 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -288666,59 +288664,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r5, r7} │ │ │ │ + ldmia r4!, {r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #232 @ 0xe8 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r4, [pc, #584] @ (31152c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5} │ │ │ │ + ldmia r4!, {r1, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r5, #96] @ 0x60 │ │ │ │ + str r4, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r7, #80] @ 0x50 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + cbz r4, 31131e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 31130c │ │ │ │ + bcs.n 31137c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #312 @ 0x138 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 311374 │ │ │ │ sub sp, #8 │ │ │ │ @@ -288727,30 +288725,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (31137c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3113c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -288758,29 +288756,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (3113cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #384 @ 0x180 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 31140c │ │ │ │ sub sp, #12 │ │ │ │ @@ -288788,25 +288786,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (311414 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d3f8 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r1, {r1, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #64 @ 0x40 │ │ │ │ + add r5, sp, #288 @ 0x120 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r0, #20] │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #1 │ │ │ │ add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ add r1, r2 │ │ │ │ ldrb.w r2, [ip, #1]! │ │ │ │ cmp r1, ip │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ @@ -288861,18 +288859,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3114dc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r1, [pc, #512] @ (3116e0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #548] @ (311718 ) │ │ │ │ @@ -288926,62 +288924,62 @@ │ │ │ │ add r9, pc │ │ │ │ str r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 31d0ac │ │ │ │ str.w r0, [r4, #1036] @ 0x40c │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r2, [pc, #432] @ (311734 ) │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #416] @ (311738 ) │ │ │ │ ldr r1, [pc, #420] @ (31173c ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ bl 31d12c │ │ │ │ ldr r2, [pc, #396] @ (311740 ) │ │ │ │ ldr r1, [pc, #400] @ (311744 ) │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #376] @ (311748 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r7, r4, #184 @ 0xb8 │ │ │ │ ldr.w r0, [r4, #1036] @ 0x40c │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #356] @ (31174c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r9, r4, #352 @ 0x160 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r6, [pc, #344] @ (311750 ) │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2097152 @ 0x200000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [pc, #332] @ (311754 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ @@ -289078,53 +289076,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #992 @ (adr r2, 311b10 ) │ │ │ │ + add r3, pc, #192 @ (adr r3, 3117f0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #432 @ 0x1b0 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #744 @ (adr r2, 311a20 ) │ │ │ │ + add r2, pc, #968 @ (adr r2, 311b00 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #832 @ (adr r2, 311a7c ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 31175c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #912 @ (adr r2, 311ad0 ) │ │ │ │ + add r3, pc, #112 @ (adr r3, 3117b0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r5, #116] @ 0x74 │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r7, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r0, #7 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #528] @ (311960 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #248] @ (31184c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, sp, #880 @ 0x370 │ │ │ │ + add r4, sp, #80 @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #448 @ 0x1c0 │ │ │ │ + add r3, sp, #672 @ 0x2a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -289179,19 +289177,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (311824 ) │ │ │ │ ldr r0, [pc, #20] @ (311828 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r5!, {r3, r4, r6} │ │ │ │ + stmia r5!, {r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #408 @ 0x198 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #688] @ (311aec ) │ │ │ │ cmp r2, #81 @ 0x51 │ │ │ │ @@ -289406,15 +289404,15 @@ │ │ │ │ ldr.w r2, [r0, #276] @ 0x114 │ │ │ │ mov r5, r2 │ │ │ │ b.n 31185a │ │ │ │ ldr r0, [pc, #60] @ (311af8 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 311856 │ │ │ │ ldr r3, [pc, #48] @ (311afc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 311866 │ │ │ │ @@ -289422,27 +289420,27 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 311866 │ │ │ │ ldr r0, [pc, #28] @ (311b00 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 311866 │ │ │ │ str r0, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #696 @ (adr r7, 311db4 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 311e94 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #784 @ (adr r7, 311e14 ) │ │ │ │ + add r7, pc, #1008 @ (adr r7, 311ef4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #172] @ (311bc0 ) │ │ │ │ cmp r2, #20 │ │ │ │ @@ -289494,15 +289492,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 311b4e │ │ │ │ ldr r0, [pc, #76] @ (311bd0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 311b4e │ │ │ │ ldrb.w r2, [r0, #1077] @ 0x435 │ │ │ │ mov r3, r2 │ │ │ │ b.n 311b46 │ │ │ │ ldrb.w r2, [r0, #1076] @ 0x434 │ │ │ │ mov r3, r2 │ │ │ │ @@ -289515,28 +289513,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ b.n 311b46 │ │ │ │ ldr r0, [pc, #32] @ (311bd4 ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 311baa │ │ │ │ ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #536 @ (adr r7, 311dec ) │ │ │ │ + add r7, pc, #760 @ (adr r7, 311ecc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #120 @ (adr r7, 311c50 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 311d30 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #488] @ (311dd0 ) │ │ │ │ mov r1, r2 │ │ │ │ @@ -289681,15 +289679,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 311c00 │ │ │ │ ldr r0, [pc, #96] @ (311de0 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 311c00 │ │ │ │ and.w r4, r4, #3 │ │ │ │ str.w r4, [r6, #1072] @ 0x430 │ │ │ │ b.n 311c1c │ │ │ │ lsls r0, r4, #31 │ │ │ │ bpl.w 311c1c │ │ │ │ @@ -289698,35 +289696,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 311c1c │ │ │ │ ldr r0, [pc, #52] @ (311de4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r0, [pc, #40] @ (311de8 ) │ │ │ │ mov r2, r1 │ │ │ │ strd r4, r7, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldrh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #688 @ (adr r5, 312094 ) │ │ │ │ + add r5, pc, #912 @ (adr r5, 312174 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #704 @ (adr r5, 3120a8 ) │ │ │ │ + add r5, pc, #928 @ (adr r5, 312188 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 31213c ) │ │ │ │ + add r6, pc, #48 @ (adr r6, 311e1c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #684] @ (3120a8 ) │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ @@ -289928,22 +289926,22 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 311e26 │ │ │ │ ldr r0, [pc, #68] @ (3120b8 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 311e26 │ │ │ │ ldr r0, [pc, #56] @ (3120bc ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 311e16 │ │ │ │ movs r3, #2 │ │ │ │ movt r3, #24 │ │ │ │ mov r2, r3 │ │ │ │ b.n 311e1a │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ @@ -289955,17 +289953,17 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #688 @ (adr r3, 31236c ) │ │ │ │ + add r3, pc, #912 @ (adr r3, 31244c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #368 @ (adr r3, 312230 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 312310 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w r2, [pc, #1048] @ 3124ec │ │ │ │ mov r7, r0 │ │ │ │ @@ -290321,15 +290319,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (312510 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3122f2 │ │ │ │ ldr r0, [pc, #140] @ (312514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3122f2 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ b.n 31240a │ │ │ │ cbz r5, 3124ca │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ b.n 3123ca │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -290366,32 +290364,32 @@ │ │ │ │ nop │ │ │ │ strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bl 5ca4fa │ │ │ │ + bl 5ca4fa │ │ │ │ strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r4, r5, #1 │ │ │ │ bl 3b8502 │ │ │ │ bl 37e506 │ │ │ │ bl 37650a │ │ │ │ - bl 60c50e │ │ │ │ + bl 60c50e │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + add r0, pc, #88 @ (adr r0, 312570 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xef85ffff │ │ │ │ vrsqrts.f16 , , │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ + ldr r5, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #340] @ (312694 ) │ │ │ │ @@ -290495,15 +290493,15 @@ │ │ │ │ ldr r0, [pc, #100] @ (3126a0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r7, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r2, [pc, #84] @ (3126a4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 312554 │ │ │ │ ldr r2, [pc, #64] @ (31269c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -290511,15 +290509,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 312554 │ │ │ │ ldr r0, [pc, #64] @ (3126a8 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 312554 │ │ │ │ bl 31d2ec │ │ │ │ ldrb.w r3, [r4, #1077] @ 0x435 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #1077] @ 0x435 │ │ │ │ b.n 31257e │ │ │ │ @@ -290528,19 +290526,19 @@ │ │ │ │ b.n 31257e │ │ │ │ strh r6, [r2, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #192] @ 0xc0 │ │ │ │ + ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #144] @ (31274c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -290549,25 +290547,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (312754 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #128] @ (312758 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #128] @ (31275c ) │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #112] @ (312760 ) │ │ │ │ mov.w r1, #896 @ 0x380 │ │ │ │ movw r2, #4719 @ 0x126f │ │ │ │ movt r2, #1281 @ 0x501 │ │ │ │ strh.w r1, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -290578,60 +290576,60 @@ │ │ │ │ ldr r1, [pc, #92] @ (312768 ) │ │ │ │ add r0, pc │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #76] @ (31276c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #68] @ (312770 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #67] @ 0x43 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r4, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str??.w r0, [sl, r2] │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + strh.w r0, [r2, #66] @ 0x42 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #148 @ 0x94 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r3, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [pc, #8] @ (312780 ) │ │ │ │ ldr r1, [pc, #12] @ (312784 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5c7df0 │ │ │ │ - ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ + b.w 5c7e10 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (3127b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -290640,17 +290638,17 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb606 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #168 @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (3127e0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -290659,17 +290657,17 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r4, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + cmp r6, #120 @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r5, [pc, #1384] @ 312d60 │ │ │ │ mov r4, r2 │ │ │ │ @@ -290937,15 +290935,15 @@ │ │ │ │ ldr r1, [r5, r3] │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ b.n 312840 │ │ │ │ ldr r0, [pc, #564] @ (312d6c ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [pc, #552] @ (312d68 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ b.n 312840 │ │ │ │ ldr r3, [pc, #540] @ (312d68 ) │ │ │ │ @@ -291126,15 +291124,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 312846 │ │ │ │ ldr r0, [pc, #116] @ (312d74 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 312846 │ │ │ │ subs.w r1, r4, #1024 @ 0x400 │ │ │ │ movw ip, #3069 @ 0xbfd │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, ip │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ @@ -291158,33 +291156,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312d2e │ │ │ │ ldr r0, [pc, #44] @ (312d7c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 312d2e │ │ │ │ strh r0, [r3, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r1, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #228] @ 312e74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -291192,15 +291190,15 @@ │ │ │ │ movw r3, #2120 @ 0x848 │ │ │ │ ldr r1, [pc, #224] @ (312e7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #2816] @ 0xb00 │ │ │ │ mov.w ip, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r0, #2820] @ 0xb04 │ │ │ │ str.w ip, [r0, #2808] @ 0xaf8 │ │ │ │ @@ -291246,19 +291244,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r7, sp, #832 @ 0x340 │ │ │ │ + add sp, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + ldr r0, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ (312ef4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -291266,57 +291264,57 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #100] @ (312efc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #88] @ (312f00 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #84] @ (312f04 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #84] @ 312f08 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ movs r2, #2 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #60] @ (312f0c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #56] @ (312f10 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ + add r7, sp, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #552] @ (313124 ) │ │ │ │ + ldr r6, [pc, #776] @ (313204 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #360] @ (313068 ) │ │ │ │ + ldr r0, [pc, #584] @ (313148 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r7, #254 @ 0xfe │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #112 @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291328,15 +291326,15 @@ │ │ │ │ movw r3, #2018 @ 0x7e2 │ │ │ │ ldr r1, [pc, #184] @ (312fe8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1800] @ 0x708 │ │ │ │ mov.w ip, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r0, #1804] @ 0x70c │ │ │ │ str.w ip, [r0, #1792] @ 0x700 │ │ │ │ @@ -291372,19 +291370,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ + add r6, sp, #464 @ 0x1d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #608] @ 0x260 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #172] @ 3130ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -291395,26 +291393,26 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2120 @ 0x848 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #148] @ (3130b8 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #144] @ (3130bc ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r7, #2048] @ 0x800 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ bl 3114e0 │ │ │ │ ldr.w r2, [r4, #1772] @ 0x6ec │ │ │ │ ldr.w r3, [r7, #2048] @ 0x800 │ │ │ │ ldr.w r2, [r5, r2, lsl #2] │ │ │ │ @@ -291423,15 +291421,15 @@ │ │ │ │ ldr r4, [pc, #100] @ (3130c0 ) │ │ │ │ add.w r3, r5, #188 @ 0xbc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2136 @ 0x858 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -291445,25 +291443,25 @@ │ │ │ │ add.w r3, r4, #1952 @ 0x7a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 393a1c │ │ │ │ nop │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #984] @ (313494 ) │ │ │ │ + ldr r5, [pc, #184] @ (313174 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #512] @ 0x200 │ │ │ │ + str r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ (3131b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -291472,123 +291470,123 @@ │ │ │ │ ldr r1, [pc, #224] @ (3131c0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #208] @ (3131c4 ) │ │ │ │ add.w r6, r0, #6304 @ 0x18a0 │ │ │ │ ldr r1, [pc, #204] @ (3131c8 ) │ │ │ │ adds r6, #8 │ │ │ │ mov r2, r6 │ │ │ │ add.w r4, r0, #5120 @ 0x1400 │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #10280 @ 0x2828 │ │ │ │ ldr r7, [pc, #188] @ (3131cc ) │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r3, [pc, #184] @ (3131d0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add r7, pc │ │ │ │ mov r1, r3 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ - bl 5c7e44 │ │ │ │ + bl 5c7e64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #168] @ (3131d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #156] @ (3131d8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r3, [pc, #148] @ (3131dc ) │ │ │ │ ldr r1, [pc, #152] @ (3131e0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1176 @ 0x498 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #2 │ │ │ │ mov.w r1, #196608 @ 0x30000 │ │ │ │ - bl 5c02fc │ │ │ │ + bl 5c031c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #96] @ (3131e4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #76] @ (3131e8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ ldr r3, [pc, #72] @ (3131ec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c7e44 │ │ │ │ + b.w 5c7e64 │ │ │ │ nop │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #784 @ 0x310 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r1, #4 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #32] @ (3131f0 ) │ │ │ │ + ldr r4, [pc, #256] @ (3132d0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #8] │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r8, r9 │ │ │ │ + mov r0, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ + adds r7, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #178 @ 0xb2 │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #28 │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bx sp │ │ │ │ + blx r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r4, 31323a │ │ │ │ + cbnz r4, 313248 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w fp, [pc, #348] @ 313360 │ │ │ │ @@ -291606,23 +291604,23 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r3, r8, #172 @ 0xac │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2018 @ 0x7e2 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r5, r8, #208 @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r9 │ │ │ │ add.w r9, r4, #4096 @ 0x1000 │ │ │ │ mov sl, r0 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr.w r2, [r9, #1032] @ 0x408 │ │ │ │ bl 3114e0 │ │ │ │ ldr.w r2, [r4, #756] @ 0x2f4 │ │ │ │ @@ -291633,15 +291631,15 @@ │ │ │ │ ldr r4, [pc, #264] @ (313378 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2038 @ 0x7f6 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -291656,58 +291654,58 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2f1ffc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #180] @ (31337c ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr.w fp, [r2, r3] │ │ │ │ mov r1, fp │ │ │ │ bl 2f2348 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f205c │ │ │ │ mov.w r2, #262144 @ 0x40000 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 44516c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f1f9c │ │ │ │ add.w r0, r4, #5120 @ 0x1400 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #16 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, fp │ │ │ │ bl 2f22ac │ │ │ │ add.w r0, r4, #5120 @ 0x1400 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #16 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f205c │ │ │ │ mov.w r2, #196608 @ 0x30000 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 44516c │ │ │ │ @@ -291715,27 +291713,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #360 @ 0x168 │ │ │ │ + add r3, sp, #584 @ 0x248 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r0, #27] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r5, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #232 @ 0xe8 │ │ │ │ + movs r5, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -291885,15 +291883,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3133b2 │ │ │ │ ldr.w r0, [pc, #2648] @ 313fa4 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp, #32] │ │ │ │ b.n 3133b2 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ b.n 3133c8 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r4, [r3, #204] @ 0xcc │ │ │ │ @@ -291989,15 +291987,15 @@ │ │ │ │ ldr.w r0, [pc, #2316] @ 313fa8 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r6, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r1, [sl, #120] @ 0x78 │ │ │ │ ldr.w r0, [sl, #128] @ 0x80 │ │ │ │ ubfx r1, r1, #0, #12 │ │ │ │ adds r1, #1 │ │ │ │ ubfx r0, r0, #0, #12 │ │ │ │ mla r1, r0, r1, r1 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -292007,15 +292005,15 @@ │ │ │ │ ldr.w r2, [pc, #2248] @ 313f9c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 3135e0 │ │ │ │ ldr.w r0, [pc, #2252] @ 313fac │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3135e0 │ │ │ │ ldr.w ip, [sl, #216] @ 0xd8 │ │ │ │ ubfx r5, ip, #16, #13 │ │ │ │ mov fp, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -292092,54 +292090,54 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3135e0 │ │ │ │ ldr.w r0, [pc, #2044] @ 313fb4 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3135e0 │ │ │ │ ldr.w r2, [pc, #2000] @ 313f9c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3135e0 │ │ │ │ ldr.w r0, [pc, #2016] @ 313fb8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3135e0 │ │ │ │ ldr.w r2, [pc, #1968] @ 313f9c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3135e0 │ │ │ │ ldr.w r0, [pc, #1988] @ 313fbc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3135e0 │ │ │ │ ldr.w r2, [pc, #1936] @ 313f9c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 3135e0 │ │ │ │ ldr.w r0, [pc, #1960] @ 313fc0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3135e0 │ │ │ │ ldr.w r0, [pc, #1944] @ 313fc4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3135e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r4, [sl, #220] @ 0xdc │ │ │ │ cmp r3, #1 │ │ │ │ ldrb.w r3, [r8, #1033] @ 0x409 │ │ │ │ @@ -292253,26 +292251,26 @@ │ │ │ │ ldr.w r2, [pc, #1620] @ 313f9c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3135e0 │ │ │ │ ldr.w r0, [pc, #1648] @ 313fc8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3135e0 │ │ │ │ ldr.w r2, [pc, #1588] @ 313f9c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3135e0 │ │ │ │ ldr.w r0, [pc, #1620] @ 313fcc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3135e0 │ │ │ │ eor.w r0, r1, #1 │ │ │ │ cmp r2, #85 @ 0x55 │ │ │ │ bne.n 313992 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -292629,15 +292627,15 @@ │ │ │ │ rsb r1, r1, #3 │ │ │ │ lsls r3, r4, #31 │ │ │ │ bpl.w 314080 │ │ │ │ ldr r3, [pc, #716] @ (313fd0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #716] @ (313fd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 313ba8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 313d20 │ │ │ │ adds r0, #2 │ │ │ │ str r4, [r3, #8] │ │ │ │ cmp r2, r0 │ │ │ │ str r5, [r3, #12] │ │ │ │ @@ -292915,39 +292913,39 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #304 @ (adr r6, 3140e4 ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 3141c4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r6, #54] @ 0x36 │ │ │ │ + ldrh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r1, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r1, #54] @ 0x36 │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r6, #8] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r3, #18] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ adds r3, #3 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -293045,15 +293043,15 @@ │ │ │ │ movs r4, #1 │ │ │ │ b.n 314072 │ │ │ │ nop │ │ │ │ lsrs r6, r1, #2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ lsrs r2, r6, #32 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ + add r0, pc, #24 @ (adr r0, 3140f0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1784] @ 3147e4 │ │ │ │ mov r1, r2 │ │ │ │ @@ -293222,15 +293220,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 314108 │ │ │ │ ldr.w r0, [pc, #1284] @ 3147f4 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 314108 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ bhi.w 31412c │ │ │ │ add r2, pc, #8 @ (adr r2, 314314 ) │ │ │ │ ldr.w r0, [r2, r1, lsl #2] │ │ │ │ add r2, r0 │ │ │ │ @@ -293397,15 +293395,15 @@ │ │ │ │ b.n 31413a │ │ │ │ ldr r0, [pc, #740] @ (3147f8 ) │ │ │ │ mov r2, r1 │ │ │ │ strd r4, r9, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ bic.w r4, r4, #4026593280 @ 0xf000f000 │ │ │ │ str.w r4, [r3, #128] @ 0x80 │ │ │ │ b.n 31413a │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ bic.w r4, r4, #4278190080 @ 0xff000000 │ │ │ │ bic.w r4, r4, #61440 @ 0xf000 │ │ │ │ @@ -293585,15 +293583,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (3147ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 3145e4 │ │ │ │ ldr r0, [pc, #136] @ (3147fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3145e4 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ubfx r4, r4, #0, #18 │ │ │ │ str.w r4, [r3, #156] @ 0x9c │ │ │ │ b.n 31413a │ │ │ │ subs.w r2, r1, #1024 @ 0x400 │ │ │ │ movw r0, #3069 @ 0xbfd │ │ │ │ @@ -293619,40 +293617,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3147a8 │ │ │ │ ldr r0, [pc, #56] @ (314804 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3147a8 │ │ │ │ ldr r0, [pc, #44] @ (314808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3145e4 │ │ │ │ nop │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ (314844 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #4] │ │ │ │ + strh r0, [r4, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r2, #2] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -293711,15 +293709,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 31493c │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 314960 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (314974 ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (31496c ) │ │ │ │ add r2, pc │ │ │ │ @@ -293744,32 +293742,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 314960 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ b.n 3148ea │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsh r6, [r3, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -293931,15 +293929,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mrc2 0, 1, r0, cr0, cr10, {3} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 314c52 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -294020,15 +294018,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #920] @ 0x398 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldc2 0, cr0, [r4, #-488] @ 0xfffffe18 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -294119,15 +294117,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfbe8007a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -294217,15 +294215,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfa9c007a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ add.w r6, r2, r4, lsl #2 │ │ │ │ @@ -294781,15 +294779,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31553c │ │ │ │ ldr r0, [pc, #224] @ (315650 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 31553c │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -294858,15 +294856,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + ldrb r4, [r3, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00315654 : │ │ │ │ ldr r3, [pc, #152] @ (3156f0 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -294899,15 +294897,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (315704 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -294929,23 +294927,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 3156ce │ │ │ │ strh r6, [r7, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #352] @ (315860 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #28] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31581c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -295035,15 +295033,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 44518c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 31572c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -295099,21 +295097,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (3158bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r1, #25] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r7, #20] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r1, #21] │ │ │ │ + strb r4, [r0, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -295126,22 +295124,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 31592e │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -295309,15 +295307,15 @@ │ │ │ │ bls.n 315bae │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 315bb8 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -295573,26 +295571,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 315d18 │ │ │ │ ldr r0, [pc, #28] @ (315e1c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 315d18 │ │ │ │ ldr r3, [pc, #968] @ (3161d8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 315e50 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -295807,15 +295805,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 3161c8 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -295993,32 +295991,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 31627a │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 315fec │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 28c61c │ │ │ │ b.n 315fec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7372c4 │ │ │ │ + bl 7372fc │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 28c5cc │ │ │ │ b.n 31615e │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 3160b6 │ │ │ │ @@ -296030,21 +296028,21 @@ │ │ │ │ b.n 3160f8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #88] @ (316368 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #928] @ (3166c0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00316324 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296218,15 +296216,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31635a │ │ │ │ ldr r0, [pc, #188] @ (3165d0 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 31635a │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 316448 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -296275,23 +296273,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 315bd0 │ │ │ │ nop │ │ │ │ cmp sl, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (3166d8 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -296435,19 +296433,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28d5d4 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 28d5d4 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 3167a0 │ │ │ │ @@ -296548,28 +296546,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3167de │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 28d5d4 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -296637,28 +296635,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 3167a0 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 3167a0 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -297542,22 +297540,22 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r0, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r2, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add.w r0, r0, #93 @ 0x5d │ │ │ │ adds r7, #210 @ 0xd2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, #72] @ 0x48 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ sub.w r3, sl, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -297725,21 +297723,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r6], {93} @ 0x5d │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #20] │ │ │ │ + ldr r0, [r0, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00317540 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -297877,15 +297875,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r0, [r0, #124] @ 0x7c │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 317560 │ │ │ │ movs r1, #0 │ │ │ │ @@ -298114,21 +298112,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r7, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.w 3176f8 │ │ │ │ │ │ │ │ 003179c4 : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 317a0c │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -298414,15 +298412,15 @@ │ │ │ │ bne.n 317dbc │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 317e08 │ │ │ │ mov r0, r9 │ │ │ │ bl 47d294 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72d2fc │ │ │ │ + bl 72d334 │ │ │ │ mov r0, r9 │ │ │ │ bl 444b94 │ │ │ │ ldr r3, [pc, #272] @ (317e48 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (317e4c ) │ │ │ │ @@ -298470,15 +298468,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 317cae │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 317cc4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 317d86 │ │ │ │ ldr r2, [pc, #152] @ (317e60 ) │ │ │ │ ldr r3, [pc, #152] @ (317e64 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -298497,93 +298495,93 @@ │ │ │ │ ldr r1, [pc, #132] @ (317e78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 317dc2 │ │ │ │ ldr r3, [pc, #112] @ (317e7c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (317e80 ) │ │ │ │ ldr r1, [pc, #116] @ (317e84 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ b.n 317d22 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r7, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #246 @ 0xf6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r4, {r3, r4, r6} │ │ │ │ lsls r2, r7, #1 │ │ │ │ - str r4, [r1, r7] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r6, r6] │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bvs.n 317e36 │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vrsra.u32 q15, q0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #78 @ 0x4e │ │ │ │ lsls r4, r5, #1 │ │ │ │ bge.n 317e4a │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vshr.u32 q11, q9, #1 │ │ │ │ + vaddl.u q11, d31, d26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r2, r3] │ │ │ │ + str r0, [r1, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #912] @ (31820c ) │ │ │ │ + str r4, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r2, #4] │ │ │ │ + str r4, [r1, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.u8 q0, q7, │ │ │ │ - str??.w r0, [r0, #73] @ 0x49 │ │ │ │ + vhadd.u8 q8, q3, │ │ │ │ + ldrsb.w r0, [r8, r9] │ │ │ │ │ │ │ │ 00317e88 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c084c │ │ │ │ + bl 5c086c │ │ │ │ ldr r3, [pc, #128] @ (317f28 ) │ │ │ │ ldr r2, [pc, #132] @ (317f2c ) │ │ │ │ ldr r1, [pc, #132] @ (317f30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #116] @ (317f34 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cbz r0, 317f14 │ │ │ │ ldr r3, [pc, #112] @ (317f38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (317f3c ) │ │ │ │ @@ -298616,25 +298614,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 317ecc │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r7, r6] │ │ │ │ + ldrsh r2, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 4, cr0, cr4, cr1, {2} │ │ │ │ - ldrd r0, r0, [r2], #-288 @ 0x120 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cdp2 0, 7, cr0, cr12, cr1, {2} │ │ │ │ + stmia.w sl!, {r3, r6} │ │ │ │ + cmp r7, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 3182ec │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 3182dc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r0, r0] │ │ │ │ + str r6, [r7, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 31825c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00317f48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -298738,21 +298736,21 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #116 @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldr r7, [pc, #272] @ (318170 ) │ │ │ │ + ldr r7, [pc, #496] @ (318250 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r0, #224 @ 0xe0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (3180f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -298817,15 +298815,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r2, r6, r7} │ │ │ │ lsls r2, r7, #1 │ │ │ │ - b.w 71261c │ │ │ │ + b.w 712654 │ │ │ │ │ │ │ │ 00318114 : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 318172 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -298991,19 +298989,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3182bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldrb r2, [r0, r4] │ │ │ │ + ldrb r2, [r7, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #736] @ (31859c ) │ │ │ │ + ldr r4, [pc, #960] @ (31867c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #840] @ (318608 ) │ │ │ │ + ldr r5, [pc, #40] @ (3182e8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003182c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -299051,19 +299049,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldmia r3, {r3, r4, r6, r7} │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldrb r0, [r7, r1] │ │ │ │ + ldrb r0, [r6, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #184] @ (318400 ) │ │ │ │ + ldr r4, [pc, #408] @ (3184e0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #392] @ (3184d4 ) │ │ │ │ + ldr r4, [pc, #616] @ (3185b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0031834c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -299124,15 +299122,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (31848c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 318482 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (318490 ) │ │ │ │ @@ -299185,21 +299183,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2bdb78 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 318400 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #696] @ (31874c ) │ │ │ │ + ldr r3, [pc, #920] @ (31882c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #560] @ (3186c8 ) │ │ │ │ + ldr r3, [pc, #784] @ (3187a8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #424] @ (318644 ) │ │ │ │ + ldr r3, [pc, #648] @ (318724 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -299277,15 +299275,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 3184f2 │ │ │ │ b.n 31856a │ │ │ │ ldr r0, [pc, #4] @ (318590 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ble.n 3185b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -299370,15 +299368,15 @@ │ │ │ │ bl 31498c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 315ce0 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 318782 │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31498c │ │ │ │ @@ -299428,15 +299426,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 3186cc │ │ │ │ ldr r0, [pc, #92] @ (3187ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 318628 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 318628 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -299448,26 +299446,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 31498c │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 315ce0 │ │ │ │ b.n 3186ba │ │ │ │ nop │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #504] @ (3189a8 ) │ │ │ │ + ldr r0, [pc, #728] @ (318a88 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (3188bc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -299634,35 +299632,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (318a3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #128] @ (318a40 ) │ │ │ │ ldr r1, [pc, #128] @ (318a44 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #112] @ (318a48 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #104] @ (318a4c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (318a50 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (318a54 ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -299683,40 +299681,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3720041 │ │ │ │ - stcl 0, cr0, [r2, #-292] @ 0xfffffedc │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + usat r0, #1, sl, asr #1 │ │ │ │ + ldcl 0, cr0, [sl, #-292]! @ 0xfffffedc │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r1, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 31918c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp sl, sp │ │ │ │ + mov r2, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (318a68 ) │ │ │ │ ldr r1, [pc, #12] @ (318a6c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5c7df0 │ │ │ │ - cmp ip, r2 │ │ │ │ + b.w 5c7e10 │ │ │ │ + cmp ip, r9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #246 @ 0xf6 │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 318ab8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299724,29 +299722,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (318ac0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d3f8 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r8, r1 │ │ │ │ + cmp r8, r8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, sl │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (318d88 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -299756,15 +299754,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (318d94 ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 318b2e │ │ │ │ @@ -299779,15 +299777,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 318d6a │ │ │ │ ldr r0, [pc, #632] @ (318da0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -299833,15 +299831,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (318dac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 28d244 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -299861,63 +299859,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #448] @ (318dc4 ) │ │ │ │ add r1, pc │ │ │ │ bl 31d0ac │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 31edb0 │ │ │ │ ldr r0, [pc, #428] @ (318dc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r2, [pc, #424] @ (318dcc ) │ │ │ │ ldr r1, [pc, #424] @ (318dd0 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 31d12c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #388] @ (318dd4 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #364] @ (318dd8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ vldr d7, [pc, #236] @ 318d70 │ │ │ │ ldr r2, [pc, #340] @ (318ddc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (318de0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -299958,43 +299956,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 318b62 │ │ │ │ ldr r0, [pc, #196] @ (318dec ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 318b62 │ │ │ │ ldr r3, [pc, #184] @ (318df0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (318df4 ) │ │ │ │ ldr r1, [pc, #184] @ (318df8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -300005,65 +300003,65 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmp r6, sp │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp sl, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, r3, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmp r2, sp │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, ip │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmp r4, fp │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r6, r0] │ │ │ │ + strb r2, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbcs.w r0, r6, #65 @ 0x41 │ │ │ │ - adc.w r0, r8, r9, lsl #1 │ │ │ │ + sub.w r0, lr, #65 @ 0x41 │ │ │ │ + @ instruction: 0xeb800049 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strh r4, [r6, r7] │ │ │ │ + strb r4, [r5, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf13a0041 │ │ │ │ - add.w r0, r8, r9, lsl #1 │ │ │ │ - add sl, pc │ │ │ │ + sbcs.w r0, r2, #65 @ 0x41 │ │ │ │ + adc.w r0, r0, r9, lsl #1 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #72 @ 0x48 │ │ │ │ + cmp r4, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #66 @ 0x42 │ │ │ │ + cmp r4, #122 @ 0x7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #528] @ (318fec ) │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 318df8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, lr │ │ │ │ + add ip, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, ip │ │ │ │ + add ip, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r3, r2] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - muls r4, r2 │ │ │ │ + bics r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - orrs r2, r7 │ │ │ │ + muls r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (318e6c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -300071,19 +300069,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (318e74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -300097,34 +300095,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r1, r7] │ │ │ │ + strh r0, [r0, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - tst r2, r0 │ │ │ │ + tst r2, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - tst r6, r2 │ │ │ │ + negs r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -300246,15 +300244,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3268] @ 319cc0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 319064 │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 319b0e │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -300799,15 +300797,15 @@ │ │ │ │ ldr.w r3, [pc, #1652] @ 319cbc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 318fbe │ │ │ │ ldr.w r0, [pc, #1644] @ 319cc4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 318fbe │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 3195e4 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -301327,27 +301325,27 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #256] @ (319dbc ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r0 │ │ │ │ + adcs r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #196 @ 0xc4 │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mvns r4, r7 │ │ │ │ + add r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rev r0, r6 │ │ │ │ + rev16 r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - muls r6, r2 │ │ │ │ + bics r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb8b4 │ │ │ │ + @ instruction: 0xb8ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302670,15 +302668,15 @@ │ │ │ │ bpl.w 319d58 │ │ │ │ ldr.w r0, [pc, #1248] @ 31b274 │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 319d58 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 319d20 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -302706,15 +302704,15 @@ │ │ │ │ bl 316324 │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 31a35e │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 31a92e │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -303008,15 +303006,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 319d20 │ │ │ │ ldr r0, [pc, #164] @ (31b278 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 319d20 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -303062,27 +303060,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r7, #6 │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #800 @ (adr r3, 31b5a4 ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 31b284 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #126 @ 0x7e │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #800 @ (adr r2, 31b5ac ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 31b28c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #880 @ (adr r2, 31b600 ) │ │ │ │ + add r3, pc, #80 @ (adr r3, 31b2e0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0031b290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -303155,15 +303153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 31b396 │ │ │ │ ldr.w r0, [pc, #1368] @ 31b8c8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r3, [pc, #1348] @ 31b8c4 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 31b3d2 │ │ │ │ ldr.w r0, [pc, #1340] @ 31b8cc │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -303188,15 +303186,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 31b396 │ │ │ │ ldr.w r0, [pc, #1284] @ 31b8d0 │ │ │ │ add r0, pc │ │ │ │ b.n 31b374 │ │ │ │ ldr.w r0, [pc, #1280] @ 31b8d4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 31b38c │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -303219,15 +303217,15 @@ │ │ │ │ bpl.n 31b396 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 31b8d8 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r3, [pc, #1160] @ 31b8c4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 31b38c │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31b416 │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -303628,45 +303626,45 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 31b5de │ │ │ │ nop │ │ │ │ @ instruction: 0xf61a006b │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r3, #1 │ │ │ │ + subs r6, r2, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + subs r6, r6, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r3, #0 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r7, r4 │ │ │ │ + subs r4, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0031b8e8 : │ │ │ │ ldr r0, [pc, #4] @ (31b8f0 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #158 @ 0x9e │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (31b8fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r1 │ │ │ │ @@ -303690,17 +303688,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ vmla.i d16, d0, d3[6] │ │ │ │ ldr r2, [pc, #224] @ (31ba2c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #100 @ 0x64 │ │ │ │ + movs r7, #156 @ 0x9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r7, r4 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (31b998 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303723,17 +303721,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ vhadd.s32 q8, q7, │ │ │ │ ldr r2, [pc, #224] @ (31ba80 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r7, #72 @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r2, r4 │ │ │ │ + adds r6, r1, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (31b9ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303756,17 +303754,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ vhadd.s16 q0, q5, │ │ │ │ ldr r2, [pc, #224] @ (31bad4 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r6, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (31ba40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303789,17 +303787,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cdp 0, 12, cr0, cr6, cr11, {3} │ │ │ │ ldr r2, [pc, #224] @ (31bb28 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r5, r1 │ │ │ │ + adds r6, r4, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #192] @ (31bb24 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303811,38 +303809,38 @@ │ │ │ │ mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r8 │ │ │ │ add.w r2, r5, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #168] @ (31bb30 ) │ │ │ │ ldr r1, [pc, #172] @ (31bb34 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 338d24 │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bl 338a10 │ │ │ │ cbz r0, 31bad4 │ │ │ │ ldr r4, [pc, #140] @ (31bb38 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -303873,25 +303871,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r0, r7, r0 │ │ │ │ + adds r0, r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r7, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r6, #14 │ │ │ │ + movs r6, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r1, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r1, r0 │ │ │ │ + adds r0, r0, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -303901,27 +303899,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31bbb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #76] @ (31bbbc ) │ │ │ │ ldr.w ip, [pc, #80] @ 31bbc0 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #76] @ (31bbc4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (31bbc8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -303930,26 +303928,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 31bc20 │ │ │ │ + cbnz r2, 31bc2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r7, pc, #568 @ (adr r7, 31bdf8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr5, cr15, {7} │ │ │ │ uxtb r4, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r2, #29 │ │ │ │ + asrs r0, r1, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 31bc18 │ │ │ │ sub sp, #8 │ │ │ │ @@ -303976,17 +303974,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r6], #428 @ 0x1ac │ │ │ │ ldr r2, [pc, #224] @ (31bd00 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r4, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ movs r4, #28 │ │ │ │ add.w r5, r0, #124 @ 0x7c │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ rsb ip, r1, #32 │ │ │ │ lsrs r2, r1 │ │ │ │ @@ -304104,15 +304102,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31bd90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ add r6, pc, #280 @ (adr r6, 31beac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r2, [r0, #584] @ 0x248 │ │ │ │ @@ -304134,15 +304132,15 @@ │ │ │ │ adds r6, #28 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 31bdba │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #584] @ 0x248 │ │ │ │ cbz r2, 31bdf0 │ │ │ │ ldr.w r0, [r5, #576] @ 0x240 │ │ │ │ - bl 71abec │ │ │ │ + bl 71ac24 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #580] @ 0x244 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -304206,24 +304204,24 @@ │ │ │ │ ldr r0, [pc, #32] @ (31bec0 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31be84 │ │ │ │ ldr r0, [pc, #24] @ (31bec4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 31be84 │ │ │ │ orrs.w r0, lr, fp, asr #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #308] @ (31c000 ) │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #12] │ │ │ │ @@ -304321,34 +304319,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (31c008 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #48] @ (31c00c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r0, [pc, #36] @ (31c010 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (31c014 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ ldr r0, [r0, #0] │ │ │ │ b.w 255038 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ and.w r0, ip, fp, asr #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (31c0f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #14 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #288] @ (31c14c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -304357,26 +304355,26 @@ │ │ │ │ ldr r1, [pc, #288] @ (31c154 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #272] @ (31c158 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #272] @ (31c15c ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (31c160 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r3, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r7, r0, #240 @ 0xf0 │ │ │ │ lsls r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -304450,49 +304448,49 @@ │ │ │ │ add r2, pc │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ str.w r1, [r4, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - movs r0, #238 @ 0xee │ │ │ │ + movs r1, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #84] @ 0x54 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r0, #13 │ │ │ │ + asrs r0, r7, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r3, #13 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r3, pc, #440 @ (adr r3, 31c31c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r1, #12 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r2, pc, #960 @ (adr r2, 31c534 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r4, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ (31c230 ) │ │ │ │ @@ -304502,42 +304500,42 @@ │ │ │ │ ldr r1, [pc, #156] @ (31c238 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #140] @ (31c23c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (31c240 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #124] @ (31c244 ) │ │ │ │ ldr r1, [pc, #128] @ (31c248 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #116] @ (31c24c ) │ │ │ │ ldr r1, [pc, #116] @ (31c250 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #100] @ (31c254 ) │ │ │ │ ldr r3, [pc, #104] @ (31c258 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (31c25c ) │ │ │ │ add r3, pc │ │ │ │ strd r1, r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #100] @ (31c260 ) │ │ │ │ @@ -304558,23 +304556,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r4, r0, #6 │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 31c298 │ │ │ │ + cbnz r2, 31c2a6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #976 @ (adr r1, 31c620 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r5, sp, #192 @ 0xc0 │ │ │ │ @@ -304632,21 +304630,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r4, r2, #2 │ │ │ │ + subs r4, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 31bf78 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (31c3d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #4 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (31c358 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304677,21 +304675,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r4, r2, #0 │ │ │ │ + subs r4, r1, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 31beec │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (31c444 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #3 │ │ │ │ + asrs r0, r2, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (31c3cc ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304722,21 +304720,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r3, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 31be78 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (31c4b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #1 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 31c450 │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304773,21 +304771,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r0, r5, #4 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 31be0c │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (31c53c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r7, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 31c4b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304796,33 +304794,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (31c4bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r0, [r0, #136] @ 0x88 │ │ │ │ ubfx r0, r0, #4, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r0, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r4, #28 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 31c510 │ │ │ │ sub sp, #12 │ │ │ │ @@ -304830,33 +304828,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #60] @ (31c518 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r0, #580] @ 0x244 │ │ │ │ cbnz r3, 31c506 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71b5d8 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + b.w 71b610 │ │ │ │ + adds r6, r7, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r4, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r0, #27 │ │ │ │ + lsrs r6, r7, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 31c574 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304867,34 +304865,34 @@ │ │ │ │ ldr r2, [pc, #64] @ (31c57c ) │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ and.w r3, r6, #3 │ │ │ │ add.w r1, r0, #124 @ 0x7c │ │ │ │ movs r2, #28 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ strd r5, r4, [r1, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r2, r5, r7 │ │ │ │ + adds r2, r4, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #25 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r1, #25 │ │ │ │ + lsrs r2, r0, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 31c5cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -304903,30 +304901,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (31c5d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ and.w r2, r4, #3 │ │ │ │ adds r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2 │ │ │ │ orrs r3, r1 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31bd94 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r7, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r4, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r7, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 31c628 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304935,30 +304933,30 @@ │ │ │ │ ldr r1, [pc, #60] @ (31c630 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, #4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31bd94 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r2, #22 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r5, #22 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 31c698 │ │ │ │ sub sp, #20 │ │ │ │ @@ -304966,15 +304964,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #80] @ (31c6a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ movs r2, #5 │ │ │ │ vldr d7, [pc, #40] @ 31c690 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ @@ -304986,19 +304984,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r1, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r7, #20 │ │ │ │ + lsrs r0, r6, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r0, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r3 │ │ │ │ @@ -305010,15 +305008,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 31c740 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -305072,19 +305070,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r3, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r4, #19 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r0, #19 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r3 │ │ │ │ @@ -305096,15 +305094,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ and.w r3, r7, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r3, [r0, #136] @ 0x88 │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 31c830 │ │ │ │ ldrb.w r2, [r0, #138] @ 0x8a │ │ │ │ @@ -305158,19 +305156,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r0, r7, r5 │ │ │ │ + adds r0, r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r7, #15 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0031c878 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -305191,202 +305189,202 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [pc, #384] @ 31ca30 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w fp, [pc, #380] @ 31ca34 │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ ldr r3, [pc, #376] @ (31ca38 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [pc, #376] @ 31ca3c │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w r7, r3, #104 @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ ldr r3, [pc, #340] @ (31ca40 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c9c0 │ │ │ │ ldr r1, [pc, #324] @ (31ca44 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ ldr r1, [pc, #312] @ (31ca48 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ ldr r3, [pc, #304] @ (31ca4c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 338d20 │ │ │ │ mov r0, sl │ │ │ │ bl 338c14 │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #236] @ (31ca50 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #236] @ (31ca54 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ ldr r1, [pc, #232] @ (31ca58 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 338d20 │ │ │ │ ldr r6, [pc, #212] @ (31ca5c ) │ │ │ │ ldr r1, [pc, #216] @ (31ca60 ) │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r1 │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 338990 │ │ │ │ ldr r1, [pc, #160] @ (31ca64 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ ldr r1, [pc, #152] @ (31ca68 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ ldr r3, [pc, #112] @ (31ca4c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 338d20 │ │ │ │ mov r0, sl │ │ │ │ bl 338c14 │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 31c960 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 31caa8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r0, #14 │ │ │ │ + lsrs r4, r7, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r2, r5, r6} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, r3, r1 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #166 @ 0xa6 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r0, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r4, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r3, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r1, #11 │ │ │ │ + lsrs r6, r0, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r7, #9 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r7, #9 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (31ca7c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -305395,30 +305393,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (31cac4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (31cac8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #32] @ (31cacc ) │ │ │ │ ldr r1, [pc, #36] @ (31cad0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c07c8 │ │ │ │ + b.w 5c07e8 │ │ │ │ nop │ │ │ │ - asrs r6, r0, #28 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxth r0, r1 │ │ │ │ + uxtb r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #344 @ 0x158 │ │ │ │ + add r4, sp, #568 @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -305432,35 +305430,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (31cb94 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #148] @ (31cb98 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #128] @ (31cb9c ) │ │ │ │ ldr r1, [pc, #128] @ (31cba0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #76] @ 31cb80 │ │ │ │ ldr r2, [pc, #108] @ (31cba4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -305485,27 +305483,27 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e44ac │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxth r0, r6 │ │ │ │ + sxtb r0, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r3, #6 │ │ │ │ + lsrs r4, r2, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r0, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -305528,15 +305526,15 @@ │ │ │ │ ldr.w r3, [r0, #1068] @ 0x42c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ tst.w ip, r3 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r1, #0 │ │ │ │ @@ -305614,15 +305612,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #72] @ (31cd28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1052] @ 0x41c │ │ │ │ str.w r3, [r0, #1056] @ 0x420 │ │ │ │ str.w r3, [r0, #1060] @ 0x424 │ │ │ │ str.w r3, [r0, #1064] @ 0x428 │ │ │ │ str.w r3, [r0, #1068] @ 0x42c │ │ │ │ str.w r3, [r0, #1072] @ 0x430 │ │ │ │ @@ -305631,19 +305629,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r0, #19 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsls r0, r4, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + lsls r2, r6, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -305659,15 +305657,15 @@ │ │ │ │ tst r3, r2 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -305735,15 +305733,15 @@ │ │ │ │ tst r5, r2 │ │ │ │ add.w r2, r4, #924 @ 0x39c │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31ce1e │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ ldr.w r2, [r0, #1068] @ 0x42c │ │ │ │ str.w r5, [r0, #1056] @ 0x420 │ │ │ │ b.n 31cd58 │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ @@ -305765,28 +305763,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (31ceb8 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (31cebc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r0, #25 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r7, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r4, #24 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 31ceda │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 31cee2 │ │ │ │ @@ -305813,24 +305811,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (31cf74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #88] @ (31cf78 ) │ │ │ │ ldr r1, [pc, #92] @ (31cf7c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 31cf56 │ │ │ │ mov r4, r0 │ │ │ │ @@ -305849,34 +305847,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 31d320 ) │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strd r0, r0, [sl, #-264] @ 0x108 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + @ instruction: 0xe9820042 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (31cfa4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r6, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (31d020 ) │ │ │ │ @@ -305886,60 +305884,60 @@ │ │ │ │ ldr r1, [pc, #104] @ (31d028 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #88] @ (31d02c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (31d030 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (31d034 ) │ │ │ │ ldr r0, [pc, #72] @ (31d038 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #52] @ (31d03c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r7, #8 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #184 @ (adr r7, 31d0e4 ) │ │ │ │ + add r7, pc, #408 @ (adr r7, 31d1c4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia.w r2, {r1, r6} │ │ │ │ - stmia.w r6!, {r1, r6} │ │ │ │ + @ instruction: 0xe8ca0042 │ │ │ │ + @ instruction: 0xe8de0042 │ │ │ │ add r4, pc, #480 @ (adr r4, 31d218 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -305987,24 +305985,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (31d11c ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5bdbd8 │ │ │ │ + bl 5bdbf8 │ │ │ │ ldr.w ip, [pc, #84] @ 31d120 │ │ │ │ ldr r2, [pc, #84] @ (31d124 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (31d128 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -306019,19 +306017,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r7, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r4, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 31d04c │ │ │ │ + b.n 31d0bc │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0031d12c : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -306072,23 +306070,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (31d1f4 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -306110,19 +306108,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - asrs r4, r1, #2 │ │ │ │ + asrs r4, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 31cfe8 │ │ │ │ + b.n 31d058 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31d000 │ │ │ │ + b.n 31d070 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0031d1f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -306179,15 +306177,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 31d270 │ │ │ │ nop │ │ │ │ │ │ │ │ 0031d294 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -306218,15 +306216,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 31d2ca │ │ │ │ │ │ │ │ 0031d2ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -306245,20 +306243,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (31d3bc ) │ │ │ │ cbz r2, 31d348 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 31d37c │ │ │ │ movs r1, #3 │ │ │ │ @@ -306297,35 +306295,35 @@ │ │ │ │ bpl.n 31d342 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (31d3c8 ) │ │ │ │ ldr r0, [pc, #48] @ (31d3cc ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 31d342 │ │ │ │ bpl.n 31d354 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + lsrs r2, r4, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 31ce68 │ │ │ │ + b.n 31ced8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31ce94 │ │ │ │ + b.n 31cf04 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #236] @ 31d4d0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -306363,20 +306361,20 @@ │ │ │ │ ldrb.w r3, [fp, #81] @ 0x51 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31d4a4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 31d48c │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (31d4e8 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31d434 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -306392,15 +306390,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 31d424 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #120] @ (31d4f4 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 31d424 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -306424,31 +306422,31 @@ │ │ │ │ movs r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 31d3fe │ │ │ │ movs r5, #1 │ │ │ │ b.n 31d48e │ │ │ │ bmi.n 31d4b0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + lsrs r6, r4, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 31cd88 │ │ │ │ + b.n 31cdf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31cdb8 │ │ │ │ + b.n 31ce28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r0, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0031d4f8 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 31d3d0 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -306496,20 +306494,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 31d586 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (31d5f4 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31d542 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -306538,63 +306536,63 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31d54a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (31d600 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31d54a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bcc.n 31d550 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r0, #19 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 31dc54 │ │ │ │ + b.n 31dcc4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31dc80 │ │ │ │ + b.n 31dcf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u32 q8, q6, q1 │ │ │ │ + vmla.i32 q0, q2, d2[0] │ │ │ │ │ │ │ │ 0031d604 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (31d690 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #108] @ (31d694 ) │ │ │ │ ldr r2, [pc, #112] @ (31d698 ) │ │ │ │ ldr r1, [pc, #112] @ (31d69c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 31d688 │ │ │ │ ldr r2, [pc, #96] @ (31d6a0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31d660 │ │ │ │ mov r0, r5 │ │ │ │ @@ -306619,35 +306617,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31d646 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (31d6ac ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 31d646 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 31d64e │ │ │ │ nop │ │ │ │ bcs.n 31d60c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + lsrs r2, r1, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 31db18 │ │ │ │ + b.n 31db88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31db44 │ │ │ │ + b.n 31dbb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 13, cr0, cr14, cr2, {2} │ │ │ │ + vhadd.u16 q0, q3, q1 │ │ │ │ │ │ │ │ 0031d6b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #132] @ (31d744 ) │ │ │ │ @@ -306664,25 +306662,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #92] @ (31d748 ) │ │ │ │ ldr r2, [pc, #92] @ (31d74c ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (31d750 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31d6d0 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -306703,33 +306701,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31d6d2 │ │ │ │ ldr r0, [pc, #44] @ (31d760 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 31d6d2 │ │ │ │ nop │ │ │ │ bcs.n 31d774 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 31da38 │ │ │ │ + b.n 31daa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31da68 │ │ │ │ + b.n 31dad8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 5, cr0, cr10, cr2, {2} │ │ │ │ + cdp2 0, 9, cr0, cr2, cr2, {2} │ │ │ │ │ │ │ │ 0031d764 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ @@ -306741,20 +306739,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 31d808 │ │ │ │ ldr r7, [pc, #132] @ (31d80c ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (31d810 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 31d7b8 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -306782,48 +306780,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31d7b4 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (31d81c ) │ │ │ │ ldr r0, [pc, #48] @ (31d820 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 31d7b4 │ │ │ │ nop │ │ │ │ bne.n 31d8bc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 31d9d0 │ │ │ │ + b.n 31da40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31d9fc │ │ │ │ + b.n 31da6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #752] @ (31db10 ) │ │ │ │ + ldr r5, [pc, #976] @ (31dbf0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc2 0, cr0, [sl, #-264] @ 0xfffffef8 │ │ │ │ + ldc2l 0, cr0, [r2, #-264] @ 0xfffffef8 │ │ │ │ │ │ │ │ 0031d824 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (31d888 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 31d83a │ │ │ │ ldr r1, [pc, #92] @ (31d88c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 31d848 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (31d890 ) │ │ │ │ @@ -306840,135 +306838,135 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (31d898 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ nop │ │ │ │ beq.n 31d7ec │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8, #-264] @ 0xfffffef8 │ │ │ │ + stc2 0, cr0, [r0, #264] @ 0x108 │ │ │ │ │ │ │ │ 0031d89c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #60] @ (31d8f0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ ldr.w ip, [pc, #52] @ 31d8f4 │ │ │ │ ldr r2, [pc, #52] @ (31d8f8 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (31d8fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r5, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r5, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 178 @ 0xb2 │ │ │ │ + svc 234 @ 0xea │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0031d900 : │ │ │ │ - b.w 5c040c │ │ │ │ + b.w 5c042c │ │ │ │ │ │ │ │ 0031d904 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (31d96c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #76] @ (31d970 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ ldr r1, [pc, #68] @ (31d974 ) │ │ │ │ ldr r2, [pc, #68] @ (31d978 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (31d97c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #56] @ (31d980 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 102 @ 0x66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 68 @ 0x44 │ │ │ │ + svc 124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #528] @ (31db94 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (31d98c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -306976,15 +306974,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (31d9e4 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (31d9e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #48] @ (31d9ec ) │ │ │ │ ldr r2, [pc, #52] @ (31d9f0 ) │ │ │ │ ldr r3, [pc, #52] @ (31d9f4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -306994,19 +306992,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + svc 10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -307026,32 +307024,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 31da52 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 31da7c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ ldr r2, [pc, #68] @ (31daa0 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (31daa4 ) │ │ │ │ @@ -307067,23 +307065,23 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r6, r7, #32 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfbd40042 │ │ │ │ - @ instruction: 0xfbee0042 │ │ │ │ + stc2 0, cr0, [ip], {66} @ 0x42 │ │ │ │ + stc2 0, cr0, [r6], #-264 @ 0xfffffef8 │ │ │ │ ldr r2, [pc, #224] @ (31db84 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbae0042 │ │ │ │ + @ instruction: 0xfbe60042 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 31db70 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #180] @ (31db74 ) │ │ │ │ @@ -307092,15 +307090,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (31db7c ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 31db02 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 31db3c │ │ │ │ @@ -307113,15 +307111,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ ldr r1, [pc, #116] @ (31db80 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -307137,15 +307135,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (31db80 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (31db88 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -307157,41 +307155,41 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r1, #30 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb200042 │ │ │ │ - @ instruction: 0xfb3e0042 │ │ │ │ + @ instruction: 0xfb580042 │ │ │ │ + @ instruction: 0xfb760042 │ │ │ │ ldmia r6!, {} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (31dc64 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb540042 │ │ │ │ - @ instruction: 0xfafa0042 │ │ │ │ + @ instruction: 0xfb8c0042 │ │ │ │ + @ instruction: 0xfb320042 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #68] @ 31dbe8 │ │ │ │ ldr r2, [pc, #68] @ (31dbec ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (31dbf0 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 31dbd2 │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -307201,18 +307199,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r3, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa380042 │ │ │ │ - @ instruction: 0xfa560042 │ │ │ │ + @ instruction: 0xfa700042 │ │ │ │ + @ instruction: 0xfa8e0042 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 31dd88 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #384] @ (31dd8c ) │ │ │ │ @@ -307222,29 +307220,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (31dd94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 31dcda │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 31dd22 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 31dc8e │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ ldr r2, [pc, #336] @ (31dd98 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (31dd9c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -307286,15 +307284,15 @@ │ │ │ │ beq.n 31dd1c │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 31dd3c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31dd18 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ ldr r2, [pc, #220] @ (31dd98 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (31dda0 ) │ │ │ │ @@ -307313,15 +307311,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 31dd50 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 31dc7a │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ ldr r1, [pc, #152] @ (31dd98 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (31dda4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -307333,72 +307331,72 @@ │ │ │ │ bl 31db8c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 31dc8e │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 31dc8e │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ ldr r2, [pc, #104] @ (31dd98 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (31dda8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 31dc52 │ │ │ │ - bl 5c6c1c │ │ │ │ + bl 5c6c3c │ │ │ │ ldr r2, [pc, #84] @ (31dd98 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (31ddac ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 31dc52 │ │ │ │ bl 31db8c │ │ │ │ b.n 31dc7a │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #84] @ (31ddb0 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (31ddb4 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (31ddb8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31dc7a │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 31dc7a │ │ │ │ nop │ │ │ │ - lsls r0, r0, #25 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr??.w r0, [r0, #66] @ 0x42 │ │ │ │ - vld1.8 {d16[2]}, [lr], r2 │ │ │ │ + @ instruction: 0xfa080042 │ │ │ │ + @ instruction: 0xfa260042 │ │ │ │ ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (31de7c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb380042 │ │ │ │ - @ instruction: 0xfa1a0042 │ │ │ │ - @ instruction: 0xfa4e0042 │ │ │ │ - vld4.16 {d16-d19}, [r8], r2 │ │ │ │ - vst1.8 {d16[2]}, [r8], r2 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + @ instruction: 0xfb700042 │ │ │ │ + @ instruction: 0xfa520042 │ │ │ │ + @ instruction: 0xfa860042 │ │ │ │ + vld1.8 {d0[2]}, [r0], r2 │ │ │ │ + @ instruction: 0xfa000042 │ │ │ │ + lsls r4, r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb.w r0, [r0, #66] @ 0x42 │ │ │ │ - ldrb.w r0, [lr, #66] @ 0x42 │ │ │ │ + ldrh.w r0, [r8, #66] @ 0x42 │ │ │ │ + ldr.w r0, [r6, #66] @ 0x42 │ │ │ │ │ │ │ │ 0031ddbc : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -307879,15 +307877,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31e184 │ │ │ │ ldr r0, [pc, #252] @ (31e3a4 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 31e184 │ │ │ │ ldrh.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 31dfbc │ │ │ │ @@ -307961,15 +307959,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ + adc.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #676] @ (31e65c ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #676] @ (31e660 ) │ │ │ │ @@ -308113,15 +308111,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 31e3d0 │ │ │ │ ldr r0, [pc, #300] @ (31e66c ) │ │ │ │ uxth r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 31e3d0 │ │ │ │ ldrb.w r1, [r4, #237] @ 0xed │ │ │ │ movs r0, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ strb.w r0, [r4, #236] @ 0xec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -308210,15 +308208,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, ip, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf2e40042 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #336] @ (31e7d4 ) │ │ │ │ mov ip, r3 │ │ │ │ @@ -308279,15 +308277,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31e6b4 │ │ │ │ ldr r0, [pc, #220] @ (31e7e4 ) │ │ │ │ mov r2, r5 │ │ │ │ uxth r1, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31e6b4 │ │ │ │ ldrb.w r0, [r3, #238] @ 0xee │ │ │ │ ldrb.w r5, [r3, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e7b0 │ │ │ │ mov r4, r5 │ │ │ │ @@ -308356,47 +308354,47 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r0, #66 @ 0x42 │ │ │ │ + adc.w r0, r8, #66 @ 0x42 │ │ │ │ │ │ │ │ 0031e7e8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5c084c │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c086c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #48] @ 31e834 │ │ │ │ ldr r2, [pc, #48] @ (31e838 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (31e83c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r0, [r0, #171] @ 0xab │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa7a0053 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + @ instruction: 0xfab20053 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0031e840 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -308439,16 +308437,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - @ instruction: 0xf3160042 │ │ │ │ - vext.8 q0, q2, q1, #0 │ │ │ │ + sbfx r0, lr, #1, #3 │ │ │ │ + vmla.i32 d16, d12, d2[0] │ │ │ │ ldrb r2, [r0, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (31e92c ) │ │ │ │ @@ -308479,28 +308477,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (31e93c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (31e940 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 31e8ee │ │ │ │ nop │ │ │ │ itee │ │ │ │ lsl r3, r5, #1 │ │ │ │ cmpal r4, #152 @ 0x98 │ │ │ │ moval r0, r0 │ │ │ │ subs r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vext.8 q8, q7, q1, #0 │ │ │ │ + bics.w r0, r6, #66 @ 0x42 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 31e9a8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #80] @ (31e9ac ) │ │ │ │ @@ -308530,30 +308528,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31e96a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (31e9b8 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 31e96a │ │ │ │ itt vc │ │ │ │ lslvc r3, r5, #1 │ │ │ │ cmpvc r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d0, d0, d2[0] │ │ │ │ + vmla.i16 d16, d8, d2[0] │ │ │ │ ldr r0, [pc, #8] @ (31e9c8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -308562,15 +308560,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (31ea1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (31ea20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #44] @ (31ea24 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -308578,20 +308576,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh.w r0, [r2, #83] @ 0x53 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str??.w r0, [sl, #83] @ 0x53 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vhadd.s q8, q2, q1 │ │ │ │ + vmla.i32 d0, d12, d2[0] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (31eaa0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #104] @ (31eaa4 ) │ │ │ │ @@ -308599,26 +308597,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (31eaa8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #88] @ (31eaac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (31eab0 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #72] @ (31eab4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 31d0ac │ │ │ │ ldr r1, [pc, #64] @ (31eab8 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -308630,22 +308628,22 @@ │ │ │ │ bl 2e4388 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e44ac │ │ │ │ - ldr.w r0, [r8, r3, lsl #1] │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + ldrb.w r0, [r0, #83] @ 0x53 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vhadd.s32 q0, q7, q1 │ │ │ │ - vhadd.s8 q8, q1, q1 │ │ │ │ - add.w r0, ip, #66 @ 0x42 │ │ │ │ + vhadd.s32 q8, q3, q1 │ │ │ │ + vhadd.s q8, q5, q1 │ │ │ │ + adc.w r0, r4, #66 @ 0x42 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 0031eabc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -308878,15 +308876,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ec08 │ │ │ │ ldr r0, [pc, #116] @ (31ed58 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 31ec08 │ │ │ │ ldr r2, [pc, #100] @ (31ed5c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -308897,15 +308895,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 31ec20 │ │ │ │ ldr r0, [pc, #84] @ (31ed60 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 31ec20 │ │ │ │ ldr r2, [pc, #68] @ (31ed64 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -308915,34 +308913,34 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 31ec88 │ │ │ │ ldr r0, [pc, #52] @ (31ed68 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 31ec88 │ │ │ │ blx 2550f0 │ │ │ │ bkpt 0x0006 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr, #-264] @ 0xfffffef8 │ │ │ │ + stcl 0, cr0, [r6, #-264] @ 0xfffffef8 │ │ │ │ subs r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2], {66} @ 0x42 │ │ │ │ + ldcl 0, cr0, [sl], #264 @ 0x108 │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6], #-264 @ 0xfffffef8 │ │ │ │ + stc 0, cr0, [lr], #264 @ 0x108 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ bl 31eabc │ │ │ │ @@ -308956,15 +308954,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ │ │ │ │ 0031edb0 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -308973,15 +308971,15 @@ │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (31edd4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308990,23 +308988,23 @@ │ │ │ │ ldr r2, [pc, #72] @ (31ee38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (31ee3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #60] @ (31ee40 ) │ │ │ │ ldr r1, [pc, #64] @ (31ee44 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (31ee48 ) │ │ │ │ ldr r3, [pc, #52] @ (31ee4c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -309014,56 +309012,56 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf4ca0053 │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + add.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r0, [r0, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4, #-264]! @ 0xfffffef8 │ │ │ │ + stcl 0, cr0, [ip, #-264]! @ 0xfffffef8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 31ee9c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #56] @ (31eea0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #56] @ (31eea4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ str.w r2, [r0, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - orrs.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ - ldcl 0, cr0, [r4], #264 @ 0x108 │ │ │ │ - stc 0, cr0, [r6, #-264] @ 0xfffffef8 │ │ │ │ + eor.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ + stc 0, cr0, [ip, #-264]! @ 0xfffffef8 │ │ │ │ + ldc 0, cr0, [lr, #-264]! @ 0xfffffef8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #156] @ (31ef58 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #156] @ (31ef5c ) │ │ │ │ @@ -309076,23 +309074,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #24 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r8, #756 @ 0x2f4 │ │ │ │ bl 2f1f4c │ │ │ │ vldr d7, [pc, #84] @ 31ef50 │ │ │ │ ldr r2, [pc, #108] @ (31ef6c ) │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r8, #760 @ 0x2f8 │ │ │ │ @@ -309103,15 +309101,15 @@ │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 440880 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r7 │ │ │ │ bl 2f1ffc │ │ │ │ ldr r1, [pc, #68] @ (31ef70 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ bl 31d0ac │ │ │ │ str.w r0, [r8, #752] @ 0x2f0 │ │ │ │ @@ -309124,24 +309122,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], #264 @ 0x108 │ │ │ │ - @ instruction: 0xf3f60053 │ │ │ │ - stc 0, cr0, [lr], {66} @ 0x42 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + stcl 0, cr0, [lr], #264 @ 0x108 │ │ │ │ + bic.w r0, lr, #13828096 @ 0xd30000 │ │ │ │ + stcl 0, cr0, [r6], {66} @ 0x42 │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ + ldr r2, [r6, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r6, [r7, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mcrr 0, 4, r0, lr, cr2 │ │ │ │ + stc 0, cr0, [r6], {66} @ 0x42 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r1, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #292] @ (31f0b0 ) │ │ │ │ @@ -309214,15 +309212,15 @@ │ │ │ │ moveq r1, #1 │ │ │ │ strb.w r0, [r6, #932] @ 0x3a4 │ │ │ │ ittet ne │ │ │ │ movne r1, #0 │ │ │ │ strne r3, [sp, #8] │ │ │ │ ldreq.w r0, [r6, #756] @ 0x2f4 │ │ │ │ ldrne.w r0, [r6, #756] @ 0x2f4 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ strb.w r8, [r6, #933] @ 0x3a5 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 31ef9a │ │ │ │ ldr r1, [pc, #76] @ (31f0b4 ) │ │ │ │ ldrb.w r5, [r6, #932] @ 0x3a4 │ │ │ │ mov r4, r5 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -309239,15 +309237,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31efa4 │ │ │ │ ldr r0, [pc, #52] @ (31f0c0 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 31efa4 │ │ │ │ ldrb.w r5, [r6, #931] @ 0x3a3 │ │ │ │ mov r4, r5 │ │ │ │ b.n 31ef9a │ │ │ │ ldrb.w r5, [r6, #930] @ 0x3a2 │ │ │ │ mov r4, r5 │ │ │ │ b.n 31ef9a │ │ │ │ @@ -309259,15 +309257,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaf20042 │ │ │ │ + @ instruction: 0xeb2a0042 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #632] @ (31f34c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #632] @ (31f350 ) │ │ │ │ @@ -309357,15 +309355,15 @@ │ │ │ │ b.w 31d2ec │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r5, r5, #18 │ │ │ │ strb.w r5, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldrsb.w r3, [r4, #931] @ 0x3a3 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 31f2a0 │ │ │ │ bic.w r3, r5, #3 │ │ │ │ ldrb.w r2, [r4, #932] @ 0x3a4 │ │ │ │ strb.w r3, [r4, #931] @ 0x3a3 │ │ │ │ lsls r1, r5, #26 │ │ │ │ @@ -309412,15 +309410,15 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 31f0ec │ │ │ │ ldr r0, [pc, #232] @ (31f35c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 31f0ec │ │ │ │ ldrb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [r4, #932] @ 0x3a4 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.w 31f0f4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -309437,23 +309435,23 @@ │ │ │ │ ldr r1, [pc, #184] @ (31f368 ) │ │ │ │ add.w r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldrb.w r6, [r4, #929] @ 0x3a1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #168] @ (31f36c ) │ │ │ │ ldr r1, [pc, #168] @ (31f370 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ adds r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ str.w r2, [r0, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r0, #932] @ 0x3a4 │ │ │ │ strb.w r6, [r4, #929] @ 0x3a1 │ │ │ │ b.n 31f0f4 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ @@ -309490,46 +309488,46 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb lr!, {r1, r6} │ │ │ │ - ands.w r0, r2, #83 @ 0x53 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + strd r0, r0, [r6, #-264]! @ 0x108 │ │ │ │ + orr.w r0, sl, #83 @ 0x53 │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia.w ip, {r1, r6} │ │ │ │ - stmia.w ip!, {r1, r6} │ │ │ │ + @ instruction: 0xe8d40042 │ │ │ │ + strd r0, r0, [r4], #264 @ 0x108 │ │ │ │ ldr r0, [pc, #8] @ (31f380 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ strb r4, [r4, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c084c │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c086c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #88] @ 31f3f8 │ │ │ │ ldr r2, [pc, #88] @ (31f3fc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (31f400 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 31f3d8 │ │ │ │ ldrb.w r0, [r2, #171] @ 0xab │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -309547,18 +309545,18 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - vqadd.s8 q8, q2, │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + vqadd.s64 q8, q6, │ │ │ │ + ldrh r2, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (31f484 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -309567,33 +309565,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (31f48c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #96] @ (31f490 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (31f494 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #80] @ (31f498 ) │ │ │ │ ldr r1, [pc, #84] @ (31f49c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #72] @ (31f4a0 ) │ │ │ │ ldr r1, [pc, #72] @ (31f4a4 ) │ │ │ │ ldr r2, [pc, #76] @ (31f4a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -309605,22 +309603,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mrc 0, 6, r0, cr0, cr3, {2} │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + vqadd.s8 q0, q4, │ │ │ │ + ldrh r2, [r7, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 31f7f8 │ │ │ │ + b.n 31f868 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31f834 │ │ │ │ + b.n 31f8a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -309640,15 +309638,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (31f528 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (31f52c ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 31f510 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -309669,18 +309667,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mcr 0, 1, r0, cr8, cr3, {2} │ │ │ │ - b.n 31f368 │ │ │ │ + mcr 0, 3, r0, cr0, cr3, {2} │ │ │ │ + b.n 31f3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31f338 │ │ │ │ + b.n 31f3a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 31f588 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309688,15 +309686,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (31f590 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -309705,18 +309703,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r2, #332]! @ 0x14c │ │ │ │ - b.n 31f2a0 │ │ │ │ + ldcl 0, cr0, [sl, #332] @ 0x14c │ │ │ │ + b.n 31f310 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31f2d0 │ │ │ │ + b.n 31f340 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 31f5e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -309724,15 +309722,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (31f5f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 253b80 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -309740,18 +309738,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldc 0, cr0, [lr, #-332]! @ 0xfffffeb4 │ │ │ │ - b.n 31f238 │ │ │ │ + ldcl 0, cr0, [r6, #-332]! @ 0xfffffeb4 │ │ │ │ + b.n 31f2a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31f264 │ │ │ │ + b.n 31f2d4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (31f694 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -309763,22 +309761,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 253b80 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -309795,30 +309793,30 @@ │ │ │ │ ldr r4, [pc, #52] @ (31f6a0 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - b.n 31f22c │ │ │ │ + b.n 31f29c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldcl 0, cr0, [ip], {83} @ 0x53 │ │ │ │ - b.n 31f250 │ │ │ │ + ldc 0, cr0, [r4, #-332] @ 0xfffffeb4 │ │ │ │ + b.n 31f2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31f1c0 │ │ │ │ + b.n 31f230 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0031f6a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -309826,49 +309824,49 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (31f70c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #68] @ (31f710 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ ldr r3, [pc, #60] @ (31f714 ) │ │ │ │ ldr r2, [pc, #60] @ (31f718 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (31f71c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c040c │ │ │ │ - b.n 31f174 │ │ │ │ + b.w 5c042c │ │ │ │ + b.n 31f1e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ sxth r0, r1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf65a0047 │ │ │ │ - ldc 0, cr0, [r0], {83} @ 0x53 │ │ │ │ - b.n 31f108 │ │ │ │ + @ instruction: 0xf6920047 │ │ │ │ + mcrr 0, 5, r0, r8, cr3 │ │ │ │ + b.n 31f178 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ ... │ │ │ │ │ │ │ │ 0031f720 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309916,18 +309914,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (31f7a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adcs.w r0, sl, r3, lsr #1 │ │ │ │ - b.n 31f030 │ │ │ │ + @ instruction: 0xeb920053 │ │ │ │ + b.n 31f0a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31f0b4 │ │ │ │ + b.n 31f124 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0031f7ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310117,35 +310115,35 @@ │ │ │ │ ldr r0, [pc, #52] @ (31f9d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add.w r0, lr, r3, lsr #1 │ │ │ │ - b.n 3201a0 │ │ │ │ + adc.w r0, r6, r3, lsr #1 │ │ │ │ + b.n 31f210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrd r0, r0, [r6, #-332]! @ 0x14c │ │ │ │ - b.n 31fe7c │ │ │ │ + @ instruction: 0xe9ae0053 │ │ │ │ + b.n 31feec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31ff20 │ │ │ │ + b.n 31ff90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strd r0, r0, [r2, #-332]! @ 0x14c │ │ │ │ - b.n 31fe60 │ │ │ │ + @ instruction: 0xe99a0053 │ │ │ │ + b.n 31fed0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31ff34 │ │ │ │ + b.n 31ffa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strd r0, r0, [lr, #-332] @ 0x14c │ │ │ │ - b.n 31fe44 │ │ │ │ + @ instruction: 0xe9860053 │ │ │ │ + b.n 31feb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31ff40 │ │ │ │ + b.n 31ffb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (31f9e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -310153,25 +310151,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (31fa20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (31fa24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #24] @ (31fa28 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c07c8 │ │ │ │ + b.w 5c07e8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe98a0053 │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + strd r0, r0, [r2, #332] @ 0x14c │ │ │ │ + strh r4, [r3, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310186,15 +310184,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (31fb84 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #304] @ (31fb88 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r2, r5, #0 │ │ │ │ bcs.n 31fa80 │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, #16 │ │ │ │ bhi.n 31fa80 │ │ │ │ tbb [pc, r4] │ │ │ │ @@ -310218,15 +310216,15 @@ │ │ │ │ ldr r1, [pc, #252] @ (31fb90 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #252] @ (31fb94 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 31fb42 │ │ │ │ ldr.w r2, [r0, #956] @ 0x3bc │ │ │ │ cmp r2, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #255 @ 0xff │ │ │ │ blt.n 31fad6 │ │ │ │ ldrb.w r4, [r0, #960] @ 0x3c0 │ │ │ │ @@ -310295,30 +310293,30 @@ │ │ │ │ ldr r1, [pc, #44] @ (31fb98 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #44] @ (31fb9c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 31fb42 │ │ │ │ - strd r0, r0, [r6, #-332] @ 0x14c │ │ │ │ - b.n 320014 │ │ │ │ + ldrd r0, r0, [lr, #-332]! @ 0x14c │ │ │ │ + b.n 320084 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, sp, #544 @ 0x220 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 320048 │ │ │ │ + b.n 3200b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [lr], #332 @ 0x14c │ │ │ │ - b.n 31ffe0 │ │ │ │ + stmdb r6!, {r0, r1, r4, r6} │ │ │ │ + b.n 320050 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xe8180053 │ │ │ │ - b.n 31fe84 │ │ │ │ + @ instruction: 0xe8500053 │ │ │ │ + b.n 31fef4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 31fc00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -310326,15 +310324,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #76] @ (31fc08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #1073741824 @ 0x40000000 │ │ │ │ movs r2, #15 │ │ │ │ str.w ip, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ str.w r1, [r0, #966] @ 0x3c6 │ │ │ │ @@ -310344,19 +310342,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 31fba0 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - b.n 31fdb0 │ │ │ │ + @ instruction: 0xe8060053 │ │ │ │ + b.n 31fe20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31fde8 │ │ │ │ + b.n 31fe58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #900] @ 31ffa4 │ │ │ │ @@ -310399,15 +310396,15 @@ │ │ │ │ ldr r0, [pc, #824] @ (31ffb0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, lr │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r2, [r4, #956] @ 0x3bc │ │ │ │ cmp r2, #2 │ │ │ │ bgt.n 31fcb6 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r4, #956] @ 0x3bc │ │ │ │ adds r1, r4, r2 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -310439,15 +310436,15 @@ │ │ │ │ bpl.n 31fcf8 │ │ │ │ ldr r1, [pc, #716] @ (31ffb4 ) │ │ │ │ ldr r0, [pc, #716] @ (31ffb8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ lsls r5, r3, #24 │ │ │ │ bmi.w 31fec6 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 31fcb6 │ │ │ │ ubfx r2, r3, #1, #1 │ │ │ │ ubfx r7, r3, #4, #2 │ │ │ │ @@ -310508,15 +310505,15 @@ │ │ │ │ bpl.n 31fdc2 │ │ │ │ ldr r1, [pc, #520] @ (31ffbc ) │ │ │ │ ldr r0, [pc, #524] @ (31ffc0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ lsls r7, r3, #25 │ │ │ │ bpl.w 31fcb6 │ │ │ │ ldrb.w r3, [r4, #968] @ 0x3c8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r4, #960] @ 0x3c0 │ │ │ │ @@ -310533,15 +310530,15 @@ │ │ │ │ ldrb.w r3, [r4, #967] @ 0x3c7 │ │ │ │ lsls r5, r3, #29 │ │ │ │ bpl.w 31fcb6 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldrb.w r2, [r4, #969] @ 0x3c9 │ │ │ │ bic.w r3, r3, #112 @ 0x70 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r4, #969] @ 0x3c9 │ │ │ │ b.n 31fcb6 │ │ │ │ strb.w r3, [r4, #970] @ 0x3ca │ │ │ │ b.n 31fcb6 │ │ │ │ @@ -310566,15 +310563,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #352] @ (31ffcc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 31fba0 │ │ │ │ ubfx r2, r3, #2, #1 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r4, #976] @ 0x3d0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ @@ -310664,35 +310661,35 @@ │ │ │ │ adds r2, #1 │ │ │ │ bne.n 31ff66 │ │ │ │ b.n 31fcb6 │ │ │ │ add r4, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31fdd4 │ │ │ │ + b.n 31fe44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 32008c │ │ │ │ + b.n 3200fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31fcf4 │ │ │ │ + b.n 31fd64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 31ffd8 │ │ │ │ + b.n 320048 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31fb68 │ │ │ │ + b.n 31fbd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31fa04 │ │ │ │ + b.n 31fa74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r5, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r7, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 31f964 │ │ │ │ + b.n 31f9d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 31ffd4 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #164] @ (320090 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -310701,15 +310698,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (320098 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add.w r1, r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #148] @ (32009c ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r0, #18 │ │ │ │ @@ -310726,60 +310723,60 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r7 │ │ │ │ bl 2f1ffc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #756 @ 0x2f4 │ │ │ │ bl 2f1f4c │ │ │ │ ldr r2, [pc, #68] @ (3200a8 ) │ │ │ │ ldr r1, [pc, #72] @ (3200ac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #60] @ (3200b0 ) │ │ │ │ add r1, pc │ │ │ │ bl 31d0ac │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ str.w r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 31edb0 │ │ │ │ nop │ │ │ │ - bgt.n 320018 │ │ │ │ + bgt.n 320088 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3207c0 │ │ │ │ + b.n 320830 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 31ffd0 │ │ │ │ + bgt.n 320040 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r7, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r6, [r0, r3] │ │ │ │ + ldrsb r6, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 3200c4 │ │ │ │ + blt.n 320134 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -310829,26 +310826,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (320160 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 320108 │ │ │ │ nop │ │ │ │ add r7, pc, #960 @ (adr r7, 320514 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 32015c │ │ │ │ + bgt.n 3201cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3201c4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -310876,25 +310873,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 320186 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (3201d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 320186 │ │ │ │ add r7, pc, #368 @ (adr r7, 320338 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3201d8 │ │ │ │ + bgt.n 320248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -310928,15 +310925,15 @@ │ │ │ │ cbz r2, 320238 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 320294 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r3, [pc, #188] @ (320304 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3202de │ │ │ │ ldr r3, [pc, #180] @ (320308 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -310944,15 +310941,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3202de │ │ │ │ ldr r0, [pc, #176] @ (32030c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3202ea │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 3202ea │ │ │ │ @@ -310965,19 +310962,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 320294 │ │ │ │ ldr r0, [pc, #136] @ (320314 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r3, [pc, #92] @ (320300 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320238 │ │ │ │ ldr r3, [pc, #84] @ (320304 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -310997,45 +310994,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 320238 │ │ │ │ ldr r0, [pc, #72] @ (32031c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 320238 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3202be │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 3202be │ │ │ │ b.n 320278 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3202be │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ add r6, pc, #896 @ (adr r6, 320680 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 320214 │ │ │ │ + blt.n 320284 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r8, sl │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 320234 │ │ │ │ + blt.n 3202a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #736] @ (3205fc ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3203f4 │ │ │ │ + blt.n 320264 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -311088,19 +311085,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 252b50 │ │ │ │ - blt.n 320404 │ │ │ │ + blt.n 320474 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 32040c │ │ │ │ + blt.n 32047c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 320420 │ │ │ │ + blt.n 320490 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 3205b0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -311231,15 +311228,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (3205d4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32047c │ │ │ │ ldr r3, [pc, #136] @ (3205d8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32042a │ │ │ │ ldr r3, [pc, #116] @ (3205d0 ) │ │ │ │ @@ -311248,15 +311245,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32042a │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (3205dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 32042a │ │ │ │ ldr r3, [pc, #96] @ (3205e0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3204ce │ │ │ │ @@ -311268,44 +311265,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (3205e4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3204ce │ │ │ │ nop │ │ │ │ add r4, pc, #968 @ (adr r4, 32097c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bge.n 3204e8 │ │ │ │ + bge.n 320558 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 234 @ 0xea │ │ │ │ + b.n 320600 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 3204c4 │ │ │ │ + bge.n 320534 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3206a8 │ │ │ │ + bls.n 320518 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3205a0 │ │ │ │ + bge.n 320610 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3206a4 │ │ │ │ + bls.n 320514 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -311338,20 +311335,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (320654 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ add r2, pc, #688 @ (adr r2, 320900 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 32073c │ │ │ │ + bls.n 3205ac │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 3206d8 │ │ │ │ @@ -311390,28 +311387,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (3206ec ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32068a │ │ │ │ add r2, pc, #400 @ (adr r2, 32086c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 3206f8 │ │ │ │ + bls.n 320768 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -311558,15 +311555,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32094e │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 3208e8 │ │ │ │ - bl 614860 │ │ │ │ + bl 614880 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 320900 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -311624,25 +311621,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 320878 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (320998 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 320878 │ │ │ │ add r0, pc, #448 @ (adr r0, 320b4c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 32090c │ │ │ │ + bvs.n 32097c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (320b74 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -311709,17 +311706,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (320b78 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 320b48 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 43b384 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -311733,24 +311730,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6150a8 │ │ │ │ + bl 6150c8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 320af4 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 320b20 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 615110 │ │ │ │ + bl 615130 │ │ │ │ b.n 3209ca │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -311794,27 +311791,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 320a74 │ │ │ │ ldr r0, [pc, #36] @ (320b84 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 320a74 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 320b80 │ │ │ │ + bpl.n 320bf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (320c54 ) │ │ │ │ @@ -311998,29 +311995,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 320cc2 │ │ │ │ ldr r0, [pc, #172] @ (320e58 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (320e5c ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 320dbe │ │ │ │ ldr r2, [pc, #116] @ (320e60 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 320c98 │ │ │ │ ldr r2, [pc, #108] @ (320e64 ) │ │ │ │ @@ -312033,15 +312030,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 320c98 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (320e6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 320c98 │ │ │ │ ldr r3, [pc, #64] @ (320e60 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 320cc2 │ │ │ │ ldr r3, [pc, #68] @ (320e70 ) │ │ │ │ @@ -312054,34 +312051,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 320cc2 │ │ │ │ ldr r0, [pc, #48] @ (320e74 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 320cc2 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bcs.n 320e24 │ │ │ │ + bcc.n 320e94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 320efc │ │ │ │ + bcc.n 320d6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 320e04 │ │ │ │ + bcc.n 320e74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 320edc │ │ │ │ + bcc.n 320f4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (3211c4 ) │ │ │ │ @@ -312110,15 +312107,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #768] @ (3211dc ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -312306,15 +312303,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 320fa0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (3211ec ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 320fa4 │ │ │ │ ldr r3, [pc, #256] @ (3211f0 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -312326,15 +312323,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 32110e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 320ef8 │ │ │ │ b.n 32112e │ │ │ │ ldr r0, [pc, #228] @ (3211f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 320ef8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -312366,15 +312363,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (321200 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 320fa4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321142 │ │ │ │ ldr r3, [pc, #120] @ (321204 ) │ │ │ │ @@ -312389,60 +312386,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 321142 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (321208 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321142 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (32120c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321142 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r7, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 321248 │ │ │ │ + bpl.n 3212b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mvns r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 321130 │ │ │ │ + bne.n 3211a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 321170 │ │ │ │ + beq.n 3211e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 3212ac │ │ │ │ + bne.n 32111c │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 321140 │ │ │ │ + beq.n 3211b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 32127c │ │ │ │ + beq.n 3212ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -312485,15 +312482,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32125e │ │ │ │ ldr r0, [pc, #68] @ (3212cc ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 32125e │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32125e │ │ │ │ ldr r3, [pc, #48] @ (3212d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -312503,29 +312500,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (3212c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32125e │ │ │ │ ldr r0, [pc, #32] @ (3212d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32125e │ │ │ │ str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 321288 │ │ │ │ + bne.n 3212f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3213b8 │ │ │ │ + beq.n 321228 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -312683,15 +312680,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (321588 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321412 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 320658 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -312753,53 +312750,53 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 321412 │ │ │ │ ldr r1, [pc, #92] @ (3215bc ) │ │ │ │ add r1, pc │ │ │ │ b.n 3214b2 │ │ │ │ str r5, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 4, r0, r8, cr10 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + ldc2 0, cr0, [r0], {74} @ 0x4a │ │ │ │ + adds r0, #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #10 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfbfc004a │ │ │ │ - ldmia r6, {r1, r4, r6, r7} │ │ │ │ + ldc2 0, cr0, [r4], #-296 @ 0xfffffed8 │ │ │ │ + ldmia r7!, {r1, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfbec004a │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + stc2 0, cr0, [r4], #-296 @ 0xfffffed8 │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r7} │ │ │ │ + ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfbb4004a │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + @ instruction: 0xfbec004a │ │ │ │ + cmp r7, #118 @ 0x76 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r4, r5, r6} │ │ │ │ + ldmia r6!, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -312885,25 +312882,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321652 │ │ │ │ ldr r0, [pc, #32] @ (3216d8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321652 │ │ │ │ str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (3217a0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -312955,39 +312952,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3216f8 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (3217b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3216f8 │ │ │ │ ldr r2, [pc, #52] @ (3217b4 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (3217b8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ nop │ │ │ │ str r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6, r7} │ │ │ │ + ldmia r5!, {r2} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -313163,15 +313160,15 @@ │ │ │ │ bpl.n 321916 │ │ │ │ ldr.w r1, [pc, #1932] @ 322138 │ │ │ │ ldr.w r0, [pc, #1932] @ 32213c │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321916 │ │ │ │ ldr.w r3, [pc, #1900] @ 322130 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32185a │ │ │ │ ldr.w r3, [pc, #1900] @ 322140 │ │ │ │ @@ -313184,15 +313181,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32185a │ │ │ │ ldr.w r0, [pc, #1872] @ 322144 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32185a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 320658 │ │ │ │ ldr.w r3, [pc, #1824] @ 322130 │ │ │ │ @@ -313213,15 +313210,15 @@ │ │ │ │ ldr.w r0, [pc, #1804] @ 32214c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321916 │ │ │ │ ldr.w r3, [pc, #1756] @ 322130 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32185a │ │ │ │ ldr.w r3, [pc, #1772] @ 322150 │ │ │ │ @@ -313234,15 +313231,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32185a │ │ │ │ ldr.w r0, [pc, #1744] @ 322154 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32185a │ │ │ │ ldr.w r3, [pc, #1692] @ 322130 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32185a │ │ │ │ ldr.w r3, [pc, #1716] @ 322158 │ │ │ │ @@ -313255,15 +313252,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32185a │ │ │ │ ldr.w r0, [pc, #1688] @ 32215c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32185a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321ccc │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 321916 │ │ │ │ @@ -313289,15 +313286,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32185a │ │ │ │ ldr.w r0, [pc, #1592] @ 322164 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32185a │ │ │ │ ldr.w r3, [pc, #1580] @ 322168 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321c9e │ │ │ │ @@ -313317,15 +313314,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 321916 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1516] @ 322170 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321916 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 32197e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -313385,15 +313382,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321916 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 321916 │ │ │ │ ldr.w r2, [pc, #1288] @ 32217c │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -313597,15 +313594,15 @@ │ │ │ │ b.n 321916 │ │ │ │ ldr r0, [pc, #708] @ (322188 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321df0 │ │ │ │ b.n 321e02 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -313616,15 +313613,15 @@ │ │ │ │ ldr r0, [pc, #668] @ (32218c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321eba │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -313650,15 +313647,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #576] @ (322194 ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321eba │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -313678,15 +313675,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 321e36 │ │ │ │ ldr r0, [pc, #504] @ (32219c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321e36 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321e36 │ │ │ │ ldr r3, [pc, #480] @ (3221a0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -313711,23 +313708,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 321cb0 │ │ │ │ ldr r0, [pc, #424] @ (3221a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 321cb0 │ │ │ │ ldr r0, [pc, #412] @ (3221a8 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -313802,112 +313799,112 @@ │ │ │ │ b.n 321f34 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #192] @ (3221bc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321e2c │ │ │ │ ldr r0, [pc, #180] @ (3221c0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321e22 │ │ │ │ ... │ │ │ │ str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ bxns sl │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r7} │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ sbcs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #736] @ (322468 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r2!, {r1, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrsb r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #60] @ (322204 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 321e0c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 321d54 │ │ │ │ ldr r2, [pc, #40] @ (322208 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -313915,25 +313912,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 321d54 │ │ │ │ ldr r0, [pc, #28] @ (32220c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 321d54 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - stmia r5!, {r4, r6} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3223c0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -314071,39 +314068,39 @@ │ │ │ │ b.n 322366 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 3217bc │ │ │ │ b.n 32234c │ │ │ │ ldr r0, [pc, #40] @ (3223d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 322366 │ │ │ │ ldr r0, [pc, #36] @ (3223dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 322366 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3217bc │ │ │ │ nop │ │ │ │ @@ -314205,15 +314202,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 322486 │ │ │ │ ldr r0, [pc, #484] @ (3226fc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 322486 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 3224e4 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -314255,15 +314252,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 322500 │ │ │ │ ldr r0, [pc, #384] @ (322708 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 322500 │ │ │ │ b.n 322486 │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -314335,38 +314332,38 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 322500 │ │ │ │ ldr r0, [pc, #188] @ (322710 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 322596 │ │ │ │ ldr r0, [pc, #172] @ (322714 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 322596 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 322572 │ │ │ │ ldr r0, [pc, #144] @ (322718 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 322600 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 322484 │ │ │ │ ldr r3, [pc, #112] @ (32271c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -314379,15 +314376,15 @@ │ │ │ │ beq.w 32255c │ │ │ │ ldr r0, [pc, #96] @ (322720 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 3224e4 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3224ec │ │ │ │ strh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -314399,33 +314396,33 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #640] @ (32297c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -314498,15 +314495,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 322780 │ │ │ │ ldr r3, [pc, #44] @ (32282c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (322830 ) │ │ │ │ ldr r1, [pc, #44] @ (322834 ) │ │ │ │ add r3, pc │ │ │ │ @@ -314520,21 +314517,21 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 3228a6 │ │ │ │ + pop {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -314605,17 +314602,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003228fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -314654,15 +314651,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 32295a │ │ │ │ ldr r0, [pc, #152] @ (322a0c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5c1b88 │ │ │ │ + bl 5c1ba8 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 3229ea │ │ │ │ ldr.w r9, [pc, #140] @ 322a10 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -314707,19 +314704,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bgt.n 322972 │ │ │ │ @ instruction: 0xffff3fd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r4, 322a50 │ │ │ │ + rev r4, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00322a20 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -314733,15 +314730,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 327df8 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 327df8 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 322a3a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 252fec │ │ │ │ nop │ │ │ │ @@ -314796,26 +314793,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 322a8e │ │ │ │ ldr r0, [pc, #28] @ (322b14 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 322a8e │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #25] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #800] @ (322e30 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 322fc8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -314871,15 +314868,15 @@ │ │ │ │ bpl.n 322b92 │ │ │ │ ldr.w r0, [pc, #1056] @ 322fd4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r2, [pc, #1040] @ 322fd8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314898,15 +314895,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 322b92 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 322b7a │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -314994,15 +314991,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 322b4e │ │ │ │ ldr r0, [pc, #768] @ (322ff4 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 322b4e │ │ │ │ mov r0, r8 │ │ │ │ bl 322a70 │ │ │ │ b.n 322cd2 │ │ │ │ ldr r3, [pc, #744] @ (322ff8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -315131,15 +315128,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #332] @ (322fd0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (323000 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315150,22 +315147,22 @@ │ │ │ │ bpl.n 322e5e │ │ │ │ ldr r0, [pc, #360] @ (323004 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 322e5e │ │ │ │ ldr r0, [pc, #344] @ (323008 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 322b8a │ │ │ │ ldr r3, [pc, #332] @ (32300c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322b92 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -315175,29 +315172,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (323010 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 322b92 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 322e10 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 320848 │ │ │ │ b.n 322e10 │ │ │ │ ldr r0, [pc, #276] @ (323014 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 322f62 │ │ │ │ add r3, pc, #8 @ (adr r3, 322f20 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -315235,15 +315232,15 @@ │ │ │ │ bpl.n 322f96 │ │ │ │ ldr r0, [pc, #148] @ (32301c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322b92 │ │ │ │ ldr r3, [pc, #128] @ (323020 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315254,63 +315251,63 @@ │ │ │ │ bpl.w 322b92 │ │ │ │ ldr r0, [pc, #108] @ (323024 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 322bd4 │ │ │ │ ldrb r4, [r4, #22] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r0!, {r2, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - it │ │ │ │ - lsl r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r4, r5} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itee mi │ │ │ │ - lslmi r2, r0, #1 │ │ │ │ - subpl r1, #246 @ 0xf6 │ │ │ │ - lslpl r5, r3, #1 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + itte hi │ │ │ │ + lslhi r2, r0, #1 │ │ │ │ + subhi r1, #246 @ 0xf6 │ │ │ │ + lslls r5, r3, #1 │ │ │ │ + bkpt 0x0014 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0004 │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -315365,15 +315362,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3230c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ subs r2, #250 @ 0xfa │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315384,27 +315381,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (3231d8 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #224] @ (3231dc ) │ │ │ │ ldr r1, [pc, #228] @ (3231e0 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 3228fc │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -315465,27 +315462,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (3231e8 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r0, 323226 │ │ │ │ + cbz r0, 323234 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #144] @ (323270 ) │ │ │ │ + ldr r4, [pc, #368] @ (323350 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp sl, lr │ │ │ │ + mov r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr??.w r0, [r4, #65] @ 0x41 │ │ │ │ + @ instruction: 0xfa2c0041 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (323280 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #132] @ (323284 ) │ │ │ │ @@ -315493,27 +315490,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (323288 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (32328c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (323290 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (323294 ) │ │ │ │ ldr r0, [pc, #92] @ (323298 ) │ │ │ │ ldr r3, [pc, #96] @ (32329c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -315524,34 +315521,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - sxth r4, r5 │ │ │ │ + sxtb r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #104] @ (3232f0 ) │ │ │ │ + ldr r3, [pc, #328] @ (3233d0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add sl, sp │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stc 0, cr0, [sl, #-260]! @ 0xfffffefc │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + stcl 0, cr0, [r2, #-260]! @ 0xfffffefc │ │ │ │ + str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ subs r1, #106 @ 0x6a │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -315593,25 +315590,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (32332c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (323330 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 322a70 │ │ │ │ nop │ │ │ │ - cbz r6, 323334 │ │ │ │ + cbz r6, 323342 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 323374 │ │ │ │ @@ -315619,27 +315616,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (32337c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f2ec │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 322a20 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + cbz r2, 32337e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - it │ │ │ │ - lsl r2, r0, #1 │ │ │ │ - stmia r0!, {r4} │ │ │ │ + stmia r0!, {r4, r5} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (3233f0 ) │ │ │ │ @@ -315647,58 +315644,58 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #96] @ (3233f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #84] @ (3233fc ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5c1a48 │ │ │ │ + bl 5c1a68 │ │ │ │ ldr r2, [pc, #68] @ (323400 ) │ │ │ │ ldr r1, [pc, #68] @ (323404 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 322878 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itee ge │ │ │ │ - lslge r2, r0, #1 │ │ │ │ - itte gt @ unpredictable │ │ │ │ - lslgt r2, r0, #1 │ │ │ │ - mcr2gt 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - ldrle r1, [pc, #400] @ (323594 ) │ │ │ │ + itte al │ │ │ │ + lslal r2, r0, #1 │ │ │ │ + ittt @ unpredictable │ │ │ │ + lsl r2, r0, #1 │ │ │ │ + mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ + ldr r1, [pc, #624] @ (323674 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - orrs r2, r6 │ │ │ │ + muls r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (323410 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ subs r0, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315706,36 +315703,36 @@ │ │ │ │ ldr r2, [pc, #56] @ (323464 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (323468 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 32344c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 456874 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + sub sp, #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itt pl │ │ │ │ - lslpl r2, r0, #1 │ │ │ │ - itee vc @ unpredictable │ │ │ │ - lslvc r2, r0, #1 │ │ │ │ - pushvs {r4, r5, lr} │ │ │ │ - movvs.w ip, #4096 @ 0x1000 │ │ │ │ + ite ls │ │ │ │ + lslls r2, r0, #1 │ │ │ │ + itet ge @ unpredictable │ │ │ │ + lslge r2, r0, #1 │ │ │ │ + pushlt {r4, r5, lr} │ │ │ │ + movge.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 3234f0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #112] @ (3234f4 ) │ │ │ │ mov r5, r0 │ │ │ │ add ip, pc │ │ │ │ @@ -315780,16 +315777,16 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r2, #17] │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - nop │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + it cc │ │ │ │ + lslcc r2, r0, #1 │ │ │ │ strb r0, [r2, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 323550 │ │ │ │ @@ -315798,15 +315795,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (323558 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #44] @ (32355c ) │ │ │ │ ldr r3, [pc, #44] @ (323560 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -315814,19 +315811,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #8] @ (323560 ) │ │ │ │ + ldr r0, [pc, #232] @ (323640 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - eor.w r0, r0, r2, lsl #1 │ │ │ │ + @ instruction: 0xeab80042 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00323564 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -315835,29 +315832,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (3235a8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bkpt 0x0028 │ │ │ │ + bkpt 0x0060 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003235ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315868,56 +315865,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 323616 │ │ │ │ ldr r0, [pc, #84] @ (323620 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #76] @ (323624 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 613b1c │ │ │ │ + bl 613b3c │ │ │ │ ldr r3, [pc, #64] @ (323628 ) │ │ │ │ ldr r1, [pc, #64] @ (32362c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2f1084 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (323630 ) │ │ │ │ add r0, pc │ │ │ │ b.n 3235ce │ │ │ │ strb r6, [r2, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 32355c │ │ │ │ + bls.n 3235cc │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #8] │ │ │ │ + strh r2, [r2, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00323634 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 323664 │ │ │ │ @@ -315952,15 +315949,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (323694 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ adds r5, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 329c98 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -315972,25 +315969,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (323708 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #68] @ (32370c ) │ │ │ │ ldr r1, [pc, #68] @ (323710 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #52] @ (323714 ) │ │ │ │ ldr r2, [pc, #56] @ (323718 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (32371c ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (323720 ) │ │ │ │ @@ -315998,29 +315995,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ - add r5, sp, #880 @ 0x370 │ │ │ │ + b.w 5bf4b4 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r2, sp │ │ │ │ + mov sl, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ands r2, r7 │ │ │ │ + eors r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #176] @ (3237d4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -316146,22 +316143,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a450 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6145c0 │ │ │ │ + b.w 6145e0 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -316175,15 +316172,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6148a4 │ │ │ │ + bl 6148c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -316222,25 +316219,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 323964 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 323964 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 718914 │ │ │ │ + bl 71894c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 252fec │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 323950 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 724c44 │ │ │ │ + bl 724c7c │ │ │ │ b.n 323902 │ │ │ │ ldr r3, [pc, #36] @ (323978 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (32397c ) │ │ │ │ ldr r0, [pc, #36] @ (323980 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -316251,25 +316248,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (323988 ) │ │ │ │ ldr r0, [pc, #32] @ (32398c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ + add r3, sp, #600 @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - revsh r0, r7 │ │ │ │ + cbnz r0, 3239cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 3239c4 │ │ │ │ + cbnz r6, 3239d2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r2, 3239d4 │ │ │ │ + cbnz r2, 3239e2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 3239dc │ │ │ │ + cbnz r6, 3239ea │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00323990 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316317,15 +316314,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3239d6 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (323a54 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3239d6 │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 3239be │ │ │ │ mov r2, lr │ │ │ │ b.n 3239c4 │ │ │ │ @@ -316334,15 +316331,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0034 │ │ │ │ + revsh r4, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 323a9e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316353,15 +316350,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 615284 │ │ │ │ + bl 6152a4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -316394,15 +316391,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ ldr r1, [pc, #76] @ (323b4c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 4a4510 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -316421,29 +316418,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 323ad2 │ │ │ │ ldr r0, [pc, #32] @ (323b58 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 323ad2 │ │ │ │ nop │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 323b9a │ │ │ │ + rev r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbz r1, 323b64 │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 323b72 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -316457,22 +316454,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (323ba4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (323ba8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ nop │ │ │ │ - cbnz r0, 323be4 │ │ │ │ + rev r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316553,17 +316550,17 @@ │ │ │ │ strh r4, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ ldr r2, [pc, #224] @ (323d50 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #664 @ 0x298 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 323c94 │ │ │ │ + cbnz r0, 323ca2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00323c78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316657,15 +316654,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 323ca8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (323d98 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 323ca8 │ │ │ │ nop │ │ │ │ ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #2 │ │ │ │ @@ -316679,15 +316676,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316720,15 +316717,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 323e3c │ │ │ │ cmp r0, #1 │ │ │ │ @@ -316764,19 +316761,19 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r6, pc, #344 @ (adr r6, 323fd8 ) │ │ │ │ + add r6, pc, #568 @ (adr r6, 3240b8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb628 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb7a0 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (323fa0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -316786,15 +316783,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 323f7c │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 323ebc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 614860 │ │ │ │ + bl 614880 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 323ed0 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -316866,28 +316863,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 323ea8 │ │ │ │ ldr r0, [pc, #32] @ (323fb4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 323ea8 │ │ │ │ nop │ │ │ │ ldr r2, [r7, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb68c │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -316935,17 +316932,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 324156 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 324120 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 32412e │ │ │ │ @@ -316966,49 +316963,49 @@ │ │ │ │ beq.n 324068 │ │ │ │ vldr d7, [pc, #260] @ 324190 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 32415e │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 32415e │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (3241a0 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6148fc │ │ │ │ + bl 61491c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (3241a4 ) │ │ │ │ ldr r3, [pc, #156] @ (32419c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -317018,17 +317015,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3240fc │ │ │ │ ldr r2, [pc, #108] @ (3241a8 ) │ │ │ │ @@ -317042,17 +317039,17 @@ │ │ │ │ bne.n 324188 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4a44c8 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 32404e │ │ │ │ b.n 32412c │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r1, #5 │ │ │ │ - bl 60e72c │ │ │ │ + bl 60e74c │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 32412e │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -317084,41 +317081,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 61459c │ │ │ │ + bl 6145bc │ │ │ │ ldr r0, [pc, #100] @ (324240 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 6163f0 │ │ │ │ + bl 616410 │ │ │ │ ldr r3, [pc, #88] @ (324244 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (324248 ) │ │ │ │ ldr r1, [pc, #92] @ (32424c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #72] @ (324250 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (324254 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 32400c │ │ │ │ @@ -317128,21 +317125,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #800 @ (adr r2, 324568 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 324248 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #100 @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 162256 │ │ │ │ │ │ │ │ 00324258 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (324294 ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -317173,15 +317170,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -317195,15 +317192,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -317221,15 +317218,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ │ │ │ │ 0032433c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -317319,15 +317316,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324376 │ │ │ │ ldr r0, [pc, #60] @ (324460 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 324376 │ │ │ │ blx 2550f0 │ │ │ │ str r4, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @@ -317336,20 +317333,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 6b2456 │ │ │ │ + bl 6b2456 │ │ │ │ adds r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r0, r4 │ │ │ │ + sxtb r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00324464 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -317435,35 +317432,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324494 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (324570 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 324494 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 5a4566 │ │ │ │ + bl 5a4566 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 32458a │ │ │ │ + cbz r0, 324598 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (324610 ) │ │ │ │ @@ -317476,15 +317473,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -317505,15 +317502,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 3245d0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ str r6, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -317613,15 +317610,15 @@ │ │ │ │ bpl.n 32464c │ │ │ │ ldr r0, [pc, #96] @ (324760 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32464c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -317649,15 +317646,15 @@ │ │ │ │ bl 3e4752 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add sp, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00324764 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -317721,15 +317718,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (32490c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3247bc │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 324886 │ │ │ │ cbz r3, 324826 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -317799,15 +317796,15 @@ │ │ │ │ cbz r3, 3248d2 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 3248d6 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3247b4 │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3248ca │ │ │ │ mov r3, r1 │ │ │ │ b.n 3248d6 │ │ │ │ @@ -317818,15 +317815,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -317907,15 +317904,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -317958,15 +317955,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 324a68 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -318129,15 +318126,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 324d84 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 324d20 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -318151,35 +318148,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #240] @ (324dc4 ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 614814 │ │ │ │ + bl 614834 │ │ │ │ ldr r2, [pc, #212] @ (324dc8 ) │ │ │ │ ldr r3, [pc, #192] @ (324db8 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -318209,31 +318206,31 @@ │ │ │ │ cbz r3, 324d48 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 324d78 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [pc, #116] @ (324dd0 ) │ │ │ │ ldr r3, [pc, #92] @ (324db8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 324db0 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 60e72c │ │ │ │ + b.w 60e74c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 324d50 │ │ │ │ ldr r3, [pc, #76] @ (324dd4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324c60 │ │ │ │ ldr r3, [pc, #68] @ (324dd8 ) │ │ │ │ @@ -318242,15 +318239,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 324c60 │ │ │ │ ldr r0, [pc, #56] @ (324ddc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 324c60 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r6, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, r2] │ │ │ │ @@ -318264,15 +318261,15 @@ │ │ │ │ bl 50dce │ │ │ │ ldrh r4, [r7, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00324de0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -318405,15 +318402,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 64af62 │ │ │ │ + bl 64af62 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -318489,24 +318486,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 58d076 │ │ │ │ + bl 58d076 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 325092 │ │ │ │ @@ -318722,15 +318719,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 325164 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318961,15 +318958,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 253b80 │ │ │ │ b.n 32542c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 32547e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -319052,15 +319049,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 61527c │ │ │ │ + bl 61529c │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -319310,15 +319307,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 325908 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -319693,15 +319690,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 325b10 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 325b10 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 325d20 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 325c24 │ │ │ │ @@ -319741,18 +319738,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 325eb6 │ │ │ │ b.n 325baa │ │ │ │ b.n 325d92 │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vqshrun.s64 d24, q14, #1 │ │ │ │ + vqrshrun.s64 d24, q10, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 3259fa │ │ │ │ - vqshl.u32 q12, q13, #31 │ │ │ │ + vqshl.u64 d24, d18, #63 @ 0x3f │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 32574e │ │ │ │ Address 0x325ee2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00325ee4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -319785,22 +319782,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -319922,15 +319919,15 @@ │ │ │ │ blx 252cb8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 6161a4 │ │ │ │ + bl 6161c4 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (326140 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -319944,15 +319941,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 32610a │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -319965,15 +319962,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6145e0 │ │ │ │ + b.w 614600 │ │ │ │ nop │ │ │ │ bhi.n 326162 │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -320012,15 +320009,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3262fc │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 32625e │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -320035,23 +320032,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (326338 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -320091,28 +320088,28 @@ │ │ │ │ cbz r3, 326286 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3262f0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [pc, #172] @ (326344 ) │ │ │ │ ldr r3, [pc, #144] @ (32632c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 326324 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 60e72c │ │ │ │ + b.w 60e74c │ │ │ │ ldr r3, [pc, #144] @ (326348 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -320130,15 +320127,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 326324 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 32628e │ │ │ │ ldr r2, [pc, #80] @ (326350 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3261aa │ │ │ │ ldr r2, [pc, #72] @ (326354 ) │ │ │ │ @@ -320147,15 +320144,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3261aa │ │ │ │ ldr r0, [pc, #64] @ (326358 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3261aa │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bxns pc │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bxns lr │ │ │ │ @@ -320172,15 +320169,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vrsubhn.i d20, , q0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [pc, #720] @ (326624 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 326374 │ │ │ │ @@ -320360,15 +320357,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32656e │ │ │ │ ldr r3, [pc, #132] @ (3265dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3265a0 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 614e10 │ │ │ │ + bl 614e30 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 3265be │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -320385,30 +320382,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 326538 │ │ │ │ ldr r0, [pc, #84] @ (3265e8 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 326538 │ │ │ │ ldr r3, [pc, #72] @ (3265ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32655c │ │ │ │ ldr r3, [pc, #56] @ (3265e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32655c │ │ │ │ ldr r0, [pc, #56] @ (3265f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32655c │ │ │ │ ldr r3, [pc, #52] @ (3265f4 ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (3265f8 ) │ │ │ │ ldr r0, [pc, #52] @ (3265fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -320420,25 +320417,25 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #48] @ (326614 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ + str r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (32664c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -320524,15 +320521,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 3266e4 │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 3266e4 │ │ │ │ blt.n 326702 │ │ │ │ Address 0x32672e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00326730 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -320650,15 +320647,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ bge.n 3268e2 │ │ │ │ Address 0x326876 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00326878 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -320667,25 +320664,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6150a8 │ │ │ │ + bl 6150c8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 3268ce │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 3268f8 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 615110 │ │ │ │ + bl 615130 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -320704,17 +320701,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (326974 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 326958 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 326960 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -320733,45 +320730,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 3268a8 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 3268a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3267f0 │ │ │ │ b.n 3268a8 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 329508 │ │ │ │ b.n 3268a8 │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #15] │ │ │ │ + ldrb r6, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r5, #26] │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r3, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ bls.n 3269da │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 3269e2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 3269a8 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 3269be │ │ │ │ @@ -320785,15 +320782,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 326878 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 326996 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320823,26 +320820,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #40] @ (326a8c ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 614944 │ │ │ │ + bl 614964 │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -320967,29 +320964,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 615284 │ │ │ │ + bl 6152a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 326b3a │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 326b10 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 326b3a │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 615284 │ │ │ │ + bl 6152a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 326a00 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -321068,17 +321065,17 @@ │ │ │ │ cbz r1, 326cda │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 326878 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 326d66 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -321116,15 +321113,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 326d66 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -321144,21 +321141,21 @@ │ │ │ │ beq.n 326d38 │ │ │ │ blx r3 │ │ │ │ b.n 326d38 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -321296,15 +321293,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 3270fe │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 327098 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -321407,38 +321404,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 327170 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3267f0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ b.n 327000 │ │ │ │ mov r0, r4 │ │ │ │ bl 3267f0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [pc, #300] @ (3271d4 ) │ │ │ │ ldr r3, [pc, #252] @ (3271a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 327170 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 60e72c │ │ │ │ + b.w 60e74c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 326ff8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 326ece │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (3271d8 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -321471,15 +321468,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (3271e8 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 326f44 │ │ │ │ ldr r2, [pc, #144] @ (3271dc ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 326f44 │ │ │ │ @@ -321518,15 +321515,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #232 @ 0xe8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #210 @ 0xd2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 3271ba │ │ │ │ vqshrn.u64 d19, q3, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r0, #212 @ 0xd4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -321536,31 +321533,31 @@ │ │ │ │ subs r0, #46 @ 0x2e │ │ │ │ lsls r3, r5, #1 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, pc, #536 @ (adr r0, 327408 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r1, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r4, #12] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -321570,17 +321567,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 327236 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 326878 │ │ │ │ cbnz r0, 32728e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 324b84 │ │ │ │ @@ -321609,15 +321606,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 003272b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -321673,22 +321670,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #100] @ (3273dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 3272b4 │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -321757,15 +321754,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (32751c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 3274a4 │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -321831,19 +321828,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ blx 2550f0 │ │ │ │ adds r4, #138 @ 0x8a │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -321910,22 +321907,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #100] @ (327680 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 3272b4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322059,30 +322056,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 3276f0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r1, [pc, #92] @ (3277f8 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3276be │ │ │ │ ldr r1, [pc, #84] @ (3277fc ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 3276be │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (327800 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3276be │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 327722 │ │ │ │ ldr r3, [pc, #56] @ (327804 ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (327808 ) │ │ │ │ @@ -322100,21 +322097,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #76] @ 0x4c │ │ │ │ + ldr r6, [r3, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00327810 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322163,15 +322160,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 327688 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -322236,29 +322233,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (3279cc ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 32784c │ │ │ │ nop │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #816] @ (327cf4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r2, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003279d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -322268,15 +322265,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 327a00 │ │ │ │ ldr r2, [pc, #124] @ (327a6c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 327a42 │ │ │ │ - bl 614860 │ │ │ │ + bl 614880 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 323e88 │ │ │ │ @@ -322305,28 +322302,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (327a74 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3279f4 │ │ │ │ ldr r0, [pc, #32] @ (327a78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 3279f4 │ │ │ │ nop │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #30] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00327a7c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -322345,15 +322342,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 614778 │ │ │ │ + bl 614798 │ │ │ │ ldrb.w r3, [r5, #210] @ 0xd2 │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -322370,47 +322367,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #200] @ 0xc8 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 327bcc │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 327c30 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 615204 │ │ │ │ + bl 615224 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 327c52 │ │ │ │ ldr r1, [pc, #344] @ (327c7c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 613f9c │ │ │ │ + bl 613fbc │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 327be2 │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 703ba8 │ │ │ │ + bl 703be0 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 327b9c │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 703ba8 │ │ │ │ + bl 703be0 │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cbz r2, 327bc4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 703ba8 │ │ │ │ + bl 703be0 │ │ │ │ mov r0, r4 │ │ │ │ bl 323e88 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 614298 │ │ │ │ + bl 6142b8 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (327c80 ) │ │ │ │ ldr r3, [pc, #252] @ (327c78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -322435,22 +322432,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 327b5c │ │ │ │ - bl 70395c │ │ │ │ + bl 703994 │ │ │ │ mov r2, r0 │ │ │ │ b.n 327b5c │ │ │ │ ldr r1, [pc, #184] @ (327c88 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 613f9c │ │ │ │ + bl 613fbc │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 327b3c │ │ │ │ ldr r3, [pc, #168] @ (327c8c ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -322483,57 +322480,57 @@ │ │ │ │ ldr r1, [pc, #104] @ (327ca0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 327b76 │ │ │ │ ldr r3, [pc, #80] @ (327ca4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (327ca8 ) │ │ │ │ ldr r1, [pc, #80] @ (327cac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 327c4c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #70 @ 0x46 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r6, #92 @ 0x5c │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r6, #27] │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf0c0005c │ │ │ │ - ldrb r0, [r1, #26] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r4, #25] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r7, #23] │ │ │ │ + ldrb r4, [r6, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + ldrb r0, [r5, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00327cb0 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 327cee │ │ │ │ @@ -322587,37 +322584,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 7188b0 │ │ │ │ + bl 7188e8 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 254cbc │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 6161a4 │ │ │ │ + bl 6161c4 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 254cbc │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #84] @ (327dd0 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 323e88 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -322648,51 +322645,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ │ │ │ │ 00327df8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 327e1c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 718914 │ │ │ │ + bl 71894c │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 718914 │ │ │ │ + b.w 71894c │ │ │ │ nop │ │ │ │ │ │ │ │ 00327e34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 327e5c │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 5edcf4 │ │ │ │ + bl 5edd14 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 327e4a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -322842,17 +322839,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 327dd8 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 328080 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 326778 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -322885,17 +322882,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 327f78 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ b.n 32801e │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 327e68 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -322912,28 +322909,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 327f88 │ │ │ │ ldr r0, [pc, #40] @ (3280ec ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 327f88 │ │ │ │ cmp r1, #218 @ 0xda │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r0, [r2, #104] @ 0x68 │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r1, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -322978,15 +322975,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 678aa4 │ │ │ │ + bl 678adc │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -323061,26 +323058,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32822c │ │ │ │ ldr r0, [pc, #32] @ (32829c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32822c │ │ │ │ movs r6, #186 @ 0xba │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -323143,15 +323140,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 327dd8 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 328332 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 678c20 │ │ │ │ + bl 678c58 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 328332 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -323160,15 +323157,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 32834c │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328366 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -323202,45 +323199,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 328498 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3286da │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32861a │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 3285be │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 328576 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r1, #1 │ │ │ │ - bl 60e72c │ │ │ │ + bl 60e74c │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 328204 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 327e68 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323325,21 +323322,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 678f10 │ │ │ │ + bl 678f48 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 32846c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 32845c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 328460 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -323348,15 +323345,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 678f10 │ │ │ │ + bl 678f48 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 3285a2 │ │ │ │ b.n 328478 │ │ │ │ ldr r3, [pc, #568] @ (328824 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323368,30 +323365,30 @@ │ │ │ │ bpl.w 3283fa │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (32882c ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3283fa │ │ │ │ ldr r3, [pc, #532] @ (328830 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32843a │ │ │ │ ldr r3, [pc, #508] @ (328828 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32843a │ │ │ │ ldr r0, [pc, #508] @ (328834 ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32843a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 328790 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -323417,15 +323414,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 328570 │ │ │ │ ldr r0, [pc, #416] @ (32883c ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 328570 │ │ │ │ ldr r3, [pc, #400] @ (328840 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328530 │ │ │ │ @@ -323434,15 +323431,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 328530 │ │ │ │ ldr r0, [pc, #376] @ (328844 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 328530 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 32877c │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -323457,21 +323454,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3287bc │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (328848 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -323491,17 +323488,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r1, #1 │ │ │ │ - bl 60e72c │ │ │ │ + bl 60e74c │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 328460 │ │ │ │ ldr r3, [pc, #184] @ (32884c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323511,29 +323508,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32864a │ │ │ │ ldr r0, [pc, #160] @ (328850 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32864a │ │ │ │ ldr r3, [pc, #148] @ (328854 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328718 │ │ │ │ ldr r3, [pc, #92] @ (328828 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 328718 │ │ │ │ ldr r0, [pc, #128] @ (328858 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 328718 │ │ │ │ ldr r3, [pc, #124] @ (32885c ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (328860 ) │ │ │ │ ldr r0, [pc, #124] @ (328864 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -323560,49 +323557,49 @@ │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + ldrb r2, [r0, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #0] │ │ │ │ + ldrb r4, [r0, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #0] │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #25] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r3, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, #28] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r0, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r3, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 3289c0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -323632,21 +323629,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #216] @ (3289c8 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -323699,15 +323696,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (3289d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (3289dc ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328906 │ │ │ │ b.n 3288a4 │ │ │ │ ldr r3, [pc, #72] @ (3289e0 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (3289e4 ) │ │ │ │ @@ -323731,30 +323728,30 @@ │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bl 11a9ca │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8dc0043 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldmdb r4, {r0, r1, r6} │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r5, r4] │ │ │ │ + ldrb r6, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r1, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r7, #24] │ │ │ │ + strb r0, [r6, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r2, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r4, #24] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -323904,36 +323901,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 328bf4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #40] @ (328c08 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3272b4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3283bc │ │ │ │ - bl 62ac0a │ │ │ │ + bl 62ac0a │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -324196,15 +324193,15 @@ │ │ │ │ b.n 328ed2 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 328204 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 328f32 │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 328f3e │ │ │ │ mov r1, r5 │ │ │ │ @@ -324285,15 +324282,15 @@ │ │ │ │ strb r5, [r3, #10] │ │ │ │ strh r0, [r3, #12] │ │ │ │ b.n 329012 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 64eea0 │ │ │ │ + b.w 64eec4 │ │ │ │ movs r1, #3 │ │ │ │ strb r1, [r3, #10] │ │ │ │ ldrsb.w r1, [r3, #11] │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ strh r0, [r3, #6] │ │ │ │ strh r0, [r3, #12] │ │ │ │ ldrb r5, [r3, #7] │ │ │ │ @@ -324543,21 +324540,21 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 329108 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r4, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldr r4, [r2, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00e4 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - push {lr} │ │ │ │ + itt ne │ │ │ │ + lslne r4, r0, #1 │ │ │ │ + pushne {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ strb r2, [r1, #0] │ │ │ │ str.w r3, [r1, #13] │ │ │ │ @@ -324590,17 +324587,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3293aa │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 329374 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 32939c │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -324608,17 +324605,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3283bc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -324640,26 +324637,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329332 │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (3293e4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 329332 │ │ │ │ asrs r4, r6, #22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -324677,21 +324674,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 32945e │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #40] @ (329474 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -324726,21 +324723,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 3294ee │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #40] @ (329504 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -324801,26 +324798,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32952a │ │ │ │ ldr r0, [pc, #32] @ (3295a4 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32952a │ │ │ │ asrs r4, r1, #15 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003295a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -324864,15 +324861,15 @@ │ │ │ │ bne.n 3295f8 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 3295f8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3295f8 │ │ │ │ ldr r2, [pc, #356] @ (329798 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 32964e │ │ │ │ @@ -324900,15 +324897,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 327dd8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6787b4 │ │ │ │ + bl 6787ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32960a │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32960a │ │ │ │ cmp r2, #1 │ │ │ │ @@ -324952,27 +324949,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3295d4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 723774 │ │ │ │ + bl 7237ac │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 329768 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 252b54 │ │ │ │ b.n 3295d4 │ │ │ │ ldr r0, [pc, #132] @ (3297a8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3296f2 │ │ │ │ b.n 3295d4 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -324989,15 +324986,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 329666 │ │ │ │ ldr r0, [pc, #80] @ (3297b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 329666 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329716 │ │ │ │ ldr r3, [pc, #44] @ (3297a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -325005,15 +325002,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329716 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (3297b4 ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 329716 │ │ │ │ asrs r0, r3, #12 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ b.n 329974 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -325021,21 +325018,21 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003297b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -325053,20 +325050,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (329810 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ b.n 3295bc │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -325078,22 +325075,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 3298a2 │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 3298da │ │ │ │ @@ -325105,15 +325102,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (329958 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325149,15 +325146,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325169,56 +325166,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (329970 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 32988e │ │ │ │ ldr r3, [pc, #72] @ (329974 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (329978 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (32997c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 32988e │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #928] @ (329cf0 ) │ │ │ │ + ldr r7, [pc, #128] @ (3299d0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #216] @ (329a38 ) │ │ │ │ + ldr r6, [pc, #440] @ (329b18 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #8] @ (329974 ) │ │ │ │ + ldr r6, [pc, #232] @ (329a54 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r3, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #912] @ (329d08 ) │ │ │ │ + ldr r6, [pc, #112] @ (3299e8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r2, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (3299d8 ) │ │ │ │ @@ -325230,37 +325227,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (3299e4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c5580 │ │ │ │ + bl 5c55a0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c5e20 │ │ │ │ + bl 5c5e40 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #120] @ 0x78 │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 329a40 │ │ │ │ + bne.n 329ab0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (329a4c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325269,25 +325266,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (329a54 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #68] @ (329a58 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (329a5c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #52] @ (329a60 ) │ │ │ │ ldr r2, [pc, #56] @ (329a64 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (329a68 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (329a6c ) │ │ │ │ @@ -325295,30 +325292,30 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #17 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ - ldr r5, [pc, #96] @ (329ab0 ) │ │ │ │ + b.w 5bf4b4 │ │ │ │ + ldr r5, [pc, #320] @ (329b90 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 32a090 │ │ │ │ + b.n 32a100 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 329a34 │ │ │ │ + ble.n 329aa4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r5, r6] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r1, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vld1.8 {d16[3]}, [r0], r8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -325329,28 +325326,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (329abc ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6f9c94 │ │ │ │ + b.w 6f9ccc │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #552] @ (329ce0 ) │ │ │ │ + ldr r4, [pc, #776] @ (329dc0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r1, r5] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 329b18 │ │ │ │ sub sp, #12 │ │ │ │ @@ -325358,15 +325355,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (329b20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #52] @ (329b24 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (329b28 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 329b2c │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -325374,24 +325371,24 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ - ldr r4, [pc, #248] @ (329c14 ) │ │ │ │ + b.w 5bf4b4 │ │ │ │ + ldr r4, [pc, #472] @ (329cf4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 329fa8 │ │ │ │ + b.n 32a018 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 329b48 │ │ │ │ + bgt.n 329bb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ vld4.16 {d0-d3}, [sl :128], r8 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ + ldr r6, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (329b98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325400,57 +325397,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (329ba0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #72] @ (329ba4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (329ba8 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (329bac ) │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #60] @ (329bb0 ) │ │ │ │ ldr r1, [pc, #60] @ (329bb4 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (329bb8 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ add.w r1, r1, #912 @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ - ldr r3, [pc, #832] @ (329edc ) │ │ │ │ + b.w 5bf4b4 │ │ │ │ + ldr r4, [pc, #32] @ (329bbc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 329f4c │ │ │ │ + b.n 329fbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blt.n 329af0 │ │ │ │ + blt.n 329b60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [lr, #104] @ 0x68 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 329c78 │ │ │ │ @@ -325467,23 +325464,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6f9c94 │ │ │ │ + bl 6f9ccc │ │ │ │ cbnz r0, 329c3e │ │ │ │ ldr r2, [pc, #112] @ (329c8c ) │ │ │ │ ldr r3, [pc, #96] @ (329c80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -325499,15 +325496,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 436fdc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 329c52 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 329c1a │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 329c4a │ │ │ │ cbz r3, 329c6c │ │ │ │ @@ -325518,29 +325515,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 329c4a │ │ │ │ ldr r2, [pc, #36] @ (329c94 ) │ │ │ │ add r2, pc │ │ │ │ b.n 329c62 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #264] @ (329d84 ) │ │ │ │ + ldr r3, [pc, #488] @ (329e64 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r2, r7, #19 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r2, [r2, r7] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r2, r7, #18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00329c98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -325609,33 +325606,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (329e88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 71b5c8 │ │ │ │ + bl 71b600 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6134c8 │ │ │ │ + bl 6134e8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 613df4 │ │ │ │ + bl 613e14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 329cbe │ │ │ │ ldr r3, [pc, #252] @ (329e8c ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (329e90 ) │ │ │ │ ldr r0, [pc, #252] @ (329e94 ) │ │ │ │ add r3, pc │ │ │ │ @@ -325684,15 +325681,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (329ea8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325703,15 +325700,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (329eb4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325726,55 +325723,55 @@ │ │ │ │ blx 2554cc │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 329dce │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 2554cc │ │ │ │ str.w r0, [r4, #184] @ 0xb8 │ │ │ │ b.n 329dc6 │ │ │ │ - ldr r1, [pc, #824] @ (32a1bc ) │ │ │ │ + ldr r2, [pc, #24] @ (329e9c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r5, #64] @ 0x40 │ │ │ │ + str r4, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + str r4, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #520] @ (32a098 ) │ │ │ │ + ldr r1, [pc, #744] @ (32a178 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r4, #48] @ 0x30 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r1, #16] │ │ │ │ + str r4, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r0, #56] @ 0x38 │ │ │ │ + str r0, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #72] @ (329eec ) │ │ │ │ + ldr r1, [pc, #296] @ (329fcc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #912] @ (32a240 ) │ │ │ │ + ldr r1, [pc, #112] @ (329f20 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, #48] @ 0x30 │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 329c98 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 329c98 │ │ │ │ ldr r0, [pc, #4] @ (329ed8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ b.n 32a000 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -325782,51 +325779,51 @@ │ │ │ │ ldr r2, [pc, #84] @ (329f44 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (329f48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #72] @ (329f4c ) │ │ │ │ ldr r3, [pc, #76] @ (329f50 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (329f54 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #64] @ (329f58 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #640] @ (32a1c4 ) │ │ │ │ + ldr r0, [pc, #864] @ (32a2a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 329f48 │ │ │ │ + bhi.n 329fb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r0, #-416] @ 0xfffffe60 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -325838,26 +325835,26 @@ │ │ │ │ ldr r1, [pc, #164] @ (32a01c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #144] @ (32a020 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #144] @ (32a024 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ @@ -325876,41 +325873,41 @@ │ │ │ │ ldr r2, [pc, #72] @ (32a028 ) │ │ │ │ ldr r1, [pc, #76] @ (32a02c ) │ │ │ │ movs r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #64] @ (32a030 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ strd r1, r1, [sp, #4] │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 4793d8 │ │ │ │ add.w r0, r5, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 327cb0 │ │ │ │ - ldr r0, [pc, #120] @ (32a090 ) │ │ │ │ + ldr r0, [pc, #344] @ (32a170 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, #36] @ 0x24 │ │ │ │ + str r4, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r7, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ svc 112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325920,24 +325917,24 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (32a074 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3279d0 │ │ │ │ - bx r8 │ │ │ │ + bx pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032a078 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -325956,47 +325953,47 @@ │ │ │ │ ldr r1, [pc, #164] @ (32a148 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #148] @ (32a14c ) │ │ │ │ mov r2, fp │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #144] @ 32a150 │ │ │ │ add r1, pc │ │ │ │ adds r4, #28 │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #136] @ (32a154 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add r8, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #128] @ (32a158 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r3, [pc, #120] @ (32a15c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 338d20 │ │ │ │ ldr r2, [pc, #104] @ (32a160 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 32a114 │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 3235ac │ │ │ │ @@ -326011,33 +326008,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r0, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov ip, lr │ │ │ │ + bxns r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 32a23c │ │ │ │ + bgt.n 32a0ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvs.n 32a1e4 │ │ │ │ + bvs.n 32a054 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r1, #32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ + str r0, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032a164 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -326087,15 +326084,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsls r4, r3, #29 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #0] │ │ │ │ + str r6, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -326106,15 +326103,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ adds r1, r2, r3 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32a226 │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ - b.w 614e10 │ │ │ │ + b.w 614e30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -326163,15 +326160,15 @@ │ │ │ │ add.w r8, r4, #792 @ 0x318 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #396] @ (32a450 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ addw r2, r0, #4095 @ 0xfff │ │ │ │ ands.w r2, r2, r0, asr #32 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ @@ -326249,17 +326246,17 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r3, #2992] @ 0xbb0 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 32a370 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ b.n 32a370 │ │ │ │ ldr.w r6, [r7, r9] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldrd r2, r3, [sp, #28] │ │ │ │ ldr.w r4, [r6, #1916] @ 0x77c │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r5, [pc, #132] @ (32a458 ) │ │ │ │ @@ -326274,17 +326271,17 @@ │ │ │ │ bl 43b384 │ │ │ │ mov r0, r4 │ │ │ │ bl 3267f0 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 32a370 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ b.n 32a370 │ │ │ │ ldr.w r6, [r7, r9] │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ ldrd r2, r3, [sp, #28] │ │ │ │ ldr.w r6, [r6, #1916] @ 0x77c │ │ │ │ strd r5, r1, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -326298,31 +326295,31 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 43b3b0 │ │ │ │ str r0, [r6, #24] │ │ │ │ b.n 32a356 │ │ │ │ blx 2550f0 │ │ │ │ lsls r2, r1, #26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bge.n 32a53c │ │ │ │ + bge.n 32a3ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 32a4d4 │ │ │ │ + bmi.n 32a544 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 2, pc, cr13, cr15, {7} │ │ │ │ negs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr11, cr15, {7} @ │ │ │ │ ldr r0, [pc, #4] @ (32a46c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ blt.n 32a53c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r1, #700] @ 0x2bc │ │ │ │ cmp r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -326345,27 +326342,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (32a508 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #76] @ (32a50c ) │ │ │ │ ldr r1, [pc, #76] @ (32a510 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #68] @ (32a514 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #60] @ (32a518 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -326374,19 +326371,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - orrs r4, r4 │ │ │ │ + muls r4, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 32a5ec │ │ │ │ + bhi.n 32a45c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 32a590 │ │ │ │ + bcs.n 32a600 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str.w r0, [r0, #104] @ 0x68 │ │ │ │ bge.n 32a4f8 │ │ │ │ @@ -326566,47 +326563,47 @@ │ │ │ │ lsr.w ip, ip, r1 │ │ │ │ cbz r2, 32a6f2 │ │ │ │ orr.w r3, r3, ip │ │ │ │ str.w r3, [r0, #3000] @ 0xbb8 │ │ │ │ cbz r1, 32a6fe │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r0, #3000] @ 0xbb8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32a6e8 │ │ │ │ ldr.w r0, [r0, #764] @ 0x2fc │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32a744 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (32a748 ) │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ ldr r1, [pc, #40] @ (32a74c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3279d0 │ │ │ │ nop │ │ │ │ - lsls r2, r6 │ │ │ │ + lsrs r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 32a7b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -326615,15 +326612,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (32a7c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e44f4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 327d00 │ │ │ │ @@ -326638,19 +326635,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - eors r2, r5 │ │ │ │ + lsls r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r3, r3] │ │ │ │ + ldrh r4, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r6, r3] │ │ │ │ + ldrh r6, [r5, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bhi.n 32a82c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -326662,36 +326659,36 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #240] @ 32a8e4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r8, [pc, #236] @ 32a8e8 │ │ │ │ ldr r2, [pc, #236] @ (32a8ec ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #236] @ (32a8f0 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ mov.w fp, #2 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ str.w fp, [sp] │ │ │ │ bl 323564 │ │ │ │ vldr d7, [pc, #140] @ 32a8d0 │ │ │ │ @@ -326719,15 +326716,15 @@ │ │ │ │ add r7, pc │ │ │ │ bl 2f1f4c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #108] @ (32a900 ) │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ bl 2e4388 │ │ │ │ ldr r1, [pc, #104] @ (32a904 ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -326735,54 +326732,54 @@ │ │ │ │ addw r3, r4, #2988 @ 0xbac │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (32a90c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + ands r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #272 @ 0x110 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #128 @ 0x80 │ │ │ │ + add r7, sp, #352 @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 32a924 │ │ │ │ + bpl.n 32a994 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r0, r1] │ │ │ │ + ldrh r0, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r3, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bvc.n 32a9f4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r4, r0] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mrc2 15, 1, pc, cr9, cr15, {7} │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldrh r0, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r8, [r0] │ │ │ │ sub sp, #72 @ 0x48 │ │ │ │ @@ -326822,15 +326819,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (32ab24 ) │ │ │ │ ldr r1, [pc, #416] @ (32ab28 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [pc, #400] @ (32ab2c ) │ │ │ │ addw r2, r0, #4095 @ 0xfff │ │ │ │ ands.w r2, r2, r0, asr #32 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ @@ -326890,17 +326887,17 @@ │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ bl 43b384 │ │ │ │ mov r0, r4 │ │ │ │ bl 3281c4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 326778 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -326908,17 +326905,17 @@ │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ str r1, [sp, #32] │ │ │ │ bl 43b384 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ bl 329508 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ b.n 32aa62 │ │ │ │ cmp r3, r1 │ │ │ │ mov.w r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ strb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -326955,19 +326952,19 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ bl 3281c4 │ │ │ │ mov.w r3, #0 │ │ │ │ strb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ b.n 32aa52 │ │ │ │ nop │ │ │ │ vmla.i32 q0, q4, d10[1] │ │ │ │ - bcc.n 32aa60 │ │ │ │ + bcc.n 32aad0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #76 @ 0x4c │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6} │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -326984,44 +326981,44 @@ │ │ │ │ beq.n 32aba2 │ │ │ │ ldr.w r3, [r1, #884] @ 0x374 │ │ │ │ cbz r3, 32ab92 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 32ab84 │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [r4, #16] │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32a234 │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [r4, #16] │ │ │ │ movs r3, #1 │ │ │ │ b.n 32ab76 │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32a910 │ │ │ │ │ │ │ │ 0032abcc : │ │ │ │ @@ -327068,15 +327065,15 @@ │ │ │ │ add ip, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r5, [r0, #2988] @ 0xbac │ │ │ │ ldr.w r6, [r0, #756] @ 0x2f4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 2e44f4 │ │ │ │ ldr r3, [pc, #52] @ (32ac88 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ @@ -327089,19 +327086,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 32ac5c │ │ │ │ + bne.n 32accc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl d2c8a │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -327222,25 +327219,25 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32ad82 │ │ │ │ ldr r0, [pc, #32] @ (32ade0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 32ad82 │ │ │ │ @ instruction: 0xfb70006a │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r4, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 32ae50 │ │ │ │ sub sp, #8 │ │ │ │ @@ -327275,25 +327272,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32ae18 │ │ │ │ ldr r0, [pc, #28] @ (32ae60 ) │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 32ae18 │ │ │ │ @ instruction: 0xfadc006a │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ (32aecc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -327329,29 +327326,29 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 32ae82 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #24] @ (32aedc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32ae82 │ │ │ │ @ instruction: 0xfa5e006a │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #672] @ (32b178 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + strb r6, [r5, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (32aee8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ bne.n 32ae40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov r1, r2 │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ cmp.w ip, #1 │ │ │ │ @@ -327427,17 +327424,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 32afda │ │ │ │ ldrb.w ip, [r3, #29] │ │ │ │ mov r1, r2 │ │ │ │ orr.w ip, ip, #4 │ │ │ │ strb.w ip, [r3, #29] │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ movs r2, #0 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ cbz r1, 32aff8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ movs r0, #0 │ │ │ │ @@ -327503,43 +327500,43 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #68] @ (32b0e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #52] @ (32b0ec ) │ │ │ │ ldr r1, [pc, #52] @ (32b0f0 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #40] @ (32b0f4 ) │ │ │ │ add.w r1, r5, #6656 @ 0x1a00 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, #8 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e43b8 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r4, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r3, r5, r6} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strd r1, r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -327593,15 +327590,15 @@ │ │ │ │ ldr r2, [pc, #376] @ (32b308 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r8, #652] @ 0x28c │ │ │ │ ldr r2, [pc, #356] @ (32b30c ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r1, [pc, #356] @ (32b310 ) │ │ │ │ add.w r6, r0, #424 @ 0x1a8 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -327610,15 +327607,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w sl, r8, #792 @ 0x318 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ bl 43b2cc │ │ │ │ mov r3, r4 │ │ │ │ str.w r3, [r8, #784] @ 0x310 │ │ │ │ @@ -327726,23 +327723,23 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf77e006a │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r0, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r6, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xf632006a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -327771,15 +327768,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #500] @ (32b560 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #700] @ 0x2bc │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -327946,19 +327943,19 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r6, #15335424 @ 0xea0000 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf3f6006a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ @@ -328001,15 +327998,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, r1 │ │ │ │ ldrb.w r1, [r2, #44] @ 0x2c │ │ │ │ str.w r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b.n 32b5a4 │ │ │ │ bl 255cf8 │ │ │ │ - adds r2, #36 @ 0x24 │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0032b5fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -328020,15 +328017,15 @@ │ │ │ │ ldr r1, [pc, #440] @ (32b7d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #420] @ (32b7d4 ) │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ add r5, pc │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 32b6c6 │ │ │ │ @@ -328163,32 +328160,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 394bc4 │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ addw r0, r4, #3716 @ 0xe84 │ │ │ │ bl 43c378 │ │ │ │ b.n 32b6d8 │ │ │ │ - adds r1, #240 @ 0xf0 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r6, #18 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subw r0, r8, #106 @ 0x6a │ │ │ │ adcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #672] @ (32ba80 ) │ │ │ │ + ldr r2, [pc, #896] @ (32bb60 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #432] @ (32b998 ) │ │ │ │ + ldr r2, [pc, #656] @ (32ba78 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #264] @ (32b8f4 ) │ │ │ │ + ldr r2, [pc, #488] @ (32b9d4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #64] @ (32b830 ) │ │ │ │ + ldr r2, [pc, #288] @ (32b910 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032b7f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -328268,27 +328265,27 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 32b818 │ │ │ │ ldr r0, [pc, #36] @ (32b8f0 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 32b818 │ │ │ │ bl 255cf8 │ │ │ │ nop │ │ │ │ @ instruction: 0xf0ce006a │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #616] @ (32bb5c ) │ │ │ │ + ldr r2, [pc, #840] @ (32bc3c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032b8f4 : │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ and.w r2, r1, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ and.w ip, r3, #1 │ │ │ │ @@ -328327,15 +328324,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add.w r6, r5, #48 @ 0x30 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ add r4, sp, #12 │ │ │ │ add.w r7, r7, #1768 @ 0x6e8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -328367,22 +328364,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r7, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmla.i16 d0, d4, d2[3] │ │ │ │ - ldr r1, [pc, #992] @ (32bdb8 ) │ │ │ │ + ldr r2, [pc, #192] @ (32ba98 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #24] @ (32b9f8 ) │ │ │ │ + ldr r2, [pc, #248] @ (32bad8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ vhadd.s q0, q4, q13 │ │ │ │ │ │ │ │ 0032b9e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328400,15 +328397,15 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w r1, [r0, #1916] @ 0x77c │ │ │ │ ldr.w r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #44] @ (32ba40 ) │ │ │ │ str.w r2, [r1, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 5c1bb8 │ │ │ │ + bl 5c1bd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #1924] @ 0x784 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str.w r5, [r3, #420] @ 0x1a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328419,15 +328416,15 @@ │ │ │ │ stmia r6!, {r3, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ bl cfa42 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (32ba50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ stmia r7!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -328437,37 +328434,37 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #516] @ (32bc78 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r5, #12 │ │ │ │ ldr r2, [pc, #500] @ (32bc7c ) │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #496] @ (32bc80 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #20 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r6, #7520 @ 0x1d60 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #484] @ (32bc84 ) │ │ │ │ ldr r1, [pc, #484] @ (32bc88 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #468] @ (32bc8c ) │ │ │ │ mov r8, r0 │ │ │ │ mov.w sl, #512 @ 0x200 │ │ │ │ movs r0, #8 │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ add r2, pc │ │ │ │ @@ -328628,41 +328625,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #230 @ 0xe6 │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (32c068 ) │ │ │ │ + ldr r2, [pc, #208] @ (32bd48 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #48] @ (32bcac ) │ │ │ │ + ldr r2, [pc, #272] @ (32bd8c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #712] @ (32bf48 ) │ │ │ │ + ldr r0, [pc, #936] @ (32c028 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #784] @ (32bf94 ) │ │ │ │ + ldr r0, [pc, #1008] @ (32c074 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r4, r6} │ │ │ │ + pop {r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r7!, {r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #752] @ (32bf84 ) │ │ │ │ + ldr r1, [pc, #976] @ (32c064 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #568] @ (32bed0 ) │ │ │ │ + ldr r1, [pc, #792] @ (32bfb0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #432] @ (32be4c ) │ │ │ │ + ldr r1, [pc, #656] @ (32bf2c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #320] @ (32bde0 ) │ │ │ │ + ldr r1, [pc, #544] @ (32bec0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #240] @ (32bd94 ) │ │ │ │ + ldr r1, [pc, #464] @ (32be74 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #120] @ (32bd20 ) │ │ │ │ + ldr r1, [pc, #344] @ (32be00 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328794,15 +328791,15 @@ │ │ │ │ bpl.n 32bd9a │ │ │ │ ldr r0, [pc, #420] @ (32bfa4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ strd r6, r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32bd9a │ │ │ │ sub.w r3, r2, #224 @ 0xe0 │ │ │ │ orrs r3, r5 │ │ │ │ beq.n 32be6a │ │ │ │ sub.w r3, r2, #256 @ 0x100 │ │ │ │ orrs r3, r5 │ │ │ │ ittt eq │ │ │ │ @@ -328930,15 +328927,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #32] @ (32bfc0 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, sp │ │ │ │ + bx r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -328974,15 +328971,15 @@ │ │ │ │ ldr r2, [pc, #88] @ (32c05c ) │ │ │ │ ldr.w r4, [ip, #3592] @ 0xe08 │ │ │ │ ldr.w ip, [ip, #3604] @ 0xe14 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ orr.w r4, r4, ip │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ and.w r4, r4, #2048 @ 0x800 │ │ │ │ lsrs r1, r4, #11 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 393d3c │ │ │ │ bic.w r3, r3, #2048 @ 0x800 │ │ │ │ b.n 32bfe4 │ │ │ │ @@ -328994,30 +328991,30 @@ │ │ │ │ ldr r0, [pc, #40] @ (32c064 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32bfd2 │ │ │ │ ldr r0, [pc, #36] @ (32c068 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32bfd2 │ │ │ │ ldmdb r2, {r1, r3, r5, r6} │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + ldrsh r6, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, ip │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r6, [pc, #1056] @ 32c4a0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -329328,15 +329325,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 32c09e │ │ │ │ ldr r0, [pc, #136] @ (32c4bc ) │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32c09e │ │ │ │ sub.w r4, r4, #256 @ 0x100 │ │ │ │ orrs r4, r5 │ │ │ │ bne.w 32c0ae │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ubfx r2, r7, #0, #12 │ │ │ │ @@ -329372,15 +329369,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #48] @ (32c4e8 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (32c54c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -329389,67 +329386,67 @@ │ │ │ │ ldr r1, [pc, #124] @ (32c554 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #108] @ (32c558 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (32c55c ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #260 @ 0x104 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #88] @ (32c560 ) │ │ │ │ movw r1, #4245 @ 0x1095 │ │ │ │ movt r1, #12562 @ 0x3112 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [r3, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (32c564 ) │ │ │ │ strh.w r4, [r3, #114] @ 0x72 │ │ │ │ strb.w r0, [r3, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #56] @ (32c568 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r3, #128 @ 0x80 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb87e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r2, r1] │ │ │ │ + ldrh r6, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [r2, #256]! @ 0x100 │ │ │ │ + cdp2 0, 1, cr0, cr10, cr0, {2} │ │ │ │ bl 6a562 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r2 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #60] @ (32c5bc ) │ │ │ │ @@ -329458,35 +329455,35 @@ │ │ │ │ ldr r1, [pc, #64] @ (32c5c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ movt r4, #25877 @ 0x6515 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ str.w r4, [r6, #3592] @ 0xe08 │ │ │ │ bl 3279d0 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ str.w r4, [r6, #3604] @ 0xe14 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3279d0 │ │ │ │ nop │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r3, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #234 @ 0xea │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (32c5d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ pop {r1, r2, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -329496,25 +329493,25 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #580] @ (32c838 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #568] @ (32c83c ) │ │ │ │ ldr r1, [pc, #572] @ (32c840 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r9, [pc, #548] @ 32c844 │ │ │ │ movs r1, #5 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -329706,47 +329703,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #76 @ 0x4c │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb754 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub sp, #432 @ 0x1b0 │ │ │ │ + cbz r4, 32c84c │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 32cda8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r7, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #40 @ 0x28 │ │ │ │ + subs r7, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #248 @ 0xf8 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r7, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -329829,32 +329826,32 @@ │ │ │ │ ldr r1, [pc, #152] @ (32c9e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #136] @ (32c9e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (32c9ec ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #124] @ (32c9f0 ) │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #124] @ (32c9f4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r2, [pc, #112] @ (32c9f8 ) │ │ │ │ ldr r3, [pc, #116] @ (32c9fc ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ @@ -329881,23 +329878,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r2, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r2, 32ca58 │ │ │ │ + push {r1, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #872 @ 0x368 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r4, r7] │ │ │ │ + ldrsb r2, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vld4.16 {d16-d19}, [sl], r0 │ │ │ │ + vld1.8 {d0[2]}, [r2], r0 │ │ │ │ svc 90 @ 0x5a │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r5, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ @@ -329953,27 +329950,27 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32ca48 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r1, r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ (32caa8 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32ca48 │ │ │ │ nop │ │ │ │ udf #184 @ 0xb8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #144] @ 32cb50 │ │ │ │ @@ -330018,15 +330015,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32caea │ │ │ │ ldr r0, [pc, #48] @ (32cb60 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32caea │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r4 │ │ │ │ b.n 32cb08 │ │ │ │ ldrb.w lr, [r0, #28] │ │ │ │ @@ -330037,15 +330034,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #2 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 32cbc4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -330056,48 +330053,48 @@ │ │ │ │ ldr r2, [pc, #72] @ (32cbcc ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #14 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r2, r1, lsl #3] │ │ │ │ cbz r5, 32cbbe │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ addw r4, r4, #1666 @ 0x682 │ │ │ │ strb.w r3, [r2, r1, lsl #3] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ b.n 32cba6 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r3, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7520040 │ │ │ │ - strh r6, [r7, r6] │ │ │ │ + @ instruction: 0xf78a0040 │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #76] @ (32cc30 ) │ │ │ │ ldr r2, [pc, #80] @ (32cc34 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #80] @ (32cc38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r4, r0, #6656 @ 0x1a00 │ │ │ │ adds r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #6048 @ 0x17a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 44518c │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ @@ -330110,19 +330107,19 @@ │ │ │ │ bl 44518c │ │ │ │ add.w r1, r5, #6304 @ 0x18a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 44518c │ │ │ │ nop │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r6, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #86 @ 0x56 │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #106 @ 0x6a │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -330133,15 +330130,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (32ccbc ) │ │ │ │ ldr r1, [pc, #100] @ (32ccc0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 393544 │ │ │ │ cmp r5, #9 │ │ │ │ @@ -330163,19 +330160,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - adds r6, #228 @ 0xe4 │ │ │ │ + adds r7, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + adds r6, r7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #160] @ (32cd78 ) │ │ │ │ @@ -330183,25 +330180,25 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #164] @ (32cd80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #152] @ (32cd84 ) │ │ │ │ ldr r1, [pc, #152] @ (32cd88 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ bl 3279d0 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ bl 3279d0 │ │ │ │ movs r3, #138 @ 0x8a │ │ │ │ @@ -330237,23 +330234,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, r1, r7 │ │ │ │ + adds r0, r0, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf5e40040 │ │ │ │ + @ instruction: 0xf61c0040 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ ldr.w r1, [r0, #264] @ 0x108 │ │ │ │ cmp r1, #15 │ │ │ │ beq.n 32ce56 │ │ │ │ @@ -330462,23 +330459,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (32cfbc ) │ │ │ │ ldr r0, [pc, #24] @ (32cfc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - subs r2, r4, r0 │ │ │ │ + subs r2, r3, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r0, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r7, r4 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -330550,15 +330547,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (32d0a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d03c │ │ │ │ ldr r0, [pc, #40] @ (32d0a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32d03c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bhi.n 32d07c │ │ │ │ lsls r2, r5, #1 │ │ │ │ bhi.n 32d070 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -330567,15 +330564,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #20 │ │ │ │ + adds r6, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032d0ac : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 32d0ba │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -330592,55 +330589,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 32d102 │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 32d0f2 │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 32d134 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71e064 │ │ │ │ + b.w 71e09c │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #28] @ (32d158 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 32d124 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -331024,15 +331021,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32d474 │ │ │ │ ldr r0, [pc, #200] @ (32d620 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 32d474 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 32d5a6 │ │ │ │ @@ -331091,29 +331088,29 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 32d4c6 │ │ │ │ nop │ │ │ │ bmi.n 32d548 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #88 @ 0x58 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r1, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032d630 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 32d642 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -331168,15 +331165,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 32d6e6 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 252ff0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -331200,15 +331197,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 28ffb0 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 32d73a │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 252ff0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -331293,38 +331290,38 @@ │ │ │ │ ldr r2, [pc, #52] @ (32d840 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (32d844 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #40] @ (32d848 ) │ │ │ │ ldr r3, [pc, #44] @ (32d84c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #80 @ (adr r5, 32d894 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 32d974 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (32d8b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331333,25 +331330,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (32d8c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #68] @ (32d8c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (32d8c8 ) │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #56] @ (32d8cc ) │ │ │ │ ldr r2, [pc, #56] @ (32d8d0 ) │ │ │ │ ldr r3, [pc, #60] @ (32d8d4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ @@ -331360,23 +331357,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r6, r2, #7 │ │ │ │ + asrs r6, r1, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #720 @ (adr r4, 32db90 ) │ │ │ │ + add r4, pc, #944 @ (adr r4, 32dc70 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bx r6 │ │ │ │ + bx sp │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #752 @ (adr r4, 32dbb8 ) │ │ │ │ + add r4, pc, #976 @ (adr r4, 32dc98 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #848 @ (adr r4, 32dc1c ) │ │ │ │ + add r5, pc, #48 @ (adr r5, 32d8fc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -331388,26 +331385,26 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #148] @ (32d984 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ cbz r2, 32d922 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #148] @ 0x94 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldrb.w r4, [r4, #154] @ 0x9a │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldr r2, [pc, #100] @ (32d988 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 32d95e │ │ │ │ ldrd r2, r0, [r4, #160] @ 0xa0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -331425,15 +331422,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d8f4 │ │ │ │ ldr r0, [pc, #64] @ (32d994 ) │ │ │ │ ldrh.w r1, [r4, #156] @ 0x9c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32d8f4 │ │ │ │ ldr r2, [pc, #56] @ (32d998 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32d92c │ │ │ │ ldr r2, [pc, #36] @ (32d990 ) │ │ │ │ @@ -331441,42 +331438,42 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32d92c │ │ │ │ ldrh.w r1, [r0, #156] @ 0x9c │ │ │ │ ldr r0, [pc, #36] @ (32d99c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32d92c │ │ │ │ ldmia r7, {r3, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r6, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (32d9c4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (32da48 ) │ │ │ │ @@ -331485,29 +331482,29 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #112] @ (32da50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r4, #0 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #88] @ (32da54 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r2, [pc, #64] @ (32da58 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r5, #148] @ 0x94 │ │ │ │ mov r3, r5 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -331520,19 +331517,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r3, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #214 @ 0xd6 │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ add r1, sp, #656 @ 0x290 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -331555,20 +331552,20 @@ │ │ │ │ add.w r3, r9, #56 @ 0x38 │ │ │ │ add fp, pc │ │ │ │ mov r9, r7 │ │ │ │ add sl, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r5, [r8, #4]! │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ add r6, r3 │ │ │ │ cbz r0, 32dad8 │ │ │ │ @@ -331600,20 +331597,20 @@ │ │ │ │ b.n 32db1a │ │ │ │ ldr.w r3, [r8, #136] @ 0x88 │ │ │ │ cmp r5, r3 │ │ │ │ bge.n 32db66 │ │ │ │ ldr.w r6, [r7, #4]! │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 32db12 │ │ │ │ ldr r5, [r0, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ @@ -331638,25 +331635,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #1 │ │ │ │ b.n 32db70 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r6, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r0, #29 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #116 @ 0x74 │ │ │ │ + cmp r5, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 32dbf8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -331664,34 +331661,34 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #64] @ (32dc00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #20 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ strh.w r2, [r0, #156] @ 0x9c │ │ │ │ strb.w r3, [r0, #154] @ 0x9a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r7, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #246 @ 0xf6 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 32dc50 │ │ │ │ sub sp, #20 │ │ │ │ @@ -331699,32 +331696,32 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #56] @ (32dc58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r1, [pc, #28] @ (32dc5c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 4795ec │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #64 @ 0x40 │ │ │ │ + cmp r4, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, pc, #504 @ (adr r7, 32de58 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -331737,24 +331734,24 @@ │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (32dcd4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c04bc │ │ │ │ ldr r1, [pc, #64] @ (32dcd8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #15 │ │ │ │ itttt le │ │ │ │ addle.w r2, r0, r3, lsl #2 │ │ │ │ addle r3, #1 │ │ │ │ strle.w r3, [r0, #136] @ 0x88 │ │ │ │ strle r6, [r2, #68] @ 0x44 │ │ │ │ @@ -331762,21 +331759,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r0, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + cmp r4, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #32 │ │ │ │ + cmp r3, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032dcdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -331828,16 +331825,16 @@ │ │ │ │ add r9, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r6, #4]! │ │ │ │ adds r4, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c0340 │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c0360 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 32dd60 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r4, #0 │ │ │ │ strb.w r4, [r5, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -331859,15 +331856,15 @@ │ │ │ │ and.w r0, r1, #15 │ │ │ │ add r2, pc │ │ │ │ lsrs r1, r1, #4 │ │ │ │ add.w r2, r2, r0, lsl #2 │ │ │ │ ldr r0, [pc, #120] @ (32de34 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, #156] @ 0x9c │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32dd30 │ │ │ │ ldr r2, [pc, #112] @ (32de38 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32dd0a │ │ │ │ ldr r2, [pc, #88] @ (32de2c ) │ │ │ │ @@ -331880,15 +331877,15 @@ │ │ │ │ and.w r4, r1, #15 │ │ │ │ ldr r0, [pc, #84] @ (32de40 ) │ │ │ │ add r2, pc │ │ │ │ lsrs r1, r1, #4 │ │ │ │ add.w r2, r2, r4, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, #156] @ 0x9c │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32dd0a │ │ │ │ ldr r3, [pc, #68] @ (32de44 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #68] @ (32de48 ) │ │ │ │ ldr r0, [pc, #68] @ (32de4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -331896,39 +331893,39 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #800] @ 0x320 │ │ │ │ + add r0, pc, #0 @ (adr r0, 32de24 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #64 @ (adr r6, 32de74 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #856 @ (adr r5, 32e198 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #154 @ 0x9a │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r2, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r2, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032de50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332025,32 +332022,32 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [r0, #148] @ 0x94 │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ cbz r1, 32df86 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -332069,28 +332066,28 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r3, #148] @ 0x94 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ nop │ │ │ │ │ │ │ │ 0032e000 : │ │ │ │ ldrh.w r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 32e03e │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -332106,37 +332103,37 @@ │ │ │ │ andne.w r3, r3, #1 │ │ │ │ strh.w r1, [r0, #156] @ 0x9c │ │ │ │ mov r5, r2 │ │ │ │ cbnz r3, 32e04c │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ │ │ │ │ 0032e07c : │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (32e104 ) │ │ │ │ ldr r3, [pc, #132] @ (32e108 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -332149,15 +332146,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r2, #148] @ 0x94 │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ ldr r3, [pc, #92] @ (32e10c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32e090 │ │ │ │ ldr r3, [pc, #88] @ (32e110 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -332168,39 +332165,39 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (32e114 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #152] @ 0x98 │ │ │ │ cbnz r3, 32e0f6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r2, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ ldmia r0!, {r2, r4, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #752] @ (32e400 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032e118 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332222,53 +332219,53 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r2, #148] @ 0x94 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #154] @ 0x9a │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldr r3, [pc, #40] @ (32e1b0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32e13c │ │ │ │ ldr r3, [pc, #32] @ (32e1b4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32e13c │ │ │ │ ldr r0, [pc, #28] @ (32e1b8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 32e13c │ │ │ │ stmia r7!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #752] @ (32e4a4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #114 @ 0x72 │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0032e1bc : │ │ │ │ strd r1, r2, [r0, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332323,19 +332320,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r2, r2, r3 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ b.n 32e1d2 │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r5, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (32e244 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ add r2, pc, #584 @ (adr r2, 32e490 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (32e2e8 ) │ │ │ │ @@ -332345,78 +332342,78 @@ │ │ │ │ ldr r1, [pc, #144] @ (32e2f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #124] @ (32e2f4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (32e2f8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #108] @ (32e2fc ) │ │ │ │ ldr r1, [pc, #112] @ (32e300 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #96] @ (32e304 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c082c │ │ │ │ + bl 5c084c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (32e308 ) │ │ │ │ mov r0, r5 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ ldr r3, [pc, #80] @ (32e30c ) │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (32e310 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #68] @ (32e314 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r1, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #568] @ 0x238 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #230 @ 0xe6 │ │ │ │ + movs r6, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #252 @ 0xfc │ │ │ │ + movs r6, #52 @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #208 @ 0xd0 │ │ │ │ + cmp r0, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + cmp r0, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -332434,30 +332431,30 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #48] @ (32e364 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r7, #29 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 32e3d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -332465,15 +332462,15 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #84] @ (32e3d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrd r3, r2, [r0, #108] @ 0x6c │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 32e3b0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332491,19 +332488,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #224 @ 0xe0 │ │ │ │ + movs r7, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (32e450 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332512,25 +332509,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (32e458 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #80] @ (32e45c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (32e460 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #40] @ 32e448 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r5, #96] @ 0x60 │ │ │ │ strd r3, r3, [r0, #108] @ 0x6c │ │ │ │ strd r3, r3, [r0, #120] @ 0x78 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ @@ -332542,23 +332539,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ movs r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + lsls r4, r6, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #106 @ 0x6a │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #84 @ 0x54 │ │ │ │ + movs r6, #140 @ 0x8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (32e4d8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332570,23 +332567,23 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (32e4e0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #44] @ (32e4e4 ) │ │ │ │ mov r0, r5 │ │ │ │ @@ -332599,19 +332596,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #24 │ │ │ │ + lsls r6, r5, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + movs r6, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #240 @ 0xf0 │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, pc, #96 @ (adr r0, 32e548 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -332626,15 +332623,15 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ ldr r5, [pc, #524] @ (32e72c ) │ │ │ │ and.w ip, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp.w ip, #1 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ beq.w 32e668 │ │ │ │ @@ -332674,15 +332671,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 32e544 │ │ │ │ ldr r0, [pc, #428] @ (32e73c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32e544 │ │ │ │ ldr r3, [pc, #404] @ (32e730 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32e6c6 │ │ │ │ cmp.w r9, #3 │ │ │ │ @@ -332716,20 +332713,20 @@ │ │ │ │ ldr r3, [pc, #332] @ (32e738 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 32e542 │ │ │ │ ldr r0, [pc, #336] @ (32e744 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32e542 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrd r6, r3, [r0, #108] @ 0x6c │ │ │ │ ldrd r2, r1, [r0, #116] @ 0x74 │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 32e6b6 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ mvn.w r4, #62 @ 0x3e │ │ │ │ mov r3, r2 │ │ │ │ @@ -332782,15 +332779,15 @@ │ │ │ │ ldr r3, [pc, #168] @ (32e738 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32e542 │ │ │ │ ldr r0, [pc, #176] @ (32e74c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32e542 │ │ │ │ ldrb.w r2, [sl, #96] @ 0x60 │ │ │ │ movs r4, #2 │ │ │ │ strb.w r2, [r8] │ │ │ │ ldrb.w r3, [sl, #100] @ 0x64 │ │ │ │ strb.w r3, [r8, #1] │ │ │ │ b.n 32e56e │ │ │ │ @@ -332809,15 +332806,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e5a4 │ │ │ │ ldr r0, [pc, #116] @ (32e754 ) │ │ │ │ mov r1, r7 │ │ │ │ ldrb r2, [r6, #1] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32e5a4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ and.w r1, r1, #15 │ │ │ │ str.w r1, [sl, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32e542 │ │ │ │ @@ -332829,51 +332826,51 @@ │ │ │ │ ldr r3, [pc, #44] @ (32e738 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32e542 │ │ │ │ ldr r0, [pc, #68] @ (32e75c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32e542 │ │ │ │ - lsls r6, r5, #22 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #368] @ (32e8a8 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #220 @ 0xdc │ │ │ │ + movs r6, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #32 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #192 @ 0xc0 │ │ │ │ + movs r3, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (32e768 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r5, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #144] @ (32e80c ) │ │ │ │ @@ -332932,61 +332929,61 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32e7cc │ │ │ │ ldr r0, [pc, #32] @ (32e820 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ stmia r1!, {r3, r4, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #242 @ 0xf2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #224 @ 0xe0 │ │ │ │ + movs r4, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #44] @ (32e86c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #44] @ (32e870 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (32e874 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #28] @ (32e878 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28feb0 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r5, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #192 @ 0xc0 │ │ │ │ + movs r3, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ + movs r4, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -332997,78 +332994,78 @@ │ │ │ │ ldr r1, [pc, #144] @ (32e924 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #124] @ (32e928 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (32e92c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #108] @ (32e930 ) │ │ │ │ ldr r1, [pc, #112] @ (32e934 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #96] @ (32e938 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c082c │ │ │ │ + bl 5c084c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (32e93c ) │ │ │ │ mov r0, r5 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ ldr r3, [pc, #80] @ (32e940 ) │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (32e944 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #68] @ (32e948 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r4, r4, #10 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + subs r2, r5, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + movs r0, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r3, #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #3 │ │ │ │ @@ -333085,30 +333082,30 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #48] @ (32e998 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r7, #3 │ │ │ │ + subs r0, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r2, #4 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 32e9e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -333116,33 +333113,33 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #56] @ (32e9f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #94 @ 0x5e │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (32ea70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333151,25 +333148,25 @@ │ │ │ │ ldr r1, [pc, #108] @ (32ea78 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #88] @ (32ea7c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (32ea80 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #2 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r0, r1, [r5, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ @@ -333184,23 +333181,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r2, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #476] @ (32ec74 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -333212,15 +333209,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ ldr r5, [pc, #452] @ (32ec80 ) │ │ │ │ and.w ip, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp.w ip, #1 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ beq.n 32eb8e │ │ │ │ @@ -333262,15 +333259,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 32eadc │ │ │ │ ldr r0, [pc, #360] @ (32ec90 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32eadc │ │ │ │ ldr r3, [pc, #336] @ (32ec84 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32ec4c │ │ │ │ cmp r7, #3 │ │ │ │ @@ -333302,30 +333299,30 @@ │ │ │ │ ldr r3, [pc, #272] @ (32ec8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32eada │ │ │ │ ldr r0, [pc, #272] @ (32ec98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32eada │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #240] @ 0xf0 │ │ │ │ strd r3, r3, [r0, #232] @ 0xe8 │ │ │ │ b.n 32eada │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ movs r3, #7 │ │ │ │ strh.w r2, [r8] │ │ │ │ mov r4, r7 │ │ │ │ movs r2, #0 │ │ │ │ b.n 32eb08 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r4, [r0, #240] @ 0xf0 │ │ │ │ cbz r4, 32ec0e │ │ │ │ ldr.w r3, [r0, #232] @ 0xe8 │ │ │ │ subs r4, #1 │ │ │ │ adds r2, r0, r3 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ add.w r3, r3, #1 │ │ │ │ @@ -333369,15 +333366,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (32ec8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32eada │ │ │ │ ldr r0, [pc, #92] @ (32eca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32eada │ │ │ │ ldr r3, [pc, #84] @ (32eca4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32eb3e │ │ │ │ ldr r3, [pc, #48] @ (32ec8c ) │ │ │ │ @@ -333385,44 +333382,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32eb3e │ │ │ │ ldr r0, [pc, #64] @ (32eca8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldrb r2, [r6, #1] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32eb3e │ │ │ │ nop │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #100 @ 0x64 │ │ │ │ + movs r1, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #116 @ 0x74 │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ bkpt 0x001a │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + movs r1, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #10 │ │ │ │ + movs r1, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #20 │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r7, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ strb r2, [r3, #12] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -333488,32 +333485,32 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (32ed6c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr.w r2, [r0, #2144] @ 0x860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r2, 32edb0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 71e2f4 │ │ │ │ + bl 71e32c │ │ │ │ cbz r0, 32ed9e │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -333544,19 +333541,19 @@ │ │ │ │ subeq r1, #1 │ │ │ │ ubfxne r4, r1, #1, #1 │ │ │ │ clzeq r1, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #0 │ │ │ │ lsreq r1, r1, #5 │ │ │ │ ldr.w r0, [r5, #2148] @ 0x864 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r0, [r5, #2152] @ 0x868 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #112] @ (32ee90 ) │ │ │ │ @@ -333564,35 +333561,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (32ee98 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (32ee9c ) │ │ │ │ ldr r1, [pc, #104] @ (32eea0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #10 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #88] @ (32eea4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #80] @ (32eea8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #72] @ (32eeac ) │ │ │ │ ldr r1, [pc, #76] @ (32eeb0 ) │ │ │ │ ldr r2, [pc, #76] @ (32eeb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ @@ -333606,22 +333603,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stc2 0, cr0, [r0, #328] @ 0x148 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldc2 0, cr0, [r8, #328]! @ 0x148 │ │ │ │ + ldrh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r0, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #0 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r6, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bkpt 0x00bc │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -333705,48 +333702,48 @@ │ │ │ │ ldr r2, [pc, #88] @ (32efd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (32efd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #76] @ (32efd8 ) │ │ │ │ ldr r1, [pc, #80] @ (32efdc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #68] @ (32efe0 ) │ │ │ │ ldr r1, [pc, #72] @ (32efe4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r8], #-328 @ 0xfffffeb8 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + stc2l 0, cr0, [r0], #-328 @ 0xfffffeb8 │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -333778,15 +333775,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #2144] @ 0x860 │ │ │ │ sub sp, #12 │ │ │ │ cbz r0, 32f038 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71e2f4 │ │ │ │ + bl 71e32c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r0, 32f04a │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ cbz r2, 32f05a │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r1, [r3, #15] │ │ │ │ mvns r2, r2 │ │ │ │ @@ -333824,15 +333821,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (32f0dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 32f0c2 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -333840,18 +333837,18 @@ │ │ │ │ b.n 32f010 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32f010 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb120052 │ │ │ │ - adds r4, r2, #3 │ │ │ │ + @ instruction: 0xfb4a0052 │ │ │ │ + adds r4, r1, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 32f13c │ │ │ │ sub sp, #8 │ │ │ │ @@ -333860,15 +333857,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (32f144 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 32f12a │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -333876,18 +333873,18 @@ │ │ │ │ b.n 32f010 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32f010 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfaaa0052 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + @ instruction: 0xfae20052 │ │ │ │ + adds r4, r4, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #92] @ (32f1a8 ) │ │ │ │ ldr r3, [pc, #96] @ (32f1ac ) │ │ │ │ add r2, pc │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -333912,15 +333909,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (32f1b8 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -333930,15 +333927,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r7 │ │ │ │ + adds r2, r5, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (32f224 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333946,41 +333943,41 @@ │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ ldr r1, [pc, #88] @ (32f22c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #755] @ 0x2f3 │ │ │ │ strh.w r1, [r4, #753] @ 0x2f1 │ │ │ │ strb.w r3, [r4, #767] @ 0x2ff │ │ │ │ bl 32edbc │ │ │ │ ldr.w r0, [r4, #2896] @ 0xb50 │ │ │ │ cbz r0, 32f210 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr??.w r0, [r0, #82] @ 0x52 │ │ │ │ - subs r6, r7, r5 │ │ │ │ + @ instruction: 0xfa080052 │ │ │ │ + subs r6, r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r2, r6 │ │ │ │ + subs r6, r1, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 32f288 │ │ │ │ sub sp, #8 │ │ │ │ @@ -333989,33 +333986,33 @@ │ │ │ │ ldr r2, [pc, #68] @ (32f290 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 32f278 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32f010 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32f010 │ │ │ │ - ldr??.w r0, [sl, r2, lsl #1] │ │ │ │ - add r7, pc, #144 @ (adr r7, 32f320 ) │ │ │ │ + ldrsb.w r0, [r2, #82] @ 0x52 │ │ │ │ + add r7, pc, #368 @ (adr r7, 32f400 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r7, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 32f2ec │ │ │ │ sub sp, #8 │ │ │ │ @@ -334024,33 +334021,33 @@ │ │ │ │ ldr r2, [pc, #68] @ (32f2f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 32f2dc │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32f010 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32f010 │ │ │ │ - ldr??.w r0, [r6, #82] @ 0x52 │ │ │ │ - add r6, pc, #768 @ (adr r6, 32f5f4 ) │ │ │ │ + vld4.16 {d0-d3}, [lr :64], r2 │ │ │ │ + add r6, pc, #992 @ (adr r6, 32f6d4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r3, r2 │ │ │ │ + subs r6, r2, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (32f360 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -334058,42 +334055,42 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #88] @ (32f368 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #107] @ 0x6b │ │ │ │ strh.w r1, [r4, #105] @ 0x69 │ │ │ │ strb.w r3, [r4, #119] @ 0x77 │ │ │ │ bl 32edbc │ │ │ │ ldr.w r0, [r4, #2248] @ 0x8c8 │ │ │ │ cbz r0, 32f34a │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb.w r0, [r4, #82] @ 0x52 │ │ │ │ - subs r2, r0, r1 │ │ │ │ + str.w r0, [ip, #82] @ 0x52 │ │ │ │ + subs r2, r7, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #392 @ (adr r6, 32f4f4 ) │ │ │ │ + add r6, pc, #616 @ (adr r6, 32f5d4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #16 │ │ │ │ @@ -334123,33 +334120,33 @@ │ │ │ │ bl 32edbc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 32f42c │ │ │ │ ldr.w r6, [r4, #2144] @ 0x860 │ │ │ │ cbz r6, 32f3e0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ ldr r0, [pc, #168] @ (32f48c ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #168] @ (32f490 ) │ │ │ │ ldr r1, [pc, #172] @ (32f494 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 33182c │ │ │ │ ldr r3, [pc, #136] @ (32f488 ) │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -334162,15 +334159,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (32f49c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f394 │ │ │ │ ldr r0, [pc, #124] @ (32f4a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ b.n 32f394 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 32f452 │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.n 32f388 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ @@ -334192,44 +334189,44 @@ │ │ │ │ ldr r1, [pc, #80] @ (32f4ac ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 33182c │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 32f38a │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 32eee0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 32f38a │ │ │ │ push {r1, r2, r4, r6, lr} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7bc0052 │ │ │ │ - adds r2, r6, r6 │ │ │ │ + @ instruction: 0xf7f40052 │ │ │ │ + adds r2, r5, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r1, r7 │ │ │ │ + subs r2, r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, r6 │ │ │ │ + adds r2, r3, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf74a0052 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + @ instruction: 0xf7820052 │ │ │ │ + adds r0, r7, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r2, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -334268,26 +334265,26 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f4e2 │ │ │ │ ldr r0, [pc, #28] @ (32f538 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32f4e2 │ │ │ │ push {r1, r3} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #304] @ 32f680 │ │ │ │ sub sp, #12 │ │ │ │ @@ -334297,15 +334294,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov sl, r0 │ │ │ │ bl 2bfcf0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -334401,32 +334398,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2bdb78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2bdb78 │ │ │ │ - movw r0, #51282 @ 0xc852 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + @ instruction: 0xf6840052 │ │ │ │ + adds r6, r5, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #96 @ (adr r4, 32f6ec ) │ │ │ │ + add r4, pc, #320 @ (adr r4, 32f7cc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r5, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r4, r0 │ │ │ │ + adds r0, r3, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r2, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + adds r2, r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + asrs r4, r7, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 32f6c2 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ @@ -334477,69 +334474,69 @@ │ │ │ │ ldr r1, [pc, #204] @ (32f7f4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #188] @ (32f7f8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (32f7fc ) │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r2, r0, #776 @ 0x308 │ │ │ │ strb.w r9, [r0, #765] @ 0x2fd │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ ldr r7, [pc, #168] @ (32f800 ) │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r6, [pc, #164] @ (32f804 ) │ │ │ │ ldr r3, [pc, #168] @ (32f808 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #168] @ (32f80c ) │ │ │ │ add r6, pc │ │ │ │ add.w r2, r8, #1832 @ 0x728 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ addw r1, r8, #2900 @ 0xb54 │ │ │ │ movs r2, #2 │ │ │ │ bl 2e44ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #108] @ (32f810 ) │ │ │ │ ldr r1, [pc, #108] @ (32f814 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2e42c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #84] @ (32f818 ) │ │ │ │ ldr r1, [pc, #84] @ (32f81c ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2e42c8 │ │ │ │ @@ -334548,35 +334545,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - orns r0, lr, #13762560 @ 0xd20000 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + @ instruction: 0xf4b60052 │ │ │ │ + asrs r0, r4, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r0, #25 │ │ │ │ + asrs r0, r7, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r6, #26 │ │ │ │ + asrs r6, r5, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r7, #25 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str.w pc, [r7, #4095] @ 0xfff │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + asrs r4, r4, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #296] @ (32f95c ) │ │ │ │ @@ -334587,15 +334584,15 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #288] @ (32f968 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #284] @ (32f96c ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #208 @ 0xd0 │ │ │ │ mov r1, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -334621,66 +334618,66 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #212] @ (32f980 ) │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r2, [pc, #208] @ (32f984 ) │ │ │ │ ldr r1, [pc, #212] @ (32f988 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #1184 @ 0x4a0 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #176] @ (32f98c ) │ │ │ │ addw r1, r8, #2260 @ 0x8d4 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ bl 2e43b8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ addw r1, r8, #2252 @ 0x8cc │ │ │ │ movs r2, #2 │ │ │ │ mov.w r8, #1 │ │ │ │ bl 2e44ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #124] @ (32f990 ) │ │ │ │ ldr r1, [pc, #124] @ (32f994 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2e42c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #100] @ (32f998 ) │ │ │ │ ldr r1, [pc, #100] @ (32f99c ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2e42c8 │ │ │ │ @@ -334689,43 +334686,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bfi r0, sl, #1, #18 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + usat r0, #18, r2, asr #1 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #208 @ (adr r1, 32fa38 ) │ │ │ │ + add r1, pc, #432 @ (adr r1, 32fb18 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + ldrb r4, [r7, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r2, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r6, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r0, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + asrs r4, r6, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -334738,15 +334735,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (32fad8 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (32fadc ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #268] @ (32fae0 ) │ │ │ │ ldr.w r3, [r0, #2920] @ 0xb68 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #260] @ (32fae4 ) │ │ │ │ add.w r2, r2, #304 @ 0x130 │ │ │ │ @@ -334762,24 +334759,24 @@ │ │ │ │ add.w r8, r5, #80 @ 0x50 │ │ │ │ bl 440880 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w sl, r4, #776 @ 0x308 │ │ │ │ add.w r1, r4, #2928 @ 0xb70 │ │ │ │ bl 2f1ffc │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2f22ac │ │ │ │ cbnz r0, 32fa50 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -334788,30 +334785,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2f22ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fa3a │ │ │ │ ldr r7, [pc, #120] @ (32fae8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #120] @ (32faec ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r0, sl │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #104] @ (32faf0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2e44b4 │ │ │ │ mov r1, fp │ │ │ │ @@ -334819,48 +334816,48 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2e466c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #68] @ (32faf4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2e44b4 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2e466c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1ec0052 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + @ instruction: 0xf2240052 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r4, #14 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r4, [r4, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #576] @ 0x240 │ │ │ │ + ldr r7, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #468] @ (32fce0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -334870,25 +334867,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #452] @ (32fcec ) │ │ │ │ ldr r1, [pc, #452] @ (32fcf0 ) │ │ │ │ add.w r3, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 32fc9e │ │ │ │ ldrb.w r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 32fc6c │ │ │ │ @@ -334916,15 +334913,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, r6, #80 @ 0x50 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r8 │ │ │ │ bl 2f22ac │ │ │ │ cbnz r0, 32fbc2 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -334938,15 +334935,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #296] @ (32fd04 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2e44b4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334955,25 +334952,25 @@ │ │ │ │ bl 2e466c │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #1184 @ 0x4a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r8 │ │ │ │ bl 2f22ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fbac │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #232] @ (32fd08 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2e44b4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334994,27 +334991,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r5, [r4, #2248] @ 0x8c8 │ │ │ │ b.n 32fbac │ │ │ │ ldr r2, [pc, #160] @ (32fd10 ) │ │ │ │ movs r4, #15 │ │ │ │ ldr r1, [pc, #160] @ (32fd14 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #870 @ 0x366 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -335024,60 +335021,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (32fd1c ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #864 @ 0x360 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (32fd20 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 70e960 │ │ │ │ + b.w 70e998 │ │ │ │ nop │ │ │ │ - eors.w r0, r2, #82 @ 0x52 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + @ instruction: 0xf0ca0052 │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #66 @ 0x42 │ │ │ │ + cmp r2, #122 @ 0x7a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r3, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #264] @ 0x108 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r4, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r7, r5] │ │ │ │ + ldrh r6, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0, #9 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r2, #8 │ │ │ │ + asrs r2, r1, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bl 6c5d0e │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + bl 6c5d0e │ │ │ │ + asrs r6, r3, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r4, #7 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r2, #7 │ │ │ │ + asrs r0, r1, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r6, #7 │ │ │ │ + asrs r2, r5, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #424] @ (32fedc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335190,51 +335187,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 32fd4a │ │ │ │ ldr r0, [pc, #164] @ (32feec ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32fd4a │ │ │ │ ldr r0, [pc, #152] @ (32fef0 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #152] @ (32fef4 ) │ │ │ │ ldr r1, [pc, #152] @ (32fef8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ bl 33164c │ │ │ │ b.n 32fd7c │ │ │ │ ldr r0, [pc, #128] @ (32fefc ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #128] @ (32ff00 ) │ │ │ │ ldr r1, [pc, #132] @ (32ff04 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ bl 33164c │ │ │ │ b.n 32fd7c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 32feba │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ubfx r1, r5, #1, #1 │ │ │ │ strb r5, [r4, #3] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ lsls r3, r5, #31 │ │ │ │ bmi.w 32fd7c │ │ │ │ movs r0, #7 │ │ │ │ bl 456b60 │ │ │ │ b.n 32fd7c │ │ │ │ ldr r3, [pc, #76] @ (32ff08 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -335245,40 +335242,40 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32fe9e │ │ │ │ ldr r0, [pc, #60] @ (32ff0c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 32fe9e │ │ │ │ nop │ │ │ │ add r3, sp, #632 @ 0x278 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stcl 0, cr0, [r6, #-328] @ 0xfffffeb8 │ │ │ │ - lsrs r4, r7, #28 │ │ │ │ + ldcl 0, cr0, [lr, #-328]! @ 0xfffffeb8 │ │ │ │ + lsrs r4, r6, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r1, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ - lsrs r2, r3, #28 │ │ │ │ + ldcl 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r3, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #860] @ (33027c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335309,25 +335306,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 32ffa0 │ │ │ │ ldr r0, [pc, #792] @ (330288 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ and.w r2, r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 32ffa0 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 456b60 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -335468,15 +335465,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32ff36 │ │ │ │ ldr r0, [pc, #300] @ (330290 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32ff36 │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ bne.n 3301aa │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ @@ -335489,15 +335486,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add.w r0, r5, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 33164c │ │ │ │ sub.w r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r3 │ │ │ │ bne.w 32ff62 │ │ │ │ @@ -335530,15 +335527,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (3302b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 330190 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b.n 32ffa0 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb r3, [r5, #2] │ │ │ │ @@ -335568,67 +335565,67 @@ │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #116] @ (3302c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #85 @ 0x55 │ │ │ │ b.n 3301a0 │ │ │ │ ldr r4, [pc, #100] @ (3302c4 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #100] @ (3302c8 ) │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #100] @ (3302cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ b.n 3301a0 │ │ │ │ nop │ │ │ │ add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + asrs r6, r7, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r4, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ands.w r0, sl, r2, lsr #1 │ │ │ │ - lsrs r0, r2, #16 │ │ │ │ + orrs.w r0, r2, r2, lsr #1 │ │ │ │ + lsrs r0, r1, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strd r0, r0, [r6, #328]! @ 0x148 │ │ │ │ - lsrs r4, r3, #15 │ │ │ │ + ands.w r0, lr, r2, lsr #1 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r6, #15 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xe9b80052 │ │ │ │ - lsrs r6, r5, #14 │ │ │ │ + ldrd r0, r0, [r0, #328]! @ 0x148 │ │ │ │ + lsrs r6, r4, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r1, #15 │ │ │ │ + lsrs r0, r0, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrd r0, r0, [sl, #-328] @ 0x148 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + @ instruction: 0xe9920052 │ │ │ │ + lsrs r0, r1, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #13 │ │ │ │ + lsrs r0, r4, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmdb ip!, {r1, r4, r6} │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + ldrd r0, r0, [r4, #-328]! @ 0x148 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r0, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [r0, #2164] @ 0x874 │ │ │ │ ldr.w r4, [r0, #2160] @ 0x870 │ │ │ │ and.w r3, r3, lr │ │ │ │ ldrb.w ip, [sp, #8] │ │ │ │ @@ -335673,50 +335670,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (33037c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (330430 ) │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #148] @ (330434 ) │ │ │ │ ldr r1, [pc, #152] @ (330438 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #136] @ (33043c ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (330440 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #124] @ (330444 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 330410 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -335749,32 +335746,32 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 3303d2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (330450 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3303d2 │ │ │ │ - stmia.w r0, {r1, r4, r6} │ │ │ │ - lsrs r2, r7, #7 │ │ │ │ + ldmia.w r8!, {r1, r4, r6} │ │ │ │ + lsrs r2, r6, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r2, #8 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #64 @ (adr r5, 330484 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (3304e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -335783,72 +335780,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (3304ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (3304f0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3304f4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (3304f8 ) │ │ │ │ ldr r1, [pc, #96] @ (3304fc ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #80] @ (330500 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (330504 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5c19cc │ │ │ │ + bl 5c19ec │ │ │ │ ldr r3, [pc, #64] @ (330508 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 330450 │ │ │ │ + b.n 3304c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r7, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r7, #3 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -335955,17 +335952,17 @@ │ │ │ │ b.n 3305a4 │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 33059c │ │ │ │ nop │ │ │ │ - b.n 330360 │ │ │ │ + b.n 3303d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3302ec │ │ │ │ + b.n 33035c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -335984,45 +335981,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (330710 ) │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #144] @ (330714 ) │ │ │ │ ldr r1, [pc, #148] @ (330718 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #132] @ (33071c ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (330720 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #116] @ (330724 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3306ee │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 3306c0 │ │ │ │ @@ -336054,34 +336051,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3306b6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (330730 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3306b6 │ │ │ │ nop │ │ │ │ - b.n 33024c │ │ │ │ + b.n 3302bc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r1, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, pc, #200 @ (adr r2, 3307ec ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #5 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (33079c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336090,25 +336087,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (3307a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #72] @ (3307a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (3307ac ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #56] @ (3307b0 ) │ │ │ │ ldr r3, [pc, #60] @ (3307b4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -336117,23 +336114,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 330148 │ │ │ │ + b.n 3301b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + strb r2, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -336146,72 +336143,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (330850 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (330854 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (330858 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (33085c ) │ │ │ │ ldr r1, [pc, #96] @ (330860 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #80] @ (330864 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (330868 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5c19cc │ │ │ │ + bl 5c19ec │ │ │ │ ldr r3, [pc, #64] @ (33086c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 3300ec │ │ │ │ + b.n 33015c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r1, #21] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r1, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r6, #22 │ │ │ │ + lsls r0, r5, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ strh r4, [r0, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -336223,31 +336220,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (3308c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 330fe8 │ │ │ │ + b.n 331058 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 330900 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336255,25 +336252,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (330908 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c1a2c │ │ │ │ - b.n 330f88 │ │ │ │ + b.w 5c1a4c │ │ │ │ + b.n 330ff8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r7, #18 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 3309c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336283,15 +336280,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (3309cc ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -336336,19 +336333,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 330fbc │ │ │ │ + b.n 33102c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r4, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r0, #18 │ │ │ │ + lsls r6, r7, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 330a38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336356,15 +336353,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (330a40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #48] @ 330a30 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -336375,19 +336372,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 330ea8 │ │ │ │ + b.n 330f18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (330a98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336396,40 +336393,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (330aa0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #48] @ (330aa4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (330aa8 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e44ac │ │ │ │ nop │ │ │ │ - b.n 330e24 │ │ │ │ + b.n 330e94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r4, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r7, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 330b94 │ │ │ │ sub sp, #16 │ │ │ │ @@ -336439,15 +336436,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (330ba0 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #200] @ (330ba4 ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 330b10 │ │ │ │ @@ -336490,21 +336487,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 330b00 │ │ │ │ ldr r0, [pc, #96] @ (330bb4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 330b00 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (330bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336512,33 +336509,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 330b3c │ │ │ │ b.n 330b00 │ │ │ │ nop │ │ │ │ - b.n 330e4c │ │ │ │ + b.n 330ebc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r1, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #20 │ │ │ │ + lsls r2, r4, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 330c68 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336546,15 +336543,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (330c70 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 330c02 │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -336596,19 +336593,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 330d00 │ │ │ │ + b.n 330d70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r7, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 330da4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336619,15 +336616,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (330db0 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #268] @ (330db4 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 330d82 │ │ │ │ @@ -336675,15 +336672,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ adds r2, #1 │ │ │ │ bge.n 330cee │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -336698,15 +336695,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 330ce8 │ │ │ │ ldr r3, [pc, #56] @ (330dbc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 330cb2 │ │ │ │ ldr r3, [pc, #48] @ (330dc0 ) │ │ │ │ @@ -336714,33 +336711,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 330cb2 │ │ │ │ ldr r0, [pc, #44] @ (330dc4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 330cb2 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r0, #4 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - svc 78 @ 0x4e │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #12 │ │ │ │ + lsls r0, r0, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -336912,15 +336909,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (3312ec ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 330e48 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336932,15 +336929,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 330de4 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 330de4 │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 330c74 │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -337235,46 +337232,46 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ble.n 3312c0 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #8 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #144] @ (331374 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r7, #5 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r3, #2 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 3313e4 │ │ │ │ + bls.n 331254 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 1, cr0, cr10, cr1, {2} │ │ │ │ - ldr r3, [pc, #416] @ (3314a4 ) │ │ │ │ + cdp2 0, 5, cr0, cr2, cr1, {2} │ │ │ │ + ldr r3, [pc, #640] @ (331584 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (331570 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -337284,15 +337281,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (331578 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (33157c ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -337390,15 +337387,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r1, [pc, #280] @ (331580 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33153c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -337482,31 +337479,31 @@ │ │ │ │ bpl.n 331470 │ │ │ │ ldr r0, [pc, #56] @ (33158c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 331470 │ │ │ │ ... │ │ │ │ - bls.n 33157c │ │ │ │ + bls.n 3315ec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa760041 │ │ │ │ - @ instruction: 0xfa900041 │ │ │ │ + @ instruction: 0xfaae0041 │ │ │ │ + @ instruction: 0xfac80041 │ │ │ │ str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbfa0041 │ │ │ │ + ldc2 0, cr0, [r2], #-260 @ 0xfffffefc │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 3315fa │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -337598,15 +337595,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ │ │ │ │ 00331694 : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -337635,15 +337632,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ │ │ │ │ 003316fc : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -337682,15 +337679,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ │ │ │ │ 00331784 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -337723,15 +337720,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 3317e2 │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -337789,24 +337786,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 331862 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -337822,27 +337819,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33184c │ │ │ │ ldr r0, [pc, #32] @ (331910 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 33184c │ │ │ │ nop │ │ │ │ str r0, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r4, #65] @ 0x41 │ │ │ │ + str.w r0, [ip, #65] @ 0x41 │ │ │ │ │ │ │ │ 00331914 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #728] @ (331c00 ) │ │ │ │ @@ -337854,15 +337851,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (331c0c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #716] @ (331c10 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337911,15 +337908,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -337982,15 +337979,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 331954 │ │ │ │ ldr r0, [pc, #400] @ (331c20 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 331954 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 3319b2 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -338006,15 +338003,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 331aaa │ │ │ │ ldr r3, [pc, #312] @ (331c24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -338025,15 +338022,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3319a2 │ │ │ │ ldr r0, [pc, #292] @ (331c28 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3319a2 │ │ │ │ mov r0, r7 │ │ │ │ bl 330aac │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -338114,32 +338111,32 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 331b86 │ │ │ │ nop │ │ │ │ - bcs.n 331be8 │ │ │ │ + bcc.n 331c58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orn r0, r6, #12648448 @ 0xc10000 │ │ │ │ - orns r0, lr, #12648448 @ 0xc10000 │ │ │ │ + eors.w r0, lr, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf4b60041 │ │ │ │ ldrh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 331bec │ │ │ │ + bcs.n 331c5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7080041 │ │ │ │ + @ instruction: 0xf7400041 │ │ │ │ cmp r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ + subs.w r0, r0, #12648448 @ 0xc10000 │ │ │ │ │ │ │ │ 00331c2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 331c8c │ │ │ │ @@ -338169,26 +338166,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331c50 │ │ │ │ ldr r0, [pc, #28] @ (331c9c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 331c50 │ │ │ │ ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf53a0041 │ │ │ │ + sbcs.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ │ │ │ │ 00331ca0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #92] @ (331d0c ) │ │ │ │ @@ -338208,15 +338205,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 331590 │ │ │ │ ldr r3, [pc, #52] @ (331d20 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338225,32 +338222,32 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331cbe │ │ │ │ ldr r0, [pc, #40] @ (331d28 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 331cbe │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r7, {r1, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r2, #4] │ │ │ │ + str r6, [r1, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r3, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4e60041 │ │ │ │ + adds.w r0, lr, #12648448 @ 0xc10000 │ │ │ │ │ │ │ │ 00331d2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #1120] @ 33219c │ │ │ │ @@ -338262,15 +338259,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 3321a8 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [pc, #1096] @ 3321ac │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 331f00 │ │ │ │ @@ -338317,15 +338314,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 331ed0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -338404,15 +338401,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 331e1c │ │ │ │ ldr r2, [pc, #684] @ (3321b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 331d74 │ │ │ │ @@ -338422,15 +338419,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 331d74 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (3321b8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 331d74 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 331ebe │ │ │ │ @@ -338618,53 +338615,53 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 332082 │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 3320f8 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 3320f8 │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orr.w r0, ip, #65 @ 0x41 │ │ │ │ - orrs.w r0, lr, #65 @ 0x41 │ │ │ │ + eor.w r0, r4, #65 @ 0x41 │ │ │ │ + eors.w r0, r6, #65 @ 0x41 │ │ │ │ ldrh r2, [r6, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2e40041 │ │ │ │ + @ instruction: 0xf31c0041 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3321d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -338673,31 +338670,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (332278 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #124] @ (33227c ) │ │ │ │ ldr r1, [pc, #124] @ (332280 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #108] @ (332284 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #100] @ (332288 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (33228c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -338723,23 +338720,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r4!, {r2, r3} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r6, r4] │ │ │ │ + ldrh r2, [r5, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r0, r4] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #156 @ 0x9c │ │ │ │ + movs r2, #212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -338766,44 +338763,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #304] @ 0x130 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #305] @ 0x131 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5a99fc │ │ │ │ + b.w 5a9a1c │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0f00041 │ │ │ │ - adds.w r0, r2, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf1280041 │ │ │ │ + adc.w r0, sl, #65 @ 0x41 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (33237c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (332380 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (332384 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbz r0, 33236c │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 332354 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -338825,18 +338822,18 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 252fec │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors.w r0, lr, #65 @ 0x41 │ │ │ │ - @ instruction: 0xf0be0041 │ │ │ │ + @ instruction: 0xf0d60041 │ │ │ │ + @ instruction: 0xf0f60041 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 3323f8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (3323fc ) │ │ │ │ @@ -338844,15 +338841,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (332400 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r0, #312] @ 0x138 │ │ │ │ cbz r1, 3323e8 │ │ │ │ ldrb.w r2, [r0, #304] @ 0x130 │ │ │ │ ldrb.w ip, [r0, #305] @ 0x131 │ │ │ │ b.n 3323cc │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 3323e8 │ │ │ │ @@ -338868,43 +338865,43 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 253b7c │ │ │ │ ldr.w r2, [r0, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 254cb8 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6} │ │ │ │ + ldmia r2!, {r1, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands.w r0, r0, #65 @ 0x41 │ │ │ │ - bics.w r0, r2, #65 @ 0x41 │ │ │ │ + orr.w r0, r8, #65 @ 0x41 │ │ │ │ + orn r0, sl, #65 @ 0x41 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (332478 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #92] @ (33247c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (332480 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbz r2, 332464 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 332464 │ │ │ │ add sp, #16 │ │ │ │ @@ -338914,45 +338911,45 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i16 d0, d2, d1[0] │ │ │ │ - vext.8 q0, q1, , #0 │ │ │ │ + vmla.i d16, d10, d1[0] │ │ │ │ + vmla.i32 d16, d10, d1[0] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (3324f4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #88] @ (3324f8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (3324fc ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #72] @ (332500 ) │ │ │ │ ldr r1, [pc, #76] @ (332504 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 3324e0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -338960,49 +338957,49 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.s16 q0, q1, │ │ │ │ - vhadd.s q0, q1, │ │ │ │ - subs r2, r1, #7 │ │ │ │ + vhadd.s8 q8, q5, │ │ │ │ + vhadd.s32 q8, q5, │ │ │ │ + movs r0, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + movs r0, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (33257c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #92] @ (332580 ) │ │ │ │ ldr r1, [pc, #92] @ (332584 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 332568 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbnz r2, 332568 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r7, #208] @ 0xd0 │ │ │ │ @@ -339012,75 +339009,75 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 8, cr0, cr12, cr1, {2} │ │ │ │ - cdp 0, 10, cr0, cr14, cr1, {2} │ │ │ │ + cdp 0, 12, cr0, cr4, cr1, {2} │ │ │ │ + cdp 0, 14, cr0, cr6, cr1, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (332610 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (332614 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (332618 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (33261c ) │ │ │ │ ldr r1, [pc, #92] @ (332620 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r8, #204] @ 0xcc │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3325f4 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ - bl 5a9658 │ │ │ │ + bl 5a9678 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 5a9658 │ │ │ │ + bl 5a9678 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5a9db8 │ │ │ │ - cdp 0, 1, cr0, cr6, cr1, {2} │ │ │ │ - cdp 0, 3, cr0, cr8, cr1, {2} │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + b.w 5a9dd8 │ │ │ │ + cdp 0, 4, cr0, cr14, cr1, {2} │ │ │ │ + cdp 0, 7, cr0, cr0, cr1, {2} │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r0, #3 │ │ │ │ + subs r0, r7, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r3, #3 │ │ │ │ + subs r6, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (332724 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -339095,53 +339092,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 3326bc │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #212] @ 0xd4 │ │ │ │ cbz r3, 3326aa │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a8b90 │ │ │ │ + bl 5a8bb0 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5ac1e4 │ │ │ │ + bl 5ac204 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3326ea │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 332690 │ │ │ │ @@ -339153,15 +339150,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 33269e │ │ │ │ ldr.w r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a9880 │ │ │ │ + bl 5a98a0 │ │ │ │ ldr r2, [pc, #64] @ (332738 ) │ │ │ │ ldr r3, [pc, #48] @ (332728 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339177,17 +339174,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r3, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0, #-260]! @ 0xfffffefc │ │ │ │ - ldc 0, cr0, [r0, #260] @ 0x104 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + stc 0, cr0, [r8, #260]! @ 0x104 │ │ │ │ + stcl 0, cr0, [r8, #260] @ 0x104 │ │ │ │ + stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r4, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 0033273c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -339225,26 +339222,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 332848 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5ac1e4 │ │ │ │ + bl 5ac204 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 332790 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 3327d0 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 5a839c │ │ │ │ + bl 5a83bc │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 3327b8 │ │ │ │ ldr r3, [pc, #252] @ (3328d0 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -339263,17 +339260,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (3328dc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ - bl 5a9880 │ │ │ │ + bl 5a98a0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #336] @ 0x150 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -339291,19 +339288,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3327f2 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 33287a │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a8b90 │ │ │ │ + bl 5a8bb0 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3327f2 │ │ │ │ @@ -339336,30 +339333,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3327e0 │ │ │ │ ldr r0, [pc, #40] @ (3328e8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ strh r4, [r0, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r1, #2 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + adds r0, r4, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #592] @ (332b34 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb300041 │ │ │ │ + sbc.w r0, r8, r1, lsl #1 │ │ │ │ │ │ │ │ 003328ec : │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbnz r0, 3328fa │ │ │ │ b.n 332906 │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ cbz r0, 332906 │ │ │ │ @@ -339431,17 +339428,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (332a8c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xeab60041 │ │ │ │ + @ instruction: 0xeaee0041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (332b08 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #320] @ (332b0c ) │ │ │ │ @@ -339455,38 +339452,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #284] @ (332b1c ) │ │ │ │ ldr r1, [pc, #288] @ (332b20 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r9, #200] @ 0xc8 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 332a3e │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -339524,27 +339521,27 @@ │ │ │ │ bne.n 332a74 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #308] @ 0x134 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 332af2 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a9e10 │ │ │ │ + bl 5a9e30 │ │ │ │ ldr r2, [pc, #140] @ (332b28 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 5a95e0 │ │ │ │ + bl 5a9600 │ │ │ │ ldr r2, [pc, #132] @ (332b2c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ - bl 5a95e0 │ │ │ │ + bl 5a9600 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #112] @ (332b30 ) │ │ │ │ ldr r3, [pc, #76] @ (332b0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -339556,15 +339553,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 332abc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (332b34 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (332b38 ) │ │ │ │ ldr r0, [pc, #64] @ (332b3c ) │ │ │ │ add r3, pc │ │ │ │ @@ -339572,32 +339569,32 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ ldrb r4, [r1, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r0, #260]! @ 0x104 │ │ │ │ - and.w r0, r0, r1, lsl #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + ands.w r0, r8, r1, lsl #1 │ │ │ │ + bics.w r0, r8, r1, lsl #1 │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r0, r2 │ │ │ │ + subs r2, r7, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #104 @ 0x68 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 24cb2a │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ ldrb r0, [r3, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r3!, {} │ │ │ │ + stmia r3!, {r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmdb r6!, {r0, r6} │ │ │ │ - strd r0, r0, [sl, #-260] @ 0x104 │ │ │ │ + strd r0, r0, [lr, #-260]! @ 0x104 │ │ │ │ + @ instruction: 0xe9820041 │ │ │ │ │ │ │ │ 00332b40 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -339672,35 +339669,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r0, #21] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #8 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (332c48 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrsh r0, [r0, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -339722,24 +339719,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (332eb8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #552] @ (332ebc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 332ce0 │ │ │ │ @@ -339818,15 +339815,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (332ed4 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [pc, #348] @ (332ed8 ) │ │ │ │ ldr r2, [pc, #348] @ (332edc ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -339855,15 +339852,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 6f8880 │ │ │ │ + bl 6f88b8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (332ee8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -339938,52 +339935,52 @@ │ │ │ │ b.n 332ce0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #17] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldrb r4, [r5, #17] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8060041 │ │ │ │ - b.n 332d1c │ │ │ │ + @ instruction: 0xe83e0041 │ │ │ │ + b.n 332d8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 332d44 │ │ │ │ + b.n 332db4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r4, [r6, #15] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #224] @ (332fb4 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 332d20 │ │ │ │ + b.n 332d90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r0, pc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 332cb4 │ │ │ │ + b.n 332d24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r2, r5} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (332f78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339992,31 +339989,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (332f80 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #88] @ (332f84 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (332f88 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #76] @ (332f8c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [pc, #64] @ (332f90 ) │ │ │ │ ldr r1, [pc, #68] @ (332f94 ) │ │ │ │ ldr r2, [pc, #68] @ (332f98 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (332f9c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -340027,23 +340024,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - it vc │ │ │ │ - lslvc r2, r2, #1 │ │ │ │ - ldr r6, [pc, #40] @ (332fa8 ) │ │ │ │ + nop {11} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + ldr r6, [pc, #264] @ (333088 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blx fp │ │ │ │ + ldr r0, [pc, #64] @ (332fc4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 332894 │ │ │ │ + b.n 332904 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3328d8 │ │ │ │ + b.n 332948 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r6, [r7, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340061,28 +340058,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (332fe8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #28] @ (332fec ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - bkpt 0x00d2 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #400] @ (333178 ) │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - bx r6 │ │ │ │ + itet eq │ │ │ │ + lsleq r2, r2, #1 │ │ │ │ + ldrne r5, [pc, #624] @ (333258 ) │ │ │ │ + lsleq r0, r0, #1 │ │ │ │ + bx sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340092,28 +340089,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (333038 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #28] @ (33303c ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - bkpt 0x0082 │ │ │ │ + bkpt 0x00ba │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #80] @ (333088 ) │ │ │ │ + ldr r5, [pc, #304] @ (333168 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov lr, ip │ │ │ │ + bx r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -340130,15 +340127,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (3330cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 33273c │ │ │ │ ldr r2, [pc, #60] @ (3330d0 ) │ │ │ │ ldr r3, [pc, #48] @ (3330c8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -340153,23 +340150,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x0032 │ │ │ │ + bkpt 0x006a │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r6, [r5, #1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 33375c │ │ │ │ + b.n 3337cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3337a8 │ │ │ │ + b.n 333818 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340178,25 +340175,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (333110 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (333114 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ffb0 │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2, r4, r6, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3336a4 │ │ │ │ + b.n 333714 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 333844 │ │ │ │ + b.n 3338b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -340204,29 +340201,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (333164 ) │ │ │ │ ldr r1, [pc, #52] @ (333168 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ cbz r3, 333156 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28ff1c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28ff70 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + pop {r4, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 33366c │ │ │ │ + b.n 3336dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 33380c │ │ │ │ + b.n 33387c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (3331d4 ) │ │ │ │ @@ -340234,15 +340231,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (3331dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ bl 28feb0 │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ str.w r0, [r4, #364] @ 0x16c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -340259,19 +340256,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #356] @ 0x164 │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28fff4 │ │ │ │ nop │ │ │ │ - pop {r3, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 333640 │ │ │ │ + b.n 3336b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3337e4 │ │ │ │ + b.n 333854 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 3332dc │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -340290,23 +340287,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (3332f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #204] @ (3332f4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #192] @ (3332f8 ) │ │ │ │ ldr r1, [pc, #192] @ (3332fc ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #360] @ 0x168 │ │ │ │ @@ -340365,25 +340362,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 333296 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r3, #27] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 333640 │ │ │ │ + b.n 3336b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r6, [r0, #27] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 3337d0 │ │ │ │ + b.n 333840 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 333654 │ │ │ │ + b.n 3336c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 332b8c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340402,15 +340399,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (3333b8 ) │ │ │ │ ldr r1, [pc, #148] @ (3333bc ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (3333c0 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 33338a │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 33335c │ │ │ │ @@ -340452,25 +340449,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r6, 333410 │ │ │ │ + cbnz r6, 33341e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3334dc │ │ │ │ + b.n 33354c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 333680 │ │ │ │ + b.n 3336f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r2, [r4, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (3334a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 333668 │ │ │ │ + b.n 3336d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (3334cc ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -340487,23 +340484,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (3334dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #216] @ (3334e0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (3334e4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -340565,29 +340562,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 333436 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r6, #19] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - hlt 0x0026 │ │ │ │ + revsh r6, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + svc 254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3335f8 │ │ │ │ + b.n 333668 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 204 @ 0xcc │ │ │ │ + b.n 3334ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 33399c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - rev r4, r7 │ │ │ │ + rev16 r4, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r0, #17] │ │ │ │ lsls r2, r5, #1 │ │ │ │ b.n 33388c │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340608,23 +340605,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (333608 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #216] @ (33360c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (333610 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -340686,29 +340683,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 333562 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r1, #15] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbnz r2, 33361e │ │ │ │ + cbnz r2, 33362c │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 96 @ 0x60 │ │ │ │ + svc 152 @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r0, [r2, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 333870 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbnz r0, 333620 │ │ │ │ + cbnz r0, 33362e │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r2, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ b.n 333760 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340728,24 +340725,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (33379c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #320] @ (3337a0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #304] @ (3337a4 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -340844,33 +340841,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r3, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 33387c │ │ │ │ + ble.n 3336ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + udf #110 @ 0x6e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 333890 │ │ │ │ + ble.n 333700 │ │ │ │ lsls r1, r0, #1 │ │ │ │ b.n 3337ac │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r6, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r6, [r6, #5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (3337b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ strb r6, [r5, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340879,33 +340876,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (33383c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (333840 ) │ │ │ │ ldr r1, [pc, #92] @ (333844 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #76] @ (333848 ) │ │ │ │ ldr r1, [pc, #80] @ (33384c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #68] @ (333850 ) │ │ │ │ ldr r2, [pc, #68] @ (333854 ) │ │ │ │ ldr r3, [pc, #72] @ (333858 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #200] @ 0xc8 │ │ │ │ add r3, pc │ │ │ │ @@ -340915,23 +340912,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 333800 │ │ │ │ + bgt.n 333870 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 333844 │ │ │ │ + bgt.n 3338b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r7, #12 │ │ │ │ + subs r7, #68 @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r2, [r4, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r2, [r0, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340949,15 +340946,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (3338c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 3338a4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -340965,24 +340962,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 71ba9c │ │ │ │ + bl 71bad4 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 253ac0 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb6ee │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 33393c │ │ │ │ + blt.n 3339ac │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 3338d0 │ │ │ │ + ble.n 333940 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 333984 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -340998,15 +340995,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -341047,29 +341044,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 254a20 │ │ │ │ b.n 333944 │ │ │ │ ldr r0, [pc, #36] @ (3339a0 ) │ │ │ │ add r0, pc │ │ │ │ blx 254a20 │ │ │ │ b.n 333944 │ │ │ │ - @ instruction: 0xb64c │ │ │ │ + @ instruction: 0xb684 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 333914 │ │ │ │ + bge.n 333984 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 3338bc │ │ │ │ + bgt.n 33392c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #120] @ 0x78 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bgt.n 333a5c │ │ │ │ + bgt.n 3338cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 3339ec │ │ │ │ + bgt.n 333a5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3339e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -341077,26 +341074,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (3339e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #24] @ (3339ec ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 332b40 │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r5, r6, lr} │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 3339d0 │ │ │ │ + bge.n 333a40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 333a18 │ │ │ │ + bge.n 333a88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r6, r4, #19 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -341114,15 +341111,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 333a4a │ │ │ │ @@ -341152,23 +341149,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bls.n 3339dc │ │ │ │ + bls.n 333a4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 333a24 │ │ │ │ + bls.n 333a94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -341234,30 +341231,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 332910 │ │ │ │ b.n 333b0a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbz r6, 333bee │ │ │ │ + push {r1, r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 333c58 │ │ │ │ + bhi.n 333ac8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 333aa0 │ │ │ │ + bhi.n 333b10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #852] @ (333ee4 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -341275,25 +341272,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #824] @ (333ef8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 254cbc │ │ │ │ ldr.w r0, [r8, #352] @ 0x160 │ │ │ │ @@ -341379,15 +341376,15 @@ │ │ │ │ ldr r1, [pc, #564] @ (333f04 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 3328ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 333e28 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -341455,15 +341452,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 332910 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 333e14 │ │ │ │ adds r7, #1 │ │ │ │ b.n 333d32 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ @@ -341474,15 +341471,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ blx 253ac4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #304] @ (333f1c ) │ │ │ │ ldr r3, [pc, #248] @ (333ee8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -341508,28 +341505,28 @@ │ │ │ │ cmp r1, fp │ │ │ │ bgt.w 333d0a │ │ │ │ ldr r1, [pc, #244] @ (333f20 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 71ba9c │ │ │ │ + bl 71bad4 │ │ │ │ b.n 333dea │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr.w r3, [r8, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [pc, #220] @ (333f24 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e1e4 │ │ │ │ + bl 70e21c │ │ │ │ b.n 333dea │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 254cbc │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -341547,26 +341544,26 @@ │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #164] @ (333f2c ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 333dea │ │ │ │ ldr r2, [pc, #148] @ (333f30 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #352] @ 0x160 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #136] @ (333f34 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 333dda │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #352] @ 0x160 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (333f38 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -341574,71 +341571,71 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ b.n 333dda │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 333f24 │ │ │ │ + bhi.n 333f94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 333f56 │ │ │ │ + cbz r2, 333f64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 333eb4 │ │ │ │ + bge.n 333f24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 333f28 │ │ │ │ + bhi.n 333f98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxtb r6, r3 │ │ │ │ + uxth r6, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 333ed4 │ │ │ │ + bvc.n 333f44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 333f18 │ │ │ │ + bvc.n 333f88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxtb r0, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 333f68 │ │ │ │ + bvs.n 333fd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvs.n 333fa8 │ │ │ │ + bvs.n 333e18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bhi.n 333f74 │ │ │ │ + bhi.n 333fe4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ udiv pc, fp, pc │ │ │ │ - bvc.n 333e74 │ │ │ │ + bvc.n 333ee4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 333e48 │ │ │ │ + bvc.n 333eb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 334004 │ │ │ │ + bvc.n 333e74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 333fcc │ │ │ │ + bvc.n 333e3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 33400c │ │ │ │ + bvc.n 333e7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 333f90 │ │ │ │ + bvc.n 334000 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (333f48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r5, [pc, #536] @ (334164 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (333f54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r5, [pc, #696] @ (334210 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -341646,19 +341643,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (333fb4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (333fb8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #56] @ (333fbc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (333fc0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #128 @ 0x80 │ │ │ │ @@ -341667,19 +341664,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #344 @ 0x158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r5, #176 @ 0xb0 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #126 @ 0x7e │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #432] @ (334174 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -341736,15 +341733,15 @@ │ │ │ │ bpl.n 334006 │ │ │ │ ldr r0, [pc, #56] @ (334090 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 334006 │ │ │ │ add.w r0, r5, ip, lsl #4 │ │ │ │ ldr.w r1, [r0, #928] @ 0x3a0 │ │ │ │ b.n 333ffc │ │ │ │ add.w r0, r5, ip, lsl #4 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ @@ -341753,15 +341750,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 3340b8 │ │ │ │ + bvs.n 334128 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w ip, [r0, #952] @ 0x3b8 │ │ │ │ ldmia r1, {r1, r2, r3, r4} │ │ │ │ ands r3, r4 │ │ │ │ orrs r3, r1 │ │ │ │ @@ -341772,18 +341769,18 @@ │ │ │ │ and.w r1, r1, lr │ │ │ │ orrs r1, r2 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 3340c6 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ mov r0, ip │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ mov r0, ip │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #176] @ (334194 ) │ │ │ │ ldr r1, [pc, #180] @ (334198 ) │ │ │ │ @@ -341843,26 +341840,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33410c │ │ │ │ ldr r0, [pc, #32] @ (3341a4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd r6, lr, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 33410c │ │ │ │ str r2, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3341c0 │ │ │ │ + bpl.n 334230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ asrs r3, r1, #5 │ │ │ │ and.w r5, r1, #31 │ │ │ │ @@ -341908,26 +341905,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (334250 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 334200 │ │ │ │ ldr r0, [pc, #24] @ (334254 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 334200 │ │ │ │ nop │ │ │ │ str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 33434c │ │ │ │ + bmi.n 3341bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3342a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -341935,33 +341932,33 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #60] @ (3342b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r0, #932] @ 0x3a4 │ │ │ │ movt r3, #8176 @ 0x1ff0 │ │ │ │ str.w r3, [r0, #948] @ 0x3b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #344 @ 0x158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 334388 │ │ │ │ + bmi.n 3341f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 3341d0 │ │ │ │ + bmi.n 334240 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (334368 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -341971,45 +341968,45 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r6, [pc, #148] @ (334374 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r5, [pc, #148] @ (334378 ) │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #144] @ (33437c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #144] @ (334380 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r7, #952 @ 0x3b8 │ │ │ │ movs r2, #1 │ │ │ │ bl 2e44ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #88] @ (334384 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ bl 2e4388 │ │ │ │ ldr r2, [pc, #72] @ (334388 ) │ │ │ │ @@ -342026,72 +342023,72 @@ │ │ │ │ bl 440880 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ nop │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 334390 │ │ │ │ + bmi.n 334400 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 3343d4 │ │ │ │ + bmi.n 334444 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #52 @ 0x34 │ │ │ │ + subs r2, #108 @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0, #16 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ ldr r1, [pc, #744] @ (334674 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 334328 │ │ │ │ + bmi.n 334398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (334398 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r2, [pc, #664] @ (334634 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #52] @ 3343e8 │ │ │ │ ldr r2, [pc, #52] @ (3343ec ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (3343f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 3343d2 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #256 @ 0x100 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 334334 │ │ │ │ + bcc.n 3343a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 334374 │ │ │ │ + bcc.n 3343e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (334478 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342100,35 +342097,35 @@ │ │ │ │ ldr r1, [pc, #116] @ (334480 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #100] @ (334484 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (334488 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #84] @ (33448c ) │ │ │ │ ldr r1, [pc, #88] @ (334490 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #72] @ (334494 ) │ │ │ │ ldr r2, [pc, #72] @ (334498 ) │ │ │ │ ldr r3, [pc, #76] @ (33449c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ @@ -342140,23 +342137,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #736 @ 0x2e0 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r3, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #1016] @ (334888 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r1, #22] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -342166,42 +342163,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #52] @ 3344ec │ │ │ │ ldr r2, [pc, #52] @ (3344f0 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (3344f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 3344d6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 334430 │ │ │ │ + bcs.n 3344a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 334470 │ │ │ │ + bcs.n 3344e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #116] @ (33457c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -342210,15 +342207,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (334584 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ bl 3344a0 │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r1, [r4, #116] @ 0x74 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -342243,21 +342240,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 334620 │ │ │ │ + bcs.n 334490 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 334664 │ │ │ │ + bcs.n 3344d4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 3345ec │ │ │ │ + bcs.n 33465c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3345d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342265,31 +342262,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (3345dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 334544 │ │ │ │ + bne.n 3345b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 33458c │ │ │ │ + bcs.n 3345fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 334634 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342299,15 +342296,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (334638 ) │ │ │ │ add.w r2, ip, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #56] @ (33463c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ cbz r3, 33461c │ │ │ │ ldr r2, [pc, #40] @ (334640 ) │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ movs r0, #1 │ │ │ │ @@ -342316,19 +342313,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r1, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 334738 │ │ │ │ + bne.n 3345a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 3346f0 │ │ │ │ + bne.n 334560 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r5, #4 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342339,25 +342336,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (3346c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #84] @ (3346c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (3346c8 ) │ │ │ │ movs r3, #14 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r2, [r5, #132] @ 0x84 │ │ │ │ add.w r1, r5, #144 @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ bl 338a5c │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 3346a6 │ │ │ │ @@ -342366,24 +342363,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 338a5c │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c02fc │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + b.w 5c031c │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 3346bc │ │ │ │ + bne.n 33472c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 334704 │ │ │ │ + bne.n 334774 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #226 @ 0xe2 │ │ │ │ + svc 26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003346cc : │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r1, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ @@ -342418,36 +342415,36 @@ │ │ │ │ ldr r6, [pc, #144] @ (3347b4 ) │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r6, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 33478c │ │ │ │ ldr r1, [pc, #128] @ (3347b8 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #120] @ (3347bc ) │ │ │ │ mov.w r2, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #108] @ (3347c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bef40 │ │ │ │ + bl 5bef60 │ │ │ │ ldr r1, [pc, #104] @ (3347c4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bef20 │ │ │ │ + bl 5bef40 │ │ │ │ ldr r3, [pc, #96] @ (3347c8 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 338d20 │ │ │ │ @@ -342458,43 +342455,43 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #60] @ (3347cc ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #56] @ (3347d0 ) │ │ │ │ movw r2, #1233 @ 0x4d1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ b.n 334750 │ │ │ │ - add r0, sp, #664 @ 0x298 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #0 │ │ │ │ + adds r6, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + adds r0, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [r5, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 334700 │ │ │ │ + beq.n 334770 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 334704 │ │ │ │ + beq.n 334774 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #14 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 334780 │ │ │ │ + udf #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 334868 │ │ │ │ + beq.n 3346d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003347d4 : │ │ │ │ ldr r3, [pc, #80] @ (334828 ) │ │ │ │ push {r4} │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, r0, lsl #2 │ │ │ │ @@ -342538,15 +342535,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #119] @ 0x77 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (334854 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ mov lr, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -342555,46 +342552,46 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #76] @ (3348bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #64] @ (3348c0 ) │ │ │ │ ldr r1, [pc, #64] @ (3348c4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #48] @ (3348c8 ) │ │ │ │ add.w r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c082c │ │ │ │ + bl 5c084c │ │ │ │ ldr r1, [pc, #40] @ (3348cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c07c8 │ │ │ │ + b.w 5c07e8 │ │ │ │ nop │ │ │ │ - add r7, pc, #752 @ (adr r7, 334ba8 ) │ │ │ │ + add r7, pc, #976 @ (adr r7, 334c88 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 334958 │ │ │ │ + beq.n 3347c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 334974 │ │ │ │ + beq.n 3347e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #108 @ 0x6c │ │ │ │ + cmp r6, #164 @ 0xa4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb.w r6, [r0, #106] @ 0x6a │ │ │ │ @@ -342678,20 +342675,20 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3349ce │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r3, [pc, #60] @ (334a0c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3349b2 │ │ │ │ ldr r3, [pc, #52] @ (334a10 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -342704,25 +342701,25 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (334a14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3349b2 │ │ │ │ ldrsh r4, [r6, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r3, [r0, #114] @ 0x72 │ │ │ │ cbz r3, 334a46 │ │ │ │ ldrb.w r3, [r0, #115] @ 0x73 │ │ │ │ cbnz r3, 334a56 │ │ │ │ ldrb.w r3, [r0, #121] @ 0x79 │ │ │ │ cbnz r3, 334a44 │ │ │ │ @@ -342882,15 +342879,15 @@ │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr.w r1, [r0, #128] @ 0x80 │ │ │ │ ldr r0, [pc, #204] @ (334c94 ) │ │ │ │ subs r1, r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 334a8a │ │ │ │ movs r3, #2 │ │ │ │ b.n 334b58 │ │ │ │ ldrb.w ip, [r5, #107] @ 0x6b │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 334ab6 │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ @@ -342951,15 +342948,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #1 │ │ │ │ @@ -343030,25 +343027,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (334d7c ) │ │ │ │ mov r2, r1 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 334cc8 │ │ │ │ ldrb r0, [r4, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r1, [r0, #111] @ 0x6f │ │ │ │ sub sp, #20 │ │ │ │ @@ -343097,15 +343094,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (334e58 ) │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 334db4 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 3348d0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ adds r0, r6, #1 │ │ │ │ bne.n 334e32 │ │ │ │ @@ -343131,15 +343128,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 334ea4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -343147,30 +343144,30 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (334eac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #121] @ 0x79 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 3346cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 33498c │ │ │ │ nop │ │ │ │ - add r1, pc, #728 @ (adr r1, 335180 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 335260 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (334f70 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -343180,27 +343177,27 @@ │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #144] @ (334f7c ) │ │ │ │ ldr r1, [pc, #148] @ (334f80 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #140] @ (334f84 ) │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ vldr d7, [pc, #100] @ 334f60 │ │ │ │ ldr r3, [pc, #136] @ (334f88 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ @@ -343238,29 +343235,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #392 @ (adr r1, 3350fc ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 3351dc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r1, r4, r7} │ │ │ │ + ldmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r4, r6, r7} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, #228 @ 0xe4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ │ │ │ │ 00334f94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -343329,15 +343326,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.n 334fd2 │ │ │ │ ldr r0, [pc, #60] @ (335070 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 334fd2 │ │ │ │ ldrb.w r2, [r5, #109] @ 0x6d │ │ │ │ movs r3, #7 │ │ │ │ adds r5, r2, r3 │ │ │ │ b.n 334fca │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -343352,15 +343349,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r3 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r1, [pc, #752] @ (33535c ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00335074 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -343395,15 +343392,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (335198 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r4 │ │ │ │ movs r4, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2e466c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -343420,15 +343417,15 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #140] @ (3351a8 ) │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [pc, #136] @ (3351ac ) │ │ │ │ add r0, pc │ │ │ │ @@ -343436,15 +343433,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (3351b0 ) │ │ │ │ ldr r1, [pc, #132] @ (3351b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2e466c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ @@ -343458,52 +343455,52 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #92] @ (3351c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #80] @ (3351c4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldmia r0!, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #40 @ 0x28 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 0, 7, r0, cr6, cr8, {3} │ │ │ │ - stmia r7!, {r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #240 @ 0xf0 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #250 @ 0xfa │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r2, r3, r4} │ │ │ │ + stmia r6!, {r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc2 0, 4, r0, cr2, cr8, {3} │ │ │ │ │ │ │ │ 003351c8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ @@ -343512,15 +343509,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3351e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ subs r5, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -343625,15 +343622,15 @@ │ │ │ │ ldr.w r3, [r3, #252] @ 0xfc │ │ │ │ add r3, r2 │ │ │ │ add.w r3, r0, r3, lsl #5 │ │ │ │ ldr.w r0, [r3, #1996] @ 0x7cc │ │ │ │ b.n 3352ae │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movw ip, #12368 @ 0x3050 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ ldr.w r4, [r2, ip] │ │ │ │ movw ip, #12392 @ 0x3068 │ │ │ │ add.w lr, r2, ip │ │ │ │ ldr.w ip, [r2, ip] │ │ │ │ mov r6, r4 │ │ │ │ @@ -343715,19 +343712,19 @@ │ │ │ │ movw r2, #1377 @ 0x561 │ │ │ │ ldr r1, [pc, #16] @ (335444 ) │ │ │ │ ldr r0, [pc, #16] @ (335448 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r5!, {r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r4, r7} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (3354b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343735,27 +343732,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3354bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #76] @ (3354c0 ) │ │ │ │ ldr r1, [pc, #76] @ (3354c4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #64] @ (3354c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #60] @ (3354cc ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #128 @ 0x80 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -343764,19 +343761,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r4, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #190 @ 0xbe │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r1, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343799,28 +343796,28 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ and.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ strb r2, [r4, #12] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ movs r0, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r4, #24] │ │ │ │ adds r2, r3, r0 │ │ │ │ str r1, [r4, #28] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ adc.w r3, r5, r1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #268] @ (335654 ) │ │ │ │ @@ -343898,15 +343895,15 @@ │ │ │ │ blx 252cb8 │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ strd r9, r6, [sp, #4] │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ cmp r7, #4 │ │ │ │ strd sl, r4, [r6, #16] │ │ │ │ beq.n 33563e │ │ │ │ ldr.w r3, [r5, #252] @ 0xfc │ │ │ │ adds r6, #32 │ │ │ │ b.n 33560a │ │ │ │ add sp, #16 │ │ │ │ @@ -343942,25 +343939,25 @@ │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #536] @ (3358b8 ) │ │ │ │ ldr r1, [pc, #536] @ (3358bc ) │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w sl, r0, #12288 @ 0x3000 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #32 │ │ │ │ bhi.w 33584a │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ @@ -344037,15 +344034,15 @@ │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #288] @ (3358cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1585 @ 0x631 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 335866 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ blx 252cb8 │ │ │ │ str.w r8, [r5, #20] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ @@ -344098,15 +344095,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (3358e4 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1538 @ 0x602 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #128] @ (3358e8 ) │ │ │ │ ldr r3, [pc, #68] @ (3358b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -344123,47 +344120,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (3358ec ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ bl 3353a8 │ │ │ │ b.n 335722 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r4, [r2, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #2 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ bne.n 335904 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stmia r2!, {r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r0, [r5, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r7, {r1, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r2, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r6, [r5, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -344177,15 +344174,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, ip, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (335958 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #40] @ 335948 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 440844 │ │ │ │ add sp, #16 │ │ │ │ @@ -344197,19 +344194,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #556] @ (335b9c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -344217,15 +344214,15 @@ │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #556] @ (335ba4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r5, r0, #12288 @ 0x3000 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r0, #1980] @ 0x7bc │ │ │ │ ldrd r3, r2, [r0, #932] @ 0x3a4 │ │ │ │ ldr.w r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ @@ -344335,21 +344332,21 @@ │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #-8] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ str.w sl, [r6, #-12] │ │ │ │ add.w r8, r8, #1 │ │ │ │ strd r9, r7, [r6] │ │ │ │ - bl 70cddc │ │ │ │ + bl 70ce14 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ strd r9, r7, [r6, #16] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ - bl 70cddc │ │ │ │ + bl 70ce14 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r8 │ │ │ │ bhi.n 335ac6 │ │ │ │ add.w r5, r4, #12352 @ 0x3040 │ │ │ │ add.w r6, r4, #12480 @ 0x30c0 │ │ │ │ adds r5, #16 │ │ │ │ adds r6, #16 │ │ │ │ @@ -344382,15 +344379,15 @@ │ │ │ │ and.w r1, sl, lr │ │ │ │ ldrb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ bfi sl, fp, #1, #1 │ │ │ │ strb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ str r1, [r3, #8] │ │ │ │ b.n 335a12 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ strb r7, [r5, #12] │ │ │ │ b.n 335b18 │ │ │ │ cbnz r1, 335b80 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd sl, fp, [r3, #4] │ │ │ │ b.n 335a12 │ │ │ │ @@ -344400,19 +344397,19 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ ldrb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ bfi sl, r1, #1, #1 │ │ │ │ strb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ str r1, [r3, #8] │ │ │ │ b.n 335a12 │ │ │ │ nop │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ add.w r1, r0, r2, lsl #5 │ │ │ │ @@ -344454,15 +344451,15 @@ │ │ │ │ it gt │ │ │ │ movgt sl, r0 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ movgt r4, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 335c1e │ │ │ │ movw r3, #10456 @ 0x28d8 │ │ │ │ str.w sl, [r9, r3] │ │ │ │ @@ -344490,15 +344487,15 @@ │ │ │ │ it gt │ │ │ │ movgt r7, r0 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ movgt r4, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [r8] │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 335c8a │ │ │ │ movw r1, #10472 @ 0x28e8 │ │ │ │ movw r3, #10444 @ 0x28cc │ │ │ │ @@ -344515,15 +344512,15 @@ │ │ │ │ bgt.n 335d20 │ │ │ │ movs r1, #0 │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ bic.w r1, r1, r4 │ │ │ │ str.w r1, [r5, r2, lsl #2] │ │ │ │ b.n 335bfa │ │ │ │ cbz r3, 335d32 │ │ │ │ cbnz r4, 335d20 │ │ │ │ rsb r3, r8, r8, lsl #4 │ │ │ │ add r3, r5 │ │ │ │ @@ -344570,15 +344567,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, r4 │ │ │ │ itt gt │ │ │ │ movgt r4, r3 │ │ │ │ movgt sl, r0 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [r8] │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 335d7e │ │ │ │ movw r2, #10472 @ 0x28e8 │ │ │ │ mvn.w r3, sl │ │ │ │ @@ -344746,20 +344743,20 @@ │ │ │ │ b.n 335f3e │ │ │ │ ldr r1, [pc, #20] @ (335f80 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #20] @ (335f84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - revsh r6, r4 │ │ │ │ + cbnz r6, 335fce │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ ldrd r1, lr, [sp, #8] │ │ │ │ beq.n 335fa2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -344909,29 +344906,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ mov sl, r2 │ │ │ │ mov r4, r8 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr.w r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r8 │ │ │ │ b.n 33615c │ │ │ │ ldrh.w r3, [r3, #1998] @ 0x7ce │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, r8 │ │ │ │ it gt │ │ │ │ movgt r4, r0 │ │ │ │ cmp r3, r8 │ │ │ │ it gt │ │ │ │ movgt r8, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ ldr.w r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 336148 │ │ │ │ adds r3, r4, #1 │ │ │ │ strd r4, r8, [r6, #12] │ │ │ │ @@ -344951,15 +344948,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (336294 ) │ │ │ │ ldr r0, [pc, #248] @ (336298 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 335de4 │ │ │ │ ldr.w r3, [r5, #1988] @ 0x7c4 │ │ │ │ mov r9, r3 │ │ │ │ add.w r1, r4, #63 @ 0x3f │ │ │ │ add.w r3, r5, r1, lsl #5 │ │ │ │ @@ -345030,17 +345027,17 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ lsrs r6, r4, #5 │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r0, r6, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r6, lsl #2] │ │ │ │ b.n 3361cc │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + cbnz r2, 33629c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r0 │ │ │ │ @@ -345666,15 +345663,15 @@ │ │ │ │ beq.n 3369f8 │ │ │ │ ldr r1, [pc, #76] @ (336a34 ) │ │ │ │ ldr r0, [pc, #80] @ (336a38 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r5, r3, lsl #5 │ │ │ │ str.w r2, [r0, #2012] @ 0x7dc │ │ │ │ b.n 336924 │ │ │ │ bic.w r1, r1, #4194304 @ 0x400000 │ │ │ │ str.w r1, [lr, #1996] @ 0x7cc │ │ │ │ @@ -345687,17 +345684,17 @@ │ │ │ │ ands r1, r5 │ │ │ │ ldrb.w r2, [r3, #2024] @ 0x7e8 │ │ │ │ bfi r2, ip, #1, #1 │ │ │ │ strb.w r2, [r3, #2024] @ 0x7e8 │ │ │ │ str.w r1, [lr, #2004] @ 0x7d4 │ │ │ │ b.n 336924 │ │ │ │ nop │ │ │ │ - strh r4, [r0, #52] @ 0x34 │ │ │ │ + strh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #408 @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ and.w r3, r2, #4080 @ 0xff0 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -345728,15 +345725,15 @@ │ │ │ │ it gt │ │ │ │ movgt r8, r0 │ │ │ │ cmp r3, r5 │ │ │ │ it gt │ │ │ │ movgt r5, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 336a8c │ │ │ │ movw r3, #10472 @ 0x28e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -345790,15 +345787,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ ble.n 336acc │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ beq.n 336af0 │ │ │ │ b.n 336acc │ │ │ │ movw r3, #10464 @ 0x28e0 │ │ │ │ mov.w r0, r8, lsr #5 │ │ │ │ movs r2, #1 │ │ │ │ and.w r8, r8, #31 │ │ │ │ @@ -345822,15 +345819,15 @@ │ │ │ │ and.w r0, r0, #15 │ │ │ │ cmp r0, r8 │ │ │ │ itt gt │ │ │ │ movgt r8, r0 │ │ │ │ movgt r7, r2 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 336ba2 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ @@ -345850,15 +345847,15 @@ │ │ │ │ and.w r0, r0, #15 │ │ │ │ cmp r0, r5 │ │ │ │ itt gt │ │ │ │ movgt r5, r0 │ │ │ │ movgt r8, r2 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ - bl 70d464 │ │ │ │ + bl 70d49c │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 336bf4 │ │ │ │ movw r2, #10456 @ 0x28d8 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [fp, r2] │ │ │ │ @@ -345877,20 +345874,20 @@ │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ movs r1, #1 │ │ │ │ mla r4, r2, r9, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ands.w r6, r2, #15 │ │ │ │ @@ -346051,22 +346048,22 @@ │ │ │ │ beq.n 336e2e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 336e30 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 336e30 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 336e30 │ │ │ │ subs r1, #128 @ 0x80 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 336dce │ │ │ │ sub.w r1, r2, #160 @ 0xa0 │ │ │ │ orrs r1, r3 │ │ │ │ @@ -346093,26 +346090,26 @@ │ │ │ │ ldr r2, [pc, #36] @ (336ee4 ) │ │ │ │ ldr r1, [pc, #36] @ (336ee8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33595c │ │ │ │ nop │ │ │ │ strb r4, [r2, #7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r3, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r6, #32 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add.w r1, r0, #12288 @ 0x3000 │ │ │ │ push {lr} │ │ │ │ ldr.w lr, [r1, #76] @ 0x4c │ │ │ │ ubfx r1, r2, #12, #5 │ │ │ │ cmp lr, r1 │ │ │ │ bls.n 336f0c │ │ │ │ @@ -346140,15 +346137,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (336f48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ movs r4, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -346173,15 +346170,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 336f90 │ │ │ │ movs r3, #0 │ │ │ │ b.n 336f90 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -346255,30 +346252,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (3370bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3370c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #32] @ (3370c4 ) │ │ │ │ ldr r1, [pc, #36] @ (3370c8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r2, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r2, #18 │ │ │ │ + lsrs r0, r1, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r3, #25 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r2, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -346294,15 +346291,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 337142 │ │ │ │ ldr r2, [pc, #112] @ (337178 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -346329,32 +346326,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (33717c ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #992 @ 0x3e0 │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + strh r0, [r7, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r2, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #656 @ 0x290 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (337208 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -346363,66 +346360,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (337210 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (337214 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (337218 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (33721c ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #88] @ (337220 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 2e4388 │ │ │ │ ldr r2, [pc, #80] @ (337224 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 2f1f4c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ - ldrb r4, [r2, #29] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #392 @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 336ca8 │ │ │ │ + b.n 336d18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - b.n 336c60 │ │ │ │ + b.n 336cd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00337228 : │ │ │ │ ldr.w ip, [pc, #68] @ 337270 │ │ │ │ ldr r2, [pc, #68] @ (337274 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (337278 ) │ │ │ │ @@ -346447,27 +346444,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (337280 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337244 │ │ │ │ ldr r0, [pc, #28] @ (337284 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ ble.n 337230 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r6, #166 @ 0xa6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #896 @ 0x380 │ │ │ │ + add r2, sp, #96 @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00337288 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346502,29 +346499,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (3372f8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3372ae │ │ │ │ ldr r0, [pc, #32] @ (3372fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3372ae │ │ │ │ ble.n 3373c8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 3373a8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #592 @ 0x250 │ │ │ │ + add r1, sp, #816 @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00337300 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346551,41 +346548,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (337360 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337320 │ │ │ │ ldr r0, [pc, #32] @ (337364 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 337320 │ │ │ │ nop │ │ │ │ adds r5, #198 @ 0xc6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 337348 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r1, sp, #576 @ 0x240 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (33738c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ movs r1, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346593,15 +346590,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (3373ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3373f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #56] @ (3373f4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3373f8 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (3373fc ) │ │ │ │ @@ -346611,25 +346608,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r6, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r0, #13 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -346645,34 +346642,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c04bc │ │ │ │ ldr r1, [pc, #156] @ (3374e0 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -346680,15 +346677,15 @@ │ │ │ │ ble.n 3374a4 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5c1a8c │ │ │ │ + bl 5c1aac │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (3374e4 ) │ │ │ │ @@ -346697,70 +346694,70 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3374ec ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldc 0, cr0, [r0, #-256]! @ 0xffffff00 │ │ │ │ - stcl 0, cr0, [sl, #-256] @ 0xffffff00 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + stcl 0, cr0, [r8, #-256]! @ 0xffffff00 │ │ │ │ + stc 0, cr0, [r2, #256] @ 0x100 │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #256 @ 0x100 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #384 @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr.w ip, [pc, #60] @ 337544 │ │ │ │ ldr r2, [pc, #60] @ (337548 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (33754c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 337530 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r3, #17] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [sl], #-256 @ 0xffffff00 │ │ │ │ - mrrc 0, 4, r0, r4, cr0 │ │ │ │ + ldcl 0, cr0, [r2], #-256 @ 0xffffff00 │ │ │ │ + stc 0, cr0, [ip], {64} @ 0x40 │ │ │ │ │ │ │ │ 00337550 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #112] @ (3375d4 ) │ │ │ │ @@ -346770,15 +346767,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3375dc ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 3375bc │ │ │ │ ldr.w r8, [pc, #92] @ 3375e0 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3375e4 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -346786,15 +346783,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3375bc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 337590 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -346806,50 +346803,50 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r6, #30 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ + add r2, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rsb r0, r6, r0, lsl #1 │ │ │ │ - @ instruction: 0xebe00040 │ │ │ │ + @ instruction: 0xebfe0040 │ │ │ │ + ldc 0, cr0, [r8], {64} @ 0x40 │ │ │ │ │ │ │ │ 003375e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (337628 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r6, pc, #800 @ (adr r6, 33794c ) │ │ │ │ + add r7, pc, #0 @ (adr r7, 33762c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -346886,15 +346883,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33766a │ │ │ │ b.n 337666 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3376c8 │ │ │ │ @@ -346912,15 +346909,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3376e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ subs r6, r2, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (337774 ) │ │ │ │ @@ -346930,25 +346927,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (33777c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #112] @ (337780 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (337784 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #96] @ (337788 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -346971,28 +346968,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r4, #24 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vswp q8, │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + movs r2, r5 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #760] @ (337a80 ) │ │ │ │ + ldr r3, [pc, #984] @ (337b60 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r4, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #792 @ (adr r5, 337aac ) │ │ │ │ + add r5, pc, #1016 @ (adr r5, 337b8c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3377e2 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -347089,21 +347087,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 337850 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 337846 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -347119,25 +347117,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 337550 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33796c │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #200] @ (3379c8 ) │ │ │ │ ldr r2, [pc, #204] @ (3379cc ) │ │ │ │ ldr r1, [pc, #204] @ (3379d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3379a8 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 337998 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -347198,21 +347196,21 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 33796e │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 337960 │ │ │ │ - ldrb r2, [r2, #2] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strex r0, r0, [sl, #256] @ 0x100 │ │ │ │ - strd r0, r0, [r2], #-256 @ 0x100 │ │ │ │ + stmia.w r2, {r6} │ │ │ │ + ldmia.w sl, {r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 337bb0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -347221,15 +347219,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (337bb8 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 337b88 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (337bbc ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -347342,15 +347340,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (337bdc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (337be0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3375e8 │ │ │ │ @@ -347376,37 +347374,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #280 @ (adr r3, 337cd0 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 337db0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #344 @ (adr r3, 337d14 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 337df4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, r5, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, pc, #40 @ (adr r3, 337bec ) │ │ │ │ + add r3, pc, #264 @ (adr r3, 337ccc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #1008 @ (adr r2, 337fb8 ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 337c98 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #928 @ (adr r2, 337f6c ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 337c4c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #864 @ (adr r2, 337f30 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 337c10 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #808 @ (adr r2, 337efc ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 337bdc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #752 @ (adr r2, 337ec8 ) │ │ │ │ + add r2, pc, #976 @ (adr r2, 337fa8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfba20047 │ │ │ │ + @ instruction: 0xfbda0047 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #368] @ (337d68 ) │ │ │ │ @@ -347419,49 +347417,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #344] @ (337d74 ) │ │ │ │ ldr r1, [pc, #344] @ (337d78 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #332] @ (337d7c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (337d80 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #316] @ (337d84 ) │ │ │ │ ldr r1, [pc, #320] @ (337d88 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r6, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #300] @ (337d8c ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 337d58 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -347543,59 +347541,59 @@ │ │ │ │ b.w 393d3c │ │ │ │ ldr r0, [pc, #52] @ (337d90 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - lsls r6, r4, #4 │ │ │ │ + lsls r6, r3, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfaf40047 │ │ │ │ - b.n 3377d4 │ │ │ │ + @ instruction: 0xfb2c0047 │ │ │ │ + b.n 337844 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #664 @ (adr r0, 338014 ) │ │ │ │ + add r0, pc, #888 @ (adr r0, 3380f4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #440 @ (adr r3, 337f38 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 338018 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, 33812c ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 337e0c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #1000 @ (adr r2, 338170 ) │ │ │ │ + add r3, pc, #200 @ (adr r3, 337e50 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r8, r1 │ │ │ │ + nop @ (mov r8, r8) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #952 @ (adr r0, 338148 ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 337e28 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #344 @ (adr r0, 337eec ) │ │ │ │ + add r0, pc, #568 @ (adr r0, 337fcc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 337550 │ │ │ │ cbz r0, 337dea │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #64] @ (337e00 ) │ │ │ │ ldr r2, [pc, #64] @ (337e04 ) │ │ │ │ ldr r1, [pc, #68] @ (337e08 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 337dea │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -347605,43 +347603,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r2, #15] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 338518 │ │ │ │ + b.n 338588 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 33854c │ │ │ │ + b.n 3385bc │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 337550 │ │ │ │ cbz r0, 337e6a │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #72] @ (337e80 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (337e84 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (337e88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 337e6a │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -347655,19 +347653,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + strb r2, [r2, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3384a4 │ │ │ │ + b.n 338514 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3384dc │ │ │ │ + b.n 33854c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -347682,25 +347680,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 337550 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 337ef8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #80] @ (337f20 ) │ │ │ │ ldr r2, [pc, #84] @ (337f24 ) │ │ │ │ ldr r1, [pc, #84] @ (337f28 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 337ef8 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -347718,19 +347716,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 337eb6 │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 337eb6 │ │ │ │ nop │ │ │ │ - strb r2, [r0, #11] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 33841c │ │ │ │ + b.n 33848c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 338450 │ │ │ │ + b.n 3384c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -347743,25 +347741,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 337550 │ │ │ │ cbz r0, 337f8a │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #76] @ (337fb4 ) │ │ │ │ ldr r2, [pc, #76] @ (337fb8 ) │ │ │ │ ldr r1, [pc, #80] @ (337fbc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 337f8a │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 337f8c │ │ │ │ movs r0, #0 │ │ │ │ @@ -347777,19 +347775,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r4, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 33837c │ │ │ │ + b.n 3383ec │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3383b0 │ │ │ │ + b.n 338420 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -347805,26 +347803,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 337550 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33803e │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #120] @ (33807c ) │ │ │ │ ldr r2, [pc, #120] @ (338080 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (338084 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 338038 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 338064 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 33803e │ │ │ │ uxth r2, r5 │ │ │ │ @@ -347858,19 +347856,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strb r0, [r1, #6] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 338304 │ │ │ │ + b.n 338374 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 338338 │ │ │ │ + b.n 3383a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (3380fc ) │ │ │ │ and.w r1, r2, #1 │ │ │ │ @@ -347910,27 +347908,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3380ae │ │ │ │ ldr r0, [pc, #32] @ (33810c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 3380ae │ │ │ │ nop │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ands.w r1, r2, #1 │ │ │ │ ldr r3, [pc, #96] @ (338178 ) │ │ │ │ add r3, pc │ │ │ │ ite eq │ │ │ │ ldrbeq r2, [r0, #0] │ │ │ │ ldrbne r2, [r0, #1] │ │ │ │ @@ -347958,15 +347956,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (338188 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -347976,15 +347974,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033818c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -348018,26 +348016,26 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r3, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (338200 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ asrs r2, r7, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (338290 ) │ │ │ │ @@ -348045,25 +348043,25 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #112] @ (338298 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #100] @ (33829c ) │ │ │ │ ldr r1, [pc, #100] @ (3382a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #84] @ (3382a4 ) │ │ │ │ movs r2, #3 │ │ │ │ strb.w r2, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r2, #1537 @ 0x601 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ @@ -348082,22 +348080,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + strb r4, [r6, #1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r5 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfae6003f │ │ │ │ - @ instruction: 0xf4b80047 │ │ │ │ + smlatt r0, lr, pc, r0 │ │ │ │ + @ instruction: 0xf4f00047 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -348110,27 +348108,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (3382f4 ) │ │ │ │ add.w r2, ip, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (3382f8 ) │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1772] @ 0x6ec │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (33835c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -348139,44 +348137,44 @@ │ │ │ │ ldr r1, [pc, #80] @ (338364 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #64] @ (338368 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #64] @ (33836c ) │ │ │ │ movs r3, #30 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e44ac │ │ │ │ ldr r1, [pc, #36] @ (338370 ) │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e4388 │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa0a003f │ │ │ │ - @ instruction: 0xf3da0047 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + @ instruction: 0xfa42003f │ │ │ │ + ands.w r0, r2, #13041664 @ 0xc70000 │ │ │ │ + ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r9, [pc, #280] @ 3384a0 │ │ │ │ @@ -348189,24 +348187,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w sl, r4, #44 @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #252] @ (3384ac ) │ │ │ │ ldr r1, [pc, #256] @ (3384b0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [pc, #236] @ (3384b4 ) │ │ │ │ mov r4, r0 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ movs r2, #7 │ │ │ │ movt r2, #512 @ 0x200 │ │ │ │ @@ -348224,15 +348222,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33847a │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #192] @ (3384b8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5c1bb8 │ │ │ │ + bl 5c1bd8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 335098 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ bl 338820 │ │ │ │ @@ -348240,20 +348238,20 @@ │ │ │ │ add r0, pc │ │ │ │ bl 338c14 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #144] @ (3384c0 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r3, [pc, #136] @ (3384c4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r2, r7 │ │ │ │ bl 338d20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -348267,15 +348265,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 338c14 │ │ │ │ ldr r1, [pc, #104] @ (3384cc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r3, r7 │ │ │ │ - bl 5c6cec │ │ │ │ + bl 5c6d0c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 338d20 │ │ │ │ cbnz r0, 338490 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -348287,52 +348285,52 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #60] @ (3384d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 338cb4 │ │ │ │ - ldrsb.w r0, [r2, #63] @ 0x3f │ │ │ │ - bfi r0, r4, #1, #7 │ │ │ │ - ldr r4, [r1, #108] @ 0x6c │ │ │ │ + vst1.8 @ instruction: 0xf9ca003f │ │ │ │ + @ instruction: 0xf39c0047 │ │ │ │ + ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ lsls r2, r5, #1 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #216 @ (adr r1, 33859c ) │ │ │ │ + add r1, pc, #440 @ (adr r1, 33867c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #128] @ (338554 ) │ │ │ │ + ldr r6, [pc, #352] @ (338634 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (338508 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ asrs r0, r0, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -348340,15 +348338,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (33855c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (338560 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #44] @ (338564 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -348356,19 +348354,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7fc003f │ │ │ │ - rsb r0, sl, #71 @ 0x47 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldrh.w r0, [r4, pc, lsl #3] │ │ │ │ + addw r0, r2, #71 @ 0x47 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3385b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -348376,30 +348374,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (3385b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #36] @ (3385bc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf79a003f │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + @ instruction: 0xf7d2003f │ │ │ │ + ldr r2, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -348418,15 +348416,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 254cbc │ │ │ │ mov r0, r6 │ │ │ │ bl 2ef0b8 │ │ │ │ @@ -348462,61 +348460,61 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ subs r1, r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r0, r4 │ │ │ │ blx 254c24 <__snprintf_chk@plt> │ │ │ │ b.n 338626 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ + add r0, pc, #24 @ (adr r0, 33868c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3385d8 │ │ │ │ + bpl.n 338648 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 3386d0 │ │ │ │ ldr r2, [pc, #48] @ (3386d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3386d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #36] @ (3386dc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf67c003f │ │ │ │ - orr.w r0, sl, #71 @ 0x47 │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + @ instruction: 0xf6b4003f │ │ │ │ + eor.w r0, r2, #71 @ 0x47 │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003386e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -348533,65 +348531,65 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ cbz r0, 338744 │ │ │ │ ldr r5, [pc, #224] @ (3387ec ) │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdbd8 │ │ │ │ + bl 5bdbf8 │ │ │ │ ldr r3, [pc, #216] @ (3387f0 ) │ │ │ │ ldr r2, [pc, #216] @ (3387f4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r0, [r4, #0] │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #176] @ (3387f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #172] @ (3387fc ) │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdbd8 │ │ │ │ + bl 5bdbf8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #160] @ (338800 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #160] @ (338804 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 338730 │ │ │ │ ldr r2, [pc, #136] @ (338808 ) │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #136] @ (33880c ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #124] @ (338810 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2f2348 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ @@ -348607,52 +348605,52 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #92] @ (33881c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r1, #226 @ 0xe2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldmia r1!, {r2, r4} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #592] @ 0x250 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r7, {r1, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00338820 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -348679,19 +348677,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bl 255d24 │ │ │ │ nop │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00338874 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -348703,24 +348701,24 @@ │ │ │ │ ldr r2, [pc, #132] @ (338914 ) │ │ │ │ ldr r1, [pc, #136] @ (338918 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #116] @ (33891c ) │ │ │ │ ldr r1, [pc, #116] @ (338920 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #104] @ (338924 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 3388fe │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 3388ea │ │ │ │ @@ -348750,35 +348748,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (338938 ) │ │ │ │ add.w r3, r5, #100 @ 0x64 │ │ │ │ ldr r0, [pc, #52] @ (33893c ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldr r0, [r1, #32] │ │ │ │ + ldr r0, [r0, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eor.w r0, lr, #12517376 @ 0xbf0000 │ │ │ │ - cdp 0, 6, cr0, cr0, cr7, {2} │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + @ instruction: 0xf4c6003f │ │ │ │ + cdp 0, 9, cr0, cr8, cr7, {2} │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r7!, {r2, r4, r6} │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmia r7!, {r4, r5} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r3, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #656] @ 0x290 │ │ │ │ + str r5, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00338940 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -348794,25 +348792,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (33898c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e466c │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf3ba003f │ │ │ │ - stc 0, cr0, [sl, #284] @ 0x11c │ │ │ │ + @ instruction: 0xf3f2003f │ │ │ │ + stcl 0, cr0, [r2, #284] @ 0x11c │ │ │ │ │ │ │ │ 00338990 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -348851,25 +348849,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (338a08 ) │ │ │ │ ldr r0, [pc, #32] @ (338a0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #392] @ 0x188 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00338a10 : │ │ │ │ cbz r0, 338a2c │ │ │ │ cmp r1, #3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ @@ -348891,19 +348889,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (338a58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #4] │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00338a5c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -348932,24 +348930,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #108] @ (338b0c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #84] @ (338b10 ) │ │ │ │ ldr r1, [pc, #88] @ (338b14 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 44516c │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ clz r3, r2 │ │ │ │ @@ -348967,21 +348965,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrrc 0, 4, r0, r2, cr7 │ │ │ │ - @ instruction: 0xf278003f │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + stc 0, cr0, [sl], {71} @ 0x47 │ │ │ │ + @ instruction: 0xf2b0003f │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00338b18 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349026,23 +349024,23 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #112] @ (338c00 ) │ │ │ │ ldr r1, [pc, #112] @ (338c04 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 43c378 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -349072,143 +349070,143 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub.w r0, r8, #63 @ 0x3f │ │ │ │ - sbcs.w r0, sl, r7, lsl #1 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ + @ instruction: 0xf1e0003f │ │ │ │ + subs.w r0, r2, r7, lsl #1 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #864] @ 0x360 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r3, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00338c14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr.w ip, [pc, #44] @ 338c58 │ │ │ │ ldr r2, [pc, #44] @ (338c5c ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (338c60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00338c64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5c014c │ │ │ │ + bl 5c016c │ │ │ │ ldr.w ip, [pc, #44] @ 338ca8 │ │ │ │ ldr r2, [pc, #44] @ (338cac ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (338cb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, #96] @ 0x60 │ │ │ │ + str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00338cb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #64] @ (338d0c ) │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #64] @ (338d10 ) │ │ │ │ ldr r2, [pc, #64] @ (338d14 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (338d18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #52] @ (338d1c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ adds r2, r0, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00338d20 : │ │ │ │ - b.w 5c040c │ │ │ │ + b.w 5c042c │ │ │ │ │ │ │ │ 00338d24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (338d78 ) │ │ │ │ @@ -349217,39 +349215,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (338d80 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #44] @ (338d84 ) │ │ │ │ ldr r1, [pc, #48] @ (338d88 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ + str r4, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vshr.s32 d16, d31, #30 │ │ │ │ - @ instruction: 0xe9b00047 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ands.w r0, sl, #63 @ 0x3f │ │ │ │ + strd r0, r0, [r8, #284]! @ 0x11c │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00338d8c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349274,55 +349272,55 @@ │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r5, r0 │ │ │ │ ldr r1, [pc, #168] @ (338e70 ) │ │ │ │ ldr r0, [pc, #172] @ (338e74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #144] @ (338e78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #140] @ (338e7c ) │ │ │ │ ldr r2, [pc, #144] @ (338e80 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (338e84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #132] @ (338e88 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c040c │ │ │ │ + bl 5c042c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #96] @ (338e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #92] @ (338e90 ) │ │ │ │ ldr r2, [pc, #96] @ (338e94 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (338e98 ) │ │ │ │ @@ -349330,58 +349328,58 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 338dfe │ │ │ │ ldr r1, [pc, #84] @ (338e9c ) │ │ │ │ ldr r0, [pc, #88] @ (338ea0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 338dd2 │ │ │ │ ldr r1, [pc, #76] @ (338ea4 ) │ │ │ │ ldr r0, [pc, #80] @ (338ea8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 338dd2 │ │ │ │ subs r6, r6, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #384] @ 0x180 │ │ │ │ + str r7, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r3, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00338eac : │ │ │ │ cbnz r0, 338ec2 │ │ │ │ ldr r3, [pc, #108] @ (338f1c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -349401,42 +349399,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (338f28 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #56] @ (338f2c ) │ │ │ │ ldr r1, [pc, #60] @ (338f30 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r1!, {r5, r6} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mcr 0, 2, r0, cr4, cr15, {1} │ │ │ │ - @ instruction: 0xe8120047 │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + mrc 0, 3, r0, cr12, cr15, {1} │ │ │ │ + strex r0, r0, [sl, #284] @ 0x11c │ │ │ │ + str r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00338f34 : │ │ │ │ cbnz r0, 338f4a │ │ │ │ ldr r3, [pc, #108] @ (338fa4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -349456,47 +349454,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (338fb0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #56] @ (338fb4 ) │ │ │ │ ldr r1, [pc, #60] @ (338fb8 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [ip, #252]! @ 0xfc │ │ │ │ - b.n 338ec8 │ │ │ │ + ldcl 0, cr0, [r4, #252]! @ 0xfc │ │ │ │ + b.n 338f38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (338fc4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ lsrs r6, r6, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349504,32 +349502,32 @@ │ │ │ │ ldr r2, [pc, #52] @ (339014 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (339018 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #40] @ (33901c ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r5, #52] @ 0x34 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [r0, #-252] @ 0xffffff04 │ │ │ │ - b.n 338e38 │ │ │ │ + ldcl 0, cr0, [r8, #-252]! @ 0xffffff04 │ │ │ │ + b.n 338ea8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -349552,33 +349550,33 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r7, [pc, #1432] @ 339608 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r2, [pc, #1408] @ 33960c │ │ │ │ ldr.w r1, [pc, #1408] @ 339610 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #14 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r5, #0 │ │ │ │ bl 338d24 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w r5, [sl, #4] │ │ │ │ @@ -349616,50 +349614,50 @@ │ │ │ │ ldr.w r1, [pc, #1304] @ 339628 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [pc, #1288] @ 33962c │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cbz r3, 339146 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1268] @ 339630 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cbz r3, 33915e │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1248] @ 339634 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr.w r1, [pc, #1240] @ 339638 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ movw r7, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2f1158 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ ldr.w r3, [pc, #1216] @ 33963c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ bl 338d20 │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ str.w r9, [r3, r5, lsl #2] │ │ │ │ @@ -349689,15 +349687,15 @@ │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 3390d4 │ │ │ │ ldr.w r0, [pc, #1136] @ 339644 │ │ │ │ subs r1, #3 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3392fe │ │ │ │ ldr.w r3, [pc, #1116] @ 339648 │ │ │ │ movs r5, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ @@ -349729,50 +349727,50 @@ │ │ │ │ ldr.w r1, [pc, #1056] @ 339658 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [pc, #1040] @ 33965c │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 33926e │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1020] @ (339660 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 339286 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1000] @ (339664 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #992] @ (339668 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ movw r8, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2f1158 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ ldr r3, [pc, #920] @ (33963c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r7, r3] │ │ │ │ bl 338d20 │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ @@ -349801,15 +349799,15 @@ │ │ │ │ bls.w 339578 │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 339202 │ │ │ │ ldr r0, [pc, #888] @ (33966c ) │ │ │ │ subs r1, #4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 3395de │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3393fe │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbz r3, 33931c │ │ │ │ @@ -349827,53 +349825,53 @@ │ │ │ │ ldr r1, [pc, #848] @ (33967c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 339356 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #820] @ (339680 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cbz r3, 33936e │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #800] @ (339684 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ mov r9, sl │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5edb50 │ │ │ │ + bl 5edb70 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ str.w r0, [r9], #4 │ │ │ │ bne.n 339372 │ │ │ │ ldr r1, [pc, #764] @ (339688 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ ldr r3, [pc, #672] @ (33963c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ bl 338d20 │ │ │ │ mov r1, sl │ │ │ │ @@ -349906,27 +349904,27 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 339404 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #672] @ (339694 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 339404 │ │ │ │ ldr r3, [pc, #572] @ (33963c ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r8, [pc, #656] @ 339698 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 338c14 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 338d20 │ │ │ │ str.w r5, [r6, #136] @ 0x88 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349947,51 +349945,51 @@ │ │ │ │ ldr r1, [pc, #596] @ (3396a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r3, 339494 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #568] @ (3396ac ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cbz r3, 339494 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #548] @ (3396b0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 3394ac │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #528] @ (3396b4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #520] @ (3396b8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5c6a70 │ │ │ │ + bl 5c6a90 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ bl 338d20 │ │ │ │ str.w r5, [r6, #140] @ 0x8c │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -350033,26 +350031,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ ldr r1, [pc, #412] @ (3396c4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 68325c │ │ │ │ + bl 683294 │ │ │ │ mov r8, r0 │ │ │ │ b.n 33922c │ │ │ │ ldr r0, [pc, #400] @ (3396c8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 252d38 │ │ │ │ ldr r1, [pc, #392] @ (3396cc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 68325c │ │ │ │ + bl 683294 │ │ │ │ mov r7, r0 │ │ │ │ b.n 339102 │ │ │ │ ldr r3, [pc, #380] @ (3396d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3392dc │ │ │ │ @@ -350062,15 +350060,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3392dc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #360] @ (3396d4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3392dc │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ b.n 3392fe │ │ │ │ ldr r3, [pc, #344] @ (3396d8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -350081,15 +350079,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3391bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #316] @ (3396dc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3391bc │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ b.n 3391e2 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 3394e8 │ │ │ │ ldr r2, [pc, #292] @ (3396e0 ) │ │ │ │ @@ -350102,15 +350100,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3394f2 │ │ │ │ ldr r0, [pc, #276] @ (3396e4 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3394f2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #264] @ (3396e8 ) │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ ldr r1, [pc, #264] @ (3396ec ) │ │ │ │ ldr r0, [pc, #264] @ (3396f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -350119,139 +350117,139 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r3, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #60] @ 0x3c │ │ │ │ + ldrh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r5, r0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 339654 │ │ │ │ + bcs.n 3396c4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [r0], {63} @ 0x3f │ │ │ │ - b.n 3391f0 │ │ │ │ + mcrr 0, 3, r0, r8, cr15 │ │ │ │ + b.n 339260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #176 @ 0xb0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r5, r5] │ │ │ │ + ldrh r2, [r4, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #48] @ 0x30 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r3, #20] │ │ │ │ + str r4, [r2, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 33964c │ │ │ │ + bvs.n 3396bc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xeae6003f │ │ │ │ - b.n 338fcc │ │ │ │ + adds.w r0, lr, pc, rrx │ │ │ │ + b.n 33903c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #134 @ 0x86 │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r3, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r4, #0] │ │ │ │ + str r4, [r3, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrd r0, r0, [r4, #252]! @ 0xfc │ │ │ │ - b.n 339e08 │ │ │ │ + bic.w r0, ip, pc, rrx │ │ │ │ + b.n 339e78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r4, [r6, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #21 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, #92] @ 0x5c │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe8ce003f │ │ │ │ - b.n 339be8 │ │ │ │ + stmdb r6, {r0, r1, r2, r3, r4, r5} │ │ │ │ + b.n 339c58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r4, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrh r0, [r4, #28] │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r4, 3396d6 │ │ │ │ + cbz r4, 3396e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r7, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 3396d8 │ │ │ │ + cbz r2, 3396e6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r5, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #384] @ (33985c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #20] │ │ │ │ + ldrh r6, [r6, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #28] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #26] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (339700 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ lsls r6, r5, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #208] @ 3397e8 │ │ │ │ @@ -350270,25 +350268,25 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #180] @ (3397fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #180] @ (339800 ) │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r5, #152 @ 0x98 │ │ │ │ ldrh.w r2, [r5, #144] @ 0x90 │ │ │ │ bl 338a5c │ │ │ │ ldrb.w r3, [r5, #146] @ 0x92 │ │ │ │ mov r0, r6 │ │ │ │ strh.w r7, [r5, #320] @ 0x140 │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -350296,31 +350294,31 @@ │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ strb.w r2, [r5, #322] @ 0x142 │ │ │ │ ldrb.w r2, [r3, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r2, [r5, #323] @ 0x143 │ │ │ │ strb.w r3, [r5, #324] @ 0x144 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #108] @ (339804 ) │ │ │ │ ldr r1, [pc, #108] @ (339808 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 3397ba │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #80] @ (33980c ) │ │ │ │ ldr r3, [pc, #48] @ (3397f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -350333,29 +350331,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r7, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r0, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r0, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + ldrh r4, [r3, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r3, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -350366,45 +350364,45 @@ │ │ │ │ ldr r1, [pc, #224] @ (339908 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #208] @ (33990c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #208] @ (339910 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #192] @ (339914 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #184] @ (339918 ) │ │ │ │ ldr r1, [pc, #188] @ (33991c ) │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5c082c │ │ │ │ + bl 5c084c │ │ │ │ ldr r1, [pc, #172] @ (339920 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #168] @ (339924 ) │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r2, [pc, #164] @ (339928 ) │ │ │ │ ldr r1, [pc, #168] @ (33992c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #164] @ (339930 ) │ │ │ │ add r1, pc │ │ │ │ @@ -350448,23 +350446,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r7, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3392f4 │ │ │ │ + b.n 339364 │ │ │ │ movs r7, r7 │ │ │ │ - udf #198 @ 0xc6 │ │ │ │ + udf #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + strh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ @@ -350524,15 +350522,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3399dc │ │ │ │ ldr r0, [pc, #100] @ (339a0c ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3399dc │ │ │ │ ldrb.w r3, [r0, #321] @ 0x141 │ │ │ │ cmp r3, #2 │ │ │ │ itete ls │ │ │ │ addls r0, r0, r3 │ │ │ │ movhi r4, #0 │ │ │ │ @@ -350564,15 +350562,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbnz r1, 339a20 │ │ │ │ movs r0, #14 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -350587,19 +350585,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (339a4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r6, r5] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r0, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbnz r1, 339a60 │ │ │ │ movs r0, #6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -350614,19 +350612,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (339a8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r6, r4] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r0, #60] @ 0x3c │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r3, #60] @ 0x3c │ │ │ │ + strh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 339b24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -350658,64 +350656,64 @@ │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #322] @ 0x142 │ │ │ │ ldrb.w r3, [r4, #324] @ 0x144 │ │ │ │ ldrb.w r2, [r4, #323] @ 0x143 │ │ │ │ ldrb.w r1, [r4, #322] @ 0x142 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 70e8f4 │ │ │ │ + b.w 70e92c │ │ │ │ ldr r3, [pc, #48] @ (339b30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339ab6 │ │ │ │ ldr r3, [pc, #40] @ (339b34 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 339ab6 │ │ │ │ ldr r0, [pc, #32] @ (339b38 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 339ab6 │ │ │ │ lsrs r0, r6, #24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r4, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (339b74 ) │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [r1, #324] @ 0x144 │ │ │ │ ldrb.w r2, [r1, #323] @ 0x143 │ │ │ │ ldrb.w r1, [r1, #322] @ 0x142 │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #92] @ (339be4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -350726,23 +350724,23 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cmp r7, #1 │ │ │ │ bne.n 339bde │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movw r3, #518 @ 0x206 │ │ │ │ ldrsb.w r2, [r0, #322] @ 0x142 │ │ │ │ cmp r2, #0 │ │ │ │ ite ge │ │ │ │ movge.w r0, #496 @ 0x1f0 │ │ │ │ movlt.w r0, #368 @ 0x170 │ │ │ │ add r0, r3 │ │ │ │ @@ -350752,49 +350750,49 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 339bba │ │ │ │ nop │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 339c34 │ │ │ │ ldr r2, [pc, #48] @ (339c38 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #48] @ (339c3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -350802,15 +350800,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #68] @ (339ca0 ) │ │ │ │ ldr r1, [pc, #72] @ (339ca4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cbnz r4, 339c86 │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ and.w r0, r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -350822,19 +350820,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r1, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -350842,66 +350840,66 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #52] @ (339cf8 ) │ │ │ │ ldr r1, [pc, #56] @ (339cfc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #2 │ │ │ │ ldrb.w r2, [r0, #322] @ 0x142 │ │ │ │ lsls r3, r4 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #52] @ (339d48 ) │ │ │ │ ldr r2, [pc, #56] @ (339d4c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #56] @ (339d50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ and.w r3, r3, #3 │ │ │ │ add.w r4, r4, r3, lsl #1 │ │ │ │ ldrh.w r0, [r4, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -350909,15 +350907,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #64] @ (339dac ) │ │ │ │ ldr r1, [pc, #64] @ (339db0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cbnz r5, 339d96 │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ ubfx r0, r0, #3, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -350927,23 +350925,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (339db4 ) │ │ │ │ add.w r3, r4, #208 @ 0xd0 │ │ │ │ ldr r0, [pc, #24] @ (339db8 ) │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -350951,15 +350949,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #76] @ (339e20 ) │ │ │ │ ldr r1, [pc, #76] @ (339e24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cbnz r5, 339e08 │ │ │ │ ldrb.w r3, [r0, #322] @ 0x142 │ │ │ │ tst.w r3, #32 │ │ │ │ ite eq │ │ │ │ moveq.w r0, #1008 @ 0x3f0 │ │ │ │ movne.w r0, #880 @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ @@ -350973,23 +350971,23 @@ │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ ldr r0, [pc, #28] @ (339e2c ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r4, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, #30] │ │ │ │ + strh r6, [r3, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r7, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -350997,34 +350995,34 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #56] @ (339e84 ) │ │ │ │ ldr r1, [pc, #60] @ (339e88 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r3, r4, #1 │ │ │ │ ldrb.w r0, [r0, #323] @ 0x143 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r3 │ │ │ │ and.w r0, r0, #1 │ │ │ │ rsb r0, r0, #4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r3, #26] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ ldr r1, [pc, #80] @ (339ef0 ) │ │ │ │ @@ -351033,15 +351031,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (339ef8 ) │ │ │ │ add r1, pc │ │ │ │ add ip, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #44] @ 339ee8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (339efc ) │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -351057,19 +351055,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #24] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r0, r4] │ │ │ │ + strb r4, [r7, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r6, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ vld1.8 @ instruction: 0xf9a4005b │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -351077,15 +351075,15 @@ │ │ │ │ ldr r2, [pc, #88] @ (339f6c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #88] @ (339f70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ ands.w r3, r3, #3 │ │ │ │ bne.n 339f4e │ │ │ │ ldrb.w r3, [r0, #324] @ 0x144 │ │ │ │ tst.w r3, #8 │ │ │ │ ite eq │ │ │ │ moveq r0, #5 │ │ │ │ @@ -351102,34 +351100,34 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r1, #20] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (339fd4 ) │ │ │ │ ldr r2, [pc, #80] @ (339fd8 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #80] @ (339fdc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r0, #146] @ 0x92 │ │ │ │ movs r2, #0 │ │ │ │ strh.w r2, [r0, #320] @ 0x140 │ │ │ │ and.w r3, r3, #31 │ │ │ │ add r3, r4 │ │ │ │ ldrb r1, [r3, #20] │ │ │ │ ldrb.w r2, [r3, #52] @ 0x34 │ │ │ │ @@ -351142,19 +351140,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, r0] │ │ │ │ + strb r0, [r3, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r3, #16] │ │ │ │ + strh r2, [r2, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r5, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -351162,15 +351160,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #88] @ (33a050 ) │ │ │ │ ldr r1, [pc, #88] @ (33a054 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r1, r5, #1 │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asr.w r1, r3, r1 │ │ │ │ ands.w r2, r1, #3 │ │ │ │ it eq │ │ │ │ moveq.w r0, #1016 @ 0x3f8 │ │ │ │ @@ -351187,19 +351185,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 33a0dc │ │ │ │ orrs.w lr, r2, r3 │ │ │ │ @@ -351242,27 +351240,27 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33a0a0 │ │ │ │ ldr r0, [pc, #28] @ (33a0ec ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33a0a0 │ │ │ │ nop │ │ │ │ lsrs r4, r4, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w ip, [pc, #72] @ 33a13c │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #72] @ (33a140 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -351285,55 +351283,55 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33a106 │ │ │ │ ldr r0, [pc, #28] @ (33a14c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ lsls r0, r4, #31 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r0, [r0, #1800] @ 0x708 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #76] @ (33a1b8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #364 @ 0x16c │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #416 @ 0x1a0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ @ instruction: 0xf794005b │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ @@ -351343,24 +351341,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #128] @ (33a258 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (33a25c ) │ │ │ │ ldr r1, [pc, #116] @ (33a260 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (33a264 ) │ │ │ │ ldr r3, [pc, #104] @ (33a268 ) │ │ │ │ mov.w r1, #1664 @ 0x680 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -351370,38 +351368,38 @@ │ │ │ │ ldrh r2, [r7, #0] │ │ │ │ strh.w r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #80] @ (33a26c ) │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ strb.w r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #64] @ (33a270 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r5, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r4, [r4, r3] │ │ │ │ + strh r4, [r3, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 33a2ec │ │ │ │ + blt.n 33a15c │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 33a290 │ │ │ │ + bpl.n 33a300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #230 @ 0xe6 │ │ │ │ + movs r1, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -351469,25 +351467,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33a2f6 │ │ │ │ ldr r0, [pc, #28] @ (33a338 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33a2f6 │ │ │ │ lsls r2, r5, #23 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #176] @ (33a3e4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + strh r4, [r3, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #256] @ (33a450 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -351506,39 +351504,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #220] @ (33a464 ) │ │ │ │ ldr r1, [pc, #220] @ (33a468 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r3, [r5, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33a432 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ cbz r6, 33a3e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #176] @ (33a46c ) │ │ │ │ ldr r3, [pc, #148] @ (33a454 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -351568,15 +351566,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (33a470 ) │ │ │ │ ldr r1, [pc, #100] @ (33a474 ) │ │ │ │ movs r3, #14 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 338f34 │ │ │ │ mov.w r2, #1008 @ 0x3f0 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 44516c │ │ │ │ b.n 33a3ba │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @@ -351591,53 +351589,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + strh r2, [r3, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, r5] │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r2, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #17] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r1, #10] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #104] @ (33a500 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r2, [pc, #104] @ (33a504 ) │ │ │ │ add.w r5, r8, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (33a508 ) │ │ │ │ add r2, pc │ │ │ │ movs r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ and.w r1, r6, #3 │ │ │ │ mov r9, r0 │ │ │ │ subs r1, #3 │ │ │ │ ldr.w r0, [r8, #104] @ 0x68 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ bl 2dd70c │ │ │ │ @@ -351656,19 +351654,19 @@ │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 33a4ce │ │ │ │ ldr.w r0, [r8, #132] @ 0x84 │ │ │ │ ubfx r1, r6, #4, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2d9884 │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r7, #12] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -351767,15 +351765,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 33a5b0 │ │ │ │ ldr r0, [pc, #104] @ (33a670 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 33a5b0 │ │ │ │ and.w r4, r4, #254 @ 0xfe │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, r4, r4 │ │ │ │ adcs r0, r0 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -351795,34 +351793,34 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 33a54e │ │ │ │ ldr r0, [pc, #52] @ (33a678 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 33a54e │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 33a47c │ │ │ │ movs r1, #226 @ 0xe2 │ │ │ │ b.n 33a5b0 │ │ │ │ lsls r6, r6, #14 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #21] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #20] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r3 │ │ │ │ @@ -351835,15 +351833,15 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ ldr r7, [pc, #440] @ (33a858 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #428] @ (33a85c ) │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33a824 │ │ │ │ @@ -351984,31 +351982,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33a6be │ │ │ │ ldr r0, [pc, #40] @ (33a868 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33a6be │ │ │ │ - ldr r6, [pc, #136] @ (33a8d8 ) │ │ │ │ + ldr r6, [pc, #360] @ (33a9b8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, #18] │ │ │ │ + ldrb r6, [r0, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r0, r5, #8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #13] │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 33a8bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -352016,33 +352014,33 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (33a8c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #44] @ (33a8c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ str.w r3, [r0, #400] @ 0x190 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #208] @ (33a990 ) │ │ │ │ + ldr r4, [pc, #432] @ (33aa70 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r6, #10] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ orn r0, r4, #91 @ 0x5b │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 33a91c │ │ │ │ @@ -352051,33 +352049,33 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (33a924 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #44] @ (33a928 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #568 @ 0x238 │ │ │ │ str.w r3, [r0, #400] @ 0x190 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #848] @ (33ac70 ) │ │ │ │ + ldr r4, [pc, #48] @ (33a950 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r0, #9] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r0, r4, #91 @ 0x5b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -352086,41 +352084,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (33a984 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #52] @ (33a988 ) │ │ │ │ ldr r1, [pc, #52] @ (33a98c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #36] @ (33a990 ) │ │ │ │ add.w r2, r0, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c082c │ │ │ │ - ldr r3, [pc, #480] @ (33ab60 ) │ │ │ │ + b.w 5c084c │ │ │ │ + ldr r3, [pc, #704] @ (33ac40 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 33a940 │ │ │ │ + bmi.n 33a9b0 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r5, #26] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ vst4. {d31[0],d33[0],d35[0],d37[0]}, [r9 :256] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -352129,53 +352127,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (33aa08 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #80] @ (33aa0c ) │ │ │ │ ldr r1, [pc, #80] @ (33aa10 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #64] @ (33aa14 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str.w r2, [r4, #156] @ 0x9c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #64] @ (33aa44 ) │ │ │ │ + ldr r3, [pc, #288] @ (33ab24 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 33aaf4 │ │ │ │ + bcc.n 33a964 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r1, r2, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r5, #24] │ │ │ │ + strb r0, [r4, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352185,30 +352183,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (33aa90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #84] @ (33aa94 ) │ │ │ │ ldr r1, [pc, #84] @ (33aa98 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #68] @ (33aa9c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str.w r2, [r4, #156] @ 0x9c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -352217,23 +352215,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #560] @ (33acbc ) │ │ │ │ + ldr r2, [pc, #784] @ (33ad9c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 33aa74 │ │ │ │ + bcc.n 33aae4 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r4, #22] │ │ │ │ + strb r4, [r3, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, #22] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352243,25 +352241,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (33ab40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #124] @ (33ab44 ) │ │ │ │ ldr r1, [pc, #124] @ (33ab48 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #108] @ (33ab4c ) │ │ │ │ movs r4, #16 │ │ │ │ ldr r2, [pc, #108] @ (33ab50 ) │ │ │ │ movw r0, #1537 @ 0x601 │ │ │ │ add r1, pc │ │ │ │ str r1, [r3, #92] @ 0x5c │ │ │ │ @@ -352271,15 +352269,15 @@ │ │ │ │ strh.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ movt r2, #33329 @ 0x8231 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #72] @ (33ab58 ) │ │ │ │ ldr r2, [pc, #76] @ (33ab5c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ @@ -352290,32 +352288,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #16] @ (33ab4c ) │ │ │ │ + ldr r2, [pc, #240] @ (33ac2c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 33ac14 │ │ │ │ + bcs.n 33aa84 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r7, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r5, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [lr, #364]! @ 0x16c │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ + ldrb r0, [r1, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #132] @ (33abf8 ) │ │ │ │ @@ -352323,25 +352321,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (33ac00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #124] @ (33ac04 ) │ │ │ │ ldr r1, [pc, #124] @ (33ac08 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #108] @ (33ac0c ) │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #108] @ (33ac10 ) │ │ │ │ movw r0, #1537 @ 0x601 │ │ │ │ add r1, pc │ │ │ │ str r1, [r3, #92] @ 0x5c │ │ │ │ @@ -352351,15 +352349,15 @@ │ │ │ │ strh.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ movt r2, #1670 @ 0x686 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #72] @ (33ac18 ) │ │ │ │ ldr r2, [pc, #76] @ (33ac1c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ @@ -352370,32 +352368,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #272] @ (33ad0c ) │ │ │ │ + ldr r1, [pc, #496] @ (33adec ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 33ab54 │ │ │ │ + bne.n 33abc4 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [lr, #-364]! @ 0xfffffe94 │ │ │ │ - ldrb r0, [r2, #0] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ (33ad0c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -352403,15 +352401,15 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #216] @ (33ad14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ adds r0, #145 @ 0x91 │ │ │ │ movs r5, #1 │ │ │ │ blx 254cbc │ │ │ │ mov r0, r4 │ │ │ │ @@ -352480,19 +352478,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #520] @ (33af18 ) │ │ │ │ + ldr r0, [pc, #744] @ (33aff8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r0, #28] │ │ │ │ + strb r4, [r7, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #324] @ (33ae70 ) │ │ │ │ @@ -352613,34 +352611,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 33ad58 │ │ │ │ ldr r0, [pc, #44] @ (33ae80 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33ad58 │ │ │ │ ldr r0, [pc, #32] @ (33ae84 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 33ade0 │ │ │ │ @ instruction: 0xfbac0069 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #20] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r2, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (33af48 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -352648,15 +352646,15 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #172] @ (33af50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ adds r0, #145 @ 0x91 │ │ │ │ movs r5, #1 │ │ │ │ blx 254cbc │ │ │ │ mov r0, r4 │ │ │ │ @@ -352707,19 +352705,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mov r2, r3 │ │ │ │ + mov r2, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r1, #18] │ │ │ │ + strb r4, [r0, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r3, #18] │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 33afc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352727,15 +352725,15 @@ │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ ldr r1, [pc, #88] @ (33afc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ mov.w ip, #4 │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r2, #15 │ │ │ │ movt r2, #512 @ 0x200 │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ @@ -352751,19 +352749,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp ip, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r6, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 33b048 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352771,15 +352769,15 @@ │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ ldr r1, [pc, #104] @ (33b050 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #192 @ 0xc0 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #15 │ │ │ │ movt r1, #512 @ 0x200 │ │ │ │ str.w ip, [r3, #52] @ 0x34 │ │ │ │ @@ -352798,19 +352796,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add ip, sl │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r0, #16] │ │ │ │ + strb r0, [r7, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 33b0cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -352819,57 +352817,57 @@ │ │ │ │ ldr r1, [pc, #100] @ (33b0d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #84] @ (33b0d8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (33b0dc ) │ │ │ │ mov.w r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #1840 @ 0x730 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r3, [pc, #64] @ (33b0e0 ) │ │ │ │ ldr r1, [pc, #68] @ (33b0e4 ) │ │ │ │ add.w r2, r5, #15040 @ 0x3ac0 │ │ │ │ add r3, pc │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #2936 @ 0xb78 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r4, r9 │ │ │ │ + add ip, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r7, #10] │ │ │ │ + strb r2, [r6, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r6, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 33b160 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352878,57 +352876,57 @@ │ │ │ │ ldr r1, [pc, #100] @ (33b168 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #84] @ (33b16c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (33b170 ) │ │ │ │ mov.w r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #1840 @ 0x730 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r3, [pc, #64] @ (33b174 ) │ │ │ │ ldr r1, [pc, #68] @ (33b178 ) │ │ │ │ add.w r2, r5, #15040 @ 0x3ac0 │ │ │ │ add r3, pc │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #2936 @ 0xb78 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bics r0, r7 │ │ │ │ + mvns r0, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r7, #11] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r7, #11] │ │ │ │ + strb r0, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r6, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -352941,15 +352939,15 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ ldr r4, [pc, #132] @ (33b224 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #116] @ (33b228 ) │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33b1f4 │ │ │ │ mov r3, r7 │ │ │ │ @@ -352983,30 +352981,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33b1bc │ │ │ │ ldr r0, [pc, #40] @ (33b234 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33b1bc │ │ │ │ - orrs r2, r4 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r1, #9] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, #6] │ │ │ │ + strb r6, [r0, #7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf7260069 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -353019,15 +353017,15 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ ldr r4, [pc, #132] @ (33b2e0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #116] @ (33b2e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33b2b0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -353061,30 +353059,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33b278 │ │ │ │ ldr r0, [pc, #40] @ (33b2f0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33b278 │ │ │ │ - negs r6, r4 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r2, #6] │ │ │ │ + strb r0, [r1, #7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + strb r2, [r1, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf66a0069 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #5] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #192] @ (33b3c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -353093,105 +353091,105 @@ │ │ │ │ ldr r1, [pc, #188] @ (33b3cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #176] @ (33b3d0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #176] @ (33b3d4 ) │ │ │ │ mov.w r3, #696 @ 0x2b8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #160] @ (33b3d8 ) │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r2, [pc, #160] @ (33b3dc ) │ │ │ │ ldr r1, [pc, #160] @ (33b3e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r2, r5, #3112 @ 0xc28 │ │ │ │ add r6, pc │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r1, [pc, #140] @ (33b3e4 ) │ │ │ │ add.w r2, r5, #10624 @ 0x2980 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r2, #8 │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r1, [pc, #124] @ (33b3e8 ) │ │ │ │ add.w r2, r5, #12864 @ 0x3240 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ ldr r6, [pc, #112] @ (33b3ec ) │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r0, [pc, #108] @ (33b3f0 ) │ │ │ │ ldr r1, [pc, #112] @ (33b3f4 ) │ │ │ │ add.w r2, r5, #17920 @ 0x4600 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, #2576 @ 0xa10 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #112 @ 0x70 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r1, [pc, #92] @ (33b3f8 ) │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #20608 @ 0x5080 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - sbcs r6, r5 │ │ │ │ + rors r6, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r3, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r0, #5] │ │ │ │ + strb r4, [r7, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r5, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r3, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #416] @ (33b584 ) │ │ │ │ + ldr r6, [pc, #640] @ (33b664 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, #4] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r4, #4] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r1, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r0, #36] @ 0x24 │ │ │ │ + ldrh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r2, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ sub sp, #8 │ │ │ │ @@ -353250,28 +353248,28 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add.w r1, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ ldr r1, [pc, #208] @ (33b58c ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ strh r2, [r3, #6] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #200] @ (33b590 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r4, #2704 @ 0xa90 │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ addw r1, r4, #2696 @ 0xa88 │ │ │ │ movs r2, #0 │ │ │ │ bl 31e840 │ │ │ │ mov r0, r6 │ │ │ │ bl 394bc4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353328,23 +353326,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ands r2, r3 │ │ │ │ + eors r2, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ b.n 33bd7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldc 15, cr15, [pc, #1020] @ 33b998 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -353355,15 +353353,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ (33b66c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ blx 254cbc │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -353409,19 +353407,19 @@ │ │ │ │ add.w r0, r4, #2704 @ 0xa90 │ │ │ │ ldrb.w r1, [r3, #210] @ 0xd2 │ │ │ │ and.w r1, r1, #1 │ │ │ │ bl 445310 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 443364 │ │ │ │ - subs r7, #8 │ │ │ │ + subs r7, #64 @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r7, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r6, [pc, #1100] @ 33bad0 │ │ │ │ @@ -353435,40 +353433,40 @@ │ │ │ │ add.w r3, r6, #132 @ 0x84 │ │ │ │ ldr.w r7, [pc, #1088] @ 33bae0 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r8, r6, #140 @ 0x8c │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r9, [pc, #1032] @ 33bae4 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c04bc │ │ │ │ ldr.w r2, [pc, #1028] @ 33bae8 │ │ │ │ ldr.w r1, [pc, #1028] @ 33baec │ │ │ │ add.w r3, r6, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #1008] @ (33baf0 ) │ │ │ │ add.w r1, sl, #1800 @ 0x708 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -353485,15 +353483,15 @@ │ │ │ │ bl 2e42c8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #976] @ (33bafc ) │ │ │ │ movs r3, #0 │ │ │ │ add.w sl, r2, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 5c1a48 │ │ │ │ + bl 5c1a68 │ │ │ │ mov r0, fp │ │ │ │ bl 394b58 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ bl 394bc4 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r3, r1, [sp, #12] │ │ │ │ @@ -353513,20 +353511,20 @@ │ │ │ │ add r0, pc │ │ │ │ bl 338c14 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #892] @ (33bb04 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r3, [pc, #884] @ (33bb08 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r1, [r9, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ bl 338d20 │ │ │ │ @@ -353544,38 +353542,38 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ add.w r9, r0, #2416 @ 0x970 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #820] @ (33bb0c ) │ │ │ │ mov.w r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #796] @ (33bb10 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cbnz r0, 33b82c │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353585,15 +353583,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #740] @ (33bb18 ) │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r2, [r2, #2985] @ 0xba9 │ │ │ │ bl 338940 │ │ │ │ movs r3, #0 │ │ │ │ b.n 33b852 │ │ │ │ adds r3, #1 │ │ │ │ @@ -353616,71 +353614,71 @@ │ │ │ │ mov r1, r6 │ │ │ │ add.w r7, r5, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1840 @ 0x730 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #660] @ (33bb28 ) │ │ │ │ mov r2, sl │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b816 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ addw r8, r0, #3112 @ 0xc28 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #608] @ (33bb2c ) │ │ │ │ adds r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b816 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #1804] @ 0x70c │ │ │ │ ldr r1, [pc, #532] @ (33bb30 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r3, r4, lsl #2 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ bl 2e452c │ │ │ │ @@ -353700,44 +353698,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [fp, #120] @ 0x78 │ │ │ │ ldr.w r9, [pc, #472] @ 33bb3c │ │ │ │ adds r3, #2 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r3, [pc, #468] @ (33bb40 ) │ │ │ │ add r9, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r8, sl, #156 @ 0x9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #28] │ │ │ │ str.w r8, [sp] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b816 │ │ │ │ adds r3, r5, #1 │ │ │ │ addw r4, r4, #2232 @ 0x8b8 │ │ │ │ movs r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 33b946 │ │ │ │ @@ -353747,158 +353745,158 @@ │ │ │ │ mov r8, r6 │ │ │ │ add.w r0, r5, #15040 @ 0x3ac0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r4 │ │ │ │ adds r2, #4 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ add.w r0, r5, #15040 @ 0x3ac0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b816 │ │ │ │ add.w r0, r5, #17920 @ 0x4600 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ adds r2, #5 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ add.w r0, r5, #17920 @ 0x4600 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w sl, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b816 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #20608 @ 0x5080 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ adds r2, #6 │ │ │ │ - bl 5bf000 │ │ │ │ + bl 5bf020 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ add.w r0, r5, #20608 @ 0x5080 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5c034c │ │ │ │ + b.w 5c036c │ │ │ │ nop │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r1, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs.w r0, r8, #105 @ 0x69 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r5, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, #80] @ 0x50 │ │ │ │ + str r4, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xea1bffff │ │ │ │ - str r4, [r1, #112] @ 0x70 │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r2, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r5, #120] @ 0x78 │ │ │ │ + str r0, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r0, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0088 │ │ │ │ + bkpt 0x00c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + subs r4, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 33bb98 │ │ │ │ + cbz r6, 33bba6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #256] @ (33bc34 ) │ │ │ │ + ldr r2, [pc, #480] @ (33bd14 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #132 @ 0x84 │ │ │ │ + subs r3, #188 @ 0xbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r0, 33bb86 │ │ │ │ + cbz r0, 33bb94 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0033bb44 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -353915,15 +353913,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (33bcdc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldrb.w r3, [r3, #60] @ 0x3c │ │ │ │ and.w r2, r1, #7 │ │ │ │ tst.w r1, #4 │ │ │ │ bne.n 33bba6 │ │ │ │ tst.w r1, #6 │ │ │ │ @@ -353966,15 +353964,15 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r2, [r0, #1804] @ 0x70c │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ bic.w r1, r1, ip │ │ │ │ cmp.w lr, #253 @ 0xfd │ │ │ │ strh.w r1, [r0, #1808] @ 0x710 │ │ │ │ bls.n 33bbd0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354020,37 +354018,37 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 33bc22 │ │ │ │ ldr r0, [pc, #68] @ (33bce4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ add.w r1, r6, #8 │ │ │ │ movs r2, #1 │ │ │ │ ldrh.w r3, [r0, #1808] @ 0x710 │ │ │ │ lsls r2, r1 │ │ │ │ cbz r4, 33bcc4 │ │ │ │ orrs r3, r2 │ │ │ │ strh.w r3, [r0, #1808] @ 0x710 │ │ │ │ b.n 33bc22 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ strh.w r3, [r0, #1808] @ 0x710 │ │ │ │ b.n 33bc22 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [lr, #-420]! @ 0xfffffe5c │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r0, #124] @ 0x7c │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r7, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #0] │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ b.w 33bb44 │ │ │ │ │ │ │ │ 0033bcec : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -354068,21 +354066,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (33bd18 ) │ │ │ │ ldr r1, [pc, #24] @ (33bd1c ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 70e0cc │ │ │ │ + b.w 70e104 │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #4] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r2, #4] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033bd20 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354093,28 +354091,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (33bd68 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r0, #42 @ 0x2a │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ + ldr r4, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033bd6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354125,66 +354123,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (33bdb4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + subs r0, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r2, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033bdb8 : │ │ │ │ ldr r3, [pc, #24] @ (33bdd4 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 33bdd8 │ │ │ │ ldr r1, [pc, #24] @ (33bddc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 70e0cc │ │ │ │ - adds r7, #162 @ 0xa2 │ │ │ │ + b.w 70e104 │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ + str r4, [r1, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033bde0 : │ │ │ │ ldr r3, [pc, #24] @ (33bdfc ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 33be00 │ │ │ │ ldr r1, [pc, #24] @ (33be04 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 70e0cc │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + b.w 70e104 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r1, #120] @ 0x78 │ │ │ │ + str r4, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, #116] @ 0x74 │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033be08 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033be0c : │ │ │ │ @@ -354199,15 +354197,15 @@ │ │ │ │ │ │ │ │ 0033be1c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (33be2c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ ble.n 33bda0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354376,28 +354374,28 @@ │ │ │ │ strd r1, r0, [sp] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #2032] @ 0x7f0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 33be96 │ │ │ │ ldr.w r3, [r4, #2028] @ 0x7ec │ │ │ │ movs r4, #0 │ │ │ │ b.n 33be96 │ │ │ │ movs r3, #237 @ 0xed │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ movs r4, #0 │ │ │ │ b.n 33be96 │ │ │ │ eor.w r0, r2, r9, asr #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #84] @ 0x54 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (33c138 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -354407,15 +354405,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ mov r3, r2 │ │ │ │ @@ -354438,27 +354436,27 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 7085dc │ │ │ │ + bl 708614 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 708a98 │ │ │ │ + bl 708ad0 │ │ │ │ ldr r2, [pc, #92] @ (33c148 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r7, r4, #1768 @ 0x6e8 │ │ │ │ - bl 709110 │ │ │ │ + bl 709148 │ │ │ │ vldr d7, [pc, #48] @ 33c130 │ │ │ │ ldr r2, [pc, #72] @ (33c14c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #72] @ (33c150 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -354475,27 +354473,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 393a1c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 33c0f4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (33c1d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -354504,26 +354502,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (33c1d8 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, #4 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (33c1dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (33c1e0 ) │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #16 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #76] @ (33c1e4 ) │ │ │ │ ldr r3, [pc, #80] @ (33c1e8 ) │ │ │ │ movw r1, #4660 @ 0x1234 │ │ │ │ movt r1, #4584 @ 0x11e8 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -354538,23 +354536,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #212 @ 0xd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r4, 33c244 │ │ │ │ + cbnz r4, 33c252 │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r7, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r2, #5 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -354626,21 +354624,21 @@ │ │ │ │ ldrex r2, [r3] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33c2aa │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ dmb ish │ │ │ │ - bl 708b90 │ │ │ │ + bl 708bc8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7087d4 │ │ │ │ + b.w 70880c │ │ │ │ subs.w r1, r2, #128 @ 0x80 │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ bcs.n 33c2f8 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ @@ -354722,25 +354720,25 @@ │ │ │ │ bpl.n 33c2f8 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 33c2f8 │ │ │ │ str.w r6, [r4, #2072] @ 0x818 │ │ │ │ movs r0, #1 │ │ │ │ str.w r5, [r4, #2076] @ 0x81c │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 33c2f8 │ │ │ │ str.w r6, [r4, #2064] @ 0x810 │ │ │ │ str.w r5, [r4, #2068] @ 0x814 │ │ │ │ b.n 33c2f8 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ @@ -354781,15 +354779,15 @@ │ │ │ │ movs r1, #1 │ │ │ │ b.n 33c470 │ │ │ │ nop │ │ │ │ b.n 33c22c │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #48] @ 0x30 │ │ │ │ + str r6, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (33c540 ) │ │ │ │ @@ -354838,21 +354836,21 @@ │ │ │ │ movw r4, #4095 @ 0xfff │ │ │ │ movt r4, #4 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov.w r4, #262144 @ 0x40000 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33c4fc │ │ │ │ b.n 33bd74 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #64] @ 33c5a0 │ │ │ │ @@ -354860,36 +354858,36 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (33c5a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #32] @ 33c598 │ │ │ │ add.w r2, r0, #6208 @ 0x1840 │ │ │ │ ldr r1, [pc, #44] @ (33c5ac ) │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c7d28 │ │ │ │ + b.w 5c7d48 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffff0fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #218 @ 0xda │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #4] │ │ │ │ + str r2, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r7, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (33c638 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -354899,49 +354897,49 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #116] @ (33c644 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #108] @ (33c648 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r0, #1940 @ 0x794 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #398 @ 0x18e │ │ │ │ strb.w r3, [r4, #2024] @ 0x7e8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 708b90 │ │ │ │ + bl 708bc8 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ - bl 709448 │ │ │ │ + bl 709480 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 708b48 │ │ │ │ + bl 708b80 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 708618 │ │ │ │ + bl 708650 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38f2ec │ │ │ │ - ldrsh r0, [r3, r7] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r4, r7] │ │ │ │ + str r0, [r3, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ b.n 33cc40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -354982,15 +354980,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33c750 │ │ │ │ ldr.w r4, [r5, #2032] @ 0x7f0 │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r1, [pc, #204] @ (33c794 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ cbz r4, 33c6dc │ │ │ │ mul.w r8, r4, r8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 33c6d4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [pc, #180] @ (33c798 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ @@ -354998,15 +354996,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ str.w r8, [r5, #2032] @ 0x7f0 │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r7] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33c706 │ │ │ │ dmb ish │ │ │ │ @@ -355028,15 +355026,15 @@ │ │ │ │ bl 393d3c │ │ │ │ bl 438170 │ │ │ │ b.n 33c67c │ │ │ │ ldr r1, [pc, #72] @ (33c79c ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #335 @ 0x14f │ │ │ │ add r1, pc │ │ │ │ - bl 7087d4 │ │ │ │ + bl 70880c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -355045,25 +355043,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 38f508 │ │ │ │ b.n 33c74a │ │ │ │ b.n 33cc68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r4] │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r0, [r5, r4] │ │ │ │ + ldrsh r0, [r4, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r1, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + ldrsh r6, [r5, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r0, r1] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r3, [r0, #2072] @ 0x818 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -355188,29 +355186,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 393d3c │ │ │ │ ldr r0, [pc, #36] @ (33c944 ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33c810 │ │ │ │ strd r0, r8, [sp] │ │ │ │ ldr r0, [pc, #20] @ (33c948 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33c8e6 │ │ │ │ nop │ │ │ │ b.n 33cb7c │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r4, r3] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -355253,15 +355251,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33c9d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ bcs.n 33cacc │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355401,25 +355399,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #328] @ (33cca0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #316] @ (33cca4 ) │ │ │ │ ldr r1, [pc, #320] @ (33cca8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w sl, r4, #104 @ 0x68 │ │ │ │ bl 338eac │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #288] @ (33ccac ) │ │ │ │ @@ -355513,35 +355511,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r3, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r0, r0] │ │ │ │ + ldrh r0, [r7, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ beq.n 33cc1c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, r2] │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r3, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r2, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 33cd14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -355549,15 +355547,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (33cd1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #44] @ (33cd20 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -355565,19 +355563,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr5, cr15, {7} @ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -355591,34 +355589,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (33cd78 ) │ │ │ │ ldr r2, [pc, #52] @ (33cd7c ) │ │ │ │ add ip, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r6 │ │ │ │ bl 338874 │ │ │ │ orrs r4, r5 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r1, r0] │ │ │ │ + ldr r0, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r4, r1] │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33cd88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 33ce18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355707,15 +355705,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 706a74 │ │ │ │ + bl 706aac │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 33ce68 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -355727,15 +355725,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (33d100 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (33d104 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -355810,15 +355808,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 33cfe6 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 706988 │ │ │ │ + bl 7069c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 33d0e2 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 33d0b6 │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -355935,49 +355933,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (33d138 ) │ │ │ │ ldr r0, [pc, #80] @ (33d13c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - movs r7, #158 @ 0x9e │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r3, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r6!, {r2, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r3, r0] │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldr r4, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldr r4, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ + add r0, pc, #24 @ (adr r0, 33d13c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldrsb r0, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r5, {r2, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r7, r0] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r1, r1] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #104 @ 0x68 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, #23] │ │ │ │ + strb r2, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (33d1cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -355986,26 +355984,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (33d1d4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #108] @ (33d1d8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (33d1dc ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #92] @ (33d1e0 ) │ │ │ │ ldr r3, [pc, #92] @ (33d1e4 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -356018,35 +356016,35 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (33d1ec ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #52] @ (33d1f0 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + b.w 5bf4b4 │ │ │ │ + movs r5, #52 @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #792 @ 0x318 │ │ │ │ + add r3, sp, #1016 @ 0x3f8 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #600 @ (adr r5, 33d430 ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 33d510 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #856] @ (33d534 ) │ │ │ │ + ldr r6, [pc, #56] @ (33d214 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sbc.w r0, r2, #63 @ 0x3f │ │ │ │ + @ instruction: 0xf19a003f │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbd40067 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #12] │ │ │ │ @@ -356063,15 +356061,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 706a74 │ │ │ │ + bl 706aac │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -356173,46 +356171,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (33d390 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ bl 33cd8c │ │ │ │ b.n 33d356 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 252ff0 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 33d37a │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d34a │ │ │ │ adds r0, #4 │ │ │ │ - bl 7068c4 │ │ │ │ + bl 7068fc │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 252ff0 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 33d356 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 252fec │ │ │ │ - movs r3, #32 │ │ │ │ + movs r3, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r4, r6] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r7, r6] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -356283,15 +356281,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (33d4d0 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (33d4d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 33d48a │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -356321,23 +356319,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 445000 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 33d482 │ │ │ │ nop │ │ │ │ - movs r1, #254 @ 0xfe │ │ │ │ + movs r2, #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r1, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33d4e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldmia r1, {r1, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -356346,15 +356344,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (33d5d4 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 33d588 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d5b2 │ │ │ │ @@ -356387,28 +356385,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (33d5e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ ldr r4, [pc, #92] @ (33d5e8 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (33d5ec ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356417,38 +356415,38 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (33d5f4 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 33d59e │ │ │ │ nop │ │ │ │ - movs r1, #156 @ 0x9c │ │ │ │ + movs r1, #212 @ 0xd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r2, r2] │ │ │ │ + strh r2, [r1, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, r2] │ │ │ │ + strh r2, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r0, r1] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, r1] │ │ │ │ + strh r0, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r0, r0] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 33d63c │ │ │ │ sub sp, #12 │ │ │ │ @@ -356456,30 +356454,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33d644 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #32] @ (33d648 ) │ │ │ │ ldr r1, [pc, #36] @ (33d64c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - movs r0, #138 @ 0x8a │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #48 @ (adr r7, 33d674 ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 33d754 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #888 @ (adr r0, 33d9c0 ) │ │ │ │ + add r1, pc, #88 @ (adr r1, 33d6a0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ @ instruction: 0xf7c60067 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -356491,15 +356489,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (33d6d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #88] @ (33d6d4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 33d69a │ │ │ │ movs r0, #0 │ │ │ │ @@ -356513,34 +356511,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (33d6d8 ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r0, #52 @ 0x34 │ │ │ │ + movs r0, #108 @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, r4] │ │ │ │ + str r2, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bcs.n 33d78c │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (33d75c ) │ │ │ │ @@ -356550,15 +356548,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (33d768 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #100] @ (33d76c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 33d726 │ │ │ │ add sp, #24 │ │ │ │ @@ -356576,34 +356574,34 @@ │ │ │ │ ldr r0, [pc, #60] @ (33d770 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r0, r4, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + str r0, [r1, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bne.n 33d70c │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -356651,27 +356649,27 @@ │ │ │ │ b.w 456b18 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 457060 │ │ │ │ ldr r0, [pc, #28] @ (33d814 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33d7c6 │ │ │ │ nop │ │ │ │ bne.n 33d89c │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrb r4, [r7, #1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033d818 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -356691,24 +356689,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r6!, {r2, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, #1 │ │ │ │ - b.w 71e398 │ │ │ │ + b.w 71e3d0 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33d870 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ stmia r6!, {r1, r2, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -356717,49 +356715,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #148] @ (33d924 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #136] @ (33d928 ) │ │ │ │ ldr r1, [pc, #140] @ (33d92c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (33d930 ) │ │ │ │ ldr r1, [pc, #124] @ (33d934 ) │ │ │ │ mov r8, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #108] @ (33d938 ) │ │ │ │ ldr r1, [pc, #108] @ (33d93c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r8, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #104] @ (33d940 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr r5, [pc, #96] @ (33d944 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #92] @ (33d948 ) │ │ │ │ ldr r1, [pc, #92] @ (33d94c ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #92] @ (33d950 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [r4, #120] @ 0x78 │ │ │ │ @@ -356771,27 +356769,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r1, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #592 @ (adr r4, 33db74 ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 33dc54 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #400] @ 0x190 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #616 @ (adr r4, 33db94 ) │ │ │ │ + add r4, pc, #840 @ (adr r4, 33dc74 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #712 @ (adr r4, 33dbf8 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 33dcd8 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, r0] │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, ip, #15138816 @ 0xe70000 │ │ │ │ stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -356811,21 +356809,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ (33d980 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ ldmia r7, {r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #480] @ (33db64 ) │ │ │ │ + ldr r7, [pc, #704] @ (33dc44 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #32] @ (33d9a8 ) │ │ │ │ ldr r2, [pc, #36] @ (33d9ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -356833,46 +356831,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ (33d9b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ ldmia r7!, {r4, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #400] @ (33db44 ) │ │ │ │ + ldr r7, [pc, #624] @ (33dc24 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r5, #0 │ │ │ │ ldrd r2, ip, [r4, #8] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ subs r4, r0, r2 │ │ │ │ sbc.w r2, r1, ip │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r4, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #44 @ (adr r3, 33da10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r4 │ │ │ │ add r3, pc, #28 @ (adr r3, 33da10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ @@ -356886,34 +356884,34 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w fp, [pc, #340] @ 33db88 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr.w r5, [r9, #8] │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [r9, #24] │ │ │ │ subs r0, r0, r5 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ umlal r0, r1, r3, r7 │ │ │ │ add r3, pc, #288 @ (adr r3, 33db80 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #272 @ (adr r3, 33db80 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldrh.w r2, [r9, #6] │ │ │ │ mov r6, r0 │ │ │ │ ldrh.w r1, [r9, #4] │ │ │ │ adds r0, r2, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs.w r3, r4, r8 │ │ │ │ @@ -356937,21 +356935,21 @@ │ │ │ │ movt ip, #15258 @ 0x3b9a │ │ │ │ movs r6, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r6 │ │ │ │ umull r8, r0, r4, ip │ │ │ │ umlal r0, r1, sl, ip │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r6, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r0, r5, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adc.w r1, r3, r4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w r3, r4, r1 │ │ │ │ @@ -356965,15 +356963,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ subs r0, r6, r0 │ │ │ │ sbc.w r1, r8, #0 │ │ │ │ movs r3, #0 │ │ │ │ adds r2, r4, #2 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ subs r2, r4, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ uxth r2, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33da98 │ │ │ │ adds r4, r6, #1 │ │ │ │ b.n 33db2c │ │ │ │ @@ -357001,15 +356999,15 @@ │ │ │ │ bpl.n 33dab2 │ │ │ │ ldr r0, [pc, #52] @ (33db98 ) │ │ │ │ mov r3, r8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r7, [r9, #24] │ │ │ │ ldrd r5, r3, [r9, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 33dab2 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ @@ -357018,15 +357016,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #712] @ (33de64 ) │ │ │ │ + ldr r5, [pc, #936] @ (33df44 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r1, #32] │ │ │ │ @@ -357044,21 +357042,21 @@ │ │ │ │ lsls r3, r3, #25 │ │ │ │ bpl.n 33dbdc │ │ │ │ ldrb.w r3, [r5, #925] @ 0x39d │ │ │ │ and.w r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq.n 33dbee │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 33dbc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ @@ -357080,17 +357078,17 @@ │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ ldrb.w r1, [r6, #928] @ 0x3a0 │ │ │ │ lsls r1, r1, #26 │ │ │ │ bmi.n 33dc48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ b.n 33dc34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -357106,63 +357104,63 @@ │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #92] @ (33dce0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #968] @ 0x3c8 │ │ │ │ cbz r0, 33dcac │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r0, [r3, #1008] @ 0x3f0 │ │ │ │ cbz r0, 33dcc4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 252fec │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r3, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #240] @ (33ddd0 ) │ │ │ │ + ldr r4, [pc, #464] @ (33deb0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #344] @ (33de3c ) │ │ │ │ + ldr r4, [pc, #568] @ (33df1c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r1, [pc, #120] @ (33dd78 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r2, [pc, #120] @ (33dd7c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (33dd80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 33dd48 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -357188,56 +357186,56 @@ │ │ │ │ blx r3 │ │ │ │ b.n 33dd1e │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ adds r2, r4, #2 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ subs r0, r4, r2 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r2, r4, r7 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #744] @ (33e068 ) │ │ │ │ + ldr r3, [pc, #968] @ (33e148 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #848] @ (33e0d4 ) │ │ │ │ + ldr r4, [pc, #48] @ (33ddb4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #672] @ (33e038 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5c42b4 │ │ │ │ + bl 5c42d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33dff8 │ │ │ │ ldr r0, [pc, #656] @ (33e03c ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r2, [pc, #656] @ (33e040 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r4, #936 @ 0x3a8 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ strd r9, sl, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -357246,15 +357244,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 33dce4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr r1, [pc, #588] @ (33e044 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #584] @ 33e048 │ │ │ │ blx 2537c4 │ │ │ │ ldr r1, [pc, #580] @ (33e04c ) │ │ │ │ @@ -357462,69 +357460,69 @@ │ │ │ │ bne.n 33df80 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 33df92 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 33dfd6 │ │ │ │ - ldr r3, [pc, #272] @ (33e14c ) │ │ │ │ + ldr r3, [pc, #496] @ (33e22c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #64] @ (33e084 ) │ │ │ │ + ldr r3, [pc, #288] @ (33e164 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #552] @ (33e274 ) │ │ │ │ + ldr r3, [pc, #776] @ (33e354 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #464] @ (33e220 ) │ │ │ │ + ldr r3, [pc, #688] @ (33e300 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #448] @ (33e214 ) │ │ │ │ + ldr r3, [pc, #672] @ (33e2f4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #464] @ (33e228 ) │ │ │ │ + ldr r3, [pc, #688] @ (33e308 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #400] @ (33e1ec ) │ │ │ │ + ldr r3, [pc, #624] @ (33e2cc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #352] @ (33e1c0 ) │ │ │ │ + ldr r3, [pc, #576] @ (33e2a0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #336] @ (33e1b4 ) │ │ │ │ + ldr r3, [pc, #560] @ (33e294 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #288] @ (33e188 ) │ │ │ │ + ldr r3, [pc, #512] @ (33e268 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #216] @ (33e144 ) │ │ │ │ + ldr r3, [pc, #440] @ (33e224 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #160] @ (33e110 ) │ │ │ │ + ldr r3, [pc, #384] @ (33e1f0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #144] @ (33e104 ) │ │ │ │ + ldr r3, [pc, #368] @ (33e1e4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #96] @ (33e0d8 ) │ │ │ │ + ldr r3, [pc, #320] @ (33e1b8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #24] @ (33e094 ) │ │ │ │ + ldr r3, [pc, #248] @ (33e174 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #984] @ (33e458 ) │ │ │ │ + ldr r3, [pc, #184] @ (33e138 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #920] @ (33e41c ) │ │ │ │ + ldr r3, [pc, #120] @ (33e0fc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #856] @ (33e3e0 ) │ │ │ │ + ldr r3, [pc, #56] @ (33e0c0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #792] @ (33e3a4 ) │ │ │ │ + ldr r2, [pc, #1016] @ (33e484 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #768] @ (33e390 ) │ │ │ │ + ldr r2, [pc, #992] @ (33e470 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #768] @ (33e394 ) │ │ │ │ + ldr r2, [pc, #992] @ (33e474 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (33e488 ) │ │ │ │ + ldr r2, [pc, #208] @ (33e168 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #568] @ (33e2d4 ) │ │ │ │ + ldr r2, [pc, #792] @ (33e3b4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #568] @ (33e2d8 ) │ │ │ │ + ldr r1, [pc, #792] @ (33e3b8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #680] @ (33e34c ) │ │ │ │ + ldr r2, [pc, #904] @ (33e42c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #304] @ (33e1d8 ) │ │ │ │ + ldr r1, [pc, #528] @ (33e2b8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #228] @ (33e1a0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -357534,25 +357532,25 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #220] @ (33e1ac ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #216] @ (33e1b0 ) │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #168] @ 33e198 │ │ │ │ ldr r2, [pc, #192] @ (33e1b4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -357578,69 +357576,69 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #968] @ 0x3c8 │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #100] @ (33e1bc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r2, [pc, #80] @ (33e1c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (33e1c4 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #1008] @ 0x3f0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #64] @ (33e1c8 ) │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e4388 │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #24 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r5, #24] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r0, #25] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #32] @ (33e1d0 ) │ │ │ │ + ldr r0, [pc, #256] @ (33e2b0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blx ip │ │ │ │ + ldr r0, [pc, #96] @ (33e214 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ pop {r1, r2, r4, r5, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -357651,25 +357649,25 @@ │ │ │ │ add ip, pc │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33e248 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #124] @ (33e278 ) │ │ │ │ ldr r2, [pc, #128] @ (33e27c ) │ │ │ │ ldr r1, [pc, #128] @ (33e280 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 33e236 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r1 │ │ │ │ @@ -357700,32 +357698,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33e1f2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r0, [pc, #40] @ (33e28c ) │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33e1f2 │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r3, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov sl, r8 │ │ │ │ + mov sl, pc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov sl, fp │ │ │ │ + bx r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #632] @ (33e508 ) │ │ │ │ + ldr r0, [pc, #856] @ (33e5e8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ (33e304 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357733,41 +357731,41 @@ │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #100] @ (33e30c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [r0, #1016] @ 0x3f8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r0, #936 @ 0x3a8 │ │ │ │ strb.w r3, [r0, #928] @ 0x3a0 │ │ │ │ vstr d7, [r0, #960] @ 0x3c0 │ │ │ │ mov.w r2, #16711680 @ 0xff0000 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ strh.w r2, [r0, #940] @ 0x3ac │ │ │ │ bl 33e1cc │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ vldr d7, [r4, #1016] @ 0x3f8 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ ldr.w r0, [r4, #1008] @ 0x3f0 │ │ │ │ strh.w r2, [r4, #980] @ 0x3d4 │ │ │ │ vstr d7, [r4, #1000] @ 0x3e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ - asrs r4, r7, #16 │ │ │ │ + b.w 71e014 │ │ │ │ + asrs r4, r6, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r2, r3 │ │ │ │ + mov r2, sl │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r2, sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r1, r0, #936 @ 0x3a8 │ │ │ │ @@ -357781,15 +357779,15 @@ │ │ │ │ strb.w r1, [r0, #927] @ 0x39f │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r0, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r1, r0, #976 @ 0x3d0 │ │ │ │ ldrd r2, r3, [r0, #992] @ 0x3e0 │ │ │ │ @@ -357802,15 +357800,15 @@ │ │ │ │ strb.w r1, [r0, #927] @ 0x39f │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r0, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #308] @ 33e4dc │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -357819,15 +357817,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (33e4e0 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #296] @ (33e4e4 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r0 │ │ │ │ ldrb.w r0, [r0, #1028] @ 0x404 │ │ │ │ cmp r4, #2 │ │ │ │ asr.w r3, r0, r4 │ │ │ │ and.w r3, r3, #1 │ │ │ │ sub.w r1, r3, r5 │ │ │ │ clz r1, r1 │ │ │ │ @@ -357853,15 +357851,15 @@ │ │ │ │ beq.n 33e42e │ │ │ │ ldrb.w r3, [r2, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r2, #1024] @ 0x400 │ │ │ │ ands r1, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrb.w r0, [r2, #1028] @ 0x404 │ │ │ │ cbnz r5, 33e450 │ │ │ │ movs r3, #1 │ │ │ │ lsls r3, r4 │ │ │ │ bic.w r0, r0, r3 │ │ │ │ strb.w r0, [r2, #1028] @ 0x404 │ │ │ │ @@ -357924,19 +357922,19 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33e430 │ │ │ │ b.n 33e4bc │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33e430 │ │ │ │ b.n 33e4a8 │ │ │ │ nop │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033e4e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -357944,15 +357942,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, r1, [r4, #952] @ 0x3b8 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w r1, r3, r1 │ │ │ │ bge.n 33e562 │ │ │ │ ldrd r0, r1, [r4, #992] @ 0x3e0 │ │ │ │ @@ -358005,15 +358003,15 @@ │ │ │ │ strb.w r1, [r4, #927] @ 0x39f │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #1024] @ 0x400 │ │ │ │ beq.n 33e5be │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #336] @ (33e718 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33e6c4 │ │ │ │ @@ -358094,15 +358092,15 @@ │ │ │ │ beq.n 33e5d0 │ │ │ │ b.n 33e5c4 │ │ │ │ ldrb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ b.n 33e5c4 │ │ │ │ ldr r0, [pc, #96] @ (33e71c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33e58e │ │ │ │ ldr r3, [pc, #88] @ (33e720 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33e5d0 │ │ │ │ ldr r3, [pc, #68] @ (33e714 ) │ │ │ │ @@ -358116,15 +358114,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r1, r1, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #152] @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33e5d0 │ │ │ │ ldr r3, [pc, #48] @ (33e72c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (33e730 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -358134,50 +358132,50 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp │ │ │ │ + add ip, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb7ce │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc │ │ │ │ + add lr, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, r9 │ │ │ │ + add lr, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033e734 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #676] @ (33e9f4 ) │ │ │ │ ldrd r7, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #672] @ (33e9f8 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #672] @ (33e9fc ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #664] @ (33ea00 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #660] @ (33ea04 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33e994 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -358203,15 +358201,15 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r2, r5 │ │ │ │ ldrh.w r3, [r4, #940] @ 0x3ac │ │ │ │ movs r0, #1 │ │ │ │ bic.w r3, r3, #255 @ 0xff │ │ │ │ orrs r3, r7 │ │ │ │ strh.w r3, [r4, #940] @ 0x3ac │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33db9c │ │ │ │ @@ -358240,15 +358238,15 @@ │ │ │ │ and.w r3, r3, #253 @ 0xfd │ │ │ │ strb.w r3, [r4, #927] @ 0x39f │ │ │ │ ands.w r1, r3, r2 │ │ │ │ beq.n 33e82a │ │ │ │ movs r1, #1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldrb.w r2, [r4, #940] @ 0x3ac │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ ldrb.w r3, [r4, #927] @ 0x39f │ │ │ │ orr.w r2, r2, r7, lsl #8 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #927] @ 0x39f │ │ │ │ uxth r2, r2 │ │ │ │ @@ -358285,24 +358283,24 @@ │ │ │ │ bicpl r1, r3 │ │ │ │ ldrb.w r3, [r4, #927] @ 0x39f │ │ │ │ strb.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r4, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ bl 33db9c │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #976 @ 0x3d0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33dc08 │ │ │ │ @@ -358374,117 +358372,117 @@ │ │ │ │ ldr r0, [pc, #92] @ (33ea14 ) │ │ │ │ add.w r3, r3, r5, lsl #2 │ │ │ │ strd r7, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r3, #152] @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 33e77c │ │ │ │ ldr r0, [pc, #68] @ (33ea18 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 33e7e4 │ │ │ │ ldr r3, [pc, #60] @ (33ea1c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #60] @ (33ea20 ) │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ blx 252cd0 │ │ │ │ stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r0, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs r2, r7 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adcs r4, r3 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rors r2, r2 │ │ │ │ + tst r2, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rors r0, r5 │ │ │ │ + tst r0, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs r0, r5 │ │ │ │ + sbcs r0, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033ea24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #96] @ (33ea98 ) │ │ │ │ add r0, pc │ │ │ │ blx 2534c4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c65b8 │ │ │ │ + bl 5c65d8 │ │ │ │ ldr r1, [pc, #88] @ (33ea9c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c4848 │ │ │ │ + bl 5c4868 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fd954 │ │ │ │ + bl 6fd98c │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 33ea5e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 252b54 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 486ab0 │ │ │ │ cbz r0, 33ea84 │ │ │ │ cbz r5, 33ea74 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6af2fc │ │ │ │ + b.w 6af334 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 685e44 │ │ │ │ + bl 685e7c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6af2fc │ │ │ │ + b.w 6af334 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf61a0047 │ │ │ │ - bl 67aa9e │ │ │ │ + @ instruction: 0xf6520047 │ │ │ │ + bl 67aa9e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (33ead4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ push {r2, r3, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #104] @ (33eb44 ) │ │ │ │ ldr r1, [pc, #108] @ (33eb48 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -358512,15 +358510,15 @@ │ │ │ │ sub sp, #16 │ │ │ │ ldr r0, [pc, #56] @ (33eb54 ) │ │ │ │ add r0, pc │ │ │ │ ldrd fp, ip, [sp, #24] │ │ │ │ strd fp, ip, [sp, #8] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -358530,15 +358528,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5 │ │ │ │ + adcs r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #96] @ (33ebcc ) │ │ │ │ @@ -358546,85 +358544,85 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #100] @ (33ebd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #88] @ (33ebd8 ) │ │ │ │ ldr r1, [pc, #88] @ (33ebdc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #72] @ (33ebe0 ) │ │ │ │ mov r4, r0 │ │ │ │ movw r3, #4203 @ 0x106b │ │ │ │ mov.w r2, #65280 @ 0xff00 │ │ │ │ strh.w r3, [r5, #108] @ 0x6c │ │ │ │ strh.w r2, [r5, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r7, #15 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r4, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 33ec9c │ │ │ │ + bvc.n 33eb0c │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #26] │ │ │ │ + ldrh r6, [r4, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 33e97c │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r0, #1 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movw r3, #65532 @ 0xfffc │ │ │ │ movt r3, #63 @ 0x3f │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [pc, #272] @ (33ed20 ) │ │ │ │ umull r9, r0, r0, r3 │ │ │ │ add r5, pc │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #252 @ (adr r3, 33ed18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r9, r4 │ │ │ │ add r3, pc, #232 @ (adr r3, 33ed18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ movt r2, #281 @ 0x119 │ │ │ │ movw ip, #4097 @ 0x1001 │ │ │ │ mvn.w lr, #1048576 @ 0x100000 │ │ │ │ umull r1, r3, r0, r2 │ │ │ │ sub.w r0, r7, #56 @ 0x38 │ │ │ │ umlal r3, r9, r8, r2 │ │ │ │ @@ -358692,29 +358690,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (33ed30 ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33ecdc │ │ │ │ nop │ │ │ │ cmp r0, #0 │ │ │ │ cdp 0, 6, cr0, cr11, cr0, {0} │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #112 @ 0x70 │ │ │ │ + subs r7, #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (33ed98 ) │ │ │ │ @@ -358722,25 +358720,25 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (33eda0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #72] @ (33eda4 ) │ │ │ │ ldr r1, [pc, #72] @ (33eda8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #56] @ (33edac ) │ │ │ │ ldr r2, [pc, #60] @ (33edb0 ) │ │ │ │ movs r1, #16 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r5, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ @@ -358750,23 +358748,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 33ecb0 │ │ │ │ + bpl.n 33ed20 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ sxtb r6, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -358778,25 +358776,25 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (33ee20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #72] @ (33ee24 ) │ │ │ │ ldr r1, [pc, #72] @ (33ee28 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #56] @ (33ee2c ) │ │ │ │ ldr r1, [pc, #60] @ (33ee30 ) │ │ │ │ ldr r2, [pc, #60] @ (33ee34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ @@ -358804,24 +358802,24 @@ │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ strh.w r2, [r5, #110] @ 0x6e │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ - lsrs r0, r4, #6 │ │ │ │ + b.w 5bf4b4 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 33ee30 │ │ │ │ + bpl.n 33eea0 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cbz r6, 33ee60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 33e72c │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsrs r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -358841,53 +358839,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #3008 @ 0xbc0 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r3, [pc, #72] @ (33eebc ) │ │ │ │ ldr r2, [pc, #76] @ (33eec0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #76] @ (33eec4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ sxth r4, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #60] @ (33eec8 ) │ │ │ │ lsls r2, r4, #12 │ │ │ │ add.w r5, r5, #768 @ 0x300 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ lsls r2, r4, #12 │ │ │ │ add.w r0, r7, #1840 @ 0x730 │ │ │ │ str r5, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ bl 44516c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 252fec │ │ │ │ nop │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #3 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r7, #2] │ │ │ │ + ldrh r0, [r6, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (33ef64 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -358898,71 +358896,71 @@ │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (33ef6c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #116] @ (33ef70 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #133 @ 0x85 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #100] @ (33ef74 ) │ │ │ │ ldr r1, [pc, #104] @ (33ef78 ) │ │ │ │ add.w r2, r0, #13824 @ 0x3600 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #32 │ │ │ │ add r1, pc │ │ │ │ movw r3, #12552 @ 0x3108 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r1, [pc, #80] @ (33ef7c ) │ │ │ │ add.w r2, r4, #32384 @ 0x7e80 │ │ │ │ mov.w r3, #1008 @ 0x3f0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (33ef80 ) │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ add.w r1, r4, #26368 @ 0x6700 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ bl 33ee38 │ │ │ │ add.w r1, r4, #29312 @ 0x7280 │ │ │ │ movs r2, #1 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 33ee38 │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r3, #13 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #196 @ 0xc4 │ │ │ │ + subs r5, #252 @ 0xfc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r3, #50 @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [lr], #-280 @ 0xfffffee8 │ │ │ │ - subs r5, #158 @ 0x9e │ │ │ │ + stc2 0, cr0, [r6], #280 @ 0x118 │ │ │ │ + subs r5, #214 @ 0xd6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 33ea5c │ │ │ │ + b.n 33eacc │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ (33f034 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -358972,15 +358970,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r6, #1840 @ 0x730 │ │ │ │ @@ -358989,68 +358987,68 @@ │ │ │ │ ldr r1, [pc, #120] @ (33f044 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #104] @ (33f048 ) │ │ │ │ ldr r2, [pc, #108] @ (33f04c ) │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r2, [pc, #92] @ (33f050 ) │ │ │ │ ldr r1, [pc, #92] @ (33f054 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #5280 @ 0x14a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r6, #6784 @ 0x1a80 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r1, [pc, #76] @ (33f058 ) │ │ │ │ add.w r2, r6, #12032 @ 0x2f00 │ │ │ │ mov.w r3, #1776 @ 0x6f0 │ │ │ │ add r1, pc │ │ │ │ adds r2, #32 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r5, #26 │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r5, #10 │ │ │ │ + asrs r0, r4, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #242 @ 0xf2 │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #204] @ (33f13c ) │ │ │ │ @@ -359066,59 +359064,59 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w sl, r4, #36 @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov fp, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #160] @ (33f150 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #156] @ 33f154 │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r3, [pc, #152] @ (33f158 ) │ │ │ │ add r8, pc │ │ │ │ add.w r2, r9, #6784 @ 0x1a80 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r8, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #136] @ (33f15c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c6cec │ │ │ │ + bl 5c6d0c │ │ │ │ mov r0, r6 │ │ │ │ bl 32ac18 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #112] @ (33f160 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r0, r9, #1768 @ 0x6e8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 33f126 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ bl 2f1ca0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -359129,33 +359127,33 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - lsls r6, r6, #27 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r5, #100] @ 0x64 │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 33f1c4 │ │ │ │ + cbz r4, 33f1d2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xb818 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (33f36c ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #176 @ 0xb0 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #204] @ (33f244 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -359165,107 +359163,107 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #188] @ (33f250 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #119 @ 0x77 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #168] @ (33f254 ) │ │ │ │ ldr r1, [pc, #168] @ (33f258 ) │ │ │ │ add.w r2, r0, #13824 @ 0x3600 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #24 │ │ │ │ mov.w r3, #960 @ 0x3c0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r1, [pc, #148] @ (33f25c ) │ │ │ │ add.w r2, r8, #2008 @ 0x7d8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #2320 @ 0x910 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r3, [pc, #132] @ (33f260 ) │ │ │ │ ldr r1, [pc, #132] @ (33f264 ) │ │ │ │ add.w r2, r5, #14784 @ 0x39c0 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #24 │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r2, [pc, #112] @ (33f268 ) │ │ │ │ ldr r1, [pc, #116] @ (33f26c ) │ │ │ │ add.w r0, r5, #14784 @ 0x39c0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #100] @ (33f270 ) │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r1, [pc, #88] @ (33f274 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ add.w r1, r5, #15744 @ 0x3d80 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #0 │ │ │ │ bl 33ee38 │ │ │ │ add.w r1, r5, #18688 @ 0x4900 │ │ │ │ movs r2, #1 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 33ee38 │ │ │ │ nop │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + lsls r4, r4, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #48 @ 0x30 │ │ │ │ + subs r3, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #84 @ 0x54 │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vst1.8 {d16[2]}, [ip], r6 │ │ │ │ - subs r5, #134 @ 0x86 │ │ │ │ + @ instruction: 0xfa040046 │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #36 @ 0x24 │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #26 │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r3, #26] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf7ba0044 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + @ instruction: 0xf7f20044 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -359283,34 +359281,34 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ add.w r8, r4, #36 @ 0x24 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #6784 @ 0x1a80 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #24] │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r2, r0, [sp, #20] │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cbnz r0, 33f312 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -359326,15 +359324,15 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add.w sl, r5, #12032 @ 0x2f00 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ add.w sl, sl, #32 │ │ │ │ add.w r3, r5, #1840 @ 0x730 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2f205c │ │ │ │ mov.w r2, #32768 @ 0x8000 │ │ │ │ movs r3, #0 │ │ │ │ @@ -359342,103 +359340,103 @@ │ │ │ │ add.w r0, r5, #1840 @ 0x730 │ │ │ │ bl 44516c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #440] @ (33f520 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #420] @ (33f524 ) │ │ │ │ mov.w r2, #3686400 @ 0x384000 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #396] @ (33f528 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #372] @ (33f52c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #352] @ (33f530 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33f2f6 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ movs r3, #19 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f205c │ │ │ │ mov.w r2, #77824 @ 0x13000 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r5, #1840 @ 0x730 │ │ │ │ vldr d8, [pc, #180] @ 33f4f0 │ │ │ │ bl 44516c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r9, [pc, #224] @ 33f534 │ │ │ │ mov sl, r0 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ blx 255714 │ │ │ │ vldr d7, [pc, #152] @ 33f4f8 │ │ │ │ ldr r2, [pc, #212] @ (33f538 ) │ │ │ │ add r9, pc │ │ │ │ @@ -359497,42 +359495,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #19 │ │ │ │ + lsls r0, r2, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #16 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r1, #34] @ 0x22 │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r2, #60] @ 0x3c │ │ │ │ + str r6, [r1, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmdb r0, {r0, r1, r2, r3, r4, r5} │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + strd r0, r0, [r8, #-252] @ 0xfc │ │ │ │ + ldrb r4, [r1, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r4, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #636] @ (33f7cc ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -359543,38 +359541,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #616] @ (33f7d8 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ ldr r6, [pc, #612] @ (33f7dc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r7, [pc, #612] @ (33f7e0 ) │ │ │ │ movs r3, #119 @ 0x77 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r4, r0, #13824 @ 0x3600 │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ adds r4, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r8, r5, #36 @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 33f278 │ │ │ │ cbnz r0, 33f5c8 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ @@ -359585,90 +359583,90 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #520] @ (33f7e4 ) │ │ │ │ add.w r2, r5, #84 @ 0x54 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r0, fp, #1768 @ 0x6e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f5b2 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r9, [pc, #476] @ 33f7e8 │ │ │ │ ldr r4, [pc, #476] @ (33f7ec ) │ │ │ │ movs r3, #19 │ │ │ │ add r9, pc │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r4, fp, #1840 @ 0x730 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f205c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #32] │ │ │ │ bl 44516c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, fp, #13824 @ 0x3600 │ │ │ │ adds r3, #16 │ │ │ │ ldr r1, [pc, #412] @ (33f7f0 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 5bf040 │ │ │ │ + bl 5bf060 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f5b2 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 2f205c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #90112 @ 0x16000 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -359682,15 +359680,15 @@ │ │ │ │ bl 2f1ca0 │ │ │ │ add.w r0, fp, #12032 @ 0x2f00 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adds r0, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2e44f4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -359706,34 +359704,34 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add.w r4, r3, #14784 @ 0x39c0 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r4, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33f5b2 │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f205c │ │ │ │ mov.w r2, #393216 @ 0x60000 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 44516c │ │ │ │ @@ -359773,33 +359771,33 @@ │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ movs r4, #26 │ │ │ │ mov r0, fp │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 33f05c │ │ │ │ b.n 33f5b2 │ │ │ │ - lsrs r6, r6, #19 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #144 @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r2, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r4, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r7, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ + adds r7, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #952] @ (33fbc0 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -359810,38 +359808,38 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #932] @ (33fbcc ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #133 @ 0x85 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #916] @ (33fbd0 ) │ │ │ │ ldr r1, [pc, #916] @ (33fbd4 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r0, #13824 @ 0x3600 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ adds r0, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w fp, [pc, #896] @ 33fbd8 │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, sl │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ add fp, pc │ │ │ │ bl 33f278 │ │ │ │ cbnz r0, 33f884 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ @@ -359854,26 +359852,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #852] @ (33fbdc ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [pc, #852] @ 33fbe0 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ - bl 5befc0 │ │ │ │ + bl 5befe0 │ │ │ │ ldr r2, [pc, #840] @ (33fbe4 ) │ │ │ │ add r9, pc │ │ │ │ add.w r0, r7, #13824 @ 0x3600 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #820] @ (33fbe8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [fp, r3] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2f2348 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -359888,15 +359886,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r0, r8, #12032 @ 0x2f00 │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #32 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e44f4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -359972,40 +359970,40 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #544] @ (33fbf4 ) │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r8, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33f86e │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #47 @ 0x2f │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e44f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360031,127 +360029,127 @@ │ │ │ │ ldr r1, [pc, #424] @ (33fbfc ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2456 @ 0x998 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r3, [pc, #408] @ (33fc00 ) │ │ │ │ ldr r1, [pc, #412] @ (33fc04 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5c6cec │ │ │ │ + bl 5c6d0c │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #372] @ (33fc08 ) │ │ │ │ ldrb.w r2, [r3, #1561] @ 0x619 │ │ │ │ add r1, pc │ │ │ │ - bl 5bef20 │ │ │ │ + bl 5bef40 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33f86e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #25 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e44f4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f1ca0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 33fb9e │ │ │ │ add.w r0, r7, #32384 @ 0x7e80 │ │ │ │ add.w r7, r8, #2008 @ 0x7d8 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ ldr r1, [pc, #260] @ (33fc0c ) │ │ │ │ mov.w r3, #2320 @ 0x910 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r8, #13824 @ 0x3600 │ │ │ │ adds r3, #16 │ │ │ │ ldr r1, [pc, #220] @ (33fc10 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 5bf040 │ │ │ │ + bl 5bf060 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #192] @ (33fc14 ) │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r0, r8, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33f86e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #25 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e44f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360167,68 +360165,68 @@ │ │ │ │ bl 44516c │ │ │ │ b.n 33f86e │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #8 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vqadd.u16 q8, q6, │ │ │ │ - adds r4, #160 @ 0xa0 │ │ │ │ + vshr.u16 q0, , #12 │ │ │ │ + adds r4, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r2, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r6, #26] │ │ │ │ + ldrb r0, [r5, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #216 @ (adr r6, 33fcc8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - negs r0, r1 │ │ │ │ + cmp r0, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ + movs r6, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #528] @ (33fe14 ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 33fc80 │ │ │ │ + bge.n 33fcf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #0 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #72 @ 0x48 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (33fc3c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ add r5, pc, #16 @ (adr r5, 33fc50 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 33fc50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -360347,92 +360345,92 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ (33fdcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33fda8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr.w r3, [r4, #2144] @ 0x860 │ │ │ │ ldr.w ip, [r4, #2148] @ 0x864 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ adc.w r3, ip, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldr r3, [pc, #36] @ (33fdd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33fd88 │ │ │ │ ldr r3, [pc, #32] @ (33fdd4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33fd88 │ │ │ │ ldr r0, [pc, #24] @ (33fdd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33fd88 │ │ │ │ nop │ │ │ │ add r3, sp, #352 @ 0x160 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (33fe40 ) │ │ │ │ ldr r2, [pc, #84] @ (33fe44 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (33fe48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #72] @ (33fe4c ) │ │ │ │ ldr r1, [pc, #76] @ (33fe50 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #64] @ (33fe54 ) │ │ │ │ ldr r1, [pc, #68] @ (33fe58 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xfa300051 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + @ instruction: 0xfa680051 │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r3, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #88 @ (adr r3, 33feb0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -360449,36 +360447,36 @@ │ │ │ │ ldr r1, [pc, #112] @ (33fee8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #96] @ (33feec ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (33fef0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #88] @ (33fef4 ) │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #84] @ (33fef8 ) │ │ │ │ add.w r3, r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #72] @ (33fefc ) │ │ │ │ - bl 5c19cc │ │ │ │ + bl 5c19ec │ │ │ │ ldr r3, [pc, #68] @ (33ff00 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ strd r6, r6, [r4, #120] @ 0x78 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ strd r5, r5, [r4, #128] @ 0x80 │ │ │ │ @@ -360486,22 +360484,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - vld1.8 @ instruction: 0xf9ae0051 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + vld1.8 @ instruction: 0xf9e60051 │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r3, #27] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ @@ -360527,22 +360525,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #20] @ (33ff4c ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33ff28 │ │ │ │ nop │ │ │ │ add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (33ff90 ) │ │ │ │ cmp r2, #1 │ │ │ │ @@ -360560,22 +360558,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #20] @ (33ff98 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 33ff74 │ │ │ │ nop │ │ │ │ add r1, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 33ffae │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -360585,18 +360583,18 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ rev r4, r3 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add r3, pc, #36 @ (adr r3, 33fff0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r3, r4, r0 │ │ │ │ str.w r3, [r5, #2120] @ 0x848 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -360626,15 +360624,15 @@ │ │ │ │ ldr r5, [r7, r5] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r2, [r0, #920] @ 0x398 │ │ │ │ add.w r8, r4, #920 @ 0x398 │ │ │ │ ldr r6, [pc, #980] @ (340418 ) │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ lsls r1, r2, #26 │ │ │ │ bmi.n 34009a │ │ │ │ @@ -360801,15 +360799,15 @@ │ │ │ │ bpl.w 34010c │ │ │ │ ldr r0, [pc, #524] @ (340430 ) │ │ │ │ subs r1, r1, r4 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ subw r1, r1, #2299 @ 0x8fb │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34010c │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r4, #2160] @ 0x870 │ │ │ │ cmp r0, r1 │ │ │ │ ble.n 3401f8 │ │ │ │ bic.w r2, r2, #8 │ │ │ │ @@ -360912,26 +360910,26 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3400f2 │ │ │ │ ldr r0, [pc, #224] @ (340440 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3400f2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #3 │ │ │ │ bl 340464 │ │ │ │ b.n 34006e │ │ │ │ ldr r0, [pc, #204] @ (340444 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r7, [r4, #2301] @ 0x8fd │ │ │ │ b.n 340164 │ │ │ │ ldr r2, [pc, #192] @ (340448 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34026a │ │ │ │ @@ -360939,99 +360937,99 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 34026a │ │ │ │ ldr r0, [pc, #172] @ (34044c ) │ │ │ │ ldrb.w r1, [r7, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34026a │ │ │ │ ldr r2, [pc, #160] @ (340450 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3401ba │ │ │ │ ldr r2, [pc, #108] @ (340428 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 3401ba │ │ │ │ ldr r0, [pc, #140] @ (340454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3401ba │ │ │ │ ldr r3, [pc, #136] @ (340458 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3402ee │ │ │ │ ldr r3, [pc, #76] @ (340428 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3402ee │ │ │ │ ldr r0, [pc, #120] @ (34045c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3402ee │ │ │ │ ldr r0, [pc, #112] @ (340460 ) │ │ │ │ add.w r2, r9, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 340322 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #792 @ 0x318 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb.w r0, [r0, r1, lsl #1] │ │ │ │ + str.w r0, [r8, r1, lsl #1] │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #220 @ 0xdc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #188 @ 0xbc │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, sp, #592 @ 0x250 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, sp, #408 @ 0x198 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #16 @ (adr r0, 340438 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #96 @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r3, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #82 @ 0x52 │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #704] @ (34070c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #80 @ 0x50 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #1008] @ (340844 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #78 @ 0x4e │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #150 @ 0x96 │ │ │ │ + cmp r2, #206 @ 0xce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #164] @ 34051c │ │ │ │ sub sp, #12 │ │ │ │ @@ -361079,15 +361077,15 @@ │ │ │ │ bpl.n 3404a0 │ │ │ │ ldr r0, [pc, #72] @ (34052c ) │ │ │ │ rsb r2, r9, #1 │ │ │ │ add r1, r2 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3404a0 │ │ │ │ ldr r3, [pc, #52] @ (340530 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34048e │ │ │ │ @@ -361095,29 +361093,29 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34048e │ │ │ │ ldr r0, [pc, #32] @ (340534 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34048e │ │ │ │ add r4, pc, #360 @ (adr r4, 340688 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #28 │ │ │ │ + cmp r2, #84 @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + cmp r2, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 3405c0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -361175,46 +361173,46 @@ │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r7, [r5, #1044] @ 0x414 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ umull r8, r0, r0, r4 │ │ │ │ umlal r0, r1, r3, r4 │ │ │ │ add r3, pc, #88 @ (adr r3, 340660 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r5, r8 │ │ │ │ add r3, pc, #72 @ (adr r3, 340660 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ lsls r3, r7, #24 │ │ │ │ orr.w r3, r3, r4, lsr #8 │ │ │ │ lsls r2, r4, #24 │ │ │ │ ldr r4, [r6, #12] │ │ │ │ subs r0, r0, r1 │ │ │ │ movw ip, #24157 @ 0x5e5d │ │ │ │ movt ip, #359 @ 0x167 │ │ │ │ sbc.w r4, r9, r4 │ │ │ │ movw r1, #3060 @ 0xbf4 │ │ │ │ mul.w r1, r0, r1 │ │ │ │ mla r1, ip, r4, r1 │ │ │ │ umull r0, ip, r0, ip │ │ │ │ add r1, ip │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ @@ -361232,18 +361230,18 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r3 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r2, #2120] @ 0x848 │ │ │ │ mov r4, r2 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add r3, pc, #40 @ (adr r3, 3406c0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds r2, r4, r0 │ │ │ │ movs r3, #4 │ │ │ │ rev r2, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -361260,30 +361258,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r3, [r4, #1040] @ 0x410 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umull r5, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #44 @ (adr r3, 340720 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r5 │ │ │ │ add r3, pc, #28 @ (adr r3, 340720 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ @@ -361302,29 +361300,29 @@ │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ ldr r1, [pc, #56] @ (34077c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str.w r1, [r3, #2156] @ 0x86c │ │ │ │ str.w r1, [r3, #2160] @ 0x870 │ │ │ │ str.w r1, [r3, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32df34 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0e20051 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + adds.w r0, sl, #81 @ 0x51 │ │ │ │ + cmp r0, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #10 │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #188] @ (340850 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -361334,33 +361332,33 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #172] @ (34085c ) │ │ │ │ ldr r1, [pc, #172] @ (340860 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #156] @ (340864 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1032 @ 0x408 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ vldr d7, [pc, #104] @ 340848 │ │ │ │ ldr r2, [pc, #132] @ (340868 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -361375,57 +361373,57 @@ │ │ │ │ ldr r2, [pc, #100] @ (34086c ) │ │ │ │ ldr r1, [pc, #100] @ (340870 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r4, [pc, #88] @ (340874 ) │ │ │ │ ldr r2, [pc, #92] @ (340878 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - eor.w r0, r8, #81 @ 0x51 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + @ instruction: 0xf0c00051 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [pc, #240] @ (340950 ) │ │ │ │ + ldr r7, [pc, #464] @ (340a30 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #320] @ (3409a4 ) │ │ │ │ + ldr r7, [pc, #544] @ (340a84 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r7, #126 @ 0x7e │ │ │ │ + movs r7, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r2, #20] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #62 @ 0x3e │ │ │ │ + movs r7, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vmla.i16 q0, q5, d0[0] │ │ │ │ + vmla.i16 q8, q1, d0[0] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #56] @ (3408c4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ @@ -361436,26 +361434,26 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #1088 @ 0x440 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ubfx r2, r7, #9, #4 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33e734 │ │ │ │ - vshr.s16 q0, , #16 │ │ │ │ - movs r0, #62 @ 0x3e │ │ │ │ + vshr.s8 q8, , #8 │ │ │ │ + movs r0, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #94 @ 0x5e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 340914 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361466,25 +361464,25 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #1088 @ 0x440 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ ubfx r2, r5, #9, #4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 33e4e8 │ │ │ │ - vqadd.s64 q0, q5, │ │ │ │ - subs r0, r6, #7 │ │ │ │ + vqadd.s64 q8, q1, │ │ │ │ + movs r0, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r2, #7 │ │ │ │ + movs r0, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (340970 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -361494,36 +361492,36 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #44] @ (34097c ) │ │ │ │ ldr r1, [pc, #44] @ (340980 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #2 │ │ │ │ bl 2e44f4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ - mcr 0, 7, r0, cr10, cr1, {2} │ │ │ │ - subs r4, r0, #6 │ │ │ │ + b.w 5c1a4c │ │ │ │ + vqadd.s32 q0, q1, │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r3, #6 │ │ │ │ + subs r4, r2, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r2, #15] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (340a00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -361535,22 +361533,22 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (340a08 ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3409d2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -361564,18 +361562,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - mcr 0, 4, r0, cr10, cr1, {2} │ │ │ │ - subs r6, r3, #4 │ │ │ │ + mcr 0, 6, r0, cr2, cr1, {2} │ │ │ │ + subs r6, r2, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r6, #4 │ │ │ │ + subs r4, r5, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #268] @ (340b2c ) │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -361596,69 +361594,69 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 254cbc │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r5, #1088 @ 0x440 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, sl │ │ │ │ bl 2f22ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 340afc │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movw r6, #20000 @ 0x4e20 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1088 @ 0x440 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f1f9c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 455cb8 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 703d50 │ │ │ │ + bl 703d88 │ │ │ │ movw r3, #45184 @ 0xb080 │ │ │ │ movt r3, #31781 @ 0x7c25 │ │ │ │ add r3, r0 │ │ │ │ movs r0, #32 │ │ │ │ str.w r3, [r5, #2120] @ 0x848 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #120] @ (340b48 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ add.w r3, r5, #2144 @ 0x860 │ │ │ │ ldr r1, [pc, #100] @ (340b4c ) │ │ │ │ mov r2, r5 │ │ │ │ str.w r4, [r5, #2152] @ 0x868 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ strd r6, r7, [r3] │ │ │ │ @@ -361678,26 +361676,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mcr 0, 0, r0, cr0, cr1, {2} │ │ │ │ + mrc 0, 1, r0, cr8, cr1, {2} │ │ │ │ ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r4, #248 @ 0xf8 │ │ │ │ + movs r5, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #712] @ (340e0c ) │ │ │ │ + ldr r4, [pc, #936] @ (340eec ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #800] @ (340e68 ) │ │ │ │ + ldr r5, [pc, #0] @ (340b48 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfa43ffff │ │ │ │ ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -361748,29 +361746,29 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 340b82 │ │ │ │ ldr r0, [pc, #28] @ (340bec ) │ │ │ │ strd r4, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 340b82 │ │ │ │ ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (340bf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361779,30 +361777,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (340c70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #80] @ (340c74 ) │ │ │ │ ldr r1, [pc, #80] @ (340c78 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #64] @ (340c7c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #56] @ (340c80 ) │ │ │ │ ldr r2, [pc, #60] @ (340c84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -361811,22 +361809,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r0], {81} @ 0x51 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + ldc 0, cr0, [r8], #324 @ 0x144 │ │ │ │ + strb r6, [r0, #5] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #544] @ 0x220 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 340c58 │ │ │ │ + bvs.n 340cc8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r7, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -361841,25 +361839,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (340d1c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #104] @ (340d20 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #104] @ (340d24 ) │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ add.w r4, r0, #920 @ 0x398 │ │ │ │ add.w r6, r0, #960 @ 0x3c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #4 │ │ │ │ bl 2f1f4c │ │ │ │ @@ -361881,26 +361879,26 @@ │ │ │ │ bl 440880 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ nop │ │ │ │ - @ instruction: 0xebf20051 │ │ │ │ - ldr r2, [pc, #304] @ (340e4c ) │ │ │ │ + stc 0, cr0, [sl], #-324 @ 0xfffffebc │ │ │ │ + ldr r2, [pc, #528] @ (340f2c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #392] @ (340ea8 ) │ │ │ │ + ldr r2, [pc, #616] @ (340f88 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r4, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #16 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 340dc8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361949,26 +361947,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 340d5a │ │ │ │ ldr r0, [pc, #32] @ (340dd8 ) │ │ │ │ strd r5, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 340d5a │ │ │ │ ldr r3, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00340ddc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -362025,39 +362023,39 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 340f54 │ │ │ │ ldr.w r0, [r6, #956] @ 0x3bc │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 340f14 │ │ │ │ ldr.w r0, [r6, #956] @ 0x3bc │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r0, [pc, #244] @ (340f84 ) │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #968] @ 0x3c8 │ │ │ │ b.n 340e18 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 340f34 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 340ef4 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ b.n 340e82 │ │ │ │ ldr r3, [pc, #192] @ (340f88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -362066,108 +362064,108 @@ │ │ │ │ ldr r3, [pc, #172] @ (340f80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 340e04 │ │ │ │ ldr r0, [pc, #176] @ (340f8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 340e04 │ │ │ │ ldr r0, [pc, #168] @ (340f90 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #156] @ (340f94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 340ec0 │ │ │ │ ldr r3, [pc, #128] @ (340f80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 340ec0 │ │ │ │ ldr r0, [pc, #140] @ (340f98 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 340ec0 │ │ │ │ ldr r3, [pc, #124] @ (340f94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 340e7e │ │ │ │ ldr r3, [pc, #96] @ (340f80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 340e7e │ │ │ │ ldr r0, [pc, #112] @ (340f9c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 340e7e │ │ │ │ ldr r3, [pc, #104] @ (340fa0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 340eaa │ │ │ │ ldr r3, [pc, #64] @ (340f80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 340eaa │ │ │ │ ldr r0, [pc, #88] @ (340fa4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 340eaa │ │ │ │ ldr r3, [pc, #72] @ (340fa0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 340e66 │ │ │ │ ldr r3, [pc, #32] @ (340f80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 340e66 │ │ │ │ ldr r0, [pc, #60] @ (340fa8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 340e66 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #164 @ 0xa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r2, #52 @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r2, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #224 @ 0xe0 │ │ │ │ + movs r2, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + movs r1, #246 @ 0xf6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #64] @ (340ffc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -362178,59 +362176,59 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #9 │ │ │ │ bl 340ddc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 340ddc │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r1, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r1, #4 │ │ │ │ + adds r2, r0, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xe8ca0051 │ │ │ │ + stmdb r2, {r0, r4, r6} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 341044 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (341048 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #40] @ (34104c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 340ddc │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r2], #-324 @ 0x144 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + stmia.w sl!, {r0, r4, r6} │ │ │ │ + movs r0, #156 @ 0x9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh.w r3, [r0, #122] @ 0x7a │ │ │ │ ands.w r3, r3, #3 │ │ │ │ beq.n 341096 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 341088 │ │ │ │ ldr.w ip, [r0, #28] │ │ │ │ @@ -362307,15 +362305,15 @@ │ │ │ │ ldr.w r0, [r0, #928] @ 0x3a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (341128 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh.w r3, [r0, #122] @ 0x7a │ │ │ │ ands.w r3, r3, #48 @ 0x30 │ │ │ │ beq.n 341166 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ beq.n 341178 │ │ │ │ @@ -362342,55 +362340,55 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 341166 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 3411d8 │ │ │ │ ldr r2, [pc, #68] @ (3411dc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3411e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #56] @ (3411e4 ) │ │ │ │ ldr r1, [pc, #60] @ (3411e8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3411ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 341040 │ │ │ │ + b.n 3410b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r1, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r2, #84] @ 0x54 │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -362405,25 +362403,25 @@ │ │ │ │ ldr r1, [pc, #132] @ (34128c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #116] @ (341290 ) │ │ │ │ adds r4, #32 │ │ │ │ ldr r1, [pc, #116] @ (341294 ) │ │ │ │ movs r3, #177 @ 0xb1 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #100] @ (341298 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r2, r0, #920 @ 0x398 │ │ │ │ ldr r0, [pc, #96] @ (34129c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ @@ -362449,30 +362447,30 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 440880 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ - b.n 341010 │ │ │ │ + b.n 341080 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add lr, ip │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add ip, pc │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r5, #6 │ │ │ │ + subs r6, r4, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - orrs.w r0, lr, #64 @ 0x40 │ │ │ │ + eors.w r0, r6, #64 @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bic.w r0, r6, #64 @ 0x40 │ │ │ │ + orrs.w r0, lr, #64 @ 0x40 │ │ │ │ ldr r3, [pc, #44] @ (3412d8 ) │ │ │ │ ldr r2, [pc, #48] @ (3412dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 3412c4 │ │ │ │ @@ -362485,23 +362483,23 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #24] @ (3412e0 ) │ │ │ │ ldr r0, [pc, #24] @ (3412e4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 340ee8 │ │ │ │ + b.n 340f58 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r3, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 341348 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362510,40 +362508,40 @@ │ │ │ │ ldr r1, [pc, #76] @ (341350 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #60] @ (341354 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (341358 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r1, r1, #4096 @ 0x1000 │ │ │ │ str.w r0, [r1, #1176] @ 0x498 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 340ee0 │ │ │ │ + b.n 340f50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r1, #3 │ │ │ │ + subs r0, r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vhadd.s q8, q3, q0 │ │ │ │ - subs r4, r6, #3 │ │ │ │ + vmla.i32 d0, d14, d0[0] │ │ │ │ + subs r4, r5, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362553,15 +362551,15 @@ │ │ │ │ movs r3, #177 @ 0xb1 │ │ │ │ ldr r1, [pc, #72] @ (3413bc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r4, r0, #5248 @ 0x1480 │ │ │ │ add.w r3, r0, #924 @ 0x39c │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ blx 254cbc │ │ │ │ @@ -362573,19 +362571,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 340e68 │ │ │ │ + b.n 340ed8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r3, #1 │ │ │ │ + subs r0, r2, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vhadd.s8 q0, q4, q0 │ │ │ │ + vhadd.s8 q8, q0, q0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #72 @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ mov lr, r0 │ │ │ │ @@ -362667,24 +362665,24 @@ │ │ │ │ ldr r1, [pc, #28] @ (3414c0 ) │ │ │ │ ldr r0, [pc, #28] @ (3414c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 341462 │ │ │ │ str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 340d10 │ │ │ │ + b.n 340d80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r6, r7, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ movs r3, #0 │ │ │ │ @@ -362847,15 +362845,15 @@ │ │ │ │ ldr.w r1, [r0, #920] @ 0x398 │ │ │ │ mls r3, r2, r1, r3 │ │ │ │ movw r2, #5272 @ 0x1498 │ │ │ │ adds r3, r7, r3 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ mov r3, r2 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ and.w r5, lr, #16384 @ 0x4000 │ │ │ │ orrs r3, r5 │ │ │ │ lsls r6, r0, #18 │ │ │ │ bmi.w 3415de │ │ │ │ @@ -363042,15 +363040,15 @@ │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ movw r2, #5272 @ 0x1498 │ │ │ │ mls r3, r0, r1, r3 │ │ │ │ add r3, r4 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ mov r0, r4 │ │ │ │ strh.w r5, [r4, #134] @ 0x86 │ │ │ │ bl 3413c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 34112c │ │ │ │ mov r0, r4 │ │ │ │ bl 341798 │ │ │ │ @@ -363217,15 +363215,15 @@ │ │ │ │ bic.w r3, r1, #5120 @ 0x1400 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ orr.w r3, r3, #2048 @ 0x800 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [r4, #8] │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r1, [pc, #156] @ (341b74 ) │ │ │ │ add r1, pc │ │ │ │ b.n 3419b0 │ │ │ │ cmp.w r3, #1536 @ 0x600 │ │ │ │ beq.n 341ae8 │ │ │ │ ldr r1, [pc, #148] @ (341b78 ) │ │ │ │ add r1, pc │ │ │ │ @@ -363272,25 +363270,25 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r3, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + adds r0, r5, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r0 │ │ │ │ + adds r4, r5, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + asrs r2, r3, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5248 @ 0x1480 │ │ │ │ add.w r4, r0, #920 @ 0x398 │ │ │ │ @@ -363356,15 +363354,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 34181c │ │ │ │ │ │ │ │ 00341c38 : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r0, #1176] @ 0x498 │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ │ │ │ │ 00341c44 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ @@ -363399,24 +363397,24 @@ │ │ │ │ ldr r0, [pc, #32] @ (341cc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 341d30 │ │ │ │ + bgt.n 341da0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r2, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stcl 0, cr0, [lr, #288]! @ 0x120 │ │ │ │ - bgt.n 341d10 │ │ │ │ + cdp 0, 2, cr0, cr6, cr8, {2} │ │ │ │ + bgt.n 341d80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r0, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ @@ -363452,18 +363450,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (341d38 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ strh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -363472,54 +363470,54 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #92] @ (341db0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #80] @ (341db4 ) │ │ │ │ ldr r1, [pc, #80] @ (341db8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #64] @ (341dbc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ - bl 5c19cc │ │ │ │ + bl 5c19ec │ │ │ │ ldr r3, [pc, #48] @ (341dc0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - blt.n 341d7c │ │ │ │ + bgt.n 341dec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r2, [r5, r7] │ │ │ │ + str r2, [r4, #0] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + str r2, [r7, #0] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r6, #13 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -363531,48 +363529,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (341e34 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #76] @ (341e38 ) │ │ │ │ ldr r1, [pc, #76] @ (341e3c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #68] @ (341e40 ) │ │ │ │ ldr r1, [pc, #68] @ (341e44 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - blt.n 341ef0 │ │ │ │ + blt.n 341d60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r6, [r0, r5] │ │ │ │ + ldrsh r6, [r7, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r1, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -363602,29 +363600,29 @@ │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341e70 │ │ │ │ ldr r0, [pc, #36] @ (341ea8 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r0, [pc, #24] @ (341eac ) │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 341e6c │ │ │ │ ldrh r4, [r7, #18] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #19 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #104] @ (341f28 ) │ │ │ │ cmp r2, #4 │ │ │ │ @@ -363641,42 +363639,42 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ rev r4, r3 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add r3, pc, #52 @ (adr r3, 341f20 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ add r0, r4 │ │ │ │ str.w r0, [r5, #2428] @ 0x97c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #32] @ (341f30 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ adds r6, #0 │ │ │ │ stmia r4!, {r0, r2, r5, r6} │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r6, [r2, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #100] @ (341f9c ) │ │ │ │ cmp r2, #4 │ │ │ │ ldr.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ beq.n 341f58 │ │ │ │ ldr r3, [pc, #92] @ (341fa0 ) │ │ │ │ @@ -363700,37 +363698,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (341fa0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 341f4a │ │ │ │ ldr r0, [pc, #48] @ (341fa4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.n 341f68 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne.n 341f68 │ │ │ │ ldrb r3, [r1, #3] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne.n 341f68 │ │ │ │ movs r0, #6 │ │ │ │ b.w 456dc4 │ │ │ │ ldr r0, [pc, #20] @ (341fa8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldrh r4, [r3, #12] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r2, #17 │ │ │ │ + asrs r6, r1, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #44] @ (341fdc ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 341fca │ │ │ │ ldr r1, [pc, #44] @ (341fe0 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363743,21 +363741,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #7 │ │ │ │ b.w 456b60 │ │ │ │ ldr r0, [pc, #16] @ (341fe4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #17 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #52] @ (342020 ) │ │ │ │ add r3, pc │ │ │ │ cbnz r2, 34200c │ │ │ │ ldrb.w r3, [r0, #2237] @ 0x8bd │ │ │ │ cbnz r3, 342002 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363773,20 +363771,20 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 341ff4 │ │ │ │ ldr r0, [pc, #16] @ (342028 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldrh r6, [r5, #6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #17 │ │ │ │ + asrs r6, r2, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #528] @ (342250 ) │ │ │ │ @@ -363874,15 +363872,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3420e2 │ │ │ │ ldr r0, [pc, #332] @ (342268 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3420e2 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, sp, #29 │ │ │ │ ldrb.w r3, [r1], #3 │ │ │ │ strb.w r3, [sp, #28] │ │ │ │ blx 253b80 │ │ │ │ subs r3, r7, #2 │ │ │ │ @@ -363913,27 +363911,27 @@ │ │ │ │ ldr r3, [pc, #236] @ (342260 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3420e2 │ │ │ │ ldr r0, [pc, #240] @ (342270 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3420e2 │ │ │ │ cmp r7, #4 │ │ │ │ beq.n 3421da │ │ │ │ ldr r3, [pc, #212] @ (342260 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3420e2 │ │ │ │ ldr r0, [pc, #220] @ (342274 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3420e2 │ │ │ │ ldr r1, [pc, #212] @ (342278 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 342092 │ │ │ │ ldr r1, [pc, #176] @ (342260 ) │ │ │ │ @@ -363946,19 +363944,19 @@ │ │ │ │ ldr r0, [pc, #188] @ (34227c ) │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r5, #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 342092 │ │ │ │ ldr r0, [pc, #172] @ (342280 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3420ac │ │ │ │ ldr r3, [pc, #128] @ (34225c ) │ │ │ │ add.w r4, r4, #2240 @ 0x8c0 │ │ │ │ ldrh r5, [r5, #2] │ │ │ │ rev16 r2, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ uxth r1, r2 │ │ │ │ @@ -363980,15 +363978,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3421ec │ │ │ │ ldr r0, [pc, #116] @ (342288 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3421ec │ │ │ │ ldr r3, [pc, #104] @ (34228c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 342150 │ │ │ │ @@ -363996,15 +363994,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 342150 │ │ │ │ ldr r0, [pc, #88] @ (342290 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 342150 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 32df34 │ │ │ │ b.n 3420e2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -364016,35 +364014,35 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r0, r1, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [pc, #32] @ (342290 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #15 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 342318 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -364062,18 +364060,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r3 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r2, #2428] @ 0x97c │ │ │ │ mov r4, r2 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add r3, pc, #56 @ (adr r3, 342310 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ add r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ rev r0, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ strb r3, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364082,26 +364080,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #32] @ (342320 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r5, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #96] @ (342388 ) │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ cbz r2, 34235a │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ @@ -364126,31 +364124,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 34234c │ │ │ │ ldr r0, [pc, #40] @ (342390 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #24] @ (34238c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34234c │ │ │ │ ldr r0, [pc, #20] @ (342394 ) │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #11 │ │ │ │ + asrs r0, r6, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3423e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -364158,33 +364156,33 @@ │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ ldr r1, [pc, #60] @ (3423f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov.w r2, #36864 @ 0x9000 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r2, [r0, #2235] @ 0x8bb │ │ │ │ str.w r3, [r0, #1960] @ 0x7a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bpl.n 342300 │ │ │ │ + bpl.n 342370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r3, #12 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsrs r6, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ (34249c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -364194,47 +364192,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #140] @ (3424a8 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #136] @ (3424ac ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #120] @ (3424b0 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #120] @ (3424b4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r7, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #116] @ (3424b8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (3424bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r0, #2448 @ 0x990 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ ldr r1, [pc, #100] @ (3424c0 ) │ │ │ │ add.w r2, r4, #928 @ 0x3a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1032 @ 0x408 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r2, [pc, #84] @ (3424c4 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r6, r4, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -364244,33 +364242,33 @@ │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ bl 440880 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ - bpl.n 3424fc │ │ │ │ + bpl.n 34256c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #224 @ 0xe0 │ │ │ │ + adds r3, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r4, #4 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r3, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r0, #2 │ │ │ │ + lsrs r2, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r6, [r6, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -364284,27 +364282,27 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ubfx r2, r7, #9, #4 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33e734 │ │ │ │ - bmi.n 3425cc │ │ │ │ + bmi.n 34243c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r2, r6, #15 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 342560 │ │ │ │ sub sp, #12 │ │ │ │ @@ -364315,26 +364313,26 @@ │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ ubfx r2, r5, #9, #4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 33e4e8 │ │ │ │ - bmi.n 342570 │ │ │ │ + bmi.n 3425e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r4, r4, #14 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #14 │ │ │ │ + lsls r4, r7, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (3425d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -364343,51 +364341,51 @@ │ │ │ │ ldr r1, [pc, #84] @ (3425dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #68] @ (3425e0 ) │ │ │ │ ldr r1, [pc, #72] @ (3425e4 ) │ │ │ │ add.w ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #56] @ (3425e8 ) │ │ │ │ ldr r1, [pc, #56] @ (3425ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #2 │ │ │ │ bl 2e44f4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ - bcc.n 342544 │ │ │ │ + bcc.n 3425b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r0, [r6, r5] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r0, r5] │ │ │ │ + str r0, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (342674 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364399,22 +364397,22 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (34267c ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 34263e │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ movs r3, #24 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364430,19 +364428,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcc.n 3426e4 │ │ │ │ + bcc.n 342754 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #336] @ (3427e4 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -364464,26 +364462,26 @@ │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 254cbc │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r5, #928 @ 0x3a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, sl │ │ │ │ bl 2f22ac │ │ │ │ cbnz r0, 342718 │ │ │ │ ldr r2, [pc, #272] @ (342800 ) │ │ │ │ ldr r3, [pc, #252] @ (3427f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364501,31 +364499,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #928 @ 0x3a0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f1f9c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 455cb8 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 703d50 │ │ │ │ + bl 703d88 │ │ │ │ movw r3, #45184 @ 0xb080 │ │ │ │ movt r3, #31781 @ 0x7c25 │ │ │ │ add r3, r0 │ │ │ │ movs r0, #32 │ │ │ │ str.w r3, [r5, #2428] @ 0x97c │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #156] @ (342804 ) │ │ │ │ @@ -364534,69 +364532,69 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r5, #2432] @ 0x980 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [r5, #2432] @ 0x980 │ │ │ │ str.w r3, [r5, #2444] @ 0x98c │ │ │ │ str.w r2, [r5, #2440] @ 0x988 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ ldrb.w r3, [r5, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3426ee │ │ │ │ ldr r1, [pc, #76] @ (342808 ) │ │ │ │ add.w r0, r5, #2240 @ 0x8c0 │ │ │ │ ldr r2, [pc, #76] @ (34280c ) │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr r1, [pc, #64] @ (342810 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r5, #2240 @ 0x8c0 │ │ │ │ add r1, pc │ │ │ │ bl 32e1bc │ │ │ │ b.n 3426ee │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 342730 │ │ │ │ + bcs.n 3427a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r4, [r6, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + lsls r6, r1, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + adds r0, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r6, [r4, #14] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + b.n 34286c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364625,38 +364623,38 @@ │ │ │ │ ldr.w r3, [r4, #2444] @ 0x98c │ │ │ │ adds.w r2, r2, #1000 @ 0x3e8 │ │ │ │ str.w r2, [r4, #2440] @ 0x988 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str.w r3, [r4, #2444] @ 0x98c │ │ │ │ ldr.w r0, [r4, #2432] @ 0x980 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldr r3, [pc, #36] @ (3428a4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 342830 │ │ │ │ ldr r3, [pc, #28] @ (3428a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 342830 │ │ │ │ ldr r0, [pc, #24] @ (3428ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 342830 │ │ │ │ strh r0, [r6, #4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #25 │ │ │ │ + lsrs r0, r4, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 3429a0 │ │ │ │ @@ -364726,32 +364724,32 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (3429a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb.w r2, [r3, #2408] @ 0x968 │ │ │ │ b.n 342914 │ │ │ │ ldr r0, [pc, #28] @ (3429ac ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ strh r4, [r2, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #23 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #22 │ │ │ │ + lsrs r6, r0, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #156] @ (342a50 ) │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc │ │ │ │ beq.n 3429d0 │ │ │ │ ldr r1, [pc, #152] @ (342a54 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ @@ -364791,44 +364789,44 @@ │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 340ddc │ │ │ │ ldr r0, [pc, #60] @ (342a5c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r1, [pc, #52] @ (342a60 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3429ec │ │ │ │ ldr r1, [pc, #32] @ (342a54 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3429ec │ │ │ │ ldrb.w r1, [r0, #2236] @ 0x8bc │ │ │ │ ldr r0, [pc, #32] @ (342a64 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3429ec │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + lsrs r6, r2, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #21 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r2, [r0, #2235] @ 0x8bb │ │ │ │ ldr r3, [pc, #176] @ (342b20 ) │ │ │ │ lsls r2, r2, #27 │ │ │ │ add r3, pc │ │ │ │ bpl.n 342a82 │ │ │ │ movs r0, #0 │ │ │ │ @@ -364889,27 +364887,27 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 342ab2 │ │ │ │ ldr r0, [pc, #28] @ (342b30 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 342ab2 │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #25] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #19 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [pc, #1448] @ 3430f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -364920,15 +364918,15 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr.w r6, [pc, #1432] @ 3430fc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r4, #1964] @ 0x7ac │ │ │ │ add r6, pc │ │ │ │ ldrb.w r1, [r0, #920] @ 0x398 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 342c62 │ │ │ │ and.w r3, r1, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -364973,15 +364971,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 342c62 │ │ │ │ ldr.w r1, [pc, #1300] @ 34310c │ │ │ │ ldr.w r0, [pc, #1300] @ 343110 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 342cea │ │ │ │ ldrb.w r3, [r4, #1976] @ 0x7b8 │ │ │ │ ldr.w r2, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 342c62 │ │ │ │ @@ -365056,15 +365054,15 @@ │ │ │ │ bpl.n 342c62 │ │ │ │ ldr.w r1, [pc, #1096] @ 343120 │ │ │ │ ldr.w r0, [pc, #1096] @ 343124 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 342c62 │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ ldrb.w r3, [r4, #2105] @ 0x839 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 342c62 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -365147,15 +365145,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 342d48 │ │ │ │ ldr r0, [pc, #840] @ (343130 ) │ │ │ │ ldr.w r3, [r4, #1972] @ 0x7b4 │ │ │ │ ldr.w r2, [r4, #1968] @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #1965] @ 0x7ad │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 342c08 │ │ │ │ ldr r3, [pc, #816] @ (343134 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 342ba6 │ │ │ │ @@ -365163,15 +365161,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 342ba6 │ │ │ │ ldr r0, [pc, #796] @ (343138 ) │ │ │ │ ldr.w r1, [r4, #1960] @ 0x7a8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 342ba6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 342cee │ │ │ │ ldr r3, [pc, #720] @ (343104 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -365182,15 +365180,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 342cee │ │ │ │ ldr r1, [pc, #752] @ (34313c ) │ │ │ │ ldr r0, [pc, #756] @ (343140 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 342c08 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 342f4e │ │ │ │ ldrb.w r2, [r4, #1976] @ 0x7b8 │ │ │ │ ldr.w r3, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -365249,15 +365247,15 @@ │ │ │ │ ldr r3, [pc, #512] @ (343108 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 342d42 │ │ │ │ ldr r0, [pc, #568] @ (34314c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 342d42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 342eba │ │ │ │ ldr r3, [pc, #560] @ (343150 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365265,15 +365263,15 @@ │ │ │ │ ldr r3, [pc, #476] @ (343108 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 342eba │ │ │ │ ldr r0, [pc, #544] @ (343154 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 342eba │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3430e0 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 342c62 │ │ │ │ @@ -365299,15 +365297,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 342c22 │ │ │ │ ldr r1, [pc, #460] @ (343158 ) │ │ │ │ ldr r0, [pc, #464] @ (34315c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r0, [r8] │ │ │ │ b.n 342c22 │ │ │ │ ldr r3, [pc, #452] @ (343160 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 342d04 │ │ │ │ @@ -365315,15 +365313,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 342d04 │ │ │ │ ldr r0, [pc, #432] @ (343164 ) │ │ │ │ ldrb.w r1, [r5, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 342d04 │ │ │ │ strb.w r2, [r4, #2106] @ 0x83a │ │ │ │ addw r0, r7, #1179 @ 0x49b │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 254cbc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -365345,15 +365343,15 @@ │ │ │ │ movs r1, #12 │ │ │ │ ldr r0, [pc, #376] @ (343170 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldr.w r1, [r3, #212] @ 0xd4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 342e78 │ │ │ │ ldr r1, [pc, #356] @ (343174 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 342d76 │ │ │ │ @@ -365361,45 +365359,45 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 342d76 │ │ │ │ ldr r0, [pc, #336] @ (343178 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r4, #2105] @ 0x839 │ │ │ │ b.n 342d76 │ │ │ │ ldr r3, [pc, #324] @ (34317c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 342ee4 │ │ │ │ ldr r3, [pc, #196] @ (343108 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 342ee4 │ │ │ │ ldr r0, [pc, #304] @ (343180 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r5, #924] @ 0x39c │ │ │ │ b.n 342ee4 │ │ │ │ ldr r3, [pc, #292] @ (343184 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 342ecc │ │ │ │ ldr r3, [pc, #156] @ (343108 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 342ecc │ │ │ │ ldr r0, [pc, #272] @ (343188 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r4, #2106] @ 0x83a │ │ │ │ b.n 342ecc │ │ │ │ ldr r3, [pc, #128] @ (343104 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 342eba │ │ │ │ @@ -365408,132 +365406,132 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 342eba │ │ │ │ ldr r1, [pc, #240] @ (34318c ) │ │ │ │ ldr r0, [pc, #240] @ (343190 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 342eba │ │ │ │ ldr r1, [pc, #228] @ (343194 ) │ │ │ │ ldr r0, [pc, #232] @ (343198 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 342c08 │ │ │ │ ldr r3, [pc, #220] @ (34319c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 342c4c │ │ │ │ ldr r3, [pc, #60] @ (343108 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 342c4c │ │ │ │ ldr r0, [pc, #200] @ (3431a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 342c4c │ │ │ │ ldr r3, [pc, #108] @ (343150 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 342f28 │ │ │ │ b.n 342f46 │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stc2l 0, cr0, [sl, #-256]! @ 0xffffff00 │ │ │ │ - stc2 0, cr0, [r4, #256] @ 0x100 │ │ │ │ + stc2 0, cr0, [r2, #256]! @ 0x100 │ │ │ │ + ldc2 0, cr0, [ip, #256]! @ 0x100 │ │ │ │ ldrb r0, [r5, #21] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #19 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r6, #16 │ │ │ │ + lsrs r6, r5, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ eors r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #14 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + lsrs r4, r5, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r3, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r6, [r5, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r6, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r3, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #14 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r5, #10 │ │ │ │ + lsrs r0, r4, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #8 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #4 │ │ │ │ + lsrs r0, r2, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ muls r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r5, #8 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r1, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r0, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, r2, #4 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 3431d6 │ │ │ │ sub.w r1, r2, #8 │ │ │ │ @@ -365565,20 +365563,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (343218 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ strb r4, [r4, #17] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -365586,31 +365584,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (343268 ) │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (34326c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r0, r4, #10 │ │ │ │ + lsrs r0, r3, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r5, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ subs r7, r1, #0 │ │ │ │ @@ -365632,15 +365630,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #12 │ │ │ │ b.n 3432b6 │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 7068c4 │ │ │ │ + bl 7068fc │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ cmp r6, r8 │ │ │ │ bne.n 3432b4 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ @@ -365693,19 +365691,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343374 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r6, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r4, #6 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r2, r2, #252 @ 0xfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 3433b2 │ │ │ │ cmp r2, #12 │ │ │ │ beq.n 34339a │ │ │ │ @@ -365739,15 +365737,15 @@ │ │ │ │ ldr.w r0, [r1, r2, lsl #3] │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ cmp r3, r0 │ │ │ │ bge.n 3433a4 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r0, #12 │ │ │ │ mla r0, r0, r3, r2 │ │ │ │ - b.w 706924 │ │ │ │ + b.w 70695c │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #2172] @ 0x87c │ │ │ │ cmp r4, r1 │ │ │ │ @@ -365783,19 +365781,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (343460 ) │ │ │ │ ldr r0, [pc, #20] @ (343464 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r7!, {r3, r5, r6} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #3 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ movs r3, #0 │ │ │ │ @@ -365813,25 +365811,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67aaac │ │ │ │ + bl 67aae4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3434c8 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 3434f2 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67aaac │ │ │ │ + bl 67aae4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3434b0 │ │ │ │ adds r3, r0, #4 │ │ │ │ beq.n 3434a2 │ │ │ │ ldr r3, [pc, #100] @ (343534 ) │ │ │ │ negs r5, r0 │ │ │ │ ldr r4, [pc, #100] @ (343538 ) │ │ │ │ @@ -365839,20 +365837,20 @@ │ │ │ │ ldr r1, [pc, #100] @ (34353c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 343502 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67ad1c │ │ │ │ + bl 67ad54 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r2, [pc, #60] @ (343540 ) │ │ │ │ ldr r3, [pc, #40] @ (343530 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365868,19 +365866,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r0, #17] │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r4, #1 │ │ │ │ + lsrs r4, r3, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r2, [r2, #15] │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365891,25 +365889,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (3435e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (3435e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3435ec ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #104] @ (3435f0 ) │ │ │ │ ldr r2, [pc, #108] @ (3435f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #108] @ (3435f8 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #1280 @ 0x500 │ │ │ │ @@ -365920,15 +365918,15 @@ │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r3, #6900 @ 0x1af4 │ │ │ │ movt r3, #4368 @ 0x1110 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ (343600 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -365936,32 +365934,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + @ instruction: 0x47fa │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r2, r2 │ │ │ │ + rors r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrd r0, r0, [r2, #252] @ 0xfc │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + and.w r0, sl, pc, rrx │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ lsrs r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2196] @ 0x894 │ │ │ │ cbz r3, 343640 │ │ │ │ @@ -365970,22 +365968,22 @@ │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 343628 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #24] @ (343644 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 255d54 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r0, [r0, #2192] @ 0x890 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 343660 │ │ │ │ rsb r0, r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -366001,19 +365999,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (343688 ) │ │ │ │ ldr r0, [pc, #20] @ (34368c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r3, #25 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (343700 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366022,54 +366020,54 @@ │ │ │ │ ldr r1, [pc, #96] @ (343708 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #80] @ (34370c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (343710 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #64] @ (343714 ) │ │ │ │ ldr r1, [pc, #68] @ (343718 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #56] @ (34371c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r4} │ │ │ │ + stmia r5!, {r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov r6, lr │ │ │ │ + mov lr, r5 │ │ │ │ movs r7, r7 │ │ │ │ - eors r6, r0 │ │ │ │ + eors r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia.w r6, {r0, r1, r2, r3, r4, r5} │ │ │ │ - ldrh r2, [r2, #32] │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3, r4, r5} │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ asrs r7, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #360 @ 0x168 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r4, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -366084,55 +366082,54 @@ │ │ │ │ ldr r1, [pc, #96] @ (343798 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #80] @ (34379c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (3437a0 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #64] @ (3437a4 ) │ │ │ │ ldr r3, [pc, #68] @ (3437a8 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #52] @ (3437ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + mov r6, r3 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 34378c │ │ │ │ - movs r7, r7 │ │ │ │ - ldrh r2, [r0, #28] │ │ │ │ + @ instruction: 0xe82e003f │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ add r7, pc, #824 @ (adr r7, 343ae0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -366158,15 +366155,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mul.w r4, r4, r9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r6, [pc, #172] @ (3438b0 ) │ │ │ │ str r2, [r0, #4] │ │ │ │ @@ -366177,15 +366174,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (3438b4 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5bd390 │ │ │ │ + bl 5bd3b0 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 34386a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbnz r2, 343862 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ add r2, r4 │ │ │ │ str r6, [r2, #4] │ │ │ │ @@ -366205,57 +366202,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5bd3b4 │ │ │ │ + bl 5bd3d4 │ │ │ │ b.n 343828 │ │ │ │ ldr r4, [pc, #80] @ (3438bc ) │ │ │ │ add.w r3, r7, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #76] @ (3438c0 ) │ │ │ │ mov.w r2, #436 @ 0x1b4 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 343838 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ (3438c4 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #56] @ (3438c8 ) │ │ │ │ movw r2, #431 @ 0x1af │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ strb r0, [r2, #4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r7, #22] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 343770 │ │ │ │ + b.n 3437e0 │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r2, #3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #21 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (343964 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -366266,15 +366263,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (34396c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #2176] @ 0x880 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls.n 34394e │ │ │ │ mov r5, r0 │ │ │ │ @@ -366290,15 +366287,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr.w r9, [r3, #4] │ │ │ │ bl 38fd08 │ │ │ │ mov r3, r0 │ │ │ │ mla r0, r8, r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 343910 │ │ │ │ - bl 706a74 │ │ │ │ + bl 706aac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 343910 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ bl 38fca8 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -366307,19 +366304,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - stmia r2!, {r1, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r4, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366330,24 +366327,24 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #124] @ (343a0c ) │ │ │ │ add r2, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r0, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r0, #2168] @ 0x878 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r2, [r0, #2180] @ 0x884 │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r4 │ │ │ │ - bl 706a74 │ │ │ │ + bl 706aac │ │ │ │ cbz r0, 3439ca │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strpl.w r3, [r5, #1812] @ 0x714 │ │ │ │ bmi.n 3439de │ │ │ │ @@ -366368,19 +366365,19 @@ │ │ │ │ movt r1, #43690 @ 0xaaaa │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r4, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38ff18 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (343ac4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366391,15 +366388,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r8, r2 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r1, [r0, #2180] @ 0x884 │ │ │ │ ldr r4, [pc, #136] @ (343ad0 ) │ │ │ │ mul.w r3, r5, r3 │ │ │ │ add r4, pc │ │ │ │ adds r5, r1, r3 │ │ │ │ ldr r1, [r1, r3] │ │ │ │ @@ -366411,15 +366408,15 @@ │ │ │ │ add r1, r3 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 343ab0 │ │ │ │ ldr r3, [pc, #104] @ (343ad4 ) │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5bd3cc │ │ │ │ + bl 5bd3ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 343a92 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r5, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -366428,43 +366425,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #68] @ (343ad8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 70e8f4 │ │ │ │ + b.w 70e92c │ │ │ │ ldr r0, [pc, #56] @ (343adc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 70e8f4 │ │ │ │ + b.w 70e92c │ │ │ │ ldr r0, [pc, #44] @ (343ae0 ) │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r2, r5, #10 │ │ │ │ + lsls r2, r4, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r3, #14 │ │ │ │ + lsls r4, r2, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (343b94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -366473,15 +366470,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (343b9c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1680] @ 0x690 │ │ │ │ ldr r6, [pc, #140] @ (343ba0 ) │ │ │ │ add r6, pc │ │ │ │ cbz r3, 343b7e │ │ │ │ mov r8, r0 │ │ │ │ bl 390b38 │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ @@ -366495,15 +366492,15 @@ │ │ │ │ b.n 343b62 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [pc, #104] @ (343ba4 ) │ │ │ │ cbz r2, 343b4c │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5bd39c │ │ │ │ + bl 5bd3bc │ │ │ │ ldr.w r3, [r4, #2180] @ 0x884 │ │ │ │ str r7, [r3, r5] │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ adds r5, #12 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ @@ -366524,19 +366521,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 343428 │ │ │ │ + b.n 343498 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r2, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -366555,15 +366552,15 @@ │ │ │ │ mul.w r4, r7, r4 │ │ │ │ add.w r3, r8, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov fp, r2 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #2180] @ 0x884 │ │ │ │ ldr r6, [pc, #160] @ (343c8c ) │ │ │ │ adds r5, r3, r4 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 343c5e │ │ │ │ @@ -366579,24 +366576,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5bd3a0 │ │ │ │ + bl 5bd3c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 343c4a │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5bd3b4 │ │ │ │ + bl 5bd3d4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r1, sl, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5bd3c4 │ │ │ │ + bl 5bd3e4 │ │ │ │ cmp r0, #0 │ │ │ │ ittt ge │ │ │ │ movge r0, r7 │ │ │ │ movge r3, #1 │ │ │ │ strbge r3, [r5, #8] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -366605,36 +366602,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #52] @ (343c94 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 343c4a │ │ │ │ ldr r0, [pc, #40] @ (343c98 ) │ │ │ │ add.w r3, r8, #256 @ 0x100 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ite al │ │ │ │ - lslal r1, r2, #1 │ │ │ │ - lsl r0, r1, #9 │ │ │ │ + stmia r0!, {r2, r5} │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r7, #3 │ │ │ │ + lsls r6, r6, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r0, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #8 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #264] @ (343db4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366643,15 +366640,15 @@ │ │ │ │ ldr r1, [pc, #264] @ (343dbc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ addw r0, r0, #2200 @ 0x898 │ │ │ │ bl 46d7a8 │ │ │ │ ldr.w r0, [r5, #1992] @ 0x7c8 │ │ │ │ bl 445560 │ │ │ │ cbz r0, 343d06 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ @@ -366664,15 +366661,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #212] @ (343dc4 ) │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (343dc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 47d2e0 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ cbz r0, 343d12 │ │ │ │ movs r1, #0 │ │ │ │ bl 45c5c8 │ │ │ │ @@ -366724,29 +366721,29 @@ │ │ │ │ b.n 343ce0 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2533a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (343dcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 343d90 │ │ │ │ - itt eq │ │ │ │ - lsleq r1, r2, #1 │ │ │ │ - moveq r2, r4 │ │ │ │ + itt cc │ │ │ │ + lslcc r1, r2, #1 │ │ │ │ + lslcc r2, r3, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #5 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x00ce │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - ands r6, r5 │ │ │ │ - movs r7, r7 │ │ │ │ - subs r2, #0 │ │ │ │ + itte eq │ │ │ │ + lsleq r1, r2, #1 │ │ │ │ + eoreq r6, r4 │ │ │ │ + movne r7, r7 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r5, #3 │ │ │ │ + lsls r4, r4, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #936] @ (34418c ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -366790,15 +366787,15 @@ │ │ │ │ movs r2, #12 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ str.w r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7 │ │ │ │ - bl 7068b4 │ │ │ │ + bl 7068ec │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ blx 2530f8 │ │ │ │ ldr.w r3, [r5, #1816] @ 0x718 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 344004 │ │ │ │ @@ -366854,15 +366851,15 @@ │ │ │ │ ldr r1, [pc, #688] @ (3441a8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 343e82 │ │ │ │ ldr r2, [pc, #668] @ (3441ac ) │ │ │ │ ldr r3, [pc, #636] @ (344190 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -366909,27 +366906,27 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ strd r2, r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 70e0cc │ │ │ │ + b.w 70e104 │ │ │ │ ldr r1, [pc, #556] @ (3441c0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #556] @ (3441c4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #552] @ (3441c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #536] @ (3441cc ) │ │ │ │ ldr r3, [pc, #476] @ (344190 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ @@ -366951,15 +366948,15 @@ │ │ │ │ mov.w r2, #488 @ 0x1e8 │ │ │ │ ldr r1, [pc, #492] @ (3441d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r6 │ │ │ │ blx 253ac4 │ │ │ │ b.n 343e82 │ │ │ │ ldr r3, [pc, #468] @ (3441dc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r6, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ @@ -366977,15 +366974,15 @@ │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ and.w r6, r3, #2 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 3440c0 │ │ │ │ bl 38fef4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -366994,15 +366991,15 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 3437b0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34414c │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 343e7a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 254df4 <__fstat64_time64@plt> │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 344120 │ │ │ │ movs r2, #2 │ │ │ │ @@ -367030,18 +367027,18 @@ │ │ │ │ ldr r1, [pc, #328] @ (3441f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70691c │ │ │ │ + bl 706954 │ │ │ │ ldr.w r6, [r5, #2180] @ 0x884 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r6, r7] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 344174 │ │ │ │ ldr r3, [pc, #292] @ (3441fc ) │ │ │ │ @@ -367050,50 +367047,50 @@ │ │ │ │ ldr r1, [pc, #296] @ (344204 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r0, [r6, r7] │ │ │ │ ldr r1, [pc, #280] @ (344208 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add r3, r7 │ │ │ │ - bl 71ba9c │ │ │ │ + bl 71bad4 │ │ │ │ b.n 343e7a │ │ │ │ ldr r3, [pc, #264] @ (34420c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #264] @ (344210 ) │ │ │ │ ldr r1, [pc, #264] @ (344214 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 343e82 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #240] @ (344218 ) │ │ │ │ ldr r3, [pc, #244] @ (34421c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #240] @ (344220 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ mov r0, r6 │ │ │ │ blx 253ac4 │ │ │ │ b.n 343e82 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ bl 38fd08 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -367102,15 +367099,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ add r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 5bd3c4 │ │ │ │ + bl 5bd3e4 │ │ │ │ b.n 343e7a │ │ │ │ ldr r3, [pc, #176] @ (344228 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #176] @ (34422c ) │ │ │ │ ldr r0, [pc, #176] @ (344230 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -367123,73 +367120,75 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - vmla.i q8, q6, d0[0] │ │ │ │ - pop {r1, r6, r7} │ │ │ │ + movs r4, r0 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldc2l 0, cr0, [sl, #256] @ 0x100 │ │ │ │ + cdp2 0, 1, cr0, cr2, cr0, {2} │ │ │ │ ldr r6, [r0, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - pop {r1, r6} │ │ │ │ + pop {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + lsls r0, r0, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #-256] @ 0xffffff00 │ │ │ │ - vrev64.16 q8, q0 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + stc2 0, cr0, [lr, #256] @ 0x100 │ │ │ │ + movs r4, r5 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldc2 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ + stc2l 0, cr0, [sl, #-256]! @ 0xffffff00 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cbnz r4, 344246 │ │ │ │ + pop {r2} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vhadd.u32 q0, q3, q0 │ │ │ │ - stc2l 0, cr0, [r4], #256 @ 0x100 │ │ │ │ + vhadd.u16 q8, q7, q0 │ │ │ │ + ldc2 0, cr0, [ip, #-256] @ 0xffffff00 │ │ │ │ subs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 344248 │ │ │ │ + cbnz r6, 344256 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 30 │ │ │ │ + svc 86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r5, #20] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ movs r7, r7 │ │ │ │ - cdp2 0, 15, cr0, cr8, cr0, {2} │ │ │ │ - cbnz r2, 344236 │ │ │ │ + vhadd.u q0, q0, q0 │ │ │ │ + cbnz r2, 344244 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #150 @ 0x96 │ │ │ │ + udf #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r4, #16] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ movs r7, r7 │ │ │ │ - revsh r4, r3 │ │ │ │ + cbnz r4, 344244 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ movs r7, r7 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ - hlt 0x002e │ │ │ │ + revsh r6, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #256] @ 0x100 │ │ │ │ - @ instruction: 0xfbc40040 │ │ │ │ - cdp2 0, 1, cr0, cr12, cr0, {2} │ │ │ │ - hlt 0x000a │ │ │ │ + cdp2 0, 0, cr0, cr12, cr0, {2} │ │ │ │ + @ instruction: 0xfbfc0040 │ │ │ │ + cdp2 0, 5, cr0, cr4, cr0, {2} │ │ │ │ + revsh r2, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xfba00040 │ │ │ │ + @ instruction: 0xfbd80040 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r7 │ │ │ │ + rev16 r2, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xfb580040 │ │ │ │ - mrrc2 0, 4, r0, r6, cr0 │ │ │ │ + @ instruction: 0xfb900040 │ │ │ │ + stc2 0, cr0, [lr], {64} @ 0x40 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (3442fc ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #184] @ (344300 ) │ │ │ │ @@ -367233,25 +367232,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r3, r5, #2192 @ 0x890 │ │ │ │ add.w r0, r5, #1776 @ 0x6f0 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ str.w r6, [r5, #2192] @ 0x890 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 67ad1c │ │ │ │ + bl 67ad54 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp] │ │ │ │ bl 343dd0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 344280 │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ b.n 344280 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (344308 ) │ │ │ │ movw r2, #598 @ 0x256 │ │ │ │ ldr r1, [pc, #32] @ (34430c ) │ │ │ │ ldr r0, [pc, #36] @ (344310 ) │ │ │ │ add r3, pc │ │ │ │ @@ -367262,18 +367261,18 @@ │ │ │ │ nop │ │ │ │ str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #100] @ 0x64 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xb8cc │ │ │ │ + cbnz r4, 34430c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vld1.8 {d16[2]}, [sl], r0 │ │ │ │ - ldc2l 0, cr0, [ip], {64} @ 0x40 │ │ │ │ + @ instruction: 0xfa220040 │ │ │ │ + ldc2 0, cr0, [r4, #-256] @ 0xffffff00 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 34432a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -367290,15 +367289,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (34438c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 34436e │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 3908bc │ │ │ │ @@ -367311,19 +367310,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb8ae │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 344390 │ │ │ │ + bgt.n 344400 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r2, #30] │ │ │ │ + ldrb r0, [r1, #31] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ @@ -367353,15 +367352,15 @@ │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ add.w r3, r9, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #62 @ 0x3e │ │ │ │ it eq │ │ │ │ addeq r5, sp, #44 @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 34451e │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ @@ -367406,15 +367405,15 @@ │ │ │ │ ldr r1, [pc, #732] @ (34474c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #910 @ 0x38e │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r4, #2200 @ 0x898 │ │ │ │ bl 46d740 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 344534 │ │ │ │ ldr r5, [pc, #700] @ (344750 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -367423,33 +367422,33 @@ │ │ │ │ add r5, pc │ │ │ │ ldr.w r6, [r4, #1992] @ 0x7c8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ bl 47d294 │ │ │ │ ldr r2, [pc, #672] @ (34475c ) │ │ │ │ ldr r1, [pc, #672] @ (344760 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #2 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ movs r2, #12 │ │ │ │ bl 393a1c │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #640] @ (344764 ) │ │ │ │ ldr r3, [pc, #584] @ (34472c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -367472,21 +367471,21 @@ │ │ │ │ ldr r2, [pc, #584] @ (344768 ) │ │ │ │ add.w r3, r9, #404 @ 0x194 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #850 @ 0x352 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 3444e0 │ │ │ │ add.w r0, r4, #1776 @ 0x6f0 │ │ │ │ add.w sl, r4, #1776 @ 0x6f0 │ │ │ │ - bl 67af68 │ │ │ │ + bl 67afa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3447ca │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3433e4 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ strd r6, r6, [sp, #36] @ 0x24 │ │ │ │ @@ -367506,15 +367505,15 @@ │ │ │ │ ldr r2, [pc, #492] @ (34476c ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 344660 │ │ │ │ ldr.w r3, [r4, #2196] @ 0x894 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 3445ac │ │ │ │ ldr.w r3, [r4, #1816] @ 0x718 │ │ │ │ @@ -367525,15 +367524,15 @@ │ │ │ │ ldr r1, [pc, #448] @ (344774 ) │ │ │ │ mov r0, sl │ │ │ │ strd r3, r4, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ ldr.w r0, [r4, #2176] @ 0x880 │ │ │ │ movs r1, #12 │ │ │ │ blx 252e8c │ │ │ │ ldr.w r3, [r4, #1768] @ 0x6e8 │ │ │ │ str.w r0, [r4, #2180] @ 0x884 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 34445a │ │ │ │ @@ -367545,28 +367544,28 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r6 │ │ │ │ ldrh.w r1, [r4, #2176] @ 0x880 │ │ │ │ mov r3, r5 │ │ │ │ bl 39063c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 344798 │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #2176] @ 0x880 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34445a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3908bc │ │ │ │ @@ -367582,18 +367581,18 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 343468 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 344668 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 344594 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 344534 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cs │ │ │ │ movcs r3, #1 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -367603,26 +367602,26 @@ │ │ │ │ ldr r2, [pc, #256] @ (344784 ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #678 @ 0x2a6 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 344594 │ │ │ │ ldr r2, [pc, #236] @ (344788 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ add r0, sp, #32 │ │ │ │ movw r2, #650 @ 0x28a │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 344594 │ │ │ │ str.w r0, [r4, #1816] @ 0x718 │ │ │ │ b.n 3446de │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -367641,83 +367640,83 @@ │ │ │ │ bl 343468 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3446be │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 344594 │ │ │ │ ldr r3, [pc, #144] @ (34478c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #144] @ (344790 ) │ │ │ │ ldr r1, [pc, #144] @ (344794 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #891 @ 0x37b │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 344534 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #80] @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r6, r0] │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + vst4.16 {d16-d19}, [lr], r0 │ │ │ │ + @ instruction: 0xb82a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xfa4e0040 │ │ │ │ + @ instruction: 0xfa860040 │ │ │ │ str r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc2 0, cr0, [r2], {64} @ 0x40 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + mcrr2 0, 4, r0, sl, cr0 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stc2 0, cr0, [r6], #256 @ 0x100 │ │ │ │ - str??.w r0, [r0, r0] │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + ldc2l 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + ldrb.w r0, [r8, #64] @ 0x40 │ │ │ │ + @ instruction: 0xb756 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 344670 │ │ │ │ + bge.n 3446e0 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r2, #24] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ movs r7, r7 │ │ │ │ str r4, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xfae80040 │ │ │ │ - @ instruction: 0xfae40040 │ │ │ │ + @ instruction: 0xfb200040 │ │ │ │ + @ instruction: 0xfb1c0040 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ bl 3d0776 │ │ │ │ - bls.n 344834 │ │ │ │ + bls.n 3446a4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r4, #20] │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xfa040040 │ │ │ │ - vld1.8 {d0[2]}, [r2], r0 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + @ instruction: 0xfa3c0040 │ │ │ │ + ldr??.w r0, [sl, #64] @ 0x40 │ │ │ │ + push {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh.w r0, [ip, #64] @ 0x40 │ │ │ │ - rsb r0, ip, #12582912 @ 0xc00000 │ │ │ │ + ldr??.w r0, [r4, #64] @ 0x40 │ │ │ │ + addw r0, r4, #2112 @ 0x840 │ │ │ │ ldr r1, [pc, #64] @ (3447dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70dc7c │ │ │ │ + bl 70dcb4 │ │ │ │ b.n 344534 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 344594 │ │ │ │ ldr r3, [pc, #48] @ (3447e0 ) │ │ │ │ movw r2, #705 @ 0x2c1 │ │ │ │ ldr r1, [pc, #44] @ (3447e4 ) │ │ │ │ @@ -367730,20 +367729,20 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #32] @ (3447ec ) │ │ │ │ add.w r3, r9, #428 @ 0x1ac │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldr??.w r0, [r8, r0] │ │ │ │ - push {} │ │ │ │ + ldrsb.w r0, [r0, #64] @ 0x40 │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds.w r0, lr, #12582912 @ 0xc00000 │ │ │ │ - ldr??.w r0, [r0, #64] @ 0x40 │ │ │ │ - str??.w r0, [sl, r0] │ │ │ │ + adcs.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ + vld4.16 {d0-d3}, [r8], r0 │ │ │ │ + strh.w r0, [r2, #64] @ 0x40 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (344860 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #96] @ (344864 ) │ │ │ │ @@ -367753,45 +367752,45 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #1776 @ 0x6f0 │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cbz r0, 344834 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 344390 │ │ │ │ ldr r2, [pc, #52] @ (34486c ) │ │ │ │ add.w r3, r4, #492 @ 0x1ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1106 @ 0x452 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cbz r0, 3448d0 │ │ │ │ + cbz r0, 3448de │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf4ce0040 │ │ │ │ - @ instruction: 0xf6100040 │ │ │ │ - vld4.16 {d0-d3}, [r6], r0 │ │ │ │ + add.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ + movw r0, #34880 @ 0x8840 │ │ │ │ + ldr??.w r0, [lr, r0] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (34491c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #156] @ (344920 ) │ │ │ │ @@ -367801,38 +367800,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 3448f0 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 45c5d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbnz r0, 3448bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 344390 │ │ │ │ ldr.w r0, [r3, #1772] @ 0x6ec │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ ldr r2, [pc, #96] @ (344928 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1046 @ 0x416 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -367840,46 +367839,46 @@ │ │ │ │ ldr r2, [pc, #56] @ (34492c ) │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - orrs.w r0, r0, #12582912 @ 0xc00000 │ │ │ │ - cbz r6, 34496e │ │ │ │ + eor.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ + cbz r6, 34497c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf58e0040 │ │ │ │ - bpl.n 3449dc │ │ │ │ + rsb r0, r6, #12582912 @ 0xc00000 │ │ │ │ + bpl.n 34484c │ │ │ │ movs r7, r7 │ │ │ │ - strb.w r0, [sl, #64] @ 0x40 │ │ │ │ + str.w r0, [r2, #64] @ 0x40 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (3449cc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #140] @ (3449d0 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #140] @ (3449d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ bl 343ae4 │ │ │ │ add.w r3, r5, #1808 @ 0x710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -367897,15 +367896,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #80] @ (3449dc ) │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344972 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -367918,21 +367917,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - sxtb r0, r6 │ │ │ │ + uxth r0, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - usat r0, #0, lr, lsl #1 │ │ │ │ - @ instruction: 0xf4d00040 │ │ │ │ - bpl.n 344950 │ │ │ │ + ubfx r0, r6, #1, #1 │ │ │ │ + add.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ + bpl.n 3449c0 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #360] @ (344b5c ) │ │ │ │ @@ -367952,15 +367951,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #336] @ (344b70 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ bl 38fef4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ @@ -368008,15 +368007,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #228] @ (344b80 ) │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ mov r9, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 344b38 │ │ │ │ @@ -368032,28 +368031,28 @@ │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 3437b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 344ac2 │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ subs r4, #1 │ │ │ │ bmi.n 344a6c │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ mul.w r7, r3, r4 │ │ │ │ adds r1, r2, r7 │ │ │ │ ldr r2, [r2, r7] │ │ │ │ cbz r2, 344b12 │ │ │ │ ldr r2, [pc, #132] @ (344b84 ) │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5bd39c │ │ │ │ + bl 5bd3bc │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, r7] │ │ │ │ subs r4, #1 │ │ │ │ bcs.n 344aee │ │ │ │ b.n 344a6c │ │ │ │ ldr r2, [pc, #108] @ (344b88 ) │ │ │ │ @@ -368077,49 +368076,49 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 390a00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 344a6c │ │ │ │ ldr r0, [pc, #72] @ (344b98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 344aea │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r4, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 344b94 │ │ │ │ + cbz r2, 344ba2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ands.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ - movt r0, #64 @ 0x40 │ │ │ │ + orr.w r0, lr, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf2f80040 │ │ │ │ ldrsh r0, [r6, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r5, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bmi.n 344ad4 │ │ │ │ + bmi.n 344b44 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ mcr 15, 6, pc, cr11, cr15, {7} @ │ │ │ │ bl 3a6b96 │ │ │ │ - @ instruction: 0xf6500040 │ │ │ │ + @ instruction: 0xf6880040 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (344bac ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ ldrh r0, [r7, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -368150,15 +368149,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 67ad1c │ │ │ │ + bl 67ad54 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 344cfe │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ @@ -368188,15 +368187,15 @@ │ │ │ │ strh r2, [r3, #20] │ │ │ │ movs r2, #0 │ │ │ │ blx 2530f8 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 7068b4 │ │ │ │ + bl 7068ec │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 344d82 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ @@ -368223,15 +368222,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 344cec │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 70691c │ │ │ │ + bl 706954 │ │ │ │ adds r6, #16 │ │ │ │ blx 253ac4 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 344cd6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -368291,15 +368290,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 344cb4 │ │ │ │ ldr r1, [pc, #164] @ (344e28 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 71ba9c │ │ │ │ + bl 71bad4 │ │ │ │ b.n 344c86 │ │ │ │ ldr r1, [pc, #148] @ (344e2c ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 344c5e │ │ │ │ ldr r1, [pc, #140] @ (344e30 ) │ │ │ │ @@ -368307,15 +368306,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 344c5e │ │ │ │ ldr r0, [pc, #132] @ (344e34 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 344c5e │ │ │ │ ldr r1, [pc, #120] @ (344e38 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 344d10 │ │ │ │ @@ -368324,29 +368323,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 344d10 │ │ │ │ ldr r0, [pc, #104] @ (344e3c ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 344d10 │ │ │ │ ldr r3, [pc, #92] @ (344e40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344d4c │ │ │ │ ldr r3, [pc, #68] @ (344e30 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344d4c │ │ │ │ ldr r0, [pc, #76] @ (344e44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 344d4c │ │ │ │ ldr r3, [pc, #68] @ (344e48 ) │ │ │ │ movs r2, #206 @ 0xce │ │ │ │ ldr r1, [pc, #68] @ (344e4c ) │ │ │ │ ldr r0, [pc, #72] @ (344e50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -368354,36 +368353,36 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #416 @ 0x1a0 │ │ │ │ + sub sp, #128 @ 0x80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - eor.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ - lsls r2, r1, #27 │ │ │ │ + @ instruction: 0xf4ba0040 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #432] @ (344fe0 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f60040 │ │ │ │ + @ instruction: 0xf52e0040 │ │ │ │ ldrsb r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ + eors.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ - add r7, sp, #832 @ 0x340 │ │ │ │ + orr.w r0, lr, #12582912 @ 0xc00000 │ │ │ │ + add sp, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf3ea0040 │ │ │ │ - rsb r0, r4, #64 @ 0x40 │ │ │ │ + bic.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf1fc0040 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -368399,35 +368398,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67aaac │ │ │ │ + bl 67aae4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 344eb0 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 344eba │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67aaac │ │ │ │ + bl 67aae4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 344e98 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 344e8a │ │ │ │ movs r0, #1 │ │ │ │ blx 2552c8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 344eca │ │ │ │ mov r0, r6 │ │ │ │ - bl 67ad1c │ │ │ │ + bl 67ad54 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (344f00 ) │ │ │ │ ldr r3, [pc, #44] @ (344efc ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -368458,44 +368457,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (344f78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w ip, [pc, #72] @ 344f7c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (344f80 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #744 @ 0x2e8 │ │ │ │ + add r6, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ + cmp r6, #56 @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #206 @ 0xce │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -368516,29 +368515,29 @@ │ │ │ │ ldr r0, [pc, #20] @ (344fc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #376 @ 0x178 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movw r0, #64 @ 0x40 │ │ │ │ - ldcl 0, cr0, [r8, #256]! @ 0x100 │ │ │ │ + @ instruction: 0xf2780040 │ │ │ │ + cdp 0, 3, cr0, cr0, cr0, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (345058 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 345042 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 706a74 │ │ │ │ + bl 706aac │ │ │ │ cbnz r0, 344ffe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -368547,33 +368546,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 345022 │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr r3, [pc, #60] @ (345060 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34500a │ │ │ │ ldr r3, [pc, #52] @ (345064 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34500a │ │ │ │ ldr r0, [pc, #48] @ (345068 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34500a │ │ │ │ ldr r3, [pc, #40] @ (34506c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (345070 ) │ │ │ │ ldr r0, [pc, #40] @ (345074 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -368585,19 +368584,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2da0040 │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + @ instruction: 0xf3120040 │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub.w r0, r8, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf2b40040 │ │ │ │ + @ instruction: 0xf1e00040 │ │ │ │ + @ instruction: 0xf2ec0040 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 345298 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr r4, [pc, #524] @ (34529c ) │ │ │ │ @@ -368616,34 +368615,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (3452ac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #496] @ (3452b0 ) │ │ │ │ ldr r1, [pc, #496] @ (3452b4 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 254cbc │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 67afa8 │ │ │ │ + bl 67afe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3451c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 344e54 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -368689,27 +368688,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #340] @ (3452c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 34519a │ │ │ │ ldr r3, [pc, #324] @ (3452c8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (3452cc ) │ │ │ │ ldr r1, [pc, #328] @ (3452d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr r2, [pc, #312] @ (3452d4 ) │ │ │ │ ldr r3, [pc, #260] @ (3452a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -368727,39 +368726,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (3452dc ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 34519a │ │ │ │ ldr r3, [pc, #256] @ (3452e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #256] @ (3452e4 ) │ │ │ │ ldr r1, [pc, #256] @ (3452e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 34519a │ │ │ │ ldr r2, [pc, #240] @ (3452ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (3452f0 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 67b31c │ │ │ │ + bl 67b354 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (3452f4 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -368781,77 +368780,77 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 345120 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (345300 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345120 │ │ │ │ ldr r1, [pc, #152] @ (345304 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 345156 │ │ │ │ ldr r1, [pc, #132] @ (3452fc ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 345156 │ │ │ │ ldr r0, [pc, #132] @ (345308 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 345156 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #280 @ 0x118 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r2, [r7, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf2b20040 │ │ │ │ + @ instruction: 0xf2ea0040 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2d00040 │ │ │ │ + ssat r0, #1, r8, lsl #1 │ │ │ │ ldr r2, [r5, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r4, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r0, #25 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + add r4, sp, #640 @ 0x280 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf35e0040 │ │ │ │ - orns r0, lr, #64 @ 0x40 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + @ instruction: 0xf3960040 │ │ │ │ + @ instruction: 0xf0b60040 │ │ │ │ + add r4, sp, #544 @ 0x220 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf2920040 │ │ │ │ - orn r0, r4, #64 @ 0x40 │ │ │ │ + movt r0, #41024 @ 0xa040 │ │ │ │ + eors.w r0, ip, #64 @ 0x40 │ │ │ │ ldrsb r2, [r7, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs.w r0, sl, #64 @ 0x40 │ │ │ │ - bic.w r0, r2, #64 @ 0x40 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + @ instruction: 0xf1f20040 │ │ │ │ + orrs.w r0, sl, #64 @ 0x40 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf26c0040 │ │ │ │ - and.w r0, r6, #64 @ 0x40 │ │ │ │ + subw r0, r4, #64 @ 0x40 │ │ │ │ + bics.w r0, lr, #64 @ 0x40 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [fp :128] │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf2e00040 │ │ │ │ + @ instruction: 0xf3180040 │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, lr, #64 @ 0x40 │ │ │ │ + sub.w r0, r6, #64 @ 0x40 │ │ │ │ cmp r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r6, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf23e0040 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (345508 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #488] @ (34550c ) │ │ │ │ @@ -368908,15 +368907,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3453be │ │ │ │ ldr r0, [pc, #356] @ (345518 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 3453e2 │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -368928,15 +368927,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 3453d4 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 706924 │ │ │ │ + b.w 70695c │ │ │ │ ldr r0, [pc, #296] @ (34551c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 345404 │ │ │ │ ldr r0, [pc, #280] @ (345514 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -368957,19 +368956,19 @@ │ │ │ │ bpl.n 345344 │ │ │ │ ldr r0, [pc, #256] @ (345524 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r0, [pc, #244] @ (345528 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 3454c4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 345344 │ │ │ │ @@ -368987,15 +368986,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 345344 │ │ │ │ ldr r0, [pc, #184] @ (345530 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 34540c │ │ │ │ add r3, pc, #8 @ (adr r3, 345490 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -369035,24 +369034,24 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf19a0040 │ │ │ │ + rsbs r0, r2, #64 @ 0x40 │ │ │ │ blx sl │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, sl, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf0e60040 │ │ │ │ + @ instruction: 0xf1f20040 │ │ │ │ + adds.w r0, lr, #64 @ 0x40 │ │ │ │ asrs r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, lr, #64 @ 0x40 │ │ │ │ + adcs.w r0, r6, #64 @ 0x40 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (3455d0 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #140] @ (3455d4 ) │ │ │ │ @@ -369060,25 +369059,25 @@ │ │ │ │ ldr r1, [pc, #140] @ (3455d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #124] @ (3455dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #124] @ (3455e0 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ vldr d7, [pc, #80] @ 3455c8 │ │ │ │ ldr r2, [pc, #104] @ (3455e4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (3455e8 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -369106,25 +369105,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r2, r4, #6 │ │ │ │ + lsls r2, r3, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r5, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stcl 0, cr0, [lr, #256]! @ 0x100 │ │ │ │ - cdp 0, 0, cr0, cr14, cr0, {2} │ │ │ │ + cdp 0, 2, cr0, cr6, cr0, {2} │ │ │ │ + cdp 0, 4, cr0, cr6, cr0, {2} │ │ │ │ strh r2, [r3, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xeaa40040 │ │ │ │ + @ instruction: 0xeadc0040 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (345784 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #392] @ (345788 ) │ │ │ │ @@ -369196,20 +369195,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345618 │ │ │ │ ldr r0, [pc, #232] @ (345798 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345618 │ │ │ │ ldr r0, [pc, #224] @ (34579c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 345742 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345618 │ │ │ │ @@ -369245,15 +369244,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (345790 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 345618 │ │ │ │ ldr r0, [pc, #104] @ (3457a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345618 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 3456ce │ │ │ │ add r3, pc, #8 @ (adr r3, 345750 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -369276,22 +369275,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ blxns r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q7, q0 │ │ │ │ - vhadd.s q8, q1, q0 │ │ │ │ + vhadd.s32 q8, q3, q0 │ │ │ │ + vmla.i32 d0, d10, d0[0] │ │ │ │ asrs r4, r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q5, q0 │ │ │ │ + vhadd.s32 q8, q1, q0 │ │ │ │ ldr r0, [pc, #4] @ (3457b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r6, [r2, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -369300,42 +369299,42 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (345814 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #60] @ (345818 ) │ │ │ │ ldr r1, [pc, #60] @ (34581c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33d818 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 393a1c │ │ │ │ - add r6, pc, #800 @ (adr r6, 345b30 ) │ │ │ │ + add r7, pc, #0 @ (adr r7, 345810 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cdp 0, 14, cr0, cr6, cr0, {2} │ │ │ │ - cdp 0, 15, cr0, cr10, cr0, {2} │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + vhadd.s16 q0, q7, q0 │ │ │ │ + vhadd.s q0, q1, q0 │ │ │ │ + movs r5, #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r2, #4 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (3458b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -369344,31 +369343,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (3458b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #112] @ (3458bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (3458c0 ) │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #96] @ (3458c4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #88] @ (3458c8 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -369386,32 +369385,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r6, pc, #368 @ (adr r6, 345a24 ) │ │ │ │ + add r6, pc, #592 @ (adr r6, 345b04 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r6, #2 │ │ │ │ + subs r6, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r0, #40] @ 0x28 │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ ldrh r6, [r0, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r7, [pc, #448] @ (345a90 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (3458d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r7, [pc, #632] @ (345b54 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -369478,25 +369477,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (3459dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #76] @ (3459e0 ) │ │ │ │ ldr r1, [pc, #76] @ (3459e4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #60] @ (3459e8 ) │ │ │ │ ldr r3, [pc, #64] @ (3459ec ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (3459f0 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -369509,23 +369508,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, pc, #320 @ (adr r5, 345b18 ) │ │ │ │ + add r5, pc, #544 @ (adr r5, 345bf8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r2, [r7, r3] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r3, #5 │ │ │ │ + adds r4, r2, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -369543,53 +369542,53 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #68] @ (345a74 ) │ │ │ │ ldr r1, [pc, #72] @ (345a78 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #60] @ (345a7c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (345a80 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #784 @ (adr r4, 345d7c ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 345e5c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stcl 0, cr0, [r6], {64} @ 0x40 │ │ │ │ - ldcl 0, cr0, [r4], {64} @ 0x40 │ │ │ │ - ldrsh r2, [r7, r0] │ │ │ │ + ldcl 0, cr0, [lr], #256 @ 0x100 │ │ │ │ + stc 0, cr0, [ip, #-256] @ 0xffffff00 │ │ │ │ + ldrsh r2, [r6, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldc 0, cr0, [r4], #256 @ 0x100 │ │ │ │ + stcl 0, cr0, [ip], #256 @ 0x100 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (345b24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -369599,27 +369598,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #124] @ (345b30 ) │ │ │ │ ldr r1, [pc, #124] @ (345b34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (345b38 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #108] @ (345b3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 345b00 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -369647,34 +369646,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345ad4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (345b48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345ad4 │ │ │ │ nop │ │ │ │ - add r4, pc, #216 @ (adr r4, 345c00 ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 345ce0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldc 0, cr0, [r4], #-256 @ 0xffffff00 │ │ │ │ - mcrr 0, 4, r0, r6, cr0 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + stcl 0, cr0, [ip], #-256 @ 0xffffff00 │ │ │ │ + ldcl 0, cr0, [lr], #-256 @ 0xffffff00 │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [pc, #72] @ (345b84 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebea0040 │ │ │ │ + stc 0, cr0, [r2], #-256 @ 0xffffff00 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (345bec ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #144] @ (345bf0 ) │ │ │ │ @@ -369682,15 +369681,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (345bf4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (345bf8 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 345bae │ │ │ │ @@ -369699,15 +369698,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (345c00 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #104] @ (345c04 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 345bc2 │ │ │ │ @@ -369730,37 +369729,37 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 345baa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (345c10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 345baa │ │ │ │ nop │ │ │ │ - add r3, pc, #448 @ (adr r3, 345db0 ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 345e90 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sbcs.w r0, r2, r0, lsl #1 │ │ │ │ - @ instruction: 0xeb800040 │ │ │ │ + sub.w r0, sl, r0, lsl #1 │ │ │ │ + subs.w r0, r8, r0, lsl #1 │ │ │ │ ldr r5, [pc, #368] @ (345d6c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r1, #152 @ 0x98 │ │ │ │ + movs r1, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, sl, r0, lsl #1 │ │ │ │ + @ instruction: 0xeb820040 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 345e0c │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #484] @ (345e10 ) │ │ │ │ @@ -369771,15 +369770,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (345e18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 345d82 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (345e14 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -369789,15 +369788,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (345e24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #432] @ (345e28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 345de2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 345dac │ │ │ │ @@ -369814,15 +369813,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (345e34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #368] @ (345e28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345c82 │ │ │ │ ldr r3, [pc, #376] @ (345e38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369835,29 +369834,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 345c82 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (345e40 ) │ │ │ │ ldr r0, [pc, #364] @ (345e44 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345c82 │ │ │ │ ldr.w ip, [pc, #356] @ 345e48 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (345e4c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (345e50 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #288] @ (345e28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345c82 │ │ │ │ ldr r3, [pc, #296] @ (345e38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369870,29 +369869,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 345c82 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (345e54 ) │ │ │ │ ldr r0, [pc, #304] @ (345e58 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345c82 │ │ │ │ ldr.w ip, [pc, #296] @ 345e5c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (345e60 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (345e64 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #208] @ (345e28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345c82 │ │ │ │ ldr r3, [pc, #216] @ (345e38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369905,27 +369904,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 345c82 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (345e68 ) │ │ │ │ ldr r0, [pc, #244] @ (345e6c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345c82 │ │ │ │ ldr.w ip, [pc, #236] @ 345e70 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (345e74 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (345e78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #132] @ (345e28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 345dbe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -369945,15 +369944,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345da8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (345e7c ) │ │ │ │ ldr r0, [pc, #168] @ (345e80 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345da8 │ │ │ │ ldr r3, [pc, #84] @ (345e38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 345c82 │ │ │ │ ldr r3, [pc, #76] @ (345e3c ) │ │ │ │ @@ -369962,69 +369961,69 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 345c82 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (345e84 ) │ │ │ │ ldr r0, [pc, #136] @ (345e88 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345c82 │ │ │ │ nop │ │ │ │ - add r2, pc, #672 @ (adr r2, 3460b0 ) │ │ │ │ + add r2, pc, #896 @ (adr r2, 346190 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xeaa00040 │ │ │ │ - @ instruction: 0xeab20040 │ │ │ │ + @ instruction: 0xead80040 │ │ │ │ + @ instruction: 0xeaea0040 │ │ │ │ ldr r4, [pc, #616] @ (346084 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r2, pc, #448 @ (adr r2, 345fe0 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 3460c0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r0, #186 @ 0xba │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #208 @ (adr r2, 345f00 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 345fe0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r1, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaa40040 │ │ │ │ - orns r0, sl, r0, lsl #1 │ │ │ │ - add r1, pc, #920 @ (adr r1, 3461e4 ) │ │ │ │ + @ instruction: 0xeadc0040 │ │ │ │ + @ instruction: 0xeab20040 │ │ │ │ + add r2, pc, #120 @ (adr r2, 345ec4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r0, r0 │ │ │ │ + subs r0, r7, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - orr.w r0, r4, r0, lsl #1 │ │ │ │ - bic.w r0, sl, r0, lsl #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 3460b8 ) │ │ │ │ + orns r0, ip, r0, lsl #1 │ │ │ │ + orn r0, r2, r0, lsl #1 │ │ │ │ + add r1, pc, #824 @ (adr r1, 346198 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, r6, r6 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + movs r0, #18 │ │ │ │ movs r7, r7 │ │ │ │ - strd r0, r0, [ip, #256] @ 0x100 │ │ │ │ - ldrd r0, r0, [sl, #256] @ 0x100 │ │ │ │ - add r1, pc, #280 @ (adr r1, 345f8c ) │ │ │ │ + and.w r0, r4, r0, lsl #1 │ │ │ │ + ands.w r0, r2, r0, lsl #1 │ │ │ │ + add r1, pc, #504 @ (adr r1, 34606c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r2, #6 │ │ │ │ + subs r0, r1, #7 │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r3, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xe9bc0040 │ │ │ │ - ldrd r0, r0, [sl, #-256]! @ 0x100 │ │ │ │ - @ instruction: 0xe9880040 │ │ │ │ - ldrd r0, r0, [r2, #-256] @ 0x100 │ │ │ │ + ldrd r0, r0, [r4, #256]! @ 0x100 │ │ │ │ + @ instruction: 0xe9b20040 │ │ │ │ + strd r0, r0, [r0, #256] @ 0x100 │ │ │ │ + @ instruction: 0xe98a0040 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -370121,15 +370120,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 3460dc │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 346040 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (346204 ) │ │ │ │ @@ -370147,15 +370146,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 345f24 │ │ │ │ ldr r0, [pc, #532] @ (346210 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 345f24 │ │ │ │ ldr r1, [pc, #504] @ (346214 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -370166,15 +370165,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 345f24 │ │ │ │ ldr r0, [pc, #484] @ (346218 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 345f24 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 34619a │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -370342,19 +370341,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 346158 │ │ │ │ + b.n 3461c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34615c │ │ │ │ + b.n 3461cc │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 34665c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -370449,15 +370448,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (346670 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3463ce │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 346278 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -370470,15 +370469,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 346278 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -370498,15 +370497,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 346278 │ │ │ │ add r1, pc, #8 @ (adr r1, 3463ec ) │ │ │ │ @@ -370643,15 +370642,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34648c │ │ │ │ b.n 34647a │ │ │ │ ldr r0, [pc, #312] @ (346674 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 346272 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 346308 │ │ │ │ @@ -370738,17 +370737,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34608c │ │ │ │ + b.n 3460fc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 346c04 │ │ │ │ + b.n 346c74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00346678 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -370869,15 +370868,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -370938,15 +370937,15 @@ │ │ │ │ bne.n 3467ea │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 3467ea │ │ │ │ b.n 346730 │ │ │ │ nop │ │ │ │ - str r6, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003468a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370966,33 +370965,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #220 @ 0xdc │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (3468f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ands r2, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 490d00 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1c40 │ │ │ │ + b.w 5c1c60 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (3469b4 ) │ │ │ │ @@ -371003,15 +371002,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (3469bc ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3468a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -371021,15 +371020,15 @@ │ │ │ │ bl 393cec │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 49074c │ │ │ │ mov r0, r5 │ │ │ │ bl 346678 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (3469c0 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -371037,19 +371036,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 490c7c │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4906ec │ │ │ │ nop │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bkpt 0x0082 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371060,27 +371059,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (346a60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (346a64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (346a68 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #92] @ (346a6c ) │ │ │ │ ldr r2, [pc, #96] @ (346a70 ) │ │ │ │ ldr r3, [pc, #96] @ (346a74 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -371092,41 +371091,41 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r0, #13 │ │ │ │ + asrs r2, r7, #13 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r2, #20 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ movs r7, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ subs r6, #228 @ 0xe4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r6, [r7, #21] │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371137,15 +371136,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (346ae0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #52] @ (346ae4 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (346ae8 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371155,23 +371154,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [sp, #504] @ 0x1f8 │ │ │ │ + str r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r3, r5, r7} │ │ │ │ + push {r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r6, r0] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ movs r7, r7 │ │ │ │ - udf #30 │ │ │ │ + udf #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -371206,15 +371205,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 346b22 │ │ │ │ ldr r2, [pc, #68] @ (346ba8 ) │ │ │ │ ldr r3, [pc, #44] @ (346b90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -371233,19 +371232,19 @@ │ │ │ │ nop │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r5, r6, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r7, r7] │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #116 @ 0x74 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -371257,24 +371256,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (346c18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #72] @ (346c1c ) │ │ │ │ ldr r1, [pc, #72] @ (346c20 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #60] @ (346c24 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (346c28 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371284,27 +371283,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r2, 346c78 │ │ │ │ + cbz r2, 346c86 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r2, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 346bf4 │ │ │ │ + ble.n 346c64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (346c88 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371314,33 +371313,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (346c90 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 4795ec │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 252ff0 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 38ddc0 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 490d00 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 346bdc │ │ │ │ + bgt.n 346c4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -371403,15 +371402,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 255db4 │ │ │ │ nop │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 346c94 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -371603,21 +371602,21 @@ │ │ │ │ b.n 346efc │ │ │ │ bl 255d84 │ │ │ │ nop │ │ │ │ subs r2, #188 @ 0xbc │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (347060 ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 346eb8 │ │ │ │ + bge.n 346f28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 34704c │ │ │ │ + bge.n 346ebc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 346fa4 │ │ │ │ + bge.n 347014 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (347078 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371626,30 +371625,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (347080 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #196] @ (347084 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (347088 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (34708c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c456c │ │ │ │ + bl 5c458c │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 346ff0 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -371662,15 +371661,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (347090 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (347094 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (347098 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -371696,29 +371695,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 255e14 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #744 @ 0x2e8 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xb898 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrb r4, [r4, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bls.n 347000 │ │ │ │ + bls.n 347070 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -371733,15 +371732,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r9, r0 │ │ │ │ b.n 3470e2 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 347318 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -371756,15 +371755,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (347344 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r9, r0 │ │ │ │ b.n 347120 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 347318 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -371801,15 +371800,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3472fc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 3471c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r2, [pc, #432] @ (34734c ) │ │ │ │ ldr r3, [pc, #416] @ (34733c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -371877,15 +371876,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 49074c │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 346c94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (347360 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -371915,15 +371914,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (34736c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (347370 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 4793d8 │ │ │ │ b.n 347198 │ │ │ │ @@ -371961,28 +371960,28 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xb6fe │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r7, #162 @ 0xa2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 34736c │ │ │ │ + bhi.n 3473dc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 34733c │ │ │ │ + bhi.n 3473ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 347304 │ │ │ │ + bhi.n 347374 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - ldrh r4, [r1, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3473ac │ │ │ │ + bvs.n 34741c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -372814,21 +372813,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r6, #160 @ 0xa0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 347d90 │ │ │ │ + beq.n 347e00 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (347e60 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [pc, #44] @ (347db8 ) │ │ │ │ ldr r3, [pc, #48] @ (347dbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373136,19 +373135,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (3481f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r2!, {r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -373462,19 +373461,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r7, #154 @ 0x9a │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r0, [r6, #14] │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r2, [pc, #224] @ (3485b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (3486e8 ) │ │ │ │ @@ -373672,21 +373671,21 @@ │ │ │ │ b.n 3485ba │ │ │ │ bl 255de4 │ │ │ │ blx 2550f0 │ │ │ │ bl 255d84 │ │ │ │ nop │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (3487d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (348890 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -373840,15 +373839,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, #174 @ 0xae │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, #132 @ 0x84 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [pc, #224] @ (348990 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 348b04 │ │ │ │ @@ -374063,33 +374062,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 348ad4 │ │ │ │ blx 2550f0 │ │ │ │ bl 255db4 │ │ │ │ nop │ │ │ │ movs r0, #16 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (348bf0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x00a0 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - bkpt 0x00ce │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + bkpt 0x00d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + itte eq │ │ │ │ + lsleq r0, r0, #1 │ │ │ │ + stmiaeq r2!, {r1, r3, r5, r6, r7} │ │ │ │ + lslne r0, r0, #1 │ │ │ │ + stmia r2!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (348b30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ subs r2, r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 348bac │ │ │ │ @@ -374127,27 +374126,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 348b5c │ │ │ │ ldr r0, [pc, #32] @ (348bbc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 348b5c │ │ │ │ nop │ │ │ │ adds r2, r1, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (348cd4 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -374240,15 +374239,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 348bec │ │ │ │ ldr r0, [pc, #48] @ (348ce4 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 348bec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 34b470 │ │ │ │ @@ -374256,15 +374255,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (348d88 ) │ │ │ │ @@ -374272,25 +374271,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (348d90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #132] @ (348d94 ) │ │ │ │ ldr r1, [pc, #132] @ (348d98 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #116] @ (348d9c ) │ │ │ │ ldr r2, [pc, #120] @ (348da0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (348da4 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -374301,48 +374300,48 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #80] @ (348dac ) │ │ │ │ ldr r1, [pc, #84] @ (348db0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r2, #14] │ │ │ │ + strb r0, [r1, #15] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bic.w r0, r2, #62 @ 0x3e │ │ │ │ - ldrd r0, r0, [r2, #280]! @ 0x118 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + orrs.w r0, sl, #62 @ 0x3e │ │ │ │ + bic.w r0, sl, r6, lsl #1 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #192 @ 0xc0 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r7, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -374427,15 +374426,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 348f98 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 348fac │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (348fb0 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -374493,49 +374492,49 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #68] @ (348fc8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 34b604 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #7] │ │ │ │ + strb r4, [r5, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r3, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldcl 0, cr0, [r6, #248] @ 0xf8 │ │ │ │ - b.n 348f10 │ │ │ │ + mcr 0, 0, r0, cr14, cr14, {1} │ │ │ │ + b.n 348f80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ ldr r2, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -374546,25 +374545,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (349010 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 34b290 │ │ │ │ nop │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r4, r5, r7} │ │ │ │ + stmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (349080 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -374573,25 +374572,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (349088 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #76] @ (34908c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (349090 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #60] @ (349094 ) │ │ │ │ ldr r2, [pc, #64] @ (349098 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -374602,26 +374601,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + strb r4, [r3, #2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldcl 0, cr0, [lr], {62} @ 0x3e │ │ │ │ - b.n 348df0 │ │ │ │ + ldc 0, cr0, [r6, #-248] @ 0xffffff08 │ │ │ │ + b.n 348e60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb87a │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r1, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 3490f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -374629,35 +374628,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (349100 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 5c1c40 │ │ │ │ + bl 5c1c60 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 3490ea │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 490d00 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + strb r2, [r2, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (3493fc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -374766,15 +374765,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34912c │ │ │ │ ldr r0, [pc, #484] @ (34940c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34912c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 34b50c │ │ │ │ movs r1, #0 │ │ │ │ b.n 3491ae │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -374796,15 +374795,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 349250 │ │ │ │ ldr r0, [pc, #424] @ (349414 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 349250 │ │ │ │ ldr r3, [pc, #400] @ (349410 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374861,15 +374860,15 @@ │ │ │ │ b.n 3492e2 │ │ │ │ ldr r0, [pc, #264] @ (349418 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349176 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -374878,22 +374877,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 349176 │ │ │ │ ldr r0, [pc, #216] @ (34941c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 349176 │ │ │ │ ldr r0, [pc, #204] @ (349420 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3491fe │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -374903,23 +374902,23 @@ │ │ │ │ beq.w 3491fe │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3491fe │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3491fe │ │ │ │ ldr r0, [pc, #140] @ (349424 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3491f2 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -374930,15 +374929,15 @@ │ │ │ │ beq.n 3492e2 │ │ │ │ b.n 3492da │ │ │ │ ldr r0, [pc, #96] @ (349428 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3491e6 │ │ │ │ @@ -374954,32 +374953,32 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - itee al │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + ite │ │ │ │ + lsl r0, r0, #1 │ │ │ │ + itte al @ unpredictable │ │ │ │ lslal r0, r0, #1 │ │ │ │ - itt lt @ unpredictable > │ │ │ │ - lsllt r0, r0, #1 │ │ │ │ - itee ge @ unpredictable │ │ │ │ - lslge r0, r0, #1 │ │ │ │ - it vs @ unpredictable │ │ │ │ + nopal {10} │ │ │ │ + lsl r0, r0, #1 │ │ │ │ + itee vs │ │ │ │ lslvs r0, r0, #1 │ │ │ │ - itet cc │ │ │ │ - lslcc r0, r0, #1 │ │ │ │ - subcs.w r0, r1, #2 │ │ │ │ - clzcc r0, r0 │ │ │ │ + subvc.w r0, r1, #2 │ │ │ │ + clzvc r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -375022,15 +375021,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3494ec │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -375055,15 +375054,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3494bc │ │ │ │ ldr r0, [pc, #100] @ (349570 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 3494bc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (349564 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -375083,31 +375082,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 349534 │ │ │ │ ldr r0, [pc, #40] @ (349578 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 349534 │ │ │ │ nop │ │ │ │ asrs r6, r6, #17 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0040 │ │ │ │ + bkpt 0x0078 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #592] @ (3497c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (34966c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -375177,26 +375176,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34959c │ │ │ │ ldr r0, [pc, #28] @ (34967c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34959c │ │ │ │ asrs r6, r0, #13 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (349734 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -375254,22 +375253,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 349726 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 3496e6 │ │ │ │ ldr r0, [pc, #20] @ (34973c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 349720 │ │ │ │ asrs r6, r7, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 349780 │ │ │ │ bls.n 349778 │ │ │ │ @@ -376267,15 +376266,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 34a2aa │ │ │ │ mov r0, r5 │ │ │ │ bl 34943c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -376293,15 +376292,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 349940 │ │ │ │ b.n 34a27c │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -376312,15 +376311,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 34a32e │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -376333,15 +376332,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 34a324 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -376762,15 +376761,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34a788 │ │ │ │ ldr r0, [pc, #212] @ (34a88c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 34a696 │ │ │ │ @@ -376783,15 +376782,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 34a61a │ │ │ │ ldr r0, [pc, #160] @ (34a894 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 34a61a │ │ │ │ ldr r3, [pc, #148] @ (34a898 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a6f8 │ │ │ │ @@ -376804,15 +376803,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34a6f8 │ │ │ │ ldr r1, [pc, #76] @ (34a884 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34a688 │ │ │ │ ldr r1, [pc, #68] @ (34a888 ) │ │ │ │ @@ -376820,15 +376819,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34a688 │ │ │ │ ldr r0, [pc, #76] @ (34a8a0 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 34a688 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r3, #21 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r2, r2, #21 │ │ │ │ @@ -376841,25 +376840,25 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + add r3, sp, #928 @ 0x3a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #808 @ 0x328 │ │ │ │ + add r4, sp, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #448 @ 0x1c0 │ │ │ │ + add r3, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034a8a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -377697,20 +377696,20 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 34ac74 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r4, [r2, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ vhadd.u16 q8, q7, q12 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r4, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r6, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0034b208 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378101,21 +378100,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 49074c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -378298,15 +378297,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ orn r0, r0, #14286848 @ 0xda0000 │ │ │ │ - ldr r6, [pc, #184] @ (34b920 ) │ │ │ │ + ldr r6, [pc, #408] @ (34ba00 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (34b8d0 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -378339,15 +378338,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ and.w r0, r4, #14417920 @ 0xdc0000 │ │ │ │ - ldr r5, [pc, #856] @ (34bc30 ) │ │ │ │ + ldr r6, [pc, #56] @ (34b910 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -378387,26 +378386,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 254cbc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 34b954 │ │ │ │ ldr r2, [pc, #64] @ (34b9b8 ) │ │ │ │ ldr r3, [pc, #52] @ (34b9ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -378424,15 +378423,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vmla.i32 d0, d8, d8[1] │ │ │ │ sub.w r0, sl, #90 @ 0x5a │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.s32 q8, q0, q12 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -378482,19 +378481,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -378523,23 +378522,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ b.n 34ba96 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -378549,45 +378548,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (34bbdc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (34bbe0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #184] @ (34bbe4 ) │ │ │ │ ldr r1, [pc, #184] @ (34bbe8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #168] @ (34bbec ) │ │ │ │ ldr r1, [pc, #168] @ (34bbf0 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #152] @ (34bbf4 ) │ │ │ │ ldr r1, [pc, #152] @ (34bbf8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #136] @ (34bbfc ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (34bc00 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (34bc04 ) │ │ │ │ add r4, pc │ │ │ │ @@ -378618,43 +378617,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #712] @ (34bea4 ) │ │ │ │ + ldr r1, [pc, #936] @ (34bf84 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r2!, {r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 34bc58 │ │ │ │ + pop {r2, r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r6, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #100 @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ vqadd.s8 q8, q1, q5 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -378811,15 +378810,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 34bda8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 34bda8 │ │ │ │ - bx r3 │ │ │ │ + bx sl │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378834,25 +378833,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 34be9a │ │ │ │ eors r3, r2 │ │ │ │ @@ -378944,26 +378943,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (34c16c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (34c170 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #500] @ (34c174 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (34c178 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -379033,33 +379032,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 393a1c │ │ │ │ mov r0, r4 │ │ │ │ bl 49074c │ │ │ │ ldr r6, [pc, #312] @ (34c188 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r2, [pc, #308] @ (34c18c ) │ │ │ │ ldr r1, [pc, #312] @ (34c190 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 34ddf8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (34c194 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -379076,42 +379075,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #188] @ (34c19c ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #156] @ (34c1a0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ ldr r2, [pc, #132] @ (34c1a4 ) │ │ │ │ ldr r3, [pc, #64] @ (34c164 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -379127,40 +379126,40 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r3 │ │ │ │ + cmp r8, sl │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xe9940068 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0014 │ │ │ │ movs r6, r7 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7a8 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #0] │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xeb2a005a │ │ │ │ @ instruction: 0xeacc005a │ │ │ │ - str r4, [sp, #608] @ 0x260 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc │ │ │ │ + add r8, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -379373,24 +379372,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (34c470 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #72] @ (34c474 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (34c478 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #60] @ (34c47c ) │ │ │ │ ldr r2, [pc, #64] @ (34c480 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -379401,27 +379400,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r7 │ │ │ │ + lsrs r4, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb8f4 │ │ │ │ + cbnz r4, 34c482 │ │ │ │ movs r6, r7 │ │ │ │ - uxtb r4, r0 │ │ │ │ + uxtb r4, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -379433,15 +379432,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 393544 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -379467,19 +379466,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 490c7c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 491148 │ │ │ │ - ands r6, r5 │ │ │ │ + eors r6, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r7, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 34c58c │ │ │ │ sub sp, #20 │ │ │ │ @@ -379487,44 +379486,44 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (34c594 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 34c55a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 34c56c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 34c57e │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 490d00 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 34c6ac │ │ │ │ sub sp, #16 │ │ │ │ @@ -379534,15 +379533,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -379587,26 +379586,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 34c6a4 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 34c5f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34c648 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 34c648 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -379621,19 +379620,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 34c648 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldc2 0, cr0, [r6, #-248] @ 0xffffff08 │ │ │ │ + stc2l 0, cr0, [lr, #-248] @ 0xffffff08 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (34c730 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (34c734 ) │ │ │ │ @@ -379669,26 +379668,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c6d4 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (34c740 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34c6d4 │ │ │ │ nop │ │ │ │ b.n 34cb4c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -379871,17 +379870,17 @@ │ │ │ │ b.n 34c8de │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 34c8de │ │ │ │ nop │ │ │ │ - subs r3, #202 @ 0xca │ │ │ │ + subs r4, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r3, #136 @ 0x88 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -379919,33 +379918,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -380017,21 +380016,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r6, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r3, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r2, 34cbce │ │ │ │ + cbnz r2, 34cbdc │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (34cf08 ) │ │ │ │ @@ -380054,15 +380053,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (34cf14 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (34cf18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -380137,15 +380136,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (34cf28 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -380222,15 +380221,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (34cf30 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 34ce18 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -380350,29 +380349,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 34cfa8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #38 @ 0x26 │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r2, r6] │ │ │ │ + strh r0, [r1, r7] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf71e003e │ │ │ │ - subs r0, #220 @ 0xdc │ │ │ │ + @ instruction: 0xf756003e │ │ │ │ + subs r1, #20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #204 @ 0xcc │ │ │ │ + subs r1, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r6, r4] │ │ │ │ + strh r0, [r5, r5] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf634003e │ │ │ │ - str r2, [r5, r6] │ │ │ │ + @ instruction: 0xf66c003e │ │ │ │ + str r2, [r4, r7] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf536003e │ │ │ │ + sbc.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ bge.n 34ce3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -380531,15 +380530,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 34d130 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 71e2f4 │ │ │ │ + bl 71e32c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -380575,40 +380574,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 34d660 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 254cbc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 34dae0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34d5d8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 71e2f4 │ │ │ │ + bl 71e32c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34d56c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 34d256 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -380648,15 +380647,15 @@ │ │ │ │ b.n 34d200 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 34db88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34d1fe │ │ │ │ @@ -381005,29 +381004,29 @@ │ │ │ │ b.n 34d2ce │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ b.n 34d5a8 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 34d73c │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #72 @ 0x48 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [pc, #744] @ (34d948 ) │ │ │ │ + ldr r5, [pc, #968] @ (34da28 ) │ │ │ │ movs r7, r7 │ │ │ │ - adc.w r0, r8, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf180003e │ │ │ │ bvs.n 34d608 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 253bb4 │ │ │ │ mov.w r9, #4 │ │ │ │ @@ -381127,26 +381126,26 @@ │ │ │ │ bpl.n 34d746 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (34d794 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34d746 │ │ │ │ nop │ │ │ │ bne.n 34d70c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r1, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034d798 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381178,25 +381177,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34d7c4 │ │ │ │ ldr r0, [pc, #28] @ (34d808 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34d7c4 │ │ │ │ bne.n 34d854 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034d80c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381242,45 +381241,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34d850 │ │ │ │ ldr r0, [pc, #60] @ (34d8c0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34d850 │ │ │ │ ldr r3, [pc, #52] @ (34d8c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34d860 │ │ │ │ ldr r3, [pc, #32] @ (34d8bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34d860 │ │ │ │ ldr r0, [pc, #36] @ (34d8c8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34d860 │ │ │ │ nop │ │ │ │ beq.n 34d820 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r7, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrsb r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #18] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034d8cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -381414,15 +381413,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34d9da │ │ │ │ ldr r1, [pc, #148] @ (34dad0 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34d9ae │ │ │ │ ldr r1, [pc, #128] @ (34dac8 ) │ │ │ │ @@ -381435,15 +381434,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (34dad4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34d9ae │ │ │ │ ldr r3, [pc, #104] @ (34dad8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34d980 │ │ │ │ ldr r3, [pc, #76] @ (34dac8 ) │ │ │ │ @@ -381454,45 +381453,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (34dadc ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 34d980 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7, {r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r7!, {r2, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r1, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #192] @ (34db9c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #8] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034dae0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381534,43 +381533,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (34db78 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34db18 │ │ │ │ ldr r0, [pc, #52] @ (34db7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34db18 │ │ │ │ ldr r2, [pc, #48] @ (34db80 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34db18 │ │ │ │ ldr r2, [pc, #28] @ (34db78 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34db18 │ │ │ │ ldr r0, [pc, #32] @ (34db84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34db18 │ │ │ │ ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r7, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r1, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034db88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381619,25 +381618,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (34dc20 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34dbe8 │ │ │ │ ldr r0, [pc, #24] @ (34dc24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34dbe8 │ │ │ │ ldmia r5, {r2, r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r1, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034dc28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381654,47 +381653,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34dc86 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ ldr r3, [pc, #40] @ (34dcb0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34dc60 │ │ │ │ ldr r3, [pc, #32] @ (34dcb4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34dc60 │ │ │ │ ldr r0, [pc, #24] @ (34dcb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34dc60 │ │ │ │ ldmia r4, {r1, r4, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r1, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034dcbc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -381761,26 +381760,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (34dd88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34dd32 │ │ │ │ nop │ │ │ │ ldmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #0] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034dd8c : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 34dde4 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -381809,25 +381808,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (34ddf0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ddb4 │ │ │ │ ldr r0, [pc, #24] @ (34ddf4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034ddf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -382053,15 +382052,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - vqadd.u32 q0, q1, │ │ │ │ + vqadd.u16 q8, q5, │ │ │ │ │ │ │ │ 0034e038 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ubfx ip, r3, #0, #20 │ │ │ │ @@ -382098,36 +382097,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -382143,15 +382142,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -382160,40 +382159,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -382267,15 +382266,15 @@ │ │ │ │ bhi.n 34e302 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 34e2f0 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -382302,15 +382301,15 @@ │ │ │ │ bhi.n 34e30c │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ ldr r2, [pc, #116] @ (34e338 ) │ │ │ │ ldr r3, [pc, #108] @ (34e330 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -382680,23 +382679,23 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str.w r0, [r8, r1, lsl #1] │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb.w r0, [r0, #81] @ 0x51 │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r1, #0] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh.w r0, [r2, r1, lsl #1] │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + str??.w r0, [sl, r1, lsl #1] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + ldrb r4, [r0, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034e6ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382789,18 +382788,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (34e7ac ) │ │ │ │ ldr r0, [pc, #20] @ (34e7b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf70c0051 │ │ │ │ - strb r6, [r2, #26] │ │ │ │ + @ instruction: 0xf7440051 │ │ │ │ + strb r6, [r1, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034e7b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -382873,15 +382872,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 34e80a │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ b.n 34e80a │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 48c7dc │ │ │ │ bl 48a930 │ │ │ │ @@ -382901,18 +382900,18 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ stmia r1!, {r4} │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf6100051 │ │ │ │ - strb r2, [r3, #22] │ │ │ │ + movw r0, #34897 @ 0x8851 │ │ │ │ + strb r2, [r2, #23] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034e8bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -382935,15 +382934,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 34e91a │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 7124f4 │ │ │ │ + bl 71252c │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 34e956 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 34e956 │ │ │ │ @@ -382952,15 +382951,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 34e930 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 34e8f8 │ │ │ │ ldr r2, [pc, #72] @ (34e97c ) │ │ │ │ ldr r3, [pc, #68] @ (34e978 ) │ │ │ │ add r2, pc │ │ │ │ @@ -382978,15 +382977,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 34e930 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -383020,15 +383019,15 @@ │ │ │ │ cbz r1, 34e9b8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 34ea24 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 34e9fe │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -383130,25 +383129,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 7243f8 │ │ │ │ + bl 724430 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 34ea00 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -383194,15 +383193,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 34eb7e │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 34eb1a │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -383218,27 +383217,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 34eabc │ │ │ │ b.n 34eb1a │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 34ea9c │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 34eabc │ │ │ │ b.n 34eb1a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (34ec08 ) │ │ │ │ @@ -383252,18 +383251,18 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ itt mi │ │ │ │ lslmi r0, r5, #1 │ │ │ │ addmi r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00d4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf2b80051 │ │ │ │ - strb r2, [r0, #9] │ │ │ │ + @ instruction: 0xf2f00051 │ │ │ │ + strb r2, [r7, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r5, #13] │ │ │ │ + strb r6, [r4, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034ec14 : │ │ │ │ cbz r0, 34ec22 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -383279,18 +383278,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (34ec50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf26e0051 │ │ │ │ - strb r0, [r7, #7] │ │ │ │ + subw r0, r6, #81 @ 0x51 │ │ │ │ + strb r0, [r6, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r4, #12] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034ec54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -383379,15 +383378,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 34ed9a │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 34ed6e │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 34ed6e │ │ │ │ @@ -383466,26 +383465,26 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ pop {r2, r3, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf0d00051 │ │ │ │ - strb r0, [r3, #1] │ │ │ │ + add.w r0, r8, #81 @ 0x51 │ │ │ │ + strb r0, [r2, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf0b60051 │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + @ instruction: 0xf0ee0051 │ │ │ │ + strb r0, [r7, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r3, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf0a00051 │ │ │ │ - strb r2, [r5, #0] │ │ │ │ + @ instruction: 0xf0d80051 │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, #5] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034ee40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383513,18 +383512,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (34ee9c ) │ │ │ │ ldr r0, [pc, #20] @ (34eea0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ands.w r0, ip, #81 @ 0x51 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + orrs.w r0, r4, #81 @ 0x51 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + strb r2, [r1, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034eea4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383578,18 +383577,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (34ef3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vmov.i32 q0, #65 @ 0x00000041 │ │ │ │ - ldr r6, [r1, #112] @ 0x70 │ │ │ │ + vshr.s32 q0, , #4 │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r7, #0] │ │ │ │ + strb r0, [r6, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034ef40 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383608,18 +383607,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (34ef84 ) │ │ │ │ ldr r0, [pc, #20] @ (34ef88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - vqadd.s64 q0, q3, │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + vqadd.s32 q8, q7, │ │ │ │ + ldr r0, [r7, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + strb r2, [r4, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034ef8c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0034ef90 : │ │ │ │ @@ -383699,28 +383698,28 @@ │ │ │ │ ldr r0, [pc, #48] @ (34f07c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mcr 0, 4, r0, cr12, cr1, {2} │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + mcr 0, 6, r0, cr4, cr1, {2} │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mrc 0, 3, r0, cr4, cr1, {2} │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + mcr 0, 5, r0, cr12, cr1, {2} │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r2, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mrc 0, 2, r0, cr12, cr1, {2} │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + mrc 0, 4, r0, cr4, cr1, {2} │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034f080 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -383915,18 +383914,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (34f284 ) │ │ │ │ ldr r0, [pc, #20] @ (34f288 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldc 0, cr0, [r6], #-324 @ 0xfffffebc │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + stcl 0, cr0, [lr], #-324 @ 0xfffffebc │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r5, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034f28c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -383992,15 +383991,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (34f454 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -384019,15 +384018,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 7243f8 │ │ │ │ + bl 724430 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -384057,15 +384056,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 34f3f6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7243f8 │ │ │ │ + bl 724430 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 34f388 │ │ │ │ blx 252ff0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 255714 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -384095,25 +384094,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (34f464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34f3c8 │ │ │ │ push {r3, r7, lr} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (34f6bc ) │ │ │ │ @@ -384163,15 +384162,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f53a │ │ │ │ ldr r0, [pc, #476] @ (34f6d4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34f53a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 34f58e │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -384237,15 +384236,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (34f6d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34f520 │ │ │ │ ldr r0, [pc, #300] @ (34f6e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34f520 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f4ce │ │ │ │ ldr r3, [pc, #280] @ (34f6e4 ) │ │ │ │ @@ -384256,29 +384255,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (34f6d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34f4ce │ │ │ │ ldr r0, [pc, #256] @ (34f6e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34f4ce │ │ │ │ ldr r2, [pc, #252] @ (34f6ec ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34f4a4 │ │ │ │ ldr r2, [pc, #208] @ (34f6d0 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34f4a4 │ │ │ │ ldr r0, [pc, #228] @ (34f6f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 34f4a4 │ │ │ │ ldr r3, [pc, #220] @ (34f6f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f562 │ │ │ │ @@ -384289,15 +384288,15 @@ │ │ │ │ bpl.n 34f562 │ │ │ │ ldr r0, [pc, #200] @ (34f6f8 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34f562 │ │ │ │ ldr r3, [pc, #136] @ (34f6cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f53a │ │ │ │ ldr r3, [pc, #128] @ (34f6d0 ) │ │ │ │ @@ -384305,43 +384304,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f53a │ │ │ │ ldr r0, [pc, #156] @ (34f6fc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34f53a │ │ │ │ ldr r3, [pc, #148] @ (34f700 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f4ce │ │ │ │ ldr r3, [pc, #84] @ (34f6d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f4ce │ │ │ │ ldr r0, [pc, #124] @ (34f704 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34f4ce │ │ │ │ ldr r3, [pc, #116] @ (34f708 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f520 │ │ │ │ ldr r3, [pc, #48] @ (34f6d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34f520 │ │ │ │ ldr r0, [pc, #92] @ (34f70c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 34f520 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r2, r4, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -384349,43 +384348,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cbz r2, 34f738 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r7, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ muls r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #28] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034f710 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -384439,18 +384438,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (34f7a4 ) │ │ │ │ ldr r0, [pc, #20] @ (34f7a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [ip], #-324 @ 0x144 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldmia.w r4!, {r0, r4, r6} │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + ldr r4, [r0, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034f7ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -384524,19 +384523,19 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ cbz r2, 34f870 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 34f7e0 │ │ │ │ + b.n 34f850 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r0, #112] @ 0x70 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034f880 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -384608,19 +384607,19 @@ │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ add sp, #248 @ 0xf8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #896 @ 0x380 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 34f714 │ │ │ │ + b.n 34f784 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034f94c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0034f950 : │ │ │ │ @@ -384641,19 +384640,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34f988 ) │ │ │ │ ldr r0, [pc, #20] @ (34f98c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - b.n 34f6b8 │ │ │ │ + b.n 34f728 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r4, #120] @ 0x78 │ │ │ │ + str r6, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r3, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034f990 : │ │ │ │ cbz r0, 34f9a0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384670,19 +384669,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34f9cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 34f67c │ │ │ │ + b.n 34f6ec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r5, #116] @ 0x74 │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r5, #88] @ 0x58 │ │ │ │ + str r0, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034f9d0 : │ │ │ │ cbz r0, 34f9e0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384699,19 +384698,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34fa0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 34f63c │ │ │ │ + b.n 34f6ac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034fa10 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -384749,19 +384748,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34fa88 ) │ │ │ │ ldr r0, [pc, #20] @ (34fa8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - b.n 34f5b8 │ │ │ │ + b.n 34f628 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r4, #76] @ 0x4c │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034fa90 : │ │ │ │ cbz r0, 34fab4 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -384784,19 +384783,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34fae0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 34f568 │ │ │ │ + b.n 34f5d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r2, #100] @ 0x64 │ │ │ │ + str r4, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034fae4 : │ │ │ │ cbz r0, 34faf4 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384813,19 +384812,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34fb20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 34f528 │ │ │ │ + b.n 34f598 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034fb24 : │ │ │ │ cbz r0, 34fb34 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384842,19 +384841,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34fb60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 34f4e8 │ │ │ │ + b.n 34f558 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r2, #92] @ 0x5c │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034fb64 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034fb68 : │ │ │ │ @@ -385116,15 +385115,15 @@ │ │ │ │ bpl.w 34ffce │ │ │ │ ldr.w r0, [pc, #2544] @ 350868 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 34ffd0 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350c4a │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -385279,88 +385278,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 34fc04 │ │ │ │ ldr.w r0, [pc, #2040] @ 350878 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc30 │ │ │ │ b.n 34ffbe │ │ │ │ ldr.w r0, [pc, #2008] @ 35087c │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc28 │ │ │ │ b.n 34ffa2 │ │ │ │ ldr.w r0, [pc, #1976] @ 350880 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc20 │ │ │ │ b.n 34ff86 │ │ │ │ ldr.w r0, [pc, #1936] @ 350884 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fcde │ │ │ │ b.n 34ff4e │ │ │ │ ldr.w r0, [pc, #1900] @ 350888 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc90 │ │ │ │ b.n 34fed4 │ │ │ │ ldr.w r0, [pc, #1876] @ 35088c │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc30 │ │ │ │ b.n 34fe62 │ │ │ │ ldr.w r0, [pc, #1844] @ 350890 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc28 │ │ │ │ b.n 34fe44 │ │ │ │ ldr.w r3, [pc, #1812] @ 350894 │ │ │ │ @@ -385373,19 +385372,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 350024 │ │ │ │ ldr.w r0, [pc, #1788] @ 350898 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 350024 │ │ │ │ ldr.w r0, [pc, #1776] @ 35089c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3501c6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385396,15 +385395,15 @@ │ │ │ │ beq.w 34fc04 │ │ │ │ b.n 34fddc │ │ │ │ ldr.w r0, [pc, #1724] @ 3508a0 │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 350204 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -385474,23 +385473,23 @@ │ │ │ │ bpl.w 34fd78 │ │ │ │ ldr.w r0, [pc, #1492] @ 3508a8 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 34ffd0 │ │ │ │ ldr.w r0, [pc, #1472] @ 3508ac │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 350354 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -385498,15 +385497,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fd76 │ │ │ │ b.n 3502b8 │ │ │ │ ldr.w r0, [pc, #1424] @ 3508b0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 350338 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385543,15 +385542,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 34fd78 │ │ │ │ ldr.w r0, [pc, #1300] @ 3508b8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -385579,15 +385578,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 34fca8 │ │ │ │ ldr.w r0, [pc, #1200] @ 3508c0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc90 │ │ │ │ b.n 3503e4 │ │ │ │ ldr.w r3, [pc, #1176] @ 3508c4 │ │ │ │ @@ -385648,20 +385647,20 @@ │ │ │ │ bpl.w 34ffce │ │ │ │ ldr r0, [pc, #1012] @ (3508c8 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 34ffd0 │ │ │ │ ldr r0, [pc, #992] @ (3508cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -385669,37 +385668,37 @@ │ │ │ │ beq.w 34fcde │ │ │ │ b.n 350450 │ │ │ │ ldr r0, [pc, #960] @ (3508d0 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc30 │ │ │ │ b.n 3504bc │ │ │ │ ldr r0, [pc, #928] @ (3508d4 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc28 │ │ │ │ b.n 3504a0 │ │ │ │ ldr r0, [pc, #900] @ (3508d8 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -385788,44 +385787,44 @@ │ │ │ │ bpl.w 34ffce │ │ │ │ ldr r0, [pc, #628] @ (3508e4 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 34ffd0 │ │ │ │ ldr r0, [pc, #608] @ (3508e8 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc28 │ │ │ │ b.n 35063e │ │ │ │ ldr r0, [pc, #576] @ (3508ec ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc30 │ │ │ │ b.n 35065a │ │ │ │ ldr r0, [pc, #544] @ (3508f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3506e6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385836,15 +385835,15 @@ │ │ │ │ beq.w 34fc04 │ │ │ │ b.n 3505de │ │ │ │ ldr r0, [pc, #496] @ (3508f4 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 350722 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -385903,47 +385902,47 @@ │ │ │ │ bpl.w 34fca8 │ │ │ │ ldr r0, [pc, #300] @ (3508f8 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 34ffd0 │ │ │ │ ldr r0, [pc, #280] @ (3508fc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc96 │ │ │ │ b.n 35077c │ │ │ │ ldr r0, [pc, #248] @ (350900 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fca8 │ │ │ │ b.n 3507b4 │ │ │ │ ldr r0, [pc, #216] @ (350904 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc9e │ │ │ │ b.n 350798 │ │ │ │ add r5, sp, #320 @ 0x140 │ │ │ │ @@ -385956,93 +385955,93 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ + str r6, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #800] @ (350b90 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r0, [r4, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r0, #12] │ │ │ │ + str r6, [r7, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r3, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r5, #32] │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r5, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r2, [r4, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r7, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r2] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r6, [r7, r1] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + ldrsh r0, [r7, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrsh r2, [r3, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrb r6, [r0, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r3, r1] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r6, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r3, r0] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ands r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r4, r3] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r6, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r5, r3] │ │ │ │ + ldrb r2, [r4, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r3, r6] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldr r2, [r3, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #1000] @ (350cf4 ) │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 350954 │ │ │ │ add.w ip, sp, #24 │ │ │ │ @@ -386059,22 +386058,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34fd78 │ │ │ │ ldr r0, [pc, #952] @ (350cf8 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 34ffd0 │ │ │ │ ldr r0, [pc, #932] @ (350cfc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -386123,47 +386122,47 @@ │ │ │ │ bpl.w 34fca8 │ │ │ │ ldr r0, [pc, #776] @ (350d00 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 34ffd0 │ │ │ │ ldr r0, [pc, #752] @ (350d04 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc96 │ │ │ │ b.n 3509aa │ │ │ │ ldr r0, [pc, #724] @ (350d08 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fca8 │ │ │ │ b.n 3509e2 │ │ │ │ ldr r0, [pc, #692] @ (350d0c ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34fc9e │ │ │ │ b.n 3509c6 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -386209,52 +386208,52 @@ │ │ │ │ bpl.w 3505a4 │ │ │ │ ldr r0, [pc, #548] @ (350d10 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 34ffd0 │ │ │ │ ldr r0, [pc, #524] @ (350d14 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3505a4 │ │ │ │ b.n 350ad6 │ │ │ │ ldr r3, [pc, #460] @ (350cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 350588 │ │ │ │ ldr r0, [pc, #484] @ (350d18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 35058e │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 34fc5e │ │ │ │ ldr r0, [pc, #452] @ (350d1c ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 34ffd0 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #428] @ (350d20 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #424] @ (350d24 ) │ │ │ │ ldr r0, [pc, #428] @ (350d28 ) │ │ │ │ @@ -386397,127 +386396,127 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + ldr r2, [r4, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r0, [r6, r5] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r1, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + ldrsb r0, [r1, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r7, r1] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r1, r0] │ │ │ │ + ldrsb r4, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r2, r0] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 350c4c │ │ │ │ + bmi.n 350cbc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + strb r2, [r3, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r2, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 350e28 │ │ │ │ + bmi.n 350c98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r1, r6] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 350e04 │ │ │ │ + bmi.n 350c74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r6, r5] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r0, [r7, r1] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 350de0 │ │ │ │ + bmi.n 350c50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 350db8 │ │ │ │ + bmi.n 350e28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r7, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 350d94 │ │ │ │ + bmi.n 350e04 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r5, r4] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + ldrsb r0, [r0, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 350d70 │ │ │ │ + bmi.n 350de0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r0, [r3, r0] │ │ │ │ + ldrsb r0, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350d4c │ │ │ │ + bmi.n 350dbc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r0, [r0, r0] │ │ │ │ + ldrsb r0, [r7, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350d28 │ │ │ │ + bmi.n 350d98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r3, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r5, r7] │ │ │ │ + ldrsb r0, [r4, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350d04 │ │ │ │ + bcc.n 350d74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r1, r3] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r2, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350ce0 │ │ │ │ + bcc.n 350d50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350cbc │ │ │ │ + bcc.n 350d2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r4, r6] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350e98 │ │ │ │ + bcc.n 350d08 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r2, r2] │ │ │ │ + strb r0, [r1, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350e74 │ │ │ │ + bcc.n 350ce4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350e50 │ │ │ │ + bcc.n 350ec0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strb r2, [r1, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r0, r1] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 350e2c │ │ │ │ + bcc.n 350e9c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r6, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00350ddc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386543,19 +386542,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (350e30 ) │ │ │ │ ldr r0, [pc, #20] @ (350e34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - bne.n 350e14 │ │ │ │ + bcs.n 350e84 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r0, r4] │ │ │ │ + strh r0, [r7, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r7, r4] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00350e38 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386577,19 +386576,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (350e88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 350dc4 │ │ │ │ + bne.n 350e34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r4, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00350e8c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386610,19 +386609,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (350ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 350f74 │ │ │ │ + bne.n 350de4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r6, [r3, r1] │ │ │ │ + strh r6, [r2, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r3, r2] │ │ │ │ + str r4, [r2, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00350edc : │ │ │ │ cbz r0, 350eec │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -386639,19 +386638,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (350f1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 350f30 │ │ │ │ + bne.n 350fa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00350f20 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386674,19 +386673,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (350f6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 350ee0 │ │ │ │ + beq.n 350f50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r1, r7] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + str r0, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00350f70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386698,15 +386697,15 @@ │ │ │ │ cbz r2, 350f90 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 350fb2 │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -386730,19 +386729,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (350fec ) │ │ │ │ ldr r0, [pc, #20] @ (350ff0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - beq.n 351058 │ │ │ │ + beq.n 3510c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r0, r5] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #520] @ (3511fc ) │ │ │ │ + ldr r7, [pc, #744] @ (3512dc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00350ff4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386763,19 +386762,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (35103c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ + beq.n 351080 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #224] @ (351120 ) │ │ │ │ + ldr r7, [pc, #448] @ (351200 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00351040 : │ │ │ │ cbz r0, 351056 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -386794,19 +386793,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (351080 ) │ │ │ │ ldr r0, [pc, #20] @ (351084 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - ldmia r7, {r1, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r6, r2] │ │ │ │ + str r0, [r5, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #952] @ (351440 ) │ │ │ │ + ldr r7, [pc, #152] @ (351120 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00351088 : │ │ │ │ cbz r0, 351098 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -386823,19 +386822,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3510c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7!, {r5, r6} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + str r6, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #688] @ (35137c ) │ │ │ │ + ldr r6, [pc, #912] @ (35145c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 003510cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -386896,15 +386895,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (3511d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35116e │ │ │ │ ldr r0, [pc, #112] @ (3511d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -386921,19 +386920,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (3511e0 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351124 │ │ │ │ ldr r0, [pc, #56] @ (3511e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3510f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 351154 │ │ │ │ b.n 35116e │ │ │ │ @@ -386944,21 +386943,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r0, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r7, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003511e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -387038,15 +387037,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3513f2 │ │ │ │ movs r5, #0 │ │ │ │ b.n 3512dc │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35143e │ │ │ │ @@ -387073,26 +387072,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (3514b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 351248 │ │ │ │ ldr r0, [pc, #432] @ (3514bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351248 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 35146a │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3512bc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 35139a │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -387103,20 +387102,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 7124c4 │ │ │ │ + bl 7124fc │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 7124f4 │ │ │ │ + bl 71252c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 351384 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -387128,23 +387127,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ b.n 3512dc │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3512bc │ │ │ │ b.n 351344 │ │ │ │ ldr r3, [pc, #268] @ (3514c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387152,55 +387151,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (3514b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 351220 │ │ │ │ ldr r0, [pc, #248] @ (3514c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351220 │ │ │ │ ldr r3, [pc, #244] @ (3514c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3512e8 │ │ │ │ ldr r3, [pc, #216] @ (3514b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3512e8 │ │ │ │ ldr r0, [pc, #228] @ (3514cc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3512e8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 35132e │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3512bc │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 7124c4 │ │ │ │ + bl 7124fc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 7124f4 │ │ │ │ + bl 71252c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 351388 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -387214,15 +387213,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3514b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 351248 │ │ │ │ ldr r0, [pc, #112] @ (3514d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351248 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 35132e │ │ │ │ ldr r3, [pc, #100] @ (3514d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -387232,15 +387231,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (3514b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 351248 │ │ │ │ ldr r0, [pc, #80] @ (3514dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351248 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 3512dc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r6, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -387252,31 +387251,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r3, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ muls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r3, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r5] │ │ │ │ + str r6, [r7, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r5] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003514e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387323,15 +387322,15 @@ │ │ │ │ bhi.n 351554 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 3515c6 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ mov r0, r4 │ │ │ │ bl 34f468 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -387342,15 +387341,15 @@ │ │ │ │ bhi.n 351588 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 3515c0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 7241b4 │ │ │ │ + bl 7241ec │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 351658 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (351704 ) │ │ │ │ ldr r3, [pc, #352] @ (351700 ) │ │ │ │ add r2, pc │ │ │ │ @@ -387399,24 +387398,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35152e │ │ │ │ ldr r0, [pc, #264] @ (351714 ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35152e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3516c2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 35159c │ │ │ │ ldr r0, [pc, #244] @ (351718 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 35167e │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3516e0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -387429,15 +387428,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (35170c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35161c │ │ │ │ ldr r0, [pc, #208] @ (351720 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35161c │ │ │ │ ldr r3, [pc, #200] @ (351724 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35159a │ │ │ │ ldr r3, [pc, #168] @ (35170c ) │ │ │ │ @@ -387446,30 +387445,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35159a │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (351728 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35159a │ │ │ │ cbz r2, 35169c │ │ │ │ ldr r3, [pc, #168] @ (35172c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 35169c │ │ │ │ ldr r3, [pc, #128] @ (35170c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 35169c │ │ │ │ ldr r0, [pc, #156] @ (351730 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r7, #16 │ │ │ │ b.n 351530 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35161c │ │ │ │ ldr r3, [pc, #140] @ (351734 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -387478,29 +387477,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (35170c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 35161c │ │ │ │ ldr r0, [pc, #124] @ (351738 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35161c │ │ │ │ ldr r3, [pc, #120] @ (35173c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35161c │ │ │ │ ldr r3, [pc, #60] @ (35170c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35161c │ │ │ │ ldr r0, [pc, #104] @ (351740 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35161c │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3516a0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3515f6 │ │ │ │ b.n 35152e │ │ │ │ @@ -387518,47 +387517,47 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r2, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r0, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r1, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r5] │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #560] @ (351960 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r1, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r3, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r6, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb.w r0, [r0, #3433] @ 0xd69 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (35175c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (3517c0 ) │ │ │ │ @@ -387589,27 +387588,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35177e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (3517d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35177e │ │ │ │ nop │ │ │ │ str r1, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 357bf4 │ │ │ │ nop │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -387669,35 +387668,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #284] @ (3519bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #272] @ (3519c0 ) │ │ │ │ ldr r1, [pc, #276] @ (3519c4 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #256] @ (3519c8 ) │ │ │ │ ldr r1, [pc, #260] @ (3519cc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #244] @ (3519d0 ) │ │ │ │ ldr r1, [pc, #244] @ (3519d4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #244] @ (3519d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #244] @ 3519dc │ │ │ │ @@ -387760,65 +387759,65 @@ │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ ldr r1, [pc, #120] @ (351a04 ) │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r0, #72] @ 0x48 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r0, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r5, #26 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r7, [pc, #208] @ (351ab4 ) │ │ │ │ + ldr r7, [pc, #432] @ (351b94 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #6 │ │ │ │ lsls r7, r6, #1 │ │ │ │ str r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [pc, #152] @ (351a88 ) │ │ │ │ + ldr r7, [pc, #376] @ (351b68 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #144] @ (351a8c ) │ │ │ │ + ldr r7, [pc, #368] @ (351b6c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #296] @ (351b28 ) │ │ │ │ + ldr r7, [pc, #520] @ (351c08 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #232] @ (351aec ) │ │ │ │ + ldr r7, [pc, #456] @ (351bcc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors.w r0, r4, #102 @ 0x66 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (351a9c ) │ │ │ │ @@ -387852,15 +387851,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351a26 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (351aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 351a26 │ │ │ │ ldr r3, [pc, #56] @ (351ab0 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #56] @ (351ab4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -387879,19 +387878,19 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #472] @ (351c88 ) │ │ │ │ + ldr r6, [pc, #696] @ (351d68 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #224] @ (351b94 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #576] @ (351cf8 ) │ │ │ │ + ldr r6, [pc, #800] @ (351dd8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 351b8c │ │ │ │ @@ -387934,15 +387933,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 351b0a │ │ │ │ ldr r0, [pc, #100] @ (351b9c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351b0a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 351b0a │ │ │ │ ldr r3, [pc, #88] @ (351ba0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387951,48 +387950,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 351b0a │ │ │ │ ldr r0, [pc, #68] @ (351ba4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351b0a │ │ │ │ ldr r3, [pc, #60] @ (351ba8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 351b0a │ │ │ │ ldr r3, [pc, #32] @ (351b98 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351b0a │ │ │ │ ldr r0, [pc, #40] @ (351bac ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351b0a │ │ │ │ ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #336] @ (351ce8 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #368] @ (351d10 ) │ │ │ │ + ldr r6, [pc, #592] @ (351df0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #992] @ (351f88 ) │ │ │ │ + ldr r6, [pc, #192] @ (351c68 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #336] @ (351d00 ) │ │ │ │ + ldr r6, [pc, #560] @ (351de0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (351cd4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -388048,15 +388047,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (351cec ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 351bf2 │ │ │ │ ldr r0, [pc, #176] @ (351cf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351bf2 │ │ │ │ ldr r3, [pc, #156] @ (351ce4 ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -388073,15 +388072,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 351bf6 │ │ │ │ ldr r0, [pc, #132] @ (351cf8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 351bf6 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #8 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -388108,15 +388107,15 @@ │ │ │ │ bpl.n 351bf6 │ │ │ │ ldr r0, [pc, #68] @ (351d00 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 351bf6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -388127,23 +388126,23 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #200] @ (351dbc ) │ │ │ │ + ldr r6, [pc, #424] @ (351e9c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #616] @ (351f64 ) │ │ │ │ + ldr r5, [pc, #840] @ (352044 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #480] @ (351ee4 ) │ │ │ │ + ldr r5, [pc, #704] @ (351fc4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (351e50 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -388209,15 +388208,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 351e4a │ │ │ │ ldr r0, [pc, #196] @ (351e70 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #168] @ (351e60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 351e00 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 351d4c │ │ │ │ @@ -388254,15 +388253,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 351dbe │ │ │ │ ldr r0, [pc, #100] @ (351e7c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351dbe │ │ │ │ ldr r3, [pc, #92] @ (351e80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 351dd2 │ │ │ │ ldr r3, [pc, #56] @ (351e68 ) │ │ │ │ @@ -388271,15 +388270,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 351dd2 │ │ │ │ ldr r0, [pc, #76] @ (351e84 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 351dd2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -388292,25 +388291,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #26] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r5, [pc, #424] @ (35201c ) │ │ │ │ + ldr r5, [pc, #648] @ (3520fc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r2, [r0, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #584] @ (3520c8 ) │ │ │ │ + ldr r4, [pc, #808] @ (3521a8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #616] @ (3520f0 ) │ │ │ │ + ldr r4, [pc, #840] @ (3521d0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (351ef4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -388319,25 +388318,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (351efc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #76] @ (351f00 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (351f04 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #60] @ (351f08 ) │ │ │ │ ldr r2, [pc, #64] @ (351f0c ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -388348,27 +388347,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #696] @ (3521b4 ) │ │ │ │ + ldr r4, [pc, #920] @ (352294 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r5, r1] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r7, r0] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3523d0 │ │ │ │ + b.n 352440 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 351f9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -388378,15 +388377,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ ldr r5, [pc, #116] @ (351fa8 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #108] @ (351fac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 351f7c │ │ │ │ add.w r0, r4, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -388413,32 +388412,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (351fb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351f48 │ │ │ │ ldr r0, [pc, #36] @ (351fb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 351f48 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #128] @ (352024 ) │ │ │ │ + ldr r4, [pc, #352] @ (352104 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ movs r7, r7 │ │ │ │ ldrh r0, [r4, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #960] @ (352374 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #840] @ (352304 ) │ │ │ │ + ldr r4, [pc, #40] @ (351fe4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -388450,15 +388449,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 393544 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -388485,19 +388484,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r8, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 357598 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #464] @ (352220 ) │ │ │ │ + ldr r3, [pc, #688] @ (352300 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (352138 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -388507,15 +388506,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #204] @ (352144 ) │ │ │ │ mov r9, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #200] @ (352148 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35211a │ │ │ │ @@ -388536,39 +388535,39 @@ │ │ │ │ bl 490d00 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 38fee8 │ │ │ │ cbnz r0, 3520d8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 38f2ec │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 390910 │ │ │ │ cmp r4, #5 │ │ │ │ bne.n 3520da │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r5, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ bl 38fd94 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -388581,36 +388580,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (35215c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35208a │ │ │ │ ldr r0, [pc, #48] @ (352160 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35208a │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #920] @ (3524d8 ) │ │ │ │ + ldr r3, [pc, #120] @ (3521b8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ movs r7, r7 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 5, r0, cr10, cr14, {1} │ │ │ │ - add r2, pc, #184 @ (adr r2, 35220c ) │ │ │ │ + mcr2 0, 7, r0, cr2, cr14, {1} │ │ │ │ + add r2, pc, #408 @ (adr r2, 3522ec ) │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #416] @ (352304 ) │ │ │ │ + ldr r2, [pc, #640] @ (3523e4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #940] @ (352528 ) │ │ │ │ @@ -388630,15 +388629,15 @@ │ │ │ │ ldr r1, [pc, #932] @ (35253c ) │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #916] @ (352540 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3525f6 │ │ │ │ @@ -388734,15 +388733,15 @@ │ │ │ │ bl 49074c │ │ │ │ add.w r8, r8, #72 @ 0x48 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #160 @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -388757,15 +388756,15 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 3908bc │ │ │ │ cmp r5, #5 │ │ │ │ bne.n 3522fc │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ @@ -388779,15 +388778,15 @@ │ │ │ │ ldr r1, [pc, #576] @ (352570 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ strd r2, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 38f138 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -388845,19 +388844,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #135168 @ 0x21000 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (352580 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 490b84 │ │ │ │ @@ -388943,76 +388942,76 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 352318 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ (352594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 352318 │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ b.n 35238a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r5, #1 │ │ │ │ strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #752] @ (35282c ) │ │ │ │ + ldr r1, [pc, #976] @ (35290c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + ldrb r2, [r2, #1] │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ ldrh r0, [r4, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #912] @ (3528e0 ) │ │ │ │ + ldr r2, [pc, #112] @ (3525c0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #824] @ (35288c ) │ │ │ │ + ldr r2, [pc, #24] @ (35256c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #712] @ (352820 ) │ │ │ │ + ldr r1, [pc, #936] @ (352900 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #616] @ (3527c4 ) │ │ │ │ + ldr r1, [pc, #840] @ (3528a4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #152 @ (adr r0, 3525f8 ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 3526d8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldc2 0, cr0, [ip], {62} @ 0x3e │ │ │ │ - ittt hi │ │ │ │ - lslhi r1, r2, #1 │ │ │ │ - itet eq @ unpredictable │ │ │ │ - lsleq r1, r2, #1 │ │ │ │ - ldc2ne 0, cr0, [r6], {62} @ 0x3e │ │ │ │ - ldreq r7, [sp, #656] @ 0x290 │ │ │ │ + ldc2l 0, cr0, [r4], {62} @ 0x3e │ │ │ │ + itte lt │ │ │ │ + lsllt r1, r2, #1 │ │ │ │ + ittt mi @ unpredictable │ │ │ │ + lslmi r1, r2, #1 │ │ │ │ + mcrr2mi 0, 3, r0, lr, cr14 │ │ │ │ + ldrmi r7, [sp, #880] @ 0x370 │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x0084 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [r6, r4] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r4, r1, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r6, [r4, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r3 │ │ │ │ + bxns sl │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 352354 │ │ │ │ ldr r3, [pc, #300] @ (3526d0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -389024,15 +389023,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 352354 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ (3526d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 352354 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35268c │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 3524a4 │ │ │ │ @@ -389057,15 +389056,15 @@ │ │ │ │ ldr r3, [pc, #204] @ (3526d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3521b8 │ │ │ │ ldr r0, [pc, #204] @ (3526e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3521b8 │ │ │ │ ldr r3, [pc, #200] @ (3526e4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35243a │ │ │ │ @@ -389081,15 +389080,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ (3526e8 ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35243a │ │ │ │ ldr r3, [pc, #140] @ (3526ec ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3524a4 │ │ │ │ @@ -389097,15 +389096,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3524a4 │ │ │ │ ldr r0, [pc, #120] @ (3526f0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3524a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3524a4 │ │ │ │ ldr r3, [pc, #92] @ (3526ec ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -389119,15 +389118,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3526a8 │ │ │ │ ldr.w r3, [r7, #1780] @ 0x6f4 │ │ │ │ b.n 3525d0 │ │ │ │ ldr r0, [pc, #72] @ (3526f4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3526a2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #60] @ (3526f8 ) │ │ │ │ add r0, pc │ │ │ │ bl 437958 │ │ │ │ ldr r0, [pc, #56] @ (3526fc ) │ │ │ │ add r0, pc │ │ │ │ @@ -389135,35 +389134,35 @@ │ │ │ │ ldr r0, [pc, #52] @ (352700 ) │ │ │ │ add r0, pc │ │ │ │ bl 437958 │ │ │ │ blx r4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r9 │ │ │ │ + bxns r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp sl, sp │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [pc, #624] @ (352958 ) │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r8 │ │ │ │ + mov sl, pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, ip │ │ │ │ + bx r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r8, sp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp sl, r4 │ │ │ │ + cmp sl, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ @@ -389444,15 +389443,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (352a30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -389464,15 +389463,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp lr, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (352a9c ) │ │ │ │ ldr r3, [pc, #104] @ (352aa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -389497,15 +389496,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (352aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -389517,15 +389516,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -389582,26 +389581,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (352b64 ) │ │ │ │ ubfx r1, r4, #8, #2 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r4, #1 │ │ │ │ ubfx r1, r4, #1, #1 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 352b04 │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, ip │ │ │ │ + add sl, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (352bd4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -389635,25 +389634,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (352be4 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 352b88 │ │ │ │ ldrb r4, [r3, #21] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, r4 │ │ │ │ + add r0, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (352d08 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -389742,40 +389741,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 352c12 │ │ │ │ ldr r0, [pc, #104] @ (352d24 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 352c12 │ │ │ │ ldr r0, [pc, #96] @ (352d28 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 352c0a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 352c78 │ │ │ │ b.n 352c0a │ │ │ │ ldr r0, [pc, #68] @ (352d2c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 352c0e │ │ │ │ ldr r0, [pc, #56] @ (352d30 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 352c0a │ │ │ │ ldrb r0, [r3, #19] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #48 @ 0x30 │ │ │ │ @@ -389784,21 +389783,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r8 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r8 │ │ │ │ + add ip, pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, r4 │ │ │ │ + add r6, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bics r0, r5 │ │ │ │ + mvns r0, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 352db0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -389835,26 +389834,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 352d5a │ │ │ │ ldr r0, [pc, #32] @ (352dc0 ) │ │ │ │ sub.w r1, r4, #58 @ 0x3a │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 352d5a │ │ │ │ ldrb r4, [r1, #14] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r9 │ │ │ │ + add sl, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (352e38 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -389891,27 +389890,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352dea │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ ldr r0, [pc, #28] @ (352e48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 352dea │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #11] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #128] @ (352ec4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r5 │ │ │ │ + add r0, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (352e88 ) │ │ │ │ uxth r2, r2 │ │ │ │ ldr r3, [pc, #56] @ (352e8c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -389932,24 +389931,24 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352e5c │ │ │ │ ldr r0, [pc, #24] @ (352e98 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldrb r6, [r0, #10] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r6 │ │ │ │ + mvns r2, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 352f04 │ │ │ │ mov r3, r2 │ │ │ │ @@ -389980,26 +389979,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 352ec0 │ │ │ │ ldr r0, [pc, #36] @ (352f14 ) │ │ │ │ ubfx r2, r3, #15, #1 │ │ │ │ ubfx r1, r3, #12, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 352ec0 │ │ │ │ ldrb r4, [r4, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - muls r6, r5 │ │ │ │ + bics r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 352f94 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390032,29 +390031,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 352f56 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (352fa4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ b.n 352f56 │ │ │ │ ldrb r0, [r5, #6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - muls r6, r0 │ │ │ │ + muls r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ @@ -390139,15 +390138,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (3530d8 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353052 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -390157,15 +390156,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r6 │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 353180 │ │ │ │ add.w r1, r0, #20480 @ 0x5000 │ │ │ │ @@ -390216,27 +390215,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 353108 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #32] @ (353190 ) │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ b.n 353108 │ │ │ │ nop │ │ │ │ strb r2, [r4, #31] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r4 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 3530dc │ │ │ │ ldr r3, [pc, #80] @ (3531f0 ) │ │ │ │ ldr.w r1, [r0, #256] @ 0x100 │ │ │ │ add r3, pc │ │ │ │ @@ -390257,31 +390256,31 @@ │ │ │ │ ldr r2, [pc, #40] @ (3531f4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3531bc │ │ │ │ ldr r0, [pc, #32] @ (3531f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r2, [pc, #20] @ (3531f4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3531bc │ │ │ │ ldr r0, [pc, #20] @ (3531fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ strb r6, [r6, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r5 │ │ │ │ + rors r2, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rors r0, r0 │ │ │ │ + rors r0, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ bic.w r3, r2, #33280 @ 0x8200 │ │ │ │ and.w r2, r2, #4608 @ 0x1200 │ │ │ │ bic.w r3, r3, #63 @ 0x3f │ │ │ │ cmp.w r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1, #0] │ │ │ │ @@ -390406,23 +390405,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 3532ec │ │ │ │ ldr r0, [pc, #120] @ (3533e4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ and.w r6, r3, r2 │ │ │ │ b.n 3532ec │ │ │ │ ldr r0, [pc, #100] @ (3533e8 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ @@ -390439,34 +390438,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353320 │ │ │ │ ldr r0, [pc, #44] @ (3533f0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353320 │ │ │ │ nop │ │ │ │ strb r4, [r2, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #608] @ (353644 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7 │ │ │ │ + asrs r0, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r3 │ │ │ │ + lsrs r4, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4 │ │ │ │ + asrs r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -390558,97 +390557,97 @@ │ │ │ │ ldr r3, [pc, #148] @ (353574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353494 │ │ │ │ ldr r0, [pc, #144] @ (353578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353494 │ │ │ │ ldr r3, [pc, #136] @ (35357c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35347e │ │ │ │ ldr r3, [pc, #120] @ (353574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 35347e │ │ │ │ ldr r0, [pc, #120] @ (353580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35347e │ │ │ │ ldr r3, [pc, #116] @ (353584 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353456 │ │ │ │ ldr r3, [pc, #88] @ (353574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353456 │ │ │ │ ldr r0, [pc, #100] @ (353588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353456 │ │ │ │ ldr r3, [pc, #92] @ (35358c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3534c0 │ │ │ │ ldr r3, [pc, #60] @ (353574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3534c0 │ │ │ │ ldr r0, [pc, #76] @ (353590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3534c0 │ │ │ │ ldr r3, [pc, #72] @ (353594 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3534ae │ │ │ │ ldr r3, [pc, #28] @ (353574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3534ae │ │ │ │ ldr r0, [pc, #56] @ (353598 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3534ae │ │ │ │ strb r2, [r1, #19] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #244 @ 0xf4 │ │ │ │ + ands r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r3 │ │ │ │ + eors r2, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1 │ │ │ │ + asrs r0, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r5 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r2 │ │ │ │ + eors r4, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3535f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -390673,27 +390672,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3535be │ │ │ │ ldr r0, [pc, #32] @ (353604 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3535be │ │ │ │ nop │ │ │ │ strb r4, [r4, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r4 │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (3536c4 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (3536c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -390732,15 +390731,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35362a │ │ │ │ ldr r0, [pc, #104] @ (3536d4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r1, [pc, #84] @ (3536cc ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 353640 │ │ │ │ ldr r1, [pc, #80] @ (3536d0 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -390752,15 +390751,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (3536d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390774,28 +390773,28 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ands r6, r4 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + ands r6, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #604] @ 0x25c │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldrb.w r3, [r6, #684] @ 0x2ac │ │ │ │ str.w r7, [r6, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35381c │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 353832 │ │ │ │ @@ -390879,53 +390878,53 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ b.n 35378a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ strb.w r9, [r7, #4] │ │ │ │ b.n 353750 │ │ │ │ ldr.w r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ strb.w r7, [r6, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353716 │ │ │ │ ldr.w r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353720 │ │ │ │ ldr.w r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35372a │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353734 │ │ │ │ ldr.w r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r6, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35373e │ │ │ │ ldr.w r0, [r6, #780] @ 0x30c │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 35373e │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -390961,19 +390960,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 353900 │ │ │ │ b.n 35379e │ │ │ │ nop │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #688 @ 0x2b0 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #336 @ 0x150 │ │ │ │ + add r6, sp, #560 @ 0x230 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (353a40 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -391019,15 +391018,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (353a4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35399c │ │ │ │ ldr r0, [pc, #188] @ (353a54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3536dc │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 353956 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -391053,28 +391052,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 353940 │ │ │ │ ldr r0, [pc, #124] @ (353a5c ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353940 │ │ │ │ ldr r0, [pc, #112] @ (353a60 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353952 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 353982 │ │ │ │ b.n 35399c │ │ │ │ @@ -391086,37 +391085,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (353a4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3539ae │ │ │ │ ldr r0, [pc, #48] @ (353a68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3539ae │ │ │ │ ldr r4, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #22 │ │ │ │ + subs r6, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r8, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #36 @ 0x24 │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #160 @ 0xa0 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #180] @ 353b30 │ │ │ │ mov r4, r0 │ │ │ │ @@ -391158,15 +391157,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353ab2 │ │ │ │ ldr r0, [pc, #96] @ (353b40 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #84] @ (353b44 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353ab2 │ │ │ │ ldr r3, [pc, #64] @ (353b3c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -391185,34 +391184,34 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 353a9c │ │ │ │ ldr r0, [pc, #44] @ (353b50 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 353a9c │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #216 @ 0xd8 │ │ │ │ + subs r6, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r5, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r5, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #292] @ (353c88 ) │ │ │ │ mov r7, r2 │ │ │ │ @@ -391236,15 +391235,15 @@ │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldrb.w r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r7 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -391294,15 +391293,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353b9c │ │ │ │ ldr r0, [pc, #112] @ (353c9c ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 353b9c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ @@ -391310,15 +391309,15 @@ │ │ │ │ subs r2, r2, r3 │ │ │ │ b.n 353c16 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [pc, #68] @ (353ca0 ) │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr.w ip, [r4, r2, lsl #2] │ │ │ │ ldr.w r3, [r4, r3, lsl #2] │ │ │ │ @@ -391334,17 +391333,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #432] @ (353e44 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #206 @ 0xce │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #116] @ (353d28 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -391387,27 +391386,27 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 353cf2 │ │ │ │ ldr r0, [pc, #28] @ (353d38 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 353cf2 │ │ │ │ nop │ │ │ │ ldr r4, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + subs r0, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ @@ -391479,35 +391478,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 353d92 │ │ │ │ ldr r0, [pc, #84] @ (353e50 ) │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 353d92 │ │ │ │ ldr r3, [pc, #72] @ (353e54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353dba │ │ │ │ ldr r3, [pc, #52] @ (353e48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 353dba │ │ │ │ ldr r0, [pc, #56] @ (353e58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353dba │ │ │ │ ldr r0, [pc, #52] @ (353e5c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 353de4 │ │ │ │ b.n 353d92 │ │ │ │ ldr r4, [r7, #52] @ 0x34 │ │ │ │ @@ -391516,21 +391515,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #106 @ 0x6a │ │ │ │ + subs r3, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r5, [pc, #1336] @ 3543ac │ │ │ │ sub sp, #28 │ │ │ │ @@ -391683,15 +391682,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 353f32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #968] @ (3543c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 353f32 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 35401a │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ @@ -391730,15 +391729,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #32768 @ 0x8000 │ │ │ │ beq.w 353f32 │ │ │ │ ldr r0, [pc, #856] @ (3543d0 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 353f32 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 351088 │ │ │ │ @@ -391755,15 +391754,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 353f1e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ (3543d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353f1e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 35428c │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 353fb0 │ │ │ │ b.n 353ec2 │ │ │ │ @@ -391788,15 +391787,15 @@ │ │ │ │ ldr r3, [pc, #708] @ (3543c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 353ec2 │ │ │ │ ldr r0, [pc, #728] @ (3543e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353ec2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 350e38 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 353f3a │ │ │ │ @@ -391818,15 +391817,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 353f3a │ │ │ │ ldr r0, [pc, #660] @ (3543ec ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 353f3a │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #15 │ │ │ │ bl 3511e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35431a │ │ │ │ @@ -391857,15 +391856,15 @@ │ │ │ │ ldr r3, [pc, #528] @ (3543c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3540f0 │ │ │ │ ldr r0, [pc, #564] @ (3543f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 353ebc │ │ │ │ ldr r2, [pc, #556] @ (3543f8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -391874,15 +391873,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 353f72 │ │ │ │ ldr r0, [pc, #536] @ (3543fc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 353f72 │ │ │ │ ldr r3, [pc, #524] @ (354400 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353f12 │ │ │ │ @@ -391892,15 +391891,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353f12 │ │ │ │ ldr r0, [pc, #504] @ (354404 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb.w r2, [sp, #14] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 353f12 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3542d6 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ @@ -391963,15 +391962,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 354038 │ │ │ │ ldr r0, [pc, #336] @ (354410 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 354038 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 354374 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 354274 │ │ │ │ @@ -391983,15 +391982,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (3543c4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 354222 │ │ │ │ ldr r0, [pc, #300] @ (354418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 354222 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35426a │ │ │ │ ldr r3, [pc, #220] @ (3543dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -392001,15 +392000,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (3543c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354268 │ │ │ │ ldr r0, [pc, #264] @ (35441c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354268 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35426a │ │ │ │ ldr r2, [pc, #252] @ (354420 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -392018,19 +392017,19 @@ │ │ │ │ ldr r2, [pc, #152] @ (3543c4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 35426a │ │ │ │ ldr r0, [pc, #236] @ (354424 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354268 │ │ │ │ ldr r0, [pc, #232] @ (354428 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 353fc0 │ │ │ │ ldr r1, [pc, #188] @ (354408 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cbz r1, 35435c │ │ │ │ ldr r1, [pc, #112] @ (3543c4 ) │ │ │ │ @@ -392040,15 +392039,15 @@ │ │ │ │ bmi.n 35438e │ │ │ │ lsls r1, r2, #22 │ │ │ │ bmi.w 35425e │ │ │ │ b.n 3542fc │ │ │ │ ldr r0, [pc, #196] @ (35442c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 353faa │ │ │ │ ldr r2, [pc, #184] @ (354430 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 354386 │ │ │ │ @@ -392059,21 +392058,21 @@ │ │ │ │ bmi.n 35439c │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 35435c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ (354434 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 354258 │ │ │ │ ldr r0, [pc, #152] @ (354438 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 354258 │ │ │ │ nop │ │ │ │ ldr r4, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -392083,71 +392082,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #188 @ 0xbc │ │ │ │ + subs r2, #244 @ 0xf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #10 │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ lsls r0, r0, #1 │ │ │ │ muls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r1, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrsb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #148 @ 0x94 │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r2, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r1, [pc, #0] @ (3543fc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r1, #190 @ 0xbe │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #0 │ │ │ │ + subs r0, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #206 @ 0xce │ │ │ │ + subs r2, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r1, #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #254 @ 0xfe │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #164 @ 0xa4 │ │ │ │ + subs r0, #220 @ 0xdc │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w sl, [pc, #324] @ 354594 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -392246,15 +392245,15 @@ │ │ │ │ bpl.n 3544ae │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (3545a4 ) │ │ │ │ mov r3, lr │ │ │ │ strd fp, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr.w lr, [r2, #4] │ │ │ │ ldr.w r2, [r1, r3, lsl #3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r2, [r6, r3, lsl #1] │ │ │ │ @@ -392272,21 +392271,21 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #42 @ 0x2a │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #72 @ 0x48 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #628] @ (35483c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -392381,19 +392380,19 @@ │ │ │ │ bne.w 3547d6 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, #1 │ │ │ │ mla r3, r3, r9, r4 │ │ │ │ add.w r7, r3, #131072 @ 0x20000 │ │ │ │ ldr.w r3, [r7, #800] @ 0x320 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, fp │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #804] @ 0x324 │ │ │ │ b.n 354648 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #328] @ (354844 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -392449,15 +392448,15 @@ │ │ │ │ it mi │ │ │ │ ldrmi.w r3, [r4, #224] @ 0xe0 │ │ │ │ bmi.w 354674 │ │ │ │ b.n 3545f2 │ │ │ │ ldr r0, [pc, #212] @ (354854 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #220] @ 0xdc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b.n 3545fa │ │ │ │ ldr r3, [pc, #192] @ (354858 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -392466,30 +392465,30 @@ │ │ │ │ ldr r3, [pc, #168] @ (354848 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354740 │ │ │ │ ldr r0, [pc, #176] @ (35485c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354660 │ │ │ │ ldr r3, [pc, #172] @ (354860 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354652 │ │ │ │ ldr r3, [pc, #136] @ (354848 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 354652 │ │ │ │ ldr r0, [pc, #152] @ (354864 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354652 │ │ │ │ ldr r3, [pc, #144] @ (354868 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3546ca │ │ │ │ ldr r3, [pc, #100] @ (354848 ) │ │ │ │ @@ -392498,15 +392497,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3546ca │ │ │ │ ldr r0, [pc, #124] @ (35486c ) │ │ │ │ lsls r1, r2, #2 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3546ca │ │ │ │ ldr r2, [pc, #112] @ (354870 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 354740 │ │ │ │ ldr r2, [pc, #60] @ (354848 ) │ │ │ │ @@ -392514,59 +392513,59 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 354740 │ │ │ │ ldr.w r1, [r3, #808] @ 0x328 │ │ │ │ ldr r0, [pc, #92] @ (354874 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354660 │ │ │ │ ldr r0, [pc, #84] @ (354878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354660 │ │ │ │ ldr r0, [pc, #76] @ (35487c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ b.n 35470e │ │ │ │ str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r1, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #90 @ 0x5a │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r6, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #76 @ 0x4c │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -392673,19 +392672,19 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 354b8c │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r8, r1 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 354974 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ @@ -392717,15 +392716,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3548cc │ │ │ │ ldr r0, [pc, #400] @ (354bd8 ) │ │ │ │ lsls r1, r7, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ orr.w r3, r9, r3 │ │ │ │ b.n 3548cc │ │ │ │ ldr r2, [pc, #380] @ (354bdc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -392755,15 +392754,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 354928 │ │ │ │ ldr r0, [pc, #316] @ (354be8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r7, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ands r7, r3 │ │ │ │ b.n 354928 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -392780,15 +392779,15 @@ │ │ │ │ bpl.w 3548fa │ │ │ │ ldr.w r1, [r6, #788] @ 0x314 │ │ │ │ ldr r0, [pc, #264] @ (354bf0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 354b6c │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ itt ne │ │ │ │ @@ -392802,15 +392801,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354a84 │ │ │ │ ldr r0, [pc, #204] @ (354bf4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r7, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -392825,30 +392824,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35498c │ │ │ │ ldr r0, [pc, #152] @ (354bfc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35498c │ │ │ │ ldr r3, [pc, #144] @ (354c00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354af8 │ │ │ │ ldr r3, [pc, #92] @ (354bd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 354af8 │ │ │ │ ldr r0, [pc, #128] @ (354c04 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354af8 │ │ │ │ ldr r3, [pc, #120] @ (354c08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3549c6 │ │ │ │ ldr r3, [pc, #56] @ (354bd4 ) │ │ │ │ @@ -392857,61 +392856,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3549c6 │ │ │ │ ldr r0, [pc, #100] @ (354c0c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3549c6 │ │ │ │ ldr r0, [pc, #88] @ (354c10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ b.n 3548e6 │ │ │ │ nop │ │ │ │ str r6, [r6, #0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r5, #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #608] @ (354e48 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #184 @ 0xb8 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #84 @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #220 @ 0xdc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #2 │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ (354d7c ) │ │ │ │ @@ -392957,15 +392956,15 @@ │ │ │ │ cmp r4, r2 │ │ │ │ beq.n 354c50 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 354c88 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ bl 352f18 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 354c88 │ │ │ │ add.w r2, r0, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r2, #936] @ 0x3a8 │ │ │ │ @@ -392989,15 +392988,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 353a6c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 354c44 │ │ │ │ ldr.w r0, [r2, #780] @ 0x30c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #780 @ 0x30c │ │ │ │ bl 353d3c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 354c7a │ │ │ │ ldr.w r2, [r5, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ @@ -393039,27 +393038,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 354c6e │ │ │ │ ldr r0, [pc, #32] @ (354d8c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 354c6e │ │ │ │ nop │ │ │ │ ldrb r2, [r5, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #224 @ 0xe0 │ │ │ │ + adds r3, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #212] @ (354e74 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -393086,43 +393085,43 @@ │ │ │ │ cbnz r3, 354e42 │ │ │ │ orr.w r2, r7, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 354880 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354dca │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354dd0 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354dd6 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354ddc │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 354ddc │ │ │ │ ldr r3, [pc, #40] @ (354e7c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -393131,26 +393130,26 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354db0 │ │ │ │ ldr r0, [pc, #28] @ (354e84 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354db0 │ │ │ │ nop │ │ │ │ ldrh r2, [r6, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #86 @ 0x56 │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #268] @ (354fa4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -393181,43 +393180,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 354880 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354ec8 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354ece │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354ed4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354eda │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 354eda │ │ │ │ ldr r3, [pc, #88] @ (354fac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 354f64 │ │ │ │ @@ -393236,22 +393235,22 @@ │ │ │ │ ldr r3, [pc, #60] @ (354fb0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354eac │ │ │ │ ldr r0, [pc, #56] @ (354fb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 354eac │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (354fbc ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r5, [r2, #16] │ │ │ │ strb r1, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 354f68 │ │ │ │ @@ -393262,17 +393261,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #182 @ 0xb6 │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #94 @ 0x5e │ │ │ │ + adds r1, #150 @ 0x96 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (355120 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393333,46 +393332,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354ff8 │ │ │ │ ldr r0, [pc, #204] @ (355130 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 35503e │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 355038 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 355032 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 35502a │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 355022 │ │ │ │ ldr r1, [pc, #96] @ (355134 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393381,15 +393380,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 35500e │ │ │ │ ldr r0, [pc, #80] @ (355138 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35500e │ │ │ │ ldr r1, [pc, #64] @ (35513c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393399,35 +393398,35 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35500e │ │ │ │ ldr r0, [pc, #44] @ (355140 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 35500e │ │ │ │ nop │ │ │ │ ldr r4, [r7, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #82 @ 0x52 │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #32 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (3552a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393488,46 +393487,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35517c │ │ │ │ ldr r0, [pc, #204] @ (3552b4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 3551c2 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 3551bc │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 3551b6 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 3551ae │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 3551a6 │ │ │ │ ldr r1, [pc, #92] @ (3552b8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393536,15 +393535,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 355192 │ │ │ │ ldr r0, [pc, #80] @ (3552bc ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 355192 │ │ │ │ ldr r1, [pc, #60] @ (3552c0 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393554,34 +393553,34 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 355192 │ │ │ │ ldr r0, [pc, #44] @ (3552c4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 355192 │ │ │ │ ldrsb r0, [r7, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + adds r0, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #140 @ 0x8c │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #154 @ 0x9a │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #564] @ (35550c ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -393634,15 +393633,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3553d0 │ │ │ │ ldr r0, [pc, #452] @ (355520 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3553d0 │ │ │ │ add.w r4, r5, #131072 @ 0x20000 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r4, #684] @ 0x2ac │ │ │ │ ldr.w r1, [r4, #676] @ 0x2a4 │ │ │ │ str.w r3, [r4, #676] @ 0x2a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -393677,35 +393676,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3554c4 │ │ │ │ orr.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b.n 3552f0 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35539a │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 355394 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 35538e │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 355388 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ b.n 355380 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 3553c6 │ │ │ │ @@ -393729,15 +393728,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3552f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (35552c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3552f0 │ │ │ │ mov r1, r2 │ │ │ │ mov lr, r2 │ │ │ │ lsls r0, r0, #30 │ │ │ │ bpl.w 35533c │ │ │ │ ldr r2, [pc, #148] @ (355514 ) │ │ │ │ uxth r7, r4 │ │ │ │ @@ -393776,15 +393775,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3553d0 │ │ │ │ ldr r0, [pc, #92] @ (355538 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3553d0 │ │ │ │ ldr r2, [pc, #84] @ (35553c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 355486 │ │ │ │ ldr r2, [pc, #40] @ (35551c ) │ │ │ │ @@ -393793,44 +393792,44 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 355486 │ │ │ │ ldr r0, [pc, #68] @ (355540 ) │ │ │ │ uxth r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 355486 │ │ │ │ strb r0, [r7, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #960] @ (3558dc ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #160 @ 0xa0 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r5, [pc, #1008] @ (35591c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + cmp r6, #150 @ 0x96 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrsb r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #166 @ 0xa6 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmn r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ @@ -393896,19 +393895,19 @@ │ │ │ │ ldr.w r7, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ umull r4, r7, r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355c54 │ │ │ │ ldr.w r6, [r9, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3556ca │ │ │ │ add.w r3, fp, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -393920,19 +393919,19 @@ │ │ │ │ ldr.w r4, [r3, r1, lsl #2] │ │ │ │ ldr.w r3, [r9, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 355c7c │ │ │ │ ldr.w r6, [r9, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 3556ca │ │ │ │ add.w r9, fp, #131072 @ 0x20000 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r9, #684] @ 0x2ac │ │ │ │ @@ -394177,15 +394176,15 @@ │ │ │ │ ldr r3, [pc, #952] @ (355ccc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3557b6 │ │ │ │ ldr r0, [pc, #944] @ (355cd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3557b6 │ │ │ │ uxth r3, r6 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r3, #936] @ 0x3a8 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ @@ -394214,15 +394213,15 @@ │ │ │ │ ldr r3, [pc, #860] @ (355ccc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3557b2 │ │ │ │ ldr r0, [pc, #856] @ (355cd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3557b2 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 34e038 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.w 3557c8 │ │ │ │ @@ -394239,15 +394238,15 @@ │ │ │ │ ldr r2, [pc, #800] @ (355ccc ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3557c8 │ │ │ │ ldr r0, [pc, #804] @ (355cdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ b.n 3557c8 │ │ │ │ ldr r3, [pc, #796] @ (355ce0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -394258,15 +394257,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 355784 │ │ │ │ ldr r0, [pc, #772] @ (355ce4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ b.n 355784 │ │ │ │ ldr.w r3, [fp] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bpl.n 3559fc │ │ │ │ lsls r0, r6, #1 │ │ │ │ bmi.w 355bf2 │ │ │ │ @@ -394390,45 +394389,45 @@ │ │ │ │ ldr r3, [pc, #396] @ (355ccc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3556e2 │ │ │ │ ldr r0, [pc, #428] @ (355cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3556e2 │ │ │ │ ldr.w r0, [r9, #740] @ 0x2e4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 3556be │ │ │ │ ldr.w r0, [r9, #700] @ 0x2bc │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3556aa │ │ │ │ ldr.w r0, [r9, #720] @ 0x2d0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3556b4 │ │ │ │ b.n 355bac │ │ │ │ ldr.w r0, [r9, #680] @ 0x2a8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldrb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ strb.w r4, [r9, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3556a0 │ │ │ │ b.n 355b62 │ │ │ │ ldr.w r0, [r9, #760] @ 0x2f8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3556be │ │ │ │ b.n 355b52 │ │ │ │ movs r2, #1 │ │ │ │ @@ -394493,15 +394492,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 355610 │ │ │ │ ldr r0, [pc, #144] @ (355d00 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 355610 │ │ │ │ ldr r3, [pc, #124] @ (355cfc ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35565c │ │ │ │ @@ -394511,15 +394510,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35565c │ │ │ │ ldr r0, [pc, #108] @ (355d04 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35565c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (355d08 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (355d0c ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ add r3, pc │ │ │ │ @@ -394530,45 +394529,45 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #224] @ (355da8 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #254 @ 0xfe │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #184 @ 0xb8 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #4] │ │ │ │ + ldrh r4, [r2, #6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #50 @ 0x32 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r2, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #234 @ 0xea │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r3, #28 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ (355ddc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394641,21 +394640,21 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #704] @ (3560a0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #448] @ (355fa8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r5, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #164 @ 0xa4 │ │ │ │ + movs r6, #220 @ 0xdc │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 355eac │ │ │ │ sub sp, #24 │ │ │ │ @@ -394720,17 +394719,17 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #800] @ (3561d0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #608] @ (356118 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ sub sp, #372 @ 0x174 │ │ │ │ mov r5, r2 │ │ │ │ @@ -394773,26 +394772,26 @@ │ │ │ │ add.w fp, r7, #131072 @ 0x20000 │ │ │ │ ldr.w r0, [fp, #664] @ 0x298 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 356044 │ │ │ │ bl 350ff4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ subs r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ bhi.w 356340 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r6, sp, #168 @ 0xa8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add.w r2, r4, #60 @ 0x3c │ │ │ │ add.w r0, r8, r7 │ │ │ │ subs r2, r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 254cbc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -395145,15 +395144,15 @@ │ │ │ │ bhi.n 356360 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ b.n 355f9e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov ip, r8 │ │ │ │ add.w lr, r3, r4 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ ldr.w r1, [lr, #4] │ │ │ │ ldr.w r3, [lr, #12] │ │ │ │ @@ -395550,15 +395549,15 @@ │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 356458 │ │ │ │ ldr r0, [pc, #800] @ (356af4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 356458 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr.w r3, [sl, #592] @ 0x250 │ │ │ │ subs r6, r2, r1 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ @@ -395703,15 +395702,15 @@ │ │ │ │ bpl.w 3564d0 │ │ │ │ ldr r0, [pc, #412] @ (356afc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3564d0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w lr, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr.w r8, [r3] │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ @@ -395775,15 +395774,15 @@ │ │ │ │ ldrb.w r3, [sl, #600] @ 0x258 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [pc, #220] @ (356b04 ) │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35641a │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 356862 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add r3, r2 │ │ │ │ @@ -395837,43 +395836,43 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #752] @ (356dc0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r2, #12] │ │ │ │ + strh r4, [r1, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r7, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r6, #6] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r5, #20] │ │ │ │ + ldrb r4, [r4, #21] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + lsrs r6, r4, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r2, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrsb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + subs r2, r5, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #1 │ │ │ │ + subs r4, r5, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + adds r4, r0, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r0, #2] │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #18 │ │ │ │ bpl.w 3560a2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ lsls r2, r3, #16 │ │ │ │ @@ -395912,19 +395911,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 357208 │ │ │ │ ldr.w r7, [fp, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ ldrb.w r3, [fp, #684] @ 0x2ac │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [fp, #704] @ 0x2c0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -395943,19 +395942,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3573dc │ │ │ │ ldr.w r7, [fp, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 356014 │ │ │ │ ldr.w r3, [pc, #2228] @ 3574c8 │ │ │ │ @@ -395968,15 +395967,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 356014 │ │ │ │ ldr.w r0, [pc, #2204] @ 3574d0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 356014 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.w 355fec │ │ │ │ ldr.w r3, [pc, #2180] @ 3574d4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395987,15 +395986,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 355f26 │ │ │ │ ldr.w r0, [pc, #2156] @ 3574d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 355f26 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396094,45 +396093,45 @@ │ │ │ │ lsr.w sl, sl, r8 │ │ │ │ cmp sl, r7 │ │ │ │ ite ne │ │ │ │ movne.w sl, #128 @ 0x80 │ │ │ │ moveq.w sl, #144 @ 0x90 │ │ │ │ b.w 356270 │ │ │ │ ldr.w r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #764] @ 0x2fc │ │ │ │ b.w 356328 │ │ │ │ ldr.w r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ b.w 35631e │ │ │ │ ldr.w r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #704] @ 0x2c0 │ │ │ │ b.w 356314 │ │ │ │ ldr.w r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ strb.w r5, [fp, #684] @ 0x2ac │ │ │ │ b.w 35630a │ │ │ │ ldr.w r7, [fp, #664] @ 0x298 │ │ │ │ mov r0, r7 │ │ │ │ bl 350e38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 356210 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ lsls r0, r3, #18 │ │ │ │ bmi.w 35730c │ │ │ │ orr.w r6, r6, #131072 @ 0x20000 │ │ │ │ b.w 356210 │ │ │ │ ldr.w r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #744] @ 0x2e8 │ │ │ │ b.w 356332 │ │ │ │ mov r0, r4 │ │ │ │ bl 3514e0 │ │ │ │ b.w 356100 │ │ │ │ mov r0, r5 │ │ │ │ @@ -396178,15 +396177,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 356b5a │ │ │ │ ldr.w r0, [pc, #1596] @ 3574ec │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 356b5a │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ add r2, sp, #192 @ 0xc0 │ │ │ │ add r1, sp, #184 @ 0xb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 34fa90 │ │ │ │ ldrb.w r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -396246,15 +396245,15 @@ │ │ │ │ ldr.w r3, [pc, #1396] @ 3574cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3560b8 │ │ │ │ ldr.w r0, [pc, #1420] @ 3574f4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 3560b8 │ │ │ │ lsls r7, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 356ca4 │ │ │ │ b.n 356c92 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -396294,15 +396293,15 @@ │ │ │ │ ldr.w r3, [pc, #1260] @ 3574cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35608c │ │ │ │ ldr.w r0, [pc, #1296] @ 357500 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 35608c │ │ │ │ ldr.w r3, [pc, #1288] @ 357504 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 357014 │ │ │ │ ldr.w r3, [pc, #1220] @ 3574cc │ │ │ │ @@ -396332,15 +396331,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35627e │ │ │ │ ldr.w r0, [pc, #1200] @ 35750c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 35627e │ │ │ │ ldr.w r1, [pc, #1188] @ 357510 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 356244 │ │ │ │ @@ -396350,15 +396349,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 356244 │ │ │ │ ldr.w r0, [pc, #1164] @ 357514 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, r9, lsl #2] │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ b.w 356244 │ │ │ │ @@ -396372,15 +396371,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3562f6 │ │ │ │ ldr.w r0, [pc, #1104] @ 35751c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 3562f6 │ │ │ │ ldr.w r3, [pc, #1092] @ 357520 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3569ce │ │ │ │ @@ -396394,15 +396393,15 @@ │ │ │ │ movs r2, #24 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [pc, #1060] @ 357528 │ │ │ │ add r0, pc │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3569ce │ │ │ │ mov r0, r4 │ │ │ │ bl 34fb68 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ b.n 356ee4 │ │ │ │ ldr.w r3, [fp, #696] @ 0x2b8 │ │ │ │ ldr.w r1, [fp, #688] @ 0x2b0 │ │ │ │ @@ -396411,19 +396410,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 357408 │ │ │ │ ldr.w r7, [fp, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #684] @ 0x2ac │ │ │ │ b.n 356bc0 │ │ │ │ movs r4, #5 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 356ca4 │ │ │ │ @@ -396438,15 +396437,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 356ca4 │ │ │ │ ldr r0, [pc, #936] @ (35752c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 356ca4 │ │ │ │ bl 34fb24 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ b.n 356f02 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -396460,15 +396459,15 @@ │ │ │ │ ldr r3, [pc, #792] @ (3574cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 356012 │ │ │ │ ldr r0, [pc, #884] @ (357534 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 356012 │ │ │ │ lsls r1, r2, #13 │ │ │ │ bpl.w 356e76 │ │ │ │ movs r4, #3 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 356ca4 │ │ │ │ @@ -396483,15 +396482,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 356ca4 │ │ │ │ ldr r0, [pc, #832] @ (357538 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 356ca4 │ │ │ │ ldr r3, [pc, #816] @ (35753c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -396503,15 +396502,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 356b8a │ │ │ │ ldr r0, [pc, #796] @ (357540 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 356b8a │ │ │ │ ldr r0, [pc, #784] @ (357544 ) │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 357248 │ │ │ │ ldr r0, [pc, #652] @ (3574cc ) │ │ │ │ @@ -396527,15 +396526,15 @@ │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 356e8c │ │ │ │ ldr r0, [pc, #748] @ (357548 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ beq.n 35728c │ │ │ │ @@ -396560,15 +396559,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 356ca4 │ │ │ │ ldr r0, [pc, #664] @ (35754c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 356ca4 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 356ca2 │ │ │ │ @@ -396584,15 +396583,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 356ca2 │ │ │ │ ldr r0, [pc, #612] @ (357550 ) │ │ │ │ movs r1, #2 │ │ │ │ movs r4, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 356ca4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -396652,29 +396651,29 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 356ca4 │ │ │ │ ldr r0, [pc, #452] @ (35755c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 356ca4 │ │ │ │ vldr d7, [sp, #296] @ 0x128 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #432] @ (357560 ) │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ vldr d7, [sp, #288] @ 0x120 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [sp, #280] @ 0x118 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 356446 │ │ │ │ lsls r0, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 357298 │ │ │ │ b.n 35727c │ │ │ │ ldr r3, [pc, #348] @ (35753c ) │ │ │ │ @@ -396689,15 +396688,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 356bec │ │ │ │ ldr r0, [pc, #364] @ (357564 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 356bec │ │ │ │ ldr r3, [pc, #304] @ (35753c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35713e │ │ │ │ @@ -396707,33 +396706,33 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35713e │ │ │ │ ldr r0, [pc, #324] @ (357568 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35713e │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 3572ce │ │ │ │ strd r7, r0, [sp, #20] │ │ │ │ lsrs r1, r6, #16 │ │ │ │ ldr r0, [pc, #300] @ (35756c ) │ │ │ │ strd r2, r9, [sp, #12] │ │ │ │ mov.w r2, r8, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd lr, sl, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35736a │ │ │ │ ldr r0, [pc, #276] @ (357570 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb.w ip, [r4, #48] @ 0x30 │ │ │ │ ldrb.w lr, [r4, #66] @ 0x42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w sl, [r4, #49] @ 0x31 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ @@ -396765,105 +396764,105 @@ │ │ │ │ add.w r3, r3, #992 @ 0x3e0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ subs r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r5, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, r0 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r0, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + lsls r0, r1, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + subs r6, r1, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r7, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r1, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r5, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #432] @ (3576c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #1 │ │ │ │ + lsrs r4, r3, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #31 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r1, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r6, #20 │ │ │ │ + asrs r2, r5, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #16 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r1, #14 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r2, #9 │ │ │ │ + lsrs r2, r1, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r4, #8 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r3, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vqadd.u32 d0, d12, d31 │ │ │ │ - asrs r2, r1, #12 │ │ │ │ + vqadd.u32 d16, d4, d31 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vqadd.u16 d0, d4, d31 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + vqadd.u8 d16, d12, d31 │ │ │ │ + asrs r2, r7, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.w 355ec0 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -396906,26 +396905,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (357614 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3575b4 │ │ │ │ ldr r0, [pc, #24] @ (357618 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3575b4 │ │ │ │ nop │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #688] @ (3578c4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r5, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (357678 ) │ │ │ │ @@ -396953,25 +396952,25 @@ │ │ │ │ subw r1, r1, #2503 @ 0x9c7 │ │ │ │ ands.w r1, r1, r3, asr #32 │ │ │ │ it cc │ │ │ │ movcc r1, r3 │ │ │ │ ldr r0, [pc, #24] @ (357688 ) │ │ │ │ asrs r1, r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35763e │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #320] @ (3577c4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #376] @ (357818 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -397064,15 +397063,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3576b6 │ │ │ │ ldr r0, [pc, #136] @ (357828 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3576b6 │ │ │ │ bl 34de60 │ │ │ │ ldr.w r9, [r4, #588] @ 0x24c │ │ │ │ ldrd r2, ip, [r4, #580] @ 0x244 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ b.n 357700 │ │ │ │ ldr r2, [pc, #108] @ (35782c ) │ │ │ │ @@ -397084,15 +397083,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 357742 │ │ │ │ ldr r0, [pc, #92] @ (357830 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 357742 │ │ │ │ ldr.w lr, [pc, #84] @ 357834 │ │ │ │ ldr.w r3, [r7, lr] │ │ │ │ ldrh.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 357708 │ │ │ │ ldr.w lr, [pc, #52] @ 357824 │ │ │ │ @@ -397101,35 +397100,35 @@ │ │ │ │ tst.w lr, #32768 @ 0x8000 │ │ │ │ beq.n 357708 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (357838 ) │ │ │ │ mov r3, ip │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r8] │ │ │ │ b.n 357708 │ │ │ │ nop │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #288] @ (357944 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r1, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #7 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -397171,43 +397170,43 @@ │ │ │ │ orr.w r2, r6, #4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 354880 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3578a0 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3578a6 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3578ac │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3578b2 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 3578b2 │ │ │ │ │ │ │ │ 0035792c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -397269,46 +397268,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 357978 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (357a00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 357978 │ │ │ │ ldr r3, [pc, #52] @ (357a04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357976 │ │ │ │ ldr r3, [pc, #32] @ (3579fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357976 │ │ │ │ ldr r0, [pc, #36] @ (357a08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 357976 │ │ │ │ cmp r7, #146 @ 0x92 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r6, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r6, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00357a0c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -397445,40 +397444,40 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 357abc │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #124] @ (357bf0 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 357abc │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 357b44 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 357b3e │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 357b38 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 357b30 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ strb.w r6, [r4, #684] @ 0x2ac │ │ │ │ b.n 357b28 │ │ │ │ ldr.w r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 34dc28 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -397488,15 +397487,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + lsrs r0, r5, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00357bf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -397554,15 +397553,15 @@ │ │ │ │ bpl.n 357ca2 │ │ │ │ ldr r0, [pc, #208] @ (357d58 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 357ca2 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 357cfa │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -397594,15 +397593,15 @@ │ │ │ │ bpl.n 357c54 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (357d64 ) │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 357c54 │ │ │ │ ldr r2, [pc, #108] @ (357d68 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 357ca2 │ │ │ │ ldr r2, [pc, #76] @ (357d54 ) │ │ │ │ @@ -397612,51 +397611,51 @@ │ │ │ │ bpl.n 357ca2 │ │ │ │ ldr r0, [pc, #92] @ (357d6c ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 357ca2 │ │ │ │ ldr r0, [pc, #72] @ (357d70 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 357c4e │ │ │ │ nop │ │ │ │ - movs r1, #78 @ 0x4e │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #198 @ 0xc6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ lsls r6, r3, #1 │ │ │ │ bmi.n 357cf4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ add ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #26 │ │ │ │ + lsrs r0, r6, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bics r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #24 │ │ │ │ + lsrs r4, r1, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #26 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + lsrs r6, r3, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00357d74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -397706,15 +397705,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 357e06 │ │ │ │ ldr r3, [pc, #120] @ (357e78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 357e44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -397738,15 +397737,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 357dbe │ │ │ │ ldr r0, [pc, #88] @ (357e8c ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 357dbe │ │ │ │ ldr r3, [pc, #72] @ (357e90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357e04 │ │ │ │ @@ -397757,38 +397756,38 @@ │ │ │ │ bpl.n 357e04 │ │ │ │ ldr r0, [pc, #56] @ (357e94 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 357e04 │ │ │ │ nop │ │ │ │ - subs r0, r2, #7 │ │ │ │ + movs r0, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r3, #74 @ 0x4a │ │ │ │ lsls r0, r5, #1 │ │ │ │ bcc.n 357d98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r7, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #528] @ (35809c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #23 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00357e98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -397806,15 +397805,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ add.w r3, r4, #808 @ 0x328 │ │ │ │ add.w r0, r4, #908 @ 0x38c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ movw r8, #2571 @ 0xa0b │ │ │ │ str.w r5, [r4, #604] @ 0x25c │ │ │ │ movs r5, #49 @ 0x31 │ │ │ │ @@ -397855,111 +397854,111 @@ │ │ │ │ add.w r2, r4, #680 @ 0x2a8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov sl, r7 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r8, [r4, #680] @ 0x2a8 │ │ │ │ movs r0, #32 │ │ │ │ ldr r7, [pc, #308] @ (3580b8 ) │ │ │ │ blx 252cb8 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #700 @ 0x2bc │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r8, [r4, #700] @ 0x2bc │ │ │ │ movs r0, #32 │ │ │ │ add r7, pc │ │ │ │ blx 252cb8 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #720 @ 0x2d0 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r8, [r4, #720] @ 0x2d0 │ │ │ │ movs r0, #32 │ │ │ │ mov r9, r4 │ │ │ │ blx 252cb8 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #740 @ 0x2e4 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r8, [r4, #740] @ 0x2e4 │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r8, [r4, #760] @ 0x2f8 │ │ │ │ movs r0, #32 │ │ │ │ add.w r8, r4, #900 @ 0x384 │ │ │ │ blx 252cb8 │ │ │ │ ldr r3, [pc, #172] @ (3580bc ) │ │ │ │ add.w r2, r4, #780 @ 0x30c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r5, [r4, #780] @ 0x30c │ │ │ │ add.w r5, r4, #800 @ 0x320 │ │ │ │ movs r0, #32 │ │ │ │ blx 252cb8 │ │ │ │ movs r3, #1 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r4, [r5], #20 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 358030 │ │ │ │ add.w r0, r9, #632 @ 0x278 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ bl 34e6ac │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #660 @ 0x294 │ │ │ │ bl 34e6ac │ │ │ │ add.w r0, r9, #664 @ 0x298 │ │ │ │ bl 34f710 │ │ │ │ ldr.w r0, [r9, #936] @ 0x3a8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #72] @ (3580c0 ) │ │ │ │ ldr r2, [pc, #76] @ (3580c4 ) │ │ │ │ ldr r1, [pc, #76] @ (3580c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1020 @ 0x3fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add.w r0, r9, #448 @ 0x1c0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ ldrh.w r3, [r3, #110] @ 0x6e │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -397969,77 +397968,77 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3530dc │ │ │ │ nop │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ ldmia r7!, {r0, r1, r5} │ │ │ │ vcvt.u32.f32 q13, , #1 │ │ │ │ @ instruction: 0xffffbd23 │ │ │ │ - vrshr.u64 d22, d2, #1 │ │ │ │ + vmlal.u q11, d31, d10[0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ movs r6, r7 │ │ │ │ - negs r4, r2 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003580cc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [r7, #604] @ 0x25c │ │ │ │ cbz r4, 3580f2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r4, [r7, #680] @ 0x2a8 │ │ │ │ cbz r4, 358104 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r4, [r7, #700] @ 0x2bc │ │ │ │ cbz r4, 358116 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r4, [r7, #720] @ 0x2d0 │ │ │ │ cbz r4, 358128 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r4, [r7, #740] @ 0x2e4 │ │ │ │ cbz r4, 35813a │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r4, [r7, #760] @ 0x2f8 │ │ │ │ cbz r4, 35814c │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r4, [r7, #780] @ 0x30c │ │ │ │ cbz r4, 35815e │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ add.w r6, r6, #131072 @ 0x20000 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #800 @ 0x320 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 35817a │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 358168 │ │ │ │ ldr.w r0, [r7, #632] @ 0x278 │ │ │ │ bl 34e714 │ │ │ │ @@ -398151,150 +398150,150 @@ │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r6, fp, r2, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35847e │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ strb.w r9, [r4, #4] │ │ │ │ b.n 35827c │ │ │ │ ldrd r4, r3, [r5, #792] @ 0x318 │ │ │ │ ldr.w r1, [r5, #788] @ 0x314 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #688] @ (35859c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3584a6 │ │ │ │ ldr.w r8, [r5, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #784] @ 0x310 │ │ │ │ b.n 35826c │ │ │ │ ldrd r4, r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr.w r1, [r5, #748] @ 0x2ec │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #632] @ (35859c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3584ce │ │ │ │ ldr.w r8, [r5, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #744] @ 0x2e8 │ │ │ │ b.n 358264 │ │ │ │ ldrd r4, r3, [r5, #772] @ 0x304 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #572] @ (35859c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3584f6 │ │ │ │ ldr.w r8, [r5, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #764] @ 0x2fc │ │ │ │ b.n 35825c │ │ │ │ ldrd r4, r3, [r5, #732] @ 0x2dc │ │ │ │ ldr.w r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #516] @ (35859c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35851e │ │ │ │ ldr.w r8, [r5, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #724] @ 0x2d4 │ │ │ │ b.n 358254 │ │ │ │ ldrd r4, r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #456] @ (35859c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 358546 │ │ │ │ ldr.w r8, [r5, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #704] @ 0x2c0 │ │ │ │ b.n 35824a │ │ │ │ ldrd r4, r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr.w r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #400] @ (35859c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35856e │ │ │ │ ldr.w r8, [r5, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #684] @ 0x2ac │ │ │ │ b.n 358240 │ │ │ │ ldr.w r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 490c7c │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r5, #604] @ 0x25c │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -398309,15 +398308,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3582c0 │ │ │ │ ldr r0, [pc, #272] @ (3585a8 ) │ │ │ │ mov r2, r6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3582c0 │ │ │ │ ldr r3, [pc, #248] @ (3585a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3582f8 │ │ │ │ ldr r3, [pc, #240] @ (3585a4 ) │ │ │ │ @@ -398326,15 +398325,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3582f8 │ │ │ │ ldr r0, [pc, #236] @ (3585ac ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3582f8 │ │ │ │ ldr r3, [pc, #208] @ (3585a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 358332 │ │ │ │ ldr r3, [pc, #200] @ (3585a4 ) │ │ │ │ @@ -398343,15 +398342,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 358332 │ │ │ │ ldr r0, [pc, #200] @ (3585b0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 358332 │ │ │ │ ldr r3, [pc, #168] @ (3585a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35836c │ │ │ │ ldr r3, [pc, #160] @ (3585a4 ) │ │ │ │ @@ -398360,15 +398359,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35836c │ │ │ │ ldr r0, [pc, #164] @ (3585b4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35836c │ │ │ │ ldr r3, [pc, #128] @ (3585a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3583a6 │ │ │ │ ldr r3, [pc, #120] @ (3585a4 ) │ │ │ │ @@ -398377,15 +398376,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3583a6 │ │ │ │ ldr r0, [pc, #128] @ (3585b8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3583a6 │ │ │ │ ldr r3, [pc, #88] @ (3585a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3583e0 │ │ │ │ ldr r3, [pc, #80] @ (3585a4 ) │ │ │ │ @@ -398394,15 +398393,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3583e0 │ │ │ │ ldr r0, [pc, #92] @ (3585bc ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3583e0 │ │ │ │ ldr r3, [pc, #48] @ (3585a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35841a │ │ │ │ ldr r3, [pc, #40] @ (3585a4 ) │ │ │ │ @@ -398411,47 +398410,47 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35841a │ │ │ │ ldr r0, [pc, #56] @ (3585c0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35841a │ │ │ │ nop │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r2, #63] @ 0x3f │ │ │ │ - vst1.8 @ instruction: 0xf98a003f │ │ │ │ - vld4.8 {d16-d19}, [r2 :256] │ │ │ │ - ldrsh.w r0, [sl, pc, lsl #3] │ │ │ │ - ldrsb.w r0, [r2, pc, lsl #3] │ │ │ │ - str??.w r0, [sl, #63] @ 0x3f │ │ │ │ - str.w r0, [r2, #63] @ 0x3f │ │ │ │ + vld1.8 @ instruction: 0xf9ea003f │ │ │ │ + vst1.8 @ instruction: 0xf9c2003f │ │ │ │ + ldrsb.w r0, [sl, #63] @ 0x3f │ │ │ │ + ldr??.w r0, [r2, pc, lsl #3] │ │ │ │ + vst4.8 {d16-d19}, [sl :256] │ │ │ │ + vld4.8 {d0-d3}, [r2 :256] │ │ │ │ + ldr??.w r0, [sl, #63] @ 0x3f │ │ │ │ │ │ │ │ 003585c4 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 35f9c4 │ │ │ │ nop │ │ │ │ │ │ │ │ 003585d0 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 35f850 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3585e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (358648 ) │ │ │ │ @@ -398482,27 +398481,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 358606 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (358658 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 358606 │ │ │ │ nop │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3589fc │ │ │ │ + b.n 358a6c │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [pc, #84] @ (3586b4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #84] @ (3586b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -398524,30 +398523,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (3586c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add.w r0, r1, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 35fcd0 │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358b50 │ │ │ │ + b.n 358bc0 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 490c9c │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ @@ -398599,35 +398598,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (35881c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #148] @ (358820 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #144] @ (358824 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #132] @ (358828 ) │ │ │ │ ldr r1, [pc, #136] @ (35882c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (358830 ) │ │ │ │ ldr r3, [pc, #124] @ (358834 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #120] @ (358838 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (35883c ) │ │ │ │ @@ -398647,47 +398646,47 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r4, r4, #23 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub.w r0, sl, #12386304 @ 0xbd0000 │ │ │ │ - vhadd.s q8, q5, │ │ │ │ - sub.w r0, ip, #12386304 @ 0xbd0000 │ │ │ │ - rsb r0, r2, #12386304 @ 0xbd0000 │ │ │ │ - str r7, [sp, #648] @ 0x288 │ │ │ │ + @ instruction: 0xf5e2003d │ │ │ │ + vext.8 q0, q1, , #0 │ │ │ │ + @ instruction: 0xf5e4003d │ │ │ │ + @ instruction: 0xf5fa003d │ │ │ │ + str r7, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r1, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 35891c │ │ │ │ @@ -398730,15 +398729,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35889a │ │ │ │ ldr r0, [pc, #100] @ (35892c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35889a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 35889a │ │ │ │ ldr r3, [pc, #88] @ (358930 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398747,48 +398746,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35889a │ │ │ │ ldr r0, [pc, #68] @ (358934 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35889a │ │ │ │ ldr r3, [pc, #60] @ (358938 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35889a │ │ │ │ ldr r3, [pc, #32] @ (358928 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35889a │ │ │ │ ldr r0, [pc, #40] @ (35893c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35889a │ │ │ │ movs r0, #114 @ 0x72 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #336] @ (358a78 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358ac8 │ │ │ │ + b.n 358b38 │ │ │ │ movs r7, r7 │ │ │ │ strh r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358a08 │ │ │ │ + b.n 358a78 │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358ac8 │ │ │ │ + b.n 358b38 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (358a64 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -398844,15 +398843,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (358a7c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 358982 │ │ │ │ ldr r0, [pc, #176] @ (358a80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 358982 │ │ │ │ ldr r3, [pc, #156] @ (358a74 ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -398869,15 +398868,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 358986 │ │ │ │ ldr r0, [pc, #132] @ (358a88 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 358986 │ │ │ │ movs r3, #8 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -398904,15 +398903,15 @@ │ │ │ │ bpl.n 358986 │ │ │ │ ldr r0, [pc, #68] @ (358a90 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 358986 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, r0, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -398923,23 +398922,23 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358bc8 │ │ │ │ + b.n 358c38 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358aa0 │ │ │ │ + b.n 358b10 │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - svc 232 @ 0xe8 │ │ │ │ + b.n 358ad4 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (358be0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -399005,15 +399004,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 358bda │ │ │ │ ldr r0, [pc, #196] @ (358c00 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #168] @ (358bf0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 358b90 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 358adc │ │ │ │ @@ -399050,15 +399049,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 358b4e │ │ │ │ ldr r0, [pc, #100] @ (358c0c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 358b4e │ │ │ │ ldr r3, [pc, #92] @ (358c10 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 358b62 │ │ │ │ ldr r3, [pc, #56] @ (358bf8 ) │ │ │ │ @@ -399067,15 +399066,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 358b62 │ │ │ │ ldr r0, [pc, #76] @ (358c14 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 358b62 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r5, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -399088,25 +399087,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + b.n 358c28 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, r6, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - svc 2 │ │ │ │ + svc 58 @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - svc 10 │ │ │ │ + svc 66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #64] @ (358c68 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -399116,32 +399115,32 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 39098c │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r4, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38fd94 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #312] @ 0x138 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (358ce0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -399150,25 +399149,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (358ce8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #76] @ (358cec ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (358cf0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #60] @ (358cf4 ) │ │ │ │ ldr r2, [pc, #64] @ (358cf8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -399179,25 +399178,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r2, #3 │ │ │ │ + asrs r0, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ - orns r0, lr, #61 @ 0x3d │ │ │ │ - orr.w r0, lr, r5, lsl #1 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + @ instruction: 0xf0b6003d │ │ │ │ + eor.w r0, r6, r5, lsl #1 │ │ │ │ + pop {r1, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + strb r4, [r5, #18] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 358d68 │ │ │ │ sub sp, #16 │ │ │ │ @@ -399206,15 +399205,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (358d70 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #80] @ (358d74 ) │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #76] @ (358d78 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 358d44 │ │ │ │ add.w r0, r3, #6560 @ 0x19a0 │ │ │ │ @@ -399231,33 +399230,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 358d34 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (358d84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 358d34 │ │ │ │ nop │ │ │ │ - asrs r6, r0, #1 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, r3 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r5, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #960] @ (359140 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #8 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #120] @ 358e10 │ │ │ │ sub sp, #8 │ │ │ │ @@ -399267,15 +399266,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ ldr r6, [pc, #112] @ (358e1c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #104] @ (358e20 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 358df2 │ │ │ │ add.w r0, r5, #6560 @ 0x19a0 │ │ │ │ @@ -399301,30 +399300,30 @@ │ │ │ │ ldr r3, [pc, #40] @ (358e28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 358dc2 │ │ │ │ ldr r0, [pc, #36] @ (358e2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 358dc2 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u8 d0, d31, #4 │ │ │ │ - lsrs r6, r1, #23 │ │ │ │ + vmvn.i32 d16, #207 @ 0x000000cf │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r4, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 358d50 │ │ │ │ + ble.n 358dc0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ @@ -399337,15 +399336,15 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ ldr r7, [pc, #184] @ (358f0c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #172] @ (358f10 ) │ │ │ │ add r7, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 358eda │ │ │ │ mov r3, r4 │ │ │ │ @@ -399400,31 +399399,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 358e6e │ │ │ │ ldr r0, [pc, #44] @ (358f1c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 358e6e │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r0, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r3, #21 │ │ │ │ movs r7, r7 │ │ │ │ - mcr2 0, 7, r0, cr2, cr15, {1} │ │ │ │ + vqadd.u16 d0, d10, d31 │ │ │ │ subs r4, r6, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 2, r0, cr2, cr15, {1} │ │ │ │ + mcr2 0, 4, r0, cr10, cr15, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1272] @ 35942c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w r5, [pc, #1272] @ 359430 │ │ │ │ @@ -399443,15 +399442,15 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 359440 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [pc, #1236] @ 359444 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [r7, r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 359352 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ @@ -399543,15 +399542,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #112 @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -399563,15 +399562,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 3592ec │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 3908bc │ │ │ │ cmp r5, #10 │ │ │ │ bne.n 3590b8 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -399653,19 +399652,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #684] @ (35947c ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 490b84 │ │ │ │ @@ -399725,15 +399724,15 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 35fae8 │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ b.n 359120 │ │ │ │ ldr r2, [pc, #496] @ (359488 ) │ │ │ │ ldr r3, [pc, #416] @ (359438 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -399757,15 +399756,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3590ea │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ (359494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3590ea │ │ │ │ mov r0, r6 │ │ │ │ bl 39b8bc │ │ │ │ b.n 359134 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3590d2 │ │ │ │ @@ -399779,15 +399778,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3590d2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ (35949c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3590d2 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3593de │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #1268] @ 0x4f4 │ │ │ │ ldr.w r3, [r6, #1780] @ 0x6f4 │ │ │ │ @@ -399814,15 +399813,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (359490 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 358f82 │ │ │ │ ldr r0, [pc, #308] @ (3594a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 358f82 │ │ │ │ ldr r3, [pc, #304] @ (3594a8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3591fa │ │ │ │ @@ -399838,15 +399837,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #264] @ (3594ac ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3591fa │ │ │ │ ldr r3, [pc, #244] @ (3594b0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 359252 │ │ │ │ @@ -399854,15 +399853,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 359252 │ │ │ │ ldr r0, [pc, #224] @ (3594b4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 359252 │ │ │ │ ldr r3, [pc, #208] @ (3594b0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359324 │ │ │ │ @@ -399870,15 +399869,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359324 │ │ │ │ ldr r0, [pc, #192] @ (3594b8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 359324 │ │ │ │ ldr r0, [pc, #184] @ (3594bc ) │ │ │ │ add r0, pc │ │ │ │ bl 437958 │ │ │ │ ldr r0, [pc, #180] @ (3594c0 ) │ │ │ │ add r0, pc │ │ │ │ bl 437958 │ │ │ │ @@ -399889,95 +399888,95 @@ │ │ │ │ ldr r0, [pc, #172] @ (3594cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r3, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, r1, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r2, r1, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [sl, #252] @ 0xfc │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + mrc2 0, 0, r0, cr2, cr15, {1} │ │ │ │ + lsrs r4, r2, #17 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ str r4, [r2, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldc2l 0, cr0, [sl, #252] @ 0xfc │ │ │ │ - stc2 0, cr0, [lr, #252]! @ 0xfc │ │ │ │ - stc2 0, cr0, [ip, #252] @ 0xfc │ │ │ │ - stc2l 0, cr0, [r8, #-252]! @ 0xffffff04 │ │ │ │ - ldrh r0, [r1, #54] @ 0x36 │ │ │ │ + mrc2 0, 0, r0, cr2, cr15, {1} │ │ │ │ + stc2l 0, cr0, [r6, #252]! @ 0xfc │ │ │ │ + stc2l 0, cr0, [r4, #252] @ 0xfc │ │ │ │ + stc2 0, cr0, [r0, #252]! @ 0xfc │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #86 @ 0x56 │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + lsrs r6, r1, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2l 0, cr0, [lr], #-252 @ 0xffffff04 │ │ │ │ - lsrs r0, r6, #14 │ │ │ │ + ldc2 0, cr0, [r6], #252 @ 0xfc │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, r6, sp, rrx │ │ │ │ - b.n 358f08 │ │ │ │ + sub.w r0, lr, sp, rrx │ │ │ │ + b.n 358f78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r7, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r3, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r0, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ blx r4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3593f8 │ │ │ │ + bls.n 359468 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3594c8 │ │ │ │ + bls.n 359538 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 359554 │ │ │ │ + bhi.n 3593c4 │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [pc, #624] @ (35971c ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 35957c │ │ │ │ + bls.n 3593ec │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3593c4 │ │ │ │ + bls.n 359434 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 359584 │ │ │ │ + bls.n 3593f4 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 359494 │ │ │ │ + bls.n 359504 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 359440 │ │ │ │ + bhi.n 3594b0 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb.w r0, [r8, pc, lsl #3] │ │ │ │ - vst1.8 @ instruction: 0xf98c003f │ │ │ │ + ldr??.w r0, [r0, pc, lsl #3] │ │ │ │ + vst1.8 @ instruction: 0xf9c4003f │ │ │ │ │ │ │ │ 003594d0 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 35f748 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3594e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrb r6, [r0, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -399988,15 +399987,15 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #284] @ (359624 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #16384 @ 0x4000 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #272] @ (359628 ) │ │ │ │ ldr r2, [pc, #272] @ (35962c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #268] @ (359630 ) │ │ │ │ add r2, pc │ │ │ │ @@ -400059,15 +400058,15 @@ │ │ │ │ bl 399354 │ │ │ │ ldr r3, [pc, #132] @ (35963c ) │ │ │ │ ldr r1, [pc, #132] @ (359640 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c5d48 │ │ │ │ + bl 5c5d68 │ │ │ │ cbnz r0, 3595ec │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 39c260 │ │ │ │ @@ -400092,33 +400091,33 @@ │ │ │ │ ldr r0, [pc, #56] @ (359644 ) │ │ │ │ add r0, pc │ │ │ │ bl 437958 │ │ │ │ ldr r0, [pc, #52] @ (359648 ) │ │ │ │ add r0, pc │ │ │ │ bl 437958 │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r6, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vld4.8 {d16-d19}, [r4 :256] │ │ │ │ - ldr.w r0, [r0, #63] @ 0x3f │ │ │ │ + ldrsb.w r0, [ip, #63] @ 0x3f │ │ │ │ + vst4.8 {d0-d3}, [r8 :256] │ │ │ │ lsrs r5, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, r6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr??.w r0, [r0, pc, lsl #3] │ │ │ │ - ldrsh.w r0, [r2, pc, lsl #3] │ │ │ │ + vst1.8 @ instruction: 0xf988003f │ │ │ │ + vld4.8 {d16-d19}, [sl :256] │ │ │ │ asrs r4, r1, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r3, [pc, #528] @ (359850 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #4 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 3596f8 │ │ │ │ + bvs.n 359568 │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 3595fc │ │ │ │ + bvc.n 35966c │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #3316] @ 35a350 │ │ │ │ movw lr, #10289 @ 0x2831 │ │ │ │ @@ -400646,15 +400645,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3596bc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1600] @ 35a360 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3596bc │ │ │ │ movw r3, #49712 @ 0xc230 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r3, r2, lsl #6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -401184,15 +401183,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r2, #63 @ 0x3f │ │ │ │ + sub.w r0, sl, #63 @ 0x3f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 35a3e8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -401202,15 +401201,15 @@ │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ bl 399354 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 39930c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -401233,18 +401232,18 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3585c4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfac00052 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + @ instruction: 0xfaf80052 │ │ │ │ + subs r2, r1, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (35a484 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -401266,15 +401265,15 @@ │ │ │ │ bl 399354 │ │ │ │ ldr r3, [pc, #92] @ (35a48c ) │ │ │ │ ldr r1, [pc, #96] @ (35a490 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5c5d48 │ │ │ │ + bl 5c5d68 │ │ │ │ cbnz r0, 35a454 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -401295,28 +401294,28 @@ │ │ │ │ ldr r0, [pc, #36] @ (35a498 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35a41a │ │ │ │ ldr r0, [pc, #32] @ (35a49c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35a41a │ │ │ │ lsls r4, r1, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #528] @ (35a6a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r0, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf2d8003e │ │ │ │ asrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r0, pc, rrx │ │ │ │ + eor.w r0, r8, pc, rrx │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ (35a54c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #156] @ (35a550 ) │ │ │ │ @@ -401324,35 +401323,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (35a554 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #136] @ (35a558 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #132] @ (35a55c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (35a560 ) │ │ │ │ ldr r1, [pc, #124] @ (35a564 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #108] @ (35a568 ) │ │ │ │ ldr r3, [pc, #112] @ (35a56c ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #92] @ 0x5c │ │ │ │ @@ -401377,93 +401376,93 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - vst1.8 @ instruction: 0xf9880052 │ │ │ │ - bhi.n 35a620 │ │ │ │ + vst1.8 @ instruction: 0xf9c00052 │ │ │ │ + bhi.n 35a490 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 35a5c4 │ │ │ │ + bcs.n 35a634 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r5, #10] │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 35a610 │ │ │ │ + bhi.n 35a480 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 35a640 │ │ │ │ + bhi.n 35a4b0 │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xefe7ffff │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr, #252] @ 0xfc │ │ │ │ + ands.w r0, r6, pc, rrx │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #56] @ (35a5c4 ) │ │ │ │ ldr r2, [pc, #60] @ (35a5c8 ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #60] @ (35a5cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 39c38c │ │ │ │ mov r0, r4 │ │ │ │ bl 39ab38 │ │ │ │ mov r0, r4 │ │ │ │ bl 39098c │ │ │ │ add.w r2, r5, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38fd94 │ │ │ │ - ldrh.w r0, [r0, #82] @ 0x52 │ │ │ │ - @ instruction: 0xe8da003f │ │ │ │ - strex r0, r0, [r6, #252] @ 0xfc │ │ │ │ + str??.w r0, [r8, #82] @ 0x52 │ │ │ │ + ldmdb r2, {r0, r1, r2, r3, r4, r5} │ │ │ │ + ldrd r0, r0, [lr], #-252 @ 0xfc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 35a618 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (35a61c ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (35a620 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ bl 399354 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39930c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3594d0 │ │ │ │ - ldr.w r0, [r6, r2, lsl #1] │ │ │ │ - ldrb r0, [r3, #5] │ │ │ │ + strb.w r0, [lr, #82] @ 0x52 │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r4, #3 │ │ │ │ + adds r6, r3, #4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -401475,15 +401474,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r7, r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r9, r0 │ │ │ │ bl 399354 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 39930c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -401506,18 +401505,18 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3585d0 │ │ │ │ - strb.w r0, [r0, r2, lsl #1] │ │ │ │ - adds r6, r2, #2 │ │ │ │ + ldrh.w r0, [r8, r2, lsl #1] │ │ │ │ + adds r6, r1, #3 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, r1, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r1, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -401814,15 +401813,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35aa18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -401833,15 +401832,15 @@ │ │ │ │ vhadd.u q0, q2, │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [pc, #100] @ (35aa84 ) │ │ │ │ ldr r3, [pc, #104] @ (35aa88 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -401866,15 +401865,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35aa94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -401885,15 +401884,15 @@ │ │ │ │ cdp2 0, 11, cr0, cr8, cr7, {3} │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (35ab04 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -401927,24 +401926,24 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (35ab14 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35aab8 │ │ │ │ cdp2 0, 2, cr0, cr12, cr7, {3} │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (35ac38 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -402033,40 +402032,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 35ab42 │ │ │ │ ldr r0, [pc, #104] @ (35ac54 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 35ab42 │ │ │ │ ldr r0, [pc, #96] @ (35ac58 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 35ab3a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35aba8 │ │ │ │ b.n 35ab3a │ │ │ │ ldr r0, [pc, #68] @ (35ac5c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 35ab3e │ │ │ │ ldr r0, [pc, #56] @ (35ac60 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 35ab3a │ │ │ │ stc2 0, cr0, [r8, #412]! @ 0x19c │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402074,21 +402073,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #108] @ 35ace0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -402124,25 +402123,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35ac8c │ │ │ │ ldr r0, [pc, #32] @ (35acf0 ) │ │ │ │ sub.w r1, r4, #1440 @ 0x5a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35ac8c │ │ │ │ mrrc2 0, 6, r0, sl, cr7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35b198 │ │ │ │ + b.n 35b208 │ │ │ │ movs r7, r7 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ movt r3, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r0, #1300] @ 0x514 │ │ │ │ @@ -402176,23 +402175,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35ad30 │ │ │ │ ldr r0, [pc, #24] @ (35ad74 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ pop {r4} │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ @ instruction: 0xfbbc0067 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r8, sl │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35b154 │ │ │ │ + b.n 35b1c4 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #134144 @ 0x20c00 │ │ │ │ @@ -402270,15 +402269,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 35ae3e │ │ │ │ ldr r0, [pc, #104] @ (35aecc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ add.w r4, r4, r4, lsl #1 │ │ │ │ bl 39935c │ │ │ │ subs r1, r7, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35ae14 │ │ │ │ @@ -402298,34 +402297,34 @@ │ │ │ │ ldr r3, [pc, #36] @ (35aec8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35ae30 │ │ │ │ ldr r0, [pc, #48] @ (35aee0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r5, #1324] @ 0x52c │ │ │ │ ldr.w r1, [r5, #1408] @ 0x580 │ │ │ │ b.n 35ae30 │ │ │ │ nop │ │ │ │ @ instruction: 0xfaec0067 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35b12c │ │ │ │ + b.n 35b19c │ │ │ │ movs r7, r7 │ │ │ │ - and.w r0, r2, #82 @ 0x52 │ │ │ │ - b.n 35b0b8 │ │ │ │ + bics.w r0, sl, #82 @ 0x52 │ │ │ │ + b.n 35b128 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 35afd8 │ │ │ │ + beq.n 35ae48 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 35af58 │ │ │ │ mov r2, r0 │ │ │ │ @@ -402358,27 +402357,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35af24 │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [pc, #32] @ (35af68 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35af24 │ │ │ │ nop │ │ │ │ ldr??.w r0, [ip, #103] @ 0x67 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -402484,30 +402483,30 @@ │ │ │ │ ldr r0, [pc, #60] @ (35b0d0 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35b04a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str.w r0, [sl, #103] @ 0x67 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh.w r0, [sl, #103] @ 0x67 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [sl, #103] @ 0x67 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 35b178 │ │ │ │ add.w r1, r0, #20480 @ 0x5000 │ │ │ │ @@ -402558,26 +402557,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35b100 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #32] @ (35b188 ) │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ b.n 35b100 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7ea0067 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ movs r7, r7 │ │ │ │ add.w r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 35b0d4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -402631,25 +402630,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b1f2 │ │ │ │ ldr r0, [pc, #28] @ (35b244 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35b1f2 │ │ │ │ @ instruction: 0xf7240067 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 35b16c │ │ │ │ + ble.n 35b1dc │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #120] @ (35b2d0 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -402691,25 +402690,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b26a │ │ │ │ ldr r0, [pc, #36] @ (35b2e0 ) │ │ │ │ lsrs r3, r6, #14 │ │ │ │ ubfx r2, r2, #15, #1 │ │ │ │ ubfx r1, r5, #12, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35b26a │ │ │ │ nop │ │ │ │ @ instruction: 0xf67a0067 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 35b320 │ │ │ │ + ble.n 35b390 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #1072] @ 35b728 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -402801,15 +402800,15 @@ │ │ │ │ ldr r3, [pc, #864] @ (35b740 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35b324 │ │ │ │ ldr r0, [pc, #860] @ (35b744 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35b324 │ │ │ │ ldr r3, [pc, #852] @ (35b748 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b34a │ │ │ │ ldr r3, [pc, #836] @ (35b740 ) │ │ │ │ @@ -402826,15 +402825,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 35b6f6 │ │ │ │ ldr r0, [pc, #820] @ (35b750 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35b594 │ │ │ │ cmp r1, #1 │ │ │ │ beq.w 35b544 │ │ │ │ @@ -402934,15 +402933,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35b3ca │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #548] @ (35b760 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ b.n 35b44a │ │ │ │ lsls r5, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r1, [r4, #12] │ │ │ │ bpl.w 35b442 │ │ │ │ movs r1, #1 │ │ │ │ @@ -403070,30 +403069,30 @@ │ │ │ │ beq.w 35b44e │ │ │ │ b.n 35b56a │ │ │ │ ldr r0, [pc, #256] @ (35b770 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 35b5aa │ │ │ │ lsls r1, r2, #15 │ │ │ │ bpl.n 35b5ae │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b54e │ │ │ │ b.n 35b650 │ │ │ │ ldr r0, [pc, #216] @ (35b774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr.w r3, [r7, #2072] @ 0x818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r1, [r8, #66] @ 0x42 │ │ │ │ ubfx r0, r3, #19, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -403113,15 +403112,15 @@ │ │ │ │ ldr r0, [pc, #152] @ (35b778 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsrs r2, r2, #17 │ │ │ │ strd lr, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35b61e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (35b77c ) │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ ldr r1, [pc, #124] @ (35b780 ) │ │ │ │ ldr r0, [pc, #128] @ (35b784 ) │ │ │ │ add r3, pc │ │ │ │ @@ -403146,51 +403145,51 @@ │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf58a0067 │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 35b778 │ │ │ │ + bne.n 35b7e8 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4d00067 │ │ │ │ - bne.n 35b77c │ │ │ │ + bne.n 35b7ec │ │ │ │ movs r7, r7 │ │ │ │ - ldrd r0, r0, [sl, #328] @ 0x148 │ │ │ │ - bge.n 35b6e8 │ │ │ │ + ands.w r0, r2, r2, lsr #1 │ │ │ │ + bge.n 35b758 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 35b860 │ │ │ │ + bne.n 35b6d0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - b.n 35b690 │ │ │ │ + b.n 35b700 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 35b870 │ │ │ │ + bhi.n 35b6e0 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 35b81c │ │ │ │ + bls.n 35b68c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 35b670 │ │ │ │ + b.n 35b6e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 35b850 │ │ │ │ + bhi.n 35b6c0 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 35b7fc │ │ │ │ + bls.n 35b86c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #20480 @ 0x5000 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -403264,15 +403263,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (35b8a8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ bic.w r2, r2, #4261412864 @ 0xfe000000 │ │ │ │ ldr.w r1, [r3, #1324] @ 0x52c │ │ │ │ orrs r1, r2 │ │ │ │ str.w r1, [r3, #1324] @ 0x52c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -403286,15 +403285,15 @@ │ │ │ │ @ instruction: 0xf0dc0067 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35b958 │ │ │ │ + bvc.n 35b7c8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #784] @ (35bbd0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -403390,19 +403389,19 @@ │ │ │ │ ldr.w r2, [r8, #12] │ │ │ │ umull r7, r4, r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 35bb0e │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r4, r1 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r8, #4] │ │ │ │ b.n 35b9b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 35b98c │ │ │ │ ldr r3, [pc, #476] @ (35bbd8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -403413,15 +403412,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 35b98c │ │ │ │ ldr r0, [pc, #460] @ (35bbe0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35b98c │ │ │ │ bic.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ cbz r1, 35ba7a │ │ │ │ orr.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ @@ -403470,15 +403469,15 @@ │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35b8fa │ │ │ │ ldr r0, [pc, #312] @ (35bbec ) │ │ │ │ mov.w r1, r8, lsl #2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, r8, lsl #2] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ orrs r3, r2 │ │ │ │ b.n 35b8fa │ │ │ │ ldr r3, [pc, #296] @ (35bbf0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403488,15 +403487,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35b9bc │ │ │ │ ldr r0, [pc, #272] @ (35bbf4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35b9bc │ │ │ │ ldr.w r0, [r5, #3512] @ 0xdb8 │ │ │ │ bl 38f114 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r0, 35bb3a │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35bb8e │ │ │ │ @@ -403516,15 +403515,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 35b9d4 │ │ │ │ ldr r0, [pc, #208] @ (35bbfc ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35b9d4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35bbae │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -403544,85 +403543,85 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35ba6a │ │ │ │ ldr r0, [pc, #132] @ (35bc00 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35ba6a │ │ │ │ ldr r0, [pc, #124] @ (35bc04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35ba92 │ │ │ │ ldr r3, [pc, #120] @ (35bc08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35bafe │ │ │ │ ldr r3, [pc, #64] @ (35bbdc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35bafe │ │ │ │ ldr r0, [pc, #104] @ (35bc0c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35bafe │ │ │ │ ldr r3, [pc, #96] @ (35bc10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35bb3e │ │ │ │ ldr r3, [pc, #32] @ (35bbdc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35bb3e │ │ │ │ ldr r0, [pc, #80] @ (35bc14 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35bb3e │ │ │ │ nop │ │ │ │ ands.w r0, r4, #103 @ 0x67 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bx r4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + cbnz r6, 35bc1e │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #236] @ 35bd14 │ │ │ │ sub.w r3, r1, #784 @ 0x310 │ │ │ │ @@ -403706,25 +403705,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 35bc46 │ │ │ │ ldr r0, [pc, #28] @ (35bd24 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35bc46 │ │ │ │ stc 0, cr0, [r6], #412 @ 0x19c │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 35bdec │ │ │ │ + bcc.n 35bc5c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -403759,25 +403758,25 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35bd66 │ │ │ │ ldr r0, [pc, #32] @ (35bdb4 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 35bd66 │ │ │ │ @ instruction: 0xeb8a0067 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35bdb4 │ │ │ │ + bcc.n 35be24 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -403812,25 +403811,25 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35bdf6 │ │ │ │ ldr r0, [pc, #32] @ (35be44 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 35bdf6 │ │ │ │ @ instruction: 0xeafa0067 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, fp │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35bd84 │ │ │ │ + bcs.n 35bdf4 │ │ │ │ movs r7, r7 │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #64509 @ 0xfbfd │ │ │ │ movt r2, #30676 @ 0x77d4 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ ands r2, r3 │ │ │ │ b.n 35b8ac │ │ │ │ @@ -403861,26 +403860,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35be7a │ │ │ │ ldr r0, [pc, #32] @ (35bec0 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35be7a │ │ │ │ nop │ │ │ │ orn r0, r8, r7, asr #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [pc, #184] @ (35bf80 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (35bf84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -403919,15 +403918,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35bee6 │ │ │ │ ldr r0, [pc, #104] @ (35bf90 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r1, [pc, #84] @ (35bf88 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35befc │ │ │ │ ldr r1, [pc, #80] @ (35bf8c ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -403939,15 +403938,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (35bf94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -403960,40 +403959,40 @@ │ │ │ │ and.w r0, ip, r7, asr #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb73a │ │ │ │ + @ instruction: 0xb772 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r5, #133120 @ 0x20800 │ │ │ │ add.w r8, r5, #134144 @ 0x20c00 │ │ │ │ mov sl, r1 │ │ │ │ add.w r4, r6, #852 @ 0x354 │ │ │ │ ldr.w r0, [r7, #2116] @ 0x844 │ │ │ │ add.w r9, r8, #328 @ 0x148 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ b.n 35bfd0 │ │ │ │ adds r4, #20 │ │ │ │ cmp r4, r9 │ │ │ │ beq.n 35bfe8 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35bfca │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #20 │ │ │ │ bl 35aee4 │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 35bfd0 │ │ │ │ ldr r3, [pc, #316] @ (35c128 ) │ │ │ │ mov ip, r7 │ │ │ │ @@ -404103,19 +404102,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 35c118 │ │ │ │ b.n 35c05c │ │ │ │ nop │ │ │ │ - udf #156 @ 0x9c │ │ │ │ + udf #212 @ 0xd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 35c678 │ │ │ │ + b.n 35c6e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 35c520 │ │ │ │ + b.n 35c590 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (35c258 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -404161,15 +404160,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (35c264 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35c1b4 │ │ │ │ ldr r0, [pc, #188] @ (35c26c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 35bf98 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 35c16e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -404195,28 +404194,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35c158 │ │ │ │ ldr r0, [pc, #124] @ (35c274 ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35c158 │ │ │ │ ldr r0, [pc, #112] @ (35c278 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35c16a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35c19a │ │ │ │ b.n 35c1b4 │ │ │ │ @@ -404228,37 +404227,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (35c264 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35c1c6 │ │ │ │ ldr r0, [pc, #48] @ (35c280 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35c1c6 │ │ │ │ b.n 35c174 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb636 │ │ │ │ movs r7, r7 │ │ │ │ add r8, r4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {r3, r4, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + push {r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #384] @ 35c414 │ │ │ │ mov r3, r2 │ │ │ │ @@ -404328,15 +404327,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35c2ea │ │ │ │ ldr r0, [pc, #232] @ (35c42c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35c2ea │ │ │ │ add.w r2, r1, #65536 @ 0x10000 │ │ │ │ ldrh.w r2, [r4, r2, lsl #1] │ │ │ │ bfi r3, r2, #0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 35c2ae │ │ │ │ @@ -404350,15 +404349,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35c2ae │ │ │ │ ldr r0, [pc, #188] @ (35c434 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35c2ae │ │ │ │ cbnz r0, 35c3e6 │ │ │ │ uxth r2, r3 │ │ │ │ cbz r1, 35c396 │ │ │ │ add.w r1, r1, #65536 @ 0x10000 │ │ │ │ strh.w r2, [r4, r1, lsl #1] │ │ │ │ @@ -404385,15 +404384,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35c2ea │ │ │ │ ldr r0, [pc, #96] @ (35c43c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35c2ea │ │ │ │ ldr r2, [pc, #88] @ (35c440 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35c388 │ │ │ │ @@ -404402,43 +404401,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35c388 │ │ │ │ ldr r0, [pc, #68] @ (35c444 ) │ │ │ │ uxth r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 35c388 │ │ │ │ nop │ │ │ │ b.n 35c08c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 35c384 │ │ │ │ + blt.n 35c3f4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 35c50c │ │ │ │ + blt.n 35c37c │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r4, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ ldr r5, [pc, #320] @ (35c574 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #336] @ (35c58c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #232] @ (35c544 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -404478,15 +404477,15 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35c51c │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ mov r0, r2 │ │ │ │ ldrb.w r1, [r4, #2112] @ 0x840 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404507,15 +404506,15 @@ │ │ │ │ bpl.n 35c47c │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #76] @ (35c554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr.w r2, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr.w r0, [r4, r3, lsl #2] │ │ │ │ b.n 35c47c │ │ │ │ ldr r3, [pc, #56] @ (35c558 ) │ │ │ │ @@ -404529,31 +404528,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35c4b6 │ │ │ │ ldr r0, [pc, #40] @ (35c55c ) │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 35c4b6 │ │ │ │ nop │ │ │ │ b.n 35be38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #432] @ (35c700 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 35c5d2 │ │ │ │ + push {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 35c5de │ │ │ │ + push {r1, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ and.w lr, r2, #7 │ │ │ │ ldr.w ip, [pc, #136] @ 35c5f0 │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ sub.w r1, r1, #16384 @ 0x4000 │ │ │ │ add.w r3, r1, #51 @ 0x33 │ │ │ │ @@ -404595,25 +404594,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35c5ba │ │ │ │ ldr r0, [pc, #28] @ (35c600 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ b.n 35cca4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r8, sl │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #308] @ (35c74c ) │ │ │ │ @@ -404708,15 +404707,15 @@ │ │ │ │ bpl.n 35c66c │ │ │ │ ldr r0, [pc, #80] @ (35c75c ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, lr │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r5, #42] @ 0x2a │ │ │ │ adds r1, r3, #6 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ ldr.w lr, [r5, r1, lsl #3] │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add.w r3, r5, r1, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -404735,21 +404734,21 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 35c7fc │ │ │ │ + bvc.n 35c66c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -404791,26 +404790,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35c7c4 │ │ │ │ ldr r0, [pc, #28] @ (35c808 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35c7c4 │ │ │ │ nop │ │ │ │ b.n 35ca84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -404852,26 +404851,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35c864 │ │ │ │ ldr r0, [pc, #28] @ (35c8a8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35c864 │ │ │ │ nop │ │ │ │ b.n 35c9e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, fp │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1556] @ 35ced4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -405038,15 +405037,15 @@ │ │ │ │ ldr.w r3, [pc, #1112] @ 35ceec │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35c922 │ │ │ │ ldr.w r0, [pc, #1100] @ 35cef0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35c922 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35c9e6 │ │ │ │ ldr.w r3, [pc, #1084] @ 35cef4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405065,15 +405064,15 @@ │ │ │ │ ldr.w r3, [pc, #1032] @ 35ceec │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 35c9e6 │ │ │ │ ldr.w r0, [pc, #1028] @ 35cef8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35c9e6 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ orr.w r1, r1, #48 @ 0x30 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 35c9e6 │ │ │ │ @@ -405108,15 +405107,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35c986 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ (35cf00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35c986 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35cd54 │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 35c9c6 │ │ │ │ b.n 35c9e6 │ │ │ │ @@ -405159,15 +405158,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35ca6c │ │ │ │ ldr r0, [pc, #776] @ (35cf08 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35ca6c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35c9e6 │ │ │ │ ldr r3, [pc, #756] @ (35cf0c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405176,15 +405175,15 @@ │ │ │ │ ldr r3, [pc, #712] @ (35ceec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 35cad2 │ │ │ │ ldr r0, [pc, #732] @ (35cf10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 35c9e6 │ │ │ │ b.n 35cad4 │ │ │ │ mov r0, r7 │ │ │ │ bl 34fb64 │ │ │ │ @@ -405205,15 +405204,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35c97a │ │ │ │ ldr r0, [pc, #668] @ (35cf18 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb.w r2, [sp, #25] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35c97a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35ce38 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ strb.w r4, [sp, #27] │ │ │ │ @@ -405272,15 +405271,15 @@ │ │ │ │ ldr r3, [pc, #428] @ (35ceec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35cad2 │ │ │ │ ldr r0, [pc, #468] @ (35cf20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35cd16 │ │ │ │ ldr r3, [pc, #460] @ (35cf24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 35cd6a │ │ │ │ ldr r3, [pc, #396] @ (35ceec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -405299,15 +405298,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35cbca │ │ │ │ ldr r0, [pc, #412] @ (35cf2c ) │ │ │ │ uxth r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35cbca │ │ │ │ ldr r3, [pc, #404] @ (35cf30 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 35cdec │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ @@ -405328,26 +405327,26 @@ │ │ │ │ ldr r3, [pc, #280] @ (35ceec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35cad2 │ │ │ │ ldr r0, [pc, #340] @ (35cf34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [sl] │ │ │ │ b.n 35cd1a │ │ │ │ ldr r3, [pc, #252] @ (35ceec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 35cb2e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ (35cf38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35cda4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35c9e6 │ │ │ │ ldr r3, [pc, #224] @ (35cef4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405356,38 +405355,38 @@ │ │ │ │ ldr r3, [pc, #200] @ (35ceec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35cd16 │ │ │ │ ldr r0, [pc, #268] @ (35cf3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35cd16 │ │ │ │ ldr r3, [pc, #260] @ (35cf40 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35cc98 │ │ │ │ ldr r3, [pc, #164] @ (35ceec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35cc98 │ │ │ │ ldr r0, [pc, #236] @ (35cf44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35cc98 │ │ │ │ ldr r0, [pc, #232] @ (35cf48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 35c9c2 │ │ │ │ ldr r0, [pc, #220] @ (35cf4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 35c9e6 │ │ │ │ b.n 35cad4 │ │ │ │ ldr r2, [pc, #160] @ (35cf24 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ @@ -405410,20 +405409,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 35ceca │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 35ce98 │ │ │ │ ldr r0, [pc, #148] @ (35cf54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35ccc8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ (35cf58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35ccc8 │ │ │ │ b.n 35cef8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 35cef4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -405431,67 +405430,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ svc 174 @ 0xae │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r5 │ │ │ │ + uxtb r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r3 │ │ │ │ + uxth r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ muls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #0] @ (35cf08 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #440 @ 0x1b8 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ movs r7, r7 │ │ │ │ cmp r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ movs r7, r7 │ │ │ │ strh r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #960 @ 0x3c0 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #144 @ 0x90 │ │ │ │ + add r7, sp, #368 @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #752 @ 0x2f0 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #608 @ 0x260 │ │ │ │ + add r6, sp, #832 @ 0x340 │ │ │ │ movs r7, r7 │ │ │ │ strb r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #840 @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #416 @ 0x1a0 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #360 @ 0x168 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #480 @ 0x1e0 │ │ │ │ + add r5, sp, #704 @ 0x2c0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #328] @ 35d0b4 │ │ │ │ sub.w r4, r1, #768 @ 0x300 │ │ │ │ @@ -405595,26 +405594,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35cf8a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (35d0c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35cf8a │ │ │ │ bls.n 35d17c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #284] @ (35d1f8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -405685,23 +405684,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 35d106 │ │ │ │ ldr r0, [pc, #116] @ (35d20c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r1, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r1, r3 │ │ │ │ b.n 35d106 │ │ │ │ ldr r0, [pc, #96] @ (35d210 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r2, r3 │ │ │ │ @@ -405717,33 +405716,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35d152 │ │ │ │ ldr r0, [pc, #40] @ (35d218 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35d152 │ │ │ │ bvc.n 35d1ec │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #608] @ (35d46c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #808 @ (adr r2, 35d538 ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 35d218 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #440 @ (adr r2, 35d3cc ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 35d4ac ) │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #752 @ (adr r2, 35d50c ) │ │ │ │ + add r2, pc, #976 @ (adr r2, 35d5ec ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #252] @ (35d32c ) │ │ │ │ @@ -405802,15 +405801,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (35d338 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35d268 │ │ │ │ ldr r0, [pc, #124] @ (35d33c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35d268 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r4, #224] @ 0xe0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ bl 35d0c8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -405833,47 +405832,47 @@ │ │ │ │ ldr r2, [pc, #60] @ (35d338 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35d268 │ │ │ │ ldr r0, [pc, #60] @ (35d344 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35d268 │ │ │ │ ldr r2, [pc, #56] @ (35d348 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35d268 │ │ │ │ ldr r2, [pc, #28] @ (35d338 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35d268 │ │ │ │ ldr r0, [pc, #40] @ (35d34c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35d268 │ │ │ │ bvs.n 35d274 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #120 @ (adr r2, 35d3b8 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 35d498 ) │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - itet lt │ │ │ │ - movlt r7, r7 │ │ │ │ - addge r0, r5, #1 │ │ │ │ - movlt r0, r0 │ │ │ │ - add r1, pc, #1008 @ (adr r1, 35d740 ) │ │ │ │ + itee al │ │ │ │ + moval r7, r7 │ │ │ │ + add r0, r5, #1 │ │ │ │ + mov r0, r0 │ │ │ │ + add r2, pc, #208 @ (adr r2, 35d420 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -405908,29 +405907,29 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35d38e │ │ │ │ ldr r0, [pc, #32] @ (35d3dc ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 35d38e │ │ │ │ bpl.n 35d494 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - itee mi │ │ │ │ - movmi r7, r7 │ │ │ │ - pushpl {r4, lr} │ │ │ │ - movpl.w ip, #4096 @ 0x1000 │ │ │ │ + itte hi │ │ │ │ + movhi r7, r7 │ │ │ │ + pushhi {r4, lr} │ │ │ │ + movls.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #100] @ 35d45c │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ @@ -405962,29 +405961,29 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35d41e │ │ │ │ ldr r0, [pc, #32] @ (35d46c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 35d41e │ │ │ │ bmi.n 35d404 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #64] @ (35d4a8 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00ee │ │ │ │ - movs r7, r7 │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itte cs │ │ │ │ + movcs r7, r7 │ │ │ │ + pushcs {r4, lr} │ │ │ │ + movcc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 35d4c8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #68] @ (35d4cc ) │ │ │ │ mov r4, r0 │ │ │ │ add ip, pc │ │ │ │ @@ -406006,27 +406005,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35d492 │ │ │ │ ldr r0, [pc, #32] @ (35d4d8 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35d492 │ │ │ │ nop │ │ │ │ bmi.n 35d56c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #576 @ (adr r1, 35d71c ) │ │ │ │ + add r1, pc, #800 @ (adr r1, 35d7fc ) │ │ │ │ movs r7, r7 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r2, #1300] @ 0x514 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 35d4fe │ │ │ │ ldr.w r2, [r0, #208] @ 0xd0 │ │ │ │ @@ -406097,25 +406096,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35d584 │ │ │ │ ldr r0, [pc, #28] @ (35d5c4 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35d584 │ │ │ │ bcc.n 35d4c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r6, pc} │ │ │ │ + pop {r3, r4, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -406157,25 +406156,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35d620 │ │ │ │ ldr r0, [pc, #28] @ (35d660 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35d620 │ │ │ │ bcs.n 35d624 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #64] @ (35d69c ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + pop {r2, r3, r5, pc} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ sub sp, #396 @ 0x18c │ │ │ │ @@ -406224,28 +406223,28 @@ │ │ │ │ bl 350ff4 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ subs r5, r0, r2 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ bhi.w 35daa0 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ subs r2, r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r6, #1 │ │ │ │ blx 254cbc │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ @@ -406582,15 +406581,15 @@ │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 35df72 │ │ │ │ movs r3, #22 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ b.n 35d758 │ │ │ │ uxth r3, r3 │ │ │ │ subs r5, r3, r1 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 35d81e │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ @@ -406912,15 +406911,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35daf2 │ │ │ │ ldr r0, [pc, #76] @ (35de9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35daf2 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.n 35d7a0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @@ -406930,27 +406929,27 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ bcs.n 35df00 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [pc, #432] @ (35e040 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #464 @ (adr r6, 35e070 ) │ │ │ │ + add r6, pc, #688 @ (adr r6, 35e150 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [pc, #2524] @ 35e880 │ │ │ │ ubfx r2, sl, #12, #2 │ │ │ │ tst.w r7, #1 │ │ │ │ mov.w r6, #1 │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ @@ -407015,15 +407014,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35d6c4 │ │ │ │ ldr.w r0, [pc, #2344] @ 35e88c │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 35d6c4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -407350,15 +407349,15 @@ │ │ │ │ ldr.w r3, [pc, #1432] @ 35e888 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35e308 │ │ │ │ ldr.w r0, [pc, #1436] @ 35e898 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35e308 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ add r6, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, r5 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ @@ -407542,15 +407541,15 @@ │ │ │ │ ldr r0, [pc, #912] @ (35e8a0 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35e00c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r4, [r8, #20] │ │ │ │ ldr.w r0, [r3, #2888] @ 0xb48 │ │ │ │ bl 34f990 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ @@ -407591,15 +407590,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 35e264 │ │ │ │ ldr r0, [pc, #776] @ (35e8a8 ) │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35e264 │ │ │ │ mov r0, r4 │ │ │ │ bl 3514e0 │ │ │ │ b.w 35dc5c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #3512] @ 0xdb8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -407613,15 +407612,15 @@ │ │ │ │ ldr r3, [pc, #696] @ (35e888 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35e03e │ │ │ │ ldr r0, [pc, #724] @ (35e8b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35e03e │ │ │ │ str r5, [sp, #380] @ 0x17c │ │ │ │ cmp.w r6, #167772160 @ 0xa000000 │ │ │ │ bne.n 35e56c │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ b.w 35dda0 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -407691,15 +407690,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35e280 │ │ │ │ ldr r0, [pc, #512] @ (35e8bc ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35e280 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35e79e │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r2, #172] @ 0xac │ │ │ │ @@ -407707,22 +407706,22 @@ │ │ │ │ itt ne │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [r2, #172] @ 0xac │ │ │ │ b.w 35da2a │ │ │ │ ldr r0, [pc, #476] @ (35e8c0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35e264 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #464] @ (35e8c4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [r9, r4, lsl #2] │ │ │ │ ldr.w r0, [r9, r6, lsl #2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 35e634 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add.w r2, r3, #14 │ │ │ │ @@ -407735,15 +407734,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 35e82a │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.w 35db36 │ │ │ │ ldrb.w r3, [sp, #313] @ 0x139 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 35db36 │ │ │ │ add.w r3, r8, #20480 @ 0x5000 │ │ │ │ @@ -407780,15 +407779,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35e6cc │ │ │ │ ldr r0, [pc, #276] @ (35e8cc ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35e6cc │ │ │ │ ldr r2, [pc, #268] @ (35e8d0 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 35db80 │ │ │ │ @@ -407811,21 +407810,21 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrb.w r3, [sp, #254] @ 0xfe │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #253] @ 0xfd │ │ │ │ ldrb.w r2, [sp, #252] @ 0xfc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 35db80 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (35e8d8 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 35dae8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w lr, r3, r2 │ │ │ │ add.w ip, lr, #32 │ │ │ │ mov r6, r9 │ │ │ │ @@ -407848,65 +407847,65 @@ │ │ │ │ ldr r1, [pc, #112] @ (35e8e0 ) │ │ │ │ ldr r0, [pc, #112] @ (35e8e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - itt le │ │ │ │ - lslle r2, r2, #1 │ │ │ │ - suble r5, #8 │ │ │ │ + stmia r0!, {r2, r4} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #144 @ (adr r5, 35e920 ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 35ea00 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #544 @ (adr r4, 35eabc ) │ │ │ │ + add r4, pc, #768 @ (adr r4, 35eb9c ) │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #912 @ (adr r1, 35ec34 ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 35e914 ) │ │ │ │ movs r7, r7 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #744 @ (adr r2, 35eb94 ) │ │ │ │ + add r2, pc, #968 @ (adr r2, 35ec74 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #800 @ 0x320 │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #432] @ (35ea68 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #960 @ (adr r1, 35ec80 ) │ │ │ │ + add r2, pc, #160 @ (adr r2, 35e960 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #184 @ (adr r1, 35e97c ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 35ea5c ) │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #21] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #13] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb61a │ │ │ │ + @ instruction: 0xb652 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #32 @ (adr r7, 35e904 ) │ │ │ │ + add r7, pc, #256 @ (adr r7, 35e9e4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp] │ │ │ │ b.w 35d664 │ │ │ │ @@ -408355,35 +408354,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00d6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r3, r6} │ │ │ │ + push {r1, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + push {r1, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 35ee50 │ │ │ │ + push {r1, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r6, [pc, #224] @ (35eebc ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxth r4, r4 │ │ │ │ + uxtb r4, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sxtb r2, r2 │ │ │ │ + uxth r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r0, 35ee14 │ │ │ │ + cbz r0, 35ee22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 35ee08 │ │ │ │ + cbz r4, 35ee16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 35ee06 │ │ │ │ + cbz r4, 35ee14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35edb2 │ │ │ │ ldrb.w r3, [fp, #113] @ 0x71 │ │ │ │ ldr.w r0, [fp, #116] @ 0x74 │ │ │ │ cbnz r3, 35ee10 │ │ │ │ @@ -408454,15 +408453,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35ebe4 │ │ │ │ ldr r0, [pc, #936] @ (35f26c ) │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ b.n 35ebe4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [fp, #104] @ 0x68 │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 35f100 │ │ │ │ @@ -408711,15 +408710,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (35f268 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35eb3e │ │ │ │ ldr r0, [pc, #200] @ (35f27c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35eb3e │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r3, #2072] @ 0x818 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ str r1, [r4, #4] │ │ │ │ @@ -408777,33 +408776,33 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #224] @ (35f344 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r2, [sp, #0] │ │ │ │ movs r7, r7 │ │ │ │ bl 239282 │ │ │ │ - add r4, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #240 @ 0xf0 │ │ │ │ + add r4, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #352] @ 0x160 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0035f298 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -408841,26 +408840,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (35f314 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35f2b4 │ │ │ │ ldr r0, [pc, #24] @ (35f318 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35f2b4 │ │ │ │ nop │ │ │ │ @ instruction: 0xb62c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #688] @ (35f5c4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (35f378 ) │ │ │ │ @@ -408888,26 +408887,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (35f388 ) │ │ │ │ add.w r3, r1, #9 │ │ │ │ subs r1, #6 │ │ │ │ it mi │ │ │ │ movmi r1, r3 │ │ │ │ add r0, pc │ │ │ │ asrs r1, r1, #4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35f33e │ │ │ │ nop │ │ │ │ push {r3, r5, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #320] @ (35f4c4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (35f444 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -408942,15 +408941,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 35f298 │ │ │ │ ldr r0, [pc, #96] @ (35f450 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 35f3be │ │ │ │ ldr r1, [pc, #84] @ (35f454 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35f3ae │ │ │ │ @@ -408960,46 +408959,46 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 35f3ae │ │ │ │ ldr r0, [pc, #68] @ (35f458 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35f3ae │ │ │ │ ldr r3, [pc, #52] @ (35f45c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35f3e0 │ │ │ │ ldr r3, [pc, #24] @ (35f44c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35f3e0 │ │ │ │ ldr r0, [pc, #36] @ (35f460 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35f3e0 │ │ │ │ push {r1, r2, r4, r5, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #40 @ (adr r0, 35f47c ) │ │ │ │ + add r0, pc, #264 @ (adr r0, 35f55c ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [pc, #288] @ (35f578 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -409083,15 +409082,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35f55a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #92] @ (35f5a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35f55a │ │ │ │ ldr r3, [pc, #68] @ (35f598 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35f570 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409111,32 +409110,32 @@ │ │ │ │ ldr r3, [pc, #36] @ (35f5a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35f558 │ │ │ │ ldr r0, [pc, #36] @ (35f5ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35f558 │ │ │ │ nop │ │ │ │ cbz r4, 35f612 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #744] @ 0x2e8 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #840] @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0035f5b0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -409276,15 +409275,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 35f690 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #44] @ (35f744 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 35f690 │ │ │ │ ldr.w r2, [r5, #2116] @ 0x844 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 34dc28 │ │ │ │ @@ -409294,15 +409293,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0035f748 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -409362,27 +409361,27 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.n 35f772 │ │ │ │ ldr r0, [pc, #28] @ (35f820 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35f772 │ │ │ │ nop │ │ │ │ cbz r0, 35f832 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #384] @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r2, #5 │ │ │ │ bmi.n 35f836 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409457,15 +409456,15 @@ │ │ │ │ bpl.n 35f8f8 │ │ │ │ ldr r0, [pc, #196] @ (35f9a8 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35f8f8 │ │ │ │ cbnz r2, 35f94e │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409496,15 +409495,15 @@ │ │ │ │ bpl.n 35f8b2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #120] @ (35f9b4 ) │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35f8b2 │ │ │ │ ldr r2, [pc, #104] @ (35f9b8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35f8f8 │ │ │ │ ldr r2, [pc, #72] @ (35f9a4 ) │ │ │ │ @@ -409514,50 +409513,50 @@ │ │ │ │ bpl.n 35f8f8 │ │ │ │ ldr r0, [pc, #88] @ (35f9bc ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35f8f8 │ │ │ │ ldr r0, [pc, #68] @ (35f9c0 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 35f8ac │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa760060 │ │ │ │ asrs r4, r1, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ bics r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #768] @ 0x300 │ │ │ │ + str r1, [sp, #992] @ 0x3e0 │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #304] @ 0x130 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0035f9c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -409608,15 +409607,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 35fa58 │ │ │ │ ldr r3, [pc, #120] @ (35fac8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35fa96 │ │ │ │ movs r1, #0 │ │ │ │ @@ -409640,15 +409639,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35fa10 │ │ │ │ ldr r0, [pc, #88] @ (35fadc ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 35fa10 │ │ │ │ ldr r3, [pc, #72] @ (35fae0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35fa56 │ │ │ │ @@ -409659,37 +409658,37 @@ │ │ │ │ bpl.n 35fa56 │ │ │ │ ldr r0, [pc, #56] @ (35fae4 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35fa56 │ │ │ │ - ldrh r4, [r5, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r6, r2, #1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ movs r7, r7 │ │ │ │ ldr r7, [pc, #528] @ (35fcec ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0035fae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -409708,15 +409707,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ add.w r3, sl, #860 @ 0x35c │ │ │ │ add.w r0, r6, #336 @ 0x150 │ │ │ │ mov.w r2, #1440 @ 0x5a0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ str.w r4, [r9, #2116] @ 0x844 │ │ │ │ str r2, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ @@ -409734,81 +409733,81 @@ │ │ │ │ blx 252cb8 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r6, [r4], #20 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 35fb62 │ │ │ │ add.w r4, sl, #116 @ 0x74 │ │ │ │ add.w r6, sl, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ bl 34e6ac │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 35fb8a │ │ │ │ add.w r0, sl, #840 @ 0x348 │ │ │ │ bl 34f710 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c457c │ │ │ │ ldr r3, [pc, #64] @ (35fbec ) │ │ │ │ ldr r2, [pc, #68] @ (35fbf0 ) │ │ │ │ ldr r1, [pc, #68] @ (35fbf4 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ ldrh.w r3, [r3, #110] @ 0x6e │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 34ddf8 │ │ │ │ mov r0, fp │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 35b0d4 │ │ │ │ nop │ │ │ │ @ instruction: 0xf945ffff │ │ │ │ cbz r5, 35fc4c │ │ │ │ - vrshr.u64 q13, q7, #1 │ │ │ │ + vrsra.u32 d26, d6, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #148 @ 0x94 │ │ │ │ + movs r3, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0035fbf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r8, r0, #131072 @ 0x20000 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r4, [r8, #2116] @ 0x844 │ │ │ │ cbz r4, 35fc20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ add.w r6, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #852 @ 0x354 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 35fc3c │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne.n 35fc2a │ │ │ │ add.w r7, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ @@ -409897,19 +409896,19 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, fp, r2, r5 │ │ │ │ cbnz r3, 35fd7c │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ adds r4, #20 │ │ │ │ strb.w r8, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 35fd1a │ │ │ │ ldrh.w r3, [r9] │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 35fd68 │ │ │ │ @@ -409934,31 +409933,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35fd36 │ │ │ │ ldr r0, [pc, #100] @ (35fdf8 ) │ │ │ │ mov r2, r5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 35fd36 │ │ │ │ ldr.w r0, [r9, #3508] @ 0xdb4 │ │ │ │ bl 490c7c │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r9, #2116] @ 0x844 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e2c4 │ │ │ │ + bl 71e2fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -409967,15 +409966,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r6, #6] │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -410219,25 +410218,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (360074 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ movs r1, #34 @ 0x22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.w 5c0488 │ │ │ │ + b.w 5c04a8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -410638,15 +410637,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 360150 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 360150 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -410713,49 +410712,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 360594 │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 36058c │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 3605ba │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71dfdc │ │ │ │ + b.w 71e014 │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71e2c4 │ │ │ │ + b.w 71e2fc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -410847,25 +410846,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (360790 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #132] @ (360794 ) │ │ │ │ ldr r1, [pc, #132] @ (360798 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #116] @ (36079c ) │ │ │ │ ldr r2, [pc, #120] @ (3607a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (3607a4 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -410876,50 +410875,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #80] @ (3607ac ) │ │ │ │ ldr r1, [pc, #84] @ (3607b0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r4, #24] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + strb r2, [r5, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r5, r1 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 36080c │ │ │ │ + cbnz r0, 36081a │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, r0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r0, r1, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -410935,25 +410934,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #316] @ (360924 ) │ │ │ │ ldr r1, [pc, #320] @ (360928 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (36092c ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -410997,15 +410996,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (360934 ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -411025,39 +411024,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 71df48 │ │ │ │ + bl 71df80 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r6, #27] │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r7, #20] │ │ │ │ + strb r0, [r6, #21] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r0, #112] @ 0x70 │ │ │ │ + ldr r6, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r2, r1, r6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -411126,25 +411125,25 @@ │ │ │ │ bl 490c7c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 4911e4 │ │ │ │ b.n 3609b4 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ mov r7, r0 │ │ │ │ blx 255714 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 490c7c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 49121c │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ @@ -411172,25 +411171,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (360abc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #76] @ (360ac0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (360ac4 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #60] @ (360ac8 ) │ │ │ │ ldr r2, [pc, #64] @ (360acc ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -411201,64 +411200,64 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r4, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #14] │ │ │ │ + ldrh r6, [r4, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r7, #14] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r5, #10] │ │ │ │ + strb r2, [r4, #11] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r6, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - subw r0, r0, #2110 @ 0x83e │ │ │ │ + @ instruction: 0xf6d8003e │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 360b30 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #76] @ (360b34 ) │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (360b38 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 360b20 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 71dfdc │ │ │ │ + bl 71e014 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 490d00 │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #15] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r3, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r6, #10] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -411278,31 +411277,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 393d3c │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 360b60 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r0, #16 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xb794 │ │ │ │ movs r5, r7 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 360bc8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -411322,32 +411321,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #44] @ (360c24 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 393d3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 360570 │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #11] │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb6e2 │ │ │ │ + @ instruction: 0xb71a │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (360db0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -411355,15 +411354,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (360db8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -411377,15 +411376,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -411455,23 +411454,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + ldrh r6, [r2, #2] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r7, #11 │ │ │ │ movs r6, r7 │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb688 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -411522,15 +411521,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -411563,15 +411562,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #10 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 393d3c │ │ │ │ @@ -411581,19 +411580,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r6, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + asrs r6, r5, #4 │ │ │ │ movs r6, r7 │ │ │ │ - push {r7} │ │ │ │ + push {r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (3610c8 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -411604,15 +411603,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (3610d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 360f72 │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -411729,19 +411728,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 44cf6c │ │ │ │ b.n 360ffa │ │ │ │ - strb r2, [r1, #30] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #32 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r4, 361138 │ │ │ │ + cbz r4, 361146 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2680] @ 361b60 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -411915,15 +411914,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [pc, #2304] @ 361b80 │ │ │ │ ldr.w r3, [pc, #2272] @ 361b64 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -411944,15 +411943,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 361b8c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 36148a │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -412007,15 +412006,15 @@ │ │ │ │ ldr.w r1, [pc, #2072] @ 361b98 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 361490 │ │ │ │ @@ -412214,15 +412213,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -412632,15 +412631,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 737030 │ │ │ │ + bl 737068 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -412700,41 +412699,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r3, #20 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r3, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r2, #20 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r1, #16] │ │ │ │ + strb r0, [r0, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r4, sp, #936 @ 0x3a8 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ bmi.n 361c08 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ tst.w r3, #196608 @ 0x30000 │ │ │ │ beq.w 3618f0 │ │ │ │ @@ -413164,15 +413163,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 3627d4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -413607,15 +413606,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 393d3c │ │ │ │ @@ -413623,15 +413622,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 360570 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #628] @ (3627e4 ) │ │ │ │ ldr r3, [pc, #580] @ (3627b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413657,15 +413656,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (3627f0 ) │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #552] @ (3627f4 ) │ │ │ │ ldr r3, [pc, #492] @ (3627b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413719,15 +413718,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 360570 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 361dc8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (362800 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (3627b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -413824,30 +413823,30 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrh r0, [r1, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrh r2, [r6, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrh r4, [r7, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vqadd.u64 d16, d2, d29 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 362bd0 ) │ │ │ │ + vshr.u32 d0, d29, #22 │ │ │ │ + add r3, pc, #216 @ (adr r3, 3628b0 ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfa1e003d │ │ │ │ - str r4, [r3, #24] │ │ │ │ + @ instruction: 0xfa56003d │ │ │ │ + str r4, [r2, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ movs r5, r7 │ │ │ │ strh r6, [r4, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r2, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vst1.8 @ instruction: 0xf98e003d │ │ │ │ - ldr r5, [sp, #88] @ 0x58 │ │ │ │ + vst1.8 @ instruction: 0xf9c6003d │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ movs r5, r7 │ │ │ │ strh r4, [r1, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r3, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r0, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -413875,15 +413874,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1604] @ 362e88 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 362fbe │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 362fbe │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -414244,15 +414243,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #468] @ (362e94 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 393d3c │ │ │ │ @@ -414332,15 +414331,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #244] @ (362ea4 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 393d3c │ │ │ │ @@ -414357,15 +414356,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 393d3c │ │ │ │ @@ -414406,36 +414405,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r3, r2] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf700003d │ │ │ │ - ldr r2, [sp, #560] @ 0x230 │ │ │ │ + @ instruction: 0xf738003d │ │ │ │ + ldr r2, [sp, #784] @ 0x310 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf28e003d │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + movt r0, #24637 @ 0x603d │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ movs r5, r7 │ │ │ │ ldrb r6, [r0, #15] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub.w r0, r4, #61 @ 0x3d │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + rsbs r0, ip, #61 @ 0x3d │ │ │ │ + str r5, [sp, #360] @ 0x168 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r3, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ - adcs.w r0, r4, #61 @ 0x3d │ │ │ │ + @ instruction: 0xf18c003d │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ @@ -414520,18 +414519,18 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 362a86 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 362d0e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orn r0, r6, #61 @ 0x3d │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + eors.w r0, lr, #61 @ 0x3d │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 362fea │ │ │ │ ldr r0, [pc, #664] @ (36327c ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -414756,62 +414755,62 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (3632bc ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + sub sp, #152 @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r7, #104] @ 0x68 │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r2, #104] @ 0x68 │ │ │ │ + str r6, [r1, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r0, #104] @ 0x68 │ │ │ │ + str r4, [r7, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r6, #100] @ 0x64 │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r1, #100] @ 0x64 │ │ │ │ + str r6, [r0, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r6, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r5, #96] @ 0x60 │ │ │ │ + str r2, [r4, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r2, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r7, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r5, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r4, #92] @ 0x5c │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r2, #92] @ 0x5c │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (3632c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ vmla.i32 d0, d10, d2[1] │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 490d00 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 5c1c40 │ │ │ │ + bl 5c1c60 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 38ddc0 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -414844,15 +414843,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (3633d8 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3633a4 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 363342 │ │ │ │ @@ -414876,34 +414875,34 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 363364 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3633e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 363364 │ │ │ │ ldr r3, [pc, #32] @ (3633ec ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 36335a │ │ │ │ strb r6, [r7, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bics.w r0, ip, #72 @ 0x48 │ │ │ │ + orns r0, r4, #72 @ 0x48 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r1, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (363490 ) │ │ │ │ @@ -414911,25 +414910,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (363498 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #132] @ (36349c ) │ │ │ │ ldr r1, [pc, #132] @ (3634a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #116] @ (3634a4 ) │ │ │ │ ldr r2, [pc, #120] @ (3634a8 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (3634ac ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -414943,38 +414942,38 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r1, [pc, #72] @ (3634b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r0, r5] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #104] @ (363500 ) │ │ │ │ + ldr r1, [pc, #328] @ (3635e0 ) │ │ │ │ movs r5, r7 │ │ │ │ - cmn r2, r5 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xeb2a003d │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ + sbc.w r0, r2, sp, rrx │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ cdp 0, 2, cr0, cr10, cr2, {3} │ │ │ │ @ instruction: 0xf7240065 │ │ │ │ lsls r3, r1, #23 │ │ │ │ @@ -414990,15 +414989,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (363518 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #52] @ (36351c ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (363520 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -415008,22 +415007,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r6, r1] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orns r0, r0, sp, rrx │ │ │ │ - ldrh r2, [r7, #46] @ 0x2e │ │ │ │ + @ instruction: 0xeaa8003d │ │ │ │ + ldrh r2, [r6, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -415139,15 +415138,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 393a1c │ │ │ │ mov r0, r4 │ │ │ │ bl 393cec │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (3636d8 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -415158,20 +415157,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 4906ec │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 3635d2 │ │ │ │ nop │ │ │ │ - str r2, [r4, r7] │ │ │ │ + strh r2, [r3, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldc 0, cr0, [ip], #-392 @ 0xfffffe78 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ sub.w r0, lr, #15138816 @ 0xe70000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ @@ -415285,15 +415284,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (363864 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36378e │ │ │ │ ldr r0, [pc, #80] @ (363868 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36378e │ │ │ │ ldr r3, [pc, #72] @ (36386c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3637ce │ │ │ │ ldr r3, [pc, #52] @ (363864 ) │ │ │ │ @@ -415302,35 +415301,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3637ce │ │ │ │ ldr r0, [pc, #52] @ (363870 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3637ce │ │ │ │ nop │ │ │ │ strb r4, [r4, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ eors.w r0, r0, #15138816 @ 0xe70000 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #456] @ (363a24 ) │ │ │ │ + ldr r7, [pc, #680] @ (363b04 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ bics.w r0, r4, #15138816 @ 0xe70000 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r0, [r1, #16] │ │ │ │ movs r7, r7 │ │ │ │ mov r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (363988 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -415400,15 +415399,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (363998 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3638b2 │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -415427,30 +415426,30 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 3638e8 │ │ │ │ ldr r1, [pc, #36] @ (36399c ) │ │ │ │ ldr r0, [pc, #36] @ (3639a0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3638d4 │ │ │ │ nop │ │ │ │ strb r2, [r1, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #4] │ │ │ │ + str r2, [r7, #4] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #824] @ (363cd8 ) │ │ │ │ + ldr r6, [pc, #24] @ (3639b8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r2, [r1, r7] │ │ │ │ + str r2, [r0, #0] │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #124] @ (363a24 ) │ │ │ │ ldr r3, [pc, #128] @ (363a28 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3639be │ │ │ │ @@ -415486,15 +415485,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (363a34 ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (363a38 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -415503,17 +415502,17 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrsh r2, [r4, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r0, [r5, r6] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (363b28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -415521,24 +415520,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #220] @ (363b30 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #204] @ (363b34 ) │ │ │ │ ldr r1, [pc, #208] @ (363b38 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (363b3c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #196] @ (363b40 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 363b0a │ │ │ │ @@ -415589,35 +415588,35 @@ │ │ │ │ ldr r2, [pc, #48] @ (363b48 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 363a86 │ │ │ │ ldr r0, [pc, #44] @ (363b4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 363a86 │ │ │ │ - ldr r4, [pc, #976] @ (363efc ) │ │ │ │ + ldr r5, [pc, #176] @ (363bdc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36350c │ │ │ │ + b.n 36357c │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r7, #2] │ │ │ │ + ldrh r4, [r6, #4] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r6, [r5, r6] │ │ │ │ + ldrsh r6, [r4, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r0, [r7, r6] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrsh r0, [r1, r5] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (363cf0 ) │ │ │ │ @@ -415735,30 +415734,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (363d0c ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 363c4e │ │ │ │ ldr r3, [pc, #84] @ (363d10 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 363b9e │ │ │ │ ldr r3, [pc, #64] @ (363d08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 363b9e │ │ │ │ ldr r0, [pc, #60] @ (363d14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 363b9e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -415773,19 +415772,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r6] │ │ │ │ + ldrb r0, [r5, r7] │ │ │ │ movs r7, r7 │ │ │ │ eors r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -416528,15 +416527,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3646ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3643b0 │ │ │ │ ldr r0, [pc, #88] @ (3646f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3643b0 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 363300 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -416553,23 +416552,23 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r1 │ │ │ │ + bics r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, r7] │ │ │ │ + strb r6, [r5, r0] │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ @@ -416699,15 +416698,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (364af0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3647f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 363b50 │ │ │ │ b.n 3647f8 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -416866,15 +416865,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (364afc ) │ │ │ │ ldr r1, [pc, #192] @ (364b00 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 3647ba │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 490c7c │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -416901,15 +416900,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (364b08 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3647f8 │ │ │ │ ldr r2, [pc, #96] @ (364b0c ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3649ce │ │ │ │ @@ -416918,15 +416917,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 3649ce │ │ │ │ ldr r1, [pc, #80] @ (364b10 ) │ │ │ │ ldr r0, [pc, #80] @ (364b14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 3649ce │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r3, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -416934,35 +416933,35 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r7, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, r1] │ │ │ │ + strh r2, [r3, r2] │ │ │ │ movs r7, r7 │ │ │ │ ldrsh r6, [r6, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #464] @ (364cd0 ) │ │ │ │ + ldr r7, [pc, #688] @ (364db0 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r5, r1] │ │ │ │ + str r2, [r4, r2] │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r4, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r6, r0] │ │ │ │ + str r4, [r5, r1] │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #952] @ (364ecc ) │ │ │ │ + str r6, [r4, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #992] @ (364ef8 ) │ │ │ │ + str r0, [r6, r0] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 3650b8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -417168,15 +417167,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 364dda │ │ │ │ ldr r1, [pc, #760] @ (3650c8 ) │ │ │ │ ldr r0, [pc, #760] @ (3650cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 364718 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -417307,15 +417306,15 @@ │ │ │ │ bl 362fd8 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (3650d4 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 364b4c │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36504e │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -417335,15 +417334,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (3650dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 364b62 │ │ │ │ ldr r3, [pc, #196] @ (3650c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -417355,30 +417354,30 @@ │ │ │ │ bpl.w 364b62 │ │ │ │ ldr r1, [pc, #200] @ (3650e0 ) │ │ │ │ ldr r0, [pc, #200] @ (3650e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #188] @ (3650e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 364d90 │ │ │ │ ldr r3, [pc, #136] @ (3650c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 364d90 │ │ │ │ ldr r1, [pc, #168] @ (3650ec ) │ │ │ │ ldr r0, [pc, #172] @ (3650f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 364d90 │ │ │ │ ldr r2, [pc, #152] @ (3650e8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 365060 │ │ │ │ ldr r2, [pc, #104] @ (3650c0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -417401,61 +417400,61 @@ │ │ │ │ ldr r3, [pc, #56] @ (3650c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 364dfc │ │ │ │ ldr r0, [pc, #100] @ (3650f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 364dfc │ │ │ │ ldr r1, [pc, #92] @ (3650fc ) │ │ │ │ ldr r0, [pc, #96] @ (365100 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 364da8 │ │ │ │ nop │ │ │ │ ldrb r4, [r4, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #888] @ (365444 ) │ │ │ │ + ldr r5, [pc, #88] @ (365124 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #928] @ (365470 ) │ │ │ │ + ldr r5, [pc, #128] @ (365150 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #480] @ (3652b8 ) │ │ │ │ + ldr r3, [pc, #704] @ (365398 ) │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + adds r7, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #560] @ (365310 ) │ │ │ │ + ldr r3, [pc, #784] @ (3653f0 ) │ │ │ │ movs r7, r7 │ │ │ │ - vmla.i32 q0, q3, d0[0] │ │ │ │ - ldr r2, [pc, #640] @ (365368 ) │ │ │ │ + vmla.i16 q8, q7, d0[0] │ │ │ │ + ldr r2, [pc, #864] @ (365448 ) │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #16] @ (365100 ) │ │ │ │ + ldr r3, [pc, #240] @ (3651e0 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #72] @ (36513c ) │ │ │ │ + ldr r3, [pc, #296] @ (36521c ) │ │ │ │ movs r7, r7 │ │ │ │ add ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #624] @ (36536c ) │ │ │ │ + ldr r1, [pc, #848] @ (36544c ) │ │ │ │ movs r7, r7 │ │ │ │ - vhadd.u32 q0, q0, q0 │ │ │ │ - ldr r2, [pc, #728] @ (3653dc ) │ │ │ │ + vhadd.u16 q8, q4, q0 │ │ │ │ + ldr r2, [pc, #952] @ (3654bc ) │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -417481,15 +417480,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (365158 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ bne.n 3650d0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -417537,27 +417536,27 @@ │ │ │ │ ldr r2, [pc, #32] @ (3651fc ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3651cc │ │ │ │ ldr r0, [pc, #24] @ (365200 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3651cc │ │ │ │ ldr r0, [pc, #20] @ (365204 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3651cc │ │ │ │ ldrsb r0, [r7, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #312] @ (36533c ) │ │ │ │ + ldr r2, [pc, #536] @ (36541c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #416] @ (3653a8 ) │ │ │ │ + ldr r2, [pc, #640] @ (365488 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (3652bc ) │ │ │ │ @@ -417565,25 +417564,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (3652c4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #152] @ (3652c8 ) │ │ │ │ ldr r1, [pc, #152] @ (3652cc ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #136] @ (3652d0 ) │ │ │ │ ldr r3, [pc, #140] @ (3652d4 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (3652d8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -417600,53 +417599,53 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [pc, #88] @ (3652e4 ) │ │ │ │ ldr r1, [pc, #88] @ (3652e8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r5, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5!, {r1, r4} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r2, #3] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #160] @ (36537c ) │ │ │ │ + ldr r2, [pc, #384] @ (36545c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #176] @ (365390 ) │ │ │ │ + ldr r2, [pc, #400] @ (365470 ) │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 3653e0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ bgt.n 3651f8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -417699,19 +417698,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (36537c ) │ │ │ │ add r0, pc │ │ │ │ bl 437958 │ │ │ │ ldr r0, [pc, #16] @ (365380 ) │ │ │ │ add r0, pc │ │ │ │ bl 437958 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #320] @ (3654bc ) │ │ │ │ + ldr r1, [pc, #544] @ (36559c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #288] @ (3654a0 ) │ │ │ │ + ldr r1, [pc, #512] @ (365580 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #256] @ (365484 ) │ │ │ │ + ldr r1, [pc, #480] @ (365564 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (365410 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -417720,26 +417719,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (365418 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (36541c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (365420 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #88] @ (365424 ) │ │ │ │ ldr r2, [pc, #92] @ (365428 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -417748,42 +417747,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (36542c ) │ │ │ │ ldr r1, [pc, #76] @ (365430 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r5, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #168] @ (3654c0 ) │ │ │ │ + ldr r1, [pc, #392] @ (3655a0 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #248] @ (365514 ) │ │ │ │ + ldr r1, [pc, #472] @ (3655f4 ) │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + cmp r1, #162 @ 0xa2 │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ - add r5, sp, #368 @ 0x170 │ │ │ │ + @ instruction: 0xf53e003e │ │ │ │ + add r5, sp, #592 @ 0x250 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3!, {r2, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r6, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (3654ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -417791,23 +417790,23 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (3654f4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #152] @ (3654f8 ) │ │ │ │ ldr r1, [pc, #156] @ (3654fc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 3654d2 │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -417842,23 +417841,23 @@ │ │ │ │ bl 34e714 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 34f740 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 36547a │ │ │ │ nop │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r4, [r7, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #408] @ (365694 ) │ │ │ │ + ldr r0, [pc, #632] @ (365774 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #496] @ (3656f0 ) │ │ │ │ + ldr r0, [pc, #720] @ (3657d0 ) │ │ │ │ movs r7, r7 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 365518 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -417877,15 +417876,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (36558c ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 38f114 │ │ │ │ cbz r0, 365560 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -417902,19 +417901,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r3, #72 @ 0x48 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r2, r3} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #248] @ (365698 ) │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -417931,15 +417930,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ movs r6, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r5, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r6, [sp, #56] @ 0x38 │ │ │ │ @@ -418001,23 +418000,23 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r3, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r0, [r5, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #80] @ 0x50 │ │ │ │ + ldr r0, [r3, #84] @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ strh r0, [r3, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -418053,30 +418052,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (365740 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 3908bc │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 365722 │ │ │ │ b.n 3656e4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3656f4 │ │ │ │ - adds r1, #104 @ 0x68 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #348] @ (3658b8 ) │ │ │ │ @@ -418095,15 +418094,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -418191,23 +418190,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r5, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r4} │ │ │ │ movs r5, r7 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ str r0, [r3, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -418217,15 +418216,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (3659a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 252ff0 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 36595c │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -418237,75 +418236,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 365974 │ │ │ │ ldr r4, [pc, #124] @ (3659b8 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #124] @ (3659bc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (3659c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38f2ec │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 34e714 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 34f740 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 36590a │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 390910 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 365982 │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 38fd94 │ │ │ │ b.n 36593a │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + cmp r7, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r2, r4 │ │ │ │ + add r2, r3 │ │ │ │ movs r7, r7 │ │ │ │ - mvns r6, r6 │ │ │ │ + add r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #94 @ 0x5e │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + ldr r6, [r0, #28] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (365b80 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -418325,15 +418324,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -418445,29 +418444,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (365b9c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 254f64 <__printf_chk@plt+0x4> │ │ │ │ b.n 365b5e │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r6, [pc, #960] @ (365f48 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r4, r6} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r2, #16] │ │ │ │ movs r5, r7 │ │ │ │ ldr r5, [pc, #664] @ (365e30 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adcs r2, r6 │ │ │ │ + sbcs r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ - adcs r0, r7 │ │ │ │ + sbcs r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (365ec8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -418477,15 +418476,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (365ed4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #776] @ (365ed8 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #104 @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -418570,15 +418569,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -418590,15 +418589,15 @@ │ │ │ │ blt.n 365dde │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 3908bc │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 365d0c │ │ │ │ @@ -418611,15 +418610,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (365ef8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 49074c │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -418627,15 +418626,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (365efc ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -418691,23 +418690,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r2, [pc, #232] @ (365f18 ) │ │ │ │ ldr r1, [pc, #236] @ (365f1c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 392310 │ │ │ │ cbnz r0, 365ea6 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -418744,63 +418743,63 @@ │ │ │ │ ldr r0, [pc, #108] @ (365f28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #190 @ 0xbe │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r2 │ │ │ │ + adcs r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r4 │ │ │ │ + adcs r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adcs r0, r2 │ │ │ │ + sbcs r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r5 │ │ │ │ + adcs r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r7 │ │ │ │ + asrs r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + stmia r2!, {r1, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r0, r7 │ │ │ │ + adds r4, r7, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #252 @ 0xfc │ │ │ │ + subs r7, #52 @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #126 @ 0x7e │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #160 @ 0xa0 │ │ │ │ + subs r7, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #100 @ 0x64 │ │ │ │ + cmp r2, #156 @ 0x9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r1, #4 │ │ │ │ + subs r6, r0, #5 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r3, r3 │ │ │ │ + adds r4, r2, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -418834,15 +418833,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (366070 ) │ │ │ │ ldr r1, [pc, #236] @ (366074 ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 365fac │ │ │ │ bl 38fef4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 366058 │ │ │ │ @@ -418871,15 +418870,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (366080 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 366008 │ │ │ │ bl 38fef4 │ │ │ │ cbnz r0, 366038 │ │ │ │ mov r0, r8 │ │ │ │ @@ -418917,35 +418916,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (366090 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (366094 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - itt lt │ │ │ │ - movlt r5, r7 │ │ │ │ - strlt r2, [r1, #52] @ 0x34 │ │ │ │ + ite │ │ │ │ + mov r5, r7 │ │ │ │ + stral r2, [r0, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #146 @ 0x92 │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ittt pl │ │ │ │ - movpl r5, r7 │ │ │ │ - strpl r2, [r5, #44] @ 0x2c │ │ │ │ - movpl r5, r7 │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ + itet ls │ │ │ │ + movls r5, r7 │ │ │ │ + strhi r2, [r4, #48] @ 0x30 │ │ │ │ + movls r5, r7 │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r5, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #244 @ 0xf4 │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #134 @ 0x86 │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 366134 │ │ │ │ sub sp, #8 │ │ │ │ @@ -418956,15 +418955,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -418997,19 +418996,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 365f2c │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x008e │ │ │ │ + bkpt 0x00c6 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (3662a0 ) │ │ │ │ @@ -419042,15 +419041,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -419121,19 +419120,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bxns pc │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #224 @ 0xe0 │ │ │ │ + movs r7, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r6, #20] │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r2, r3, r4, r6, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ mov r0, lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -419222,15 +419221,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -419270,15 +419269,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [pc, #1420] @ 3669e8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 34ef90 │ │ │ │ @@ -419347,15 +419346,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 366998 │ │ │ │ ldr.w r0, [pc, #1236] @ 366a04 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -419409,15 +419408,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 366a08 │ │ │ │ ldr.w r1, [pc, #1048] @ 366a0c │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 34f0c0 │ │ │ │ cbnz r0, 366618 │ │ │ │ @@ -419567,15 +419566,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -419653,15 +419652,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #268] @ (3669e8 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -419751,61 +419750,61 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, pc │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp ip, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #6 │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r4, 366a4e │ │ │ │ + cbnz r4, 366a5c │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r2, [r5, r4] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ movs r5, r7 │ │ │ │ ldr r6, [pc, #224] @ (366acc ) │ │ │ │ movs r0, r0 │ │ │ │ add r4, ip │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #2 │ │ │ │ + subs r0, #58 @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #94 @ 0x5e │ │ │ │ + subs r1, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ bics r6, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r0, 366a20 │ │ │ │ + cbnz r0, 366a2e │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #190 @ 0xbe │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r1, r5] │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, r7, #6 │ │ │ │ + subs r0, r6, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r0, r1] │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r7, #2 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 366a56 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 366a64 │ │ │ │ @@ -419944,19 +419943,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 366aae │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 366ad8 │ │ │ │ nop │ │ │ │ - adds r4, r6, #6 │ │ │ │ + adds r4, r5, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #30 │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #180 @ 0xb4 │ │ │ │ + adds r3, #236 @ 0xec │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3316] @ 3678cc │ │ │ │ @@ -420091,15 +420090,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #10 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 350edc │ │ │ │ @@ -420158,15 +420157,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -420288,15 +420287,15 @@ │ │ │ │ b.n 36702e │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -420335,15 +420334,15 @@ │ │ │ │ beq.w 367182 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -420670,15 +420669,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -420719,15 +420718,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -420756,15 +420755,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 3670ae │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -420862,15 +420861,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 3672fa │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -421066,53 +421065,53 @@ │ │ │ │ strd r3, r2, [sp, #80] @ 0x50 │ │ │ │ b.n 367374 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r5, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 36791a │ │ │ │ + sxth r4, r6 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r1, r6] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 36790e │ │ │ │ + cbz r4, 36791c │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ movs r5, r7 │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #816 @ 0x330 │ │ │ │ + add sp, #16 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r2, r5] │ │ │ │ + strh r4, [r1, r6] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r3, sp, #568 @ 0x238 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #904] @ (367c90 ) │ │ │ │ + ldr r7, [pc, #104] @ (367970 ) │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #744 @ 0x2e8 │ │ │ │ + add r2, sp, #968 @ 0x3c8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #272] @ (367a24 ) │ │ │ │ + ldr r6, [pc, #496] @ (367b04 ) │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #190 @ 0xbe │ │ │ │ + movs r4, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ + asrs r2, r0, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #166 @ 0xa6 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #44] @ (367954 ) │ │ │ │ movw r2, #2003 @ 0x7d3 │ │ │ │ ldr r1, [pc, #44] @ (367958 ) │ │ │ │ ldr r0, [pc, #44] @ (36795c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -421124,23 +421123,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (367964 ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r0, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #166 @ 0xa6 │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r4, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 367db0 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -421246,15 +421245,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -421335,15 +421334,15 @@ │ │ │ │ bne.w 368d8c │ │ │ │ ldr r1, [pc, #536] @ (367dd4 ) │ │ │ │ ldr r0, [pc, #540] @ (367dd8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 490c7c │ │ │ │ ldr r2, [pc, #504] @ (367ddc ) │ │ │ │ @@ -421457,15 +421456,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (367dec ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -421512,37 +421511,37 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #68 @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r7, #38 @ 0x26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r0, #23 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #592 @ (adr r4, 368018 ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 3680f8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #128] @ (367e4c ) │ │ │ │ + ldr r0, [pc, #352] @ (367f2c ) │ │ │ │ movs r5, r7 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #50 @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r1, #40 @ 0x28 │ │ │ │ + movs r1, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #30 │ │ │ │ + movs r4, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #242 @ 0xf2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #242 @ 0xf2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #232 @ (adr r2, 367ed4 ) │ │ │ │ + add r2, pc, #456 @ (adr r2, 367fb4 ) │ │ │ │ movs r5, r7 │ │ │ │ - cmp lr, r8 │ │ │ │ + cmp lr, pc │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #82 @ 0x52 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 368438 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r2, [pc, #1600] @ 36843c │ │ │ │ movs r6, #0 │ │ │ │ @@ -421555,15 +421554,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -421683,15 +421682,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -421730,15 +421729,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 365744 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -421768,15 +421767,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -421876,15 +421875,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (368460 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -421965,15 +421964,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (36846c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3679aa │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 368368 │ │ │ │ @@ -422095,47 +422094,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (368478 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 254f60 <__printf_chk@plt> │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #264 @ (adr r1, 368548 ) │ │ │ │ + add r1, pc, #488 @ (adr r1, 368628 ) │ │ │ │ movs r5, r7 │ │ │ │ - add lr, r9 │ │ │ │ + cmp r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #98 @ 0x62 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #6 │ │ │ │ + adds r2, r3, #7 │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #70 @ 0x46 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r0, #27 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r3 │ │ │ │ + adcs r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ movs r5, r7 │ │ │ │ - ands r0, r1 │ │ │ │ + eors r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + adds r2, r6, r3 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r7, r2 │ │ │ │ + subs r4, r6, r3 │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -422925,31 +422924,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (368df4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + lsrs r6, r6, #31 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #6 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfac80053 │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + @ instruction: 0xfb000053 │ │ │ │ + lsrs r6, r3, #31 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r6, #7 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfab00053 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + @ instruction: 0xfae80053 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r3, #7 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (368e00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -422958,36 +422957,36 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #172] @ (368ec8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r4, #12 │ │ │ │ ldr r2, [pc, #156] @ (368ecc ) │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #152] @ (368ed0 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #140] @ (368ed4 ) │ │ │ │ ldr r1, [pc, #144] @ (368ed8 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r0, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3468a4 │ │ │ │ ldrh.w r2, [r5, #104] @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -422998,15 +422997,15 @@ │ │ │ │ bl 338874 │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r0, r7 │ │ │ │ bl 49074c │ │ │ │ mov r0, r4 │ │ │ │ bl 346678 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (368edc ) │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -423015,25 +423014,25 @@ │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ bl 490c7c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4906ec │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r4], #-332 @ 0xfffffeb4 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + stc2l 0, cr0, [ip], #-332 @ 0xfffffeb4 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r0, #22 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r0, #23 │ │ │ │ movs r7, r7 │ │ │ │ - mrc 0, 6, r0, cr6, cr12, {1} │ │ │ │ - stmia.w r4!, {r2, r6} │ │ │ │ + vqadd.s8 d0, d14, d28 │ │ │ │ + @ instruction: 0xe8dc0044 │ │ │ │ ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 368f44 │ │ │ │ @@ -423042,23 +423041,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (368f4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #64] @ (368f50 ) │ │ │ │ ldr r1, [pc, #68] @ (368f54 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (368f58 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -423067,18 +423066,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xfb560053 │ │ │ │ - mcr 0, 1, r0, cr4, cr12, {1} │ │ │ │ - b.n 368f34 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ + @ instruction: 0xfb8e0053 │ │ │ │ + mrc 0, 2, r0, cr12, cr12, {1} │ │ │ │ + @ instruction: 0xe82a0044 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ add sp, #152 @ 0x98 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -423094,37 +423092,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (368fc0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5c5580 │ │ │ │ + bl 5c55a0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c5e20 │ │ │ │ + bl 5c5e40 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #6] │ │ │ │ + strb r4, [r6, #7] │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 369064 │ │ │ │ + blt.n 368ed4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 36900c │ │ │ │ sub sp, #8 │ │ │ │ @@ -423135,27 +423133,27 @@ │ │ │ │ ldr r2, [pc, #48] @ (369014 ) │ │ │ │ add.w ip, ip, #12 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r0, #4416 @ 0x1140 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6f9c94 │ │ │ │ - @ instruction: 0xfa720053 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + b.w 6f9ccc │ │ │ │ + @ instruction: 0xfaaa0053 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r0, #16 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #152] @ 3690c0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -423173,23 +423171,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6f9c94 │ │ │ │ + bl 6f9ccc │ │ │ │ cbnz r0, 36909c │ │ │ │ ldr r2, [pc, #88] @ (3690d4 ) │ │ │ │ ldr r3, [pc, #76] @ (3690c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -423208,34 +423206,34 @@ │ │ │ │ bl 436fdc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbnz r1, 3690b2 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.n 369078 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa1e0053 │ │ │ │ + @ instruction: 0xfa560053 │ │ │ │ adds r2, r3, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r5, #13 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r3, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3690e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ str r4, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #216] @ (3691d0 ) │ │ │ │ @@ -423291,64 +423289,64 @@ │ │ │ │ ldr r3, [pc, #96] @ (3691dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 369154 │ │ │ │ ldr r0, [pc, #88] @ (3691e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369154 │ │ │ │ ldr r0, [pc, #84] @ (3691e4 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36913e │ │ │ │ ldr r0, [pc, #64] @ (3691dc ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36913e │ │ │ │ ldr r0, [pc, #68] @ (3691e8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36913e │ │ │ │ ldr r3, [pc, #56] @ (3691ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 369154 │ │ │ │ ldr r3, [pc, #32] @ (3691dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 369154 │ │ │ │ ldr r0, [pc, #40] @ (3691f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369154 │ │ │ │ nop │ │ │ │ asrs r0, r3, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #9 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r1, #11 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #136] @ (369290 ) │ │ │ │ @@ -423356,25 +423354,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (369298 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #128] @ (36929c ) │ │ │ │ ldr r1, [pc, #128] @ (3692a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #112] @ (3692a4 ) │ │ │ │ movw r4, #4203 @ 0x106b │ │ │ │ movt r4, #33 @ 0x21 │ │ │ │ ldr r0, [pc, #104] @ (3692a8 ) │ │ │ │ ldr r3, [pc, #108] @ (3692ac ) │ │ │ │ add r1, pc │ │ │ │ @@ -423387,38 +423385,38 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #72] @ (3692b4 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr??.w r0, [r4, r3, lsl #1] │ │ │ │ - adds.w r0, r6, ip, rrx │ │ │ │ - b.n 368c68 │ │ │ │ + strh.w r0, [ip, #83] @ 0x53 │ │ │ │ + adc.w r0, lr, ip, rrx │ │ │ │ + b.n 368cd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #178 @ 0xb2 │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ movs r5, r7 │ │ │ │ lsrs r5, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -423488,43 +423486,43 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #72] @ (3693b4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w ip, [pc, #64] @ 3693b8 │ │ │ │ ldr.w r5, [r0, ip] │ │ │ │ ldrh.w ip, [r5] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 369330 │ │ │ │ ldr.w ip, [pc, #32] @ 3693ac │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369330 │ │ │ │ ldr r0, [pc, #36] @ (3693bc ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 369330 │ │ │ │ asrs r6, r4, #23 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #592] @ (36960c ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #3 │ │ │ │ + asrs r0, r6, #4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #80 @ 0x50 │ │ │ │ @@ -423578,32 +423576,32 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369410 │ │ │ │ ldr r0, [pc, #44] @ (369490 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 369410 │ │ │ │ ldr r0, [pc, #28] @ (369494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36940e │ │ │ │ asrs r4, r4, #19 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r2, #2 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #128] @ 369528 │ │ │ │ cmp r2, #29 │ │ │ │ @@ -423646,33 +423644,33 @@ │ │ │ │ bpl.n 3694c4 │ │ │ │ ldr r0, [pc, #44] @ (369538 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3694c4 │ │ │ │ ldr r0, [pc, #28] @ (36953c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3694c2 │ │ │ │ nop │ │ │ │ asrs r6, r4, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #1 │ │ │ │ + asrs r6, r0, #2 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (3695d0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -423719,34 +423717,34 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369564 │ │ │ │ ldr r0, [pc, #48] @ (3695e0 ) │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 369564 │ │ │ │ ldr r0, [pc, #32] @ (3695e4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ asrs r2, r0, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #31 │ │ │ │ + asrs r4, r3, #32 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r2, #32 │ │ │ │ + asrs r2, r1, #1 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #256 @ 0x100 │ │ │ │ @@ -423800,32 +423798,32 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369638 │ │ │ │ ldr r0, [pc, #44] @ (3696b8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 369638 │ │ │ │ ldr r0, [pc, #28] @ (3696bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369636 │ │ │ │ asrs r4, r7, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #256 @ 0x100 │ │ │ │ @@ -423878,33 +423876,33 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369710 │ │ │ │ ldr r0, [pc, #44] @ (369790 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 369710 │ │ │ │ ldr r0, [pc, #28] @ (369794 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36970e │ │ │ │ nop │ │ │ │ asrs r4, r4, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ subs.w r5, r2, #256 @ 0x100 │ │ │ │ sub sp, #16 │ │ │ │ @@ -424023,15 +424021,15 @@ │ │ │ │ bpl.n 3697f0 │ │ │ │ ldr r0, [pc, #124] @ (36996c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ subs.w r2, r1, #260 @ 0x104 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.n 3698c2 │ │ │ │ movw r3, #4097 @ 0x1001 │ │ │ │ movt r3, #4096 @ 0x1000 │ │ │ │ @@ -424055,32 +424053,32 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 369816 │ │ │ │ ldr r0, [pc, #44] @ (369974 ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 369816 │ │ │ │ asrs r2, r1, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #22 │ │ │ │ + lsrs r4, r3, #23 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #120] @ (369a00 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -424102,15 +424100,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #84] @ (369a0c ) │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [pc, #68] @ (369a08 ) │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3699a2 │ │ │ │ ldr r2, [pc, #64] @ (369a10 ) │ │ │ │ @@ -424123,31 +424121,31 @@ │ │ │ │ bpl.n 3699a2 │ │ │ │ vldr d7, [pc, #24] @ 3699f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #44] @ (369a14 ) │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3699a2 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #16 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #604] @ (369c88 ) │ │ │ │ @@ -424224,15 +424222,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #412] @ (369c94 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 369c22 │ │ │ │ orr.w r5, r6, #65536 @ 0x10000 │ │ │ │ b.n 369ac6 │ │ │ │ ldr r0, [pc, #384] @ (369c98 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -424244,15 +424242,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369a6c │ │ │ │ ldr r0, [pc, #368] @ (369c9c ) │ │ │ │ strd r7, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 369a6c │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r3, #3132] @ 0xc3c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 369c12 │ │ │ │ subs r3, r2, #1 │ │ │ │ @@ -424284,15 +424282,15 @@ │ │ │ │ ldr r0, [pc, #264] @ (369c8c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369ac6 │ │ │ │ ldr r0, [pc, #280] @ (369ca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369ac6 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ movt r3, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ b.n 369b6e │ │ │ │ movw r3, #25104 @ 0x6210 │ │ │ │ @@ -424347,72 +424345,72 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 369b0e │ │ │ │ ldr r0, [pc, #112] @ (369cac ) │ │ │ │ uxth r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369b0e │ │ │ │ ldr r2, [pc, #104] @ (369cb0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 369abc │ │ │ │ ldr r2, [pc, #56] @ (369c8c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 369abc │ │ │ │ ldr r0, [pc, #84] @ (369cb4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369abc │ │ │ │ ldr r3, [pc, #76] @ (369cb8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 369c0c │ │ │ │ ldr r3, [pc, #20] @ (369c8c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 369c0c │ │ │ │ ldr r0, [pc, #60] @ (369cbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369c0c │ │ │ │ lsrs r2, r5, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r3, #19 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ movs r7, r7 │ │ │ │ movs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #19 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ movs r7, r7 │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #15 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ movs r7, r7 │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #17 │ │ │ │ + lsrs r2, r0, #18 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #128] @ (369d3c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #13 │ │ │ │ + lsrs r4, r6, #14 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 369cfc │ │ │ │ sub sp, #12 │ │ │ │ @@ -424420,24 +424418,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #40] @ (369d04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r0, [r0, #3112] @ 0xc28 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 490d00 │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r6, #332]! @ 0x14c │ │ │ │ - lsrs r4, r0, #16 │ │ │ │ + ldcl 0, cr0, [lr, #332] @ 0x14c │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r2, #16 │ │ │ │ + lsrs r2, r1, #17 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (369d74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -424446,25 +424444,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (369d7c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #76] @ (369d80 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (369d84 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #60] @ (369d88 ) │ │ │ │ ldr r2, [pc, #64] @ (369d8c ) │ │ │ │ add.w r1, r6, #7200 @ 0x1c20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -424475,26 +424473,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + ldc 0, cr0, [r8, #332] @ 0x14c │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r1, #15 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ movs r7, r7 │ │ │ │ - svc 234 @ 0xea │ │ │ │ + b.n 369dc8 │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 369cfc │ │ │ │ + bls.n 369d6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r3, sp, #760 @ 0x2f8 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r4, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -424508,42 +424506,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (369e04 ) │ │ │ │ ldr r1, [pc, #72] @ (369e08 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 393d3c │ │ │ │ ldr.w ip, [pc, #48] @ 369e0c │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #48] @ (369e10 ) │ │ │ │ ldr r1, [pc, #48] @ (369e14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 393d3c │ │ │ │ - stcl 0, cr0, [r2], {83} @ 0x53 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + ldcl 0, cr0, [sl], #332 @ 0x14c │ │ │ │ + strh r0, [r0, #14] │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #20 │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - ldc 0, cr0, [lr], {83} @ 0x53 │ │ │ │ - strh r0, [r4, #10] │ │ │ │ + ldcl 0, cr0, [r6], {83} @ 0x53 │ │ │ │ + strh r0, [r3, #12] │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #238 @ 0xee │ │ │ │ + movs r5, #38 @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #340] @ 369f7c │ │ │ │ mov r5, r0 │ │ │ │ @@ -424604,15 +424602,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #184] @ (369f88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369e48 │ │ │ │ add.w r1, r5, #24576 @ 0x6000 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [r1, #3160] @ 0xc58 │ │ │ │ bfc r3, #0, #16 │ │ │ │ str.w r3, [r1, #3160] @ 0xc58 │ │ │ │ @@ -424655,29 +424653,29 @@ │ │ │ │ ldr.w ip, [r6] │ │ │ │ tst.w ip, #32768 @ 0x8000 │ │ │ │ beq.n 369e82 │ │ │ │ strd r7, r0, [sp] │ │ │ │ ldr r0, [pc, #32] @ (369f90 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 369e82 │ │ │ │ nop │ │ │ │ lsrs r6, r4, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #8 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ movs r7, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r5, #7 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #4096 @ 0x1000 │ │ │ │ @@ -424738,15 +424736,15 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #132] @ (36a0d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 369fde │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r5, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r2, #3148] @ 0xc4c │ │ │ │ bic.w r3, r3, #115 @ 0x73 │ │ │ │ str.w r3, [r2, #3148] @ 0xc4c │ │ │ │ @@ -424772,28 +424770,28 @@ │ │ │ │ ldr.w ip, [r7] │ │ │ │ tst.w ip, #32768 @ 0x8000 │ │ │ │ beq.n 36a014 │ │ │ │ strd r6, r0, [sp] │ │ │ │ ldr r0, [pc, #32] @ (36a0dc ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36a014 │ │ │ │ lsrs r0, r3, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #896] @ (36a45c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #3 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ ldr.w r3, [pc, #1220] @ 36a5b8 │ │ │ │ @@ -424815,15 +424813,15 @@ │ │ │ │ ldr.w r1, [pc, #1192] @ 36a5cc │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ strd r3, r3, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr.w r3, [pc, #1168] @ 36a5d0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -425111,23 +425109,23 @@ │ │ │ │ ldr r3, [pc, #408] @ (36a5dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 36a454 │ │ │ │ ldr r0, [pc, #404] @ (36a5e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movs r0, #0 │ │ │ │ b.n 36a37a │ │ │ │ ldr r0, [pc, #396] @ (36a5e8 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ and.w r3, r4, fp │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ands r3, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -425163,21 +425161,21 @@ │ │ │ │ ldr r3, [pc, #272] @ (36a5dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 36a378 │ │ │ │ ldr r0, [pc, #280] @ (36a5f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36a378 │ │ │ │ ldr r0, [pc, #272] @ (36a5f4 ) │ │ │ │ add.w r9, r7, #16384 @ 0x4000 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w sl, [r9, #3136] @ 0xc40 │ │ │ │ tst.w sl, #1 │ │ │ │ beq.n 36a508 │ │ │ │ add.w r8, r7, #24576 @ 0x6000 │ │ │ │ ldr.w r3, [r8, #3188] @ 0xc74 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -425199,15 +425197,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 36a378 │ │ │ │ ldr r0, [pc, #200] @ (36a5fc ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36a378 │ │ │ │ ldr.w r3, [r8, #3268] @ 0xcc4 │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 36a6be │ │ │ │ ldr.w r3, [r8, #3276] @ 0xccc │ │ │ │ cmp r4, r3 │ │ │ │ bne.w 36a378 │ │ │ │ @@ -425245,60 +425243,60 @@ │ │ │ │ ldr r3, [pc, #64] @ (36a5dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 36a454 │ │ │ │ ldr r0, [pc, #96] @ (36a608 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36a454 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r3, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r2, r2, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrd r0, r0, [ip, #-332] @ 0x14c │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + @ instruction: 0xe9940053 │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #228 @ 0xe4 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r3, #21 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r4, [pc, #912] @ (36a96c ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r6, #23 │ │ │ │ + lsls r4, r5, #24 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + lsls r0, r3, #20 │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r3, #20 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #22 │ │ │ │ + lsls r4, r2, #23 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #424] @ (36a7b8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36a264 │ │ │ │ ldr r1, [pc, #416] @ (36a7bc ) │ │ │ │ @@ -425306,15 +425304,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 36a264 │ │ │ │ ldr r0, [pc, #408] @ (36a7c0 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #120] @ 0x78 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r3, [sp, #128] @ 0x80 │ │ │ │ b.n 36a264 │ │ │ │ ldr r3, [pc, #392] @ (36a7c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 36a64e │ │ │ │ ldr r3, [pc, #376] @ (36a7bc ) │ │ │ │ @@ -425389,15 +425387,15 @@ │ │ │ │ lsls r1, r3, #26 │ │ │ │ bmi.w 36a49c │ │ │ │ b.n 36a4be │ │ │ │ ldr r0, [pc, #212] @ (36a7d0 ) │ │ │ │ mov r2, fp │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [r8, #3776] @ 0xec0 │ │ │ │ ands r3, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ bne.w 36a1ce │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -425405,15 +425403,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a58e │ │ │ │ b.n 36a454 │ │ │ │ ldr r0, [pc, #176] @ (36a7d4 ) │ │ │ │ ldr.w r3, [r8, #3272] @ 0xcc8 │ │ │ │ ldr.w r2, [r8, #3268] @ 0xcc4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8, #3264] @ 0xcc0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 36a6ca │ │ │ │ ldr.w r3, [r8, #3268] @ 0xcc4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -425426,15 +425424,15 @@ │ │ │ │ movs r2, #3 │ │ │ │ ands r1, r3 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ b.n 36a568 │ │ │ │ ldr r0, [pc, #116] @ (36a7d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsls r1, r3, #27 │ │ │ │ bmi.n 36a7aa │ │ │ │ lsls r4, r3, #26 │ │ │ │ bpl.w 36a4b8 │ │ │ │ @@ -425463,27 +425461,27 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b.n 36a1aa │ │ │ │ nop │ │ │ │ cmp r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r6, #21 │ │ │ │ movs r7, r7 │ │ │ │ ldrsb r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r7, #13 │ │ │ │ + lsls r6, r6, #14 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r4, #12 │ │ │ │ + lsls r2, r3, #13 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #164] @ (36a890 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -425533,28 +425531,28 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36a7fa │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (36a8a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 36a7fa │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #172] @ (36a960 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -425604,15 +425602,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36a8c2 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (36a970 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 36a8c2 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #0] │ │ │ │ @@ -425622,15 +425620,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #200] @ (36aa4c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -425698,25 +425696,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (36aa58 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a994 │ │ │ │ ldr r0, [pc, #24] @ (36aa5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36a994 │ │ │ │ nop │ │ │ │ vhadd.u8 q8, q7, q11 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r7, #6 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 36aa98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425724,24 +425722,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (36aaa0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 36a974 │ │ │ │ nop │ │ │ │ - b.n 36aaa8 │ │ │ │ + b.n 36ab18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mcr2 0, 3, r0, cr4, cr14, {1} │ │ │ │ - mrc2 0, 3, r0, cr2, cr14, {1} │ │ │ │ + mrc2 0, 4, r0, cr12, cr14, {1} │ │ │ │ + mcr2 0, 5, r0, cr10, cr14, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #568] @ (36acf0 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #568] @ (36acf4 ) │ │ │ │ @@ -425750,25 +425748,25 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #560] @ (36acfc ) │ │ │ │ mov sl, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #556] @ (36ad00 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #26 │ │ │ │ mov r0, sl │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w fp, #0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #1 │ │ │ │ str.w fp, [r3, #44] @ 0x2c │ │ │ │ mov.w r8, #2097152 @ 0x200000 │ │ │ │ @@ -425905,15 +425903,15 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ bl 393a1c │ │ │ │ addw r0, r4, #3116 @ 0xc2c │ │ │ │ bl 49074c │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #124] @ (36ad24 ) │ │ │ │ addw r1, r4, #3116 @ 0xc2c │ │ │ │ ldr r3, [r7, #20] │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ @@ -425937,36 +425935,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + svc 250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 36adb8 │ │ │ │ + bcs.n 36ac28 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r4, r5} │ │ │ │ + ldmia r4!, {r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mcr2 0, 1, r0, cr0, cr14, {1} │ │ │ │ - mcr2 0, 0, r0, cr8, cr14, {1} │ │ │ │ + mrc2 0, 2, r0, cr8, cr14, {1} │ │ │ │ + mcr2 0, 2, r0, cr0, cr14, {1} │ │ │ │ ldrb r0, [r2, #10] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r0, #2 │ │ │ │ + lsls r4, r7, #2 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ + lsls r4, r7, #1 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, r3 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + movs r7, r7 │ │ │ │ + movs r0, r6 │ │ │ │ + movs r7, r7 │ │ │ │ + movs r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ - vshr.u32 d16, d30, #8 │ │ │ │ - vshr.u16 d16, d30, #10 │ │ │ │ strh r6, [r0, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs.w r4, r2, #4096 @ 0x1000 │ │ │ │ @@ -426053,15 +426053,15 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 36a8a4 │ │ │ │ ldr r0, [pc, #256] @ (36af24 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ cmp r1, #28 │ │ │ │ bhi.n 36adb4 │ │ │ │ add r3, pc, #8 @ (adr r3, 36ae40 ) │ │ │ │ ldr.w r2, [r3, r1, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -426118,31 +426118,31 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 36ada4 │ │ │ │ ldr r0, [pc, #48] @ (36af2c ) │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36ada4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 36a7dc │ │ │ │ nop │ │ │ │ @ instruction: 0xfb780066 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 1, r0, cr4, cr14, {1} │ │ │ │ + mrc2 0, 2, r0, cr12, cr14, {1} │ │ │ │ subs r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r0, #-248]! @ 0xffffff08 │ │ │ │ + stc2 0, cr0, [r8, #248]! @ 0xf8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w r5, [pc, #1812] @ 36b658 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1812] @ 36b65c │ │ │ │ @@ -426227,15 +426227,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1600] @ 36b678 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36b4ea │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ @@ -426380,15 +426380,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [pc, #1160] @ 36b684 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrd r3, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 36b0d6 │ │ │ │ add.w r5, r9, #37376 @ 0x9200 │ │ │ │ adds r5, #16 │ │ │ │ ldrd r1, r2, [r5, #-8] │ │ │ │ @@ -426408,15 +426408,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.w 36b652 │ │ │ │ ldr.w r0, [pc, #1084] @ 36b68c │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ cmp.w r8, #25 │ │ │ │ sbcs.w r7, r7, #0 │ │ │ │ itt cs │ │ │ │ addcs.w r4, r4, #12288 @ 0x3000 │ │ │ │ strcs.w r9, [r4, #3188] @ 0xc74 │ │ │ │ bcs.w 36af9a │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ @@ -426471,15 +426471,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 36afda │ │ │ │ ldr r0, [pc, #900] @ (36b694 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 36afda │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36b224 │ │ │ │ ldr r2, [pc, #876] @ (36b698 ) │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ @@ -426490,15 +426490,15 @@ │ │ │ │ ldr r2, [pc, #812] @ (36b664 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 36b224 │ │ │ │ ldr r0, [pc, #856] @ (36b69c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r0, [sp, #128] @ 0x80 │ │ │ │ b.n 36b224 │ │ │ │ bl 4911e4 │ │ │ │ b.n 36b2ce │ │ │ │ subs r6, #4 │ │ │ │ orrs r6, r1 │ │ │ │ bne.w 36af9a │ │ │ │ @@ -426550,15 +426550,15 @@ │ │ │ │ bpl.w 36b1f2 │ │ │ │ ldr r0, [pc, #708] @ (36b6a8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrd r2, r3, [sp, #136] @ 0x88 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #128] @ 0x80 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36b1f2 │ │ │ │ ubfx r1, r3, #15, #6 │ │ │ │ ubfx sl, r3, #21, #8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp sl, r1 │ │ │ │ ldr.w r2, [r3, #512] @ 0x200 │ │ │ │ mov r3, sl │ │ │ │ @@ -426630,30 +426630,30 @@ │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36b2a2 │ │ │ │ ldr r0, [pc, #512] @ (36b6b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36b2a2 │ │ │ │ ldr r3, [pc, #504] @ (36b6bc ) │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36b2ea │ │ │ │ ldr r3, [pc, #404] @ (36b664 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36b2ea │ │ │ │ ldr r0, [pc, #484] @ (36b6c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w ip, [r3, #512] @ 0x200 │ │ │ │ b.n 36b2ea │ │ │ │ ldr r3, [pc, #472] @ (36b6c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 36b4fc │ │ │ │ @@ -426696,15 +426696,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 36b08e │ │ │ │ ldr r0, [pc, #372] @ (36b6cc ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36b08e │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36af9a │ │ │ │ ldr r3, [pc, #356] @ (36b6d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -426723,33 +426723,33 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 36b652 │ │ │ │ ldr r0, [pc, #320] @ (36b6d8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ add.w r5, r9, #37376 @ 0x9200 │ │ │ │ ldr r0, [pc, #304] @ (36b6dc ) │ │ │ │ adds r5, #16 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r5, #-8] │ │ │ │ lsls r1, r3, #2 │ │ │ │ bpl.w 36b2a2 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ubfx r1, r3, #15, #6 │ │ │ │ ubfx sl, r3, #21, #8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36b470 │ │ │ │ b.n 36b402 │ │ │ │ ldr r0, [pc, #268] @ (36b6e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [fp] │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 36b564 │ │ │ │ add.w r3, r4, #24576 @ 0x6000 │ │ │ │ @@ -426774,15 +426774,15 @@ │ │ │ │ beq.w 36b08e │ │ │ │ b.n 36b53c │ │ │ │ ldr r0, [pc, #188] @ (36b6e4 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #512] @ 0x200 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ subs r0, r2, #2 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 36b41e │ │ │ │ @@ -426797,60 +426797,60 @@ │ │ │ │ movs r0, r0 │ │ │ │ vld4.16 {d16-d19}, [r4 :128], r6 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh.w r0, [r6, r6, lsl #2] │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 36b714 │ │ │ │ + bge.n 36b584 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r1, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 36b624 │ │ │ │ + bge.n 36b694 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r2, #3 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf69c0066 │ │ │ │ - @ instruction: 0xfa5e003e │ │ │ │ + @ instruction: 0xfa96003e │ │ │ │ asrs r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c6003e │ │ │ │ + ldr??.w r0, [lr, #62] @ 0x3e │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa7c003e │ │ │ │ + @ instruction: 0xfab4003e │ │ │ │ @ instruction: 0xf52e0066 │ │ │ │ mvns r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9a6003e │ │ │ │ + ldr??.w r0, [lr, #62] @ 0x3e │ │ │ │ ldrsb r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [ip, #62] @ 0x3e │ │ │ │ + @ instruction: 0xfa34003e │ │ │ │ ldr r0, [pc, #720] @ (36b990 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r0, lr, lsl #3] │ │ │ │ + vld4.8 {d16-d19}, [r8 :256], lr │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7fc003e │ │ │ │ + ldrh.w r0, [r4, lr, lsl #3] │ │ │ │ str r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3520066 │ │ │ │ - @ instruction: 0xf79c003e │ │ │ │ - strb.w r0, [lr, #62] @ 0x3e │ │ │ │ - @ instruction: 0xf744003e │ │ │ │ - str.w r0, [r4, lr, lsl #3] │ │ │ │ + @ instruction: 0xf7d4003e │ │ │ │ + str.w r0, [r6, #62] @ 0x3e │ │ │ │ + @ instruction: 0xf77c003e │ │ │ │ + ldr??.w r0, [ip, lr, lsl #3] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w lr, [pc, #596] @ 36b950 │ │ │ │ mov r4, r0 │ │ │ │ @@ -426917,15 +426917,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #444] @ (36b95c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ add.w r3, r6, #24576 @ 0x6000 │ │ │ │ ubfx r2, r5, #0, #10 │ │ │ │ str.w r2, [r3, #3216] @ 0xc90 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -426942,15 +426942,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36b73e │ │ │ │ ldr r0, [pc, #384] @ (36b964 ) │ │ │ │ strd r7, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 36b73e │ │ │ │ lsrs r3, r1, #2 │ │ │ │ subs r1, #32 │ │ │ │ orr.w r3, r3, r4, lsl #30 │ │ │ │ sbc.w ip, r4, #0 │ │ │ │ add.w r3, r3, #6912 @ 0x1b00 │ │ │ │ @@ -427058,22 +427058,22 @@ │ │ │ │ b.w 491148 │ │ │ │ nop │ │ │ │ rsbs r0, r4, #102 @ 0x66 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf750003e │ │ │ │ + @ instruction: 0xf788003e │ │ │ │ ldr r6, [pc, #976] @ (36bd34 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf732003e │ │ │ │ + @ instruction: 0xf76a003e │ │ │ │ ldr r0, [pc, #8] @ (36b974 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -427102,35 +427102,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (36ba08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (36ba0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #44] @ (36ba10 ) │ │ │ │ ldr r1, [pc, #48] @ (36ba14 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #36] @ (36ba18 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5bf494 │ │ │ │ + b.w 5bf4b4 │ │ │ │ nop │ │ │ │ - beq.n 36b9e4 │ │ │ │ + bne.n 36ba54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r4, r6} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -427178,17 +427178,17 @@ │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - beq.n 36bb04 │ │ │ │ + beq.n 36bb74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf52a003e │ │ │ │ + sbc.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 36bac0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -427205,17 +427205,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + beq.n 36bb2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf4e2003e │ │ │ │ + adds.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 36bb2c │ │ │ │ subs r3, r2, #2 │ │ │ │ @@ -427254,48 +427254,48 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ - ldmia r7!, {r1, r3, r5, r6} │ │ │ │ + ldmia r7, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orn r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + eors.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 36bbb8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #56] @ (36bbbc ) │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (36bbc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ - orr.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ + orn r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + orns r0, lr, #12451840 @ 0xbe0000 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (36bd00 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -427349,18 +427349,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 36bc4c │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 36bc4c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -427384,15 +427384,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (36bd0c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36bca6 │ │ │ │ ldr r0, [pc, #60] @ (36bd10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36bca6 │ │ │ │ ldr r3, [pc, #56] @ (36bd14 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36bca6 │ │ │ │ ldr r3, [pc, #36] @ (36bd0c ) │ │ │ │ @@ -427400,27 +427400,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36bca6 │ │ │ │ ldr r0, [pc, #36] @ (36bd18 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36bca6 │ │ │ │ ldcl 0, cr0, [lr], #408 @ 0x198 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf31a003e │ │ │ │ + @ instruction: 0xf352003e │ │ │ │ ldr r5, [pc, #192] @ (36bdd8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf314003e │ │ │ │ + @ instruction: 0xf34c003e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -427490,18 +427490,18 @@ │ │ │ │ ldr.w r2, [r5, #3516] @ 0xdbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 36bd74 │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 36bd74 │ │ │ │ add.w r0, r3, #7264 @ 0x1c60 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ adds r0, #8 │ │ │ │ bl 444b94 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -427515,31 +427515,31 @@ │ │ │ │ bpl.n 36bd74 │ │ │ │ ldr.w r1, [r2, #3516] @ 0xdbc │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 36bd74 │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 36bd74 │ │ │ │ ldr r3, [pc, #20] @ (36be54 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #20] @ (36be58 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ blx 252cd0 │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, r2, #62 @ 0x3e │ │ │ │ + sub.w r0, sl, #62 @ 0x3e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (36bec4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #88] @ (36bec8 ) │ │ │ │ @@ -427548,45 +427548,45 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (36bed0 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #72] @ (36bed4 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 2f1f4c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f1ffc │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adc.w r0, r2, #62 @ 0x3e │ │ │ │ - adcs.w r0, r6, #62 @ 0x3e │ │ │ │ - ldr r0, [sp, #520] @ 0x208 │ │ │ │ + sbcs.w r0, sl, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf18e003e │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #408] @ 0x198 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 36c2b8 │ │ │ │ @@ -427599,15 +427599,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 36c2c4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36c270 │ │ │ │ mov r4, r0 │ │ │ │ @@ -427626,73 +427626,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r2, [pc, #876] @ (36c2d0 ) │ │ │ │ ldr r1, [pc, #880] @ (36c2d4 ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #856] @ (36c2d8 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5bf07c │ │ │ │ + bl 5bf09c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 36c2dc │ │ │ │ bl 441040 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (36c2e0 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 36c2e4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 5bf040 │ │ │ │ + bl 5bf060 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 36c2a0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #784] @ (36c2e8 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 2f22ac │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f205c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -427704,49 +427704,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5c68a8 │ │ │ │ + bl 5c68c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 5bf07c │ │ │ │ + bl 5bf09c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5bf040 │ │ │ │ + bl 5bf060 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 2f22ac │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f205c │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (36c2f0 ) │ │ │ │ @@ -427888,15 +427888,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 44516c │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 49074c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (36c318 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -427911,15 +427911,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (36c31c ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #314 @ 0x13a │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -427933,52 +427933,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0c4003e │ │ │ │ - @ instruction: 0xf0da003e │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ + @ instruction: 0xf0fc003e │ │ │ │ + adds.w r0, r2, #62 @ 0x3e │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xe9be0066 │ │ │ │ - @ instruction: 0xf13a003e │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + sbcs.w r0, r2, #62 @ 0x3e │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb7c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #42 @ 0x2a │ │ │ │ + subs r1, #98 @ 0x62 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #480] @ 0x1e0 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #312] @ 0x138 │ │ │ │ + str r7, [sp, #536] @ 0x218 │ │ │ │ movs r5, r7 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r0, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf0b8003e │ │ │ │ str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #528] @ (36c508 ) │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d16, d30, #26 │ │ │ │ - vmvn.i32 d16, #110 @ 0x0000006e │ │ │ │ - vshr.s32 d0, d30, #26 │ │ │ │ - vshr.s8 d0, d30, #8 │ │ │ │ - vqadd.s32 d16, d10, d30 │ │ │ │ - vqadd.s8 d16, d6, d30 │ │ │ │ - vqadd.s32 d0, d14, d30 │ │ │ │ - vqadd.s16 d0, d4, d30 │ │ │ │ + ands.w r0, lr, #62 @ 0x3e │ │ │ │ + vshr.s32 d16, d30, #2 │ │ │ │ + vshr.s16 d16, d30, #2 │ │ │ │ + vmvn.i32 d16, #14 @ 0x0000000e │ │ │ │ + vshr.s32 d0, d30, #30 │ │ │ │ + vqadd.s64 d16, d14, d30 │ │ │ │ + vqadd.s32 d16, d6, d30 │ │ │ │ + vqadd.s8 d16, d12, d30 │ │ │ │ ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc 0, cr0, [r8, #248]! @ 0xf8 │ │ │ │ + ldcl 0, cr0, [r0, #248]! @ 0xf8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -428056,18 +428056,18 @@ │ │ │ │ nop │ │ │ │ b.n 36bf0c │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 36bea8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r7!, {r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldcl 0, cr0, [lr, #-248]! @ 0xffffff08 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + ldc 0, cr0, [r6, #248]! @ 0xf8 │ │ │ │ + strh r0, [r1, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (36c5c4 ) │ │ │ │ @@ -428080,33 +428080,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (36c5c8 ) │ │ │ │ ldr r1, [pc, #424] @ (36c5cc ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (36c5d0 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #416] @ (36c5d4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r1, [pc, #388] @ (36c5d8 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ bl 440814 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 36c5b2 │ │ │ │ ldr r5, [pc, #364] @ (36c5dc ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 36c5e0 │ │ │ │ @@ -428140,15 +428140,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 406718 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36c590 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -428194,24 +428194,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 406854 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 36c548 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5acfa0 │ │ │ │ + bl 5acfc0 │ │ │ │ cmp fp, sl │ │ │ │ beq.n 36c57a │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 36c510 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -428222,50 +428222,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (36c5f4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r1, [pc, #84] @ (36c5f8 ) │ │ │ │ ldr r0, [pc, #88] @ (36c5fc ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 443364 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stcl 0, cr0, [r8, #-248] @ 0xffffff08 │ │ │ │ - beq.n 36c6b8 │ │ │ │ + stc 0, cr0, [r0, #248] @ 0xf8 │ │ │ │ + beq.n 36c528 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + cbnz r0, 36c5de │ │ │ │ movs r4, r7 │ │ │ │ - uxth r4, r7 │ │ │ │ + uxtb r4, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc 0, cr0, [r2, #-248] @ 0xffffff08 │ │ │ │ - ldcl 0, cr0, [r6], #248 @ 0xf8 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stcl 0, cr0, [sl, #-248] @ 0xffffff08 │ │ │ │ + stc 0, cr0, [lr, #-248]! @ 0xffffff08 │ │ │ │ + stmia r6!, {r1, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc 0, cr0, [r4], {62} @ 0x3e │ │ │ │ - stcl 0, cr0, [lr], #-248 @ 0xffffff08 │ │ │ │ - stc 0, cr0, [r8], #-248 @ 0xffffff08 │ │ │ │ - subs.w r0, r0, lr, rrx │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + ldc 0, cr0, [ip], #248 @ 0xf8 │ │ │ │ + stc 0, cr0, [r6], #248 @ 0xf8 │ │ │ │ + stcl 0, cr0, [r0], #-248 @ 0xffffff08 │ │ │ │ + @ instruction: 0xebe8003e │ │ │ │ + strh r0, [r7, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0036c600 : │ │ │ │ ldr.w r1, [r0, #620] @ 0x26c │ │ │ │ b.w 413f7c │ │ │ │ │ │ │ │ 0036c608 : │ │ │ │ @@ -428472,15 +428472,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ movs r4, #0 │ │ │ │ b.n 36c764 │ │ │ │ mov r3, r2 │ │ │ │ b.n 36c752 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ b.n 36c818 │ │ │ │ ldr r3, [pc, #88] @ (36c890 ) │ │ │ │ ldr r2, [pc, #96] @ (36c898 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ strd r0, r1, [sp] │ │ │ │ movs r1, #1 │ │ │ │ @@ -428514,18 +428514,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 36cd04 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 36cb70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r2, [pc, #224] @ (36c974 ) │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r6, lr, rrx │ │ │ │ - and.w r0, r0, lr, rrx │ │ │ │ - @ instruction: 0xe99a003e │ │ │ │ - @ instruction: 0xe9b2003e │ │ │ │ + orrs.w r0, lr, lr, rrx │ │ │ │ + bics.w r0, r8, lr, rrx │ │ │ │ + ldrd r0, r0, [r2, #248] @ 0xf8 │ │ │ │ + strd r0, r0, [sl, #248]! @ 0xf8 │ │ │ │ │ │ │ │ 0036c8a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r9, [pc, #296] @ 36c9e0 │ │ │ │ @@ -428542,52 +428542,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r1, [pc, #264] @ (36c9f0 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 36c9f4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #248] @ (36c9f8 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c457c │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #208] @ (36c9fc ) │ │ │ │ ldr r1, [pc, #212] @ (36ca00 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 36c98e │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 36c962 │ │ │ │ @@ -428647,37 +428647,37 @@ │ │ │ │ ldr r0, [pc, #64] @ (36ca14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r2, r5, r6} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r7} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 36c9f0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldmia.w r6!, {r1, r2, r3, r4, r5} │ │ │ │ - stmia.w ip, {r1, r2, r3, r4, r5} │ │ │ │ - @ instruction: 0xe83c003e │ │ │ │ - ldmia r3, {r1, r3, r5, r6} │ │ │ │ + strd r0, r0, [lr], #248 @ 0xf8 │ │ │ │ + @ instruction: 0xe8c4003e │ │ │ │ + ldrd r0, r0, [r4], #-248 @ 0xf8 │ │ │ │ + ldmia r3!, {r1, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #224] @ (36cae8 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w lr!, {r1, r2, r3, r4, r5} │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + strd r0, r0, [r6], #248 @ 0xf8 │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36c91c │ │ │ │ + b.n 36c98c │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0036ca18 : │ │ │ │ b.w 412f38 │ │ │ │ │ │ │ │ 0036ca1c : │ │ │ │ push {r4, lr} │ │ │ │ @@ -428706,24 +428706,24 @@ │ │ │ │ ldr r1, [pc, #28] @ (36ca7c ) │ │ │ │ ldr r0, [pc, #32] @ (36ca80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - stmia r1!, {r1, r2} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36c88c │ │ │ │ + b.n 36c8fc │ │ │ │ movs r6, r7 │ │ │ │ - strex r0, r0, [r4, #248] @ 0xf8 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldrd r0, r0, [ip], #-248 @ 0xf8 │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36c86c │ │ │ │ + b.n 36c8dc │ │ │ │ movs r6, r7 │ │ │ │ - strd r0, r0, [r2], #-248 @ 0xf8 │ │ │ │ + ldmia.w sl, {r1, r2, r3, r4, r5} │ │ │ │ │ │ │ │ 0036ca84 : │ │ │ │ b.w 413870 │ │ │ │ │ │ │ │ 0036ca88 : │ │ │ │ b.w 4138e4 │ │ │ │ │ │ │ │ @@ -428810,52 +428810,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr.w r8, [pc, #1304] @ 36d084 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 36d088 │ │ │ │ ldr.w r7, [pc, #1304] @ 36d08c │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c455c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c457c │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr.w r2, [pc, #1244] @ 36d090 │ │ │ │ ldr.w r1, [pc, #1244] @ 36d094 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 36cbdc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -428901,60 +428901,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 36d0a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [pc, #1084] @ 36d0a8 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c04bc │ │ │ │ ldr.w r1, [pc, #1056] @ 36d0ac │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 36cca6 │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 36cd06 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5acf40 │ │ │ │ + bl 5acf60 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 36cca0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (36d0b0 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ cbz r6, 36ccd0 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 5acfa0 │ │ │ │ + bl 5acfc0 │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 36ccc4 │ │ │ │ ldr r0, [pc, #992] @ (36d0b4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r2, [pc, #988] @ (36d0b8 ) │ │ │ │ ldr r3, [pc, #912] @ (36d070 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -429005,15 +429005,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 36cdd6 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 406718 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 36cd5e │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -429023,15 +429023,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ bl 443364 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 41361c │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -429039,15 +429039,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 36c3fc │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 36ccd0 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 5acfa0 │ │ │ │ + bl 5acfc0 │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 36cdc8 │ │ │ │ b.n 36ccd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 36cd22 │ │ │ │ @@ -429174,47 +429174,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (36d0e0 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #460] @ (36d0e4 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ - bl 5c049c │ │ │ │ + bl 5c4318 │ │ │ │ + bl 5c04bc │ │ │ │ ldr r1, [pc, #436] @ (36d0e8 ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 440814 │ │ │ │ bl 443364 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 36cf74 │ │ │ │ ldr r0, [pc, #396] @ (36d0ec ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 36c3fc │ │ │ │ b.n 36ccda │ │ │ │ movs r4, #0 │ │ │ │ @@ -429244,15 +429244,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d038 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 5aa014 │ │ │ │ + bl 5aa034 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36cfac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 414794 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 36cfac │ │ │ │ @@ -429265,25 +429265,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #616] @ 0x268 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 71ba9c │ │ │ │ + bl 71bad4 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #616] @ 0x268 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 36d030 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 5aa014 │ │ │ │ + bl 5aa034 │ │ │ │ cbz r0, 36d022 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 414794 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36cf78 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -429297,15 +429297,15 @@ │ │ │ │ b.n 36ce38 │ │ │ │ ldr.w r0, [r6, #636] @ 0x27c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 36cf92 │ │ │ │ ldr r0, [pc, #184] @ (36d0fc ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ b.n 36ccda │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #636] @ 0x27c │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -429313,83 +429313,84 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ble.n 36cfc8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 36d0b2 │ │ │ │ + sxth r2, r4 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r4} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #640 @ 0x280 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ble.n 36d17c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 36ccb4 │ │ │ │ + b.n 36cd24 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strb r0, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36ccfc │ │ │ │ + b.n 36cd6c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36cbf4 │ │ │ │ + b.n 36cc64 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x00fe │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - b.n 36cac8 │ │ │ │ - movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r6} │ │ │ │ + itet cc │ │ │ │ + lslcc r3, r2, #1 │ │ │ │ + bcs.n 36cb38 @ unpredictable branch in IT block │ │ │ │ + │ │ │ │ + movcc r6, r7 │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #528 @ 0x210 │ │ │ │ + add r2, sp, #752 @ 0x2f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + strh r4, [r1, r5] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36cd68 │ │ │ │ + b.n 36cdd8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36cdf8 │ │ │ │ + b.n 36ce68 │ │ │ │ movs r6, r7 │ │ │ │ blt.n 36d0b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x0076 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36c9a4 │ │ │ │ + b.n 36ca14 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36c97c │ │ │ │ + b.n 36c9ec │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36cc28 │ │ │ │ + b.n 36cc98 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #224] @ (36d1b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36d7cc │ │ │ │ + b.n 36d83c │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36d5a4 │ │ │ │ + b.n 36d614 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r4, r7} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #272 @ 0x110 │ │ │ │ movs r4, r7 │ │ │ │ - add r7, pc, #872 @ (adr r7, 36d450 ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, r1] │ │ │ │ + str r2, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36c960 │ │ │ │ + b.n 36c9d0 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 36d150 │ │ │ │ + cbnz r4, 36d15e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36d3ec │ │ │ │ + b.n 36d45c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36d8b0 │ │ │ │ + b.n 36c920 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36d644 │ │ │ │ + b.n 36d6b4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0036d100 : │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 36d10a │ │ │ │ bx r3 │ │ │ │ @@ -429497,25 +429498,25 @@ │ │ │ │ udf #255 @ 0xff │ │ │ │ bvc.n 36d15c │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 36d298 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r6, 36d22e │ │ │ │ + cbnz r6, 36d23c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r2, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r4, 36d234 │ │ │ │ + cbnz r4, 36d242 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 162 @ 0xa2 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36d5d0 │ │ │ │ + b.n 36d640 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0036d224 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -429594,15 +429595,15 @@ │ │ │ │ bge.n 36d2a4 │ │ │ │ blx 25366c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #136] @ (36d374 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 70e8f4 │ │ │ │ + bl 70e92c │ │ │ │ ldr.w r2, [r4, #636] @ 0x27c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 36d312 │ │ │ │ movs r2, #0 │ │ │ │ @@ -429648,32 +429649,32 @@ │ │ │ │ nop │ │ │ │ bvs.n 36d2ac │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 36d3d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 36d544 │ │ │ │ + b.n 36d5b4 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb856 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #36 @ 0x24 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36d48c │ │ │ │ + b.n 36d4fc │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb82e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 36d384 │ │ │ │ + udf #52 @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36d460 │ │ │ │ + b.n 36d4d0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #8] @ (36d39c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3ed4 │ │ │ │ + b.w 5c3ef4 │ │ │ │ nop │ │ │ │ strb r4, [r3, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -429716,51 +429717,51 @@ │ │ │ │ ldr r2, [pc, #84] @ (36d470 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (36d474 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #72] @ (36d478 ) │ │ │ │ ldr r3, [pc, #76] @ (36d47c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (36d480 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #64] @ (36d484 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb820 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #840 @ (adr r2, 36d7c0 ) │ │ │ │ + add r3, pc, #40 @ (adr r3, 36d4a0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + svc 250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -429818,19 +429819,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36d538 ) │ │ │ │ ldr r0, [pc, #20] @ (36d53c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb718 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 2 │ │ │ │ + svc 58 @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - svc 26 │ │ │ │ + svc 82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #136] @ (36d5d8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -429840,25 +429841,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #116] @ (36d5e4 ) │ │ │ │ ldr r1, [pc, #120] @ (36d5e8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #104] @ (36d5ec ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -429881,23 +429882,23 @@ │ │ │ │ add.w r1, r4, #21376 @ 0x5380 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f1f4c │ │ │ │ nop │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb6e6 │ │ │ │ + @ instruction: 0xb71e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 6 │ │ │ │ + svc 62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r0, #12] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ movs r5, r7 │ │ │ │ strh r0, [r5, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -429908,22 +429909,22 @@ │ │ │ │ ldr r1, [pc, #132] @ (36d68c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r5, r0, #17280 @ 0x4380 │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #28 │ │ │ │ mov r0, r5 │ │ │ │ bl 49074c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c4550 │ │ │ │ + bl 5c4570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (36d690 ) │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ mov r1, r5 │ │ │ │ @@ -429944,19 +429945,19 @@ │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ bl 2e2d90 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e2eb0 │ │ │ │ - @ instruction: 0xb638 │ │ │ │ + cpsid │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ - udf #118 @ 0x76 │ │ │ │ + udf #174 @ 0xae │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ │ │ │ │ 0036d698 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -429968,31 +429969,31 @@ │ │ │ │ ldr.w r4, [r0, #996] @ 0x3e4 │ │ │ │ ands r4, r3 │ │ │ │ ldr.w r0, [r5, #996] @ 0x3e4 │ │ │ │ tst.w r4, #3145728 @ 0x300000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movw r3, #32896 @ 0x8080 │ │ │ │ tst r4, r3 │ │ │ │ ldr.w r0, [r5, #1000] @ 0x3e8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movw r1, #3871 @ 0xf1f │ │ │ │ movt r1, #63431 @ 0xf7c7 │ │ │ │ ldr.w r0, [r5, #1004] @ 0x3ec │ │ │ │ ands r1, r4 │ │ │ │ subs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ (36d7a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -430000,15 +430001,15 @@ │ │ │ │ movs r3, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #152] @ (36d7a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r4, [pc, #140] @ (36d7ac ) │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [pc, #140] @ (36d7b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ add.w ip, lr, #16384 @ 0x4000 │ │ │ │ @@ -430048,23 +430049,23 @@ │ │ │ │ strd r2, r2, [r3, #940] @ 0x3ac │ │ │ │ strd r2, r2, [r3, #956] @ 0x3bc │ │ │ │ strh.w r1, [r3, #1008] @ 0x3f0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 36d698 │ │ │ │ nop │ │ │ │ - push {r4, r5, lr} │ │ │ │ + push {r3, r5, r6, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 36d854 │ │ │ │ + ble.n 36d6c4 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 36d888 │ │ │ │ + ble.n 36d6f8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r7, r6 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r4, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bne.n 36d700 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -430248,19 +430249,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36d9d4 ) │ │ │ │ ldr r0, [pc, #20] @ (36d9d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - sxtb r4, r7 │ │ │ │ + uxth r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 36daa4 │ │ │ │ + bge.n 36d914 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 36dad8 │ │ │ │ + bge.n 36d948 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0036d9dc : │ │ │ │ movw ip, #329 @ 0x149 │ │ │ │ cmp r2, ip │ │ │ │ beq.n 36da36 │ │ │ │ movw ip, #331 @ 0x14b │ │ │ │ @@ -430985,36 +430986,36 @@ │ │ │ │ b.n 36dff8 │ │ │ │ ldr r1, [pc, #52] @ (36e234 ) │ │ │ │ ldr r0, [pc, #56] @ (36e238 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ adds r1, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh.w r2, [sp, #76] @ 0x4c │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strh.w r2, [sp, #76] @ 0x4c │ │ │ │ b.n 36dfe2 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (36e23c ) │ │ │ │ mov.w r2, #392 @ 0x188 │ │ │ │ ldr r1, [pc, #24] @ (36e240 ) │ │ │ │ ldr r0, [pc, #28] @ (36e244 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf6be003e │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ + @ instruction: 0xf6f6003e │ │ │ │ + add r2, sp, #608 @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf65a003e │ │ │ │ - @ instruction: 0xf674003e │ │ │ │ + @ instruction: 0xf692003e │ │ │ │ + subw r0, ip, #2110 @ 0x83e │ │ │ │ │ │ │ │ 0036e248 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r3, r0, #20480 @ 0x5000 │ │ │ │ @@ -431088,15 +431089,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 36e2e8 │ │ │ │ ldr r0, [pc, #4] @ (36e334 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ ldrsb r2, [r7, r4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr.w r1, [r0, #2112] @ 0x840 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36e3bc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -431156,25 +431157,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (36e474 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #132] @ (36e478 ) │ │ │ │ ldr r1, [pc, #132] @ (36e47c ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #116] @ (36e480 ) │ │ │ │ ldr r3, [pc, #120] @ (36e484 ) │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ @@ -431188,47 +431189,47 @@ │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (36e48c ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r1, [pc, #72] @ (36e490 ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #64] @ (36e494 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #78 @ 0x4e │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ movs r5, r7 │ │ │ │ - udf #218 @ 0xda │ │ │ │ + svc 18 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r7, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4c0003e │ │ │ │ + @ instruction: 0xf4f8003e │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrsb r6, [r2, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -431241,15 +431242,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #148] @ (36e544 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2428] @ 0x97c │ │ │ │ cbz r0, 36e4ca │ │ │ │ bl 3735a0 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ cbz r3, 36e4f2 │ │ │ │ addw r6, r4, #2132 @ 0x854 │ │ │ │ @@ -431284,18 +431285,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, pc, #992 @ (adr r7, 36e920 ) │ │ │ │ + add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + eor.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #100] @ (36e5c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -431306,27 +431307,27 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r2, r8, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ bl 38fd94 │ │ │ │ ldr.w r5, [r8, #2112] @ 0x840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ cbz r5, 36e5aa │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 390910 │ │ │ │ @@ -431336,19 +431337,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r1, #230 @ 0xe6 │ │ │ │ + subs r2, #30 │ │ │ │ movs r5, r7 │ │ │ │ - ble.n 36e6b0 │ │ │ │ + ble.n 36e520 │ │ │ │ movs r4, r7 │ │ │ │ - add r7, pc, #256 @ (adr r7, 36e6cc ) │ │ │ │ + add r7, pc, #480 @ (adr r7, 36e7ac ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (36e68c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -431356,15 +431357,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #176] @ (36e694 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 36e606 │ │ │ │ ldr.w r2, [r0, #2440] @ 0x988 │ │ │ │ str.w r2, [r3, #2440] @ 0x988 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ ldr.w r2, [r5, #2440] @ 0x988 │ │ │ │ @@ -431395,28 +431396,28 @@ │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ blt.n 36e63c │ │ │ │ mov r0, r1 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36e548 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ ldr.w r0, [r5, #2428] @ 0x97c │ │ │ │ cbz r0, 36e67e │ │ │ │ bl 373574 │ │ │ │ ldr.w r0, [r5, #2116] @ 0x844 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 252fec │ │ │ │ - add r6, pc, #784 @ (adr r6, 36e9a0 ) │ │ │ │ + add r6, pc, #1008 @ (adr r6, 36ea80 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf31e003e │ │ │ │ - asrs r6, r7, #6 │ │ │ │ + @ instruction: 0xf356003e │ │ │ │ + asrs r6, r6, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr r4, [pc, #752] @ (36e99c ) │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ @@ -431436,15 +431437,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add r4, sp, #108 @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 370b28 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -431509,15 +431510,15 @@ │ │ │ │ bpl.n 36e7a0 │ │ │ │ ldr r1, [pc, #556] @ (36e9b8 ) │ │ │ │ ldr r0, [pc, #560] @ (36e9bc ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 36e84a │ │ │ │ ldr r3, [pc, #532] @ (36e9b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 36e83a │ │ │ │ @@ -431583,29 +431584,29 @@ │ │ │ │ b.n 36e84a │ │ │ │ ldr r1, [pc, #392] @ (36e9c4 ) │ │ │ │ ldr r0, [pc, #392] @ (36e9c8 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 36e7a6 │ │ │ │ ldr r3, [pc, #352] @ (36e9b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 36e7a6 │ │ │ │ ldr r1, [pc, #368] @ (36e9cc ) │ │ │ │ ldr r0, [pc, #368] @ (36e9d0 ) │ │ │ │ add r1, pc │ │ │ │ ldrh.w r2, [r8, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 36e7a6 │ │ │ │ movs r7, #0 │ │ │ │ b.n 36e7ca │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldrd r7, r8, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 36e82a │ │ │ │ @@ -431711,39 +431712,39 @@ │ │ │ │ b.n 36e8d8 │ │ │ │ mvn.w r6, #5 │ │ │ │ b.n 36e7f2 │ │ │ │ movs r6, #0 │ │ │ │ b.n 36e7de │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #992 @ (adr r5, 36ed80 ) │ │ │ │ + add r6, pc, #192 @ (adr r6, 36ea60 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ movs r5, r7 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 36e9d8 │ │ │ │ + bgt.n 36ea48 │ │ │ │ movs r4, r7 │ │ │ │ stmia r2!, {r1, r2, r3} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #112 @ (adr r5, 36ea2c ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 36eb0c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf18a003e │ │ │ │ + rsb r0, r2, #62 @ 0x3e │ │ │ │ stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 36eb70 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 36ec50 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add.w r0, r8, #62 @ 0x3e │ │ │ │ - add r4, pc, #296 @ (adr r4, 36eaf8 ) │ │ │ │ + adc.w r0, r0, #62 @ 0x3e │ │ │ │ + add r4, pc, #520 @ (adr r4, 36ebd8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds.w r0, r2, #62 @ 0x3e │ │ │ │ + adc.w r0, sl, #62 @ 0x3e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -432265,15 +432266,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ movw r3, #21586 @ 0x5452 │ │ │ │ movt r3, #4608 @ 0x1200 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -432336,15 +432337,15 @@ │ │ │ │ bl 393a1c │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r4, #2112] @ 0x840 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ adds r1, #2 │ │ │ │ strd r6, fp, [sp, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -432352,17 +432353,17 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ uxth r1, r1 │ │ │ │ bl 3903e8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 36f11e │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c4010 │ │ │ │ + bl 5c4030 │ │ │ │ ldr.w r0, [r4, #2428] @ 0x97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36f2ee │ │ │ │ ldr r2, [pc, #712] @ (36f3c8 ) │ │ │ │ ldr r3, [pc, #676] @ (36f3a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -432379,15 +432380,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r6 │ │ │ │ mov.w r9, r9, lsl #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36f150 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ adds r5, #1 │ │ │ │ bl 3908bc │ │ │ │ @@ -432415,15 +432416,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #588] @ (36f3d8 ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ mov r0, r4 │ │ │ │ bl 36e548 │ │ │ │ b.n 36f0e8 │ │ │ │ mov r0, r9 │ │ │ │ blx 254480 │ │ │ │ cmp r0, #9 │ │ │ │ bhi.w 36f376 │ │ │ │ @@ -432505,15 +432506,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1278 @ 0x4fe │ │ │ │ ldr r1, [pc, #360] @ (36f3ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 36f0f4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 371030 │ │ │ │ b.n 36f22a │ │ │ │ addw r7, r4, #2132 @ 0x854 │ │ │ │ movw r9, #4100 @ 0x1004 │ │ │ │ @@ -432605,69 +432606,69 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 36f198 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb8f6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmdb lr, {r1, r2, r3, r4, r5} │ │ │ │ + ldrd r0, r0, [r6, #-248] @ 0xf8 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsls r4, r6, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [pc, #48] @ (36f3e4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xe990003e │ │ │ │ - ldrd r0, r0, [r6, #-248]! @ 0xf8 │ │ │ │ - cmp r6, #160 @ 0xa0 │ │ │ │ + strd r0, r0, [r8, #248] @ 0xf8 │ │ │ │ + @ instruction: 0xe9ae003e │ │ │ │ + cmp r6, #216 @ 0xd8 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 36f420 │ │ │ │ + bcs.n 36f490 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb7d6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrsh r2, [r6, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xe8c4003e │ │ │ │ - @ instruction: 0xe822003e │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldrd r0, r0, [ip], #248 @ 0xf8 │ │ │ │ + @ instruction: 0xe85a003e │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ bl fffa73e2 <__bss_end__@@Base+0xff4bd9f2> │ │ │ │ - b.n 36f284 │ │ │ │ + b.n 36f2f4 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36f23c │ │ │ │ + b.n 36f2ac │ │ │ │ movs r6, r7 │ │ │ │ ldrb r6, [r7, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrb r2, [r5, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrb r2, [r6, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36f134 │ │ │ │ + b.n 36f1a4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36f05c │ │ │ │ + b.n 36f0cc │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1452] @ 36f9d0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -432783,43 +432784,43 @@ │ │ │ │ cmp r7, r0 │ │ │ │ bhi.w 36f9c6 │ │ │ │ add r7, sp, #60 @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r7 │ │ │ │ strd r4, r4, [sp, #60] @ 0x3c │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r1, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [r5, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r7, r2 │ │ │ │ add r0, r5 │ │ │ │ blx 254cbc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ mov r2, r7 │ │ │ │ adds r7, r5, r7 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r7, #1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r7, [r5, r2] │ │ │ │ @@ -432831,15 +432832,15 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -432848,15 +432849,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r5, r1] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ @@ -432867,30 +432868,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 254cbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #46] @ 0x2e │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -432902,30 +432903,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 254cbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #47] @ 0x2f │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [r5, r1] │ │ │ │ adds r2, r5, r1 │ │ │ │ @@ -432936,30 +432937,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 254cbc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #6 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -432971,30 +432972,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 254cbc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ strb.w r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #6 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r5, r2] │ │ │ │ mov r1, r2 │ │ │ │ @@ -433006,30 +433007,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 254cbc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ strb.w r2, [sp, #56] @ 0x38 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #7 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -433041,29 +433042,29 @@ │ │ │ │ add.w r3, r2, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r2, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 254cbc │ │ │ │ mov r0, fp │ │ │ │ blx 254480 │ │ │ │ mov r1, r7 │ │ │ │ strd fp, r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w r8, r5, r2 │ │ │ │ add.w r2, r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ bic.w r7, r2, #7 │ │ │ │ @@ -433075,15 +433076,15 @@ │ │ │ │ adds r7, r2, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ add.w r7, r3, #8 │ │ │ │ strh.w r7, [r8, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrh.w r0, [r8, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r3, r7 │ │ │ │ add r0, r8 │ │ │ │ blx 254cbc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -433393,15 +433394,15 @@ │ │ │ │ ldr r2, [pc, #972] @ (36ff58 ) │ │ │ │ ldr r1, [pc, #976] @ (36ff5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 36e498 │ │ │ │ str.w r6, [r0, #2400] @ 0x960 │ │ │ │ str.w lr, [r0, #2404] @ 0x964 │ │ │ │ b.n 36fa54 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -433490,15 +433491,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #1 │ │ │ │ it cc │ │ │ │ movcc r1, r5 │ │ │ │ bcs.w 36fa54 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ @@ -433552,15 +433553,15 @@ │ │ │ │ ldr r1, [pc, #536] @ (36ff80 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r8, #2408] @ 0x968 │ │ │ │ blx 255714 │ │ │ │ cmp r6, #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ beq.w 36ff3c │ │ │ │ cmp r6, #4 │ │ │ │ @@ -433609,15 +433610,15 @@ │ │ │ │ ldr r1, [pc, #380] @ (36ff8c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 36fe30 │ │ │ │ movs r1, #2 │ │ │ │ bl 38ff18 │ │ │ │ @@ -433644,15 +433645,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (36ff98 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r6, r3, lsl #1 │ │ │ │ bcs.w 36fa54 │ │ │ │ mov r1, r6 │ │ │ │ b.n 36fcd6 │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ @@ -433715,49 +433716,49 @@ │ │ │ │ ldr.w r2, [r8, #2408] @ 0x968 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ blx 254cbc │ │ │ │ add.w sl, r8, #2400 @ 0x960 │ │ │ │ ldr.w r3, [r8, #2408] @ 0x968 │ │ │ │ add.w r7, r5, #424 @ 0x1a8 │ │ │ │ b.n 36fdaa │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r3, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #150 @ 0x96 │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r2, r5} │ │ │ │ + stmia r6!, {r2, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r2, #22 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r3, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #216 @ 0xd8 │ │ │ │ + movs r1, #16 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0036ff9c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -433838,23 +433839,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (370080 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 370042 │ │ │ │ str r6, [r1, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 370074 │ │ │ │ + bge.n 3700e4 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 370108 │ │ │ │ + bls.n 370178 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00370084 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -433904,32 +433905,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #52] @ (370138 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r7, [pc, #984] @ (370508 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r4, [r4, #28] │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3701e4 │ │ │ │ + bls.n 370054 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 370080 │ │ │ │ + bhi.n 3700f0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0037013c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -433989,37 +433990,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r7, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r9, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r5, [r4, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh.w r9, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r7, r9 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r4 │ │ │ │ add.w fp, r4, r7 │ │ │ │ blx 254cbc │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ strd r9, r9, [sp, #44] @ 0x2c │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r6, r0, #8 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #2 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r2, [r4, r7] │ │ │ │ @@ -434027,15 +434028,15 @@ │ │ │ │ strh.w r6, [fp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ add r7, r6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r0, r6 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ add r0, fp │ │ │ │ @@ -434044,15 +434045,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ adds r1, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r6, r3, #7 │ │ │ │ str r5, [r4, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r1, #8 │ │ │ │ add.w r7, r0, #8 │ │ │ │ @@ -434060,28 +434061,28 @@ │ │ │ │ strh r7, [r1, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r6, r0 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ adds r0, r7, r0 │ │ │ │ blx 254cbc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ strb.w r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strd r3, r5, [sp, #44] @ 0x2c │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r8, r3, #15 │ │ │ │ bic.w r8, r8, #7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [r4, r2] │ │ │ │ @@ -434089,15 +434090,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add.w r6, r8, r2 │ │ │ │ add.w r5, r3, #8 │ │ │ │ mov r2, r9 │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r8, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ blx 254cbc │ │ │ │ ldr r7, [sp, #28] │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ @@ -434118,15 +434119,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #72] @ (37037c ) │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 370196 │ │ │ │ movs r1, #1 │ │ │ │ bl 38ff18 │ │ │ │ @@ -434139,20 +434140,20 @@ │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #512 @ (adr r7, 370570 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r7, pc, #248 @ (adr r7, 37046c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r2, #0 │ │ │ │ + adds r4, r1, #1 │ │ │ │ movs r5, r7 │ │ │ │ - nop {10} │ │ │ │ - movs r4, r7 │ │ │ │ + it le │ │ │ │ + movle r4, r7 │ │ │ │ │ │ │ │ 00370380 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov fp, r2 │ │ │ │ @@ -434223,41 +434224,41 @@ │ │ │ │ movs r7, #2 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ movs r7, #4 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #1 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r1, [r6, #0] │ │ │ │ add.w r3, r6, #8 │ │ │ │ add.w r1, r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r1, [r6, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r6 │ │ │ │ blx 254cbc │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, r6, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [r6, r7] │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add.w r4, r0, #8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -434268,15 +434269,15 @@ │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ add r7, r4 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r7, #4 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ subs r2, r3, r4 │ │ │ │ add r0, r1 │ │ │ │ @@ -434284,15 +434285,15 @@ │ │ │ │ blx 254cbc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ movs r7, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r7, [r6, r2] │ │ │ │ @@ -434301,43 +434302,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ strh r3, [r1, #4] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, r4, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 254cbc │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #6 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ add.w r1, r0, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r1, [sp, #32] │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r4, r7 │ │ │ │ subs r2, r4, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -434345,15 +434346,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strh.w sl, [sp, #48] @ 0x30 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ mov r3, r0 │ │ │ │ adds r2, r6, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r3, #15 │ │ │ │ bic.w r4, r2, #7 │ │ │ │ movs r2, #3 │ │ │ │ str r2, [r6, r7] │ │ │ │ @@ -434362,15 +434363,15 @@ │ │ │ │ add.w r6, r3, #8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ adds r7, r4, r7 │ │ │ │ strh r6, [r2, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #8 │ │ │ │ movs r2, #0 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r2, r4, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 254cbc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -434393,15 +434394,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (370630 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 3703d6 │ │ │ │ movs r1, #1 │ │ │ │ bl 38ff18 │ │ │ │ @@ -434414,19 +434415,19 @@ │ │ │ │ nop │ │ │ │ add r5, pc, #256 @ (adr r5, 370720 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #1016 @ (adr r4, 370a20 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r4, [r0, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r4, r5 │ │ │ │ + adds r0, r3, r6 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r5, pc} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00370634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -434451,15 +434452,15 @@ │ │ │ │ add.w r3, r3, r8, lsl #3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 370d50 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3709ce │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 370b28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -434535,15 +434536,15 @@ │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #680] @ (3709ec ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r8, r3, lsl #1 │ │ │ │ bcs.n 370704 │ │ │ │ mov r1, r8 │ │ │ │ bl 38ff18 │ │ │ │ b.n 370704 │ │ │ │ @@ -434557,15 +434558,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r2, #0 │ │ │ │ str.w fp, [sp] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #72] @ 0x48 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ strb.w ip, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -434605,27 +434606,27 @@ │ │ │ │ movne r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ lsls r3, r3, #8 │ │ │ │ strh.w r3, [sp, #80] @ 0x50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ add.w r3, r0, #15 │ │ │ │ str r7, [r4, #0] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r7, r0, #8 │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh r7, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ subs r2, r0, r7 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov.w r7, #0 │ │ │ │ add r0, r4 │ │ │ │ blx 254cbc │ │ │ │ @@ -434633,15 +434634,15 @@ │ │ │ │ movs r3, #2 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r0, #15 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r7, [r4, r2] │ │ │ │ bic.w r7, r3, #7 │ │ │ │ add.w r3, r0, #8 │ │ │ │ @@ -434650,15 +434651,15 @@ │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r3 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -434666,15 +434667,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #8 │ │ │ │ strd fp, sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -434683,15 +434684,15 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r1 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -434700,15 +434701,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -434718,15 +434719,15 @@ │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -434735,30 +434736,30 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #5 │ │ │ │ adds r2, r4, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, r7] │ │ │ │ add.w r4, ip, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r7, ip │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r7, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r2, r4 │ │ │ │ add r0, r3 │ │ │ │ @@ -434787,19 +434788,19 @@ │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #536 @ (adr r2, 370bf4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #832 @ (adr r1, 370d24 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r0, r0 │ │ │ │ + adds r4, r7, r0 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r4, 370a52 │ │ │ │ + cbnz r4, 370a60 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003709f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -434867,15 +434868,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #132] @ (370b1c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r7, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r5, [r6, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r2, r4, #5 │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #40] @ 0x28 │ │ │ │ strb.w r7, [sp, #44] @ 0x2c │ │ │ │ mov ip, r0 │ │ │ │ @@ -434904,19 +434905,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r2, [r4, #20] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r6, #18 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb876 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00370b20 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00370b24 : │ │ │ │ @@ -434937,15 +434938,15 @@ │ │ │ │ ldr r2, [pc, #156] @ (370be4 ) │ │ │ │ ldr r1, [pc, #156] @ (370be8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r9, r0 │ │ │ │ cbz r5, 370bc0 │ │ │ │ ldrd r5, r3, [r4, #40] @ 0x28 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ cmp r3, r2 │ │ │ │ bcc.n 370bca │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -434984,19 +434985,19 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 25457c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ strd r0, r2, [r4, #40] @ 0x28 │ │ │ │ b.n 370b68 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r7, #15 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00370bec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -435009,15 +435010,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (370c8c ) │ │ │ │ ldr r1, [pc, #128] @ (370c90 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 370c80 │ │ │ │ ldrd r7, r8, [r4, #8] │ │ │ │ movs r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ @@ -435047,19 +435048,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r0, #89 @ 0x59 │ │ │ │ b.n 370c70 │ │ │ │ nop │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r5, #13 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00370c94 : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00370c98 : │ │ │ │ @@ -435191,15 +435192,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r2, [pc, #176] @ (370e64 ) │ │ │ │ ldr r1, [pc, #176] @ (370e68 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ add.w ip, sp, r6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ lsls r2, r5, #5 │ │ │ │ mov r7, r0 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ @@ -435223,15 +435224,15 @@ │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, r7, #424 @ 0x1a8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 44cf6c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ adds r3, r0, r5 │ │ │ │ clz r0, r0 │ │ │ │ str r3, [r4, #24] │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ @@ -435247,19 +435248,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r1, #7 │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00370e6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -435338,15 +435339,15 @@ │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ ldr r3, [pc, #168] @ (370fd4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov.w lr, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ strb.w lr, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ @@ -435371,15 +435372,15 @@ │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, ip, #424 @ 0x1a8 │ │ │ │ bl 44cf6c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ adds r0, #1 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w sl, sl, #1 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -435390,19 +435391,19 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r3, #1 │ │ │ │ + asrs r2, r2, #2 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r4, 37104c │ │ │ │ + push {r2, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r0, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00370fd8 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00370fdc : │ │ │ │ @@ -435872,15 +435873,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (371474 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #96] @ (371478 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ @@ -435908,21 +435909,21 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - stmia r6!, {r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r4} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r3, #20] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, r1, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0037147c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -436758,17 +436759,17 @@ │ │ │ │ b.n 371bb8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #6] │ │ │ │ + strb r6, [r6, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -436785,15 +436786,15 @@ │ │ │ │ movs r5, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 254cbc │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, sp, #4 │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ @@ -436843,15 +436844,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #44 @ (adr r3, 371d48 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldrd r7, r3, [r5, #288] @ 0x120 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.n 371cf0 │ │ │ │ strd r0, r1, [r5, #288] @ 0x120 │ │ │ │ @@ -436864,15 +436865,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r5, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r4, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437162,21 +437163,21 @@ │ │ │ │ bl 490620 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b.n 372018 │ │ │ │ mov r0, r7 │ │ │ │ bl 490620 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b.n 372006 │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ + ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #84] @ (3720c0 ) │ │ │ │ @@ -437503,15 +437504,15 @@ │ │ │ │ bne.n 37234c │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 3715f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [pc, #120] @ (3723f4 ) │ │ │ │ ldr r3, [pc, #112] @ (3723f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -437820,23 +437821,23 @@ │ │ │ │ mov.w r1, #1 │ │ │ │ strb.w r1, [r5, #42] @ 0x2a │ │ │ │ beq.w 372558 │ │ │ │ strb.w r2, [r9, #31] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #30] │ │ │ │ b.n 372558 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, #4] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #4] │ │ │ │ + ldr r4, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [pc, #2128] @ 372f4c │ │ │ │ @@ -438636,15 +438637,15 @@ │ │ │ │ nop │ │ │ │ strh r4, [r2, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #27] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, sp, #520 @ 0x208 │ │ │ │ + add r4, sp, #744 @ 0x2e8 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ mov sl, r1 │ │ │ │ @@ -438755,18 +438756,18 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ blx 254fa4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3732d6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add r3, pc, #620 @ (adr r3, 3732f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ blx 252cb8 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [r0, #16] │ │ │ │ mov r1, r6 │ │ │ │ @@ -438811,69 +438812,69 @@ │ │ │ │ b.n 3730d2 │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ blx 254fa4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 3732dc │ │ │ │ mov r0, sl │ │ │ │ bl 370b20 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls.w 3732ee │ │ │ │ add r3, pc, #432 @ (adr r3, 3732f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r5, sp, #32 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ movs r1, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [fp] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ strh.w r2, [fp, #4] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r3, fp, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ add r0, fp │ │ │ │ subs r2, r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 254cbc │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r4, #296] @ 0x128 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r1, r7, r2 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ @@ -438885,15 +438886,15 @@ │ │ │ │ add.w r2, r0, #8 │ │ │ │ strh r2, [r1, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, r2, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -438902,28 +438903,28 @@ │ │ │ │ ldrd r2, r3, [r4, #304] @ 0x130 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 724364 │ │ │ │ + bl 72439c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #3 │ │ │ │ adds r5, r7, r2 │ │ │ │ add.w r6, r4, #8 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r6, [r5, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724244 │ │ │ │ + bl 72427c │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ add.w r2, r4, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ add r0, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ blx 254cbc │ │ │ │ @@ -439051,49 +439052,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (3733dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2431 @ 0x97f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ b.n 37335a │ │ │ │ ldr r3, [pc, #60] @ (3733e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #60] @ (3733e4 ) │ │ │ │ ldr r1, [pc, #64] @ (3733e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2437 @ 0x985 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 37339c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bl 4173ce │ │ │ │ strb r2, [r7, #21] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #840 @ (adr r6, 373724 ) │ │ │ │ + add r7, pc, #40 @ (adr r7, 373404 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #120 @ (adr r7, 373458 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 373538 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r3, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #152 @ (adr r7, 373480 ) │ │ │ │ + add r7, pc, #376 @ (adr r7, 373560 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #1016 @ (adr r6, 3737e4 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 3734c4 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003733ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -439144,49 +439145,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (3734bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2553 @ 0x9f9 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ movs r0, #0 │ │ │ │ b.n 37343a │ │ │ │ ldr r3, [pc, #60] @ (3734c0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (3734c4 ) │ │ │ │ ldr r1, [pc, #64] @ (3734c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 37347c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #19] │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xea87ffff │ │ │ │ strb r2, [r3, #18] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #968 @ (adr r5, 373884 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 373564 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #248 @ (adr r6, 3735b8 ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 373698 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #280 @ (adr r6, 3735e0 ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 3736c0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #120 @ (adr r6, 373544 ) │ │ │ │ + add r6, pc, #344 @ (adr r6, 373624 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003734cc : │ │ │ │ ldr r3, [pc, #8] @ (3734d8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #20 │ │ │ │ add r3, pc │ │ │ │ @@ -439341,41 +439342,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (3736ac ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 36ffec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 486ab0 │ │ │ │ cbnz r0, 373676 │ │ │ │ ldr r1, [pc, #100] @ (3736b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #92] @ (3736b4 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #80] @ (3736b8 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ea2bc │ │ │ │ + bl 6ea2f4 │ │ │ │ ldr r2, [pc, #68] @ (3736bc ) │ │ │ │ ldr r3, [pc, #44] @ (3736a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -439391,21 +439392,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r7, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #688 @ (adr r4, 373964 ) │ │ │ │ + add r4, pc, #912 @ (adr r4, 373a44 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #688 @ (adr r4, 373968 ) │ │ │ │ + add r4, pc, #912 @ (adr r4, 373a48 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #680 @ (adr r4, 373964 ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 373a44 ) │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r3, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 003736c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439419,15 +439420,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (3737dc ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 370084 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -439449,19 +439450,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (3737e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #172] @ (3737e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 3737c6 │ │ │ │ ldr.w r9, [pc, #164] @ 3737ec │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 3737f0 │ │ │ │ ldr r7, [pc, #160] @ (3737f4 ) │ │ │ │ add r9, pc │ │ │ │ @@ -439475,15 +439476,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (3737fc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (373800 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 3737c6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 3737b2 │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -439513,48 +439514,48 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 373796 │ │ │ │ ldr.w ip, [pc, #80] @ 373810 │ │ │ │ add ip, pc │ │ │ │ b.n 37379c │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea334 │ │ │ │ + bl 6ea36c │ │ │ │ b.n 373704 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r0, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r0, [r2, #7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, pc, #40 @ (adr r4, 373810 ) │ │ │ │ + add r4, pc, #264 @ (adr r4, 3738f0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #144 @ (adr r4, 37387c ) │ │ │ │ + add r4, pc, #368 @ (adr r4, 37395c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #824 @ (adr r3, 373b28 ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 373808 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #704] @ (373ab4 ) │ │ │ │ + ldr r0, [pc, #928] @ (373b94 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf5260045 │ │ │ │ - ldr r1, [pc, #872] @ (373b64 ) │ │ │ │ + adcs.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ + ldr r2, [pc, #72] @ (373844 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #832 @ (adr r3, 373b40 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 373820 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #80 @ (adr r4, 373854 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 373934 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #584 @ (adr r3, 373a50 ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 373b30 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #552 @ (adr r3, 373a34 ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 373b14 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #552 @ (adr r3, 373a38 ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 373b18 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #408 @ (adr r3, 3739ac ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 373a8c ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00373814 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -439567,22 +439568,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #956] @ (373c04 ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff1b4 │ │ │ │ + bl 6ff1ec │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -439609,15 +439610,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (373c0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 373ba4 │ │ │ │ ldr r3, [pc, #856] @ (373c10 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 373c14 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -439626,15 +439627,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 373a32 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 373a5a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 373a80 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -439651,15 +439652,15 @@ │ │ │ │ beq.w 373bc4 │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 373bb8 │ │ │ │ ldr r1, [pc, #772] @ (373c1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 373968 │ │ │ │ ldr.w r9, [pc, #756] @ 373c20 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -439672,21 +439673,21 @@ │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 373be8 │ │ │ │ ldr r1, [pc, #724] @ (373c24 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 373968 │ │ │ │ ldr r1, [pc, #712] @ (373c28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 3739b0 │ │ │ │ ldr.w r9, [pc, #696] @ 373c2c │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -439699,131 +439700,131 @@ │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 373bdc │ │ │ │ ldr r1, [pc, #664] @ (373c30 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 3739b0 │ │ │ │ ldr r1, [pc, #652] @ (373c34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 373b06 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 373b32 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 3739d2 │ │ │ │ ldr r1, [pc, #620] @ (373c38 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 3739de │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 3739de │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 373a1c │ │ │ │ ldr r1, [pc, #604] @ (373c3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 3739fc │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (373c40 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 373a0c │ │ │ │ ldr r1, [pc, #576] @ (373c44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 373a1c │ │ │ │ ldr r1, [pc, #564] @ (373c48 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r1, [pc, #556] @ (373c4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 373ba2 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 3738cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3738e0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3738e0 │ │ │ │ ldr r1, [pc, #480] @ (373c50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3738e8 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (373c54 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3738e8 │ │ │ │ ldr r1, [pc, #444] @ (373c58 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3738f0 │ │ │ │ ldr r1, [pc, #428] @ (373c5c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3738f0 │ │ │ │ ldr r1, [pc, #412] @ (373c60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 3738f0 │ │ │ │ ldr r1, [pc, #404] @ (373c64 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 373996 │ │ │ │ @@ -439833,47 +439834,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 373996 │ │ │ │ ldr r1, [pc, #372] @ (373c68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3739ba │ │ │ │ ldr r1, [pc, #356] @ (373c6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3739ba │ │ │ │ ldr r1, [pc, #336] @ (373c70 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3739c4 │ │ │ │ ldr r1, [pc, #320] @ (373c74 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3739c4 │ │ │ │ ldr r1, [pc, #300] @ (373c78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 3739c4 │ │ │ │ ldr r1, [pc, #292] @ (373c7c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37394e │ │ │ │ @@ -439883,142 +439884,142 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 254b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37394e │ │ │ │ ldr r1, [pc, #260] @ (373c80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373968 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 373bd0 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 373bb8 │ │ │ │ ldr r1, [pc, #236] @ (373c84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373920 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea460 │ │ │ │ + bl 6ea498 │ │ │ │ b.n 373878 │ │ │ │ ldr r1, [pc, #216] @ (373c88 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373920 │ │ │ │ ldr r1, [pc, #208] @ (373c8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373920 │ │ │ │ ldr r1, [pc, #200] @ (373c90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373920 │ │ │ │ ldr r1, [pc, #192] @ (373c94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373920 │ │ │ │ ldr r1, [pc, #184] @ (373c98 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 3739b0 │ │ │ │ ldr r1, [pc, #176] @ (373c9c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373968 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r5, #2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #312 @ (adr r3, 373d40 ) │ │ │ │ + add r3, pc, #536 @ (adr r3, 373e20 ) │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r3, #1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, pc, #0 @ (adr r3, 373c10 ) │ │ │ │ + add r3, pc, #224 @ (adr r3, 373cf0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #160 @ (adr r3, 373cb4 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 373d94 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #56 @ (adr r3, 373c50 ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 373d30 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r5, pc, #344 @ (adr r5, 373d74 ) │ │ │ │ + add r5, pc, #568 @ (adr r5, 373e54 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #952 @ (adr r2, 373fd8 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 373cb8 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #48 @ (adr r3, 373c54 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 373d34 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #240 @ (adr r3, 373d18 ) │ │ │ │ + add r3, pc, #464 @ (adr r3, 373df8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh.w r0, [lr, r3] │ │ │ │ - add r2, pc, #784 @ (adr r2, 373f40 ) │ │ │ │ + ldr??.w r0, [r6, r3] │ │ │ │ + add r2, pc, #1008 @ (adr r2, 374020 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #160 @ (adr r3, 373cd4 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 373db4 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr??.w r0, [r6, #67] @ 0x43 │ │ │ │ - add r2, pc, #992 @ (adr r2, 37401c ) │ │ │ │ + vld4.16 {d0-d3}, [lr], r3 │ │ │ │ + add r3, pc, #192 @ (adr r3, 373cfc ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 374038 ) │ │ │ │ + add r3, pc, #216 @ (adr r3, 373d18 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #976 @ (adr r2, 374014 ) │ │ │ │ + add r3, pc, #176 @ (adr r3, 373cf4 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #984 @ (adr r2, 374020 ) │ │ │ │ + add r3, pc, #184 @ (adr r3, 373d00 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #1000 @ (adr r2, 374034 ) │ │ │ │ + add r3, pc, #200 @ (adr r3, 373d14 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf72c0049 │ │ │ │ - add r1, pc, #520 @ (adr r1, 373e5c ) │ │ │ │ + @ instruction: 0xf7640049 │ │ │ │ + add r1, pc, #744 @ (adr r1, 373f3c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #344 @ (adr r3, 373db0 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 373e90 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #344 @ (adr r1, 373db4 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 373e94 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #296 @ (adr r1, 373d88 ) │ │ │ │ + add r1, pc, #520 @ (adr r1, 373e68 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #184 @ (adr r1, 373d1c ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 373dfc ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #600 @ (adr r1, 373ec0 ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 373fa0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #744 @ (adr r1, 373f54 ) │ │ │ │ + add r1, pc, #968 @ (adr r1, 374034 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #760 @ (adr r1, 373f68 ) │ │ │ │ + add r1, pc, #984 @ (adr r1, 374048 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #840 @ (adr r0, 373fbc ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 373c9c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #632 @ (adr r1, 373ef0 ) │ │ │ │ + add r1, pc, #856 @ (adr r1, 373fd0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #664 @ (adr r0, 373f14 ) │ │ │ │ + add r0, pc, #888 @ (adr r0, 373ff4 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #56 @ (adr r1, 373cb8 ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 373d98 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #1016 @ (adr r0, 37407c ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 373d5c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #536 @ (adr r0, 373ea0 ) │ │ │ │ + add r0, pc, #760 @ (adr r0, 373f80 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #384 @ (adr r0, 373e0c ) │ │ │ │ + add r0, pc, #608 @ (adr r0, 373eec ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #432 @ (adr r0, 373e40 ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 373f20 ) │ │ │ │ movs r6, r7 │ │ │ │ - sxth r0, r0 │ │ │ │ + sxth r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #272 @ (adr r0, 373da8 ) │ │ │ │ + add r0, pc, #496 @ (adr r0, 373e88 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #736 @ (adr r0, 373f7c ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 37405c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #400 @ (adr r0, 373e30 ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 373f10 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00373ca0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -440031,22 +440032,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6ff168 │ │ │ │ + bl 6ff1a0 │ │ │ │ ldr r1, [pc, #628] @ (373f48 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ff1b4 │ │ │ │ + bl 6ff1ec │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -440073,27 +440074,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (373f50 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 373e22 │ │ │ │ ldr.w r8, [pc, #528] @ 373f54 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (373f58 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373e54 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 373f34 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -440102,51 +440103,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (373f5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (373f60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373e5a │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373e6c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373e7e │ │ │ │ ldr r1, [pc, #464] @ (373f64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 373daa │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 373f00 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373ede │ │ │ │ ldr r1, [pc, #436] @ (373f68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (373f6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 373dd6 │ │ │ │ ldr r1, [pc, #416] @ (373f70 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 373de6 │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 373ef4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 373df4 │ │ │ │ @@ -440163,20 +440164,20 @@ │ │ │ │ bne.n 373e8c │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373ea0 │ │ │ │ ldr r1, [pc, #352] @ (373f74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 373d4c │ │ │ │ mov r0, r9 │ │ │ │ - bl 6ea4d8 │ │ │ │ + bl 6ea510 │ │ │ │ b.n 373d04 │ │ │ │ ldr r2, [pc, #332] @ (373f78 ) │ │ │ │ add r2, pc │ │ │ │ b.n 373d76 │ │ │ │ ldr r2, [pc, #328] @ (373f7c ) │ │ │ │ add r2, pc │ │ │ │ b.n 373d76 │ │ │ │ @@ -440198,174 +440199,174 @@ │ │ │ │ ldr r2, [pc, #316] @ (373f94 ) │ │ │ │ add r2, pc │ │ │ │ b.n 373d76 │ │ │ │ ldr r1, [pc, #316] @ (373f98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373d8c │ │ │ │ ldr r1, [pc, #300] @ (373f9c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373d92 │ │ │ │ ldr r1, [pc, #288] @ (373fa0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373d92 │ │ │ │ ldr r1, [pc, #276] @ (373fa4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373e12 │ │ │ │ ldr r1, [pc, #260] @ (373fa8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 373ed2 │ │ │ │ ldr.w sl, [pc, #252] @ 373fac │ │ │ │ add sl, pc │ │ │ │ b.n 373ec2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 373ed2 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373eb6 │ │ │ │ ldr r1, [pc, #220] @ (373fb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373e12 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373dd6 │ │ │ │ ldr r1, [pc, #204] @ (373fb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 373dcc │ │ │ │ ldr r1, [pc, #192] @ (373fb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373de6 │ │ │ │ ldr r1, [pc, #184] @ (373fbc ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 373dbe │ │ │ │ b.n 373dc8 │ │ │ │ ldr r1, [pc, #164] @ (373fc0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373df4 │ │ │ │ ldr r1, [pc, #156] @ (373fc4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 685ed0 │ │ │ │ + bl 685f08 │ │ │ │ b.n 373e04 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (373fc8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 373d76 │ │ │ │ nop │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 373fc2 │ │ │ │ + pop {r2, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r0, pc, #400 @ (adr r0, 3740e4 ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 3741c4 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #432 @ (adr r0, 374108 ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 3741e8 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8d2 │ │ │ │ + cbnz r2, 373f5e │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #264 @ (adr r0, 37406c ) │ │ │ │ + add r0, pc, #488 @ (adr r0, 37414c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #248 @ (adr r0, 374060 ) │ │ │ │ + add r0, pc, #472 @ (adr r0, 374140 ) │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #182 @ 0xb6 │ │ │ │ + movs r7, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #824] @ 0x338 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf3360049 │ │ │ │ - ldr r7, [sp, #224] @ 0xe0 │ │ │ │ + bfi r0, lr, #1, #9 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #336] @ 0x150 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #904] @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #536] @ 0x218 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #130 @ 0x82 │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #880] @ 0x370 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - and.w r0, r2, #72 @ 0x48 │ │ │ │ + bics.w r0, sl, #72 @ 0x48 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -440416,29 +440417,29 @@ │ │ │ │ blt.n 37407c │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 374084 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 374060 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -440537,15 +440538,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 374344 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 3745d4 │ │ │ │ ldr r3, [pc, #1008] @ (3745c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -440666,15 +440667,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 3741c8 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r2, #1 │ │ │ │ b.n 3741d0 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -440682,30 +440683,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 3743ac │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3741d0 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 374378 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3741d0 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -440913,15 +440914,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ │ │ │ │ 00374610 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -441138,15 +441139,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 374868 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 374664 │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 37493c │ │ │ │ cbnz r4, 374898 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -441285,15 +441286,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 374a9a │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 374802 │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -441339,21 +441340,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 374aa4 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 3748b0 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 374802 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 3748b0 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -441383,28 +441384,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 37483a │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ b.n 3748f6 │ │ │ │ mov r4, r2 │ │ │ │ b.n 3749b0 │ │ │ │ mov r4, r2 │ │ │ │ b.n 374a50 │ │ │ │ mov r4, r2 │ │ │ │ b.n 374adc │ │ │ │ @@ -441614,15 +441615,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 374d42 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 374b8a │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 374b8a │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 374b8a │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -441689,27 +441690,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -441724,15 +441725,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (374e50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ @ instruction: 0xf2de0061 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (374f80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -441742,24 +441743,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (374f88 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (374f8c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 5c1bb8 │ │ │ │ + bl 5c1bd8 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 374ddc │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 374d8c │ │ │ │ @@ -441818,15 +441819,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (374fa0 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -441835,30 +441836,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #488] @ 0x1e8 │ │ │ │ + str r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf25e0061 │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 374fba │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -441903,26 +441904,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (3750a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (3750a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3750ac ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #100] @ (3750b0 ) │ │ │ │ ldr r2, [pc, #104] @ (3750b4 ) │ │ │ │ ldr r3, [pc, #104] @ (3750b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -441936,41 +441937,41 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5c07c8 │ │ │ │ + bl 5c07e8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #124 @ 0x7c │ │ │ │ + subs r5, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r7, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7!, {r1, r4} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r3, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r4, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0be0061 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -442037,52 +442038,52 @@ │ │ │ │ ldr r2, [pc, #36] @ (375190 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (375194 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3745e8 │ │ │ │ nop │ │ │ │ - subs r4, #42 @ 0x2a │ │ │ │ + subs r4, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r1, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 3751d8 │ │ │ │ ldr r2, [pc, #44] @ (3751dc ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (3751e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 374dd4 │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1c40 │ │ │ │ - subs r3, #230 @ 0xe6 │ │ │ │ + b.w 5c1c60 │ │ │ │ + subs r4, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r7, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (375240 ) │ │ │ │ @@ -442091,56 +442092,56 @@ │ │ │ │ ldr r1, [pc, #76] @ (375248 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (37524c ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [pc, #64] @ (375250 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (375254 ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (375258 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r3, #156 @ 0x9c │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r5, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r2, [r1, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r3, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (375268 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ vmla.i d16, d6, d1[4] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ @@ -442150,15 +442151,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (375380 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 393cec │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -442218,44 +442219,44 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (375398 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r7, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ vhadd.s q0, q5, │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r2, #38] @ 0x26 │ │ │ │ + ldrh r2, [r1, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, #150 @ 0x96 │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, #30] │ │ │ │ + ldrh r0, [r0, #32] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r3, #34] @ 0x22 │ │ │ │ + ldrh r0, [r2, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3753b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442312,26 +442313,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (3754bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (3754c0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3754c4 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (3754c8 ) │ │ │ │ ldr r3, [pc, #104] @ (3754cc ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -442353,31 +442354,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c07c8 │ │ │ │ + b.w 5c07e8 │ │ │ │ nop │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r6, #388] @ 0x184 │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ movs r6, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442386,56 +442387,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (375520 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (375524 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 3745e8 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3745e8 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (37556c ) │ │ │ │ ldr r2, [pc, #52] @ (375570 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (375574 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 374dd4 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 374dd4 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1c40 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + b.w 5c1c60 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (3755f0 ) │ │ │ │ @@ -442444,15 +442445,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (3755f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (3755fc ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #92] @ (375600 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (375604 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (375608 ) │ │ │ │ @@ -442460,52 +442461,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ ldr r1, [pc, #68] @ (37560c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r5, #18] │ │ │ │ movs r6, r7 │ │ │ │ strh r6, [r6, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #14] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r3, #18] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r1, #18] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (375618 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ stcl 0, cr0, [r6], #388 @ 0x184 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ @@ -442515,15 +442516,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (375730 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 393cec │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -442583,44 +442584,44 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (375748 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #246 @ 0xf6 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ movs r6, r7 │ │ │ │ mrrc 0, 6, r0, sl, cr1 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r1, #14] │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #54 @ 0x36 │ │ │ │ + adds r7, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r0, [r1, #12] │ │ │ │ movs r6, r7 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 375764 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -442689,26 +442690,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (37588c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (375890 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (375894 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (375898 ) │ │ │ │ ldr r3, [pc, #104] @ (37589c ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -442730,31 +442731,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c07c8 │ │ │ │ + b.w 5c07e8 │ │ │ │ nop │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r6, #100 @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r4, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r6, r1, asr #1 │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ movs r6, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442763,56 +442764,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (3758f0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (3758f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 3745e8 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3745e8 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + strh r0, [r0, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (37593c ) │ │ │ │ ldr r2, [pc, #52] @ (375940 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (375944 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 374dd4 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 374dd4 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1c40 │ │ │ │ - adds r5, #32 │ │ │ │ + b.w 5c1c60 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r7, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (3759c0 ) │ │ │ │ @@ -442821,15 +442822,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (3759c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (3759cc ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #92] @ (3759d0 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (3759d4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (3759d8 ) │ │ │ │ @@ -442837,48 +442838,48 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ ldr r1, [pc, #68] @ (3759dc ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + adds r5, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #408] @ (375b68 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003759e0 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -442899,17 +442900,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 375a24 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ │ │ │ │ 00375a2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443091,15 +443092,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -443121,15 +443122,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5c1a2c │ │ │ │ + b.w 5c1a4c │ │ │ │ nop │ │ │ │ │ │ │ │ 00375cc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -443541,21 +443542,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #672] @ (3763dc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [pc, #416] @ (3762e0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r0, #28 │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7ac003c │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + @ instruction: 0xf7e4003c │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - and.w r0, r4, #12320768 @ 0xbc0000 │ │ │ │ - ands.w r0, r8, #12320768 @ 0xbc0000 │ │ │ │ + bics.w r0, ip, #12320768 @ 0xbc0000 │ │ │ │ + orrs.w r0, r0, #12320768 @ 0xbc0000 │ │ │ │ │ │ │ │ 00376154 : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 376254 │ │ │ │ bic.w r1, r2, #3 │ │ │ │ @@ -443876,15 +443877,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5c1a2c │ │ │ │ + bl 5c1a4c │ │ │ │ mov r0, r4 │ │ │ │ bl 375c7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -443892,15 +443893,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (376534 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ svc 2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443911,15 +443912,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (376658 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 393cec │ │ │ │ mov r1, r0 │ │ │ │ @@ -443983,45 +443984,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (376670 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r2, #24] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ movs r6, r7 │ │ │ │ udf #112 @ 0x70 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r0, [r2, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #118 @ 0x76 │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldrb r0, [r2, #22] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r5, #21] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 376694 │ │ │ │ @@ -444070,25 +444071,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (376784 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (376788 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37678c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #104] @ (376790 ) │ │ │ │ ldr r3, [pc, #108] @ (376794 ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -444111,32 +444112,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c07c8 │ │ │ │ + b.w 5c07e8 │ │ │ │ nop │ │ │ │ - movs r7, #156 @ 0x9c │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r4, #24 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r6, #31 │ │ │ │ + asrs r2, r5, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xb86a │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r7, r6] │ │ │ │ + ldrh r6, [r6, r7] │ │ │ │ movs r4, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 376748 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r4, [r4, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -444168,61 +444169,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (376828 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (37682c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 375c7c │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 375c7c │ │ │ │ nop │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r2, #14] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (37687c ) │ │ │ │ ldr r2, [pc, #60] @ (376880 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (376884 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 3764e0 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 3764e0 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c1c40 │ │ │ │ + b.w 5c1c60 │ │ │ │ nop │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r6, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (376904 ) │ │ │ │ @@ -444231,15 +444232,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (37690c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (376910 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #96] @ (376914 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (376918 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (37691c ) │ │ │ │ @@ -444248,49 +444249,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ ldr r1, [pc, #72] @ (376920 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c6a94 │ │ │ │ + bl 5c6ab4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r5, #248 @ 0xf8 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r5, #11] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r0, #12] │ │ │ │ movs r6, r7 │ │ │ │ ands r6, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r1, #29] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r5, #29] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 37696a │ │ │ │ @@ -444544,44 +444545,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 376b86 │ │ │ │ ldr r0, [pc, #60] @ (376c08 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 376b86 │ │ │ │ ldr r3, [pc, #52] @ (376c0c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376ba0 │ │ │ │ ldr r3, [pc, #32] @ (376c04 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 376ba0 │ │ │ │ ldr r0, [pc, #32] @ (376c10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 376ba0 │ │ │ │ nop │ │ │ │ subs r5, #148 @ 0x94 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + ldrb r4, [r3, #1] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #1] │ │ │ │ + ldrb r6, [r7, #1] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -444725,15 +444726,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 376d1e │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ b.n 376d1e │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 376d3c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #200] @ 0xc8 │ │ │ │ @@ -444743,19 +444744,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (376dd4 ) │ │ │ │ ldr r0, [pc, #20] @ (376dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #28 │ │ │ │ + movs r1, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -444792,15 +444793,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 376e28 │ │ │ │ ldr r1, [pc, #108] @ (376ec4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -444813,15 +444814,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (376ecc ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 376e0a │ │ │ │ ldr r1, [pc, #80] @ (376ed0 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 376e1e │ │ │ │ @@ -444831,15 +444832,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 376e1e │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (376ed4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 376e1e │ │ │ │ ldr r3, [pc, #48] @ (376ed8 ) │ │ │ │ movw r2, #1553 @ 0x611 │ │ │ │ ldr r1, [pc, #48] @ (376edc ) │ │ │ │ ldr r0, [pc, #48] @ (376ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -444851,25 +444852,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #25] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ movs r6, r7 │ │ │ │ movs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #25] │ │ │ │ + strb r0, [r5, #26] │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #50 @ 0x32 │ │ │ │ + movs r0, #106 @ 0x6a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r4, #24] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 37706c │ │ │ │ mov r7, r0 │ │ │ │ @@ -444957,15 +444958,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (377078 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 376f9e │ │ │ │ ldr r0, [pc, #144] @ (37707c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 376f9e │ │ │ │ ldr r3, [pc, #140] @ (377080 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376f96 │ │ │ │ ldr r3, [pc, #120] @ (377078 ) │ │ │ │ @@ -444974,15 +444975,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 376f96 │ │ │ │ ldr r0, [pc, #120] @ (377084 ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 376f96 │ │ │ │ ldr r3, [pc, #108] @ (377088 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376f0c │ │ │ │ ldr r3, [pc, #76] @ (377078 ) │ │ │ │ @@ -444990,51 +444991,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 376f10 │ │ │ │ ldr r0, [pc, #80] @ (37708c ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 376f10 │ │ │ │ ldr r3, [pc, #68] @ (377090 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376fb2 │ │ │ │ ldr r3, [pc, #32] @ (377078 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 376fb2 │ │ │ │ ldr r0, [pc, #48] @ (377094 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ subs r1, #220 @ 0xdc │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r0, #24] │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #480] @ (377264 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #20] │ │ │ │ + strb r4, [r0, #21] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #20] │ │ │ │ + strb r2, [r0, #21] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (37718c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -445083,15 +445084,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (377198 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 377154 │ │ │ │ ldr r0, [pc, #120] @ (37719c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 3770d4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -445119,41 +445120,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 377142 │ │ │ │ ldr r0, [pc, #36] @ (3771a4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop │ │ │ │ subs r0, #40 @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r5, #20] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #19] │ │ │ │ + strb r6, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3771cc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c3eb8 │ │ │ │ + bl 5c3ed8 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ bcc.n 377260 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -445161,15 +445162,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3068] @ 0xbfc │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 377220 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 252ff0 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 377260 │ │ │ │ @@ -445192,17 +445193,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 445000 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71bb10 │ │ │ │ + bl 71bb48 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7068c4 │ │ │ │ + bl 7068fc │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 252ff0 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37720c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -445308,21 +445309,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 706988 │ │ │ │ + bl 7069c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3773b8 │ │ │ │ ldr r1, [pc, #80] @ (3773d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71bb10 │ │ │ │ + bl 71bb48 │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 3773d0 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -445352,21 +445353,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 706988 │ │ │ │ + bl 7069c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 377432 │ │ │ │ ldr r1, [pc, #76] @ (377450 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71bb10 │ │ │ │ + bl 71bb48 │ │ │ │ vldr d7, [pc, #56] @ 377448 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -445528,15 +445529,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3775a0 │ │ │ │ ldr r0, [pc, #252] @ (3776d4 ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3775a0 │ │ │ │ ldr r1, [pc, #216] @ (3776c0 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 377520 │ │ │ │ ldr r1, [pc, #228] @ (3776d8 ) │ │ │ │ @@ -445549,15 +445550,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 377520 │ │ │ │ ldr r0, [pc, #208] @ (3776dc ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 377520 │ │ │ │ ldr r3, [pc, #192] @ (3776e0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377562 │ │ │ │ ldr r3, [pc, #164] @ (3776d0 ) │ │ │ │ @@ -445565,15 +445566,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 377562 │ │ │ │ ldr r0, [pc, #172] @ (3776e4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 377562 │ │ │ │ ldr r3, [pc, #164] @ (3776e8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377582 │ │ │ │ ldr r3, [pc, #128] @ (3776d0 ) │ │ │ │ @@ -445581,15 +445582,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 377582 │ │ │ │ ldr r0, [pc, #144] @ (3776ec ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 377582 │ │ │ │ ldr r3, [pc, #132] @ (3776f0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 377542 │ │ │ │ ldr r3, [pc, #88] @ (3776d0 ) │ │ │ │ @@ -445597,77 +445598,77 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 377542 │ │ │ │ ldr r0, [pc, #108] @ (3776f4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 377542 │ │ │ │ ldr r1, [pc, #100] @ (3776f8 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 377520 │ │ │ │ ldr r1, [pc, #44] @ (3776d0 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 377520 │ │ │ │ ldr r0, [pc, #76] @ (3776fc ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 377520 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r4 │ │ │ │ + adds r0, r5, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r7, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #4] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #0] │ │ │ │ + strb r6, [r6, #1] │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ movs r6, r7 │ │ │ │ add r8, pc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #0] │ │ │ │ + strb r6, [r1, #1] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mvn.w r3, #124 @ 0x7c │ │ │ │ str r3, [r0, #28] │ │ │ │ cbz r2, 37773a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6148a4 │ │ │ │ + bl 6148c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445689,15 +445690,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6148a4 │ │ │ │ + bl 6148c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445719,15 +445720,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6148a4 │ │ │ │ + bl 6148c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445751,15 +445752,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6148a4 │ │ │ │ + bl 6148c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445780,15 +445781,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6148a4 │ │ │ │ + bl 6148c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445836,15 +445837,15 @@ │ │ │ │ cbnz r3, 3778fc │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (37792c ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 614944 │ │ │ │ + bl 614964 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445861,27 +445862,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3778d4 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (377938 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3778d4 │ │ │ │ adds r0, #66 @ 0x42 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ add ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -445915,15 +445916,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71a418 │ │ │ │ + b.w 71a450 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377990 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 377880 │ │ │ │ @@ -445950,15 +445951,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 613974 │ │ │ │ + bl 613994 │ │ │ │ ldrb.w r3, [r6, #202] @ 0xca │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -445986,15 +445987,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 676370 │ │ │ │ + bl 6763a8 │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 377ab8 │ │ │ │ ldr r0, [pc, #144] @ (377af8 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -446014,15 +446015,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (377b04 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 377a2a │ │ │ │ movs r1, #1 │ │ │ │ b.n 377aba │ │ │ │ mov r1, r8 │ │ │ │ @@ -446054,15 +446055,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -446109,31 +446110,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (377bb4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1754 @ 0x6da │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ movs r0, #6 │ │ │ │ b.n 377b4c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #182 @ 0xb6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #136 @ 0x88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ + ldr r0, [r4, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 377cfc │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -446201,15 +446202,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614654 │ │ │ │ + bl 614674 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -446234,15 +446235,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (377d10 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #324] @ 0x144 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 377c22 │ │ │ │ ldr r3, [pc, #44] @ (377d14 ) │ │ │ │ movw r2, #6927 @ 0x1b0f │ │ │ │ ldr r1, [pc, #40] @ (377d18 ) │ │ │ │ ldr r0, [pc, #44] @ (377d1c ) │ │ │ │ add r3, pc │ │ │ │ @@ -446255,21 +446256,21 @@ │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r0, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r6, #7 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -446302,15 +446303,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 377d58 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 71a418 │ │ │ │ + b.w 71a450 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 377d76 │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #385] @ 0x181 │ │ │ │ cbnz r1, 377dde │ │ │ │ ldrb.w ip, [r2, #225] @ 0xe1 │ │ │ │ @@ -446355,25 +446356,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (377e8c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r2, [pc, #120] @ (377e90 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (377e94 ) │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r3, [pc, #104] @ (377e98 ) │ │ │ │ ldr r1, [pc, #108] @ (377e9c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (377ea0 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (377ea4 ) │ │ │ │ @@ -446391,43 +446392,43 @@ │ │ │ │ ldr r0, [pc, #80] @ (377eac ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r3, [pc, #64] @ (377eb0 ) │ │ │ │ ldr r1, [pc, #68] @ (377eb4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5c07c8 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + b.w 5c07e8 │ │ │ │ + asrs r4, r2, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u16 d0, d10, d27 │ │ │ │ - str??.w r0, [sl, #67] @ 0x43 │ │ │ │ - add r1, pc, #168 @ (adr r1, 377f3c ) │ │ │ │ + vqadd.u16 d16, d2, d27 │ │ │ │ + vld4.16 {d0-d3}, [r2], r3 │ │ │ │ + add r1, pc, #392 @ (adr r1, 37801c ) │ │ │ │ movs r4, r7 │ │ │ │ - add lr, r6 │ │ │ │ + add lr, sp │ │ │ │ movs r4, r7 │ │ │ │ adds r3, #177 @ 0xb1 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #135 @ 0x87 │ │ │ │ movs r0, r0 │ │ │ │ bl fffb3ea2 <__bss_end__@@Base+0xff4ca4b2> │ │ │ │ adds r4, #91 @ 0x5b │ │ │ │ movs r0, r0 │ │ │ │ bls.n 377f90 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [r3, #32] │ │ │ │ + ldr r6, [r2, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ stmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r1, #143 @ 0x8f │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446449,23 +446450,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9106 @ 0x2392 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 6f9770 │ │ │ │ + bl 6f97a8 │ │ │ │ ldr r2, [pc, #60] @ (377f54 ) │ │ │ │ ldr r3, [pc, #48] @ (377f48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -446476,23 +446477,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r1, #254 @ 0xfe │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, r7 │ │ │ │ + adds r0, r7, r7 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r1, #88] @ 0x58 │ │ │ │ + str r4, [r0, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -446508,15 +446509,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 377fc2 │ │ │ │ ldrb.w r4, [r2, #202] @ 0xca │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 377fbe │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -446571,19 +446572,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (378044 ) │ │ │ │ ldr r0, [pc, #20] @ (378048 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r4, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (378074 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -446591,17 +446592,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 377fd4 │ │ │ │ + bpl.n 378044 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (3780a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -446609,17 +446610,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 252cd0 │ │ │ │ - lsrs r6, r1, #25 │ │ │ │ + lsrs r6, r0, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 3781a4 │ │ │ │ + bpl.n 378014 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 378136 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -446741,15 +446742,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71a418 │ │ │ │ + b.w 71a450 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 378202 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 3781b4 │ │ │ │ b.n 3781d6 │ │ │ │ @@ -446769,15 +446770,15 @@ │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ lsls r2, r5 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 614654 │ │ │ │ + bl 614674 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -446830,15 +446831,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 378212 │ │ │ │ ldr r0, [pc, #100] @ (378334 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 378212 │ │ │ │ ldr r3, [pc, #88] @ (378338 ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #84] @ (37833c ) │ │ │ │ ldr r0, [pc, #88] @ (378340 ) │ │ │ │ @@ -446871,33 +446872,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r2, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r5, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r1, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r4, #15 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r0, #88] @ 0x58 │ │ │ │ + str r6, [r7, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 3783ee │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3783ee │ │ │ │ push {r4, lr} │ │ │ │ @@ -446931,15 +446932,15 @@ │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ adc.w r3, r4, #0 │ │ │ │ ldr.w lr, [lr, r1] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 614654 │ │ │ │ + bl 614674 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447088,29 +447089,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 254cbc │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -447164,26 +447165,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3785ee │ │ │ │ ldr r0, [pc, #28] @ (378668 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3785ee │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #60] @ 0x3c │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (3787a0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -447201,23 +447202,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9115 @ 0x239b │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 6f9770 │ │ │ │ + bl 6f97a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 378744 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -447288,39 +447289,39 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (3787c0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9129 @ 0x23a9 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 378744 │ │ │ │ movs r2, #0 │ │ │ │ b.n 378734 │ │ │ │ movs r2, #2 │ │ │ │ b.n 378734 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r0, #9 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrsh r0, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r5, r3] │ │ │ │ + ldrb r6, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (378850 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -447329,26 +447330,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (378858 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #372 @ 0x174 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #104] @ (37885c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (378860 ) │ │ │ │ add.w r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #88] @ (378864 ) │ │ │ │ ldr r2, [pc, #88] @ (378868 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -447361,40 +447362,40 @@ │ │ │ │ ldr r2, [pc, #72] @ (378874 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (378878 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5c5580 │ │ │ │ + bl 5c55a0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r7, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ + ldrb r0, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf52a003b │ │ │ │ - cdp 0, 15, cr0, cr10, cr3, {2} │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + sbc.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ + vhadd.s q0, q1, │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r3, #4] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ bl 202872 │ │ │ │ - push {r2, r3, r7} │ │ │ │ + push {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -447561,30 +447562,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3789fe │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (378a4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3789fe │ │ │ │ nop │ │ │ │ subs r6, r3, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r0, r7, #19 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r8, pc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r1] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -447644,15 +447645,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ mov r0, r2 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ b.n 378a8c │ │ │ │ ldr.w r1, [r9] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ adc.w r1, r1, r0 │ │ │ │ @@ -447684,19 +447685,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (378b7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + lsls r4, r6, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r2, #7] │ │ │ │ + strb r4, [r1, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -447800,22 +447801,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (378d60 ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #188] @ (378d64 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (378d68 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 378cee │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -447868,27 +447869,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (378d70 ) │ │ │ │ ldr r0, [pc, #40] @ (378d74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - lsls r0, r2, #9 │ │ │ │ + lsls r0, r1, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eor.w r0, sl, #59 @ 0x3b │ │ │ │ - orrs.w r0, sl, r3, lsl #1 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + @ instruction: 0xf0c2003b │ │ │ │ + eors.w r0, r2, r3, lsl #1 │ │ │ │ + ldrsh r4, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ stmia r2!, {r0, r1, r2, r4, r5} │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #6 │ │ │ │ + lsls r6, r1, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r5, r4] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #552] @ 378fb4 │ │ │ │ mov r7, r0 │ │ │ │ @@ -448007,22 +448008,22 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 378f0e │ │ │ │ ldr r0, [pc, #244] @ (378fc8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 378f0e │ │ │ │ ldr r0, [pc, #236] @ (378fcc ) │ │ │ │ strd r4, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r5, [sp] │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r5, 378f06 │ │ │ │ add.w lr, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [lr, #2296] @ 0x8f8 │ │ │ │ adds r1, r0, #1 │ │ │ │ cmp r1, r5 │ │ │ │ bhi.w 378dcc │ │ │ │ @@ -448039,15 +448040,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (378fc0 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 378e72 │ │ │ │ ldr r0, [pc, #164] @ (378fd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 378e72 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 378f8e │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 378e3e │ │ │ │ ldr r3, [pc, #148] @ (378fd8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -448058,76 +448059,76 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 378e56 │ │ │ │ ldr r0, [pc, #124] @ (378fdc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 378e56 │ │ │ │ ldr r3, [pc, #116] @ (378fe0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 378e80 │ │ │ │ ldr r3, [pc, #72] @ (378fc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 378e80 │ │ │ │ ldr r0, [pc, #96] @ (378fe4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 378e80 │ │ │ │ ldr r3, [pc, #88] @ (378fe8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 378f3c │ │ │ │ ldr r3, [pc, #36] @ (378fc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 378f3c │ │ │ │ ldr r0, [pc, #68] @ (378fec ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 378f3c │ │ │ │ nop │ │ │ │ subs r6, r0, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r1] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, r4] │ │ │ │ + ldrb r2, [r7, r4] │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r0] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ mov r4, lr │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r1] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r3] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 37901c │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 37900c │ │ │ │ @@ -448175,18 +448176,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (379088 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bl 255ed4 │ │ │ │ - mrc2 0, 3, r0, cr0, cr2, {2} │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + mcr2 0, 5, r0, cr8, cr2, {2} │ │ │ │ + ldr r2, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r3, r4] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -448351,33 +448352,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldc2l 0, cr0, [r6], #328 @ 0x148 │ │ │ │ - ldrsb r0, [r6, r2] │ │ │ │ + stc2 0, cr0, [lr, #-328]! @ 0xfffffeb8 │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r1, r4] │ │ │ │ movs r6, r7 │ │ │ │ - stc2l 0, cr0, [r0], #328 @ 0x148 │ │ │ │ - ldrsb r2, [r3, r2] │ │ │ │ + ldc2 0, cr0, [r8, #-328] @ 0xfffffeb8 │ │ │ │ + ldrsb r2, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ - stc2l 0, cr0, [sl], {82} @ 0x52 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + stc2 0, cr0, [r2, #-328] @ 0xfffffeb8 │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldc2 0, cr0, [r2], #328 @ 0x148 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + stc2l 0, cr0, [sl], #328 @ 0x148 │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + ldrsb r6, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -448389,15 +448390,15 @@ │ │ │ │ ldr.w r2, [r3, #240] @ 0xf0 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 3792ea │ │ │ │ ldrh.w r2, [r3, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3792d6 │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -448477,15 +448478,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #202] @ 0xca │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 6148fc │ │ │ │ + bl 61491c │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -448501,15 +448502,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71a418 │ │ │ │ + b.w 71a450 │ │ │ │ ldr r2, [pc, #272] @ (379500 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 37943e │ │ │ │ ldr r2, [pc, #264] @ (379504 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -448517,15 +448518,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 37943e │ │ │ │ ldr r0, [pc, #260] @ (379508 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 3794ba │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -448564,15 +448565,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3794b4 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 3794b4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 3794b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -448580,15 +448581,15 @@ │ │ │ │ bpl.n 3794b4 │ │ │ │ vldr d7, [r9, #200] @ 0xc8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 3793ca │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3794b4 │ │ │ │ ldr r3, [pc, #76] @ (379510 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -448601,39 +448602,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3794b4 │ │ │ │ ldr r0, [pc, #56] @ (379514 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 3793ca │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 3793d0 │ │ │ │ asrs r6, r0, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ movs r6, r7 │ │ │ │ negs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -448688,15 +448689,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614654 │ │ │ │ + bl 614674 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -448753,15 +448754,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 379670 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 379696 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 724c44 │ │ │ │ + bl 724c7c │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 3796bc │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #196] @ (379738 ) │ │ │ │ ldr r3, [pc, #184] @ (37972c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -448776,15 +448777,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 724c10 │ │ │ │ + bl 724c48 │ │ │ │ b.n 37966a │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -448804,29 +448805,29 @@ │ │ │ │ ldr r3, [pc, #108] @ (379740 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 379656 │ │ │ │ ldr r0, [pc, #104] @ (379744 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 379656 │ │ │ │ ldr r3, [pc, #84] @ (37973c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 379656 │ │ │ │ ldr r3, [pc, #80] @ (379740 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 379656 │ │ │ │ ldr r0, [pc, #76] @ (379748 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 379656 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (37974c ) │ │ │ │ movw r2, #1356 @ 0x54c │ │ │ │ ldr r1, [pc, #64] @ (379750 ) │ │ │ │ ldr r0, [pc, #68] @ (379754 ) │ │ │ │ add r3, pc │ │ │ │ @@ -448846,22 +448847,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r3] │ │ │ │ + ldrsb r0, [r3, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r2, [r0, r3] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf7d00052 │ │ │ │ - ldr r5, [pc, #392] @ (3798dc ) │ │ │ │ + strb.w r0, [r8, r2, lsl #1] │ │ │ │ + ldr r5, [pc, #616] @ (3799bc ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #432] @ (379908 ) │ │ │ │ + ldr r5, [pc, #656] @ (3799e8 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 3797d0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -448871,15 +448872,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 38fef4 │ │ │ │ cbnz r0, 37979a │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 3797ae │ │ │ │ @@ -448899,18 +448900,18 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 393d3c │ │ │ │ - @ instruction: 0xf76e0052 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + @ instruction: 0xf7a60052 │ │ │ │ + ldrh r4, [r0, #0] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (379890 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -448957,15 +448958,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 379804 │ │ │ │ ldr r0, [pc, #76] @ (3798a0 ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 379804 │ │ │ │ ldr r2, [pc, #60] @ (3798a4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 379820 │ │ │ │ @@ -448975,31 +448976,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 379820 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (3798a8 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 379820 │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 3797fc │ │ │ │ asrs r6, r4, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #448] @ (379a5c ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -449089,28 +449090,28 @@ │ │ │ │ ldr r0, [pc, #44] @ (3799c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5820052 │ │ │ │ - ldr r7, [pc, #240] @ (379aa0 ) │ │ │ │ + subs.w r0, sl, #13762560 @ 0xd20000 │ │ │ │ + ldr r7, [pc, #464] @ (379b80 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r6, r0] │ │ │ │ + str r0, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - adcs.w r0, ip, #13762560 @ 0xd20000 │ │ │ │ - ldr r7, [pc, #88] @ (379a14 ) │ │ │ │ + @ instruction: 0xf5940052 │ │ │ │ + ldr r7, [pc, #312] @ (379af4 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ - adc.w r0, r6, #13762560 @ 0xd20000 │ │ │ │ - ldr r7, [pc, #0] @ (3799c8 ) │ │ │ │ + sbcs.w r0, lr, #13762560 @ 0xd20000 │ │ │ │ + ldr r7, [pc, #224] @ (379aa8 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r4, r0] │ │ │ │ + str r4, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ b.n 3798ac │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -449124,22 +449125,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 71abf4 │ │ │ │ + bl 71ac2c │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 379a44 │ │ │ │ mov r0, r8 │ │ │ │ bl 38fef4 │ │ │ │ cbz r0, 379a2a │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 379a88 │ │ │ │ @@ -449165,33 +449166,33 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 445000 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 71bb10 │ │ │ │ + bl 71bb48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7068c4 │ │ │ │ + bl 7068fc │ │ │ │ b.n 379a1e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 252fec │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 390910 │ │ │ │ b.n 379a2a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xf4f60052 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + @ instruction: 0xf52e0052 │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #228 @ 0xe4 │ │ │ │ + cmp r1, #28 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -449202,15 +449203,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (379b88 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (379b8c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -449257,33 +449258,33 @@ │ │ │ │ bpl.n 379b40 │ │ │ │ ldr r0, [pc, #52] @ (379b9c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r8, #13762560 @ 0xd20000 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + orrs.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ + strh r6, [r5, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #4 │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ lsrs r2, r5, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, r3] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -449294,15 +449295,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (379c80 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (379c84 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -449349,34 +449350,34 @@ │ │ │ │ bpl.n 379c34 │ │ │ │ ldr r0, [pc, #56] @ (379c94 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #19, r4, asr #1 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + @ instruction: 0xf35c0052 │ │ │ │ + strh r2, [r7, #28] │ │ │ │ movs r4, r7 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r7, #72 @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r6, r6, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (379dc8 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -449399,15 +449400,15 @@ │ │ │ │ bcs.n 379d40 │ │ │ │ ldr.w r3, [r4, #304] @ 0x130 │ │ │ │ cbnz r3, 379d0e │ │ │ │ add.w ip, r0, #12544 @ 0x3100 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip, #32] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 379da6 │ │ │ │ add sp, #28 │ │ │ │ @@ -449453,15 +449454,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 379d2e │ │ │ │ ldr r0, [pc, #108] @ (379dd8 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 379d2e │ │ │ │ ldr r3, [pc, #100] @ (379ddc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 379d48 │ │ │ │ ldr r3, [pc, #80] @ (379dd4 ) │ │ │ │ @@ -449472,15 +449473,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 379dc0 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (379de0 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 379d48 │ │ │ │ ldr r3, [pc, #60] @ (379de4 ) │ │ │ │ mov.w r2, #3888 @ 0xf30 │ │ │ │ ldr r1, [pc, #56] @ (379de8 ) │ │ │ │ ldr r0, [pc, #60] @ (379dec ) │ │ │ │ add r3, pc │ │ │ │ @@ -449494,24 +449495,24 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r4] │ │ │ │ + str r6, [r6, r5] │ │ │ │ movs r6, r7 │ │ │ │ negs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #872] @ (37a14c ) │ │ │ │ + str r2, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf1300052 │ │ │ │ - mov sl, r8 │ │ │ │ + sbc.w r0, r8, #82 @ 0x52 │ │ │ │ + mov sl, pc │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -449529,15 +449530,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 38fef4 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -449593,22 +449594,22 @@ │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (379f38 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #88] @ (379f3c ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (379f40 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 71b9c0 │ │ │ │ + bl 71b9f8 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -449620,25 +449621,25 @@ │ │ │ │ bne.n 379eba │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 379eba │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 3908bc │ │ │ │ b.n 379e4a │ │ │ │ - @ instruction: 0xf0d00052 │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + add.w r0, r8, #82 @ 0x52 │ │ │ │ + movs r4, #248 @ 0xf8 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r5, #8] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ movs r4, r7 │ │ │ │ - ands.w r0, ip, #82 @ 0x52 │ │ │ │ - udf #86 @ 0x56 │ │ │ │ + orrs.w r0, r4, #82 @ 0x52 │ │ │ │ + udf #142 @ 0x8e │ │ │ │ movs r3, r7 │ │ │ │ - bhi.n 379f78 │ │ │ │ + bhi.n 379fe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r2, r0] │ │ │ │ + str r0, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 379f56 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -449659,15 +449660,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 38fef4 │ │ │ │ cbnz r0, 379fb8 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 379fcc │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -449692,32 +449693,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (379fec ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (379ff0 ) │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ - vqadd.s64 q8, q1, q1 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + vshr.s32 q0, q1, #22 │ │ │ │ + strh r6, [r1, #0] │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #96 @ 0x60 │ │ │ │ + movs r3, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ - add ip, r3 │ │ │ │ + add ip, sl │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #184] @ (37a0ac ) │ │ │ │ + ldr r7, [pc, #408] @ (37a18c ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 706a74 │ │ │ │ + bl 706aac │ │ │ │ cbnz r0, 37a026 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -449729,28 +449730,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 37a048 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 37a05c │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 379f44 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (37a20c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -449763,15 +449764,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (37a218 ) │ │ │ │ @@ -449789,24 +449790,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a1da │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 37a16e │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ ldrb.w r3, [r7, #229] @ 0xe5 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 37a156 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 252ff0 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -449838,15 +449839,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 388d30 │ │ │ │ cbz r0, 37a1ae │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 37a0f4 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 2533a8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -449862,15 +449863,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37a0f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (37a228 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37a0f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -449900,15 +449901,15 @@ │ │ │ │ bpl.w 37a0dc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (37a230 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37a0dc │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r1, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -449918,19 +449919,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #472] @ (37a404 ) │ │ │ │ + ldr r4, [pc, #696] @ (37a4e4 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #104] @ (37a29c ) │ │ │ │ + ldr r5, [pc, #328] @ (37a37c ) │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -449948,15 +449949,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldr r3, [pc, #164] @ (37a324 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a2fa │ │ │ │ cbnz r6, 37a2ee │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -449967,29 +449968,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 255714 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 724bc4 │ │ │ │ + bl 724bfc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldr r1, [pc, #104] @ (37a328 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -450010,26 +450011,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a28a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (37a334 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37a28a │ │ │ │ lsls r4, r0, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r0, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #304] @ (37a468 ) │ │ │ │ + ldr r4, [pc, #528] @ (37a548 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0037a338 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -450045,32 +450046,32 @@ │ │ │ │ ldr r6, [pc, #728] @ (37a63c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldr r3, [pc, #704] @ (37a640 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37a5bc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 37a538 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 37a3c4 │ │ │ │ bls.w 37a558 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -450096,17 +450097,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a506 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -450129,15 +450130,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 37a53e │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr.w r3, [r7, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 37a61a │ │ │ │ ldr.w r5, [r7, #244] @ 0xf4 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -450165,15 +450166,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 37a506 │ │ │ │ ldrh.w r1, [r7, #226] @ 0xe2 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 37a5e2 │ │ │ │ @@ -450211,15 +450212,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 376ddc │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ b.n 37a3fe │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -450241,15 +450242,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37a3da │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #220] @ (37a65c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37a3da │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -450277,15 +450278,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37a38c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ (37a664 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37a38c │ │ │ │ ldr r1, [pc, #132] @ (37a668 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37a4d6 │ │ │ │ ldr r1, [pc, #104] @ (37a658 ) │ │ │ │ @@ -450294,15 +450295,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 37a4d6 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (37a66c ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 37a4d6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ @@ -450320,39 +450321,39 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeafe0052 │ │ │ │ - ldr r3, [pc, #880] @ (37a9bc ) │ │ │ │ + @ instruction: 0xeb360052 │ │ │ │ + ldr r4, [pc, #80] @ (37a69c ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r1 │ │ │ │ + lsrs r0, r0 │ │ │ │ movs r6, r7 │ │ │ │ lsls r6, r1, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #608] @ (37a8c0 ) │ │ │ │ + ldr r0, [pc, #832] @ (37a9a0 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #744] @ (37a950 ) │ │ │ │ + ldr r1, [pc, #968] @ (37aa30 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #808] @ (37a998 ) │ │ │ │ + ldr r2, [pc, #8] @ (37a678 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldmia.w ip!, {r1, r4, r6} │ │ │ │ - subs r6, #78 @ 0x4e │ │ │ │ + ldrd r0, r0, [r4], #328 @ 0x148 │ │ │ │ + subs r6, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r2, r4] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #896] @ (37aa10 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -450393,15 +450394,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 37a808 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 37a8b8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -450421,15 +450422,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -450508,15 +450509,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37a9a6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -450540,24 +450541,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 44cf6c │ │ │ │ mov r0, r5 │ │ │ │ bl 379aac │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 37a6ec │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ b.n 37a7d8 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 37a796 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 37a7ea │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 71abf0 │ │ │ │ + bl 71ac28 │ │ │ │ b.n 37a7ea │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 37a956 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -450574,15 +450575,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (37aa40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 37a948 │ │ │ │ bl 38fef4 │ │ │ │ ldr r3, [pc, #312] @ (37aa34 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -450663,15 +450664,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37a826 │ │ │ │ ldr r0, [pc, #148] @ (37aa54 ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37a826 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37aae6 │ │ │ │ ldr r2, [pc, #128] @ (37aa58 ) │ │ │ │ ldr r3, [pc, #64] @ (37aa18 ) │ │ │ │ add r2, pc │ │ │ │ @@ -450697,39 +450698,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r0, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81a0052 │ │ │ │ - @ instruction: 0xe8100052 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + @ instruction: 0xe8520052 │ │ │ │ + strex r0, r0, [r8, #328] @ 0x148 │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + adds r0, r6, #0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r6, #0] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + subs r2, r6, r7 │ │ │ │ movs r4, r7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37a648 │ │ │ │ + b.n 37a6b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r3, #26] │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + subs r0, r5, r0 │ │ │ │ movs r4, r7 │ │ │ │ vmla.i32 q0, q7, d5[1] │ │ │ │ vhadd.u q8, q7, │ │ │ │ subs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, pc │ │ │ │ movs r6, r7 │ │ │ │ vhadd.u8 q0, q0, │ │ │ │ ldr r3, [pc, #236] @ (37ab4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37a956 │ │ │ │ @@ -450747,30 +450748,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 37ab2e │ │ │ │ ldr r0, [pc, #208] @ (37ab5c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [pc, #200] @ (37ab60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 37aac0 │ │ │ │ ldr r3, [pc, #176] @ (37ab50 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37a990 │ │ │ │ ldr r0, [pc, #180] @ (37ab64 ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37a990 │ │ │ │ ldr r3, [pc, #164] @ (37ab68 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -450780,29 +450781,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37a990 │ │ │ │ ldr r0, [pc, #140] @ (37ab6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37a990 │ │ │ │ ldr r3, [pc, #136] @ (37ab70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37a9d4 │ │ │ │ ldr r3, [pc, #92] @ (37ab50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37a9d4 │ │ │ │ ldr r0, [pc, #116] @ (37ab74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 37a9d4 │ │ │ │ ldr r3, [pc, #108] @ (37ab78 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -450810,15 +450811,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (37ab50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37a90a │ │ │ │ ldr r0, [pc, #84] @ (37ab7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37a90a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (37ab80 ) │ │ │ │ movw r2, #682 @ 0x2aa │ │ │ │ ldr r1, [pc, #72] @ (37ab84 ) │ │ │ │ ldr r0, [pc, #76] @ (37ab88 ) │ │ │ │ add r3, pc │ │ │ │ @@ -450830,37 +450831,37 @@ │ │ │ │ asrs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 6, cr0, cr0, cr5, {3} │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, fp │ │ │ │ + mov sl, r2 │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r0, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r1 │ │ │ │ + cmp sl, r8 │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp lr, r7 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #800] @ (37ae94 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, r9 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r3 │ │ │ │ + cmp sl, sl │ │ │ │ movs r6, r7 │ │ │ │ - b.n 37b2cc │ │ │ │ + b.n 37b33c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #54 @ 0x36 │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ - mvns r4, r0 │ │ │ │ + mvns r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #348] @ (37acfc ) │ │ │ │ ldr r3, [pc, #352] @ (37ad00 ) │ │ │ │ @@ -450886,15 +450887,15 @@ │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cbz r3, 37abec │ │ │ │ movs r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37ace2 │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 614860 │ │ │ │ + bl 614880 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37abd8 │ │ │ │ ldr.w r3, [r7, #2296] @ 0x8f8 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -450968,15 +450969,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37abd2 │ │ │ │ ldr r0, [pc, #92] @ (37ad0c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r8, #3068] @ 0xbfc │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ b.n 37abd2 │ │ │ │ ldr r3, [pc, #76] @ (37ad10 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -450985,15 +450986,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ac88 │ │ │ │ ldr r0, [pc, #60] @ (37ad14 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37ac88 │ │ │ │ ldr r3, [pc, #52] @ (37ad18 ) │ │ │ │ movw r2, #4828 @ 0x12dc │ │ │ │ ldr r1, [pc, #48] @ (37ad1c ) │ │ │ │ ldr r0, [pc, #52] @ (37ad20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -451004,25 +451005,25 @@ │ │ │ │ ldc2 0, cr0, [r8, #-404]! @ 0xfffffe6c │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sl │ │ │ │ + add lr, r1 │ │ │ │ movs r6, r7 │ │ │ │ cmp r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, ip │ │ │ │ + add sl, r3 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 37b104 │ │ │ │ + b.n 37b174 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ - add r8, r2 │ │ │ │ + add r8, r9 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (37afd8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -451034,15 +451035,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r4, r6, #22400 @ 0x5780 │ │ │ │ add.w r5, r6, #23424 @ 0x5b80 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 37ad6a │ │ │ │ bl 38aacc │ │ │ │ cmp r5, r4 │ │ │ │ @@ -451122,15 +451123,15 @@ │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #636 @ 0x27c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (37afec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37af50 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3796] @ 0xed4 │ │ │ │ bl 39930c │ │ │ │ @@ -451164,30 +451165,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (37aff8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37afa0 │ │ │ │ mov r0, r6 │ │ │ │ bl 399354 │ │ │ │ ldr r3, [pc, #276] @ (37affc ) │ │ │ │ ldr r2, [pc, #280] @ (37b000 ) │ │ │ │ ldr r1, [pc, #280] @ (37b004 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37af94 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3796] @ 0xed4 │ │ │ │ bl 39930c │ │ │ │ @@ -451255,60 +451256,60 @@ │ │ │ │ strh.w r0, [r3, #3864] @ 0xf18 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3866] @ 0xf1a │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 37ae12 │ │ │ │ - b.n 37b31c │ │ │ │ + b.n 37b38c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + asrs r0, r1, #23 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 37b114 │ │ │ │ + b.n 37b184 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - orr.w r0, sl, ip, rrx │ │ │ │ - b.n 37b02c │ │ │ │ + eor.w r0, r2, ip, rrx │ │ │ │ + b.n 37b09c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r6, #2] │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ movs r4, r7 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + b.n 37b05c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe9ac003c │ │ │ │ + strd r0, r0, [r4, #240]! @ 0xf0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (37b080 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #104] @ (37b084 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #104] @ (37b088 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #88] @ (37b08c ) │ │ │ │ ldr r1, [pc, #92] @ (37b090 ) │ │ │ │ add.w r4, r4, #648 @ 0x288 │ │ │ │ movw r3, #9148 @ 0x23bc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (37b094 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [pc, #76] @ (37b098 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37b060 │ │ │ │ movs r1, #0 │ │ │ │ @@ -451324,34 +451325,34 @@ │ │ │ │ ldr r3, [pc, #52] @ (37b0a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b054 │ │ │ │ ldr r0, [pc, #44] @ (37b0a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37b054 │ │ │ │ nop │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r3, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, #52 @ 0x34 │ │ │ │ + adds r4, #108 @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe85e003c │ │ │ │ + ldmia.w r6, {r2, r3, r4, r5} │ │ │ │ strb.w r0, [lr, #101] @ 0x65 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3 │ │ │ │ + adcs r2, r2 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (37b1cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451362,15 +451363,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (37b1d4 ) │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3792] @ 0xed0 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 37b134 │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -451454,34 +451455,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (37b1e0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7172 @ 0x1c04 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r3, r0 │ │ │ │ b.n 37b10e │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 37ad24 │ │ │ │ b.n 37b124 │ │ │ │ nop │ │ │ │ - udf #32 │ │ │ │ + udf #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r2, #8 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r2, [r6, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 37b250 │ │ │ │ + ble.n 37b2c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #200 @ 0xc8 │ │ │ │ + adds r3, #0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 37afc4 │ │ │ │ + b.n 37b034 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -451510,15 +451511,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (37b298 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #684 @ 0x2ac │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3993cc │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 37b26a │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -451541,19 +451542,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #1696 @ 0x6a0 │ │ │ │ bl 39d060 │ │ │ │ b.n 37b20e │ │ │ │ - bgt.n 37b1f4 │ │ │ │ + bgt.n 37b264 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #66 @ 0x42 │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - b.n 37af6c │ │ │ │ + b.n 37afdc │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ (37b3b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451562,15 +451563,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (37b3bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 37ad24 │ │ │ │ add.w r3, r4, #22400 @ 0x5780 │ │ │ │ add.w r0, r4, #23424 @ 0x5b80 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ @@ -451641,19 +451642,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b348 │ │ │ │ ldr.w r3, [r5, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b348 │ │ │ │ b.n 37b386 │ │ │ │ nop │ │ │ │ - bgt.n 37b40c │ │ │ │ + bgt.n 37b47c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 37af84 │ │ │ │ + b.n 37aff4 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r3, [pc, #3376] @ 37c104 │ │ │ │ @@ -451675,33 +451676,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #8958 @ 0x22fe │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r2, [pc, #3328] @ 37c11c │ │ │ │ ldr.w r1, [pc, #3328] @ 37c120 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 399354 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #8961 @ 0x2301 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37b572 │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -451723,15 +451724,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 2554cc │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ - bl 5c499c │ │ │ │ + bl 5c49bc │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b55c │ │ │ │ ldr.w r3, [r9, #1664] @ 0x680 │ │ │ │ cbz r3, 37b4ca │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -451777,19 +451778,19 @@ │ │ │ │ ldr.w r1, [pc, #3048] @ 37c12c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8335 @ 0x208f │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 37b5a8 │ │ │ │ ldr.w r0, [pc, #3024] @ 37c130 │ │ │ │ add r0, pc │ │ │ │ - bl 70e960 │ │ │ │ + bl 70e998 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 37b4bc │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37b458 │ │ │ │ @@ -451802,15 +451803,15 @@ │ │ │ │ ldr.w r1, [pc, #2984] @ 37c13c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8293 @ 0x2065 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ ldr.w r2, [pc, #2964] @ 37c140 │ │ │ │ ldr.w r3, [pc, #2912] @ 37c110 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -451830,28 +451831,28 @@ │ │ │ │ ldr.w r1, [pc, #2920] @ 37c14c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8324 @ 0x2084 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 37b5a8 │ │ │ │ ldr.w r3, [pc, #2896] @ 37c150 │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2892] @ 37c154 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2892] @ 37c158 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8300 @ 0x206c │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.n 37b5a8 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 45c5c8 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37be90 │ │ │ │ @@ -451903,15 +451904,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r7, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5bdbb0 │ │ │ │ + bl 5bdbd0 │ │ │ │ ldr.w r7, [r9, #1564] @ 0x61c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 37bf98 │ │ │ │ add.w r3, r7, #8192 @ 0x2000 │ │ │ │ add.w r7, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r7, #3613] @ 0xe1d │ │ │ │ @@ -451942,15 +451943,15 @@ │ │ │ │ ldr.w r2, [pc, #2588] @ 37c164 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2584] @ 37c168 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37c042 │ │ │ │ mov r0, r5 │ │ │ │ bl 399354 │ │ │ │ ldr.w r3, [pc, #2556] @ 37c16c │ │ │ │ @@ -451958,15 +451959,15 @@ │ │ │ │ ldr.w r1, [pc, #2556] @ 37c174 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37c0cc │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r7, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 39930c │ │ │ │ @@ -451996,22 +451997,22 @@ │ │ │ │ blx 252e8c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r7, #3072] @ 0xc00 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3272] @ 0xcc8 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 252e8c │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -452143,15 +452144,15 @@ │ │ │ │ ldr.w r1, [pc, #2012] @ 37c184 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8698 @ 0x21fa │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3836] @ 0xefc │ │ │ │ ldrh.w r2, [r0, #3868] @ 0xf1c │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452289,15 +452290,15 @@ │ │ │ │ movs r2, #12 │ │ │ │ bl 393a1c │ │ │ │ ldr.w r0, [r9, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 445310 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -452308,15 +452309,15 @@ │ │ │ │ ldr.w r1, [pc, #1544] @ 37c1a0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37c412 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r8, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 39930c │ │ │ │ @@ -452349,26 +452350,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1408] @ 37c1a8 │ │ │ │ strh.w r3, [r7, #3274] @ 0xcca │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 703b58 │ │ │ │ + bl 703b90 │ │ │ │ ldr.w r2, [pc, #1396] @ 37c1ac │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #64 @ 0x40 │ │ │ │ - bl 703b58 │ │ │ │ + bl 703b90 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r8, #4 │ │ │ │ - bl 703b58 │ │ │ │ + bl 703b90 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r7, #3350] @ 0xd16 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r7, #3364] @ 0xd24 │ │ │ │ strb.w r3, [r7, #3366] @ 0xd26 │ │ │ │ strb.w r3, [r7, #3367] @ 0xd27 │ │ │ │ movs r3, #1 │ │ │ │ @@ -452441,15 +452442,15 @@ │ │ │ │ strh.w r3, [r7, #3784] @ 0xec8 │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37c422 │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r8, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 703ba8 │ │ │ │ + bl 703be0 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1229] @ 0x4cd │ │ │ │ mov.w r0, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1224] @ 0x4c8 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1230] @ 0x4ce │ │ │ │ @@ -452519,51 +452520,51 @@ │ │ │ │ ldr r1, [pc, #864] @ (37c1b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8307 @ 0x2073 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #840] @ (37c1bc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #840] @ (37c1c0 ) │ │ │ │ ldr r1, [pc, #844] @ (37c1c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8318 @ 0x207e │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #820] @ (37c1c8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #820] @ (37c1cc ) │ │ │ │ ldr r1, [pc, #824] @ (37c1d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8343 @ 0x2097 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #800] @ (37c1d4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #800] @ (37c1d8 ) │ │ │ │ ldr r1, [pc, #804] @ (37c1dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8354 @ 0x20a2 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldrh.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37c5ee │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -452619,49 +452620,49 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #3808] @ 0xee0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #3812] @ 0xee4 │ │ │ │ b.n 37b8d6 │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ b.n 37b960 │ │ │ │ ldr.w fp, [pc, #580] @ 37c1e0 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5c00fc │ │ │ │ + bl 5c011c │ │ │ │ ldr r1, [pc, #572] @ (37c1e4 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5bf07c │ │ │ │ + bl 5bf09c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c034c │ │ │ │ + bl 5c036c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37b5a8 │ │ │ │ ldr r3, [pc, #548] @ (37c1e8 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #548] @ (37c1ec ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #8920 @ 0x22d8 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ b.w 37b71e │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ bl 39bc60 │ │ │ │ b.n 37b978 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 70e470 │ │ │ │ + bl 70e4a8 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr.w r3, [r8, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37b880 │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ ldr.w r2, [r4, #2112] @ 0x840 │ │ │ │ strb.w r3, [fp, #3839] @ 0xeff │ │ │ │ @@ -452674,15 +452675,15 @@ │ │ │ │ strb.w r3, [fp, #3838] @ 0xefe │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 37c03c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3836] @ 0xefc │ │ │ │ b.n 37b88a │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37b768 │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -452708,15 +452709,15 @@ │ │ │ │ strb.w r3, [fp, #3870] @ 0xf1e │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 37c0a8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3868] @ 0xf1c │ │ │ │ b.w 37b89c │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ b.n 37b906 │ │ │ │ @@ -452745,126 +452746,126 @@ │ │ │ │ movw r2, #691 @ 0x2b3 │ │ │ │ b.n 37bc9e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 37bc84 │ │ │ │ @ instruction: 0xf4fc0065 │ │ │ │ @ instruction: 0xf4f40065 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37ba6c │ │ │ │ + b.n 37badc │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 37c0e8 │ │ │ │ + blt.n 37c158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r1, {r1, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 37c05c │ │ │ │ + bls.n 37c0cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r5, #176 @ 0xb0 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #36 @ 0x24 │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #96 @ 0x60 │ │ │ │ + subs r4, #152 @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 37c1d0 │ │ │ │ + bls.n 37c040 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #102 @ 0x66 │ │ │ │ + subs r4, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #214 @ 0xd6 │ │ │ │ + cmp r7, #14 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf3280065 │ │ │ │ - bhi.n 37c13c │ │ │ │ + bls.n 37c1ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r5, #32 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r6, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 37c0f8 │ │ │ │ + bls.n 37c168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #112 @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #90 @ 0x5a │ │ │ │ + cmp r6, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 37c0a0 │ │ │ │ + bvc.n 37c110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r7, #14 │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 37c23c │ │ │ │ + bvc.n 37c0ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 37c3b0 │ │ │ │ + b.n 37c420 │ │ │ │ movs r4, r7 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 37c1f0 │ │ │ │ + bpl.n 37c260 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r2, #254 @ 0xfe │ │ │ │ movs r6, r7 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + svc 38 @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r4, #26 │ │ │ │ movs r6, r7 │ │ │ │ ldrh r2, [r1, #20] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - udf #36 @ 0x24 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ strb r0, [r3, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcc.n 37c228 │ │ │ │ + bcc.n 37c298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #252 @ 0xfc │ │ │ │ + cmp r5, #52 @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 37c19c │ │ │ │ + ble.n 37c20c │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 37c1b0 │ │ │ │ + bcc.n 37c220 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #36 @ 0x24 │ │ │ │ + subs r2, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #242 @ 0xf2 │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 37c0c8 │ │ │ │ + beq.n 37c138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #24 │ │ │ │ + adds r4, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #18 │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 37c290 │ │ │ │ + beq.n 37c100 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #50 @ 0x32 │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 37c25c │ │ │ │ + beq.n 37c0cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r6, #10 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 37c228 │ │ │ │ + beq.n 37c298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #116 @ 0x74 │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #112 @ 0x70 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r1, r2, r4} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37bad8 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37bad8 │ │ │ │ @@ -452977,30 +452978,30 @@ │ │ │ │ orr.w r3, r3, #540 @ 0x21c │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #2164] @ 0x874 │ │ │ │ strb.w r2, [r9, #1476] @ 0x5c4 │ │ │ │ b.w 37bb3e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 70de5c │ │ │ │ + bl 70de94 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 37bace │ │ │ │ ldr r3, [pc, #676] @ (37c614 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #676] @ (37c618 ) │ │ │ │ ldr r1, [pc, #676] @ (37c61c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8313 @ 0x2079 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37b98c │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ addw r3, r3, #513 @ 0x201 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -453058,27 +453059,27 @@ │ │ │ │ blx 254c24 <__snprintf_chk@plt> │ │ │ │ b.n 37bd74 │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37be02 │ │ │ │ b.n 37be0e │ │ │ │ mov r0, r2 │ │ │ │ - bl 5c6b60 │ │ │ │ + bl 5c6b80 │ │ │ │ ldr r3, [pc, #472] @ (37c62c ) │ │ │ │ ldr r2, [pc, #476] @ (37c630 ) │ │ │ │ ldr r1, [pc, #476] @ (37c634 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8329 @ 0x2089 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r7, #3800] @ 0xed8 │ │ │ │ strb.w r1, [r7, #3801] @ 0xed9 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37bf80 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -453092,66 +453093,66 @@ │ │ │ │ ldr r1, [pc, #420] @ (37c640 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8348 @ 0x209c │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #400] @ (37c644 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #400] @ (37c648 ) │ │ │ │ ldr r1, [pc, #400] @ (37c64c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8370 @ 0x20b2 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 37c3b2 │ │ │ │ ldr r3, [pc, #372] @ (37c650 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (37c654 ) │ │ │ │ ldr r1, [pc, #372] @ (37c658 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8375 @ 0x20b7 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #352] @ (37c65c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (37c660 ) │ │ │ │ ldr r1, [pc, #352] @ (37c664 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8365 @ 0x20ad │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #332] @ (37c668 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (37c66c ) │ │ │ │ ldr r1, [pc, #332] @ (37c670 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8360 @ 0x20a8 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ adc.w r8, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 37c266 │ │ │ │ ldr r3, [pc, #300] @ (37c674 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -453159,164 +453160,164 @@ │ │ │ │ ldr r1, [pc, #304] @ (37c67c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8381 @ 0x20bd │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #280] @ (37c680 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (37c684 ) │ │ │ │ ldr r1, [pc, #280] @ (37c688 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8387 @ 0x20c3 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #260] @ (37c68c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (37c690 ) │ │ │ │ ldr r1, [pc, #260] @ (37c694 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8399 @ 0x20cf │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #240] @ (37c698 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (37c69c ) │ │ │ │ ldr r1, [pc, #240] @ (37c6a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8393 @ 0x20c9 │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #212] @ (37c6a4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #212] @ (37c6a8 ) │ │ │ │ ldr r1, [pc, #216] @ (37c6ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8415 @ 0x20df │ │ │ │ - bl 70e0cc │ │ │ │ + bl 70e104 │ │ │ │ b.w 37b5a8 │ │ │ │ ldr r3, [pc, #192] @ (37c6b0 ) │ │ │ │ movw r2, #8689 @ 0x21f1 │ │ │ │ ldr r1, [pc, #188] @ (37c6b4 ) │ │ │ │ ldr r0, [pc, #192] @ (37c6b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 37c654 │ │ │ │ + bvs.n 37c6c4 │ │ │ │ movs r4, r7 │ │ │ │ strh r2, [r0, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r3, #124 @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3, {r1, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #28 │ │ │ │ + cmp r7, #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #244 @ 0xf4 │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r3, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bmi.n 37c598 │ │ │ │ + bmi.n 37c608 │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldrh r4, [r0, r0] │ │ │ │ movs r4, r7 │ │ │ │ - movs r0, #22 │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r2, #7 │ │ │ │ + movs r0, #8 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2, {r1, r2, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r6, #6 │ │ │ │ + subs r0, r5, #7 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r1, #6 │ │ │ │ + subs r0, r0, #7 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r7, #28 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r5, #5 │ │ │ │ + subs r0, r4, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #152 @ 0x98 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r0, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r3, #4 │ │ │ │ + subs r4, r2, #5 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r7, #3 │ │ │ │ + subs r4, r6, #4 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + adds r0, #4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r3, #3 │ │ │ │ + subs r4, r2, #4 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r7, #2 │ │ │ │ + subs r2, r6, #3 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r2, r3} │ │ │ │ + ldmia r1!, {r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + adds r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r2, #2 │ │ │ │ + subs r4, r1, #3 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r7, #1 │ │ │ │ + subs r2, r6, #2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #32 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (37c9a8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -453348,30 +453349,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (37c9b8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37c7e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 399354 │ │ │ │ ldr r3, [pc, #652] @ (37c9bc ) │ │ │ │ ldr r2, [pc, #652] @ (37c9c0 ) │ │ │ │ ldr r1, [pc, #656] @ (37c9c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37c7f2 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -453410,15 +453411,15 @@ │ │ │ │ bpl.n 37c7d6 │ │ │ │ ldr r0, [pc, #544] @ (37c9d0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37c7d6 │ │ │ │ ldr r3, [pc, #520] @ (37c9cc ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37c950 │ │ │ │ @@ -453513,37 +453514,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (37c9d8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (37c9dc ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37c6f8 │ │ │ │ ldr r3, [pc, #252] @ (37c9cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 37c6f8 │ │ │ │ ldr r1, [pc, #260] @ (37c9e0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (37c9e4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37c6f8 │ │ │ │ bl 37807c │ │ │ │ ldr r0, [pc, #244] @ (37c9e8 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 37c99c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 37c6f8 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -453557,38 +453558,38 @@ │ │ │ │ beq.n 37c8d2 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37c8d2 │ │ │ │ ldr r0, [pc, #196] @ (37c9f0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 37c8d2 │ │ │ │ ldr r1, [pc, #184] @ (37c9f4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (37c9f8 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37c7d6 │ │ │ │ ldr r2, [pc, #168] @ (37c9fc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37c7d0 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37c7d0 │ │ │ │ ldr r0, [pc, #156] @ (37ca00 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 37c7d0 │ │ │ │ ldr r3, [pc, #88] @ (37c9cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (37ca04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -453598,70 +453599,70 @@ │ │ │ │ beq.n 37c8b0 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37c8b0 │ │ │ │ ldr r0, [pc, #124] @ (37ca08 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 37c8b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37c978 │ │ │ │ b.n 37c996 │ │ │ │ nop │ │ │ │ b.n 37cdb4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfbc0003b │ │ │ │ - stmia r7!, {r2, r3, r5, r7} │ │ │ │ + @ instruction: 0xfbf8003b │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #98 @ 0x62 │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 37ca8c │ │ │ │ + bne.n 37c8fc │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r5} │ │ │ │ + stmia r6!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #132 @ 0x84 │ │ │ │ + cmp r5, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #20 │ │ │ │ + cmp r5, #76 @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 37d694 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -453689,30 +453690,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 37d6ac │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37cb92 │ │ │ │ mov r0, r4 │ │ │ │ bl 399354 │ │ │ │ ldr.w r3, [pc, #3108] @ 37d6b0 │ │ │ │ ldr.w r2, [pc, #3108] @ 37d6b4 │ │ │ │ ldr.w r1, [pc, #3108] @ 37d6b8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37cca8 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -453731,15 +453732,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 37d6c4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -453781,15 +453782,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37ca82 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -453800,15 +453801,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 37d6e0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -453888,15 +453889,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 37d6ec │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37d8a8 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -453928,15 +453929,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 37d9fe │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37da3e │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 37d94a │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 37cdc8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -454010,30 +454011,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 37d6fc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r1, [pc, #2224] @ 37d700 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37ca58 │ │ │ │ ldr.w r1, [pc, #2152] @ 37d6c8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 37ca58 │ │ │ │ ldr.w r0, [pc, #2200] @ 37d704 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37ca58 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 37cb3a │ │ │ │ add r3, pc, #8 @ (adr r3, 37ce90 ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -454181,15 +454182,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 37dfa0 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71abf0 │ │ │ │ + b.w 71ac28 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 37d6c8 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -454203,15 +454204,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 37d710 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37cc0c │ │ │ │ ldr.w r3, [pc, #1552] @ 37d6c8 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -454221,15 +454222,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 37d714 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 37d718 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37cc04 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 37d0fa │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -454295,15 +454296,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 37d724 │ │ │ │ ldr.w r0, [pc, #1392] @ 37d728 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 37cdd0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 37cdd0 │ │ │ │ ldr.w r3, [pc, #1260] @ 37d6c8 │ │ │ │ @@ -454396,15 +454397,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37cb4c │ │ │ │ ldr.w r0, [pc, #1140] @ 37d754 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 37cb4c │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 37cdd0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 37cdd0 │ │ │ │ @@ -454556,15 +454557,15 @@ │ │ │ │ bne.w 37dfa0 │ │ │ │ ldr r0, [pc, #724] @ (37d778 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 37d468 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 37d468 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 37d468 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -454628,15 +454629,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (37d784 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37cdd0 │ │ │ │ ldr r3, [pc, #508] @ (37d788 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -454731,145 +454732,145 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37d62c │ │ │ │ ldr r0, [pc, #280] @ (37d79c ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37d62c │ │ │ │ udf #176 @ 0xb0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ udf #166 @ 0xa6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r2, r4] │ │ │ │ movs r4, r7 │ │ │ │ - str??.w r0, [r8, fp, lsl #3] │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + strh.w r0, [r0, #59] @ 0x3b │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r7, #0 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6!, {r1} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r3, r1] │ │ │ │ + strb r4, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf7e8003b │ │ │ │ + strh.w r0, [r0, fp, lsl #3] │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 37d7cc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r7, #14 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r0, r6] │ │ │ │ + strh r6, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf714003b │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + @ instruction: 0xf74c003b │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + strh r6, [r6, r2] │ │ │ │ movs r4, r7 │ │ │ │ - addw r0, sl, #2107 @ 0x83b │ │ │ │ + movw r0, #10299 @ 0x283b │ │ │ │ blt.n 37d6f4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 37d664 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ bhi.n 37d614 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bkpt 0x003c │ │ │ │ + bkpt 0x0074 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0004 │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ bvc.n 37d6cc │ │ │ │ lsls r5, r4, #1 │ │ │ │ bvc.n 37d798 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r3, r5, pc} │ │ │ │ + pop {r5, r6, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #246 @ 0xf6 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ bvs.n 37d6ec │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #238 @ 0xee │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ bvs.n 37d678 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ bvs.n 37d7a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ bpl.n 37d75c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 37d7aa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #32 │ │ │ │ + adds r3, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ bmi.n 37d6fc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - hlt 0x003c │ │ │ │ + revsh r4, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 37d80c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 37d6a0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r7, #116 @ 0x74 │ │ │ │ + cmp r7, #172 @ 0xac │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 37d7f8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + adds r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ bcs.n 37d6e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #188 @ 0xbc │ │ │ │ + movs r4, #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 37cdd0 │ │ │ │ @@ -454895,15 +454896,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 37dfa0 │ │ │ │ ldr.w r0, [pc, #2924] @ 37e364 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37cdd0 │ │ │ │ ldr.w r3, [pc, #2900] @ 37e368 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -454979,15 +454980,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 37e388 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 713a64 │ │ │ │ + b.w 713a9c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d600 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37e16c │ │ │ │ ldr.w r2, [pc, #2688] @ 37e38c │ │ │ │ ldr.w r3, [pc, #2640] @ 37e360 │ │ │ │ @@ -455009,15 +455010,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37e126 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 37d5ec │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 71abf0 │ │ │ │ + bl 71ac28 │ │ │ │ b.w 37cd62 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 445310 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -455088,15 +455089,15 @@ │ │ │ │ ldr.w r1, [pc, #2440] @ 37e3a0 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2440] @ 37e3a4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37d9c4 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 37cdd0 │ │ │ │ ldr.w r3, [pc, #2408] @ 37e3a8 │ │ │ │ @@ -455109,15 +455110,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37cd52 │ │ │ │ ldr.w r0, [pc, #2384] @ 37e3ac │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 37cd52 │ │ │ │ ldr.w r1, [pc, #2368] @ 37e3b0 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37cfea │ │ │ │ @@ -455127,45 +455128,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 37cfea │ │ │ │ ldr.w r0, [pc, #2344] @ 37e3b4 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 37cfea │ │ │ │ ldr.w r2, [pc, #2324] @ 37e3b8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d092 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37d092 │ │ │ │ ldr.w r0, [pc, #2308] @ 37e3bc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 37d092 │ │ │ │ ldr.w r2, [pc, #2288] @ 37e3c0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d0ca │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37d0ca │ │ │ │ ldr.w r0, [pc, #2272] @ 37e3c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 37d0ca │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37e14a │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -455212,15 +455213,15 @@ │ │ │ │ ldr.w r1, [pc, #2124] @ 37e3d0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37dffc │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 39930c │ │ │ │ @@ -455231,15 +455232,15 @@ │ │ │ │ ldr.w r1, [pc, #2076] @ 37e3dc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e008 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e58a │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -455312,19 +455313,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37e302 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5630 @ 0x15fe │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 37dd04 │ │ │ │ ldr.w r6, [r2, #456] @ 0x1c8 │ │ │ │ @@ -455387,27 +455388,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d190 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37d190 │ │ │ │ ldr.w r0, [pc, #1596] @ 37e3e4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37d190 │ │ │ │ ldr.w r2, [pc, #1584] @ 37e3e8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d404 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37d404 │ │ │ │ ldr.w r0, [pc, #1568] @ 37e3ec │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37d404 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37e28e │ │ │ │ ldr.w r3, [pc, #1392] @ 37e358 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -455417,15 +455418,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 37d65a │ │ │ │ ldr.w r1, [pc, #1528] @ 37e3f0 │ │ │ │ ldr.w r0, [pc, #1528] @ 37e3f4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37d65a │ │ │ │ ldr.w r3, [pc, #1512] @ 37e3f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d4ce │ │ │ │ ldr.w r3, [pc, #1340] @ 37e358 │ │ │ │ @@ -455433,15 +455434,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37d4ce │ │ │ │ ldr.w r0, [pc, #1488] @ 37e3fc │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 37d4ce │ │ │ │ ldr.w r3, [pc, #1476] @ 37e400 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d62c │ │ │ │ ldr.w r3, [pc, #1292] @ 37e358 │ │ │ │ @@ -455450,15 +455451,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37d62c │ │ │ │ ldr.w r0, [pc, #1452] @ 37e404 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 37d62c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37e2b2 │ │ │ │ ldr.w r3, [pc, #1248] @ 37e358 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -455467,38 +455468,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 37d616 │ │ │ │ ldr.w r1, [pc, #1404] @ 37e408 │ │ │ │ ldr.w r0, [pc, #1404] @ 37e40c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 37d616 │ │ │ │ ldr.w r2, [pc, #1388] @ 37e410 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d3ce │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37d3ce │ │ │ │ ldr.w r0, [pc, #1372] @ 37e414 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37d3ce │ │ │ │ ldr.w r2, [pc, #1360] @ 37e418 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d29c │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37d29c │ │ │ │ ldr.w r0, [pc, #1344] @ 37e41c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37d29c │ │ │ │ ldr.w r3, [pc, #1332] @ 37e420 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d5d8 │ │ │ │ @@ -455507,38 +455508,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d5d8 │ │ │ │ ldr.w r0, [pc, #1308] @ 37e424 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 37d5d8 │ │ │ │ ldr.w r2, [pc, #1296] @ 37e428 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d1ec │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37d1ec │ │ │ │ ldr.w r0, [pc, #1280] @ 37e42c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37d1ec │ │ │ │ ldr.w r2, [pc, #1268] @ 37e430 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d22c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37d22c │ │ │ │ ldr.w r0, [pc, #1252] @ 37e434 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37d22c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37e516 │ │ │ │ ldr r3, [pc, #1008] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -455575,15 +455576,15 @@ │ │ │ │ bpl.n 37df74 │ │ │ │ ldr.w r1, [pc, #1152] @ 37e43c │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1152] @ 37e440 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37df74 │ │ │ │ ldr.w r3, [pc, #1136] @ 37e444 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d8ae │ │ │ │ ldr r3, [pc, #888] @ (37e358 ) │ │ │ │ @@ -455592,15 +455593,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d8b6 │ │ │ │ ldr.w r0, [pc, #1112] @ 37e448 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37d8b6 │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 37dba2 │ │ │ │ b.n 37dbb4 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455615,15 +455616,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37d97a │ │ │ │ ldr.w r0, [pc, #1052] @ 37e450 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37d97a │ │ │ │ ldr.w r3, [pc, #1044] @ 37e454 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37da04 │ │ │ │ ldr r3, [pc, #780] @ (37e358 ) │ │ │ │ @@ -455632,23 +455633,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37da0c │ │ │ │ ldr r0, [pc, #1020] @ (37e458 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37da0c │ │ │ │ ldr r1, [pc, #1012] @ (37e45c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (37e460 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37d9c4 │ │ │ │ ldr r1, [pc, #1000] @ (37e464 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37d9b2 │ │ │ │ ldr r1, [pc, #720] @ (37e358 ) │ │ │ │ @@ -455658,15 +455659,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 37d9ba │ │ │ │ ldr r0, [pc, #976] @ (37e468 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37d9ba │ │ │ │ ldr r3, [pc, #964] @ (37e46c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d86e │ │ │ │ @@ -455674,15 +455675,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37d876 │ │ │ │ ldr r0, [pc, #940] @ (37e470 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 37d876 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37e568 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 37d600 │ │ │ │ @@ -455696,15 +455697,15 @@ │ │ │ │ ldr r3, [pc, #616] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37e0d6 │ │ │ │ ldr r0, [pc, #892] @ (37e478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37e0d6 │ │ │ │ ldr r3, [pc, #880] @ (37e47c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455712,71 +455713,71 @@ │ │ │ │ ldr r3, [pc, #580] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37e0d6 │ │ │ │ ldr r0, [pc, #864] @ (37e480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e0d6 │ │ │ │ ldr r3, [pc, #860] @ (37e484 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d940 │ │ │ │ ldr r3, [pc, #548] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37d940 │ │ │ │ ldr r0, [pc, #840] @ (37e488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 37d940 │ │ │ │ ldr r3, [pc, #832] @ (37e48c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37db02 │ │ │ │ ldr r3, [pc, #512] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37db02 │ │ │ │ ldr r0, [pc, #812] @ (37e490 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37db02 │ │ │ │ ldr r3, [pc, #804] @ (37e494 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d908 │ │ │ │ ldr r3, [pc, #476] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d908 │ │ │ │ ldr r0, [pc, #784] @ (37e498 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 37d908 │ │ │ │ ldr r3, [pc, #776] @ (37e49c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37dd82 │ │ │ │ ldr r3, [pc, #440] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37dd82 │ │ │ │ ldr r0, [pc, #756] @ (37e4a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37dd82 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37e0d6 │ │ │ │ ldr r3, [pc, #744] @ (37e4a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455786,15 +455787,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 37e0d6 │ │ │ │ ldr r0, [pc, #728] @ (37e4a8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e0d6 │ │ │ │ ldr r3, [pc, #708] @ (37e4ac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455805,15 +455806,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37e0d6 │ │ │ │ ldr r0, [pc, #692] @ (37e4b0 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e0d6 │ │ │ │ ldr r3, [pc, #672] @ (37e4b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455822,15 +455823,15 @@ │ │ │ │ ldr r3, [pc, #312] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37e0d6 │ │ │ │ ldr r0, [pc, #652] @ (37e4b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e0d6 │ │ │ │ ldr r3, [pc, #636] @ (37e4bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455840,15 +455841,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37e0d6 │ │ │ │ ldr r0, [pc, #616] @ (37e4c0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e0d6 │ │ │ │ ldr r3, [pc, #596] @ (37e4c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455857,45 +455858,45 @@ │ │ │ │ ldr r3, [pc, #220] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37e0d6 │ │ │ │ ldr r0, [pc, #576] @ (37e4c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ ldr r3, [pc, #572] @ (37e4cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37dde4 │ │ │ │ ldr r3, [pc, #188] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37ddec │ │ │ │ ldr r0, [pc, #548] @ (37e4d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37ddec │ │ │ │ ldr r3, [pc, #536] @ (37e4cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37de76 │ │ │ │ ldr r3, [pc, #152] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37de7e │ │ │ │ ldr r0, [pc, #516] @ (37e4d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37de7e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e0d6 │ │ │ │ ldr r3, [pc, #500] @ (37e4d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455904,15 +455905,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37e0d6 │ │ │ │ ldr r0, [pc, #480] @ (37e4dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ ldr r3, [pc, #476] @ (37e4e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37dcc2 │ │ │ │ ldr r3, [pc, #72] @ (37e358 ) │ │ │ │ @@ -455920,15 +455921,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37dcc2 │ │ │ │ ldr r0, [pc, #456] @ (37e4e4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37dcc2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e0d6 │ │ │ │ ldr r3, [pc, #436] @ (37e4e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455937,221 +455938,221 @@ │ │ │ │ ldr r3, [pc, #24] @ (37e358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37e0d6 │ │ │ │ ldr r0, [pc, #416] @ (37e4ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ adds r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 37e34c │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #240 @ 0xf0 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ beq.n 37e2b4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r4, #60 @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ beq.n 37e418 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + cpsid ai │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #232 @ 0xe8 │ │ │ │ + cmp r3, #32 │ │ │ │ movs r6, r7 │ │ │ │ beq.n 37e3a4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb632 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ ldmia r7, {r3, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r7!, {r2, r3, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ ldmia r7!, {} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - push {r6, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #142 @ 0x8e │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r3, #14 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ movs r6, r7 │ │ │ │ movs r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + subs r4, r7, #4 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r5, #1 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r4, 37e422 │ │ │ │ + cbz r4, 37e430 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r2, #20 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ - cbz r6, 37e41e │ │ │ │ + cbz r6, 37e42c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bics r0, r0 │ │ │ │ + bics r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 37e1f8 │ │ │ │ + b.n 37e268 │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #448] @ (37e5ac ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + cmp r0, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + cbz r2, 37e3fa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r2, #4 │ │ │ │ movs r6, r7 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #76 @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ bx sp │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r4, #7 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r1, #4 │ │ │ │ + adds r2, r0, #5 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #8 │ │ │ │ + cmp r0, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #136 @ 0x88 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ tst r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #134 @ 0x86 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #784] @ (37e744 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #186 @ 0xba │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ ldmia r1, {r1, r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #344 @ 0x158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ bics r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r2, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #218 @ 0xda │ │ │ │ + cmp r4, #18 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + cmp r6, #130 @ 0x82 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #164 @ 0xa4 │ │ │ │ + cmp r5, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #1 │ │ │ │ + adds r6, r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #32] @ (37e4a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r1, r7 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r7, r5 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r1, #4 │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r4, #1 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #96] @ (37e518 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, #3 │ │ │ │ + adds r6, r0, #4 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r5, #6 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + adds r6, r0, r0 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #30 │ │ │ │ + asrs r2, r4, #31 │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, #5 │ │ │ │ + adds r2, r6, #6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #0 │ │ │ │ + subs r4, r5, #1 │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [pc, #464] @ (37e6bc ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #6 │ │ │ │ + adds r0, r2, #7 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #208] @ (37e5c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37dfaa │ │ │ │ ldr r3, [pc, #200] @ (37e5c8 ) │ │ │ │ @@ -456159,15 +456160,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37dfb0 │ │ │ │ ldr r0, [pc, #192] @ (37e5cc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37dfb0 │ │ │ │ ldr r3, [pc, #184] @ (37e5d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37df64 │ │ │ │ ldr r3, [pc, #164] @ (37e5c8 ) │ │ │ │ @@ -456175,23 +456176,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37df6a │ │ │ │ ldr r0, [pc, #160] @ (37e5d4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37df6a │ │ │ │ ldr r1, [pc, #152] @ (37e5d8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #152] @ (37e5dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37df74 │ │ │ │ ldr r3, [pc, #140] @ (37e5e0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #140] @ (37e5e4 ) │ │ │ │ movw r2, #6766 @ 0x1a6e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -456206,15 +456207,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (37e5c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37e0d6 │ │ │ │ ldr r0, [pc, #104] @ (37e5ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e0d6 │ │ │ │ ldr r3, [pc, #88] @ (37e5f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -456225,43 +456226,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37e0d6 │ │ │ │ ldr r0, [pc, #68] @ (37e5f4 ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37e100 │ │ │ │ bl 255fcc │ │ │ │ bl 255ea4 │ │ │ │ nop │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #90 @ 0x5a │ │ │ │ + cmp r0, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ movs r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #44 @ 0x2c │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #856 @ 0x358 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #132 @ 0x84 │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vqadd.u16 d0, d6, d29 │ │ │ │ + vqadd.u8 d16, d14, d29 │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r7, r1 │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -456317,15 +456318,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (37e7d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -456412,19 +456413,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 253b80 │ │ │ │ b.n 37e790 │ │ │ │ bl 255ea4 │ │ │ │ - add r0, sp, #256 @ 0x100 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 37e838 │ │ │ │ + bgt.n 37e8a8 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -456602,15 +456603,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (37eb24 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -456732,24 +456733,24 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bl 255ea4 │ │ │ │ nop │ │ │ │ - add r6, pc, #800 @ (adr r6, 37ee40 ) │ │ │ │ + add r7, pc, #0 @ (adr r7, 37eb20 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 37eb6c │ │ │ │ + bls.n 37ebdc │ │ │ │ movs r3, r7 │ │ │ │ - add r3, pc, #864 @ (adr r3, 37ee8c ) │ │ │ │ + add r4, pc, #64 @ (adr r4, 37eb6c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vld4.8 {d16-d19}, [sl :256]! │ │ │ │ - ldr??.w r0, [r4, sp, lsl #3] │ │ │ │ + vld1.8 @ instruction: 0xf9a2003d │ │ │ │ + vld1.8 @ instruction: 0xf9ac003d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (37eed4 ) │ │ │ │ add r7, pc │ │ │ │ @@ -456885,15 +456886,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37ed6a │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ b.n 37eb4e │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 37ed30 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -457001,15 +457002,15 @@ │ │ │ │ bl 444b94 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ b.n 37eb4e │ │ │ │ ldr r3, [pc, #172] @ (37eee0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37ec46 │ │ │ │ ldr r3, [pc, #156] @ (37eedc ) │ │ │ │ @@ -457022,15 +457023,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37ec46 │ │ │ │ ldr r0, [pc, #128] @ (37eee8 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -457042,63 +457043,63 @@ │ │ │ │ bpl.w 37eb76 │ │ │ │ ldr r0, [pc, #108] @ (37eeec ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37eb76 │ │ │ │ movs r3, #0 │ │ │ │ b.n 37ec1e │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 37ec64 │ │ │ │ ldr r1, [pc, #76] @ (37eef0 ) │ │ │ │ ldr r0, [pc, #80] @ (37eef4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3976 @ 0xf88 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37ed92 │ │ │ │ ldr r2, [pc, #68] @ (37eef8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37ed8c │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37ed8c │ │ │ │ ldr r0, [pc, #52] @ (37eefc ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 37ed8c │ │ │ │ bl 255ea4 │ │ │ │ pop {r4, r7, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #236 @ 0xec │ │ │ │ + movs r1, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #240 @ (adr r0, 37efe4 ) │ │ │ │ + add r0, pc, #464 @ (adr r0, 37f0c4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -457112,15 +457113,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 37f318 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (37f31c ) │ │ │ │ @@ -457161,15 +457162,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37efd4 │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 37f062 │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 37f01a │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -457198,24 +457199,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (37f328 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #756] @ (37f32c ) │ │ │ │ ldr r1, [pc, #756] @ (37f330 ) │ │ │ │ add.w r3, r9, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 43b2cc │ │ │ │ @@ -457325,15 +457326,15 @@ │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 37f196 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 37f1b6 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 254cbc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457382,15 +457383,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (37f33c ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37ef64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37f29c │ │ │ │ movs r6, #4 │ │ │ │ b.n 37f176 │ │ │ │ @@ -457419,29 +457420,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (37f338 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37f172 │ │ │ │ ldr r0, [pc, #212] @ (37f344 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37f172 │ │ │ │ ldr r1, [pc, #200] @ (37f340 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37f172 │ │ │ │ ldr r1, [pc, #176] @ (37f338 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 37f172 │ │ │ │ ldr r0, [pc, #180] @ (37f348 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37f172 │ │ │ │ ldr r3, [pc, #172] @ (37f34c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37f228 │ │ │ │ ldr r3, [pc, #140] @ (37f338 ) │ │ │ │ @@ -457449,15 +457450,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 37f228 │ │ │ │ ldr r0, [pc, #152] @ (37f350 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37f228 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37f228 │ │ │ │ ldr r1, [pc, #124] @ (37f34c ) │ │ │ │ @@ -457468,67 +457469,67 @@ │ │ │ │ ldr r1, [pc, #92] @ (37f338 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 37f228 │ │ │ │ ldr r0, [pc, #108] @ (37f354 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37f228 │ │ │ │ ldr r3, [pc, #100] @ (37f358 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37f23e │ │ │ │ ldr r3, [pc, #56] @ (37f338 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37f23e │ │ │ │ ldr r0, [pc, #80] @ (37f35c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37f23e │ │ │ │ bl 255ea4 │ │ │ │ cbnz r2, 37f33e │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 37f284 │ │ │ │ + bcs.n 37f2f4 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r4, #38] @ 0x26 │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, #0 │ │ │ │ + subs r6, r5, #1 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r3, #1 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, #7 │ │ │ │ + subs r2, r2, #0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r4, #7 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (37f444 ) │ │ │ │ @@ -457607,27 +457608,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37f43c │ │ │ │ ldr r0, [pc, #32] @ (37f454 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 37f3a0 │ │ │ │ nop │ │ │ │ push {r2, r5, r6, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ movs r6, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -457695,15 +457696,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37f580 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37f614 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -457755,24 +457756,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (37f8a0 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #704] @ (37f8a4 ) │ │ │ │ ldr r1, [pc, #704] @ (37f8a8 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 43b2cc │ │ │ │ movs r3, #3 │ │ │ │ @@ -457923,15 +457924,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 37f628 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 37f6ce │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 37f6e4 │ │ │ │ ldr r3, [pc, #256] @ (37f8b0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -457944,15 +457945,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (37f8b8 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37f4ca │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 37f6f2 │ │ │ │ ldr r3, [pc, #212] @ (37f8bc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -457964,15 +457965,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37f6cc │ │ │ │ ldr r0, [pc, #188] @ (37f8c0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37f6cc │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 37f6f2 │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37f6cc │ │ │ │ @@ -457987,15 +457988,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37f6cc │ │ │ │ ldr r0, [pc, #136] @ (37f8c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 37f6cc │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -458020,37 +458021,37 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {} │ │ │ │ + ldmia r5, {r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r4, 37f8e6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r2 │ │ │ │ + adds r6, r0, r3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r2, r1 │ │ │ │ + adds r4, r1, r2 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (37fac8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -458097,15 +458098,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37f9b4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -458162,25 +458163,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (37fae0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (37fae4 ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 43b2cc │ │ │ │ movs r3, #3 │ │ │ │ @@ -458225,34 +458226,34 @@ │ │ │ │ beq.w 37f988 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 37f988 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ b.n 37fa72 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bl 255ea4 │ │ │ │ nop │ │ │ │ add r7, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #304 @ 0x130 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3} │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r0, #24] │ │ │ │ + strh r4, [r7, #24] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r1, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -458519,15 +458520,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (37fdcc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37fcf8 │ │ │ │ ldr r0, [pc, #48] @ (37fdd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 37fcfa │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -458539,15 +458540,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #600 @ 0x258 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (37ff1c ) │ │ │ │ @@ -458797,15 +458798,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37ff4e │ │ │ │ ldr r0, [pc, #132] @ (3800e4 ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 37ff4e │ │ │ │ cbnz r6, 38008a │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 38008a │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -458849,15 +458850,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r6, #6 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -458916,41 +458917,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 252ff0 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3802b0 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71a418 │ │ │ │ + b.w 71a450 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 380372 │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -459003,18 +459004,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 380194 │ │ │ │ ldrb.w r3, [fp, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 38045e │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ b.n 3801de │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -459189,40 +459190,40 @@ │ │ │ │ ldr.w r3, [fp, #208] @ 0xd0 │ │ │ │ ldrh.w r1, [fp, #200] @ 0xc8 │ │ │ │ ldrh.w r0, [r6, #274] @ 0x112 │ │ │ │ add r1, r3 │ │ │ │ blx 2532f4 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 724bc4 │ │ │ │ + bl 724bfc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldrb.w r2, [fp, #202] @ 0xca │ │ │ │ ldr r1, [pc, #260] @ (380624 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459262,15 +459263,15 @@ │ │ │ │ bpl.w 38046c │ │ │ │ ldr r0, [pc, #140] @ (380630 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 38046c │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 38045e │ │ │ │ @@ -459302,32 +459303,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (380638 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3805cc │ │ │ │ blx 2550f0 │ │ │ │ add r7, pc, #848 @ (adr r7, 380970 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #17 │ │ │ │ + lsrs r4, r2, #18 │ │ │ │ movs r6, r7 │ │ │ │ negs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380508 │ │ │ │ + b.n 380578 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -459437,18 +459438,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 724bc4 │ │ │ │ + bl 724bfc │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -459458,15 +459459,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (3807e8 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614814 │ │ │ │ + bl 614834 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459663,39 +459664,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 724bc4 │ │ │ │ + bl 724bfc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldrb.w r3, [r8, #202] @ 0xca │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (380b4c ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614814 │ │ │ │ + bl 614834 │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 380976 │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -459759,15 +459760,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3808b0 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (380b58 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3808b0 │ │ │ │ ldr r0, [pc, #92] @ (380b5c ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 380964 │ │ │ │ ldr r0, [pc, #72] @ (380b54 ) │ │ │ │ @@ -459777,15 +459778,15 @@ │ │ │ │ bpl.w 380964 │ │ │ │ ldr r0, [pc, #68] @ (380b60 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 380964 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ blx 2550f0 │ │ │ │ nop │ │ │ │ add r0, pc, #848 @ (adr r0, 380e8c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -459797,19 +459798,19 @@ │ │ │ │ ldr r7, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r4, [pc, #224] @ (380c34 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #29 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ movs r6, r7 │ │ │ │ negs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 381004 │ │ │ │ + b.n 381074 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 380c34 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 380c34 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -459837,24 +459838,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 724bc4 │ │ │ │ + bl 724bfc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldrb.w r0, [r5, #202] @ 0xca │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -459863,15 +459864,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (380c3c ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459957,15 +459958,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldr r3, [pc, #696] @ (380fb4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 380de8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 380dc4 │ │ │ │ @@ -460055,15 +460056,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 380d06 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (380fc4 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 380d06 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 37f8c8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -460083,15 +460084,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614814 │ │ │ │ + bl 614834 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (380fcc ) │ │ │ │ ldr r3, [pc, #332] @ (380fac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -460102,15 +460103,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ b.n 380d6a │ │ │ │ ldr r1, [pc, #320] @ (380fd0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -460143,15 +460144,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (380fd8 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614654 │ │ │ │ + bl 614674 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 380e5a │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 380f82 │ │ │ │ ldr r7, [pc, #220] @ (380fdc ) │ │ │ │ ldr r2, [pc, #224] @ (380fe0 ) │ │ │ │ @@ -460159,24 +460160,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #208] @ (380fe8 ) │ │ │ │ ldr r1, [pc, #208] @ (380fec ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 43b2cc │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -460199,23 +460200,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 380e5a │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 380f3e │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ b.n 380e22 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ bl 255f64 │ │ │ │ bl 255f98 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -460227,31 +460228,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r2, #18 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [sp, #932] @ 0x3a4 │ │ │ │ @ instruction: 0xffff9a7a │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r4, [sp, #644] @ 0x284 │ │ │ │ vsri.32 , , #1 │ │ │ │ vsri.32 , , #1 │ │ │ │ - @ instruction: 0xffff7fde │ │ │ │ + vshr.u32 d24, d6, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + asrs r4, r7, #1 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r6, 38105a │ │ │ │ + push {r1, r2} │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r0, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #780] @ 0x30c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (3813b8 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -460345,23 +460346,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r2, [pc, #128] @ (381180 ) │ │ │ │ ldr r1, [pc, #132] @ (381184 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 43b2cc │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -460376,39 +460377,39 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 381158 │ │ │ │ bl 43b384 │ │ │ │ b.n 381084 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 381120 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ b.n 381084 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r7, #23] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r2, 3811ba │ │ │ │ + sxth r2, r4 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -460510,15 +460511,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38151a │ │ │ │ add.w r3, r7, #12544 @ 0x3100 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr.w r3, [r9, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 3817d0 │ │ │ │ ldr.w r3, [r9, #244] @ 0xf4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -460596,17 +460597,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 380ff4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3815f4 │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r1, #2 │ │ │ │ - bl 60e72c │ │ │ │ + bl 60e74c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -460741,15 +460742,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614654 │ │ │ │ + bl 614674 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -460798,32 +460799,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #584] @ (381820 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 381248 │ │ │ │ ldr r2, [pc, #576] @ (381824 ) │ │ │ │ add r2, pc │ │ │ │ b.n 381236 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3890d4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 3817cc │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 381664 │ │ │ │ ldr r1, [pc, #524] @ (381828 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -460861,15 +460862,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 614814 │ │ │ │ + bl 614834 │ │ │ │ b.n 381550 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38177e │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -460933,15 +460934,15 @@ │ │ │ │ bpl.n 381700 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #268] @ (381840 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 381700 │ │ │ │ ldr r3, [pc, #260] @ (381844 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3815a0 │ │ │ │ ldr r3, [pc, #204] @ (38181c ) │ │ │ │ @@ -460953,15 +460954,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #228] @ (381848 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3815a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3817aa │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 3813b6 │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -460976,84 +460977,84 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 381700 │ │ │ │ ldr r0, [pc, #176] @ (381850 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 381700 │ │ │ │ ldr r3, [pc, #168] @ (381854 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381778 │ │ │ │ ldr r3, [pc, #100] @ (38181c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 381778 │ │ │ │ ldr r0, [pc, #148] @ (381858 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 381778 │ │ │ │ bl 255f98 │ │ │ │ ldr r3, [pc, #136] @ (38185c ) │ │ │ │ movw r2, #3759 @ 0xeaf │ │ │ │ ldr r1, [pc, #136] @ (381860 ) │ │ │ │ ldr r0, [pc, #136] @ (381864 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3992 @ 0xf98 │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + lsls r0, r3, #2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 d0, d2, d29 │ │ │ │ + vqadd.u8 d16, d10, d29 │ │ │ │ bl 3037fa │ │ │ │ - ldc2l 0, cr0, [sl, #244]! @ 0xf4 │ │ │ │ - stc2 0, cr0, [r8, #244]! @ 0xf4 │ │ │ │ - ldc2l 0, cr0, [sl, #-244]! @ 0xffffff0c │ │ │ │ - stc2 0, cr0, [r8, #244] @ 0xf4 │ │ │ │ - stc2 0, cr0, [r6, #-244]! @ 0xffffff0c │ │ │ │ - ldc2 0, cr0, [r4, #-244]! @ 0xffffff0c │ │ │ │ - stc2l 0, cr0, [r6, #-244] @ 0xffffff0c │ │ │ │ + mrc2 0, 1, r0, cr2, cr13, {1} │ │ │ │ + stc2l 0, cr0, [r0, #244]! @ 0xf4 │ │ │ │ + ldc2 0, cr0, [r2, #244]! @ 0xf4 │ │ │ │ + stc2l 0, cr0, [r0, #244] @ 0xf4 │ │ │ │ + ldc2l 0, cr0, [lr, #-244] @ 0xffffff0c │ │ │ │ + stc2l 0, cr0, [ip, #-244]! @ 0xffffff0c │ │ │ │ + ldc2l 0, cr0, [lr, #-244]! @ 0xffffff0c │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0, #244] @ 0xf4 │ │ │ │ - stc2l 0, cr0, [sl, #-244]! @ 0xffffff0c │ │ │ │ + ldc2l 0, cr0, [r8, #244]! @ 0xf4 │ │ │ │ + stc2 0, cr0, [r2, #244]! @ 0xf4 │ │ │ │ bl 21f82a │ │ │ │ - stc2l 0, cr0, [ip, #-244] @ 0xffffff0c │ │ │ │ - mcrr2 0, 3, r0, r2, cr13 │ │ │ │ + stc2 0, cr0, [r4, #244] @ 0xf4 │ │ │ │ + ldc2l 0, cr0, [sl], #-244 @ 0xffffff0c │ │ │ │ bl 1d1836 │ │ │ │ - @ instruction: 0xfbca003d │ │ │ │ + stc2 0, cr0, [r2], {61} @ 0x3d │ │ │ │ adds r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6], {61} @ 0x3d │ │ │ │ + ldc2l 0, cr0, [lr], #244 @ 0xf4 │ │ │ │ negs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 38185c │ │ │ │ + bvs.n 3818cc │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [lr], #-244 @ 0xffffff0c │ │ │ │ + ldc2l 0, cr0, [r6], #-244 @ 0xffffff0c │ │ │ │ ldr r6, [pc, #784] @ (381b68 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0], {61} @ 0x3d │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + ldc2 0, cr0, [r8], #244 @ 0xf4 │ │ │ │ + strb r6, [r7, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r3, r4, r7} │ │ │ │ + ldmia r4, {r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - b.n 381324 │ │ │ │ + b.n 381394 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -461257,15 +461258,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #216] @ 0xd8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 381aea │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -461287,15 +461288,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3818c8 │ │ │ │ ldr r0, [pc, #124] @ (381b88 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3818c8 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 377098 │ │ │ │ b.n 3819f6 │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -461334,24 +461335,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r2, sp, lsl #3] │ │ │ │ - strb r6, [r3, #14] │ │ │ │ + vst1.8 @ instruction: 0xf98a003d │ │ │ │ + strb r6, [r2, #15] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5} │ │ │ │ + ldmia r1, {r1, r2, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r7, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ + ldmia r1!, {r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - vld4.8 {d0-d3}, [sl :256]! │ │ │ │ + vld4.8 {d16-d19}, [r2 :256]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3180] @ 382820 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r1 │ │ │ │ @@ -461469,17 +461470,17 @@ │ │ │ │ bl 380ff4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 382896 │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r1, #1 │ │ │ │ - bl 60e72c │ │ │ │ + bl 60e74c │ │ │ │ b.n 381e8c │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2844] @ 382824 │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -461568,39 +461569,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 255714 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2544] @ 382828 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 381e8c │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -461699,39 +461700,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 255714 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2188] @ 38282c │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 381e52 │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 381e8a │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 3822d6 │ │ │ │ @@ -461829,15 +461830,15 @@ │ │ │ │ ldr.w r2, [pc, #1876] @ 382834 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6163f0 │ │ │ │ + bl 616410 │ │ │ │ ldr.w r3, [pc, #1836] @ 382824 │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -461888,15 +461889,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3824de │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, sl │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a450 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461994,15 +461995,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3822d6 │ │ │ │ ldr.w r0, [pc, #1396] @ 382840 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -462125,15 +462126,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1052] @ 382850 │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 6163f0 │ │ │ │ + bl 616410 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -462253,15 +462254,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 3800e8 │ │ │ │ @@ -462298,15 +462299,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #572] @ (382858 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3823c6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 378a50 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -462328,15 +462329,15 @@ │ │ │ │ bpl.w 381cf0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #492] @ (382860 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 381cf0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 377b0c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -462359,15 +462360,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #404] @ (382868 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 381d36 │ │ │ │ ldr r3, [pc, #392] @ (38286c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38211a │ │ │ │ @@ -462380,15 +462381,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (382870 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 38211a │ │ │ │ ldr r2, [pc, #348] @ (382874 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 381eda │ │ │ │ ldr r2, [pc, #276] @ (38283c ) │ │ │ │ @@ -462402,15 +462403,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (382878 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 381eda │ │ │ │ ldr r3, [pc, #292] @ (38287c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 381c6c │ │ │ │ @@ -462426,15 +462427,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 381c6c │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 38228e │ │ │ │ ldr r3, [pc, #232] @ (382884 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -462445,15 +462446,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 381e84 │ │ │ │ ldr r0, [pc, #208] @ (382888 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 381e84 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 38228e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -462478,15 +462479,15 @@ │ │ │ │ bl 37ef00 │ │ │ │ mov r6, r0 │ │ │ │ b.n 382256 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12544 @ 0x3100 │ │ │ │ adds r3, #32 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ b.n 38251a │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r3, [r4, r5] │ │ │ │ @@ -462495,58 +462496,58 @@ │ │ │ │ vsri.32 d18, d14, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r3, [r6, #27] │ │ │ │ vtbx.8 d17, {d31-) │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 3, r0, cr6, cr13, {1} │ │ │ │ + mrc 0, 4, r0, cr14, cr13, {1} │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 2, r0, cr8, cr13, {1} │ │ │ │ + mcr 0, 4, r0, cr0, cr13, {1} │ │ │ │ subs r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 5, r0, cr0, cr13, {1} │ │ │ │ + mrc 0, 6, r0, cr8, cr13, {1} │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 1, r0, cr8, cr13, {1} │ │ │ │ + mcr 0, 3, r0, cr0, cr13, {1} │ │ │ │ subs r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8, #-244]! @ 0xffffff0c │ │ │ │ + stcl 0, cr0, [r0, #-244]! @ 0xffffff0c │ │ │ │ movs r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4, #244] @ 0xf4 │ │ │ │ + stcl 0, cr0, [ip, #244] @ 0xf4 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 382422 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 382a84 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 382970 │ │ │ │ ldr r1, [pc, #452] @ (382a8c ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -462561,15 +462562,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 381e52 │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a450 │ │ │ │ b.w 381e8c │ │ │ │ movs r6, #2 │ │ │ │ b.n 3828ee │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -462604,25 +462605,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 3824d0 │ │ │ │ ldr r0, [pc, #312] @ (382a98 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 38219e │ │ │ │ ldr r1, [pc, #296] @ (382a9c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 381e52 │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 38219e │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3822d6 │ │ │ │ @@ -462635,15 +462636,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3822d6 │ │ │ │ ldr r0, [pc, #232] @ (382aa4 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3822d6 │ │ │ │ movs r6, #2 │ │ │ │ b.n 382422 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -462666,15 +462667,15 @@ │ │ │ │ bpl.w 3823c6 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (382aac ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3823c6 │ │ │ │ ldr r3, [pc, #128] @ (382aa8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3823b6 │ │ │ │ ldr r3, [pc, #92] @ (382a94 ) │ │ │ │ @@ -462686,50 +462687,50 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3823b6 │ │ │ │ ldr r3, [pc, #64] @ (382aa0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3823a6 │ │ │ │ ldr r3, [pc, #40] @ (382a94 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3823a6 │ │ │ │ ldr r0, [pc, #56] @ (382ab4 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3823a6 │ │ │ │ bl 255f64 │ │ │ │ blx 2550f0 │ │ │ │ b.n 38326e │ │ │ │ vsri.64 , q4, #1 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0], #-244 @ 0xffffff0c │ │ │ │ + stc 0, cr0, [r8], #244 @ 0xf4 │ │ │ │ b.n 38312e │ │ │ │ vtbx.8 d17, {d31- instruction: 0xe99c003d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2960] @ 38365c │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ ldr.w r3, [pc, #2960] @ 383660 │ │ │ │ @@ -462896,15 +462897,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 383498 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #226] @ 0xe2 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 382e56 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 37908c │ │ │ │ @@ -463082,15 +463083,15 @@ │ │ │ │ ldr.w r0, [pc, #2060] @ 3836a4 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #2060] @ 3836a8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ - bl 71a3c8 │ │ │ │ + bl 71a400 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -463141,19 +463142,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1912] @ 3836b4 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 382e86 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a450 │ │ │ │ b.n 382d04 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 382f56 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -463202,15 +463203,15 @@ │ │ │ │ ldreq.w r3, [r9, #416] @ 0x1a0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 252cb8 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -463367,15 +463368,15 @@ │ │ │ │ ldr.w r3, [pc, #1304] @ 3836a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38316a │ │ │ │ ldr.w r0, [pc, #1324] @ 3836c0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 38316a │ │ │ │ ldr.w r3, [pc, #1228] @ 38366c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382b62 │ │ │ │ ldr.w r2, [pc, #1304] @ 3836c4 │ │ │ │ @@ -463531,15 +463532,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #932] @ (3836cc ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #276 @ 0x114 │ │ │ │ - bl 6163f0 │ │ │ │ + bl 616410 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -463560,15 +463561,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 3835aa │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3835a4 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -463657,29 +463658,29 @@ │ │ │ │ bpl.w 382e56 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #624] @ (3836dc ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 382e56 │ │ │ │ ldr r3, [pc, #580] @ (3836bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38316a │ │ │ │ ldr r3, [pc, #540] @ (3836a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38316a │ │ │ │ ldr r0, [pc, #592] @ (3836e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 38316a │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 382d04 │ │ │ │ ldr.w r2, [r4, #416] @ 0x1a0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -463723,15 +463724,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3835aa │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3835a4 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -463767,15 +463768,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (3836a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 382e56 │ │ │ │ ldr r0, [pc, #356] @ (3836e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 382e56 │ │ │ │ mov r6, r8 │ │ │ │ b.w 382d04 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 383066 │ │ │ │ movs r2, #15 │ │ │ │ @@ -463818,30 +463819,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38324a │ │ │ │ ldr r0, [pc, #248] @ (3836f0 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 38324a │ │ │ │ ldr r3, [pc, #232] @ (3836f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383236 │ │ │ │ ldr r3, [pc, #136] @ (3836a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 383236 │ │ │ │ ldr r0, [pc, #212] @ (3836f8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 383236 │ │ │ │ ldr r3, [pc, #204] @ (3836fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383320 │ │ │ │ ldr r3, [pc, #100] @ (3836a0 ) │ │ │ │ @@ -463852,96 +463853,95 @@ │ │ │ │ ldr r0, [pc, #184] @ (383700 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 383320 │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #23] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r8, fp │ │ │ │ movs r0, r0 │ │ │ │ - b.n 383624 │ │ │ │ - movs r5, r7 │ │ │ │ + @ instruction: 0xe810003d │ │ │ │ ldrb r4, [r1, #15] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3832bc │ │ │ │ + b.n 38332c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3832c0 │ │ │ │ + b.n 383330 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 383104 │ │ │ │ + b.n 383174 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 383100 │ │ │ │ + b.n 383170 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 383104 │ │ │ │ + b.n 383174 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3830f8 │ │ │ │ + b.n 383168 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3830ec │ │ │ │ + b.n 38315c │ │ │ │ movs r5, r7 │ │ │ │ ldrb r6, [r0, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3830a4 │ │ │ │ + b.n 383114 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 382f08 │ │ │ │ + b.n 382f78 │ │ │ │ movs r5, r7 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ @ instruction: 0xffff79d4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 383d4c │ │ │ │ + b.n 383dbc │ │ │ │ movs r5, r7 │ │ │ │ - b.n 383444 │ │ │ │ + b.n 3834b4 │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r3, #30] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ - b.n 383894 │ │ │ │ + b.n 383904 │ │ │ │ movs r5, r7 │ │ │ │ asrs r6, r2, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ vsli.64 q11, , #63 @ 0x3f │ │ │ │ vdup.8 d21, d1[7] │ │ │ │ @ instruction: 0xffff4da4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 383a90 │ │ │ │ + b.n 383b00 │ │ │ │ movs r5, r7 │ │ │ │ - rev r4, r3 │ │ │ │ + rev16 r4, r2 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #150 @ 0x96 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38399c │ │ │ │ + b.n 383a0c │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 383b2c │ │ │ │ + b.n 383b9c │ │ │ │ movs r5, r7 │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 383898 │ │ │ │ + b.n 383908 │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [pc, #564] @ (38393c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3832e2 │ │ │ │ ldr r3, [pc, #556] @ (383940 ) │ │ │ │ @@ -463952,15 +463952,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #548] @ (383944 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3832e2 │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 383596 │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 382d04 │ │ │ │ @@ -463976,15 +463976,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3832ca │ │ │ │ ldr r0, [pc, #488] @ (38394c ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3832ca │ │ │ │ ldr r3, [pc, #476] @ (383950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3834da │ │ │ │ ldr r3, [pc, #448] @ (383940 ) │ │ │ │ @@ -463995,15 +463995,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #452] @ (383954 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3834da │ │ │ │ ldr r3, [pc, #428] @ (383950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383364 │ │ │ │ ldr r3, [pc, #400] @ (383940 ) │ │ │ │ @@ -464014,15 +464014,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #412] @ (383958 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 383364 │ │ │ │ ldr r3, [pc, #364] @ (38393c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 383732 │ │ │ │ ldr r3, [pc, #356] @ (383940 ) │ │ │ │ @@ -464050,15 +464050,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #328] @ (383960 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3833c4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 376b28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 383238 │ │ │ │ @@ -464091,15 +464091,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 382d04 │ │ │ │ ldr r0, [pc, #220] @ (383968 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 382d04 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #208] @ (38396c ) │ │ │ │ movw r2, #4720 @ 0x1270 │ │ │ │ ldr r1, [pc, #204] @ (383970 ) │ │ │ │ add r3, pc │ │ │ │ @@ -464118,15 +464118,15 @@ │ │ │ │ bpl.w 3833e4 │ │ │ │ ldr r0, [pc, #176] @ (383978 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 3833e4 │ │ │ │ ldr r3, [pc, #156] @ (38397c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3835bc │ │ │ │ @@ -464135,26 +464135,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3835bc │ │ │ │ ldr r0, [pc, #136] @ (383980 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 382d04 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 3835b2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #116] @ (383984 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3837e4 │ │ │ │ ldr r3, [pc, #100] @ (383988 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #96] @ (38398c ) │ │ │ │ ldr r0, [pc, #100] @ (383990 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -464162,53 +464162,53 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ bl 255f34 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 383cf0 │ │ │ │ + b.n 383d60 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 383b58 │ │ │ │ + b.n 383bc8 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 383bac │ │ │ │ + b.n 383c1c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 383b54 │ │ │ │ + b.n 383bc4 │ │ │ │ movs r5, r7 │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - udf #186 @ 0xba │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ strb r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - svc 108 @ 0x6c │ │ │ │ + svc 164 @ 0xa4 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #32 │ │ │ │ movs r5, r7 │ │ │ │ cmp r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 383910 │ │ │ │ + udf #2 │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ movs r5, r7 │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + b.n 3839c0 │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #440 @ 0x1b8 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #584 @ 0x248 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (383a58 ) │ │ │ │ @@ -464236,15 +464236,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 383a1a │ │ │ │ ldr r2, [pc, #120] @ (383a60 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 703b58 │ │ │ │ + bl 703b90 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -464277,15 +464277,15 @@ │ │ │ │ bl 3795d0 │ │ │ │ b.n 383a1a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r5, #112] @ 0x70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + svc 130 @ 0x82 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -464389,15 +464389,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 383b0c │ │ │ │ ldr r0, [pc, #44] @ (383bb8 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 383b0c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #96] @ 0x60 │ │ │ │ @@ -464406,15 +464406,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r6, [pc, #96] @ (383c14 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 383b14 │ │ │ │ + ble.n 383b84 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -464544,15 +464544,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (383d60 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 383d08 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #76] @ 0x4c │ │ │ │ @@ -464561,15 +464561,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, sp │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 383e30 │ │ │ │ + bgt.n 383ca0 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -464655,15 +464655,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (383e88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 383db8 │ │ │ │ ldr r0, [pc, #44] @ (383e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 383db8 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -464673,15 +464673,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 383f80 │ │ │ │ + blt.n 383df0 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -464807,15 +464807,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 383eea │ │ │ │ ldr r0, [pc, #40] @ (384020 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 383eea │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r5, #32] │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ @@ -464824,15 +464824,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 38405c │ │ │ │ + bge.n 3840cc │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (38414c ) │ │ │ │ @@ -464867,15 +464867,15 @@ │ │ │ │ add.w r8, r8, #120 @ 0x78 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 3840b4 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -464941,15 +464941,15 @@ │ │ │ │ bl 376c14 │ │ │ │ b.n 3840d6 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bls.n 384244 │ │ │ │ + bls.n 3840b4 │ │ │ │ movs r5, r7 │ │ │ │ str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -465022,15 +465022,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 384184 │ │ │ │ ldr r0, [pc, #76] @ (384270 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 384184 │ │ │ │ cbz r2, 384252 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 384252 │ │ │ │ @@ -465048,15 +465048,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3842bc │ │ │ │ + bhi.n 38432c │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -465199,15 +465199,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (384438 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3843e4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, #100] @ 0x64 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -465216,15 +465216,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, sp │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 384358 │ │ │ │ + bpl.n 3843c8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -465340,15 +465340,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38449a │ │ │ │ ldr r0, [pc, #52] @ (3845b8 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 38449a │ │ │ │ movs r2, #0 │ │ │ │ b.n 3844f4 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -465360,15 +465360,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 384588 │ │ │ │ + bpl.n 3845f8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -465502,15 +465502,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 384616 │ │ │ │ ldr r0, [pc, #44] @ (384760 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 384616 │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ str r6, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ @@ -465519,15 +465519,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 384834 │ │ │ │ + bcc.n 3846a4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 384870 │ │ │ │ mov r6, r0 │ │ │ │ @@ -465601,15 +465601,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 38478c │ │ │ │ ldr r0, [pc, #76] @ (384880 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 38478c │ │ │ │ cbnz r2, 384860 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 384860 │ │ │ │ @@ -465627,15 +465627,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3847b4 │ │ │ │ + bcs.n 384824 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -465700,15 +465700,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 384980 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 384980 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -465736,32 +465736,32 @@ │ │ │ │ b.n 384938 │ │ │ │ add r3, pc, #160 @ (adr r3, 384a38 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #136 @ (adr r3, 384a38 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #116 @ (adr r3, 384a38 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #100 @ (adr r3, 384a38 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -465861,15 +465861,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 384c6e │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 7125e8 │ │ │ │ + bl 712620 │ │ │ │ cbnz r0, 384b50 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -465968,15 +465968,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 384ac2 │ │ │ │ ldr r0, [pc, #48] @ (384c94 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 384ac2 │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 384b9c │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ ldrsh r6, [r5, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ @@ -465987,15 +465987,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (384ee0 ) │ │ │ │ @@ -466032,15 +466032,15 @@ │ │ │ │ bhi.w 384ed6 │ │ │ │ add.w r4, r4, #5600 @ 0x15e0 │ │ │ │ adds r4, #30 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384ed6 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -466065,23 +466065,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -466091,29 +466091,29 @@ │ │ │ │ ldrh.w r1, [r2, #3272] @ 0xcc8 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 384e58 │ │ │ │ ldrh.w r2, [r2, #3274] @ 0xcca │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 384e58 │ │ │ │ movs r0, #1 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 737910 │ │ │ │ + bl 737948 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384ecc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -466164,15 +466164,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 384ec4 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -466342,15 +466342,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 385014 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 71abf0 │ │ │ │ + bl 71ac28 │ │ │ │ ldr.w r2, [pc, #2528] @ 385a54 │ │ │ │ ldr.w r3, [pc, #2516] @ 385a4c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3 │ │ │ │ @@ -466367,15 +466367,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 385002 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 737014 │ │ │ │ + bl 73704c │ │ │ │ ldr.w r2, [sl, #72] @ 0x48 │ │ │ │ str.w r1, [sl, #8] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldrd r3, r2, [r2, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38537a │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ @@ -466445,15 +466445,15 @@ │ │ │ │ ldr.w r1, [pc, #2264] @ 385a64 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [sl] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r4, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [sl, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -466657,15 +466657,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r1, lr │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1712] @ 385a80 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r4, r2, #31 │ │ │ │ bmi.w 385288 │ │ │ │ @@ -466680,15 +466680,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 385418 │ │ │ │ ldr.w r0, [pc, #1656] @ 385a88 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ b.n 385362 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r0, r2, #31 │ │ │ │ @@ -466790,15 +466790,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38535e │ │ │ │ ldr.w r0, [pc, #1420] @ 385acc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 38535e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh.w r6, [r3, #76] @ 0x4c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 386c68 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ @@ -466880,15 +466880,15 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ bl 38fef4 │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -467205,15 +467205,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r1 │ │ │ │ ands r7, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ - bl 71a3c8 │ │ │ │ + bl 71a400 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r8, [r0, #24] │ │ │ │ clz r2, r2 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ strd r8, r8, [r0, #32] │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -467267,100 +467267,100 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r6, [r3, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r0, #5] │ │ │ │ + strb r4, [r7, #5] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #856] @ (385dc8 ) │ │ │ │ + ldr r5, [pc, #56] @ (385aa8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r4, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r1, r3, r4} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r2, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x009e │ │ │ │ + bkpt 0x00d6 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #216 @ 0xd8 │ │ │ │ + adds r7, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + @ instruction: 0x47f2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #178 @ 0xb2 │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r2, r2, #1 │ │ │ │ sbcs.w r0, sl, r0, asr #1 │ │ │ │ subs r6, #71 @ 0x47 │ │ │ │ - vrshr.u32 q14, q6, #1 │ │ │ │ + vrshr.u64 d28, d4, #1 │ │ │ │ movs r5, r7 │ │ │ │ ldr.w r3, [pc, #3200] @ 386778 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [pc, #3200] @ 38677c │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #3196] @ 386780 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c42f8 │ │ │ │ + bl 5c4318 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r5, #2240] @ 0x8c0 │ │ │ │ ldr r6, [r1, #64] @ 0x40 │ │ │ │ @@ -467517,15 +467517,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 38678c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 385362 │ │ │ │ ldr.w r3, [pc, #2700] @ 386790 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [pc, #2700] @ 386794 │ │ │ │ movw r2, #7393 @ 0x1ce1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -467562,15 +467562,15 @@ │ │ │ │ lsls r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a450 │ │ │ │ b.w 385362 │ │ │ │ uxtb r2, r4 │ │ │ │ cmp r2, #35 @ 0x23 │ │ │ │ bhi.w 38762a │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 385e72 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -467681,15 +467681,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 38535e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2300] @ 38679c │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 38535e │ │ │ │ ldr.w r3, [pc, #2288] @ 3867a0 │ │ │ │ add r3, pc │ │ │ │ add r3, r2 │ │ │ │ ldr.w r5, [r3, #1324] @ 0x52c │ │ │ │ b.n 38595a │ │ │ │ mov r0, r4 │ │ │ │ @@ -467715,15 +467715,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 385f0c │ │ │ │ ldr.w r0, [pc, #2212] @ 3867a8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 385362 │ │ │ │ sub.w r9, r9, #4 │ │ │ │ cmp.w r9, #26 │ │ │ │ bhi.w 385dee │ │ │ │ add r3, pc, #8 @ (adr r3, 385f2c ) │ │ │ │ ldr.w r1, [r3, r9, lsl #2] │ │ │ │ @@ -467766,30 +467766,30 @@ │ │ │ │ lsls r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 385362 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 6148a4 │ │ │ │ + bl 6148c4 │ │ │ │ b.w 385362 │ │ │ │ ldr.w r3, [pc, #2044] @ 3867ac │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 385fde │ │ │ │ ldr.w r3, [pc, #1996] @ 386788 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 385a3a │ │ │ │ ldr.w r0, [pc, #2020] @ 3867b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 385a3a │ │ │ │ ldr.w r3, [pc, #2004] @ 3867b4 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -467797,15 +467797,15 @@ │ │ │ │ ldr.w r3, [pc, #1944] @ 386788 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 385a3a │ │ │ │ ldr.w r0, [pc, #1976] @ 3867b8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 385a3a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [r3, #3792] @ 0xed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3862a4 │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -467894,15 +467894,15 @@ │ │ │ │ ldr.w r3, [pc, #1660] @ 386788 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 386122 │ │ │ │ ldr.w r0, [pc, #1704] @ 3867c4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ movw r8, #261 @ 0x105 │ │ │ │ b.w 385362 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ movs r2, #1 │ │ │ │ bl 37b0a8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -468477,55 +468477,55 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 37ef00 │ │ │ │ mov r8, r0 │ │ │ │ b.n 3865ac │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 386740 │ │ │ │ nop │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r4, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r6} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + ldr r4, [r0, #0] │ │ │ │ movs r3, r7 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - cmn r2, r1 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r3, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ adds r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00ec │ │ │ │ - movs r5, r7 │ │ │ │ - asrs r6, r4 │ │ │ │ + itt cs │ │ │ │ + movcs r5, r7 │ │ │ │ + adccs r6, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + sub sp, #496 @ 0x1f0 │ │ │ │ movs r5, r7 │ │ │ │ subs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #392] @ 0x188 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #6 │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r5, #0 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 386740 │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 386732 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -468568,15 +468568,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 38517c │ │ │ │ ldr.w r0, [pc, #3168] @ 3874b0 │ │ │ │ ldrh.w r2, [sl, #12] │ │ │ │ ldrh.w r1, [sl, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 38517c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38535e │ │ │ │ ldr.w r3, [pc, #3140] @ 3874b4 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -468587,15 +468587,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38535e │ │ │ │ ldr.w r0, [pc, #3112] @ 3874b8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 38535e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3868dc │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 385362 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -468611,30 +468611,30 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3868a2 │ │ │ │ ldr.w r0, [pc, #3056] @ 3874c0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3868a2 │ │ │ │ ldr.w r3, [pc, #3036] @ 3874bc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3868a2 │ │ │ │ ldr.w r3, [pc, #3008] @ 3874ac │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3868a2 │ │ │ │ ldr.w r0, [pc, #3016] @ 3874c4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3868a2 │ │ │ │ ldr.w r3, [pc, #3008] @ 3874c8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3852fe │ │ │ │ ldr.w r3, [pc, #2964] @ 3874ac │ │ │ │ @@ -468645,15 +468645,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [pc, #2976] @ 3874cc │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 3852fe │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3869d0 │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 385362 │ │ │ │ @@ -468669,15 +468669,15 @@ │ │ │ │ bpl.w 385800 │ │ │ │ ldr.w r0, [pc, #2912] @ 3874d4 │ │ │ │ mov r3, r7 │ │ │ │ ldrh r1, [r1, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 38581c │ │ │ │ b.w 385806 │ │ │ │ ldr.w r3, [pc, #2884] @ 3874d8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -468692,15 +468692,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2852] @ 3874e0 │ │ │ │ ldrh r1, [r2, #32] │ │ │ │ add r0, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 3858ee │ │ │ │ ldr.w r3, [pc, #2832] @ 3874e4 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 386948 │ │ │ │ ldr.w r3, [pc, #2764] @ 3874ac │ │ │ │ @@ -468708,15 +468708,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 386948 │ │ │ │ ldr.w r0, [pc, #2808] @ 3874e8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 386948 │ │ │ │ ldr.w r3, [pc, #2776] @ 3874d8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 385d42 │ │ │ │ ldr.w r3, [pc, #2716] @ 3874ac │ │ │ │ @@ -468761,15 +468761,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 385596 │ │ │ │ ldr.w r0, [pc, #2664] @ 3874f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 385596 │ │ │ │ ldr.w r3, [pc, #2652] @ 3874f8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3854fa │ │ │ │ ldr.w r3, [pc, #2560] @ 3874ac │ │ │ │ @@ -468781,15 +468781,15 @@ │ │ │ │ uxtb r2, r4 │ │ │ │ ldr.w r0, [pc, #2620] @ 3874fc │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #8, #4 │ │ │ │ strd r6, r8, [sp, #8] │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 3854fa │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ tst.w r6, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 38595a │ │ │ │ @@ -468904,15 +468904,15 @@ │ │ │ │ ldr.w r3, [pc, #2188] @ 3874ac │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 386bf8 │ │ │ │ ldr.w r0, [pc, #2268] @ 387508 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 386bf8 │ │ │ │ bic.w r1, r1, r0 │ │ │ │ b.n 386bda │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ @@ -468959,15 +468959,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 386c6e │ │ │ │ ldr.w r0, [pc, #2116] @ 387510 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 386c6e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ uxth r5, r6 │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bcs.w 38535e │ │ │ │ @@ -468994,15 +468994,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 38595a │ │ │ │ ldr.w r0, [pc, #2024] @ 387518 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 38595a │ │ │ │ ldr.w r3, [pc, #2012] @ 38751c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 386d58 │ │ │ │ ldr.w r3, [pc, #1888] @ 3874ac │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -469024,26 +469024,26 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 385ed8 │ │ │ │ ldr.w r0, [pc, #1948] @ 387524 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 385ed8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #1928] @ 387528 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp r4, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 3855e4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -469058,15 +469058,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 385f0c │ │ │ │ ldr.w r0, [pc, #1860] @ 387530 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 385f0c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r5, r2, #128 @ 0x80 │ │ │ │ ldrb.w r3, [r2, #37] @ 0x25 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.w 3873be │ │ │ │ cmp r3, #3 │ │ │ │ @@ -469152,19 +469152,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 386f4a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movs r0, #1 │ │ │ │ add.w r5, r3, #6368 @ 0x18e0 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 385362 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ str.w r6, [r3, #3276] @ 0xccc │ │ │ │ b.w 385362 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -469196,15 +469196,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 386ee2 │ │ │ │ ldr.w r0, [pc, #1488] @ 387538 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 386ee2 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 385362 │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 385362 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r1, #8 │ │ │ │ @@ -469312,15 +469312,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1204] @ 387540 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 3871c4 │ │ │ │ add r3, pc, #8 @ (adr r3, 3870a8 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -469426,15 +469426,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ bl 3795d0 │ │ │ │ mov r8, r0 │ │ │ │ b.w 385362 │ │ │ │ ldr r0, [pc, #940] @ (387548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 387146 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -469458,15 +469458,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 38535e │ │ │ │ ldr r0, [pc, #868] @ (387550 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 38535e │ │ │ │ ldr.w r3, [r2, #3824] @ 0xef0 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 387220 │ │ │ │ ldrh.w r2, [r2, #3828] @ 0xef4 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -469481,15 +469481,15 @@ │ │ │ │ b.w 385362 │ │ │ │ movw r8, #16673 @ 0x4121 │ │ │ │ b.w 385362 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #800] @ (387554 ) │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 385916 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -469522,28 +469522,28 @@ │ │ │ │ add.w r7, r3, #22400 @ 0x5780 │ │ │ │ add.w r9, r3, #23424 @ 0x5b80 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ add.w r9, r9, #120 @ 0x78 │ │ │ │ b.n 3872b6 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ - bl 615284 │ │ │ │ + bl 6152a4 │ │ │ │ cmp r7, r9 │ │ │ │ beq.w 385362 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3872b0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 3872a8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 61527c │ │ │ │ + bl 61529c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3872a8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 67a28c │ │ │ │ + bl 67a2c4 │ │ │ │ b.n 3872a8 │ │ │ │ ldr r0, [pc, #640] @ (387558 ) │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 387282 │ │ │ │ ldr r0, [pc, #456] @ (3874ac ) │ │ │ │ @@ -469552,15 +469552,15 @@ │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 387282 │ │ │ │ ldr r0, [pc, #620] @ (38755c ) │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 387282 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 385362 │ │ │ │ adds r5, #1 │ │ │ │ beq.n 387384 │ │ │ │ @@ -469706,101 +469706,101 @@ │ │ │ │ mov r8, r0 │ │ │ │ b.n 387454 │ │ │ │ nop │ │ │ │ subs r4, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ movs r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb83e │ │ │ │ movs r5, r7 │ │ │ │ movs r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb7a8 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb746 │ │ │ │ + @ instruction: 0xb77e │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 3874fa │ │ │ │ + cbnz r0, 387508 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 387526 │ │ │ │ + cbz r4, 387534 │ │ │ │ movs r5, r7 │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r4 │ │ │ │ movs r5, r7 │ │ │ │ subs r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb634 │ │ │ │ movs r5, r7 │ │ │ │ - uxth r4, r6 │ │ │ │ + uxtb r4, r5 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #32] @ (387514 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 387570 │ │ │ │ + push {r1, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxtb r2, r0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #100 @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb696 │ │ │ │ movs r5, r7 │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + cbz r2, 38751e │ │ │ │ movs r5, r7 │ │ │ │ subs r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + @ instruction: 0xb668 │ │ │ │ movs r5, r7 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ blxns r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 387558 │ │ │ │ + cbz r4, 387566 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r0, 38752c │ │ │ │ + cbz r0, 38753a │ │ │ │ movs r5, r7 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 38753c │ │ │ │ + cbz r2, 38754a │ │ │ │ movs r5, r7 │ │ │ │ cmp r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ cmp ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #952 @ 0x3b8 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 387572 │ │ │ │ + cbz r6, 387580 │ │ │ │ movs r5, r7 │ │ │ │ adds r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r7, sp, #432 @ 0x1b0 │ │ │ │ movs r5, r7 │ │ │ │ ldr.w r3, [pc, #1300] @ 387a78 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 387424 │ │ │ │ ldr.w r3, [pc, #1288] @ 387a7c │ │ │ │ @@ -469809,15 +469809,15 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 387424 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [pc, #1276] @ 387a80 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3792] @ 0xed0 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 387424 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ movs r2, #1 │ │ │ │ bl 38443c │ │ │ │ mov r8, r0 │ │ │ │ b.w 385362 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ @@ -469882,15 +469882,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38535e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #1048] @ 387a88 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 38535e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -470023,15 +470023,15 @@ │ │ │ │ b.n 3877dc │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 387826 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3877d8 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 61527c │ │ │ │ + bl 61529c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3877d8 │ │ │ │ ldr r1, [pc, #668] @ (387a8c ) │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -470045,15 +470045,15 @@ │ │ │ │ ldr r3, [pc, #620] @ (387a7c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38595a │ │ │ │ ldr r0, [pc, #632] @ (387a94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 38595a │ │ │ │ ldr r1, [pc, #624] @ (387a98 ) │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 3877f4 │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs r3, r7, #0 │ │ │ │ @@ -470117,23 +470117,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 3795d0 │ │ │ │ mov r8, r0 │ │ │ │ b.w 385362 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 71e398 │ │ │ │ + bl 71e3d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 737870 │ │ │ │ + bl 7378a8 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -470197,15 +470197,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 386a60 │ │ │ │ ldr r0, [pc, #220] @ (387aa0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.w 386a60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3272] @ 0xcc8 │ │ │ │ b.w 38595a │ │ │ │ movs r5, #0 │ │ │ │ b.w 38595a │ │ │ │ @@ -470234,15 +470234,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 387938 │ │ │ │ ldr r0, [pc, #132] @ (387aa8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 387938 │ │ │ │ ldr r3, [pc, #124] @ (387aac ) │ │ │ │ movw r2, #6232 @ 0x1858 │ │ │ │ ldr r1, [pc, #120] @ (387ab0 ) │ │ │ │ ldr r0, [pc, #124] @ (387ab4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -470268,59 +470268,59 @@ │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #840 @ 0x348 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #120 @ (adr r7, 387b04 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 387be4 ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf0a60045 │ │ │ │ + @ instruction: 0xf0de0045 │ │ │ │ str r0, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #1008 @ 0x3f0 │ │ │ │ + add r3, sp, #208 @ 0xd0 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r0, #72] @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #288 @ (adr r4, 387bc4 ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 387ca4 ) │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + strb r2, [r5, #0] │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #160 @ 0xa0 │ │ │ │ + movs r5, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + add r1, sp, #352 @ 0x160 │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #136 @ 0x88 │ │ │ │ + movs r5, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r7, #26 │ │ │ │ + lsls r0, r6, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r0, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r3, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 706a74 │ │ │ │ + bl 706aac │ │ │ │ cbnz r0, 387af4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -470389,15 +470389,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (387d30 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r3, [pc, #348] @ (387d34 ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 387c82 │ │ │ │ @@ -470420,19 +470420,19 @@ │ │ │ │ bne.n 387d04 │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 387ca6 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ b.n 387c26 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -470444,15 +470444,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 252fec │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 2533a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -470470,15 +470470,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 387be2 │ │ │ │ ldr r0, [pc, #168] @ (387d40 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 387be2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #192] @ 0xc0 │ │ │ │ @@ -470490,28 +470490,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 255714 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldr r1, [pc, #92] @ (387d44 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 387c52 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 387c26 │ │ │ │ @@ -470526,31 +470526,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 387c7e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (387d4c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 387c7e │ │ │ │ cmp r5, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 38812c ) │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #3] │ │ │ │ + strb r4, [r5, #4] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00387d50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -470609,15 +470609,15 @@ │ │ │ │ bl 37e7dc │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ b.n 387d8e │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (388050 ) │ │ │ │ @@ -470645,15 +470645,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (38805c ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -470682,19 +470682,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 387f4e │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 387ec2 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 252ff0 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -470720,43 +470720,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 60e728 │ │ │ │ + bl 60e748 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 2533a8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 388026 │ │ │ │ movs r7, #0 │ │ │ │ b.n 387ec2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 60e724 │ │ │ │ + bl 60e744 │ │ │ │ b.n 387ec2 │ │ │ │ ldr r3, [pc, #264] @ (388064 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 387e82 │ │ │ │ ldr r3, [pc, #260] @ (388068 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 387e82 │ │ │ │ ldr r0, [pc, #252] @ (38806c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 387e82 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -470837,15 +470837,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 387f4a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (388074 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 387f4a │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -470855,19 +470855,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #288 @ (adr r5, 388190 ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 388270 ) │ │ │ │ movs r5, r7 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #92] @ 0x5c │ │ │ │ + ldr r2, [r2, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00388078 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -470899,25 +470899,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (38813c ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldr r3, [pc, #88] @ (388140 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38811a │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 252ff0 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r4 │ │ │ │ blx 252ff0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -470932,25 +470932,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3880ee │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (38814c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3880ee │ │ │ │ movs r7, #254 @ 0xfe │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #896 @ (adr r4, 3884d0 ) │ │ │ │ + add r5, pc, #96 @ (adr r5, 3881b0 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -470968,15 +470968,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldr r3, [pc, #164] @ (388240 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 388216 │ │ │ │ cbnz r6, 38820a │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -470987,29 +470987,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 255714 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 724bc4 │ │ │ │ + bl 724bfc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldr r1, [pc, #104] @ (388244 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -471030,27 +471030,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3881a6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (388250 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3881a6 │ │ │ │ movs r7, #104 @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #16 @ (adr r4, 388264 ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 388344 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -471068,15 +471068,15 @@ │ │ │ │ ldrh.w r2, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 613750 │ │ │ │ + bl 613770 │ │ │ │ ldr r3, [pc, #124] @ (388318 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3882ec │ │ │ │ cbnz r6, 3882e0 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -471086,15 +471086,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614814 │ │ │ │ + bl 614834 │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -471115,27 +471115,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3882a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (388328 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3882a4 │ │ │ │ nop │ │ │ │ movs r6, #102 @ 0x66 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ ldr r1, [pc, #944] @ (3886d4 ) │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #376 @ (adr r3, 3884a4 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 388584 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038832c : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #229] @ 0xe5 │ │ │ │ @@ -471424,15 +471424,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (3886b8 ) │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 38851a │ │ │ │ ldr r1, [pc, #92] @ (3886bc ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 388402 │ │ │ │ ldr r1, [pc, #72] @ (3886b4 ) │ │ │ │ @@ -471444,38 +471444,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (3886c0 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 388402 │ │ │ │ blx 2550f0 │ │ │ │ movs r5, #30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #0 │ │ │ │ + movs r5, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #226 @ 0xe2 │ │ │ │ + movs r4, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #224 @ 0xe0 │ │ │ │ + movs r4, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #296 @ (adr r0, 3887e4 ) │ │ │ │ + add r0, pc, #520 @ (adr r0, 3888c4 ) │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #480 @ (adr r0, 3888a4 ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 388984 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003886c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -471782,15 +471782,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3888a0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (388cf0 ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 3888a0 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 3887c8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -471818,15 +471818,15 @@ │ │ │ │ bpl.w 3888a0 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (388cf8 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 3888a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -471927,15 +471927,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 38887e │ │ │ │ ldr r0, [pc, #364] @ (388d00 ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 38887e │ │ │ │ ldr r3, [pc, #336] @ (388d04 ) │ │ │ │ @@ -471948,15 +471948,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 388962 │ │ │ │ ldr r0, [pc, #316] @ (388d08 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 388962 │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -471974,15 +471974,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 388aac │ │ │ │ ldr r0, [pc, #260] @ (388d10 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 388aac │ │ │ │ ldr r3, [pc, #236] @ (388d0c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -471992,15 +471992,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 388adc │ │ │ │ ldr r0, [pc, #220] @ (388d14 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 388adc │ │ │ │ ldr r3, [pc, #204] @ (388d18 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -472010,15 +472010,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 388982 │ │ │ │ ldr r0, [pc, #184] @ (388d1c ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 388982 │ │ │ │ ldr r3, [pc, #172] @ (388d20 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -472031,15 +472031,15 @@ │ │ │ │ bpl.w 388af8 │ │ │ │ ldr r0, [pc, #148] @ (388d24 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 388af8 │ │ │ │ ldr r2, [pc, #132] @ (388d28 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 388750 │ │ │ │ ldr r2, [pc, #60] @ (388cec ) │ │ │ │ @@ -472049,64 +472049,64 @@ │ │ │ │ bpl.w 388750 │ │ │ │ ldr.w r2, [r6, #208] @ 0xd0 │ │ │ │ ldr r0, [pc, #108] @ (388d2c ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 388750 │ │ │ │ blx 2550f0 │ │ │ │ movs r1, #234 @ 0xea │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #176 @ 0xb0 │ │ │ │ + movs r1, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + movs r1, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #6 │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ adds r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #0] │ │ │ │ movs r5, r7 │ │ │ │ str r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ movs r5, r7 │ │ │ │ ldr r1, [pc, #640] @ (388fac ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #648] @ 0x288 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00388d30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -472124,22 +472124,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 613974 │ │ │ │ + bl 613994 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #200] @ 0xc8 │ │ │ │ ldrb.w r7, [r6, #202] @ 0xca │ │ │ │ mov r1, sl │ │ │ │ - bl 736db8 │ │ │ │ + bl 736df0 │ │ │ │ ldrb.w r3, [r4, #229] @ 0xe5 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -472181,15 +472181,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 676370 │ │ │ │ + bl 6763a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 388eea │ │ │ │ ldr r3, [pc, #320] @ (388f50 ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -472266,32 +472266,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (388f5c ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 388e22 │ │ │ │ ldr r3, [pc, #116] @ (388f60 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (388f64 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (388f68 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 70e148 │ │ │ │ + bl 70e180 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 70de10 │ │ │ │ + bl 70de48 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (388f6c ) │ │ │ │ ldr r3, [pc, #52] @ (388f4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -472317,21 +472317,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r3, r0 │ │ │ │ + subs r6, r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r5, r4] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r5, r7 │ │ │ │ adds r2, r0, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -472451,15 +472451,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (3890d0 ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 388fda │ │ │ │ blx 253288 <__stack_chk_fail@plt> │ │ │ │ adds r0, r2, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -472469,15 +472469,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #864] @ 0x360 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003890d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -472553,19 +472553,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3892fa │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 252ff0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 724b6c │ │ │ │ + bl 724ba4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 252ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 252ff0 │ │ │ │ ldr r1, [pc, #836] @ (389518 ) │ │ │ │ ldr r2, [pc, #820] @ (38950c ) │ │ │ │ add r1, pc │ │ │ │ @@ -472607,18 +472607,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 252cb8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldrb.w r1, [r9, #229] @ 0xe5 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 389270 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -472668,19 +472668,19 @@ │ │ │ │ b.n 38928e │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 255714 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 3894a6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -472705,19 +472705,19 @@ │ │ │ │ blx 255714 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7246ac │ │ │ │ + bl 7246e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 724714 │ │ │ │ + bl 72474c │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 389392 │ │ │ │ ldrb.w r3, [r7, #220] @ 0xdc │ │ │ │ ldrh.w r2, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389480 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -472760,43 +472760,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 3886c4 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3891b4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #264] @ (38951c ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 614814 │ │ │ │ + bl 614834 │ │ │ │ b.n 38944a │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #228] @ (389520 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 614654 │ │ │ │ + bl 614674 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 3891d2 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 3893b2 │ │ │ │ ldr r1, [pc, #200] @ (389524 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -472808,15 +472808,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38917a │ │ │ │ ldr r0, [pc, #184] @ (38952c ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 38917a │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 389392 │ │ │ │ b.n 3893b0 │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 3893c4 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -472827,31 +472827,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 38839c │ │ │ │ b.n 3893fa │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 6163ec │ │ │ │ + bl 61640c │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 60e59c │ │ │ │ + bl 60e5bc │ │ │ │ ldr r1, [pc, #112] @ (389530 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6147c8 │ │ │ │ + bl 6147e8 │ │ │ │ b.n 38944a │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 3893c4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -472879,15 +472879,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr7, cr15, {7} │ │ │ │ mrc 15, 0, APSR_nzcv, cr1, cr15, {7} │ │ │ │ asrs r4, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ movs r5, r7 │ │ │ │ stc 15, cr15, [r9], {255} @ 0xff │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ @@ -472983,15 +472983,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3895d0 │ │ │ │ ldr r0, [pc, #100] @ (38969c ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ b.n 3895d0 │ │ │ │ ldr r0, [pc, #88] @ (3896a0 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3895ea │ │ │ │ ldr r0, [pc, #68] @ (389698 ) │ │ │ │ @@ -472999,54 +472999,54 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3895ea │ │ │ │ ldr r0, [pc, #68] @ (3896a4 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 713a64 │ │ │ │ + bl 713a9c │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 3895ea │ │ │ │ ldr r3, [pc, #56] @ (3896a8 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #56] @ (3896ac ) │ │ │ │ ldr r0, [pc, #56] @ (3896b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 253258 <__assert_fail@plt> │ │ │ │ asrs r6, r6, #13 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r0, r5, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r3, r3] │ │ │ │ + strh r6, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r4, r4] │ │ │ │ + strh r0, [r3, r5] │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #512] @ 0x200 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ movs r5, r7 │ │ │ │ ldrsb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r5, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (3896bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5c3eb8 │ │ │ │ + b.w 5c3ed8 │ │ │ │ add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 389734 │ │ │ │ @@ -473055,15 +473055,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (38973c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5c441c │ │ │ │ + bl 5c443c │ │ │ │ ldr r1, [pc, #80] @ (389740 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 389744 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (389748 ) │ │ │ │ @@ -473072,43 +473072,43 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5bf494 │ │ │ │ + bl 5bf4b4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (389750 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ p TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes